--- /srv/rebuilderd/tmp/rebuilderdm0l3wb/inputs/qemu-system-riscv_10.2.0+ds-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdm0l3wb/out/qemu-system-riscv_10.2.0+ds-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-14 15:22:29.000000 debian-binary │ -rw-r--r-- 0 0 0 1160 2026-01-14 15:22:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3318232 2026-01-14 15:22:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3319736 2026-01-14 15:22:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x268521 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x8f5978 0x008f5978 0x008f5978 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x8f5968 0x008f5968 0x008f5968 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x8f59a4 0x8f59a4 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8f5994 0x8f5994 R E 0x10000 │ │ │ │ LOAD 0x8fd128 0x0090d128 0x0090d128 0x1ed5ec 0x23301c RW 0x10000 │ │ │ │ DYNAMIC 0x9eab20 0x009fab20 0x009fab20 0x001c8 0x001c8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x8f5984 0x008f5984 0x008f5984 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x8f5974 0x008f5974 0x008f5974 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x8fd128 0x0090d128 0x0090d128 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x8fd128 0x0090d128 0x0090d128 0xf2ed8 0xf2ed8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008f2cc 08f2cc 0b056c 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0013f838 13f838 00c660 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0014be98 14be98 000400 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 0014c298 14c298 1127c8 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0025ea60 25ea60 001de8 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00260848 260848 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00260854 260854 002ec8 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00263720 263720 4f4090 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 007577b0 7577b0 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 007577b8 7577b8 19e1c0 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 008f5978 8f5978 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 008f5980 8f5980 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 008f5984 8f5984 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00263720 263720 4f4080 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 007577a0 7577a0 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 007577a8 7577a8 19e1c0 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 008f5968 8f5968 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 008f5970 8f5970 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 008f5974 8f5974 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0090d128 8fd128 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0090d128 8fd128 0007ac 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0090d8d4 8fd8d4 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0090d8d8 8fd8d8 0ed248 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 009fab20 9eab20 0001c8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 009face8 9eace8 005314 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00a00000 9f0000 0fa714 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -977,167 +977,167 @@ │ │ │ │ 973: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 974: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 975: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 976: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 977: 00b3eb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 978: 0045d735 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 979: 00aebb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 980: 006344c5 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 980: 006344b5 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 981: 00a05680 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 982: 006166fd 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 982: 006166ed 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 983: 00b3f00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 984: 00af50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 985: 00afa800 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 986: 00af0860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 987: 00a0cc2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 988: 0054b741 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 989: 00b3d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 990: 006bdac9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 990: 006bdab9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 991: 00a514d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 992: 0060ffcd 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 993: 0070e68d 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 992: 0060ffbd 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 993: 0070e67d 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 994: 0050ff65 924 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 995: 00b3e270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 996: 00b3f576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 997: 00ae9440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 998: 0052a7a1 484 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 999: 009cff68 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1000: 00b3e9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1001: 00a5144c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1002: 006c00d5 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1002: 006c00c5 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1003: 0053e8a1 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1004: 00294a91 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1005: 00b3f7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1006: 00b3e4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1007: 00af5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1008: 006fd4b9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1008: 006fd4a9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1009: 0053e979 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ - 1010: 006d8995 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1010: 006d8985 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1011: 00b3ed24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1012: 0053e8e9 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1013: 00ae5ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1014: 006f6fed 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1014: 006f6fdd 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1015: 00b3de20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1016: 0038a289 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1017: 006c68c5 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1017: 006c68b5 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1018: 002a2c11 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1019: 00aec0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1020: 0072d8b5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1021: 005a260d 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1020: 0072d8a5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1021: 005a25f9 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1022: 00b3dd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1023: 00b3f354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1024: 00af65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1025: 00b3d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1026: 0071944d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1026: 0071943d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1027: 00a513c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1028: 00af2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1029: 00af9268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1030: 00a3dcdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1031: 006b9f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1031: 006b9f3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1032: 009cd354 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1033: 00af7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1034: 00b3e264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1035: 00b3e886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1036: 00ae52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1037: 003be839 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1038: 00a3db50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1039: 00b3d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1040: 0063ad11 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1041: 005c9f31 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1040: 0063ad01 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1041: 005c9f21 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1042: 00b3ec64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1043: 0053e931 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1044: 00aefd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1045: 00a3dc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1046: 00b3e486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1047: 00ae5f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1048: 00a4bdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1049: 00b3dcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1050: 00af1500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1051: 00429c85 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1052: 00aebbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1053: 00a4bc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1054: 00b3eaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1055: 006afe6d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1056: 006f525d 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1055: 006afe5d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1056: 006f524d 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1057: 00b3ef3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1058: 00a4bd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1059: 00469b49 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1060: 00b3dd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1061: 00aebdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1062: 0042e77d 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1063: 006bc951 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1063: 006bc941 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1064: 00b3da94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1065: 00b3f54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1066: 002d892d 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1067: 00a3dbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1068: 0070824d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1068: 0070823d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1069: 00b3f504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1070: 00b3e43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1071: 00ae4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1072: 004d93e9 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1073: 003917dd 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1074: 004d7c05 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1075: 006e2605 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1076: 005cf5ad 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1075: 006e25f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1076: 005cf59d 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1077: 004a8159 284 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1078: 00a432f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1079: 006a2c99 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1079: 006a2c89 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1080: 00a4bca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1081: 00aecfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1082: 0064c99d 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1082: 0064c98d 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1083: 00a43400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1084: 00ae7218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1085: 004b8ca9 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1086: 002a6769 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1087: 00b3f250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1088: 00b1c670 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1089: 0043b3b5 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1090: 007013f5 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1090: 007013e5 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1091: 00ae1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1092: 00b3e08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1093: 006fa07d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1093: 006fa06d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1094: 00aefc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1095: 004eb595 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1096: 00b3ee9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1097: 00b3fac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1098: 00b3f4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1099: 006da2c5 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1100: 00709081 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1099: 006da2b5 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1100: 00709071 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1101: 00a4337c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1102: 00b3e696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1103: 006a1999 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1103: 006a1989 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1104: 00b3f3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1105: 0047aec9 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1106: 003384bd 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1107: 00b3d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1108: 00af6cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1109: 0042e591 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1110: 00346869 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1111: 00ae8444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1112: 00ae5dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1113: 0074fce5 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1113: 0074fcd5 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1114: 002f5e6d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1115: 00636501 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1115: 006364f1 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1116: 0046bd2d 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1117: 0072b755 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1117: 0072b745 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1118: 00ae3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1119: 00b3e82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1120: 00b3ef58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1121: 00af2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1122: 00441f19 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1123: 00b3df36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1124: 0091cc58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1125: 00ae8544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1126: 002bfd69 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1127: 00b3f9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1128: 00ae9df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1129: 00af4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1130: 00269d41 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1131: 00a4fa84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1132: 006f08ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1132: 006f08dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1133: 00b3e950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1134: 00ae7b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1135: 00a4f8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1136: 00aec2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1137: 00b3e8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1138: 00b3f1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1139: 00a4fa00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1145,131 +1145,131 @@ │ │ │ │ 1141: 00b3ec3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1142: 00a0e90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1143: 00b3de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1144: 00a3401c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1145: 0041b1b1 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1146: 00b3d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1147: 00a33e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1148: 006f44a5 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1148: 006f4495 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1149: 00ae7554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1150: 00a33f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1151: 004a7451 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1152: 0071de65 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1153: 006e7c45 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1152: 0071de55 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1153: 006e7c35 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1154: 00ae5fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1155: 0033600d 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1156: 007229e5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1157: 008d08a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1156: 007229d5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1157: 008d0890 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1158: 00b3e412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1159: 00a4f97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1160: 00b3ef46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1161: 00614b69 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1161: 00614b59 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1162: 00b3f400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1163: 00af960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1164: 006bb5f9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1164: 006bb5e9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1165: 002f17b5 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1166: 006f5cc1 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1167: 006b3999 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1166: 006f5cb1 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1167: 006b3989 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1168: 00af36f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1169: 00af82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1170: 00443975 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1171: 00b3db56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1172: 00a33f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1173: 00b3f5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1174: 004d3b8d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1175: 00b3d484 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1176: 006ff3f1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1176: 006ff3e1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1177: 004a79c5 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1178: 0041a6bd 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1179: 0029881d 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1180: 00a3fee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1181: 00297b19 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1182: 00a3fd58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ 1183: 004e8351 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1184: 00a3fe60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1185: 006e74bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1185: 006e74ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1186: 00a0b708 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1187: 005f884d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1187: 005f883d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1188: 00b3d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1189: 0066c531 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1189: 0066c521 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1190: 00b3f4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1191: 002f0515 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1192: 003dc1bd 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1193: 00b3e1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1194: 00af6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1195: 003225e1 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1196: 00ae6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1197: 00ae7cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1198: 004ee3d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1199: 00a3fddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1200: 00b3d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1201: 006acfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1202: 005db9cd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1203: 007043b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1201: 006acfa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1202: 005db9bd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1203: 007043a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1204: 002fe735 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1205: 006ab9e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1206: 005a26b1 190 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1205: 006ab9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1206: 005a269d 190 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1207: 004a0b75 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1208: 00aebacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1209: 00afa038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1210: 005f5089 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1210: 005f5079 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1211: 0044fa8d 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1212: 00b3da3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1213: 0073a8bd 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1213: 0073a8ad 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1214: 00b3f6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1215: 00ae97c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1216: 00385221 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1217: 0071546d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1217: 0071545d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1218: 00af3348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1219: 004c3611 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1220: 006e1529 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1220: 006e1519 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1221: 00ae20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1222: 006e72ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1222: 006e72dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1223: 00af5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1224: 00b3d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1225: 00aefc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1226: 0063b0ed 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1227: 005c81f5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1226: 0063b0dd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1227: 005c81e5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1228: 00aebc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1229: 002d16dd 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1230: 00b3da5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1231: 00af9c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1232: 00681995 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1232: 00681985 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1233: 00a54b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1234: 00ae7584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1235: 00aeee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1236: 00b3f2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1237: 006d4d49 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1237: 006d4d39 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1238: 0038a1e1 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1239: 00a531b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1240: 00ae46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1241: 002af605 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1242: 00b3dd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1243: 00536c49 318 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1244: 0051c311 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1245: 00af770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1246: 00b3ea8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1247: 0061eef5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1247: 0061eee5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1248: 00af5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1249: 00ae81c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1250: 006ea561 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1250: 006ea551 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1251: 00b3ddc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1252: 00398e99 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1253: 009cf028 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1254: 00a34e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1255: 00b3dd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1256: 00a34c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1257: 00536d89 274 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1258: 00aee6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 1259: 00a532b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1260: 006f8d81 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1260: 006f8d71 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1261: 00a34d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1262: 00ae46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1263: 00ae7c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1264: 005ceb51 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1264: 005ceb41 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1265: 00b3e100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1266: 0029ebf9 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1267: 00ae298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1268: 00b3eece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1269: 00ae9270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1270: 009cf6b0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1271: 00af9d50 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ @@ -1284,47 +1284,47 @@ │ │ │ │ 1280: 002a14e1 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1281: 00b3ea3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1282: 00b3def0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1283: 003fb581 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1284: 004ee179 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1285: 00346825 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1286: 003f0865 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1287: 0061a2d1 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1287: 0061a2c1 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1288: 002d5eed 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1289: 0074e3dd 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1290: 00631a81 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1291: 005a231d 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1292: 006cf465 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1289: 0074e3cd 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1290: 00631a71 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1291: 005a2309 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1292: 006cf455 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1293: 009cf834 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1294: 00b3d444 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1295: 00b3f72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1296: 004d3f75 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1297: 00445a89 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1298: 00710cf5 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1298: 00710ce5 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1299: 00b3d938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1300: 00ae9e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1301: 004f2d61 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1302: 0072dfdd 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1302: 0072dfcd 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1303: 00b3f416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1304: 004d0325 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1305: 006347ad 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1305: 0063479d 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1306: 0029e9fd 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1307: 00b3f384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1308: 003841f5 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1309: 00b400b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1310: 006ca7c9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1310: 006ca7b9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1311: 00b3d9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1312: 006e276d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1312: 006e275d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1313: 00b3e218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1314: 005c42c1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1315: 006d06d9 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1314: 005c42b1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1315: 006d06c9 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1316: 004eeeb5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1317: 004a5859 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1318: 005a265d 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1319: 006d7159 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1318: 005a2649 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1319: 006d7149 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1320: 004649f5 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1321: 00aef824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1322: 00af2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1323: 00b3ec6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1324: 003be7e5 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1325: 00af4490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1326: 00af05d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ @@ -1332,125 +1332,125 @@ │ │ │ │ 1328: 00af8644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1329: 0055a609 228 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1330: 00333529 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1331: 00ae4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1332: 00afa674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1333: 00b3eb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1334: 00462439 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1335: 006c3d25 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1335: 006c3d15 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1336: 00ae99d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1337: 00afa374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1338: 00ae3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1339: 00af2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1340: 00b3e3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1341: 00b3ef14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1342: 00618555 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1343: 006f2b35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1342: 00618545 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1343: 006f2b25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1344: 00ae61dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1345: 00441635 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ - 1346: 008d0900 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1346: 008d08f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1347: 00aea180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1348: 00a09794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1349: 004c354d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1350: 0047ff59 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1351: 00b3fd6c 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1352: 003f633d 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1353: 006f2659 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1354: 005ec331 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1353: 006f2649 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1354: 005ec321 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1355: 00ae3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1356: 00633705 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ - 1357: 00746d21 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1358: 00742e1d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1356: 006336f5 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1357: 00746d11 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1358: 00742e0d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1359: 00b3ef0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1360: 004f8e81 124 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1361: 00aef5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1362: 00b3ee66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1363: 00b3f988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1364: 006ba495 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1364: 006ba485 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1365: 002a28c9 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1366: 005dfdb9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1366: 005dfda9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1367: 00b3de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1368: 00af4350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1369: 00321c99 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1370: 0070c77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1370: 0070c76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1371: 00b3fa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1372: 00aed408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1373: 00b3de2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1374: 00b3f004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1375: 00b3e2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1376: 00b3e28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1377: 006f932d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1377: 006f931d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1378: 00b3ef94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1379: 00ae9370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1380: 00b3f6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1381: 004bf70d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1382: 0073c1e9 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1382: 0073c1d9 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1383: 00b3fa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1384: 005f36a1 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1385: 00722b71 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1384: 005f3691 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1385: 00722b61 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1386: 00ae1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1387: 00a07c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1388: 00a42380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1389: 00b3f45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1390: 006204c1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1390: 006204b1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1391: 00ae5ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1392: 00a3c314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1393: 004f2039 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1394: 005ef53d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1394: 005ef52d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1395: 00a42488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1396: 002e91f9 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1397: 00b3f614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1398: 00b3f9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1399: 004f6b51 144 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1400: 00a3c41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1401: 00ae6788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1402: 00b3e692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1403: 00ae3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1404: 00a0b600 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1405: 00b3e2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1406: 005f8a69 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1406: 005f8a59 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1407: 00aeb21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1408: 00a52b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1409: 00b3d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1410: 00635cbd 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1411: 00752d5d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1412: 006cd815 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1410: 00635cad 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1411: 00752d4d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1412: 006cd805 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1413: 00af5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1414: 00af01d0 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1415: 00a524cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1416: 00b3d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1417: 00b3ddbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1418: 00744b39 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1419: 007232f9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1418: 00744b29 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1419: 007232e9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1420: 00a42404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1421: 0063ac25 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1421: 0063ac15 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1422: 0032c8a1 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1423: 00a006d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1424: 00a3c398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1425: 00af2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1426: 00ae4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1427: 00a5711c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1428: 006d3f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1428: 006d3f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1429: 004e2a79 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1430: 00ae7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1431: 00429b75 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1432: 0042ecf1 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1433: 00a4c0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1434: 00a526dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1435: 0052d791 84 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1436: 00aed048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1437: 00b3f3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1438: 00ae658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1439: 00a4c040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1440: 003cec15 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1441: 006eaebd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1442: 006ff6e5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1441: 006eaead 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1442: 006ff6d5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1443: 00af2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1444: 00ae32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1445: 006fda7d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1445: 006fda6d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1446: 00b1bfa4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1447: 00b3d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1448: 0054ed6d 302 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1449: 00b3e598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1450: 005548a1 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1451: 00534551 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ 1452: 004eb4b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ @@ -1460,102 +1460,102 @@ │ │ │ │ 1456: 00534629 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1457: 0054eb39 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1458: 00b1b81c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1459: 00418a8d 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1460: 00b3e4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1461: 00393425 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1462: 004f21f9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1463: 0066ac1d 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1463: 0066ac0d 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1464: 00534599 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1465: 006cd445 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1465: 006cd435 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1466: 00aeda64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1467: 004f262d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1468: 009cf514 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1469: 00b3ec7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1470: 00a4bfbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1471: 00af5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1472: 00af2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1473: 00b3f2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1474: 00aec1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1475: 006ece0d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1475: 006ecdfd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1476: 00af9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1477: 0063a7ed 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1477: 0063a7dd 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1478: 0042fb41 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1479: 007263cd 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1479: 007263bd 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1480: 00af1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1481: 006289ad 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1482: 006c4735 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1481: 0062899d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1482: 006c4725 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1483: 00b3fab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1484: 005549b5 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ 1485: 004ea191 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1486: 00b3f79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1487: 00af45a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1488: 00430c31 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1489: 0054ec51 282 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1490: 00294b41 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1491: 005fedcd 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ - 1492: 006bbc91 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1491: 005fedbd 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1492: 006bbc81 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1493: 005345e1 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1494: 00ae1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1495: 004a6399 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1496: 006f6309 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1496: 006f62f9 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1497: 00b3ea86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1498: 00b3efc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1499: 0044e911 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1500: 00b3f99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1501: 00a09710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1502: 003467e5 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1503: 006b5de5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1503: 006b5dd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1504: 002f7375 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1505: 002e06b9 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1506: 004611f5 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1507: 00aee874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1508: 00b3faf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1509: 00b3d470 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1510: 006bec45 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1511: 0070a299 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1510: 006bec35 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1511: 0070a289 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1512: 002a15cd 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1513: 00b3e8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1514: 00b3d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1515: 00ae9860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1516: 0052d6e9 84 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1517: 00b3f90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1518: 0045c731 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1519: 00b3f938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1520: 00b3f50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1521: 006a9f5d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1521: 006a9f4d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1522: 00b3d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1523: 00464769 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1524: 00b3e4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1525: 00ae7ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1526: 00ae31d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1527: 00b3dbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1528: 009bd740 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1529: 006c6689 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1529: 006c6679 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1530: 00ae9700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1531: 004d5651 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1532: 0054b0c9 322 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1533: 006e3911 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1533: 006e3901 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1534: 00b3f4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1535: 00a54e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1536: 003f03c5 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ 1537: 00a35858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1538: 0060f92d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1538: 0060f91d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1539: 009fa808 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1540: 00692569 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1540: 00692559 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1541: 004c2ef5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1542: 00a56f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1543: 00718051 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1543: 00718041 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1544: 00aef5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1545: 00ae7bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1546: 00542541 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1547: 00a3e078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1548: 00708ac9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1548: 00708ab9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1549: 00b3ea2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1550: 0071e085 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1550: 0071e075 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1551: 00ae80c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1552: 0051b109 1076 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1553: 00ae5b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1554: 002949e1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1555: 00542619 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1556: 00381a45 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1557: 00a54d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ @@ -1577,15 +1577,15 @@ │ │ │ │ 1573: 00b3f59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1574: 00b3f57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1575: 00390ed1 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1576: 003000b1 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1577: 002f1095 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1578: 002991d9 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1579: 00b3f0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1580: 0071f145 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1580: 0071f135 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1581: 0037e9c1 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1582: 005425d1 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1583: 00b3ef04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1584: 00b3f996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1585: 00ae5edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1586: 00345c8d 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1587: 00af28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ @@ -1594,38 +1594,38 @@ │ │ │ │ 1590: 004dbb61 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1591: 00b3e15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1592: 00b3f7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1593: 004785dd 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1594: 0042f3b1 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1595: 00b3e512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1596: 00b3df78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1597: 0075142d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1597: 0075141d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1598: 00af8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1599: 00b3e238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1600: 005e6fb1 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1601: 006d404d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1600: 005e6fa1 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1601: 006d403d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1602: 00af8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1603: 004dc3fd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1604: 00716f9d 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1605: 0074b6d1 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1604: 00716f8d 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1605: 0074b6c1 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1606: 00af0680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1607: 00af5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1608: 00aed964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1609: 00700501 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1609: 007004f1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1610: 00347dc5 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1611: 00ae7b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1612: 006ca115 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1612: 006ca105 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1613: 00b3f77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1614: 00b3f0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1615: 00b3e78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1616: 0063b7e1 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1616: 0063b7d1 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1617: 00aef894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1618: 006f9c15 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1619: 005f5b3d 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1620: 0072d53d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1618: 006f9c05 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1619: 005f5b2d 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1620: 0072d52d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1621: 00b3e1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1622: 0042fa39 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1623: 00b3ef78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1624: 00b3e9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1625: 00b3f8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1626: 00af1840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1627: 00b3edea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1639,231 +1639,231 @@ │ │ │ │ 1635: 00b3ee0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1636: 00af3068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1637: 00aeede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1638: 00b3f51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1639: 00ae655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1640: 00b3e4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1641: 00549181 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1642: 00700285 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1642: 00700275 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1643: 00b3f27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1644: 00a07fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1645: 00af5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1646: 00af1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1647: 005e2f4d 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1647: 005e2f3d 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1648: 00af53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1649: 00b3df40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1650: 004246c5 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1651: 006fe8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1651: 006fe8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1652: 00b3da6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1653: 003f3439 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1654: 00b3d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1655: 00b3dbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1656: 00a31e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1657: 006f1451 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1657: 006f1441 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1658: 00af0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1659: 00746111 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1659: 00746101 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1660: 00295b71 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1661: 00ae64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1662: 00b3ed0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1663: 00269d01 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1664: 007106a1 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1664: 00710691 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1665: 00b3e6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1666: 009b9c48 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1667: 00634b7d 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1667: 00634b6d 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1668: 00b3de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1669: 005492a5 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1670: 00ae2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1671: 006d5c9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1672: 005f52d9 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1671: 006d5c8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1672: 005f52c9 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1673: 00b3ddba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1674: 00b3de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1675: 00ae4454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1676: 00af96a8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1677: 00a367d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ 1678: 0040cc91 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1679: 00b3e794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1680: 0069930d 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1680: 006992fd 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1681: 004bbb91 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1682: 00b3e92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1683: 00b3ddec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1684: 006ab179 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1684: 006ab169 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1685: 00b3d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1686: 00b3dd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1687: 00a4691c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1688: 006e6ab5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1688: 006e6aa5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1689: 0044d9ad 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1690: 00ae84c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1691: 00a46a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1692: 00b3d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1693: 006eb0c9 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1693: 006eb0b9 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1694: 00b3ef90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1695: 00af86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1696: 00ae9c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1697: 002f2ec5 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1698: 00733cf9 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1699: 006ff319 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1698: 00733ce9 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1699: 006ff309 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1700: 00b3e094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1701: 00a3e204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1702: 0072794d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1703: 006b7525 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1704: 006e3dad 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1705: 00615dd5 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1702: 0072793d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1703: 006b7515 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1704: 006e3d9d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1705: 00615dc5 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1706: 003f4011 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1707: 00af6ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1708: 002f6035 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1709: 00b3db4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1710: 00b3db8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1711: 00af36e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1712: 00388c65 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1713: 0029826d 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1714: 00347bd5 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1715: 00a469a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1716: 002f0889 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1717: 005ebdb1 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1717: 005ebda1 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1718: 00b3e0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1719: 00aec23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1720: 00b3f62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1721: 00292fcd 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1722: 006f0b3d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1723: 006eb339 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1722: 006f0b2d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1723: 006eb329 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1724: 00ae3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1725: 002d2d09 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1726: 00ae1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1727: 00ae8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1728: 006ab13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1729: 005f3b69 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1728: 006ab12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1729: 005f3b59 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1730: 00b3f538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1731: 004f8a7d 588 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1732: 003cc4c1 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1733: 00b3dd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1734: 00b3e030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1735: 00aeeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1736: 00684521 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1736: 00684511 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1737: 002a641d 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1738: 0091cc08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1739: 00b3f346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1740: 00b3df8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1741: 00af9924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1742: 00ae71d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1743: 0074491d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1744: 0065bebd 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1743: 0074490d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1744: 0065bead 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1745: 00af0500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1746: 006fc7d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1746: 006fc7c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1747: 0041cc19 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1748: 00b3f6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1749: 00b3f114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1750: 009cce88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1751: 0062ba41 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1751: 0062ba31 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1752: 004a3b99 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1753: 005e3941 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1754: 0070dc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1755: 006d00c5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1753: 005e3931 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1754: 0070dc59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1755: 006d00b5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1756: 00af8fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1757: 00ae9340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1758: 00af57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1759: 007568c1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1759: 007568b1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1760: 0043c825 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1761: 00ae6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1762: 00744e55 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1763: 006ad02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1762: 00744e45 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1763: 006ad01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1764: 00aee5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1765: 00269d71 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1766: 00af08b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1767: 00b3f0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1768: 00418b2d 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1769: 006d7c99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1769: 006d7c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1770: 00290b45 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1771: 00b3da86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1772: 006c67b5 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1773: 0061f601 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1772: 006c67a5 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1773: 0061f5f1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1774: 003673ad 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1775: 004eeb35 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1776: 00a357d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1777: 00b3faa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1778: 00ae98b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1779: 006f4855 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1779: 006f4845 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1780: 004defb5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1781: 00af5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1782: 004d122d 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1783: 00ae4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1784: 00b3e766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1785: 00491cf9 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1786: 002fc2bd 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1787: 00af2fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1788: 002d9029 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1789: 00aebdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1790: 006dab79 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1790: 006dab69 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1791: 00b1ae5c 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1792: 003ceb51 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1793: 0039936d 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1794: 00b3d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1795: 00b3fb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1796: 002a17b1 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1797: 00af99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1798: 003f37e9 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1799: 00aeda14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1800: 00b3f018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1801: 00540e99 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1802: 00af1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1803: 002d9389 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1804: 006bf87d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1804: 006bf86d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1805: 00ae9870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1806: 00af0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1807: 00b3eadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1808: 009d6e30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1809: 00393ba9 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1810: 00540ee1 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1811: 00290641 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1812: 00b3ea60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1813: 00ae16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1814: 0070ed61 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1814: 0070ed51 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1815: 00af45e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1816: 00ae6ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1817: 00328e5d 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1818: 006cb42d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1819: 005deed9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1818: 006cb41d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1819: 005deec9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1820: 00492389 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1821: 00ae2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1822: 004e5f99 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1823: 00ae4888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1824: 00540f29 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1825: 003cc021 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1826: 0063bb31 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1826: 0063bb21 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1827: 00ae2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1828: 00b3f500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1829: 004f2201 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1830: 00af07d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1831: 006fb2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1832: 006f6ea5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1833: 0061fca5 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1834: 0061c73d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1831: 006fb2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1832: 006f6e95 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1833: 0061fc95 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1834: 0061c72d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1835: 00b3f5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1836: 002ac509 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1837: 00af3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1838: 00a0b0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1839: 00a34b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1840: 00ae8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1841: 00752efd 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1841: 00752eed 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1842: 00b3e19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1843: 00269d81 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1844: 00b3f522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1845: 006a0719 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1845: 006a0709 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1846: 00b3fa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1847: 0044cdc1 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1848: 00aeba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1849: 00b3f75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1850: 00aecb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1851: 009c985c 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1852: 008d0828 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1853: 00634bc9 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1852: 008d0818 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1853: 00634bb9 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1854: 00ae8174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1855: 00b3f9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1856: 00af79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1857: 00a4fea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1858: 0071e1a1 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1858: 0071e191 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1859: 0052ec35 600 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1860: 00aefa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1861: 004ff659 28 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1862: 00b3dae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1863: 00af7dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1864: 0029e215 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1865: 0052e7b5 672 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ @@ -1873,43 +1873,43 @@ │ │ │ │ 1869: 00b3f44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1870: 00b3e49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1871: 004df031 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1872: 00293085 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1873: 00a4fe20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1874: 00b3d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1875: 00b3e32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1876: 006eb015 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1877: 0072d8b1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1876: 006eb005 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1877: 0072d8a1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1878: 00b3dfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1879: 00af8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1880: 006b5d25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1880: 006b5d15 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1881: 00ae3380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1882: 006128f1 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1882: 006128e1 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1883: 00b3efae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1884: 00b3eabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1885: 006ac565 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1886: 006bd005 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1885: 006ac555 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1886: 006bcff5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1887: 00ae7168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1888: 002f9f3d 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1889: 004bed99 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1890: 006e2c9d 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1890: 006e2c8d 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1891: 00b3f724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1892: 00aefc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1893: 00a4fd9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1894: 00b3e2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1895: 006b0635 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1895: 006b0625 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1896: 00af0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 1897: 00755add 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1897: 00755acd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1898: 00aee7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1899: 00b3d493 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1900: 00b3f21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1901: 00b3f484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1902: 009d02d0 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1903: 00ae8134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1904: 00744709 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1904: 007446f9 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1905: 00b3ebec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1906: 004a7d59 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1907: 00b3f7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1908: 00498efd 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1909: 0046cda9 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1910: 00ae6ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1911: 00b3eb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1919,104 +1919,104 @@ │ │ │ │ 1915: 00af75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1916: 00af3228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1917: 00b3fa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1918: 00b3f528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1919: 00b3e104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1920: 00af3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1921: 004d2145 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1922: 006a96ed 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1922: 006a96dd 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1923: 005554e9 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1924: 00ae8834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1925: 00a0b054 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1926: 00af9e9c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1927: 004ed3d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1928: 00af4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1929: 00b3de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1930: 00b3f69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1931: 005dba11 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1932: 006157ed 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1931: 005dba01 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1932: 006157dd 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1933: 00555609 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 1934: 00b3d46b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1935: 00b3d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1936: 00b3daaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1937: 00aed4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1938: 00b3ec6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1939: 005e1095 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1939: 005e1085 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1940: 004d2439 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1941: 00b3d508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1942: 00aee9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1943: 004ea711 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1944: 003a8b81 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1945: 005e5305 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1946: 006bdfa9 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1945: 005e52f5 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1946: 006bdf99 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1947: 00af8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1948: 00b3de36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1949: 00754acd 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1949: 00754abd 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1950: 00b3e7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1951: 00ae38c0 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1952: 006ef879 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1953: 0070c86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1952: 006ef869 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1953: 0070c85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1954: 00af3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1955: 0055571d 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 1956: 0051c391 124 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 1957: 00416f81 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1958: 00b3ed56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1959: 00336c61 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1960: 00290731 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1961: 00b3f798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1962: 00531271 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 1963: 0066ae95 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1963: 0066ae85 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1964: 004d29c1 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1965: 00538315 484 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 1966: 00af2f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1967: 005388e9 508 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 1968: 00b3d47a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1969: 005312b9 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 1970: 00ae9500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1971: 006e1765 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1971: 006e1755 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1972: 00b3f154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1973: 00afa4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 1974: 005384f9 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 1975: 0063a955 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1976: 005b358d 624 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 1977: 0073e909 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1975: 0063a945 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1976: 005b357d 624 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 1977: 0073e8f9 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1978: 00af0660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1979: 00b3ee8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1980: 00af8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1981: 009d03d0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1982: 00af2970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1983: 003fadf5 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1984: 00af19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1985: 00531301 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 1986: 0066337d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1987: 00670019 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1986: 0066336d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1987: 00670009 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1988: 00b3edfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1989: 004e17c9 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1990: 004f2045 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 1991: 005386f1 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 1992: 006b5d79 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1993: 00632851 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1992: 006b5d69 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1993: 00632841 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1994: 004a2f61 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1995: 007383e5 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1996: 006ae111 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1995: 007383d5 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1996: 006ae101 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1997: 005198d9 24 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 1998: 007382d5 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1998: 007382c5 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1999: 00ae8884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2000: 0051a021 148 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2001: 00b3f7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2002: 0033369d 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2003: 00631959 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2003: 00631949 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2004: 00b3f9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2005: 00b3ddd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2006: 00b3dee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2007: 004df0b1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2008: 004ed251 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2009: 0043aadd 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2010: 0047ac61 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2011: 005e5e31 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2011: 005e5e21 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2012: 00a3a6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2013: 00b3ed92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2014: 004d2f51 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2015: 002d9621 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2016: 00b3e528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2017: 00ae21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2018: 00391dad 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ @@ -2029,226 +2029,226 @@ │ │ │ │ 2025: 00345415 48 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2026: 00aeb81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2027: 00b3f9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2028: 00af3720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2029: 00ae6868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2030: 00445755 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2031: 0032de7d 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2032: 008db3b0 16 OBJECT GLOBAL DEFAULT 14 monitor_defs │ │ │ │ + 2032: 008db3a0 16 OBJECT GLOBAL DEFAULT 14 monitor_defs │ │ │ │ 2033: 005192b9 98 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2034: 005e4eed 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2034: 005e4edd 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2035: 00af79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2036: 00a3a634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2037: 00b3f1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2038: 00b3f1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2039: 00ae72b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2040: 0052646d 1600 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2041: 002a28a1 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2042: 004c206d 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2043: 00708409 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2044: 00633e39 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2045: 00748aad 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2046: 006334cd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2043: 007083f9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2044: 00633e29 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2045: 00748a9d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2046: 006334bd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2047: 00af2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2048: 00706fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2049: 0072dbd1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2048: 00706fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2049: 0072dbc1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2050: 00af5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2051: 00b3f7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2052: 006e55cd 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2052: 006e55bd 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2053: 00ae4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2054: 00a3a5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2055: 00b3dc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 2056: 00391089 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2057: 0073cd75 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2058: 0063f23d 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2057: 0073cd65 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2058: 0063f22d 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2059: 00b3f6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2060: 007044dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2060: 007044cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2061: 002a1185 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2062: 00a3653c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2063: 00b3f8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2064: 00af5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2065: 005f3409 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2065: 005f33f9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2066: 002b32c5 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2067: 00afac64 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2068: 00ae4334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2069: 00ae5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2070: 00b3e7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2071: 00b3dd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2072: 00b3e200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2073: 0063d121 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2073: 0063d111 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2074: 00aebf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2075: 00b400d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2076: 00b3dcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2077: 0073fc65 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2077: 0073fc55 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2078: 00a59028 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2079: 00ae87d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2080: 00aee544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2081: 00a0afd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2082: 002a1659 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2083: 006d6ee9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2084: 007412f9 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2083: 006d6ed9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2084: 007412e9 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2085: 004b904d 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2086: 0061ef35 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2086: 0061ef25 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2087: 004dabf1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2088: 004eda7d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2089: 00b3fa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2090: 009d6ed0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2091: 00b3e5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2092: 00af16b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2093: 002ff311 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2094: 00b3ee46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2095: 00af0750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2096: 00ae4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2097: 00b3d476 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2098: 0038dd75 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2099: 002d5a0d 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2100: 006d36fd 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2101: 006b8d59 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2100: 006d36ed 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2101: 006b8d49 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2102: 00b3f268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2103: 00aebf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2104: 00a500b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2105: 006cb79d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2105: 006cb78d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2106: 002cfdb1 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2107: 00a4ff28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2108: 00af0810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2109: 00b3dd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2110: 00b3e556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2111: 00af9678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2112: 0045cc21 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2113: 00a50030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2114: 002d4375 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2115: 00b3db68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2116: 00464ccd 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2117: 009cfbdc 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2118: 00b3d96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2119: 00b3d1d9 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2120: 006e3b71 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2120: 006e3b61 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2121: 00af20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2122: 00b1cf94 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2123: 002d0215 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2124: 00b3dcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2125: 00b3d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2126: 002f5c65 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2127: 00ae2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2128: 00b4012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2129: 00b3f84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2130: 006b5fdd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2130: 006b5fcd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2131: 00b3e3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2132: 009cf4dc 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2133: 00a31c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2134: 00b400ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2135: 005e25b5 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2135: 005e25a5 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2136: 005573c9 248 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2137: 00b3d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2138: 00b3fab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2139: 006ac529 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2139: 006ac519 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2140: 00b3e2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2141: 0072b0a1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2141: 0072b091 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2142: 005576d9 292 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2143: 0085a26c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2143: 0085a25c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2144: 00a4ffac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2145: 00b400c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2146: 005574c1 270 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2147: 00a484f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2148: 00a48368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2149: 00b3ecbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2150: 00b3dd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2151: 00af7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2152: 00a52130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2153: 006a7d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2154: 00711d8d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2155: 00726b7d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2153: 006a7d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2154: 00711d7d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2155: 00726b6d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2156: 00a48470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2157: 00aec0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2158: 006157fd 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2159: 00744195 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2158: 006157ed 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2159: 00744185 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2160: 002997b1 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2161: 00af5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2162: 00ae7484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2163: 0046d825 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2164: 0050fc3d 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2165: 00a0b78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2166: 00af25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2167: 0070b86d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2167: 0070b85d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2168: 00af3de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2169: 00b3d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2170: 0072dd2d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2170: 0072dd1d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2171: 005575d1 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2172: 00b3e510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2173: 0053ee41 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2174: 00ae88c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2175: 00aecc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2176: 00b3f2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2177: 004f1f3d 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2178: 0053ef19 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2179: 006dd2c1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2180: 006336e9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2179: 006dd2b1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2180: 006336d9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2181: 00aeaa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2182: 0028959d 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2183: 00b3e33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2184: 00a483ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2185: 00b3e2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2186: 00ae4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2187: 00af5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2188: 00363bd9 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2189: 0071aca5 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2189: 0071ac95 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2190: 0053ee89 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2191: 00aee264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2192: 0063af49 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2192: 0063af39 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2193: 00b3ee52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2194: 004dac71 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2195: 002d95c5 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2196: 0060dce5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2196: 0060dcd5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2197: 002d22a1 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2198: 00634869 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2198: 00634859 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2199: 0045ace9 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2200: 00af5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2201: 00b3f9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2202: 0072f45d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2202: 0072f44d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2203: 00b3e35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2204: 0044ce2d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2205: 002c5c1d 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2206: 00ae94f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2207: 002d4999 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2208: 00af7088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2209: 00b3e356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TBD_DSTATE │ │ │ │ 2210: 00b3d968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2211: 004ab8f5 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2212: 0048b415 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2213: 0053eed1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ 2214: 004ebdd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2215: 00af3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2216: 00aeedc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2217: 00755ae1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2217: 00755ad1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2218: 004ebb4d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2219: 00af9c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2220: 00295009 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2221: 006ed439 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2221: 006ed429 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2222: 004f41ed 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2223: 00b3e88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2224: 00b3d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2225: 00712229 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2225: 00712219 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2226: 00b3f36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2227: 00af1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2228: 00730721 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2229: 006e5a49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2230: 006dbadd 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2228: 00730711 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2229: 006e5a39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2230: 006dbacd 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2231: 00aed3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2232: 00b3d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2233: 00a48b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2234: 00b3d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2235: 00af59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2236: 0071e259 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2236: 0071e249 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2237: 00a48998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2238: 00aef6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2239: 00614bd9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2240: 006341d9 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2241: 00614519 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2239: 00614bc9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2240: 006341c9 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2241: 00614509 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2242: 00b3e236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2243: 006ea915 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2243: 006ea905 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2244: 00a48aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2245: 00ae4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2246: 00a4ea04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ 2247: 004734f1 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2248: 00ae9a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2249: 00a4e878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2250: 00b3f624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ @@ -2256,39 +2256,39 @@ │ │ │ │ 2252: 00af6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2253: 00b3e18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2254: 00a4e980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2255: 004a6481 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2256: 00b3e296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2257: 0039a4d9 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2258: 00b3eaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2259: 0063300d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2259: 00632ffd 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2260: 003e646d 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2261: 0070ef61 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2261: 0070ef51 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2262: 00b3f6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2263: 006d027d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2263: 006d026d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2264: 00aefd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2265: 00727095 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2266: 006fd2b9 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2265: 00727085 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2266: 006fd2a9 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2267: 00a3dacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2268: 00a48a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2269: 006ace89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2270: 0074e119 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2269: 006ace79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2270: 0074e109 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2271: 00a3d940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2272: 00aec3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2273: 00a4e560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2274: 006f8a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2274: 006f8a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2275: 00331131 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2276: 00b3f620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2277: 002fba5d 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2278: 00b3dffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2279: 00a3da48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ 2280: 004d4345 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2281: 00b3f836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2282: 00a4e8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2283: 006dc78d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2283: 006dc77d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2284: 00b3d218 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2285: 00b3f738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2286: 004ea7e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2287: 00af9f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2288: 003fb9dd 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2289: 00ae9530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2290: 002964f1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2298,260 +2298,260 @@ │ │ │ │ 2294: 0044e371 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2295: 00b3ea78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2296: 00a3d9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ 2297: 004bfd35 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2298: 00b3e05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2299: 00aeb11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2300: 003fbac5 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2301: 005f3641 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2301: 005f3631 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2302: 00b1af38 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2303: 00a538e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2304: 00ae8214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2305: 00ae55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2306: 00a0096c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2307: 00b3e972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2308: 00708b59 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2308: 00708b49 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2309: 004ca76d 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2310: 006ee8c9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2310: 006ee8b9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2311: 0053ef61 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2312: 008e462c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2312: 008e461c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2313: 004e98d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2314: 002d5361 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2315: 0053f039 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2316: 00af8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2317: 004f2441 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2318: 00b3e644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2319: 0042e61d 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2320: 003f5f21 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2321: 00b3f020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2322: 00b3ebf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2323: 00b3d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2324: 00629711 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2324: 00629701 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2325: 003fba51 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2326: 0053efa9 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2327: 00b3d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2328: 00b3e9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2329: 005e696d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2329: 005e695d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2330: 00b3e284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2331: 00744c35 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2332: 006caaa5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2331: 00744c25 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2332: 006caa95 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2333: 00aec998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2334: 00af5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2335: 006fc71d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2335: 006fc70d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2336: 00aebe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2337: 00b3f444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2338: 003911d5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2339: 00ae55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2340: 006d7e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2340: 006d7e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2341: 00425465 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2342: 00ae55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2343: 00af7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2344: 0070c0a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2344: 0070c095 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2345: 0054cce1 506 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2346: 00b3d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2347: 005f8569 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2347: 005f8559 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2348: 0053eff1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2349: 0054c969 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2350: 00af961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2351: 00b3eda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2352: 004dace9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2353: 00af4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2354: 00272a31 96 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2355: 00641fe9 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2355: 00641fd9 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2356: 00b3e84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2357: 0072d2fd 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2357: 0072d2ed 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2358: 00af1750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2359: 00b3e00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2360: 00b3efcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2361: 00b3e8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2362: 006e5a59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2362: 006e5a49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2363: 00b3d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2364: 0072c759 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2365: 006da935 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2366: 006e5075 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2364: 0072c749 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2365: 006da925 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2366: 006e5065 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2367: 00b3f9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2368: 0054cb25 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2369: 00af5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2370: 00af5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2371: 00b3d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2372: 00af82b0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2373: 00b3e2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2374: 00b3e77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2375: 00b3f732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2376: 00af97f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2377: 00b3e4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2378: 006fe879 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2379: 006f4dbd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2380: 006b3205 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2381: 007250b5 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2382: 006cf20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2378: 006fe869 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2379: 006f4dad 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2380: 006b31f5 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2381: 007250a5 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2382: 006cf1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2383: 00b3e8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2384: 003b4a3d 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2385: 00b3e656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2386: 00b3fb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2387: 002d69b1 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2388: 004b8f45 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2389: 0040a051 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2390: 0046d925 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2391: 002c3699 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2392: 00631229 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2392: 00631219 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2393: 0091c1fc 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2394: 00aea140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2395: 00af6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2396: 007243c1 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2396: 007243b1 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2397: 00b4006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2398: 003cf779 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2399: 00ae7db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2400: 002f9ead 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2401: 00b3e3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2402: 00b3d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2403: 00b3e96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2404: 00629f41 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2404: 00629f31 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2405: 00ae640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2406: 00b3fa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2407: 00ae57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2408: 0029dc25 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2409: 006a82c5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2409: 006a82b5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2410: 004dcaed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2411: 00713a2d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2411: 00713a1d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2412: 0054771d 330 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2413: 00a38198 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2414: 00b400d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2415: 00b3faae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2416: 00430ca9 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2417: 00a3800c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2418: 005474d1 290 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2419: 00b3dca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2420: 0062c1f1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2420: 0062c1e1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2421: 0038aadd 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2422: 00b400a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2423: 004d1501 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2424: 00af1670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2425: 00a38114 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2426: 004642e1 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2427: 00b3fb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2428: 00afa544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2429: 00b3ec68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2430: 00b3f4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2431: 00af1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2432: 004ec721 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2433: 00b3f456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2434: 002c2d6d 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2435: 005dd32d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2436: 00631d39 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2435: 005dd31d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2436: 00631d29 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2437: 00b3dd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2438: 00af90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2439: 0047a199 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2440: 0047ffb9 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2441: 005475f5 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2442: 0074d949 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2442: 0074d939 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2443: 004c4129 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2444: 004a8b6d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2445: 00b3e7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2446: 00a38090 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2447: 00aeca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2448: 00ae648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2449: 00b3f186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2450: 006da2c1 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2450: 006da2b1 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2451: 00431e69 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2452: 003328e1 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2453: 00af938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2454: 00b3edb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2455: 00aefb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2456: 0043c0ed 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2457: 004093f9 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2458: 006ae355 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2458: 006ae345 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2459: 0051b859 136 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2460: 00aeecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2461: 00af5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2462: 00730fad 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2462: 00730f9d 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2463: 00ae9ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2464: 00aecec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2465: 00b3e6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2466: 00b3e7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2467: 00b3da62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2468: 006968d5 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2469: 006ca47d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2468: 006968c5 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2469: 006ca46d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2470: 004f2cc1 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2471: 005f96f9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2471: 005f96e9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2472: 00ae7504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2473: 002d9e09 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2474: 00b3e774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2475: 00ae2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2476: 00b40061 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2477: 006dbaed 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2477: 006dbadd 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2478: 00af747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2479: 006dd4ad 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2480: 006e99cd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2479: 006dd49d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2480: 006e99bd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2481: 00b3ee26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2482: 0060dd81 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2482: 0060dd71 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2483: 002f603d 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2484: 00b3f710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2485: 00b3e128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2486: 006bac0d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2487: 006dcf6d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2486: 006babfd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2487: 006dcf5d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2488: 004d5fc5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2489: 003b15ad 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2490: 0029c915 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2491: 005349d1 284 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2492: 00a4e6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2493: 004f97cd 124 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2494: 0036cb61 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2495: 00534d0d 350 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2496: 00b3d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2497: 00b3d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2498: 004e5d0d 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2499: 00a008bc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2500: 007391c9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2500: 007391b9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2501: 00534aed 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2502: 00b3f584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2503: 00a008dc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2504: 002c222d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2505: 0070fef1 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2505: 0070fee1 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2506: 00a0091c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2507: 00469aa5 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2508: 00af2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2509: 007413c1 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2509: 007413b1 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2510: 00aee414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2511: 0042e5ad 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2512: 00aec9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2513: 006b6349 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2513: 006b6339 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2514: 00af5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2515: 004f35bd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2516: 00af9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2517: 0074a0b5 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2517: 0074a0a5 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2518: 004ec4e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2519: 0044dd81 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2520: 00aeb43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2521: 006fc975 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2521: 006fc965 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2522: 00a4e668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2523: 00b3d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2524: 00a51b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2525: 00af4550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2526: 00b3f324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2527: 00332fd1 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2528: 00620229 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2529: 007415a1 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2528: 00620219 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2529: 00741591 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2530: 00534bfd 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2531: 00aeb9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2532: 00659dc1 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2532: 00659db1 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2533: 00335ce5 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2534: 004c0629 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2535: 00445719 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2536: 005d3235 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2537: 006b9555 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2536: 005d3225 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2537: 006b9545 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2538: 00328a61 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2539: 006dbbb9 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2539: 006dbba9 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2540: 00b3d48f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2541: 008cec88 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2541: 008cec78 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2542: 00b3d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2543: 00aeaaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2544: 00b3f588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2545: 006b1fcd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2546: 005e4c01 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2545: 006b1fbd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2546: 005e4bf1 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2547: 00af1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2548: 004e89f5 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2549: 00b3ebb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2550: 00b3f1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2551: 00439029 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2552: 00af8664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2553: 00af2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ @@ -2559,105 +2559,105 @@ │ │ │ │ 2555: 00b3df6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2556: 00a0bfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2557: 00ae43a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2558: 00a3c188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2559: 0053c2d1 526 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2560: 00b3f6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2561: 00af7198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2562: 006f243d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2562: 006f242d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2563: 0044c811 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2564: 0053c8f5 488 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2565: 00af93bc 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2566: 00a3c290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2567: 003cf5ad 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2568: 0047a395 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2569: 00b3de18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2570: 00710fd1 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2571: 00705951 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2570: 00710fc1 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2571: 00705941 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2572: 0029d54d 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2573: 00419b69 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2574: 0053c4e1 522 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2575: 0072e7e5 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2575: 0072e7d5 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2576: 00ae3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2577: 00aed348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2578: 0070613d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2578: 0070612d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2579: 00aef7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2580: 00b3f5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2581: 00aecf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2582: 00a37640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2583: 00ae48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2584: 00b3e62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2585: 00af6af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2586: 00b3dfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2587: 00af6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2588: 004d1581 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2589: 00b3eba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2590: 00b3df28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2591: 006f71bd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2591: 006f71ad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2592: 00b3ef86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2593: 0042dbf5 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2594: 0070a7c1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2595: 006fbab5 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2594: 0070a7b1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2595: 006fbaa5 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2596: 00a100c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2597: 00a3c20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2598: 00b3da7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2599: 00531781 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2600: 007109a1 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2600: 00710991 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2601: 00b3e470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2602: 0053c6ed 518 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2603: 006bd1e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2603: 006bd1d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2604: 00b3f080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2605: 0062bead 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2606: 005b3495 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2607: 00600005 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2605: 0062be9d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2606: 005b3485 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2607: 005ffff5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2608: 005317c9 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2609: 00b3f258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2610: 00b3f5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2611: 00629c45 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2612: 005dd6e9 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2611: 00629c35 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2612: 005dd6d9 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2613: 009cf49c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2614: 002a4945 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2615: 00afa6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2616: 004c9f61 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2617: 00615f89 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2617: 00615f79 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2618: 002b36dd 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2619: 009cfd0c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2620: 0038b729 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2621: 006f1c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2622: 005f3201 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2621: 006f1bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2622: 005f31f1 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2623: 00aef234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2624: 00af6c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2625: 0063f251 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2625: 0063f241 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2626: 00391e05 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2627: 00b3f778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2628: 009d6db8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2629: 00531811 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2630: 00519bdd 16 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2631: 00aef624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2632: 00ae5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2633: 007096a9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2634: 0072ed3d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2633: 00709699 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2634: 0072ed2d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2635: 00ae70b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2636: 00b3dfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2637: 00b1bd64 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2638: 009d00d0 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2639: 003918f1 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2640: 00af2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2641: 00a0ccb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2642: 00b3f48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2643: 0051a41d 116 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2644: 00b3f6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2645: 00700315 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2645: 00700305 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2646: 00a34a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2647: 0062a491 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2647: 0062a481 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2648: 00b3e5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2649: 00267bf9 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2650: 00a348e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2651: 00b3e2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2652: 006e64e5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2652: 006e64d5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2653: 00a523c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2654: 00af5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2655: 00a349e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2656: 00ae5eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2657: 00b3dfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2658: 00b3f1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2659: 0051977d 82 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ @@ -2665,15 +2665,15 @@ │ │ │ │ 2661: 009d6f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2662: 0044dd6d 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2663: 009d0518 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2664: 00a353b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2665: 00a31c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2666: 00ae1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2667: 00b3fb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2668: 00633ba1 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2668: 00633b91 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2669: 00b3f23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2670: 00b3f352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2671: 002a0cfd 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2672: 002d5f9d 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2673: 00b3e1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2674: 00295ef1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2675: 00a53d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2682,552 +2682,552 @@ │ │ │ │ 2678: 002d4ad9 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2679: 00af85d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2680: 00aee564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2681: 0054f415 298 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2682: 00af8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2683: 00b3e684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2684: 00299819 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2685: 008d07f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2685: 008d07e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2686: 004eba65 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2687: 00af42e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2688: 0054f1ed 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2689: 005c86a5 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2690: 006f20b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2689: 005c8695 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2690: 006f20a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2691: 00b3e63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2692: 004c5155 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2693: 00aef514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2694: 00ae2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2695: 00b3ea7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2696: 00b3edd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2697: 00b3f67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2698: 0040a189 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2699: 00aee5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2700: 004d3861 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2701: 00ae8484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2702: 0066cb51 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2702: 0066cb41 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2703: 00ae6718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2704: 00af7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2705: 00b3e3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2706: 00b3f1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2707: 00b3f01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2708: 0054f305 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2709: 003bba59 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2710: 00b3d948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2711: 00aeabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2712: 006cbbe9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2712: 006cbbd9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2713: 003293c1 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2714: 00b3d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2715: 002fe5ad 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2716: 00b3f04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2717: 004eb0b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2718: 006646a1 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2719: 0071abc5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2718: 00664691 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2719: 0071abb5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2720: 00a31d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2721: 00b3fae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2722: 00a567d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2723: 0052dc1d 608 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2724: 00b3f24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2725: 00ae53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2726: 0074d9b1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2726: 0074d9a1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2727: 00a0f6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2728: 006943d5 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2728: 006943c5 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2729: 00af75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2730: 00b3d9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2731: 0047409d 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2732: 00b3d95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2733: 00b3ea64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2734: 009c5600 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2735: 002da15d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2736: 008e45e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2736: 008e45d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2737: 00b3e058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2738: 00ae5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2739: 00541d61 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ 2740: 0043b305 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2741: 003fa8d9 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2742: 006e00f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2742: 006e00e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2743: 00541e39 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2744: 00299731 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2745: 005e3c7d 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2745: 005e3c6d 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2746: 00af5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2747: 00ae96e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2748: 006b2fb9 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2748: 006b2fa9 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2749: 00b3f1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2750: 00419f25 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2751: 00391161 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2752: 00afa6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2753: 00541da9 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2754: 0072da3d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2755: 0070e065 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2754: 0072da2d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2755: 0070e055 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2756: 00ae3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2757: 006933cd 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2758: 0064b5e9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2757: 006933bd 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2758: 0064b5d9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2759: 003ce79d 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2760: 00ae3340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2761: 00aecd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2762: 006c8cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2762: 006c8ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2763: 009cf4f4 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2764: 0074fb75 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2764: 0074fb65 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2765: 00af4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2766: 0074ab85 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2766: 0074ab75 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2767: 002c0d89 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2768: 00b3f492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2769: 00b3f494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2770: 004e86cd 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2771: 00af1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2772: 00aeb59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2773: 00541df1 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ - 2774: 0074f581 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2774: 0074f571 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2775: 00aeb71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2776: 005bcf29 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2776: 005bcf19 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2777: 0042412d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2778: 004476f9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2779: 0061e365 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2779: 0061e355 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2780: 00a0d574 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2781: 0036478d 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2782: 00a0e990 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2783: 006fd909 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2783: 006fd8f9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2784: 009cf8e4 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2785: 00aed248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2786: 00b3f25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2787: 007515d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2788: 00695b91 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2787: 007515c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2788: 00695b81 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2789: 002c22cd 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2790: 00b3f0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2791: 00a32024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2792: 009d035c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2793: 00543621 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2794: 00ae8554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2795: 00b3da20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2796: 00b3dbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2797: 00af52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2798: 00a53e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2799: 006eb501 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2799: 006eb4f1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2800: 00b3e574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2801: 00a3212c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2802: 00af8440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2803: 00519801 24 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2804: 00b3cf50 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2805: 00519891 70 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2806: 0031fc29 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2807: 00af0820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2808: 006eecb9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2808: 006eeca9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2809: 00543669 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2810: 00519d15 148 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2811: 00af6bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2812: 00519f79 166 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2813: 00b3e95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2814: 00b3eae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2815: 00af4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2816: 00af9668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2817: 00712ddd 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2818: 006f5399 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2817: 00712dcd 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2818: 006f5389 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2819: 00b3ed5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2820: 00539a8d 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2821: 00aef3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2822: 00a320a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2823: 005190a5 98 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2824: 00519245 114 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2825: 0074d2c1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2825: 0074d2b1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2826: 0053a069 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2827: 006ce43d 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2827: 006ce42d 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2828: 00429c2d 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2829: 005436b1 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2830: 0063af61 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2831: 0063b3c9 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2832: 00704375 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2830: 0063af51 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2831: 0063b3b9 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2832: 00704365 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2833: 00b3f3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2834: 003d50b9 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2835: 00b3f53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2836: 00539c75 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2837: 007045cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2837: 007045bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2838: 003cd1b1 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2839: 0040b195 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2840: 00ae3510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2841: 00ae8874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2842: 00ae5ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2843: 00b3e46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2844: 0072eb59 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2844: 0072eb49 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2845: 00af4500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2846: 00754c69 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2847: 00706cfd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2848: 00746001 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2846: 00754c59 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2847: 00706ced 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2848: 00745ff1 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2849: 0047338d 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2850: 00b3ef44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2851: 00aeadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2852: 00af0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2853: 006a7b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2853: 006a7b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2854: 004ccb75 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2855: 004e8809 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2856: 00b3d9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2857: 00ae2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2858: 009cf81c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2859: 0029857d 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2860: 00ae18f0 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2861: 00b3e42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2862: 00aefa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2863: 00539e71 504 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2864: 00b3eb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2865: 00afa6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2866: 00aed9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2867: 006d83bd 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2867: 006d83ad 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2868: 00af9758 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2869: 004502d1 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2870: 00af0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2871: 00715079 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2871: 00715069 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2872: 002e9249 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2873: 00b3f67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2874: 006e285d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2874: 006e284d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2875: 0044ca29 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2876: 006a371d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2876: 006a370d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2877: 00af5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2878: 002f9901 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2879: 0063b20d 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2880: 0073315d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2879: 0063b1fd 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2880: 0073314d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2881: 00af4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2882: 009d0930 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2883: 0036cbbd 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2884: 004958d1 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2885: 00ae8414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2886: 0042f3dd 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2887: 00ae7b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2888: 005c03c9 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2888: 005c03b9 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2889: 00ae5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2890: 00af50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2891: 004d9d99 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2892: 00b3e1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2893: 002d2f8d 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2894: 00ae1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2895: 00ae1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2896: 00a35018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2897: 0071e4bd 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2897: 0071e4ad 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2898: 00af00c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2899: 005dba49 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2899: 005dba39 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2900: 004a927d 216 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2901: 00b3efa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2902: 00af937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2903: 00b3eb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2904: 00ae7604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2905: 00aeb66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2906: 00b3e418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2907: 00ae3560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2908: 006a7f65 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2908: 006a7f55 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2909: 00b3d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2910: 00b3f12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2911: 00b3ee34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2912: 0042eb9d 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2913: 00af7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2914: 00aeb1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2915: 007181fd 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2915: 007181ed 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2916: 00aee5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2917: 00af3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2918: 00ae3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2919: 00af2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2920: 00b3df2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2921: 0063a84d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2922: 006ab719 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2921: 0063a83d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2922: 006ab709 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2923: 00b3de10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2924: 00b3d97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2925: 0047b175 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2926: 00b3e8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2927: 00a3b39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2928: 006f4b31 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2929: 006fb3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2928: 006f4b21 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2929: 006fb3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2930: 00a3b4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2931: 00b3e12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2932: 00b3ec4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2933: 00299909 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2934: 00b3d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2935: 0063d475 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2935: 0063d465 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2936: 00af4520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2937: 006d5a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2937: 006d59f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2938: 00af2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2939: 007232c1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2939: 007232b1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2940: 00ae8854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2941: 00b3e8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2942: 002a1635 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2943: 002fed5d 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2944: 00af1540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2945: 004e8bf9 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2946: 00ae63cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2947: 006f43e1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2947: 006f43d1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2948: 00af50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2949: 00615625 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2949: 00615615 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2950: 00ae7ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2951: 00a3b420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 2952: 00b3dac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 2953: 0050fc65 124 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 2954: 006f9a8d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2955: 0073dcb1 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2954: 006f9a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2955: 0073dca1 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2956: 004a7961 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2957: 00b3f9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2958: 00af21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2959: 00437275 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2960: 00ae3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2961: 008e4640 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2961: 008e4630 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2962: 00a0860c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2963: 00b3dde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2964: 00a0eb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2965: 00695c49 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2965: 00695c39 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2966: 002af245 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2967: 002d4581 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2968: 005b0ec1 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2968: 005b0eb1 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2969: 002a53cd 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2970: 0063187d 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2970: 0063186d 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2971: 004d33d1 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2972: 004e9c95 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2973: 0048890d 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2974: 00473159 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2975: 0061d1a5 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2975: 0061d195 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2976: 00b3f6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2977: 00af756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2978: 00a07dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2979: 00aeb8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2980: 004d73f1 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2981: 00728a59 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2981: 00728a49 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2982: 003cecd9 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2983: 00b3efea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 2984: 0054ea05 306 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 2985: 006e4b49 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2985: 006e4b39 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2986: 00b3e90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2987: 002831b5 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2988: 006dd13d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2988: 006dd12d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2989: 0038a41d 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2990: 0054e7dd 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 2991: 00b3d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2992: 005f50b9 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2992: 005f50a9 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2993: 00291b81 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2994: 00b3e410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2995: 00b3e7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2996: 006126d1 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2996: 006126c1 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2997: 00af73c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2998: 00b3f69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2999: 00b3dc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 3000: 00615909 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3000: 006158f9 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 3001: 00ae6e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 3002: 00af8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3003: 006d95e9 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3003: 006d95d9 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3004: 003cd475 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3005: 00369cd1 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3006: 00709a25 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3006: 00709a15 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3007: 003c2169 3112 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3008: 00b3e992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3009: 00ae9470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3010: 0054e8ed 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3011: 004f9cd5 140 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3012: 00b3fae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3013: 00b3efac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3014: 00aeeda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3015: 00731149 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3015: 00731139 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3016: 00b3fa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3017: 00b3e12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3018: 00af81b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3019: 0049cbe9 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3020: 00b3f09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3021: 00b3f4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3022: 00ae8564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3023: 0062bc21 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3023: 0062bc11 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3024: 00b3db2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3025: 00b3f026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3026: 00af8924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3027: 002b80f5 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3028: 00700a69 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3028: 00700a59 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3029: 00b3dd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3030: 005a32c1 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3030: 005a32ad 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3031: 00aee334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3032: 00afa714 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3033: 005a3309 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3033: 005a32f5 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3034: 00b3ed7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3035: 005f3f6d 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3035: 005f3f5d 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3036: 00aeaffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3037: 009d6d68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3038: 00b3e344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 3039: 002a6641 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3040: 00b3daca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3041: 00b3db08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3042: 00af15d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3043: 00b3e0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3044: 00b3e458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3045: 00a05b80 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3046: 00af5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3047: 00b3e240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3048: 00730a69 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3048: 00730a59 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3049: 004c5969 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3050: 006e69bd 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3050: 006e69ad 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3051: 00b3f300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3052: 00af2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3053: 00aee5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 3054: 003881e1 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3055: 00ae2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3056: 00701459 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3056: 00701449 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3057: 00ae31b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3058: 00a006e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3059: 00af0510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3060: 00b3d4ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3061: 00af1a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3062: 0054ae21 324 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ 3063: 00a0c050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3064: 00750705 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3065: 0074ce79 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3066: 005c927d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3064: 007506f5 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3065: 0074ce69 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3066: 005c926d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3067: 00af34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3068: 00aed0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3069: 00aea110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3070: 006dfcd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3070: 006dfcc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3071: 00b3e95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3072: 009c37a0 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3073: 009c994c 1296 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3074: 00af0140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ 3075: 0047566d 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3076: 00aebf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3077: 0070c4bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3078: 006b2425 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3079: 00691cb9 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3077: 0070c4ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3078: 006b2415 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3079: 00691ca9 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3080: 00ae2f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3081: 00425ac1 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3082: 0070a9f9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3082: 0070a9e9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3083: 0054af65 354 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ - 3084: 0071e425 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 3084: 0071e415 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 3085: 00388a75 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3086: 00705169 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3086: 00705159 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3087: 00aed228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3088: 006a9279 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3089: 005dd88d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3090: 006a526d 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3088: 006a9269 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3089: 005dd87d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3090: 006a525d 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3091: 00aeca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3092: 00519819 24 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3093: 00af934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3094: 006edcbd 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3094: 006edcad 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3095: 004ef2dd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3096: 00519da9 148 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3097: 00ae2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3098: 00aef254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3099: 00b3e7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3100: 00aedaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3101: 006c8d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3101: 006c8d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3102: 00534671 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3103: 00b3dc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3104: 00b3f78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3105: 00af8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3106: 00af1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3107: 006fc355 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3107: 006fc345 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3108: 00534749 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3109: 005ebf71 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3109: 005ebf61 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3110: 00ae3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3111: 00722df9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3111: 00722de9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3112: 00aefaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3113: 00b3e4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3114: 00b3f0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3115: 00afa2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3116: 00af3730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3117: 004716b1 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3118: 005346b9 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3119: 0072619d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3120: 0073a87d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3119: 0072618d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3120: 0073a86d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3121: 00519109 98 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3122: 00aee964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3123: 00ae4758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3124: 00b3d490 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3125: 00ae3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3126: 0074e705 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3126: 0074e6f5 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3127: 00b3e2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3128: 007046bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3128: 007046ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3129: 00b3e35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3130: 005e6489 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3130: 005e6479 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3131: 0050e985 392 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3132: 00b3f318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3133: 00af8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3134: 002f12e1 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3135: 00b3de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3136: 004f9a71 136 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ 3137: 004e9d41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3138: 00711ff5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3139: 0072ece5 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3138: 00711fe5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3139: 0072ecd5 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3140: 00b3df72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3141: 00af5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3142: 00534701 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3143: 0038923d 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3144: 0061efd5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3144: 0061efc5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3145: 00a0cd34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3146: 005cf4d1 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3146: 005cf4c1 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3147: 00a443fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3148: 00aeb46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3149: 00b3e702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3150: 0052c8fd 504 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3151: 00a44270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3152: 00ae1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3153: 00af3048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3154: 00272e99 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3155: 00b3f766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3156: 006b22d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3157: 007278c9 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3156: 006b22c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3157: 007278b9 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3158: 00a44378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3159: 0061cd49 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3159: 0061cd39 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3160: 00b3df30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3161: 00b3dd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3162: 007303a5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3162: 00730395 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3163: 00b3f786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3164: 004e2779 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3165: 00b3f2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3166: 0074f611 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3166: 0074f601 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3167: 00af53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3168: 006a4835 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3169: 005f9895 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3168: 006a4825 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3169: 005f9885 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3170: 00b400e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3171: 00b3ea8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3172: 005f2ee9 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3172: 005f2ed9 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3173: 00aec06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3174: 00744521 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3174: 00744511 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3175: 004a6c55 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3176: 00b3d1c8 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3177: 00b3dd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3178: 006166b1 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3178: 006166a1 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3179: 00a442f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3180: 00b3ed4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3181: 004dca6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3182: 00aee734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3183: 002be315 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3184: 00519a61 64 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ 3185: 004c306d 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3186: 00af5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3187: 002a3361 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3188: 00b3d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3189: 006f25a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3189: 006f2595 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3190: 00ae8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3191: 00b3eab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3192: 0051a2f1 114 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3193: 00716949 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3194: 006bbbcd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3193: 00716939 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3194: 006bbbbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3195: 004ca881 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3196: 00aec1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3197: 00b3d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3198: 006eb2a9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3199: 006337fd 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3200: 0071274d 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3198: 006eb299 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3199: 006337ed 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3200: 0071273d 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3201: 00a52e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3202: 005194d9 90 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3203: 006d51c5 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3203: 006d51b5 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3204: 002a13a5 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3205: 0047e4b9 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3206: 00aed318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3207: 00ae67b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3208: 004f3e7d 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3209: 00b3dbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3210: 006b985d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3211: 0070a141 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3212: 006d7591 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3210: 006b984d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3211: 0070a131 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3212: 006d7581 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3213: 0092071c 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3214: 00b3f112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3215: 003305ed 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3216: 00ae4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3217: 006920ed 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3217: 006920dd 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3218: 00b3dbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3219: 00702045 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3220: 006abcb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3221: 005e716d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3222: 00634635 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3219: 00702035 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3220: 006abca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3221: 005e715d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3222: 00634625 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3223: 009cd2dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3224: 00aef054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3225: 00b3f840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3226: 0026a86d 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3227: 00488659 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3228: 00ae644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3229: 00af1680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3237,123 +3237,123 @@ │ │ │ │ 3233: 002b45ed 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3234: 00ae6e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3235: 00ae5c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3236: 00b400e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3237: 00a0f674 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3238: 00b3d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3239: 00b3d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3240: 006ab449 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3240: 006ab439 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3241: 0041219d 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3242: 00af1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3243: 00b3f802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3244: 00ae2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3245: 005a5e69 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3245: 005a5e55 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3246: 00b3f22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3247: 00ae38b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3248: 00b3f8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3249: 0063b261 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3250: 005a5d19 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3249: 0063b251 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3250: 005a5d05 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ 3251: 0044259d 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3252: 006b307d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3252: 006b306d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3253: 00b3f7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3254: 0064c475 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3254: 0064c465 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3255: 00ae34d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3256: 00b3e8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3257: 00aeb20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3258: 00af9d5c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3259: 00aeae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 3260: 00700159 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3260: 00700149 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3261: 004531fd 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3262: 00b3ef8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3263: 00b3e26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3264: 00b3e568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3265: 00b3fb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3266: 00a57448 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3267: 006f7eb5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3267: 006f7ea5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3268: 00af79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3269: 005f3199 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3270: 006ed5a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3269: 005f3189 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3270: 006ed591 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3271: 00af4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3272: 00aeabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3273: 006317fd 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3273: 006317ed 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3274: 00b3f60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3275: 009cf5b0 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3276: 00ae7fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3277: 00b3ea28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3278: 0028dfb9 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3279: 006ed94d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3279: 006ed93d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3280: 00ae74b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3281: 0072a9c1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3281: 0072a9b1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3282: 002a21a9 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3283: 0070c7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3283: 0070c7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3284: 00a0d5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3285: 00704285 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3285: 00704275 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3286: 00a0ea14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3287: 00a39e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3288: 00493465 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3289: 004658f5 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3290: 00b3e93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3291: 00b3f224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3292: 006a9415 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3293: 005f9bc9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3292: 006a9405 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3293: 005f9bb9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3294: 00b3f342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3295: 00a39cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3296: 00af8784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3297: 00b3f756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3298: 00aee304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3299: 003ff8b9 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3300: 0091f8dc 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3301: 00a39df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3302: 0072ce59 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3302: 0072ce49 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3303: 00b3de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3304: 00aeba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3305: 007026f5 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3305: 007026e5 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3306: 00b1bd74 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3307: 004611e5 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3308: 0038b9c9 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3309: 00b3e156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3310: 0069ad05 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3310: 0069acf5 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3311: 0046d801 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3312: 00ae7eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3313: 00a39d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3314: 00b3f8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3315: 0043a245 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3316: 009bad6c 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3317: 0041ae65 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3318: 006f354d 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3319: 006fb345 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3318: 006f353d 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3319: 006fb335 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3320: 002cfcc1 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3321: 00734605 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3321: 007345f5 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3322: 00385a45 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3323: 00b3fb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3324: 004c2fe5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3325: 00ae75b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3326: 0041b111 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3327: 006dba01 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3327: 006db9f1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3328: 00530845 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3329: 006b1ec5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3329: 006b1eb5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3330: 0053091d 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3331: 0069778d 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3331: 0069777d 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3332: 0053088d 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ 3333: 004ecdc5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3334: 00446781 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3335: 00a3f494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ 3336: 004bf815 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3337: 00a3f308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3338: 00b3de24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3339: 0069fd05 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3339: 0069fcf5 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3340: 00a3f410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3341: 00afa5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3342: 006bc789 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3343: 006d72fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3344: 0073b6a9 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3345: 005f46cd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3342: 006bc779 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3343: 006d72ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3344: 0073b699 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3345: 005f46bd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3346: 004c5671 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3347: 004a47a9 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3348: 0071f689 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3348: 0071f679 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3349: 00297ae1 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3350: 00af3388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3351: 00b400ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3352: 00b3dc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3353: 009cf180 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3354: 00b3f7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3355: 005308d5 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ @@ -3364,282 +3364,282 @@ │ │ │ │ 3360: 004be2ad 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3361: 00b3fa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3362: 00a3f38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3363: 00b3d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3364: 00540161 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3365: 00ae96a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3366: 00af645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3367: 0060e6fd 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3367: 0060e6ed 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3368: 00a00198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3369: 0047a90d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3370: 00723001 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3370: 00722ff1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3371: 003cf26d 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3372: 002eeacd 192 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3373: 00a37958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3374: 005401a9 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3375: 00292429 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3376: 0073f4bd 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3376: 0073f4ad 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3377: 00b3dbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3378: 0074d79d 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3378: 0074d78d 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3379: 00af8894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3380: 00b3e170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3381: 002d9735 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3382: 00b3f4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3383: 0039122d 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3384: 00b3d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3385: 0063cb49 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3385: 0063cb39 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3386: 00b3f83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3387: 004f1b2d 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3388: 00b3e51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3389: 00530f11 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3390: 00b3dfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3391: 005401f1 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3392: 00b3e83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3393: 00af9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3394: 00ae1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3395: 00530f59 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3396: 00b3eafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3397: 0070f77d 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3398: 006a0799 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3399: 0065faa5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3397: 0070f76d 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3398: 006a0789 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3399: 0065fa95 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3400: 003face1 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3401: 0044e4ad 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3402: 00b3d451 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3403: 00631539 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3404: 006ed691 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3405: 0072d1ad 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3406: 006f0f95 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3403: 00631529 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3404: 006ed681 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3405: 0072d19d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3406: 006f0f85 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3407: 00a50ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3408: 00b3ea62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3409: 006e2b15 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3409: 006e2b05 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3410: 00ae57f4 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3411: 002ecbe5 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3412: 00b3d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3413: 00a50e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3414: 0072ce09 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3414: 0072cdf9 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3415: 00530fa1 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3416: 00625a95 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3417: 007002c1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3416: 00625a85 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3417: 007002b1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3418: 00b3f274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3419: 00af1550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3420: 00aec13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3421: 0047830d 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3422: 00b3e7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3423: 00b3f8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3424: 00701db5 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3424: 00701da5 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3425: 004e161d 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3426: 006fea59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3427: 006dac55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3426: 006fea49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3427: 006dac45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3428: 004a0d01 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3429: 00b3e072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3430: 00ae62ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3431: 006ab5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3431: 006ab5a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3432: 002fc6a1 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3433: 00ae7cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3434: 00ae3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3435: 00b3ec2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3436: 0072df51 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3436: 0072df41 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3437: 00a50d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3438: 00aed538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3439: 00b3e760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3440: 00b3e7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3441: 00730cd9 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3441: 00730cc9 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3442: 00443c2d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3443: 00a0eba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3444: 0039027d 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3445: 00ae5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3446: 005bd73d 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3446: 005bd72d 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3447: 00b3ea8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3448: 00af8914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3449: 0044331d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3450: 004e8f29 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3451: 00afa234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3452: 006a4469 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3452: 006a4459 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3453: 00aed748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3454: 00b3dd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3455: 009c5bf0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3456: 00aec39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3457: 00a004b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3458: 004d6a49 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3459: 00b3e328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3460: 004caaa1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3461: 006a0bc1 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3461: 006a0bb1 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3462: 003cc0bd 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3463: 00ae46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3464: 00ae5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3465: 00b400d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3466: 00b3e378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3467: 00b3f02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3468: 0071df51 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3468: 0071df41 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3469: 0043e2c1 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3470: 00b3e16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3471: 00af09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3472: 00b3df06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3473: 006d4555 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3473: 006d4545 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3474: 004c2f55 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3475: 00af746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3476: 00af6b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3477: 00b3e8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3478: 0038ceed 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3479: 00a111a4 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3480: 004920d9 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3481: 00b3ed18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3482: 005ec335 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3482: 005ec325 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3483: 00b3e2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3484: 0060d69d 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3484: 0060d68d 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3485: 00b3e244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3486: 00328d81 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3487: 00465025 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3488: 00b3d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3489: 00739831 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3489: 00739821 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3490: 00aead9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3491: 0073e4b5 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3492: 00704c35 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3491: 0073e4a5 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3492: 00704c25 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3493: 00b3ee7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3494: 004934ed 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3495: 006a7d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3495: 006a7d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3496: 00b3de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3497: 006923fd 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3497: 006923ed 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3498: 00ae54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3499: 00a35960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3500: 00b3ec78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3501: 00aeb30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3502: 00af9d48 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3503: 00b3f648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3504: 004f7185 384 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3505: 00b3df74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3506: 006db005 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3507: 005ce519 848 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3506: 006daff5 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3507: 005ce509 848 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3508: 0038b679 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3509: 0070fc49 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3509: 0070fc39 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3510: 002737dd 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3511: 00af1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3512: 004c1add 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3513: 00b3d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3514: 00b40132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3515: 00b3edde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3516: 00704ea5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3516: 00704e95 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3517: 00ae24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3518: 00b3dd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3519: 0036771d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3520: 00b3ec1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3521: 00af1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3522: 00b3ed26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3523: 006ef93d 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3523: 006ef92d 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3524: 00273891 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3525: 0041ff65 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3526: 002feb51 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3527: 00ae4314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3528: 00a315d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3529: 0045d725 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3530: 006cc961 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3531: 005f5055 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3532: 006b6781 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3530: 006cc951 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3531: 005f5045 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3532: 006b6771 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3533: 00b3f0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3534: 00a0a4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3535: 00aef6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3536: 0053358d 430 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3537: 00ae5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3538: 00b3dbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3539: 009d0bf0 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3540: 00533a95 468 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3541: 0072422d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3541: 0072421d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3542: 0049de79 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3543: 00269f01 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3544: 003eead9 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3545: 0072392d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3546: 006c4565 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3545: 0072391d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3546: 006c4555 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3547: 00a0a0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3548: 00380691 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3549: 0053373d 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ 3550: 004e291d 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3551: 006ab089 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3551: 006ab079 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3552: 00471901 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3553: 00b3f4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3554: 007412c9 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3554: 007412b9 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3555: 00b3f574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3556: 0046cd4d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3557: 00af2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3558: 0026a769 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3559: 005fb755 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3559: 005fb745 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3560: 0038a9c5 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3561: 006abed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3561: 006abec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3562: 005199a5 66 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3563: 00ae32e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3564: 004eb65d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3565: 0051a19d 116 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3566: 005c951d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3566: 005c950d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3567: 005338e9 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3568: 005f59fd 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3569: 0087b080 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3568: 005f59ed 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3569: 0087b070 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3570: 00b3ed62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3571: 006a9bd1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3571: 006a9bc1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3572: 00b3f2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3573: 00b400f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3574: 00b3dbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3575: 005e597d 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3576: 005e0b41 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3577: 0087b078 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3575: 005e596d 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3576: 005e0b31 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3577: 0087b068 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3578: 00af0570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3579: 005c7ca1 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3579: 005c7c91 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3580: 00b3f36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3581: 005433e1 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3582: 00af3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3583: 00ae55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3584: 005434b9 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3585: 005f4eb1 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3585: 005f4ea1 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3586: 00aeb1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3587: 002979b1 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3588: 005193cd 92 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3589: 006de859 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3589: 006de849 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3590: 00a3f8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3591: 0044d0ed 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3592: 004de0e9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3593: 003f4575 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3594: 00543429 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3595: 00aeef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3596: 00a3f728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3597: 00b3e05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3598: 00720621 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3598: 00720611 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3599: 0040b1d5 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3600: 00a3f830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3601: 002c8ba9 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3602: 00b3f3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3603: 00af58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3604: 006b7951 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3604: 006b7941 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3605: 003cbad5 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3606: 00450ced 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3607: 006f4a6d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3607: 006f4a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3608: 00491ff9 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3609: 0046e379 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3610: 005e4fd9 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3610: 005e4fc9 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3611: 002e9129 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3612: 00b3d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3613: 00b2db8c 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3614: 00b3dbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3615: 007095dd 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3615: 007095cd 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3616: 00a43610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3617: 00606789 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3617: 00606779 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3618: 00aeecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3619: 00543471 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3620: 00a43718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ 3621: 004e88e9 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3622: 00a3f7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3623: 006fc5fd 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3623: 006fc5ed 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3624: 00a5e42c 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3625: 00734125 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3625: 00734115 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3626: 00b3d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3627: 00b3efb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3628: 0072e70d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3628: 0072e6fd 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3629: 00b3f688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3630: 00af6a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3631: 002d66f1 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3632: 00b3e82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3633: 0029dbc1 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3634: 007352e1 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3634: 007352d1 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3635: 00b3dfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3636: 00ae4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3637: 00b3d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3638: 00b3ea56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3639: 004b651d 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3640: 00a43694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3641: 00b3edae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ @@ -3647,128 +3647,128 @@ │ │ │ │ 3643: 00b3e808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_CHECKSUM_CHANGE_DSTATE │ │ │ │ 3644: 00b3d960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3645: 00b3ead4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3646: 00b3f7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3647: 00af6b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3648: 0043c2dd 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3649: 004e9a41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3650: 00659df5 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3651: 0071ecc1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3650: 00659de5 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3651: 0071ecb1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3652: 00a595c8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3653: 00b3f04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3654: 009d0118 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3655: 00af3fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3656: 00b3d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3657: 00af6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3658: 00af7148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3659: 00b3d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3660: 00722c11 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3660: 00722c01 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3661: 004d0749 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3662: 00b3ed74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3663: 00b3e39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3664: 00af6c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3665: 00af1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3666: 00b3f122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3667: 002ffa39 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3668: 004f5165 66 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3669: 00ae2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3670: 00367915 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3671: 0073aa49 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3671: 0073aa39 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3672: 00aef444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3673: 00433b5d 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3674: 006136cd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3674: 006136bd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3675: 00b3d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3676: 00682605 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3676: 006825f5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3677: 002c39bd 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3678: 00af3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3679: 00ae4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3680: 00ae5e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3681: 00aed378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3682: 004de16d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3683: 00724e9d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3684: 006dbbc9 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3683: 00724e8d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3684: 006dbbb9 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3685: 00b3d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3686: 004624c1 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3687: 005f9b45 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3687: 005f9b35 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3688: 00ae5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3689: 00b3fa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3690: 005e0325 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3690: 005e0315 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3691: 004e8a59 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3692: 00b3effa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3693: 004d709d 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3694: 00a35a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3695: 00b3ec2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3696: 007452fd 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3696: 007452ed 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3697: 002a1211 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3698: 0050f409 156 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3699: 00af42d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3700: 0043f281 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3701: 00b3efd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3702: 006c3f7d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3702: 006c3f6d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3703: 00b3d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3704: 002fa9f5 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3705: 00416759 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3706: 00b3e380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3707: 006c23d5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3707: 006c23c5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3708: 00396b31 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3709: 00736ef5 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3709: 00736ee5 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3710: 00ae80b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3711: 006e2899 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3711: 006e2889 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3712: 00a4a90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3713: 004625ed 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3714: 00af8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3715: 0074efbd 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3715: 0074efad 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3716: 00b3e056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3717: 0046aafd 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3718: 0027392d 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3719: 00b3f650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3720: 0071ed01 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3720: 0071ecf1 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3721: 004f4159 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3722: 0070f211 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3722: 0070f201 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3723: 0047bb75 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3724: 00b3ed16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3725: 00b4005c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3726: 00b40130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3727: 00a4a888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3728: 0070731d 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3728: 0070730d 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3729: 009cd300 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3730: 00af8200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3731: 009cf1b8 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3732: 009cf068 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3733: 00b3ed6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3734: 00283bb5 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3735: 00537355 488 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3736: 006d4759 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3736: 006d4749 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3737: 00ae53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3738: 00ae6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3739: 00545235 314 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3740: 00537935 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3741: 00b3dfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3742: 00694091 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3743: 006c2e05 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3742: 00694081 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3743: 006c2df5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3744: 00af9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3745: 0053753d 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3746: 00af2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3747: 00b3eeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3748: 006f1dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3748: 006f1d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3749: 00b3d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3750: 00a421f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3751: 00328605 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3752: 0073d765 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3752: 0073d755 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3753: 004d4875 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3754: 00b3ee3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3755: 00a4a804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3756: 00a422fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3757: 00af8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3758: 00545371 336 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3759: 00af4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3760: 006ad4b1 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3760: 006ad4a1 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3761: 004255e5 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3762: 00ae299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3763: 006fc80d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3763: 006fc7fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3764: 004d7c69 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3765: 00b3e4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3766: 004d4819 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3767: 00537739 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3768: 009cf1e4 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3769: 00b3e2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3770: 00aecbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ @@ -3776,68 +3776,68 @@ │ │ │ │ 3772: 002d5e05 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3773: 00ae5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3774: 00af1a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3775: 00b3d9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3776: 00a42278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3777: 00af0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3778: 00b3f97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3779: 006103d9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3779: 006103c9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3780: 004e30b9 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3781: 00aec0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3782: 00a3e180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3783: 0045833d 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3784: 00a4e038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3785: 009cf24c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3786: 00a47ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3787: 00b40106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3788: 00b3f788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3789: 00af32e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3790: 007444f9 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3790: 007444e9 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3791: 00ae2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3792: 00487aa5 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3793: 00b3e956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3794: 005c9195 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3795: 006f2a5d 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3794: 005c9185 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3795: 006f2a4d 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3796: 00b3f48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3797: 00b3f0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3798: 004e9e35 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3799: 003c205d 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3800: 00b3fa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3801: 00a4dfb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3802: 00af0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3803: 0074d169 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3803: 0074d159 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3804: 00ae5fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3805: 00a47e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3806: 004182c1 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3807: 00b3ee86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3808: 00b3ed0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3809: 00b3eef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3810: 00b3f42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3811: 00af5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3812: 00b3facc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3813: 00b3da26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3814: 00b3dd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3815: 006b8f11 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3815: 006b8f01 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3816: 004f4625 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3817: 00384c01 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3818: 00b3f2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3819: 00b3daa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3820: 00af8470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3821: 00af5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3822: 00a0c0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3823: 00af8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3824: 00b3ece8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3825: 0070e999 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3825: 0070e989 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3826: 00426675 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3827: 006d7339 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3827: 006d7329 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3828: 00b3e01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3829: 00ae87c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3830: 006b0b85 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3830: 006b0b75 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3831: 00ae7d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3832: 006a8721 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3832: 006a8711 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3833: 00b3e374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3834: 00a35e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3835: 00b3deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3836: 004de1f5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3837: 00a35c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ 3838: 0043b51d 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3839: 00aeabfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ @@ -3846,15 +3846,15 @@ │ │ │ │ 3842: 00a35d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3843: 00ae8084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3844: 00a0acb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3845: 00b3f3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3846: 00b3f932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3847: 00ae9af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3848: 00af7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3849: 006e23ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3849: 006e239d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3850: 00b3ec22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3851: 00af0120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3852: 0029e94d 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3853: 00b3e314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3854: 00ae620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3855: 0036c0b1 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3856: 004d944d 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ @@ -3863,145 +3863,145 @@ │ │ │ │ 3859: 00ae9580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3860: 00ae2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3861: 00b3e064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3862: 002a6141 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3863: 00a35cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3864: 00b3f85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3865: 0038d7cd 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3866: 00634549 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3866: 00634539 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3867: 00b3ef96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3868: 00af2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3869: 005db9bd 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3869: 005db9ad 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3870: 00ae4524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3871: 00aeb73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3872: 00aecaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3873: 00a46580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3874: 00b3d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3875: 00a57440 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3876: 00698871 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3876: 00698861 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3877: 00aee2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3878: 00ae9670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3879: 004cb459 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3880: 00a464fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3881: 00afa724 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3882: 00b3ee98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3883: 00aeeb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3884: 005e412d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3885: 0063b869 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3886: 0073dc95 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3884: 005e411d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3885: 0063b859 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3886: 0073dc85 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3887: 004a4a99 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3888: 004e8879 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3889: 006a7c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3889: 006a7c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3890: 00ae652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3891: 00af54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3892: 004ead5d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3893: 002c4639 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3894: 003314fd 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3895: 006f0961 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3895: 006f0951 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3896: 00a46478 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3897: 00347c19 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3898: 00af646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3899: 00ae89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3900: 00af5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3901: 00297af5 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3902: 00aee3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3903: 00aeb99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3904: 009d022c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3905: 00b3f458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3906: 004efb09 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3907: 0049ca5d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3908: 006e6c89 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3908: 006e6c79 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3909: 002a03d9 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3910: 00b3ee32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3911: 00b3f150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3912: 00b3f2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3913: 004a7945 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3914: 00b3e3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3915: 00aeeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3916: 00af3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3917: 00ae8674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3918: 00ae4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3919: 00b3eaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3920: 006e02fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3920: 006e02ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3921: 00b3f27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 3922: 00b3f658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3923: 00aee4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3924: 00af4084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3925: 00a0ac34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3926: 00ae4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3927: 00af14f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3928: 00af31c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3929: 00a00a3c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3930: 00b3e1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3931: 00a00abc 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3932: 00ae7f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3933: 00a00acc 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3934: 00ae6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3935: 006585d5 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3935: 006585c5 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3936: 003e5e59 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3937: 006b8a71 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3937: 006b8a61 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3938: 00af8634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3939: 006d2e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3940: 005f9cad 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3941: 006d3b19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3942: 005c04ad 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3939: 006d2e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3940: 005f9c9d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3941: 006d3b09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3942: 005c049d 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3943: 00473265 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3944: 00b3e78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3945: 00b3d946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3946: 00ae662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3947: 00462545 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3948: 00a09aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3949: 0062c195 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3949: 0062c185 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3950: 004a58e5 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3951: 00b3f0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3952: 003cc8dd 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 3953: 005fed71 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3953: 005fed61 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3954: 003f4ce1 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3955: 00ae94d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3956: 002a1c29 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3957: 00495e8d 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3958: 00af17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3959: 00696f6d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3959: 00696f5d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3960: 00b3d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3961: 00aea9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3962: 00629f89 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3962: 00629f79 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3963: 00af6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3964: 00ae1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3965: 00aeaa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3966: 00754a7d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3966: 00754a6d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3967: 00a39848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 3968: 00ae3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3969: 006bb755 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3969: 006bb745 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3970: 0046b545 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3971: 00385715 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 3972: 00a396bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 3973: 0071eaf1 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3973: 0071eae1 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3974: 0046cbe5 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3975: 00aef474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3976: 00b3dabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3977: 00ae6968 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3978: 00a0f800 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3979: 004a49c9 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3980: 007018c9 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3980: 007018b9 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3981: 004d6259 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3982: 00af0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 3983: 00a397c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 3984: 005a20d9 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 3984: 005a20c5 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ 3985: 00af5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3986: 004630dd 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 3987: 005a22b1 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 3987: 005a229d 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 3988: 00b3d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3989: 00b3d483 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3990: 00a3e624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 3991: 00b3f940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3992: 003679f1 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3993: 009d0294 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3994: 00a3e498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 3995: 00b3ed42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3996: 005db4d1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3996: 005db4c1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3997: 00ae8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3998: 00a3e5a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 3999: 005368e1 284 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 4000: 0055c629 400 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 4001: 00b3f466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4002: 00a39740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 4003: 00b3e05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -4017,22 +4017,22 @@ │ │ │ │ 4013: 0040caa1 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4014: 0055c7b9 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 4015: 00a52028 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 4016: 003ff931 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4017: 00b3f00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4018: 00b3f3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4019: 009cf108 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4020: 0072d8a5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4020: 0072d895 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4021: 00af3fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 4022: 00b1c698 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4023: 00269b7d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 4024: 00a3e51c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 4025: 00a47fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 4026: 00b3dc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 4027: 0073e1bd 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4027: 0073e1ad 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4028: 00af0440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4029: 00a0d67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4030: 004e5b99 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4031: 003464ad 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4032: 00b3f08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4033: 004dcd6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4034: 00536b0d 316 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_w │ │ │ │ @@ -4041,475 +4041,475 @@ │ │ │ │ 4037: 0055c8ed 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_w │ │ │ │ 4038: 00ae46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4039: 00b3efd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4040: 0029e891 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4041: 004f088d 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4042: 00b3d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4043: 00b3f8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4044: 0070c92d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4045: 00744d9d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4044: 0070c91d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4045: 00744d8d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4046: 00af6334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 4047: 00a47f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4048: 00288469 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4049: 00b3eb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ 4050: 00b3e9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4051: 006c015d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4051: 006c014d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4052: 00af35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4053: 00aeed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4054: 002e4795 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4055: 00b3e586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4056: 006b647d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4056: 006b646d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4057: 00299761 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4058: 003f34a5 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4059: 0073b4a1 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4059: 0073b491 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4060: 00aec26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4061: 00b3d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4062: 00b3ea3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4063: 00ae9100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4064: 00268c59 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4065: 00b3f9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4066: 00ae8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4067: 006cc185 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4067: 006cc175 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4068: 00420d05 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4069: 0036411d 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4070: 00442191 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4071: 003481d9 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4072: 00a0abb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4073: 00af3df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4074: 004718b5 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4075: 0074ce85 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4076: 0060aa35 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4075: 0074ce75 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4076: 0060aa25 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4077: 00b3ea90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4078: 00b3f116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4079: 0029400d 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4080: 006c9225 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4080: 006c9215 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4081: 00b3d944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4082: 00aee954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4083: 00af1940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4084: 00b3d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4085: 00aeb0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4086: 00b3f134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4087: 00b3d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4088: 00630d1d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4089: 00742b55 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4090: 0063a025 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4088: 00630d0d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4089: 00742b45 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4090: 0063a015 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4091: 00b3fa34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4092: 0045323d 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4093: 00ae3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4094: 00aecd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4095: 00aeed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4096: 00345c41 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4097: 004eb709 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4098: 00af656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4099: 00b3e14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4100: 00a06c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4101: 00b3e480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4102: 00709395 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4102: 00709385 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4103: 00b3db10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4104: 00a4e3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4105: 0026a701 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4106: 00aef044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4107: 006db925 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4107: 006db915 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4108: 00af8210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4109: 006ffe4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4109: 006ffe3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4110: 00af8410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4111: 002a701d 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4112: 00aeb77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4113: 00afa244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4114: 004dd071 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4115: 006c6521 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4115: 006c6511 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4116: 00af75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4117: 006f2695 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4117: 006f2685 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4118: 00af2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4119: 00ae4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4120: 00a47cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4121: 00b3e162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4122: 00aeb4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4123: 006b5ec1 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4123: 006b5eb1 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4124: 00b3eb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4125: 00732b29 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4125: 00732b19 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4126: 00b3de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4127: 00af61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4128: 006e6301 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4128: 006e62f1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4129: 00af3ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4130: 004dcded 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4131: 00492059 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4132: 005cf2ed 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4132: 005cf2dd 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4133: 00aef5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4134: 004dfd6d 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4135: 006c6e85 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4135: 006c6e75 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4136: 00af775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4137: 002d8f65 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4138: 0071ce19 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4139: 006d561d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4140: 00600bcd 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4138: 0071ce09 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4139: 006d560d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4140: 00600bbd 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4141: 00b3e626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4142: 00af1910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4143: 0042ec31 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4144: 005e0399 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4144: 005e0389 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4145: 00293e2d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4146: 00afa028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4147: 00b3e3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4148: 00445791 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4149: 00b3d4a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4150: 00b3ddb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4151: 0045c885 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4152: 00b3d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4153: 00ae70d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4154: 00b3f980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4155: 00af68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4156: 0046b759 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4157: 004456dd 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4158: 00b3f19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4159: 007307b9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4160: 006eb1e9 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4161: 007387a5 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4159: 007307a9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4160: 006eb1d9 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4161: 00738795 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4162: 00445a49 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4163: 006f8aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4163: 006f8a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4164: 00498d6d 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4165: 00ae2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4166: 006f29cd 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4167: 006cda25 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4166: 006f29bd 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4167: 006cda15 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4168: 00b3d9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4169: 00b3efca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4170: 005a7025 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4170: 005a7011 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4171: 00b3dc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4172: 009cf658 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4173: 00b3d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4174: 00b3edce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4175: 00b3dd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4176: 00b3ef02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 4177: 004eb581 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4178: 0054f0bd 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ 4179: 00445989 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4180: 00b3ea44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4181: 00438349 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4182: 00ae5bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4183: 00a06bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4184: 0063ee1d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4184: 0063ee0d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4185: 0054ee9d 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4186: 0074f0a9 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4186: 0074f099 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4187: 00af88c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4188: 00b3d954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4189: 005c009d 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4189: 005c008d 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4190: 00af79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4191: 00af1620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4192: 006ed619 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4192: 006ed609 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4193: 00a0ec24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4194: 00445a09 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4195: 00b3d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4196: 0033116d 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4197: 00a31b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4198: 009cf318 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4199: 00aee794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4200: 006b84e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4200: 006b84d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4201: 0045d4f1 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4202: 00af69a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4203: 002a3199 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4204: 006d3585 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4204: 006d3575 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4205: 0054efad 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4206: 006e70e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4206: 006e70d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4207: 00ae39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4208: 00b3dc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4209: 006ac7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4209: 006ac7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4210: 00af7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4211: 00af7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4212: 0061d3c9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4212: 0061d3b9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4213: 00b3f038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4214: 00b3faca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4215: 00b3db9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4216: 00aefcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4217: 00af660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4218: 00b3f074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4219: 004dd0f5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4220: 0070dca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4220: 0070dc95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4221: 00af6e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4222: 00b3e76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4223: 006aded5 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4224: 006bc545 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4223: 006adec5 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4224: 006bc535 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4225: 00af1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4226: 006a8799 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4226: 006a8789 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4227: 00af8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4228: 00b3e56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4229: 00af5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4230: 00b3e538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4231: 00ae9f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4232: 006ada15 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4232: 006ada05 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4233: 009cf94c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4234: 003cf191 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4235: 00af2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4236: 00b3f678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4237: 00b3d99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ 4238: 003c2d91 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4239: 006a0c51 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4239: 006a0c41 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4240: 00b3ef3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4241: 00a35228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4242: 006e0509 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4242: 006e04f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4243: 00af3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4244: 006cf4a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4245: 006e78a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4246: 00859fdc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4244: 006cf491 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4245: 006e7891 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4246: 00859fcc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4247: 00386c71 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4248: 003fb2a1 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4249: 00af5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4250: 006c8bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4250: 006c8bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4251: 00af9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4252: 005577fd 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4253: 00731211 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4253: 00731201 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4254: 00a440e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4255: 0042e725 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4256: 00557b01 278 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4257: 006e2245 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4257: 006e2235 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4258: 00aea0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4259: 00a43f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4260: 00a07508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4261: 00ae8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4262: 0045fe6d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4263: 00557905 256 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4264: 0070fda9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4264: 0070fd99 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4265: 00ae4264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4266: 00b3f94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4267: 00a44060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4268: 004dd39d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4269: 004643bd 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4270: 005cf03d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4271: 0072e671 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4270: 005cf02d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4271: 0072e661 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4272: 00aef6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4273: 006c8441 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4273: 006c8431 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4274: 00b3e67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4275: 00ae9d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4276: 00432dfd 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4277: 00b3eb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4278: 006fc8c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4278: 006fc8b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4279: 00b3ea84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4280: 00b1c038 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4281: 00b3f818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4282: 00b3dbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4283: 00424e35 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4284: 00746831 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4284: 00746821 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4285: 00aee714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4286: 00b3dcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4287: 00aec02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4288: 00b3d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4289: 00557a05 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4290: 002d5c1d 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4291: 00a43fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4292: 00af8260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4293: 002f730d 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4294: 005a4ec5 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4294: 005a4eb1 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4295: 00afa414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4296: 00a0c158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4297: 006f1cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4298: 00728549 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4297: 006f1ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4298: 00728539 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4299: 00b3e1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4300: 005a5289 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4300: 005a5275 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4301: 004ee4b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4302: 00aee3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4303: 00b4008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4304: 006a8085 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4304: 006a8075 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4305: 00449bb9 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4306: 0044d49d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4307: 005a5041 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4307: 005a502d 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4308: 00aeadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4309: 00b3ecfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4310: 00ae9630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4311: 00b3f084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4312: 006fb01d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4312: 006fb00d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4313: 00ae5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4314: 00ae7178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4315: 007133ed 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4316: 0087b058 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4315: 007133dd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4316: 0087b048 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4317: 00ae2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4318: 00aef594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4319: 002a180d 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4320: 0073bf19 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4320: 0073bf09 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4321: 002c40b5 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4322: 00ae47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4323: 0073a5c9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4324: 00694cf9 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4325: 005e56b5 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4323: 0073a5b9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4324: 00694ce9 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4325: 005e56a5 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4326: 0038aae1 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4327: 006bf4f5 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4328: 0064003d 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4329: 005a5155 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4330: 0061dd7d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4327: 006bf4e5 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4328: 0064002d 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4329: 005a5141 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4330: 0061dd6d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4331: 00b3f3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4332: 0074128d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4333: 00631379 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4334: 006f73f5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4335: 00711595 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4332: 0074127d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4333: 00631369 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4334: 006f73e5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4335: 00711585 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4336: 002d3401 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4337: 0072d971 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4337: 0072d961 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4338: 00af90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4339: 0048e065 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4340: 006f8fd1 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4340: 006f8fc1 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4341: 00af3fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4342: 006f110d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4342: 006f10fd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4343: 00b3d4aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4344: 00b1adec 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4345: 003903b1 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4346: 00b3fb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4347: 00aeb39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4348: 004b6519 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4349: 00b3d1cc 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4350: 00426711 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4351: 0071d719 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4351: 0071d709 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4352: 00a06b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4353: 00b3f178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4354: 00b3e650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4355: 00b3d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4356: 00b3dc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4357: 00af9fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4358: 0029a371 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4359: 006dd8cd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4360: 0074a149 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4359: 006dd8bd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4360: 0074a139 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4361: 00af88d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4362: 00754c41 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4362: 00754c31 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4363: 00aed2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4364: 006c66c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4364: 006c66b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4365: 00aeba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4366: 00ae86c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4367: 00b3f172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4368: 006315e1 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4368: 006315d1 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4369: 00417d5d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4370: 00424091 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4371: 0074840d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4371: 007483fd 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4372: 004d6209 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4373: 00b3ea24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4374: 0044d285 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4375: 00b3e5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4376: 00b3d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4377: 00b3eb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4378: 004f249d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4379: 009cfa50 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4380: 003c709d 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4381: 00af772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4382: 00b3f6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4383: 00b3fb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4384: 0063a299 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4384: 0063a289 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4385: 00aeab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4386: 00704465 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4386: 00704455 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4387: 00af3378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4388: 00ae1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4389: 003f0dd5 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4390: 004dd421 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4391: 005e25d1 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4391: 005e25c1 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4392: 00ae6818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4393: 00633615 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4393: 00633605 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4394: 00b3e50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4395: 00b3eeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4396: 006425ad 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4397: 006fc939 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4396: 0064259d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4397: 006fc929 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4398: 00af8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4399: 006ee369 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4399: 006ee359 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4400: 00a51974 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4401: 00af7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4402: 006c65d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4403: 006cfd1d 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4404: 0072e51d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4402: 006c65c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4403: 006cfd0d 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4404: 0072e50d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4405: 004f1c91 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4406: 00ae7268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4407: 00b3e17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4408: 006d87a1 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4409: 0063a381 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4408: 006d8791 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4409: 0063a371 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4410: 0046d681 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4411: 004d6d71 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4412: 00390de1 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4413: 0074f4c5 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4413: 0074f4b5 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4414: 003ff911 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4415: 008e45cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4415: 008e45bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4416: 00b3db86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4417: 002d1135 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4418: 00b3f430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4419: 0043aef9 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4420: 0043b831 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4421: 00aeacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4422: 00ae2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4423: 006949c9 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4423: 006949b9 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4424: 00ae7f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4425: 00694b51 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4425: 00694b41 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4426: 00aeae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4427: 00b3e3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4428: 00ae62dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4429: 00b3e9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4430: 00ae2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4431: 0073b0b5 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4431: 0073b0a5 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4432: 00af4530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4433: 00b3fb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4434: 00425565 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4435: 00b3dff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4436: 00b3d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4437: 0073dba1 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4438: 00630fc1 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4439: 006fb381 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4437: 0073db91 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4438: 00630fb1 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4439: 006fb371 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4440: 00ae2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4441: 005aaa21 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4441: 005aaa0d 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4442: 00b3dfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4443: 00b3ee4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4444: 00b3e34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4445: 00ae9b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4446: 006a0a61 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4446: 006a0a51 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4447: 00b3f19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4448: 0055a721 52 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4449: 00518375 348 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4450: 00b3d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4451: 00af9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4452: 00453ba9 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4453: 00b1c188 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4454: 00718811 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4455: 006db25d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4454: 00718801 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4455: 006db24d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4456: 004d6cb1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4457: 004b6565 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4458: 00ae7238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4459: 00ae8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4460: 00b3fb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4461: 00b3e522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4462: 00693a4d 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4462: 00693a3d 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4463: 00ae5fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4464: 006613b9 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4464: 006613a9 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4465: 00a0f77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4466: 00b2db0c 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4467: 00af8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4468: 00b3e57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4469: 00ae8894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4470: 00b3e85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4471: 00b3edb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4472: 00af9bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4473: 00b3e1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4474: 006ac349 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4474: 006ac339 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4475: 00ae1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4476: 00ae71c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4477: 00aeaefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 4478: 007374b1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4478: 007374a1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4479: 00aee894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4480: 00ae2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4481: 006cb43d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4481: 006cb42d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4482: 00aec1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4483: 00ae9240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4484: 008e460c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4485: 006ac835 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4484: 008e45fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4485: 006ac825 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4486: 00af7e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4487: 00b1af00 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4488: 006109b9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4488: 006109a9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4489: 00af8384 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4490: 005cf921 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4490: 005cf911 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4491: 00b3d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4492: 00a46268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4493: 007070b9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4493: 007070a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4494: 0038f8a5 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4495: 00afa5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4496: 006dc8d5 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4496: 006dc8c5 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4497: 00af7018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4498: 004a7da9 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4499: 0071ff41 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4499: 0071ff31 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4500: 003f9b25 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4501: 002f7585 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4502: 006b8c8d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4503: 005f0911 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4504: 0070a395 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4502: 006b8c7d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4503: 005f0901 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4504: 0070a385 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4505: 004e8d69 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4506: 0053f741 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4507: 00a461e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4508: 00b3eefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4509: 0053f819 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ 4510: 00a0d700 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4511: 00aee944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ @@ -4527,50 +4527,50 @@ │ │ │ │ 4523: 009b9db0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4524: 00b3f432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4525: 00aed2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4526: 00b3e754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4527: 00b3e6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4528: 00a46160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4529: 00af4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4530: 0070d109 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4530: 0070d0f9 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4531: 00af31a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4532: 00a0ffbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4533: 00464469 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4534: 006d8909 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4534: 006d88f9 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4535: 00b3e934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4536: 00b3d472 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4537: 00af3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4538: 0053f7d1 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4539: 00af8364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4540: 003454b5 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4541: 00b3f45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4542: 00aeca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4543: 00335d45 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4544: 00728061 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4544: 00728051 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4545: 00b3f47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4546: 006d1961 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4546: 006d1951 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4547: 00b3ddfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4548: 00b3d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4549: 00b3f1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4550: 006c0d19 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4550: 006c0d09 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4551: 00b3e340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4552: 005f4e7d 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4552: 005f4e6d 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4553: 0043a90d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4554: 00b3e062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4555: 004d9a4d 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4556: 00af3dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4557: 004cac61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4558: 00449c55 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4559: 00b1bd78 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4560: 00b3f260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4561: 00b3f948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4562: 00b3e842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4563: 00af7178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4564: 00726f81 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4565: 0069abcd 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4564: 00726f71 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4565: 0069abbd 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4566: 00af97d4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4567: 00b3f476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4568: 00b3f6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4569: 00a060b0 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4570: 00b3de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4571: 00b3e5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4572: 00af1600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ @@ -4581,346 +4581,346 @@ │ │ │ │ 4577: 004eaa11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4578: 002d071d 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4579: 00aecae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4580: 00af2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4581: 00aefff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4582: 0029f841 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4583: 002a0f8d 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4584: 006f2d2d 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4584: 006f2d1d 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4585: 00549c41 296 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4586: 007135c5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4586: 007135b5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4587: 00ae5f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4588: 00af6a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4589: 0070528d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4589: 0070527d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4590: 00a3f284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4591: 00a372a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4592: 006d8299 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4592: 006d8289 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4593: 004c0d45 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4594: 00a3f0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4595: 00b3e068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4596: 0074ec4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4596: 0074ec3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4597: 00aee884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4598: 00518d7d 42 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4599: 00b3f232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4600: 00636275 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4600: 00636265 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4601: 002d1239 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4602: 004e9b01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4603: 00a3f200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4604: 0062a0ad 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4604: 0062a09d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4605: 002837d1 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4606: 00b3fa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4607: 002d0419 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4608: 00aef3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4609: 006acff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4609: 006acfe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4610: 00b3f60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4611: 00b3d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4612: 00518da9 194 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ 4613: 0043a3fd 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4614: 00af9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4615: 006200b5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4615: 006200a5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4616: 00549d69 294 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4617: 002a5241 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4618: 004ed4a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4619: 00a331ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4620: 006cf2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4620: 006cf2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4621: 00af0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4622: 00498eb1 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4623: 00af2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4624: 0047ea01 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4625: 002a6031 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4626: 00487161 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4627: 006fc20d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4628: 00744b6d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4627: 006fc1fd 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4628: 00744b5d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4629: 00518cfd 126 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4630: 00af58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4631: 004dad79 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4632: 0034686d 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4633: 00a3f17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4634: 00642f2d 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4635: 00613259 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4636: 00717ad1 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4637: 006f46c9 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4634: 00642f1d 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4635: 00613249 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4636: 00717ac1 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4637: 006f46b9 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4638: 0028a779 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4639: 00ae9d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4640: 0044cf6d 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4641: 00b3e86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4642: 002ade61 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4643: 00b3f746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4644: 005db9b9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4644: 005db9a9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4645: 009cd3f0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4646: 00af4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4647: 004a5bcd 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4648: 00ae9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4649: 0063ac81 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4649: 0063ac71 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4650: 00af6eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4651: 006fb471 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4652: 006d7d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4651: 006fb461 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4652: 006d7d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4653: 00af1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4654: 00333b85 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4655: 0041d0dd 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4656: 005e4575 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4656: 005e4565 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4657: 00b3fa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4658: 0070764d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4658: 0070763d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4659: 00ae2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4660: 005e2e71 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4660: 005e2e61 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4661: 00555db9 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4662: 004a5ba5 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4663: 004b17ed 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4664: 005dba51 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4664: 005dba41 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4665: 00ae9a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4666: 002d8175 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4667: 006ac7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4667: 006ac7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4668: 00b3f202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4669: 00af56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4670: 002a2391 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4671: 00aeb9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4672: 006ab31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4672: 006ab30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4673: 0052ee8d 608 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4674: 00703b89 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4674: 00703b79 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4675: 00b3f86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4676: 00b3e6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4677: 00af8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4678: 00a0bbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4679: 002835c1 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4680: 005197d1 24 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4681: 00a385b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4682: 003f9e2d 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4683: 00a3842c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ 4684: 004ea7d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4685: 00555ecd 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4686: 00519bed 148 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4687: 00ae649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4688: 006c6701 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4688: 006c66f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4689: 00a56c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4690: 00a38534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4691: 00a0feb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4692: 00aeee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4693: 002f08b9 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4694: 00ae3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4695: 00a0eca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4696: 004459c9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4697: 003cc139 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4698: 006da799 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4698: 006da789 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4699: 00ae83b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4700: 00b3e13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4701: 004f9bc5 272 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4702: 006924d1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4703: 0072f7d1 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4702: 006924c1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4703: 0072f7c1 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4704: 00518fdd 98 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4705: 004ee945 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4706: 00b3dace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4707: 00af3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4708: 00290df1 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4709: 00ae1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4710: 0047d8a5 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4711: 0091dd84 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4712: 00b3dc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4713: 00b3e09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4714: 006c6779 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4714: 006c6769 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4715: 00aecc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4716: 00a384b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4717: 006eaedd 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4718: 006db7c5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4717: 006eaecd 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4718: 006db7b5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4719: 00ae6ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4720: 00b3f182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4721: 005348b1 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4722: 0041cc6d 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4723: 0046d7b9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4724: 00ae1784 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4725: 004d9b49 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4726: 00534989 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4727: 009cfae4 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4728: 00b3e0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4729: 00b3f3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4730: 005348f9 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4731: 00ae19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4732: 006d7fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4732: 006d7f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4733: 00525521 88 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4734: 00b3f4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4735: 00af40a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4736: 003faad1 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4737: 00ae5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4738: 006daad9 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4738: 006daac9 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4739: 00345ba5 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4740: 00aeb6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4741: 00b3d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4742: 004be531 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4743: 00b3d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4744: 00728c55 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4744: 00728c45 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4745: 00ae2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4746: 006ad955 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4747: 006b9171 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4746: 006ad945 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4747: 006b9161 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4748: 00534941 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4749: 00af2980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4750: 0060eead 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4750: 0060ee9d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4751: 004c2da5 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4752: 006fcb5d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4753: 00616375 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4754: 0063a735 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4755: 00744105 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4756: 006b0f09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4752: 006fcb4d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4753: 00616365 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4754: 0063a725 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4755: 007440f5 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4756: 006b0ef9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4757: 00b3ec3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4758: 00aefeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4759: 009c7fcc 64 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4760: 00268d51 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4761: 007130dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4761: 007130cd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4762: 00aeeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4763: 00b3e8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4764: 005e7951 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4765: 006c1305 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4766: 005cefdd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4764: 005e7941 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4765: 006c12f5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4766: 005cefcd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4767: 0038a231 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4768: 00b3d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4769: 002ff47d 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4770: 00afa334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4771: 00640095 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4771: 00640085 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4772: 00b3d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4773: 00838d70 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4774: 006e8339 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4775: 006fc68d 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4776: 005c7c21 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4773: 00838d60 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4774: 006e8329 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4775: 006fc67d 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4776: 005c7c11 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4777: 0050f715 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4778: 00ae7e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4779: 007005c1 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4779: 007005b1 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4780: 00ae52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4781: 00b3df96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4782: 0042f8a5 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4783: 007193d5 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4783: 007193c5 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4784: 00397f41 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4785: 00713161 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4786: 00735259 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4785: 00713151 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4786: 00735249 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 4787: 0042f0e5 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4788: 00b3d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4789: 00b3e10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4790: 0046fc55 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4791: 00453229 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4792: 005a6ec5 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4793: 006e51b1 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4792: 005a6eb1 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4793: 006e51a1 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4794: 00b3f806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4795: 00aee5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 4796: 00b3f070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4797: 003bbbdd 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4798: 00b1c044 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4799: 00af5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4800: 00af1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4801: 00af07b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4802: 004315cd 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4803: 00ae4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4804: 003f4369 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4805: 00708121 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4805: 00708111 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4806: 0045c7bd 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4807: 00ae2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4808: 00b3f08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4809: 00b3dae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4810: 00b3dce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4811: 00ae9f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4812: 00af7374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4813: 0061f875 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4814: 006f1cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4815: 006f3c95 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4813: 0061f865 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4814: 006f1cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4815: 006f3c85 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4816: 00268b6d 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4817: 00ae637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4818: 00b3dd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4819: 007397cd 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4820: 006a83e5 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4819: 007397bd 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4820: 006a83d5 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4821: 00ae4344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4822: 00b3de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4823: 00650bfd 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4823: 00650bed 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4824: 003d05f9 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4825: 00b3e4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4826: 006c0879 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4826: 006c0869 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4827: 00b3e282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4828: 00746511 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4828: 00746501 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4829: 00ae4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4830: 0063e5f9 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4830: 0063e5e9 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4831: 002d4659 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4832: 00b3e672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4833: 0038d6f1 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4834: 00722ac9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4835: 006103c9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4834: 00722ab9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4835: 006103b9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4836: 00aeb14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4837: 00af0040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4838: 00ae9770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4839: 0044e8b1 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4840: 00b3efb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4841: 00af32b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4842: 00aebd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4843: 00737d99 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4843: 00737d89 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4844: 00b3e7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4845: 00b3ee16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4846: 0071ee91 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4846: 0071ee81 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4847: 002d7dc5 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4848: 00b3e70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4849: 00283079 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4850: 00b3df1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4851: 00b2d928 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4852: 004f263d 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4853: 00b1b850 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4854: 00b3dbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4855: 00a51d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4856: 0063ad31 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4857: 00692601 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4858: 006a7e45 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4856: 0063ad21 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4857: 006925f1 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4858: 006a7e35 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4859: 00432e39 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4860: 004e8679 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4861: 00aefad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4862: 00b3f388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4863: 0044a1e1 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4864: 00b3e2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4865: 00b3f29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4866: 003f459d 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4867: 004c1c91 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4868: 006cf249 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4869: 0071effd 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4868: 006cf239 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4869: 0071efed 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4870: 00aed1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4871: 00ae5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4872: 00b3dc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ 4873: 00b3f2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4874: 006328c5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4874: 006328b5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4875: 00ae92e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4876: 00b3e9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4877: 006d7735 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 4878: 006e1115 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 4877: 006d7725 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4878: 006e1105 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 4879: 00a593c4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4880: 00392365 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4881: 0063a4b5 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4882: 00615721 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4881: 0063a4a5 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4882: 00615711 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4883: 00b3da8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4884: 003860a5 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4885: 00b3db06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4886: 002ff175 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4887: 0052b529 504 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4888: 002b42e9 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4889: 005f5c89 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4889: 005f5c79 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4890: 002a3739 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4891: 003c1f09 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4892: 006d14e1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4892: 006d14d1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4893: 00b3e484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4894: 00b3d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4895: 00614fb1 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4895: 00614fa1 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4896: 00399231 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4897: 003b1845 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4898: 00b3d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4899: 0046d555 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4900: 00aeb47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4901: 006d7a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4901: 006d7a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4902: 00ae82f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4903: 00b3e520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4904: 00ae2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4905: 005fff7d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4905: 005fff6d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4906: 00af0630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4907: 00aeeb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4908: 006d78d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4908: 006d78c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4909: 00448289 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4910: 00b3e9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4911: 00660b21 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4911: 00660b11 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4912: 004d5901 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4913: 005c9fa1 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4913: 005c9f91 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4914: 00b3f098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4915: 006f9ddd 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4915: 006f9dcd 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4916: 00aece38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4917: 0043a985 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4918: 00b3e214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4919: 00af2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4920: 00b3d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4921: 00b3e2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4922: 00ae2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ @@ -4930,963 +4930,963 @@ │ │ │ │ 4926: 00b3f638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4927: 00b3de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4928: 0048823d 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4929: 00386e61 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4930: 00aeefb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4931: 00b3e372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4932: 00488045 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4933: 005dfe85 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4933: 005dfe75 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4934: 00af5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4935: 0073c8ad 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4935: 0073c89d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4936: 004d42b5 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4937: 006f21e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4937: 006f21d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4938: 00aeec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4939: 00b3db3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4940: 00ae76a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4941: 00ae42c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4942: 003bb8d9 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4943: 00546445 308 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4944: 00b3e53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4945: 00386d71 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4946: 00a0fa94 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4947: 00546209 286 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4948: 0051b9ed 188 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4949: 006fc9b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4949: 006fc9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4950: 00a4460c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4951: 00742a91 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4952: 005b0de5 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4951: 00742a81 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4952: 005b0dd5 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4953: 00ae3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4954: 00a44480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4955: 00b3f508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4956: 00ae8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4957: 005e5ff1 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4957: 005e5fe1 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 4958: 00a44588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 4959: 006acb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4959: 006acb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4960: 00455839 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4961: 00741cd9 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4961: 00741cc9 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4962: 009d0068 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4963: 00b3fafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4964: 00b3dac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4965: 00659cc1 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4965: 00659cb1 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4966: 004a6859 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4967: 00b3f63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4968: 00b3ef82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4969: 0029a421 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4970: 0091cc80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4971: 006b82d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4971: 006b82c5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4972: 00546329 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 4973: 00af4094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4974: 00b3fab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4975: 00ae7128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4976: 00aed984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 4977: 00a07718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4978: 00aee4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4979: 00b3f512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4980: 00b3f26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4981: 00618801 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4982: 006f6245 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4981: 006187f1 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4982: 006f6235 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4983: 004e9995 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4984: 006afdc9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4984: 006afdb9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4985: 00b400ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4986: 00a44504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 4987: 003445cd 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4988: 00344bd9 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4989: 00af7ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4990: 0040cc11 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4991: 00b3d400 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4992: 005ef1a9 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4993: 008e45e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4992: 005ef199 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4993: 008e45d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4994: 0044d9c1 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4995: 00b3f702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4996: 00aea210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4997: 002b5281 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4998: 006c87b1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4998: 006c87a1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4999: 00b3f784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5000: 005ec219 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5000: 005ec209 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5001: 00af0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5002: 004ed8c5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5003: 0072689d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5003: 0072688d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5004: 00b3d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5005: 00af6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5006: 0070db01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 5007: 006fb309 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5006: 0070daf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5007: 006fb2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5008: 00a0f1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5009: 005f2ccd 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5009: 005f2cbd 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 5010: 00aea100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5011: 00af2990 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5012: 00af3e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5013: 008d0960 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5013: 008d0950 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5014: 00aee294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5015: 0050a725 4 FUNC GLOBAL DEFAULT 12 is_64bit_semihosting │ │ │ │ 5016: 00af4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5017: 002e9221 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5018: 00aeca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5019: 00b3f21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5020: 00af4450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5021: 006f608d 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5021: 006f607d 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5022: 00328df9 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5023: 002a0929 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5024: 00b3e7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5025: 0073e229 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5025: 0073e219 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5026: 00b3f058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5027: 00b3d496 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5028: 009d0348 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5029: 00b3e174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5030: 00af6f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5031: 00b3d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5032: 00ae2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5033: 00b3e0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5034: 00b3f52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5035: 009d00b8 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 5036: 006bb365 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5036: 006bb355 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 5037: 00aedb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 5038: 005e36a1 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5038: 005e3691 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5039: 00b3d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5040: 00aee2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5041: 00b3dfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5042: 006d9179 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5042: 006d9169 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5043: 00aef494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5044: 00ae80f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5045: 002d9635 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5046: 00af0410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5047: 00839550 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5048: 005d10f5 1688 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5049: 006df305 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5047: 00839540 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5048: 005d10e5 1688 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5049: 006df2f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5050: 0043b4e1 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5051: 006ac169 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5051: 006ac159 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5052: 00b3d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5053: 005cec71 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5053: 005cec61 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5054: 0050fe1d 208 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 5055: 00b3d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5056: 00268fd1 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5057: 00ae633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5058: 005fea25 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5058: 005fea15 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5059: 00af3700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5060: 00367215 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5061: 006f32dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5061: 006f32cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5062: 00af0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5063: 00aead4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5064: 00b3ed5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5065: 00b3d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5066: 00a42b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5067: 005da79d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5067: 005da78d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5068: 00b3da8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5069: 005cf495 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5069: 005cf485 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5070: 00a42c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5071: 0042e2c5 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5072: 00b3e772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5073: 0063af81 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5073: 0063af71 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5074: 00ae5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5075: 00b3d4a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5076: 005cf575 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5077: 006cdbbd 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5076: 005cf565 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5077: 006cdbad 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5078: 00ae41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5079: 00703dcd 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5079: 00703dbd 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5080: 003d5e95 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5081: 00b3debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5082: 00b3e7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5083: 002d4c65 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5084: 00ae7d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5085: 00ae5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5086: 00ae43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5087: 006ac3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5088: 0063fe41 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5087: 006ac3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5088: 0063fe31 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5089: 00b3e53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5090: 00a0af4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5091: 00508b85 180 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5092: 00b3dae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5093: 00a42bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5094: 006ab809 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5095: 008e4648 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5096: 006d0585 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5094: 006ab7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5095: 008e4638 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5096: 006d0575 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5097: 00b3e0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5098: 00b3e1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5099: 00ae5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5100: 00447739 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5101: 004c9f65 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5102: 004eec3d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 5103: 0072b115 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5104: 006b0d61 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5103: 0072b105 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5104: 006b0d51 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5105: 00b3de02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5106: 00b3f834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5107: 00b3f7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5108: 00b3fa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5109: 009cfab8 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5110: 00b3d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5111: 00af44c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5112: 006ab1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5112: 006ab1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5113: 002a20cd 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5114: 00272501 36 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5115: 005f52d5 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 5116: 0070dbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5115: 005f52c5 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 5116: 0070dba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5117: 00272525 434 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5118: 0029f4a5 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5119: 00556f9d 244 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5120: 0028a909 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5121: 002fe661 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5122: 005572a5 292 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5123: 006a90c1 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5123: 006a90b1 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5124: 00a56120 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5125: 0074e461 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5125: 0074e451 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5126: 003cf401 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5127: 00640019 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5127: 00640009 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5128: 00557091 268 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5129: 002b2c61 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5130: 00b3fb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5131: 002a7d55 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5132: 00af98d0 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5133: 00442179 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5134: 00ae40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5135: 003f9515 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ - 5136: 006f4791 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5136: 006f4781 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5137: 002a1ee1 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5138: 006ad5fd 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5138: 006ad5ed 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5139: 00aeb90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5140: 00af1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5141: 0044a089 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5142: 00af1520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5143: 00ae9db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5144: 002726d9 40 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5145: 00b3d9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5146: 00b3f052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5147: 00ae3820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5148: 00b3e548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5149: 00b3f240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5150: 00b3f3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5151: 00aee9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5152: 00ae4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5153: 006dacb9 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5153: 006daca9 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5154: 00b3edc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5155: 00b3e216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5156: 006db199 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5156: 006db189 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5157: 0055719d 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5158: 00ae6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5159: 008f1108 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5160: 00729c39 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5159: 008f10f8 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5160: 00729c29 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5161: 00299849 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5162: 00af59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5163: 006b0c0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5163: 006b0bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5164: 00ae47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5165: 00b3d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5166: 002f0799 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5167: 006b3a31 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5167: 006b3a21 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5168: 00af3c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5169: 006f5e7d 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5169: 006f5e6d 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5170: 004bec85 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5171: 00ae2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5172: 00737e21 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5172: 00737e11 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5173: 00aef614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5174: 0032c9b9 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5175: 00737e99 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5175: 00737e89 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5176: 00ae5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5177: 0040a7d1 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5178: 006e5485 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5178: 006e5475 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5179: 00412551 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5180: 00b3f106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5181: 006d7b6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5181: 006d7b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5182: 00aeafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5183: 00b40128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5184: 00288435 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5185: 00aed0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5186: 002a582d 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5187: 0071f691 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5187: 0071f681 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5188: 00af04b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5189: 00aec33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5190: 00632095 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5190: 00632085 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5191: 00b40018 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5192: 006e9d91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5192: 006e9d81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5193: 00af14a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5194: 0029ecb5 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5195: 005e012d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5196: 006ba431 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5195: 005e011d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5196: 006ba421 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5197: 003f155d 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5198: 0072d095 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5199: 006a38b1 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5198: 0072d085 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5199: 006a38a1 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5200: 00544fb1 316 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5201: 00a52658 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5202: 00aed9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5203: 0061d4e9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5203: 0061d4d9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5204: 00b1b7fc 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5205: 00aed6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5206: 00b3df44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5207: 00ae3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5208: 00ae629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5209: 00af3258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5210: 00437ad1 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5211: 00b3e082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5212: 0070f3e5 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5212: 0070f3d5 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5213: 00a3b084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5214: 00b3dd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5215: 009cd390 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5216: 007307e5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5216: 007307d5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5217: 00b3eab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5218: 00aee384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5219: 00af0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5220: 0053b2b9 526 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ 5221: 004c0df5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5222: 00af39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5223: 00a3b18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5224: 0053b8dd 486 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5225: 005450ed 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5226: 00b3f5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ 5227: 0053b4c9 522 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5228: 0070f6d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5228: 0070f6c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5229: 00ae7f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5230: 00af5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5231: 00386b81 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5232: 00a00000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5233: 00ae7078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5234: 006cab69 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5234: 006cab59 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5235: 00b3fa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5236: 00b3d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5237: 00af7078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5238: 0038a499 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5239: 0044d029 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5240: 00b3da18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5241: 00aeb05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5242: 0063e719 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5243: 00727015 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5242: 0063e709 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5243: 00727005 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5244: 00a3b108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5245: 00aef404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5246: 00b3f0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5247: 002f4ea9 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5248: 0053b6d5 518 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5249: 00af5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5250: 00b3e78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5251: 00aeea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5252: 00aef6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5253: 00a47810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5254: 00b3f81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5255: 00b3f5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5256: 006d7af5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5256: 006d7ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5257: 00af2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5258: 00b3e5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5259: 00aeca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5260: 004d3e49 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5261: 002ae279 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5262: 002d0fd1 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5263: 00296a41 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5264: 00b3d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5265: 00369abd 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5266: 00af9bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5267: 004c0d4d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5268: 00b3ed08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5269: 006e4f65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5270: 006d8ce1 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5271: 006ac3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5269: 006e4f55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5270: 006d8cd1 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5271: 006ac3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5272: 002d591d 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5273: 00a41dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5274: 00695dd1 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5274: 00695dc1 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5275: 00b3d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5276: 00b3f126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5277: 00ae26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5278: 00b3ef20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5279: 0063d7e1 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5279: 0063d7d1 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5280: 00a41c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5281: 00af7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5282: 00a4778c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5283: 00ae9750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5284: 00b3dda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5285: 00743bf1 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5286: 005de899 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5285: 00743be1 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5286: 005de889 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5287: 00a41d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5288: 00b3f3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5289: 006b0501 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5289: 006b04f1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5290: 00b3e452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5291: 00ae4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5292: 00aeb28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5293: 00b3e138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5294: 00b3f952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5295: 0073af9d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5295: 0073af8d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5296: 00ae9a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5297: 00b3de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5298: 0029ae81 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5299: 00b3f3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5300: 00aeb00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5301: 00a41ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5302: 006d48a9 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5302: 006d4899 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5303: 00ae9a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5304: 0034e771 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5305: 00436911 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5306: 00b3fa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5307: 006fd1f9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5307: 006fd1e9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5308: 009cd384 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5309: 00a0dfc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5310: 00614d49 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5311: 00631935 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5310: 00614d39 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5311: 00631925 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5312: 004c1ef9 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5313: 00439045 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5314: 002973ed 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5315: 00ae99c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5316: 00af58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5317: 00ae5c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5318: 00b3e6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5319: 00347d81 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5320: 006b7499 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5320: 006b7489 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5321: 00a4526c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ - 5322: 00751595 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5322: 00751585 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5323: 00b3fa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5324: 00aed5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5325: 00b3db02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5326: 00a450e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5327: 00b3e9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5328: 00b3fac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5329: 006ab935 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5329: 006ab925 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5330: 00aef684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5331: 00b3dd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5332: 00af5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5333: 00a451e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5334: 0071cc2d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5334: 0071cc1d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5335: 00a4db94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5336: 005ce0c5 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5337: 006cf02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5336: 005ce0b5 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5337: 006cf01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5338: 00510301 268 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5339: 002d8dd9 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5340: 0029c7f5 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5341: 00a4dc9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5342: 00b3e38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5343: 00b3e736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5344: 006ac925 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5344: 006ac915 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5345: 00aec3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5346: 00742559 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5346: 00742549 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5347: 00296f75 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5348: 0055da19 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5349: 00a45164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5350: 00af6fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5351: 00b3e430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5352: 006deb89 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5352: 006deb79 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5353: 004cb349 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5354: 007323b5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5355: 006aa6bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5356: 007265c5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5357: 006addf9 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5358: 006d7ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5359: 0065e7c9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5354: 007323a5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5355: 006aa6ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5356: 007265b5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5357: 006adde9 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5358: 006d7ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5359: 0065e7b9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5360: 00b3ef62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5361: 00409819 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5362: 00a4dc18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5363: 0041e03d 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5364: 00b3db54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5365: 004c5509 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5366: 00b3f8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5367: 00af5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5368: 00ae638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5369: 009cd2e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5370: 00467fa9 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5371: 00ae6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5372: 006ae035 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5372: 006ae025 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5373: 00b3e8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5374: 00aec928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5375: 007416a1 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5376: 0072b041 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5375: 00741691 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5376: 0072b031 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5377: 002fc4e5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5378: 009d0880 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5379: 00b3f276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5380: 00af3d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5381: 00530ac5 68 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5382: 00b3daee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5383: 0061f495 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5383: 0061f485 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5384: 00a3e30c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5385: 00ae8034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5386: 00b3de16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5387: 00a4ec14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5388: 006e9f9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5388: 006e9f8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5389: 00af3d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5390: 00af8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5391: 00a4ea88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5392: 00af5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5393: 00aef814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5394: 002c9d81 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5395: 00631861 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5395: 00631851 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5396: 00a4eb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5397: 00b3e862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5398: 00aec1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5399: 00af6ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5400: 00af4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5401: 00283559 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5402: 00ae67d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5403: 00344e05 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5404: 006c7ca1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5404: 006c7c91 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5405: 00471911 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5406: 00ae68b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5407: 00aee6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5408: 004c5499 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5409: 006e5549 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5409: 006e5539 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5410: 0053f2c1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5411: 00b3d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5412: 0043ac45 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5413: 0053f399 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5414: 004dbc79 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5415: 006fc029 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5415: 006fc019 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5416: 00a4eb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5417: 004a4da9 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5418: 003eed5d 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5419: 00aeb31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5420: 0053f309 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5421: 0074cef1 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5421: 0074cee1 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5422: 004bf205 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5423: 00af55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5424: 00269b61 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5425: 006eed79 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5425: 006eed69 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5426: 00435121 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5427: 00af1ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5428: 00b3d462 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5429: 00a361a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5430: 006d51b5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5430: 006d51a5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5431: 004dc521 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5432: 006188f9 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5432: 006188e9 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5433: 004f2535 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5434: 002a656d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5435: 00af07a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5436: 0062a671 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5436: 0062a661 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5437: 00af4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5438: 0026a1c9 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5439: 00b3e330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5440: 006ab4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5440: 006ab4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5441: 00b3e95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5442: 0053f351 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5443: 00af39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5444: 006f58f1 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5444: 006f58e1 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5445: 00b3f26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5446: 00b3d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5447: 00b3db9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5448: 00ae5f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5449: 0050f9a5 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5450: 00346441 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5451: 004420fd 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5452: 00aef874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5453: 009cd36c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5454: 00b3f2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5455: 004eed25 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5456: 007192c9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5456: 007192b9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5457: 00af9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5458: 00b3f750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5459: 00b3df14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5460: 00b3e2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5461: 003f1249 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5462: 0060d5f9 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5462: 0060d5e9 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5463: 00a4f244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5464: 00553b35 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5465: 00a4f0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5466: 00af3cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5467: 006b469d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5467: 006b468d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5468: 00491861 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5469: 00ae2930 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5470: 00af9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5471: 00705679 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5471: 00705669 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5472: 004157ad 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5473: 002f2f31 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5474: 00aecca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5475: 006b3b85 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5475: 006b3b75 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5476: 0055390d 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5477: 00a4f1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5478: 00722d11 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5478: 00722d01 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5479: 00b3e0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5480: 004674a1 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5481: 00530b09 76 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ 5482: 004ea421 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5483: 0087b0ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5484: 00708c19 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5485: 006b7609 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5483: 0087b09c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5484: 00708c09 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5485: 006b75f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5486: 00aeb9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5487: 00739401 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5487: 007393f1 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5488: 002e4cdd 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5489: 0087b0a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5489: 0087b094 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5490: 005184d1 552 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5491: 00728461 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5491: 00728451 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5492: 00af8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5493: 00aed8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5494: 00a4f13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5495: 00553a21 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5496: 00a43ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5497: 00af1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5498: 006b071d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5498: 006b070d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5499: 00a43d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5500: 0087b09c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5500: 0087b08c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5501: 00b3f40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5502: 002da169 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5503: 005f93d9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5503: 005f93c9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5504: 00b3e6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5505: 0029766d 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5506: 00a43e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5507: 00b3f646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5508: 0066ff59 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5508: 0066ff49 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5509: 004872fd 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5510: 004a4cd5 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5511: 00ae9dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5512: 00ae46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5513: 00b3d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5514: 006d4179 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5515: 0070f2d1 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5516: 0070d35d 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5514: 006d4169 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5515: 0070f2c1 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5516: 0070d34d 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5517: 00b3f24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5518: 002c0b79 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5519: 005f32ed 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5519: 005f32dd 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5520: 00af33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5521: 00ae29fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5522: 00af00a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5523: 002f9ea5 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5524: 00ae1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5525: 00b3f55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5526: 003924b5 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5527: 0029a4b1 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5528: 006daed5 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5528: 006daec5 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5529: 00b3f704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5530: 004f997d 118 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5531: 0066615d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5531: 0066614d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5532: 004e5b5d 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5533: 00a43dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5534: 00a3611c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5535: 00a00b8c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5536: 006f3b55 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5536: 006f3b45 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5537: 00a00bfc 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5538: 00b3d44b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5539: 00a00c8c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5540: 00aeef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 5541: 005fbb39 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5541: 005fbb29 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5542: 00aebc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5543: 0053f3e1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5544: 0060bab1 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5544: 0060baa1 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5545: 0053f4b9 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5546: 00b3e94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5547: 00b3f498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5548: 00ae6e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5549: 00b3f548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5550: 006abd31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5551: 006e1bdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5550: 006abd21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5551: 006e1bcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5552: 00ae4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5553: 0053f429 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5554: 00af5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5555: 00442189 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5556: 00b3ee72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5557: 002d8fb5 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5558: 00b3d443 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5559: 00af5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5560: 004253cd 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5561: 006126e1 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5561: 006126d1 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5562: 00b3e384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5563: 00750531 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5563: 00750521 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5564: 0043bdc1 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5565: 00aee8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5566: 00af9f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5567: 00ae75c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5568: 004e9fed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5569: 00363bf1 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ 5570: 0053f471 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5571: 00669f91 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5571: 00669f81 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5572: 00aecff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5573: 00af7ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5574: 004c25f1 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5575: 0074685d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5575: 0074684d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5576: 00ae6fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5577: 00742ecd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5577: 00742ebd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5578: 00519af1 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5579: 00b3f4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5580: 004de9a9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5581: 00af4390 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5582: 0055e5c9 88 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5583: 00aead8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5584: 00af0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5585: 00a593d0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5586: 0051a4f1 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5587: 006f4d0d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5588: 006985d5 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5589: 005e7219 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5587: 006f4cfd 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5588: 006985c5 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5589: 005e7209 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5590: 00afa384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5591: 0026a915 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5592: 006aca8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5593: 0066c82d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5592: 006aca7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5593: 0066c81d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5594: 00af82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5595: 00aeb60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5596: 00519575 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5597: 006dc985 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5598: 0063eb11 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5597: 006dc975 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5598: 0063eb01 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5599: 00b3f4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5600: 00b3f3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5601: 00a5e418 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5602: 005c0325 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5602: 005c0315 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5603: 00b1bd94 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5604: 00b3f290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5605: 00b3d9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5606: 00ae52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5607: 00af0170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5608: 00ae5d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5609: 00ae1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5610: 00aec58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5611: 00af3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5612: 006bd0a1 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5612: 006bd091 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5613: 00aec50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5614: 00443051 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5615: 00b3d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5616: 00b3d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5617: 00b3e11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5618: 0072d7d5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5618: 0072d7c5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5619: 00b3e8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5620: 005dd851 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5621: 007075bd 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5620: 005dd841 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5621: 007075ad 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 5622: 004a7efd 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5623: 00aed7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5624: 007101ad 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5624: 0071019d 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5625: 00530b55 92 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5626: 00b3f8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5627: 0073c57d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5627: 0073c56d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5628: 00a0a058 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5629: 004d7ca9 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5630: 00aef1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5631: 006b7c59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5631: 006b7c49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5632: 00aed2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5633: 00af7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5634: 0061f13d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5635: 0073dd25 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5634: 0061f12d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5635: 0073dd15 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5636: 00aebf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5637: 004dc9ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5638: 00b3e25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5639: 00aebe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5640: 00a40f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5641: 00b3dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5642: 00b3e884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5643: 00aeef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5644: 00455e1d 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5645: 00a40dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5646: 002a10f9 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5647: 004b11e5 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5648: 00af9738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5649: 0046d579 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5650: 006fb3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5651: 006d7555 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5650: 006fb3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5651: 006d7545 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5652: 00b3e150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5653: 00b3e5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 5654: 00b3ec9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5655: 00746385 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5655: 00746375 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5656: 00ae4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5657: 00b3e820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5658: 002d04b9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5659: 00726bb1 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5659: 00726ba1 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5660: 00a40ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5661: 006f3449 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5661: 006f3439 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5662: 009d003c 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5663: 00b3e26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5664: 005fa479 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5665: 00616c4d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5664: 005fa469 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5665: 00616c3d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5666: 00b3de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5667: 00b3ee02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5668: 00af01a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5669: 00ae2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5670: 00af8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5671: 004642f1 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5672: 00b3f660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5673: 00550af5 484 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5674: 004f0835 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5675: 00b3ece2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5676: 006acd21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5676: 006acd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5677: 00aed768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5678: 003923f9 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5679: 004dea25 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5680: 005506e1 520 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5681: 00463ef9 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5682: 00a36098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5683: 00a40e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5684: 00b3fbe4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5685: 00b3d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5686: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5687: 005f5c9d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5687: 005f5c8d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5688: 00b3f9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5689: 00ae4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5690: 006d504d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5690: 006d503d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5691: 00ae1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5692: 00a0b4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5693: 0074ce9d 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5693: 0074ce8d 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5694: 004ee679 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5695: 00b3f20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5696: 00636485 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5696: 00636475 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5697: 005508e9 524 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5698: 00b3ee20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5699: 00752fa5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5699: 00752f95 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5700: 00b3d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5701: 00699251 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5702: 0071e565 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5701: 00699241 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5702: 0071e555 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5703: 00b3ec7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5704: 003f03b1 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5705: 00ae6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5706: 0063b0cd 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5706: 0063b0bd 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5707: 004915dd 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5708: 00af9ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5709: 00a029f0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5710: 00af3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5711: 00ae4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5712: 0073fbb9 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5713: 007483ad 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5712: 0073fba9 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5713: 0074839d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5714: 00b3e926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5715: 00b3ec32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5716: 00b3faea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5717: 006c0485 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5717: 006c0475 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5718: 00ae2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5719: 00ae2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5720: 00606fed 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5720: 00606fdd 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5721: 009b9de0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5722: 002a5fd5 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5723: 006a3171 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5723: 006a3161 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5724: 00b3dbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5725: 00b3e33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5726: 00af0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5727: 00a09fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5728: 00b3dd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5729: 00b400aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5730: 0032298d 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5731: 00707035 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5731: 00707025 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5732: 0029056d 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5733: 00ae2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5734: 0074b445 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5734: 0074b435 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5735: 00b3ebaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5736: 00535791 314 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ 5737: 004e17c5 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5738: 00b3dc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5739: 00535af1 328 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5740: 00aeebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5741: 00aed098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5742: 00af4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5743: 00af1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5744: 00704079 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 5745: 006c731d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5744: 00704069 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 5745: 006c730d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5746: 005358cd 270 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ 5747: 003fa695 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5748: 004a5085 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5749: 00b3f884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5750: 00af3e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5751: 003807c1 3604 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5752: 006eadc1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5752: 006eadb1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5753: 00496085 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5754: 0070fe6d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5755: 005a7cf1 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5754: 0070fe5d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5755: 005a7cdd 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5756: 00a08f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5757: 00af35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5758: 00b3ed9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5759: 00aeb85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5760: 002f0635 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5761: 006b8631 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5761: 006b8621 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5762: 00aeb80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5763: 0052fa25 672 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5764: 00b400c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5765: 005359dd 274 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5766: 00aeb1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5767: 00b3e8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 5768: 00b3e204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5769: 00558c21 252 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5770: 002bfc95 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5771: 00b3dcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5772: 007450dd 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5772: 007450cd 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5773: 00b3f2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5774: 00b3f5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5775: 00b3f358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5776: 00558a61 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5777: 00b3f896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5778: 006dac65 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5779: 006f5db9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5778: 006dac55 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5779: 006f5da9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5780: 0041a561 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5781: 0045d589 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5782: 00ae3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5783: 006ca33d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5783: 006ca32d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5784: 00347b31 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5785: 0070cf89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5785: 0070cf79 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5786: 00af0010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5787: 00aeb48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5788: 00b3f1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5789: 0052c51d 504 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5790: 00ae9aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5791: 00b3e34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 5792: 00b3e9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5793: 006f3145 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5793: 006f3135 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5794: 00aee754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5795: 00b3ef54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5796: 00a0b474 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5797: 007279e1 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5797: 007279d1 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5798: 00b3eaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5799: 008e4604 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5799: 008e45f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5800: 00b3e58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5801: 00558b41 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5802: 00ae626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5803: 00ae3870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5804: 0061c4cd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5804: 0061c4bd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5805: 00af4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5806: 005eb3f5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5806: 005eb3e5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5807: 00b3f53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5808: 00291969 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5809: 006c938d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5809: 006c937d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5810: 0038b085 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5811: 00ae82b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5812: 00af0150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5813: 00b3f264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5814: 00b3d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5815: 00af1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5816: 00b3ec3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5817: 006fefb9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5817: 006fefa9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5818: 00a4cda8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5819: 00af6be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5820: 00b3ebb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5821: 00b3f536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5822: 00ae4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5823: 00336b45 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5824: 006ead01 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5825: 005e49bd 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5824: 006eacf1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5825: 005e49ad 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5826: 00a4ceb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5827: 004a7915 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5828: 00b3e080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5829: 00af0760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5830: 003d54b9 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5831: 004ee3ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5832: 00af8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5833: 00af0080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5834: 004deaa5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5835: 003fb089 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5836: 00701781 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5836: 00701771 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5837: 004d695d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5838: 00af653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5839: 005e65fd 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5840: 006dc0ad 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5839: 005e65ed 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5840: 006dc09d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5841: 00b3e13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5842: 006f8e21 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5843: 006fb5a9 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5844: 0074cdb9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5842: 006f8e11 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5843: 006fb599 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5844: 0074cda9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5845: 00ae8604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5846: 0045c6ed 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5847: 00b3ec12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5848: 00ae607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5849: 00a4ce2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5850: 00633a51 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5850: 00633a41 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5851: 004a6329 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5852: 006e2e79 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5852: 006e2e69 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5853: 004f2791 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5854: 005fe889 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5854: 005fe879 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5855: 00b3f340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 5856: 00b3f064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5857: 00558035 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5858: 00b3ea9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5859: 00b3d95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5860: 0041a4bd 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5861: 00558339 278 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5862: 00a561a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5863: 0055813d 256 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5864: 00a3d8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5865: 00af04c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5866: 00a3d730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5867: 0072067d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5868: 006be40d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5867: 0072066d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5868: 006be3fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5869: 004ab6c1 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 5870: 006dcaf5 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 5870: 006dcae5 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 5871: 00a09f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5872: 00a3d838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5873: 00728a55 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 5874: 0074f695 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5873: 00728a45 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5874: 0074f685 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5875: 00b3efce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5876: 006132e9 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5877: 006f432d 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5876: 006132d9 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5877: 006f431d 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5878: 004938e9 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5879: 00aece18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 5880: 006d5bcd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5881: 005cef2d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5880: 006d5bbd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5881: 005cef1d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5882: 004d4c31 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5883: 00b3f1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5884: 00af2fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5885: 00540431 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5886: 00ae5dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5887: 0055823d 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5888: 00b3f902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ @@ -5903,319 +5903,319 @@ │ │ │ │ 5899: 00ae64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5900: 004b8fad 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5901: 00b3f8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5902: 00a060c0 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5903: 00a3d7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5904: 00b3f8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5905: 00540479 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5906: 005db879 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5906: 005db869 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 5907: 00473541 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5908: 0047a561 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5909: 004d4ddd 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5910: 00ae9140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5911: 0052caf5 504 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5912: 00b3f842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5913: 00b3e9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5914: 005e2c59 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5914: 005e2c49 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5915: 004d4fb1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5916: 0029a4d5 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5917: 00ae8c14 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5918: 0038ac95 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5919: 0070b0b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5919: 0070b0a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5920: 00493991 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5921: 0063d7e5 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5921: 0063d7d5 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5922: 00b3eb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5923: 00af4470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 5924: 004423ad 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5925: 00b3ec42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5926: 0070a605 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5926: 0070a5f5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5927: 005404c1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5928: 00af06b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5929: 002a58ad 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5930: 002ff9bd 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5931: 002aa369 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5932: 00b3ebe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5933: 0066ca45 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5933: 0066ca35 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5934: 0047f229 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5935: 00b3e788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5936: 00b3e5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5937: 0054e6b1 300 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5938: 006f9619 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5938: 006f9609 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5939: 00a0c1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5940: 006ffb0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5940: 006ffafd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5941: 00aebd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5942: 00a0b3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5943: 006ca785 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5944: 0060e91d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5943: 006ca775 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5944: 0060e90d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5945: 0054e489 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5946: 00b3ef30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5947: 00b3e750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5948: 00af7108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5949: 00af82a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5950: 00495f19 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 5951: 0063d6e5 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5952: 00722f8d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5951: 0063d6d5 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5952: 00722f7d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5953: 00b3eede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5954: 002a7bb5 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5955: 00b2d980 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5956: 00af25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5957: 00af4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5958: 00ae2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5959: 005e37b9 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5959: 005e37a9 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5960: 00b3d4a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5961: 00a39a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5962: 0070b661 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5963: 0072e581 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5962: 0070b651 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5963: 0072e571 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5964: 002d42b9 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5965: 00a398cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5966: 0060af89 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5966: 0060af79 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5967: 002a05dd 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5968: 006eaecd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5968: 006eaebd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5969: 00541e81 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 5970: 00a399d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 5971: 00af87a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5972: 00541f59 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 5973: 00b3e1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5974: 0054e59d 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 5975: 00b3e6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5976: 00b3f600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5977: 00b3d460 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5978: 0041f839 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 5979: 00541ec9 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 5980: 005c4d81 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5980: 005c4d71 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5981: 004db4bd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5982: 002f1775 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5983: 00af6d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5984: 00b3d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5985: 00af6d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5986: 00ae54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5987: 00b3ea0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5988: 00746f25 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5989: 00727fe5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5990: 0072e11d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5988: 00746f15 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5989: 00727fd5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5990: 0072e10d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5991: 00b3d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5992: 00ae5fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5993: 006bf60d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5993: 006bf5fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5994: 004a8275 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5995: 00b3f3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5996: 00af2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5997: 00a39950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 5998: 0074ff05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 5999: 00630fb9 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5998: 0074fef5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 5999: 00630fa9 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 6000: 00541f11 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 6001: 0070dbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6001: 0070dbe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6002: 00b3e3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6003: 00af5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6004: 00ae9f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6005: 00b3f0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6006: 004d99b5 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6007: 0071eb49 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6007: 0071eb39 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6008: 00a5186c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 6009: 00b3d374 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6010: 00b3e612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6011: 009cd624 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6012: 0066fe59 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6013: 005ceffd 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6014: 006730b9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6012: 0066fe49 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6013: 005cefed 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6014: 006730a9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6015: 00b3e8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 6016: 004a67c5 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6017: 00b3e610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6018: 004a0e3d 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6019: 00b3d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6020: 0040aba1 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6021: 00b3e5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6022: 002a6151 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6023: 006d505d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6023: 006d504d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6024: 005436f9 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ 6025: 004ed63d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6026: 003d0419 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6027: 00b3f208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6028: 00a35438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 6029: 003648b5 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6030: 00aed158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6031: 006a2d0d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6031: 006a2cfd 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6032: 009cf35c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6033: 00b40082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6034: 00b3eb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6035: 00543741 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 6036: 00326041 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6037: 00345915 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6038: 00ae9380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6039: 00b3d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6040: 003f0d55 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6041: 004d9d7d 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6042: 00b3d1c5 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6043: 0046c989 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6044: 00ae4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6045: 0071cdb5 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6045: 0071cda5 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6046: 00aecfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6047: 005d1815 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6047: 005d1805 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6048: 00285f59 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6049: 00b3f3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6050: 004a03dd 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6051: 00b3fabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6052: 00b3f900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6053: 00b3d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6054: 004f2d69 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6055: 006d13b9 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6055: 006d13a9 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6056: 002c8a35 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6057: 00b3f7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 6058: 0053cadd 526 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 6059: 0062b9bd 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6059: 0062b9ad 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6060: 00b3f874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6061: 0053d101 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 6062: 0038b505 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6063: 002d62dd 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6064: 00543789 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 6065: 00af7364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6066: 003ce5d9 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6067: 004e7fd1 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6068: 0063a5ed 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6069: 00698d25 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6068: 0063a5dd 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6069: 00698d15 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6070: 0053cced 522 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ - 6071: 006abb51 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6072: 00633c29 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6071: 006abb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6072: 00633c19 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 6073: 00b3e904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 6074: 0062a005 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6074: 00629ff5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6075: 00b3e9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6076: 00b1ae58 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6077: 00ae86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6078: 0071e221 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6078: 0071e211 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6079: 00af4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6080: 00b3f8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6081: 00aefbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6082: 00aef0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6083: 0053cef9 518 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 6084: 00b3f35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6085: 0044dcd1 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6086: 00b3ea68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6087: 008d0810 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6087: 008d0800 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6088: 00549af5 330 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 6089: 00b3d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6090: 00344499 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6091: 00af3cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6092: 00b3db36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6093: 004d642d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6094: 00b3ec76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6095: 003c1f1d 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6096: 005498ad 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6097: 005e73a9 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6097: 005e7399 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6098: 00b3da6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6099: 00af2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6100: 004e86e5 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6101: 00b3f530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6102: 00ae643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6103: 00268b95 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6104: 00af8674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6105: 0063eacd 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6105: 0063eabd 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6106: 0041a769 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6107: 00af662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6108: 00a0f908 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6109: 0046cc51 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6110: 006ca1d5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6110: 006ca1c5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6111: 00af3dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6112: 00418341 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6113: 00738f45 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6113: 00738f35 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6114: 005499d1 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6115: 00b3eff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6116: 00ae9ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6117: 00a0ce3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 6118: 00a45f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6119: 0029692d 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6120: 00b3f32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6121: 00ae6758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6122: 006fe33d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6122: 006fe32d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6123: 004d5b85 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6124: 00b3f88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6125: 00b3e2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6126: 00ae72a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6127: 00af32a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6128: 00af3f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6129: 0049e7d9 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6130: 00aeee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6131: 0070f0c5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6131: 0070f0b5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6132: 00b1c680 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6133: 00af939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6134: 005dd6c9 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6134: 005dd6b9 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6135: 00a45ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6136: 004671e1 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6137: 006d2f2d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6137: 006d2f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6138: 003b1829 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6139: 00b3e954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6140: 006ed8e9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6140: 006ed8d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6141: 00b3f5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6142: 0038f78d 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6143: 00b3da82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6144: 006ab971 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6144: 006ab961 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6145: 0048baf5 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6146: 0073b691 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6146: 0073b681 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6147: 004baac1 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6148: 00b3f942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6149: 00b3fade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6150: 004ed3e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6151: 00a45e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6152: 0047b5fd 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6153: 006cb519 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6153: 006cb509 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6154: 00ae94a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6155: 004b66c5 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6156: 009cbbec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6157: 00741049 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6157: 00741039 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6158: 00b3dbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6159: 00af816c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6160: 004f2495 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6161: 00af3f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6162: 00a0d784 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6163: 00aeb51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6164: 0073bf3d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6164: 0073bf2d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6165: 00aefc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6166: 005e691d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6167: 006adf69 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6166: 005e690d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6167: 006adf59 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6168: 00ae664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6169: 009cc7c4 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6170: 00b3e17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6171: 005dc445 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6171: 005dc435 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6172: 00ae8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6173: 00b3da22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6174: 005dfe29 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6174: 005dfe19 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6175: 00b3e868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6176: 005ea1f1 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6176: 005ea1e1 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6177: 00b3f2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6178: 00b3d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6179: 006fcce9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6179: 006fccd9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6180: 00b3e338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6181: 0029a271 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6182: 0073db45 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6183: 006a8a01 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6182: 0073db35 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6183: 006a89f1 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6184: 00297e05 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6185: 00272fd9 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6186: 00b3fa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6187: 00b3faf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 6188: 00b3f510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6189: 004d4c91 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6190: 00af42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6191: 00ae4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6192: 00b3ecd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6193: 0042e361 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6194: 00af3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6195: 00b3f194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6196: 00b3f1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6197: 00755c31 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6197: 00755c21 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6198: 00ae23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6199: 00b1bc90 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6200: 00417171 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6201: 00b3d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6202: 005a78dd 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6202: 005a78c9 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6203: 00aec46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6204: 0065b5a9 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6204: 0065b599 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6205: 00b3d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6206: 006c5b45 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6206: 006c5b35 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6207: 00af9b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6208: 004d4e21 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6209: 00b3e69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6210: 006512a5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6210: 00651295 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6211: 00330fe9 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6212: 004d5015 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6213: 00b3ec90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6214: 00b3dfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6215: 004bfb21 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6216: 00ae25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6217: 00a49574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ @@ -6223,138 +6223,138 @@ │ │ │ │ 6219: 00ae632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6220: 00b3e368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 6221: 00a493e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ 6222: 004ecc15 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6223: 0052c715 486 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6224: 00aef634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6225: 00a494f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6226: 006e2281 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6227: 006ac21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6226: 006e2271 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6227: 006ac20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6228: 00af8230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6229: 00b3f26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6230: 006a4141 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6230: 006a4131 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6231: 00b3ec86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6232: 006dd771 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6233: 006c664d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6232: 006dd761 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6233: 006c663d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6234: 00b3e04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6235: 00b3f796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6236: 0070cd01 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6236: 0070ccf1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6237: 00b400c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6238: 004db29d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6239: 004daefd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6240: 00b4013c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6241: 00aefa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6242: 00af749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6243: 00aed8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6244: 00b3e408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6245: 0070c68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6246: 006cf735 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6247: 00664ac9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6245: 0070c67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6246: 006cf725 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6247: 00664ab9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6248: 00a4946c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6249: 00558edd 252 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6250: 00aecc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6251: 004d9429 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6252: 00b3fa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6253: 00b3f5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6254: 00aec2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6255: 00af0540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6256: 00af9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6257: 006b9921 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6257: 006b9911 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6258: 00b3d459 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6259: 00b3f858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6260: 00a0e360 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6261: 006e2a59 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6261: 006e2a49 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6262: 00558d1d 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6263: 00493961 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6264: 00b3dc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6265: 006ad715 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6265: 006ad705 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6266: 00aef764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6267: 00b3d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6268: 00b3e71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6269: 002c2e69 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6270: 00b3d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6271: 004a57c9 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6272: 00ae5bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6273: 00a3dde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6274: 00a37538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6275: 003bb9d9 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6276: 00ae9950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6277: 008e4620 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6278: 0074cea5 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6277: 008e4610 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6278: 0074ce95 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6279: 00a441ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6280: 00af7e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6281: 00af3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6282: 00558dfd 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6283: 004a2f85 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6284: 009cf36c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6285: 004a7a21 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6286: 00388869 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6287: 004465c9 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6288: 006ca6a5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6288: 006ca695 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6289: 00b3e3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6290: 007094c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6290: 007094b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6291: 00b3e86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6292: 00b3ed70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6293: 00ae3440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6294: 00af7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6295: 002ff885 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6296: 00634189 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6296: 00634179 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6297: 00aefd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6298: 0041a5f5 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6299: 00487f11 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6300: 00ae4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6301: 00b3e23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6302: 004f2055 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6303: 005f58d9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6303: 005f58c9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6304: 0026a9d1 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6305: 00b3ed32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6306: 0046cf31 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6307: 00af5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6308: 00b3e0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6309: 0051c05d 84 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6310: 00b3f8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6311: 007445d5 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6312: 0061f24d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6311: 007445c5 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6312: 0061f23d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6313: 0042e52d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6314: 006bcff5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6315: 0061656d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6314: 006bcfe5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6315: 0061655d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6316: 00aed0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6317: 00b3dfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6318: 005fee31 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6319: 006e8145 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6318: 005fee21 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6319: 006e8135 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6320: 00ae4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6321: 00b3ecfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6322: 00390715 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6323: 00af0710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6324: 0045d68d 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 6325: 005f408d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6326: 00606881 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6325: 005f407d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6326: 00606871 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6327: 004ebde5 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6328: 004a5629 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6329: 007577b8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6329: 007577a8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6330: 00b3d3d4 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6331: 006a7a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6331: 006a7a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6332: 00b3df02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6333: 00b3dada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6334: 0072c871 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6334: 0072c861 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6335: 00b3de12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6336: 00b3edfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6337: 00a0ed2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6338: 00b3fd78 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6339: 00493769 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6340: 00b3d99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6341: 003fabcd 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6342: 00aeab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6343: 00af4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6344: 00295a11 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6345: 00b3ebd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6346: 00aee9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6347: 0091ed98 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6348: 00af5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6349: 0060c95d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6349: 0060c94d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6350: 00b3da74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6351: 00ae627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6352: 0027361d 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6353: 00a07bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6354: 00ae8124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6355: 00b3f1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6356: 00b3df32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6366,15 +6366,15 @@ │ │ │ │ 6362: 00ae5e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6363: 0052e2fd 600 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6364: 00aefac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6365: 004c3f85 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6366: 003ce825 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6367: 004a75fd 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6368: 002fc921 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6369: 006bfeb9 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6369: 006bfea9 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6370: 00aeed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6371: 002d37a9 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6372: 00af33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6373: 00ae3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6374: 002d3801 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6375: 00ae2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6376: 002d3861 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6383,22 +6383,22 @@ │ │ │ │ 6379: 00434655 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6380: 00b3d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6381: 00b3e0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6382: 002d39c5 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6383: 002d3a4d 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6384: 00b3dd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6385: 00b3e79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6386: 007249f9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6386: 007249e9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6387: 00b3f5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6388: 0061e0ed 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6388: 0061e0dd 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6389: 003930e1 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6390: 0045e7f5 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6391: 00af9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6392: 00af6bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6393: 006af665 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6393: 006af655 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6394: 00b3eb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6395: 00b3d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6396: 00aea2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6397: 00534e6d 284 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6398: 00ae71b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6399: 00a59084 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6400: 004888a5 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6406,44 +6406,44 @@ │ │ │ │ 6402: 00b3d1d8 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6403: 00af8460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6404: 005351a9 350 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6405: 00ae48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6406: 002e077d 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6407: 00ae5c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6408: 00299431 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6409: 0074ec89 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6409: 0074ec79 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6410: 00aeaadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6411: 00af80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6412: 0072ea29 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6413: 006f4269 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6412: 0072ea19 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6413: 006f4259 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6414: 00534f89 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6415: 00ae70c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6416: 006d6ff1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6416: 006d6fe1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6417: 00af5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6418: 00af26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6419: 00712d0d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6420: 006008b5 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6421: 006afa51 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6419: 00712cfd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6420: 006008a5 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6421: 006afa41 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6422: 00aee404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6423: 00b4013f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6424: 004b65e9 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6425: 00aee444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6426: 006a1919 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6426: 006a1909 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6427: 00b3f3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6428: 00a32a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6429: 006bbd6d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6429: 006bbd5d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6430: 00ae82c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6431: 00b3e8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6432: 0032c8e9 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6433: 006b8e35 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6433: 006b8e25 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6434: 00535099 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6435: 00aec34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6436: 00aeb3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6437: 00af2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6438: 006d71f9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6438: 006d71e9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6439: 00a536d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6440: 00b3e402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6441: 00aec978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6442: 00a0c260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6443: 00a329f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6444: 00af5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6445: 00a534c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6460,15 +6460,15 @@ │ │ │ │ 6456: 00b3de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6457: 00aeb6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6458: 002d5c29 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6459: 00b3fa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6460: 00b3d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6461: 00b3dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6462: 00ae6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6463: 006cc575 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6463: 006cc565 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6464: 00b3e3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6465: 00a543bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6466: 00a0b810 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6467: 00ae4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6468: 00b3dc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6469: 00b3deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6470: 00a0968c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ @@ -6479,77 +6479,77 @@ │ │ │ │ 6475: 00b3fa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6476: 00af77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6477: 00486fd5 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6478: 0043b269 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6479: 00af5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6480: 004a7569 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6481: 00af98a4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6482: 00698b95 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6483: 006d7a7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6482: 00698b85 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6483: 006d7a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6484: 00545ea1 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6485: 006d5ebd 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6486: 0073c7ad 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6485: 006d5ead 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6486: 0073c79d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6487: 00aef9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6488: 00aed058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6489: 00424f8d 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6490: 0071cd75 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6490: 0071cd65 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6491: 0045da35 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6492: 004f411d 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6493: 00b3d97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6494: 006f2479 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6494: 006f2469 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6495: 00b3e332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6496: 00b3f2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6497: 00aee434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6498: 00af70c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6499: 00633679 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6499: 00633669 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6500: 00447639 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6501: 00af7e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6502: 0061cf49 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6502: 0061cf39 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6503: 00ae3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6504: 00389249 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6505: 00487009 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6506: 006b468d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6506: 006b467d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6507: 00545fbd 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6508: 005ebffd 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6508: 005ebfed 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6509: 00af661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6510: 0061bc71 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6510: 0061bc61 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6511: 00b40078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6512: 00ae9680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6513: 005ccf61 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6513: 005ccf51 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6514: 00a41bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6515: 00387fe9 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6516: 0050f9e1 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6517: 002af19d 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6518: 00b3ea72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6519: 00a41a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6520: 00aefd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6521: 00b3ee80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6522: 00aed5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6523: 005ec2a5 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6523: 005ec295 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6524: 00af1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6525: 0046c185 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6526: 004a64f5 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6527: 004d4b61 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6528: 00a41b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6529: 00af7028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6530: 00b3f582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6531: 00af62f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6532: 004d6215 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6533: 00ae8a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6534: 00b3dc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6535: 00743c45 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6535: 00743c35 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6536: 00b3d9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6537: 006f1f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6537: 006f1f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6538: 00aef174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6539: 0060fdf9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6539: 0060fde9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6540: 00af5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6541: 00b3dac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6542: 00ae5e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6543: 00af3cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6544: 005bac4d 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6544: 005bac3d 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6545: 002ca269 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6546: 00b3e398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6547: 00a590cc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6548: 00492199 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6549: 002d9215 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6550: 00ae1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6551: 00a41abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6558,600 +6558,600 @@ │ │ │ │ 6554: 00b3e6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6555: 004f7ae1 102 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6556: 00b3f1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6557: 002a79dd 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6558: 00ae19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6559: 00ae6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6560: 00b3ead0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6561: 006cba41 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6561: 006cba31 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6562: 00b3ea74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6563: 0029a2c9 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6564: 00b3f0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6565: 00708301 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6565: 007082f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6566: 003cc525 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6567: 00a36644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6568: 00b3e5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6569: 006e3c65 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6569: 006e3c55 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6570: 002d3599 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6571: 00aebf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6572: 00af85f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6573: 0046d8b5 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6574: 00701e39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6575: 007289d1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6574: 00701e29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6575: 007289c1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6576: 00aea010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6577: 00b3e872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6578: 00b3dce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6579: 002a6349 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6580: 007273a5 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6580: 00727395 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6581: 00b3d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6582: 00424201 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6583: 00b3e500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6584: 005fea19 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6584: 005fea09 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6585: 00af3c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6586: 00af2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6587: 00ae2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6588: 00af17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6589: 00b3db44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6590: 00a4d6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6591: 00ae62ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6592: 00b3dc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6593: 00b3ee06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6594: 006f1629 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6594: 006f1619 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6595: 009cd8f8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6596: 00b3e8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6597: 006f1c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6597: 006f1c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6598: 002d13ed 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6599: 00b3e254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6600: 005ec0a5 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6600: 005ec095 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6601: 00b3ebe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6602: 00a4d7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6603: 004f35d5 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6604: 0071b4a5 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6604: 0071b495 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6605: 00af16e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6606: 0055a3b5 388 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6607: 0062acdd 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6607: 0062accd 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6608: 00af16d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6609: 002ae0bd 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6610: 004bbb09 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6611: 005f8b0d 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6611: 005f8afd 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6612: 002dbe21 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6613: 00a0f884 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6614: 00b3f7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6615: 009cf8d0 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6616: 00418425 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6617: 00a0cec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6618: 0074207d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6618: 0074206d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6619: 0046ca7d 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6620: 00a4d774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6621: 00b3eb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6622: 00b3e434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6623: 0064b525 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6623: 0064b515 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6624: 009faa00 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6625: 0053e661 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6626: 0053e739 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6627: 00aee504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6628: 005315d1 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6629: 0070cde9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6629: 0070cdd9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6630: 00b3ebfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6631: 0053e6a9 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ 6632: 002d08d5 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6633: 005e4489 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6633: 005e4479 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6634: 00531619 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6635: 004f9b69 50 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6636: 006ae679 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6637: 0061f29d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6638: 006b227d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6639: 005c06f9 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6640: 005dafed 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6636: 006ae669 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6637: 0061f28d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6638: 006b226d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6639: 005c06e9 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6640: 005dafdd 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6641: 004a6111 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6642: 008e4630 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6642: 008e4620 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6643: 00b3d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6644: 0043ed35 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6645: 0049cb39 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6646: 004122bd 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6647: 006c438d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6648: 00631ee9 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6647: 006c437d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6648: 00631ed9 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6649: 0053e6f1 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6650: 00531661 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6651: 00ae95e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6652: 00a0d808 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6653: 00aebf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6654: 00af9d58 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6655: 00b3e464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6656: 00af1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6657: 007031ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6657: 007031dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6658: 002a0345 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6659: 00519b95 72 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ 6660: 004d05d5 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6661: 00696469 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6661: 00696459 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6662: 00b3d1d4 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6663: 00af0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6664: 004de295 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6665: 004efaed 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6666: 006bc025 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6666: 006bc015 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6667: 0051a38d 142 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6668: 005eb369 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6668: 005eb359 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6669: 00ae7bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6670: 00b3f176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6671: 004a7cd9 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6672: 006d17d5 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6673: 0074fa39 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6672: 006d17c5 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6673: 0074fa29 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6674: 00441eb5 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6675: 00b3e6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6676: 006ed7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6676: 006ed7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6677: 00ae2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6678: 0042ef8d 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6679: 009cff08 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6680: 004eddd5 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6681: 00b3db20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6682: 004a889d 82 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6683: 00af7610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6684: 00aef134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6685: 00b3f656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6686: 00ae8264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6687: 00519711 106 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6688: 00aeb3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6689: 0060ca5d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6689: 0060ca4d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6690: 002a18f9 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6691: 003fac5d 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6692: 00b3d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6693: 004a72a9 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6694: 0044c631 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6695: 0043a921 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6696: 0069f9f5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6696: 0069f9e5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6697: 00af5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6698: 004d4bd1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6699: 00afa5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6700: 00b3e888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6701: 00ae68c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6702: 0044e07d 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6703: 00ae8794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6704: 00b3fa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6705: 00292721 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6706: 00b3dc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6707: 006d34ad 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6707: 006d349d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6708: 00b3da1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6709: 0029cdad 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6710: 00af52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6711: 009cf200 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6712: 00aed398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6713: 00af35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6714: 00657905 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6714: 006578f5 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6715: 0046eea5 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6716: 00ae26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6717: 002fecf9 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6718: 00ae3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6719: 004d4d99 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6720: 00b3eb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6721: 00a0a70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6722: 004d4f4d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6723: 00af3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6724: 006bffa5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6724: 006bff95 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6725: 00b3f7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6726: 00ae51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6727: 006cabed 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6727: 006cabdd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6728: 0038a52d 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6729: 00b3f2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6730: 0063fd59 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6730: 0063fd49 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6731: 00ae40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6732: 006157d1 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6732: 006157c1 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6733: 004f9115 532 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ 6734: 004b0e21 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6735: 003000a1 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6736: 0070de49 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6736: 0070de39 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6737: 00b3d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6738: 00ae36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6739: 003bf3cd 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6740: 00b3d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6741: 00b3e102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6742: 005ec109 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6742: 005ec0f9 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6743: 00b3ef98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6744: 0044313d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6745: 00b3df82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6746: 00b3ec02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6747: 00af4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6748: 00af6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6749: 002d351d 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6750: 006bad9d 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6750: 006bad8d 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6751: 00b3f71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6752: 006b40d5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6752: 006b40c5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6753: 00b3e9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6754: 00af2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6755: 00b3f198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6756: 00ae6768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6757: 007291f1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6757: 007291e1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6758: 00ae1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6759: 00b4009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6760: 00ae3754 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6761: 006eb695 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6761: 006eb685 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6762: 00ae3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6763: 00b3e3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6764: 006cb199 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6765: 00724415 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6764: 006cb189 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6765: 00724405 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6766: 00ae2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6767: 00460a19 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6768: 009d0214 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6769: 00b3f470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6770: 00705dc5 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6770: 00705db5 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6771: 00aed728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6772: 002a4eb9 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6773: 00ae1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6774: 00b3ebfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6775: 003cdbc9 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6776: 002ffaa9 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6777: 0051bd59 406 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6778: 00aef804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6779: 00b3f520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6780: 006f0cad 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6780: 006f0c9d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6781: 00af88b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6782: 00498991 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6783: 004a5e95 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6784: 002f59b5 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6785: 00b3f8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6786: 00af4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6787: 006fb219 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6787: 006fb209 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6788: 00b3f404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6789: 00aee644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 6790: 00356501 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6791: 00b3eab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6792: 00ae8304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6793: 00aefb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6794: 00542ae1 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6795: 0069892d 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6795: 0069891d 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6796: 00b3e65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6797: 002d8671 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6798: 00461c51 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6799: 004be6b5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6800: 00542bb9 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6801: 006c673d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 6802: 00703605 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 6801: 006c672d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6802: 007035f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 6803: 0054d1d9 426 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6804: 00aefd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6805: 006913e1 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6805: 006913d1 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6806: 004ef8e1 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6807: 00542b29 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6808: 0042daad 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6809: 0061f2f9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6809: 0061f2e9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6810: 00543501 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6811: 0029cc6d 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6812: 006ab40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6812: 006ab3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6813: 0054cedd 386 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6814: 0073a055 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6814: 0073a045 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6815: 00ae3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6816: 00a40724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6817: 00283471 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6818: 002c87e5 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6819: 005435d9 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6820: 00697f49 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6820: 00697f39 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6821: 00a40598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6822: 00b3ec72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6823: 00b3dfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6824: 004c0ff9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6825: 00ae9a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6826: 00af51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6827: 00543549 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6828: 00a406a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6829: 00b3f998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6830: 00b3dad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6831: 00b3f46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6832: 00aeaf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 6833: 005f3141 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6833: 005f3131 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6834: 00a57098 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6835: 00430a6d 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6836: 00542b71 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6837: 00b3fa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6838: 0073f495 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6838: 0073f485 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6839: 00a0edb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6840: 0054d061 374 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6841: 005180f5 192 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6842: 00af815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6843: 00af6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6844: 00b3e5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6845: 0041a41d 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6846: 00af9108 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6847: 00738b19 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6847: 00738b09 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6848: 00aee864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6849: 005516ad 480 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6850: 00543591 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6851: 002a7b3d 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6852: 0034ef35 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6853: 00a4061c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ - 6854: 006f25e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6854: 006f25d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6855: 00b3de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6856: 005512a1 516 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6857: 0049210d 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6858: 0087b060 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6858: 0087b050 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6859: 00af2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6860: 00ae605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6861: 00b3df18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6862: 0051c24d 66 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6863: 0070ceb1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6863: 0070cea1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6864: 00af8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6865: 00b3e4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6866: 00a47264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6867: 00aebc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6868: 006ebcf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6868: 006ebce5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6869: 00b3de3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6870: 0044fb09 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6871: 002fbe21 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6872: 0041e2d5 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6873: 00a4736c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ 6874: 00447679 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6875: 003676f5 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6876: 005514a5 520 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6877: 00af8290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6878: 00b3f0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6879: 00733a11 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6879: 00733a01 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6880: 004886fd 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6881: 002fc4b1 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6882: 00b3e852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6883: 00aec4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6884: 00af5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6885: 006d3185 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6885: 006d3175 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6886: 00b3dd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6887: 00a3695c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6888: 00b3e8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6889: 007110b9 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6890: 00639e4d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6891: 006a369d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6892: 0072b9a5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6893: 00724379 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6889: 007110a9 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6890: 00639e3d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6891: 006a368d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6892: 0072b995 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6893: 00724369 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6894: 00ae95f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6895: 00ae1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6896: 00559199 252 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6897: 00b3dffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6898: 00b3f366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6899: 00ae25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6900: 00b3d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6901: 006da7e5 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6901: 006da7d5 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6902: 00b3dbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6903: 00b3ec70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6904: 00558fd9 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6905: 00a472e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6906: 007464e9 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6907: 00631c99 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6906: 007464d9 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6907: 00631c89 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6908: 004f40f1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6909: 00b3d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6910: 00aec12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6911: 00af91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6912: 00283389 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6913: 00b3dda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6914: 00b3e894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6915: 0070df39 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6915: 0070df29 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6916: 009d0390 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6917: 002a7459 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6918: 00ae2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6919: 005a3861 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6920: 007103c1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6919: 005a384d 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6920: 007103b1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6921: 00420bed 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6922: 005a3c25 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6922: 005a3c11 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6923: 00af4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6924: 00af7e68 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6925: 00af810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6926: 005590b9 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6927: 00b3fbc8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6928: 00b3e1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6929: 005a39c1 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6929: 005a39ad 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6930: 0048acd9 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6931: 00ae5f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6932: 00b3d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6933: 00af9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6934: 005fa3c5 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6935: 007316c9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6934: 005fa3b5 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6935: 007316b9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6936: 00af2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6937: 004bf109 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6938: 00742a85 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6938: 00742a75 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6939: 002efe45 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6940: 00af4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6941: 00b3df70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6942: 00af5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6943: 00a10250 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6944: 00b1bd80 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6945: 005eda79 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6946: 005fe41d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6945: 005eda69 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6946: 005fe40d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6947: 00af0030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6948: 00a5102c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6949: 005a3af5 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6949: 005a3ae1 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6950: 00b3f75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6951: 00af9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6952: 00aed1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6953: 00a52f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6954: 00b3ec10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6955: 00a50fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6956: 00b3e8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6957: 00b3e80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6958: 00af77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6959: 0052641d 80 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6960: 00b3eef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6961: 00af0340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6962: 00701bf5 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6962: 00701be5 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6963: 0053a265 530 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6964: 00b3e618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6965: 00b3d970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6966: 0053a895 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ 6967: 004c18f5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6968: 00af0110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6969: 00aec14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6970: 00748019 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6970: 00748009 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6971: 0053a479 526 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6972: 00b3e144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6973: 00ae9960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6974: 002a0381 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6975: 0028ab41 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6976: 00b3e9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6977: 00b40108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6978: 004daee1 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6979: 002a0d85 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6980: 0074c649 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6980: 0074c639 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6981: 00b3f4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6982: 00a50f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 6983: 00b3ddde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6984: 004c143d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6985: 00b3f438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6986: 0073dc15 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6986: 0073dc05 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6987: 00b3e208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6988: 0071e70d 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6989: 006ce515 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6988: 0071e6fd 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6989: 006ce505 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6990: 0047f5e9 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6991: 0053a689 522 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 6992: 00ae2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6993: 00ae9160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6994: 00467df5 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6995: 00b3dff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6996: 00291205 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6997: 004b8995 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6998: 00b3e6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6999: 00b3fa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7000: 006ae045 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7000: 006ae035 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7001: 009ccde8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7002: 00b3deee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7003: 00b3d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 7004: 00b3e190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7005: 00420c01 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7006: 00728a41 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7006: 00728a31 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7007: 00b3d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7008: 006e37bd 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7009: 006c31d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7008: 006e37ad 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7009: 006c31c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7010: 00af0700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7011: 004ecf75 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7012: 00a542b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 7013: 002d5c81 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7014: 00b3f43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 7015: 00a54338 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 7016: 006a1355 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7016: 006a1345 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7017: 00b3d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7018: 006d2c71 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7018: 006d2c61 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7019: 00b3fa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7020: 004a4861 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7021: 00ae2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7022: 0091e134 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7023: 00aee814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7024: 00a54230 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 7025: 00b3d4ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7026: 003f08c9 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7027: 00b3f7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7028: 00ae2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 7029: 00b3f1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7030: 006bc131 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7030: 006bc121 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7031: 00af7188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7032: 00af18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7033: 00461205 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7034: 00aeaa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7035: 00b3f3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7036: 0026a40d 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7037: 006ab8f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7038: 006310e1 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7037: 006ab8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7038: 006310d1 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7039: 002b8171 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7040: 0073ce8d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7040: 0073ce7d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7041: 004f3e1d 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7042: 006ac709 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7042: 006ac6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7043: 00ae4234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 7044: 006edb55 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7044: 006edb45 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7045: 004da9f1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7046: 00a35330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 7047: 004dae75 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7048: 006f2401 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7048: 006f23f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7049: 00af8d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7050: 00a36434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 7051: 00ae41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7052: 00a08dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7053: 006d82fd 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7053: 006d82ed 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7054: 00a362a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 7055: 00464fb1 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7056: 006d0af1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7056: 006d0ae1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7057: 00457ae9 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 7058: 006eb139 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7058: 006eb129 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 7059: 00a363b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 7060: 00748bf1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7061: 00615b7d 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7062: 0063de15 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7060: 00748be1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7061: 00615b6d 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7062: 0063de05 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7063: 00b3ee2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7064: 00ae4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 7065: 00b3e0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7066: 004c1a09 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7067: 00a0ab2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7068: 00b3e9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7069: 00aef354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7070: 00aec52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7071: 0044d63d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 7072: 00a08588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7073: 006103ed 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7073: 006103dd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7074: 0043abd9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7075: 00ae1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7076: 0044d8a9 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7077: 00617689 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7077: 00617679 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 7078: 00aecc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7079: 0060ee25 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7079: 0060ee15 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7080: 00a3632c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 7081: 003cef31 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 7082: 0036b22d 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7083: 009c49ac 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7084: 00b3e962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7085: 00b3e8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 7086: 00490829 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7087: 006bc2f1 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7087: 006bc2e1 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 7088: 00518295 224 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 7089: 00b3ea3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7090: 00a4c568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 7091: 00b3fa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7092: 0050f8cd 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 7093: 00b3f414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7094: 00ae3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7095: 00aeb82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7096: 00a10670 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 7097: 00a4c4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 7098: 00b3ef6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7099: 0061f461 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7099: 0061f451 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7100: 00af6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7101: 00b3f66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7102: 00b3e27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7103: 002b82b9 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7104: 00af2ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7105: 00363f2d 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7106: 00ae39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7107: 00b3e758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7108: 004265a1 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7109: 00af21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7110: 00b1b950 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 7111: 00b3f18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7112: 005f8bdd 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7112: 005f8bcd 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7113: 00af06d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7114: 006db539 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7114: 006db529 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7115: 00b3f07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 7116: 0074cea9 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 7116: 0074ce99 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7117: 0045c981 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7118: 003cde31 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7119: 0072ddad 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7120: 006b6031 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7119: 0072dd9d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7120: 006b6021 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7121: 00a4c460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 7122: 00b3dedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7123: 00b3d49e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7124: 0042d645 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7125: 0074d345 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7125: 0074d335 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7126: 004b8a59 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7127: 00632845 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7127: 00632835 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7128: 00b40096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7129: 00b3f668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7130: 006fbcc5 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7131: 005e2609 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7130: 006fbcb5 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7131: 005e25f9 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7132: 00b3dbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7133: 00aebeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7134: 00b1d110 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7135: 00b3d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7136: 00391ebd 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7137: 004daa71 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7138: 00b3ddf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7139: 00b3e848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7140: 00b3e87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7141: 00420c11 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7142: 004c327d 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7143: 00aed9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7144: 00b3f2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7145: 00af9418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7146: 006b07ad 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7146: 006b079d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7147: 009cf1d0 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7148: 003cf881 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7149: 00b3d94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7150: 00b3f752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7151: 00af2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7152: 004eec21 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7153: 002a1b65 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ @@ -7159,438 +7159,438 @@ │ │ │ │ 7155: 00b3dd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7156: 00a00d3c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7157: 00af82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7158: 00462dd1 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7159: 00b3e860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7160: 00a00d5c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7161: 00b3e2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7162: 005f2cb9 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7162: 005f2ca9 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7163: 003f37a5 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7164: 00b3eb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7165: 00af57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7166: 0066c525 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7166: 0066c515 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7167: 00ae4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 7168: 00442175 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7169: 006beac9 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7169: 006beab9 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7170: 00ae86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7171: 00669911 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7171: 00669901 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7172: 00b3f90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7173: 00451f85 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7174: 00aeb88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7175: 00b3f0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7176: 00af7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7177: 00af2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7178: 00aeafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7179: 0054d929 308 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7180: 00430e31 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7181: 005dee2d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7181: 005dee1d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7182: 00af1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7183: 00ae2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7184: 00af9f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7185: 005504ed 500 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7186: 00b3f060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7187: 00b3d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7188: 00af9648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 7189: 00b3f0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7190: 0054d6ed 286 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7191: 0055010d 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7192: 006aaa85 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7192: 006aaa75 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7193: 00ae3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7194: 002d8dfd 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7195: 0033d379 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7196: 00aeda24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7197: 00364111 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7198: 004dadf1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7199: 00732bc5 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7199: 00732bb5 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7200: 00b2f6b0 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7201: 00b3f13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7202: 00519879 24 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7203: 0074c631 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7203: 0074c621 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7204: 00b3f192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7205: 00b3f3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7206: 00443d85 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 7207: 0039889d 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7208: 00519ee5 148 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7209: 0074cea1 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7209: 0074ce91 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7210: 0054d80d 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7211: 00af3298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7212: 00b3d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7213: 008f3fe8 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7213: 008f3fd8 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7214: 005502fd 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7215: 00aef3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7216: 00ae9400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7217: 007248f1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7217: 007248e1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7218: 005191e1 98 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7219: 00af0450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7220: 00b3d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7221: 00536fcd 318 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7222: 00af4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7223: 00b3e09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7224: 004cb129 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7225: 006a9891 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7225: 006a9881 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7226: 004ec98d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7227: 00420155 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7228: 00b3d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7229: 00b3f310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7230: 00b3efec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7231: 0053710d 274 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7232: 00631329 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7232: 00631319 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7233: 004f0fc5 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7234: 00a0f5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7235: 00b3f830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7236: 002dbcd1 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7237: 0071d715 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7238: 006bf9a1 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7237: 0071d705 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7238: 006bf991 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7239: 0032218d 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7240: 0046cd29 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7241: 00b3dfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7242: 00af1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7243: 00b3f9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7244: 00aef2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7245: 0070c2b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7245: 0070c2a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7246: 00385321 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7247: 006c8ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7247: 006c8ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7248: 00b3dbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7249: 0062a939 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7249: 0062a929 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7250: 00aee624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7251: 00ae88b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7252: 00b3e652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7253: 00a10460 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7254: 002a0ddd 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7255: 004eee99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7256: 00537221 306 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7257: 00b3ea36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7258: 00aec38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7259: 00b3eb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7260: 004dd62d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7261: 00b3dff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7262: 0038a76d 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7263: 006d77ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7263: 006d779d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7264: 00ae6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7265: 0063395d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7265: 0063394d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7266: 00ae3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7267: 00ae9ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7268: 004e86b5 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7269: 006d0185 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7269: 006d0175 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7270: 0029f539 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7271: 006c7961 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7271: 006c7951 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7272: 00b3d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7273: 00ae67c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7274: 00b3d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7275: 00aecd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7276: 00af1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7277: 00b3e7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7278: 00b3d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7279: 005e4829 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7279: 005e4819 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7280: 00b3d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7281: 009cf050 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7282: 00b3d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7283: 00af2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7284: 006b66bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7284: 006b66ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7285: 002cf089 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7286: 004daae5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7287: 0060ee49 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7287: 0060ee39 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7288: 00af7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7289: 00aeae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7290: 00451de1 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7291: 004c3425 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7292: 00ae7258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7293: 00b3ec34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7294: 005e523d 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7294: 005e522d 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7295: 00b3d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7296: 00510601 172 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7297: 00b3eb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7298: 00742815 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7298: 00742805 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7299: 002f7305 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7300: 004b0f15 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7301: 006eba8d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7301: 006eba7d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7302: 002c0905 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7303: 00a0f98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7304: 00639ec5 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7305: 00731605 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7304: 00639eb5 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7305: 007315f5 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7306: 004a7819 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7307: 00b3f2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7308: 00ae8824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7309: 006d7cd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7309: 006d7cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7310: 00b3f446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7311: 004a04f1 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7312: 00af5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7313: 006b2705 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7313: 006b26f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7314: 00af2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7315: 00b3e792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7316: 0029b265 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7317: 0072d755 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7317: 0072d745 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7318: 005534b5 294 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7319: 00b3df8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7320: 002f6ee1 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7321: 002a2dc5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ 7322: 005532a5 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7323: 006cbd51 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7323: 006cbd41 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7324: 00ae5e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7325: 00a07274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7326: 0034e279 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7327: 007247e5 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7327: 007247d5 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7328: 00ae73e8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7329: 007506d1 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7329: 007506c1 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7330: 00ae5d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7331: 00ae1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7332: 00af0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7333: 00b3de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7334: 0043e2a5 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7335: 006980f1 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7335: 006980e1 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7336: 004bfae1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7337: 00272af9 80 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7338: 00722abd 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7338: 00722aad 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7339: 00b1ced0 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7340: 00ae4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7341: 00393431 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7342: 002997d1 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7343: 00af5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7344: 0053209d 216 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7345: 006cd3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7345: 006cd3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7346: 0029d8c1 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7347: 005533ad 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7348: 00698ce1 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7348: 00698cd1 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7349: 00532335 250 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7350: 00b3db0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7351: 002b8135 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7352: 00af94e0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7353: 0060db55 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7354: 00728021 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7353: 0060db45 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7354: 00728011 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7355: 004dcb6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7356: 005dc099 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7356: 005dc089 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7357: 004ec735 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7358: 00a0cf44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7359: 00532175 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7360: 00a52760 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7361: 006cb361 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7362: 005f9769 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7361: 006cb351 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7362: 005f9759 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7363: 00ae4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7364: 004f6b4d 4 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7365: 009cfca8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7366: 0052a3b9 500 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ 7367: 004b12c9 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7368: 006b3691 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7368: 006b3681 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7369: 003563e1 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7370: 00b3f474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7371: 004dd6ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7372: 00699ff1 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7372: 00699fe1 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7373: 00b3f6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7374: 003f2615 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7375: 00a37220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7376: 0055673d 244 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7377: 00b3f85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7378: 002d3321 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7379: 003935d5 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7380: 00556a45 292 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7381: 006ac0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7381: 006ac0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7382: 00ae5f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7383: 00532255 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7384: 00aeed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7385: 00556831 268 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7386: 003eeb8d 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7387: 00af1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7388: 006a8811 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7389: 006ae1ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7388: 006a8801 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7389: 006ae1dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7390: 00b3e382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7391: 004d31c9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7392: 00b3e0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7393: 0048a8a1 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7394: 006ed8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7394: 006ed89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7395: 00aefc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7396: 0029cd41 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7397: 00739dc9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7398: 008ce8f0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7399: 006ad0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7397: 00739db9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7398: 008ce8e0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7399: 006ad0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7400: 00b3e6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7401: 0055693d 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7402: 00b3db1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7403: 00b3f8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7404: 00ae3860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7405: 00af8934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7406: 005e53c1 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7406: 005e53b1 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7407: 00b3dc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7408: 00ae5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7409: 002d765d 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7410: 00a00740 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7411: 00b3e336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7412: 005e2f3d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7412: 005e2f2d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7413: 00299381 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7414: 006fa52d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7414: 006fa51d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7415: 00328a65 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7416: 00ae3330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7417: 00b3f8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7418: 00a071f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7419: 004479d9 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7420: 00b3e980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7421: 00af2940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7422: 0072e65d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7423: 006f9435 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7422: 0072e64d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7423: 006f9425 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7424: 00b3d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7425: 00ae5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7426: 00b3e89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7427: 00b3f480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7428: 00291c95 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7429: 004f55ad 172 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7430: 00b3d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7431: 00b3f15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7432: 00af9748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7433: 00b3f04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7434: 0041b491 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ 7435: 0054e359 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7436: 005e2b19 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7436: 005e2b09 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7437: 003d5e35 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7438: 003283d1 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7439: 006bb415 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7439: 006bb405 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7440: 00ae5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7441: 006fe461 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7442: 0070f5c1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7441: 006fe451 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7442: 0070f5b1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7443: 00b3dee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7444: 006d5cad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7444: 006d5c9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7445: 0054e135 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7446: 003f9659 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7447: 00af1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7448: 00600135 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7449: 006fe92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7448: 00600125 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7449: 006fe91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7450: 002afb65 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7451: 0063bc69 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7451: 0063bc59 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7452: 00ae5c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7453: 00b3f4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7454: 00714abd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7454: 00714aad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7455: 00b3f5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7456: 00af4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7457: 00af0560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7458: 004dcbed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7459: 00b3f546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7460: 00aee654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7461: 00b3e342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7462: 004033c9 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7463: 004ea0c5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7464: 0054e249 270 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7465: 00631a69 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7465: 00631a59 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7466: 00af4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7467: 00ae3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7468: 006b4565 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7469: 006bd66d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7468: 006b4555 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7469: 006bd65d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7470: 00b3d47e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7471: 00673125 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7471: 00673115 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7472: 00b3eb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7473: 00af9248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7474: 004c3f75 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7475: 00af30b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7476: 00ae9250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7477: 00af7228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7478: 00ae5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7479: 00ae5cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7480: 00af61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7481: 002a034d 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7482: 00299969 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7483: 00ae34a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7484: 00a07928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7485: 0062c94d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7485: 0062c93d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7486: 00ae6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7487: 0091cd20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7488: 00525579 88 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7489: 00695d19 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7489: 00695d09 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7490: 00525d91 80 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7491: 00631fd5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7491: 00631fc5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7492: 00af1530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7493: 00b3faec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7494: 00b3d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7495: 00722bd5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7495: 00722bc5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7496: 00b3f93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7497: 006abe5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7497: 006abe4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7498: 004673f5 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7499: 00ae31a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7500: 00af7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7501: 006ca2f9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7502: 0066ff99 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7501: 006ca2e9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7502: 0066ff89 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7503: 00aeff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7504: 006fdbd9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7504: 006fdbc9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7505: 00ae8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7506: 00af3770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7507: 0047bd85 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7508: 004f8fb1 284 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7509: 00b3d98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7510: 00b3dafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7511: 005fe509 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7511: 005fe4f9 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7512: 00b3f0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7513: 006364f5 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7514: 0064b52d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7513: 006364e5 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7514: 0064b51d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7515: 002d510d 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7516: 0047ef59 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7517: 0043bf79 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7518: 00b3ddd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7519: 00aeda84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7520: 0047f655 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7521: 00b3d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7522: 002f10f1 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7523: 005f2d01 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7523: 005f2cf1 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7524: 00437b15 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7525: 004eb0cd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 7526: 006d6805 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7526: 006d67f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7527: 004a4b01 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7528: 007245c5 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7528: 007245b5 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7529: 00420325 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7530: 00b3e92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7531: 00320a7d 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7532: 00718979 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7532: 00718969 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7533: 00b3f1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7534: 00ae93a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7535: 00ae1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7536: 00345955 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7537: 00aedb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7538: 00b3dad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7539: 006f09b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7540: 006173cd 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7539: 006f09a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7540: 006173bd 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7541: 00b3e57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7542: 004a581d 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7543: 00b3e716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7544: 003fafed 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7545: 00ae2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7546: 0070dd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7547: 005e3f0d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7546: 0070dd0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7547: 005e3efd 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7548: 00aed308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7549: 00b3d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7550: 00b3e1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7551: 00ae3b08 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7552: 003bb959 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7553: 003921f5 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7554: 0029a619 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7555: 00b3f74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7556: 002f192d 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7557: 006d7771 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7557: 006d7761 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7558: 00afa484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7559: 00b3f58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7560: 0069fb71 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7561: 006067c9 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7562: 006f22d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7560: 0069fb61 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7561: 006067b9 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7562: 006f22c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7563: 00af7138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7564: 006a53ed 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7564: 006a53dd 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7565: 00af62d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7566: 00af7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7567: 005aa965 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7568: 006bb649 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7569: 00691341 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7567: 005aa951 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7568: 006bb639 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7569: 00691331 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7570: 00430c45 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7571: 00a0716c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7572: 00633a01 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7573: 006f98b5 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7572: 006339f1 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7573: 006f98a5 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7574: 00b3d940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7575: 007142a5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7575: 00714295 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7576: 00af2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7577: 00b3e2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7578: 00ae9e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7579: 00b3dae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7580: 00b3d1cd 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7581: 00aeaacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7582: 0044dd45 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7583: 002c8b21 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7584: 0062bba5 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7585: 007565dd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7584: 0062bb95 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7585: 007565cd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7586: 00b3f982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7587: 00b3de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7588: 002a2a4d 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7589: 00393485 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7590: 002c3809 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7591: 00af5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7592: 0046d639 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7600,128 +7600,128 @@ │ │ │ │ 7596: 00466dd9 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7597: 004f0f4d 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7598: 0042f229 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7599: 00b3da38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7600: 00aebaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7601: 00a32e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7602: 00af3d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7603: 006dc851 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7604: 0063ce45 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7603: 006dc841 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7604: 0063ce35 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7605: 00ae9260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7606: 00aedb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7607: 002a6395 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7608: 00b3f3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7609: 00b3e4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7610: 00b3f410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7611: 006d0cf1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7611: 006d0ce1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7612: 00a32d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7613: 002f06ad 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 7614: 006e4ee1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7615: 00745729 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7614: 006e4ed1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7615: 00745719 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7616: 00af2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7617: 00b3e352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 7618: 0091cca8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7619: 00b3e6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7620: 004da201 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7621: 006cb285 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7621: 006cb275 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7622: 0036743d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7623: 0061ca81 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7623: 0061ca71 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7624: 009ceff0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7625: 00b3fb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7626: 005def3d 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7626: 005def2d 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7627: 0042576d 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7628: 00632f95 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7628: 00632f85 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7629: 00ae9410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7630: 00b3ebf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7631: 00ae97f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7632: 00ae2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7633: 00a32d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7634: 00af1660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7635: 006fd189 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7635: 006fd179 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7636: 002db369 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7637: 006cf11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7637: 006cf10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7638: 003ee831 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7639: 003cea91 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7640: 00b3f1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7641: 00ae9c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7642: 005e3dd9 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7642: 005e3dc9 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7643: 00b40066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7644: 006f24b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7644: 006f24a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7645: 00af3fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7646: 00b3dfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7647: 00ae75a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7648: 004e237d 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7649: 00694e79 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7649: 00694e69 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7650: 002f6d81 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7651: 0043bc45 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7652: 00aeb12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7653: 00b3da76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7654: 0041abb1 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7655: 00730fa5 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7655: 00730f95 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7656: 00ae80e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7657: 00aed088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7658: 00b3da42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7659: 00ae91d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7660: 00ae9620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7661: 0026a4a9 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7662: 005e6419 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7662: 005e6409 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7663: 00af1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7664: 004cb019 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7665: 004ec8b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7666: 006a0619 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7667: 00723ab9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7666: 006a0609 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7667: 00723aa9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7668: 00356051 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7669: 006612e9 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 7670: 006ff251 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7669: 006612d9 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 7670: 006ff241 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7671: 00af08c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7672: 006c9081 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7672: 006c9071 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7673: 00b3e2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7674: 004611c9 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7675: 006149e1 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7676: 006c6611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7677: 005cf43d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7675: 006149d1 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7676: 006c6601 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7677: 005cf42d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7678: 0041f71d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7679: 00ae42a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7680: 0038afad 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7681: 00b3f040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7682: 00af73b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7683: 00b3ee9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7684: 00b3ed3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7685: 00ae5c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7686: 00b3f2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7687: 0043026d 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7688: 0063b055 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7689: 007283a9 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7690: 006ac1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7688: 0063b045 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7689: 00728399 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7690: 006ac195 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7691: 0042ea35 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7692: 00ae4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7693: 00aebddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7694: 00aeb67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7695: 00b3dac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7696: 00b3efd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7697: 00af19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7698: 00af8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7699: 00aeece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7700: 006b7415 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7701: 005e6159 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7700: 006b7405 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7701: 005e6149 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7702: 00a32f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7703: 00b3fb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7704: 004da279 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7705: 004922b5 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7706: 004bfeb5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7707: 003ff9bd 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7708: 00af3358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7709: 006ad069 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7709: 006ad059 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7710: 00aee4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7711: 005ce0a1 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7711: 005ce091 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7712: 004a5265 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7713: 00b3dd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7714: 00398309 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7715: 002fab3d 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7716: 0065c7d5 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7716: 0065c7c5 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7717: 00b3e960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7718: 00b3e584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7719: 00b3dcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7720: 002f1589 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7721: 004d453d 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 7722: 0047322d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7723: 00ae91f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ @@ -7729,15 +7729,15 @@ │ │ │ │ 7725: 00391175 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7726: 004499f1 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7727: 0041ffb9 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7728: 00418e51 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7729: 00af8a48 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7730: 0053fc99 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7731: 00b3eba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7732: 0071e6b1 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7732: 0071e6a1 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7733: 00430061 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7734: 00a32e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7735: 00af2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7736: 0043f715 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 7737: 004edf21 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7738: 004f4d71 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7739: 0053fc09 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ @@ -7760,105 +7760,105 @@ │ │ │ │ 7756: 00b3eac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7757: 002f7431 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7758: 0026a681 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7759: 00aea1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7760: 00af25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7761: 0053fc51 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7762: 00299771 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7763: 006d9429 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7764: 006dd191 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7763: 006d9419 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7764: 006dd181 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7765: 00ae3890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7766: 00af3e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7767: 004a0469 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7768: 00b3d455 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7769: 00ae5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7770: 00af9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7771: 00b3f708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 7772: 002901c5 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 7773: 00af758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7774: 00ae6f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7775: 00aef5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7776: 0045c831 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7777: 00aed588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7778: 002c8839 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7779: 005da7a9 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7780: 006fe1e1 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7779: 005da799 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7780: 006fe1d1 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7781: 00af3bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7782: 006fc795 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7783: 006db5fd 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7782: 006fc785 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7783: 006db5ed 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7784: 00b3d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7785: 002f2685 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7786: 00b3de04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7787: 00b3f9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7788: 00b3db62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7789: 00661191 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7789: 00661181 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7790: 00a316dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7791: 00a339ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7792: 00aeec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7793: 0044e86d 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7794: 006b9345 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7794: 006b9335 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7795: 00a33af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7796: 005de7ad 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7796: 005de79d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7797: 002d9091 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7798: 00a06a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7799: 006b83e9 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7800: 0074da35 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7801: 00700cf1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7799: 006b83d9 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7800: 0074da25 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7801: 00700ce1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7802: 00ae6c3c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7803: 004a6909 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7804: 00aeb9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7805: 0055a755 52 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7806: 0041dd8d 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7807: 00b3e076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7808: 00b3e45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7809: 005cafed 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7809: 005cafdd 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7810: 002d3271 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7811: 002a4f35 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7812: 006feb85 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7812: 006feb75 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7813: 00b3dad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7814: 006cf375 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7814: 006cf365 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7815: 00b3d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7816: 006383f5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7816: 006383e5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7817: 00b3f312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7818: 0048b321 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7819: 00a33a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7820: 00aee844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7821: 007116f5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7821: 007116e5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7822: 00b3d467 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7823: 00420d21 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7824: 00b3ed88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7825: 00aecbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7826: 005e65a9 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7826: 005e6599 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7827: 0047b799 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7828: 0073da1d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7828: 0073da0d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7829: 00af33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7830: 00a0cfc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7831: 0043216d 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7832: 00aee3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7833: 002998d9 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7834: 00ae56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7835: 0043becd 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7836: 005db9f1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7837: 005dc071 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7836: 005db9e1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7837: 005dc061 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7838: 003cc1f9 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7839: 00ae4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7840: 00b3e02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7841: 00b3e518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7842: 00b3f514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7843: 006d8d65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7843: 006d8d55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7844: 00ae3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7845: 0050e831 68 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7846: 00618981 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7847: 006a8fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7846: 00618971 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7847: 006a8fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7848: 0041cffd 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7849: 00b3da66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7850: 002e9235 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7851: 00ae4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7852: 00af5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7853: 007205dd 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7853: 007205cd 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7854: 00aee344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7855: 00ae48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7856: 00ae9170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7857: 004ca769 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7858: 004f8ddd 108 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7859: 00299db9 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7860: 00b3fae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -7868,453 +7868,453 @@ │ │ │ │ 7864: 00b3fab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7865: 004da2f5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7866: 004093b9 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7867: 004c42f1 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7868: 0051c48d 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7869: 002f1a8d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7870: 0051c631 156 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7871: 00706c6d 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7871: 00706c5d 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7872: 00aed4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7873: 0051c519 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ 7874: 003f188d 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7875: 007082c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7875: 007082b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7876: 00af8684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7877: 00ae28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7878: 00ae25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7879: 004effa1 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7880: 00b3e386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7881: 00a36014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7882: 00b3f472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7883: 0073aa05 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7883: 0073a9f5 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7884: 00a35e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7885: 00b3e108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7886: 00b3efc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7887: 00b3eb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7888: 00b3f0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7889: 0042df01 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7890: 00a559e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7891: 00a35f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7892: 005db911 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7893: 00724291 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7894: 0074f45d 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7895: 00726091 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7892: 005db901 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7893: 00724281 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7894: 0074f44d 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7895: 00726081 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7896: 00a41384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7897: 00af3d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7898: 00a55af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7899: 002a2c9d 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7900: 005e26bd 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7900: 005e26ad 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7901: 00b3e180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7902: 0038a725 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7903: 00af3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7904: 004edb49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7905: 0051c5a5 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7906: 00a33230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7907: 00a411f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7908: 00af1cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7909: 00aefd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7910: 00299751 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7911: 0041ce61 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7912: 00ae9f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7913: 005eb655 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7913: 005eb645 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7914: 00a33338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7915: 00a069b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7916: 00a41300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7917: 005acb51 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7917: 005acb41 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7918: 009cce38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7919: 005f3b99 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7919: 005f3b89 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7920: 0043b175 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7921: 00b3e07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7922: 00af7650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7923: 002fc789 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7924: 0061fead 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7924: 0061fe9d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7925: 00a558e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7926: 00a35f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7927: 00463f21 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7928: 00af0100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7929: 00ae7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7930: 002c49cd 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7931: 00afa464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7932: 00b4013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7933: 0060ee15 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7933: 0060ee05 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7934: 00b40140 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7935: 006337c1 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7935: 006337b1 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7936: 00a332b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7937: 00af2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7938: 00b3f694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7939: 00a4127c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7940: 0063f0dd 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7941: 0072e6fd 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7940: 0063f0cd 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7941: 0072e6ed 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7942: 00af7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7943: 006cb1a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7943: 006cb199 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7944: 00a314cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7945: 0074de05 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7945: 0074ddf5 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7946: 002d214d 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7947: 0071826d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 7948: 006dca59 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 7947: 0071825d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7948: 006dca49 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 7949: 00b3d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7950: 005e086d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7951: 00642625 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7950: 005e085d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7951: 00642615 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7952: 0048723d 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7953: 00b3f640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7954: 00ae3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7955: 00b4009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7956: 00aeb49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7957: 002958d9 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7958: 003ffba1 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7959: 00af5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7960: 00704339 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7961: 006ed709 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7960: 00704329 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7961: 006ed6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7962: 002a01b5 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7963: 004c099d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7964: 00b3d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7965: 00a35540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7966: 00b3d4b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7967: 00ae19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7968: 009d0404 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7969: 0063a835 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7969: 0063a825 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7970: 004db18d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7971: 0070ba79 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7971: 0070ba69 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7972: 00afa3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7973: 00b3f334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7974: 00ae4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7975: 005f3545 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7975: 005f3535 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7976: 00ae6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7977: 00748145 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7978: 0069fa51 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7977: 00748135 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7978: 0069fa41 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7979: 00295961 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7980: 00ae16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7981: 00af8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7982: 00b3dc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7983: 00af68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7984: 00af8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7985: 00b3ef4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7986: 0029cb95 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7987: 00b3ef40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7988: 0065c5c1 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7988: 0065c5b1 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7989: 00ae5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7990: 00b3e1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7991: 00451c9d 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7992: 0043f359 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7993: 004db541 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7994: 00534431 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 7995: 00534509 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 7996: 00af30a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7997: 00b3eb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7998: 0041b521 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7999: 00ae37b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8000: 00722bdd 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8000: 00722bcd 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8001: 004eea4d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8002: 00aeed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8003: 0066fe99 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8003: 0066fe89 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8004: 00534479 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 8005: 002d5dbd 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8006: 00755b05 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8006: 00755af5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8007: 00a52c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 8008: 00ae1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8009: 00b3e040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8010: 00ae3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8011: 00aebfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8012: 00aef1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8013: 009cda48 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8014: 00722b7d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8014: 00722b6d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8015: 00b3ecc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8016: 004a5c25 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8017: 00b3e840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 8018: 00a56cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 8019: 006c8c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8019: 006c8bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8020: 00aef704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8021: 00ae8684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8022: 006c01e1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8022: 006c01d1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8023: 0045dba9 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8024: 003c7791 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8025: 00b3e814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8026: 00b3f53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 8027: 005344c1 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 8028: 00a52550 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 8029: 006feb89 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8030: 006f5fc9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8029: 006feb79 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8030: 006f5fb9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8031: 00b3e20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8032: 006a2fed 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8032: 006a2fdd 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8033: 00b3f65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8034: 00a525d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 8035: 00b3f7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8036: 005f5881 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8036: 005f5871 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8037: 00b3f4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8038: 00554e39 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 8039: 00b3f9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8040: 005bd699 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8040: 005bd689 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8041: 00b3eba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8042: 00b3eafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8043: 00ae56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8044: 00554f49 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 8045: 006b9a29 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8045: 006b9a19 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 8046: 0029f079 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8047: 006d7825 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8047: 006d7815 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8048: 0048fed9 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8049: 0029a739 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8050: 00a0692c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8051: 00b3ecd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8052: 00af5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8053: 00b3dd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8054: 00af6c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8055: 0039016d 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8056: 00b3ec52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8057: 00b3efe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8058: 00b3e9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8059: 006cdef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8059: 006cdee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8060: 00b3ec0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8061: 006af14d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 8062: 0061fdfd 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8061: 006af13d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8062: 0061fded 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8063: 00a090e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8064: 00b3d492 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 8065: 005a4491 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 8065: 005a447d 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 8066: 0055505d 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 8067: 00b3d46a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8068: 003cc65d 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8069: 0071055d 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8069: 0071054d 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8070: 00a0947c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8071: 005a4851 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 8072: 00687171 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8071: 005a483d 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 8072: 00687161 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 8073: 00ae7d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8074: 00ae75e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8075: 005a45cd 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 8076: 007233e1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8077: 0071f945 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8075: 005a45b9 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 8076: 007233d1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8077: 0071f935 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8078: 00a46dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 8079: 00487685 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8080: 00b3face 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8081: 00aec41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8082: 00b3f39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8083: 00b3d95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8084: 00b3efb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8085: 00a46ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 8086: 00aed138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8087: 006ce629 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8088: 0060dff9 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8087: 006ce619 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8088: 0060dfe9 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8089: 00aef464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8090: 006d2a85 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8090: 006d2a75 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8091: 00b3de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8092: 00b3ecca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8093: 0047e091 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8094: 007016e9 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8094: 007016d9 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8095: 0028331d 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8096: 00af8a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 8097: 005a4721 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ - 8098: 00600091 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8097: 005a470d 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 8098: 00600081 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8099: 00b3def2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 8100: 00720629 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8100: 00720619 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8101: 00af4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8102: 00ae18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8103: 00a46e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 8104: 00af0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8105: 009cf43c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 8106: 005f9d35 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8107: 0072f7b9 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8106: 005f9d25 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8107: 0072f7a9 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8108: 002991e5 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8109: 004c42d9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8110: 00aece78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8111: 0029a4f9 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8112: 006b29d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8112: 006b29c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8113: 00af0620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8114: 00398311 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8115: 00af3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8116: 00af77fc 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8117: 005deac5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8117: 005deab5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8118: 003930ad 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8119: 00b3dab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8120: 00b3db7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8121: 008d0a08 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8121: 008d09f8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8122: 002916c9 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8123: 006f339d 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8124: 0071db49 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8125: 0074dc39 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8123: 006f338d 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8124: 0071db39 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8125: 0074dc29 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8126: 00b3f0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8127: 004ea35d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8128: 00af1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 8129: 006ce15d 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8129: 006ce14d 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8130: 00b3fb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8131: 0073a781 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8131: 0073a771 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8132: 00431e3d 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8133: 00b3d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8134: 00b3d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8135: 00aee774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8136: 002912f5 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8137: 00af8694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8138: 00b3edd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8139: 004f0575 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8140: 006e3841 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8140: 006e3831 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8141: 00af81c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8142: 006c29b9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8143: 0072f82d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8144: 0074f84d 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8142: 006c29a9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8143: 0072f81d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8144: 0074f83d 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8145: 00b3db14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8146: 0044e811 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8147: 006f8091 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8147: 006f8081 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8148: 009cfa34 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8149: 0051747d 52 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8150: 00b3f244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8151: 00af9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8152: 003ce749 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8153: 00b3e308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8154: 0061024d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8154: 0061023d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8155: 00b3ef12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8156: 00af0090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8157: 00af6354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ - 8158: 0073d6b5 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8159: 00616215 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8158: 0073d6a5 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8159: 00616205 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8160: 00af3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8161: 007105dd 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8161: 007105cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8162: 00ae8404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8163: 00b3f870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8164: 002d0035 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8165: 006ac871 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8166: 0066a255 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8167: 006c3575 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8165: 006ac861 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8166: 0066a245 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8167: 006c3565 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8168: 0053e301 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8169: 00ae2e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8170: 0053e3d9 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8171: 00a48914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8172: 00704cf5 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8173: 007411c1 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8172: 00704ce5 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8173: 007411b1 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8174: 00af6ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8175: 00a48788 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8176: 00b3edac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8177: 0053e349 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8178: 00b3e10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8179: 00b3d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8180: 00666f91 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8180: 00666f81 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8181: 0046cb79 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8182: 00b3e768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8183: 00a48890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8184: 00af1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8185: 00b3f55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8186: 00b1ce5c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8187: 002a30cd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8188: 00b3e3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8189: 00ae4204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8190: 0047fff9 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8191: 00386079 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8192: 00b3daa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8193: 006fc849 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8193: 006fc839 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8194: 004d98e9 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8195: 00299b91 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8196: 007231e9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8196: 007231d9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8197: 00ae4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8198: 004d1231 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8199: 008e4638 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8199: 008e4628 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8200: 00ae610c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8201: 002d0961 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8202: 0053e391 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8203: 00b3e1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8204: 00af1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8205: 00af8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8206: 00356419 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8207: 00af4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8208: 00a4880c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8209: 002997a9 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8210: 0069a005 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8210: 00699ff5 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8211: 0047de35 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8212: 00b3e2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8213: 004b10b5 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 8214: 00487d8d 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8215: 00b3e94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8216: 00aed890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8217: 006ffcdd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8217: 006ffccd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8218: 00b3f6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8219: 00b1bd70 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8220: 006b1621 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8220: 006b1611 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8221: 0046784d 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8222: 0038e221 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8223: 00b3d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8224: 00b3d489 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8225: 00b3eaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8226: 004ca619 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8227: 00b3eccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8228: 00ae61fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8229: 004f51a9 576 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8230: 00695e7d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8231: 006b1d2d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8230: 00695e6d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8231: 006b1d1d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8232: 004f35c5 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8233: 00af8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8234: 0042e5c9 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8235: 004f20f9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8236: 003f15f9 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8237: 00ae4898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8238: 004a3ebd 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8239: 00ae3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8240: 00b3ef36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8241: 004eef8d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8242: 00b3f0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8243: 00519ab1 48 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8244: 00b3f3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8245: 0072dec5 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8245: 0072deb5 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8246: 00ae3130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8247: 0045e221 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 8248: 004d7f4d 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8249: 00ae88a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8250: 00b3efe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8251: 00722ac1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8251: 00722ab1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8252: 00b40080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8253: 00ae4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8254: 00af85e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8255: 00338639 144 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8256: 005f9d99 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8256: 005f9d89 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8257: 00aebcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8258: 005dc429 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8258: 005dc419 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8259: 00a0d4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8260: 00328cc1 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8261: 0047ad21 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8262: 003f9fb1 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8263: 0042d69d 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8264: 00b1b800 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8265: 00aed038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8266: 0051a89d 92 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8267: 002b8085 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8268: 00291459 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8269: 006ed6cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8270: 00704771 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8271: 006cbbf9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8269: 006ed6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8270: 00704761 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8271: 006cbbe9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8272: 00ae3460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8273: 0071d869 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8273: 0071d859 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8274: 00a35aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8275: 00b3e468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8276: 0047d9e9 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8277: 006f8ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8277: 006f8ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8278: 0029cd0d 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8279: 00b1af30 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8280: 00ae9450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8281: 00b3f912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8282: 00b3fa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8283: 009be6fc 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8284: 00a51f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8285: 00b3faba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8286: 00aefb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8287: 006cf285 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8287: 006cf275 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8288: 00ae8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8289: 00aec37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8290: 00a51c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8291: 006413ad 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8291: 0064139d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8292: 00a5165c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8293: 00b3e914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8294: 005d1d05 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8294: 005d1cf5 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8295: 004f2219 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8296: 0047afa9 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8297: 0062971d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8297: 0062970d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8298: 00ae4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8299: 00545c29 304 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8300: 0070647d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8300: 0070646d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8301: 00b3e024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8302: 002a12c5 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8303: 00af1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8304: 006e38c5 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8304: 006e38b5 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8305: 005510b1 496 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8306: 00a515d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8307: 00550cd9 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8308: 00b3f93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8309: 005eee81 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8309: 005eee71 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8310: 00a52c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8311: 004a3a2d 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8312: 00b3e7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8313: 00afa2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8314: 00aef434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8315: 00aef0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8316: 003f17b9 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ @@ -8323,258 +8323,258 @@ │ │ │ │ 8319: 00545d59 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8320: 00b3f760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8321: 00b3ed6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8322: 00b3dc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8323: 00a51554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8324: 003f0305 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8325: 00b3e048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8326: 00742b19 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8326: 00742b09 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8327: 00b3e07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8328: 00ae2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8329: 00550ec5 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8330: 0062044d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8330: 0062043d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8331: 002a2f09 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8332: 00b3d442 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8333: 002a2f49 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8334: 0063a249 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8334: 0063a239 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8335: 00af8358 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8336: 00b3d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8337: 00743949 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8337: 00743939 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8338: 00b3dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8339: 00631e59 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8339: 00631e49 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8340: 0042f251 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8341: 0047ea49 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8342: 00af56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8343: 00ae4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8344: 00704519 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8344: 00704509 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8345: 00a4e248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8346: 005dd8f1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8347: 00710b49 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8346: 005dd8e1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8347: 00710b39 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8348: 0042ed7d 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8349: 00b3dc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8350: 00658fc1 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8351: 006c60d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8352: 00625b01 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8350: 00658fb1 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8351: 006c60c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8352: 00625af1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8353: 00403811 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8354: 006abc7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8354: 006abc6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8355: 00b3ec48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8356: 00878ccc 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8356: 00878cbc 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8357: 004ece89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8358: 00733a91 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8358: 00733a81 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8359: 00b3f316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8360: 00b3d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8361: 005c06c9 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8361: 005c06b9 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8362: 00ae9650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8363: 00b3f672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8364: 00ae8784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8365: 006360ad 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8366: 00658115 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8365: 0063609d 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8366: 00658105 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8367: 004445fd 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8368: 002c3729 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8369: 00b3d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8370: 00b3f8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8371: 00af1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8372: 00710059 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8372: 00710049 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8373: 00a0aec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8374: 00aef664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8375: 00a4e1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8376: 00726271 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8377: 0073c22d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8376: 00726261 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8377: 0073c21d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8378: 003000ad 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8379: 006a0df1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8379: 006a0de1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8380: 00b3ea7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8381: 0040b255 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8382: 00af8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8383: 009d018c 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8384: 00299741 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8385: 008f3f68 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8385: 008f3f58 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8386: 002d3e09 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8387: 00b3d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8388: 00b400a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8389: 005dba05 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8389: 005db9f5 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8390: 00ae9d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8391: 00b3f964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8392: 006360a5 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8392: 00636095 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8393: 0043c569 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8394: 00aeef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8395: 00ae8664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8396: 00b3d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8397: 00b3e80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8398: 00707261 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8398: 00707251 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8399: 00b3d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8400: 00b3d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8401: 002d58c5 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8402: 0051aef5 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8403: 00b3e9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8404: 00aecdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8405: 00aeb93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8406: 00af5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8407: 005419c5 224 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8408: 00b3ee18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8409: 00af1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8410: 005dc215 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8410: 005dc205 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8411: 00af9fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8412: 00518eed 42 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8413: 00541c71 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8414: 00b3f3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8415: 00b3ddcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8416: 007117d1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8417: 005e00e9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8416: 007117c1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8417: 005e00d9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8418: 004da471 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8419: 00518f19 194 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8420: 00541aa5 230 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8421: 00b3ddd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8422: 006166a1 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8422: 00616691 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8423: 004c0bb5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8424: 00aeda34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8425: 00285199 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8426: 00b3df76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8427: 00b3ef7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8428: 00411db9 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8429: 00703acd 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8429: 00703abd 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8430: 00b3e99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8431: 006e6711 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8431: 006e6701 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8432: 00b3e62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8433: 0070dfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8433: 0070dfdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8434: 00aeb63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8435: 00b3f908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8436: 004e9755 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8437: 002f17ed 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8438: 00b3f76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8439: 005c538d 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8439: 005c537d 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8440: 00518e6d 126 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ 8441: 00aeaf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8442: 006a41c5 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8442: 006a41b5 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8443: 004f2485 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8444: 00af8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8445: 004dbd01 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8446: 00541b8d 228 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8447: 00b3e0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8448: 00b3db5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8449: 00af9308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8450: 00af0890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8451: 0026aa41 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8452: 0060c9d1 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8452: 0060c9c1 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8453: 009cf758 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8454: 00a49fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8455: 00af2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8456: 00391ed9 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8457: 00b3e506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8458: 00b3e542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8459: 00af42c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8460: 00aeac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8461: 00b3e034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8462: 00b3e900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8463: 004dc5a9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8464: 00b3e06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8465: 00a49f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8466: 0085a4fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8467: 006f5199 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8468: 00661c29 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8469: 006cefb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8466: 0085a4ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8467: 006f5189 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8468: 00661c19 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8469: 006cefa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8470: 00ae8114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8471: 0029e775 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8472: 004ed0d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8473: 00a0ae44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8474: 00723855 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8474: 00723845 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8475: 00468d71 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8476: 00695f2d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8476: 00695f1d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8477: 00af71c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8478: 00a54e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8479: 0032d591 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8480: 00a52fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8481: 00b3f236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8482: 00b3ee36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8483: 006e5c5d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8483: 006e5c4d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8484: 00af7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8485: 006f1e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8485: 006f1e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8486: 00a49ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8487: 00b3e938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8488: 006608a9 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8488: 00660899 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8489: 00ae4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8490: 00ae6ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8491: 00b3e580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8492: 00a101cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8493: 00b3eecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8494: 00b3fa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8495: 004e8125 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8496: 00a530a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8497: 00b3e494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8498: 004f9639 404 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8499: 006c6d3d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8499: 006c6d2d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8500: 00b3e0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8501: 00722fed 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8501: 00722fdd 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8502: 00ae9fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8503: 00af7344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8504: 006cacb1 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8504: 006caca1 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8505: 00afa594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8506: 00af53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8507: 00b3e394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8508: 00746fe9 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8508: 00746fd9 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8509: 00af2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8510: 00b3d956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8511: 0034e765 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8512: 006d33c1 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8512: 006d33b1 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8513: 0044642d 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8514: 00b3da9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8515: 00b3edfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8516: 0091ccd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8517: 00af5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8518: 007126c9 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8519: 007399b1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8518: 007126b9 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8519: 007399a1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8520: 00af1640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8521: 00ae8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8522: 00ae92c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8523: 00470321 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8524: 006d4669 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8524: 006d4659 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8525: 004f04a1 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8526: 00af4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8527: 0061fc95 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8527: 0061fc85 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8528: 00a565c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ 8529: 0043a9f1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8530: 00af6e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8531: 00af4510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8532: 002d24c9 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8533: 00a4cb98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8534: 00367971 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8535: 004e9699 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8536: 0046fb85 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8537: 00ae5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8538: 006bdbd1 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8538: 006bdbc1 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8539: 00386e59 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8540: 00a4ca0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8541: 0029f8c1 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8542: 00b3f4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8543: 00a42068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8544: 002a66e5 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8545: 00a4cb14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8546: 006d4ebd 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8546: 006d4ead 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8547: 00b3d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8548: 00ae3350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8549: 0050d1e5 18 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8550: 00b3f076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8551: 00a42170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8552: 00aeacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8553: 00ae2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8554: 00b3e3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8555: 0085a124 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8555: 0085a114 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8556: 00b3f5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8557: 0048b9b1 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8558: 00ae9970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8559: 00af8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8560: 00b3f962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8561: 00af6394 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8562: 007057d1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8562: 007057c1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8563: 004da4f9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8564: 00659ccd 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8564: 00659cbd 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8565: 00ae9610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8566: 004c2c8d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8567: 004711d5 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8568: 0055e1dd 384 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8569: 005a2245 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8569: 005a2231 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8570: 00a4ca90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8571: 0055e35d 384 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8572: 00af777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8573: 00a420ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8574: 002fa9ad 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8575: 00b3da7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8576: 002997c9 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -8584,170 +8584,170 @@ │ │ │ │ 8580: 00a4df30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ 8581: 00268e09 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8582: 00aeef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8583: 00457b9d 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8584: 00b3d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8585: 002997b9 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8586: 004b0fb9 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8587: 005e4cd1 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8587: 005e4cc1 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8588: 00ae9330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8589: 00b3ea98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8590: 00b3e46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8591: 00aeb79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8592: 00636475 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8592: 00636465 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8593: 00b3eb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8594: 00487cdd 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8595: 002a3009 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8596: 00b3f1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8597: 00b3e5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8598: 00af1930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8599: 00ae1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8600: 00ae8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8601: 005e7ca9 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8601: 005e7c99 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8602: 004a7f31 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8603: 00a4deac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8604: 00b3ea94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8605: 00700f4d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8606: 006cafe1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8605: 00700f3d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8606: 006cafd1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8607: 00af4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8608: 00b3f568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8609: 004cadf9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8610: 00aedc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8611: 00b3d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8612: 00460ad1 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8613: 00ae2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8614: 00a0adc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8615: 00398d95 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8616: 00aeee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8617: 00b3e722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8618: 00b3d4a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8619: 0041f7fd 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8620: 00b3dfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8621: 0087b068 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8622: 005f5761 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8621: 0087b058 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8622: 005f5751 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8623: 00b3f8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8624: 00af5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8625: 0028316d 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8626: 005f9a55 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8626: 005f9a45 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8627: 00b3da84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8628: 00ae7d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8629: 00b3eb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8630: 00b3deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8631: 0043090d 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8632: 00b3da9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8633: 00460835 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8634: 00b3eb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8635: 00b3e7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 8636: 004d6dd1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8637: 00b3dbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8638: 006a3755 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8638: 006a3745 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8639: 00b3f1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8640: 0070c6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8640: 0070c6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8641: 00b3f5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8642: 00a0cdb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8643: 00a37118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8644: 0069422d 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8644: 0069421d 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8645: 00b3d456 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8646: 003906a5 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8647: 00a48d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8648: 00718da5 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8648: 00718d95 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8649: 0041e349 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8650: 002c8395 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8651: 00447371 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8652: 00aed810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8653: 00a48ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8654: 00b3d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8655: 0054d5bd 304 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8656: 00704f8d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8657: 00662195 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8658: 0062c155 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8656: 00704f7d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8657: 00662185 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8658: 0062c145 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8659: 00a48cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8660: 0041180d 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8661: 0054d385 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8662: 00ae4384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8663: 00b3da2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8664: 002fa9f1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8665: 00344b61 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8666: 00b3df7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8667: 00430015 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8668: 0043c27d 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8669: 00ae3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8670: 006a0781 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8671: 00614701 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8672: 0071cb55 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8670: 006a0771 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8671: 006146f1 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8672: 0071cb45 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8673: 00b3f852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8674: 00af17b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8675: 00b3d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8676: 00b3ef74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8677: 009cd958 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8678: 0070e521 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8678: 0070e511 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8679: 002737d1 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8680: 00a48c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8681: 00b3e622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8682: 00b3f5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8683: 0054d4a1 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ 8684: 004d6d11 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8685: 00ae3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8686: 006a8abd 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8686: 006a8aad 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8687: 002d14c1 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8688: 00298d71 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8689: 00ae47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8690: 0042e831 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 8691: 0044e999 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8692: 00b3dd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8693: 005ffa41 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8693: 005ffa31 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8694: 00af665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8695: 00ae81d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8696: 006c9315 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8696: 006c9305 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8697: 00ae7cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8698: 005db229 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8699: 006c7581 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8698: 005db219 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8699: 006c7571 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8700: 00af3d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8701: 00af5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8702: 00aee534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8703: 006d422d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8704: 00624b55 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8703: 006d421d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8704: 00624b45 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8705: 00494d1d 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8706: 00b34f28 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8707: 00b3ed50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8708: 006c034d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8709: 0063af51 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8708: 006c033d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8709: 0063af41 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8710: 00b3f986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8711: 00ae3300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8712: 00b3df64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8713: 00b3e0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8714: 002c2e39 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8715: 00b3f3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8716: 00ae3410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8717: 00295551 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8718: 006f9d59 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8719: 00641f41 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8718: 006f9d49 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8719: 00641f31 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8720: 00af6344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 8721: 00b3f468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8722: 00a089a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8723: 00afa6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8724: 00b3f1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8725: 002efdc9 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8726: 005b0c95 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8726: 005b0c85 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8727: 00b3f524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8728: 006b3d51 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8728: 006b3d41 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8729: 00b3ebba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8730: 004578a1 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8731: 006b2eb5 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8731: 006b2ea5 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8732: 00b3dc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8733: 00af1510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8734: 005f4f59 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8734: 005f4f49 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8735: 00b3df68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8736: 00b3f6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8737: 002a61a9 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8738: 00aed2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8739: 002ff635 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8740: 00aee484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8741: 00751649 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8742: 0074c6f5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8741: 00751639 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8742: 0074c6e5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8743: 002f0ddd 400 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8744: 00b3e632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 8745: 00476dc1 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8746: 00ae9da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8747: 00b3d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8748: 00ae8494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8749: 00b3fa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ @@ -8755,237 +8755,237 @@ │ │ │ │ 8751: 00ae656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8752: 00a08168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8753: 00b3e0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8754: 00af4024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8755: 00b3f01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8756: 00ae5bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8757: 009cd3b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8758: 00718e9d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8758: 00718e8d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8759: 00a00d6c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8760: 006d34bd 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8760: 006d34ad 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8761: 00b3d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8762: 00a00d8c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8763: 00322175 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8764: 00a00dcc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8765: 00390fd5 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 8766: 00b3e822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 8767: 006962f1 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8767: 006962e1 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8768: 00af90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8769: 00729ded 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8770: 006cbfb5 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8769: 00729ddd 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8770: 006cbfa5 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8771: 00ae17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8772: 00b3d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8773: 003309c1 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8774: 00af0520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8775: 0071de61 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8775: 0071de51 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8776: 004c58d5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8777: 00af5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8778: 002f056d 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8779: 00293c19 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8780: 006cd5d1 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8780: 006cd5c1 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8781: 00b3d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8782: 00af9318 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8783: 0061dad9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8783: 0061dac9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8784: 004bf4a5 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8785: 00b400fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8786: 0039229d 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8787: 0061f255 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8787: 0061f245 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8788: 00a35648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8789: 0074c65d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8789: 0074c64d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8790: 00aed598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8791: 006aaea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8791: 006aae99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8792: 00b3db82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8793: 0046cac5 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8794: 00aee6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 8795: 005f5879 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8795: 005f5869 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8796: 00af0830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8797: 00aeec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8798: 00391455 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8799: 006abc05 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8799: 006abbf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8800: 00333655 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8801: 00af24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8802: 00b3f57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8803: 00b3fa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8804: 0074c5b1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8805: 00744f69 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8804: 0074c5a1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8805: 00744f59 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8806: 00ae8634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8807: 00712ad9 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8807: 00712ac9 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8808: 00b3e748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8809: 00b3f762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8810: 00ae95b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8811: 00af832c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8812: 00aef1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8813: 00b3da98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8814: 004dc791 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8815: 00b3e858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8816: 00295601 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8817: 006d7861 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8818: 006c9405 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8817: 006d7851 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8818: 006c93f5 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8819: 004a7215 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8820: 0071ce65 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8820: 0071ce55 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8821: 002a200d 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8822: 0071dd89 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8823: 0061db1d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8822: 0071dd79 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8823: 0061db0d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8824: 00b3fb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8825: 00b3d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8826: 00b3e14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8827: 00b3deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8828: 00ae7ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8829: 00297ee1 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8830: 003003d5 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8831: 00b3ef1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8832: 002a5999 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8833: 00b3f1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8834: 006f300d 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8834: 006f2ffd 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8835: 002d3111 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8836: 00ae23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8837: 00b1c1e0 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8838: 00af1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8839: 00705ec1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8839: 00705eb1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8840: 0032d79d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8841: 00b3e182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8842: 00aeff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8843: 00af7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8844: 006cf5a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8845: 00697459 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8844: 006cf599 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8845: 00697449 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8846: 0043207d 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8847: 00a39c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8848: 00b3e958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8849: 004d325d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8850: 005c2a15 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8850: 005c2a05 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8851: 00a39adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8852: 0032cfb1 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8853: 0073c005 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8853: 0073bff5 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8854: 0042e635 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8855: 002c184d 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8856: 0033d3d9 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8857: 0073077d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8857: 0073076d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8858: 00a39be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8859: 006ed7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8860: 006a8895 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8859: 006ed7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8860: 006a8885 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8861: 00af3710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8862: 006b90ad 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8862: 006b909d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8863: 00af8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8864: 009d052c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8865: 004caa19 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8866: 00ae7038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8867: 00af7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8868: 00aefa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 8869: 00af5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8870: 004be1c1 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8871: 00aec3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8872: 00a39b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8873: 0068225d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8873: 0068224d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8874: 00ae7138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8875: 006a4079 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8875: 006a4069 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8876: 00b3d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8877: 00ae98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8878: 00367911 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8879: 00a0d154 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8880: 007044a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8880: 00704491 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8881: 00328c0d 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8882: 00b3f77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8883: 004b1689 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8884: 00b3e324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8885: 00ae2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8886: 002f66ed 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8887: 00b3daf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8888: 00530a85 64 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8889: 00b3eef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 8890: 00b3f4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8891: 00b3e8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 8892: 00aec04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8893: 0042edd1 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8894: 00718f8d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8895: 006e5f51 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8894: 00718f7d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8895: 006e5f41 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8896: 002a5b69 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8897: 00713315 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8897: 00713305 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8898: 00af7640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8899: 00aeb2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8900: 00613a05 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8900: 006139f5 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8901: 00b3e6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8902: 0036c0fd 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8903: 00af9438 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8904: 006ae861 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8904: 006ae851 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8905: 009d0c54 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8906: 00b3e5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8907: 00af9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8908: 00a51a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8909: 00af2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8910: 00a0b36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8911: 002d9269 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8912: 004efd25 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8913: 0063f751 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8913: 0063f741 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8914: 00a0ca1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8915: 00b3f314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8916: 006edb65 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8916: 006edb55 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8917: 004f0bd9 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8918: 00b3d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8919: 006fbdad 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8919: 006fbd9d 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8920: 004f5059 46 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8921: 00b3e942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8922: 00ae90c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8923: 002f97ed 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8924: 0087b9f4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8924: 0087b9e4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8925: 004c28b5 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8926: 00ae6f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8927: 002d48b5 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8928: 00b3f3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8929: 0075022d 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8930: 006f7c7d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8929: 0075021d 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8930: 006f7c6d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8931: 004663f5 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8932: 00b3daf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8933: 00aed468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8934: 00a0b57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8935: 008e4608 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8935: 008e45f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8936: 00aecdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8937: 005a6f75 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8937: 005a6f61 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8938: 00b400ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8939: 00aead3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8940: 00b3f94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8941: 00b3d44c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8942: 00b3dcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8943: 00af9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8944: 006ea1a9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8945: 005ceef9 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8944: 006ea199 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8945: 005ceee9 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8946: 00ae3570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8947: 00ae7df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8948: 0040372d 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8949: 006cd791 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8949: 006cd781 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8950: 00af5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8951: 0061ef7d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8951: 0061ef6d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8952: 00af4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8953: 00b3dc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8954: 0072e5d9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8954: 0072e5c9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8955: 00ae6778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8956: 006e6581 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8957: 006c2bf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8958: 006dda45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8956: 006e6571 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8957: 006c2be9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8958: 006dda35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8959: 00aebd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8960: 00ae5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8961: 00af5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8962: 00b3de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8963: 00aee474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8964: 0075160d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8964: 007515fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8965: 002956ad 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8966: 00b3f2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 8967: 004ec2a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8968: 00754935 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8968: 00754925 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8969: 00b3e18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8970: 00aef4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8971: 006284bd 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8971: 006284ad 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8972: 004c5b6d 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8973: 00b3f282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8974: 00b3ea96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 8975: 00477069 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8976: 006139e5 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8976: 006139d5 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8977: 00b3d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8978: 00b3d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8979: 004d5ec9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8980: 006d7fe1 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8980: 006d7fd1 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8981: 00af0650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8982: 00af2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8983: 00b3e012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8984: 00ae2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8985: 00b3f772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8986: 00b3e7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8987: 00b3e450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8995,118 +8995,118 @@ │ │ │ │ 8991: 00af1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8992: 00b3df2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8993: 0046d721 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8994: 00af18f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8995: 00b3f872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8996: 002a838d 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8997: 00af69f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8998: 0061e5e9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8998: 0061e5d9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8999: 00b3d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9000: 00af0420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9001: 006066f5 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9001: 006066e5 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9002: 00ae9bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9003: 004d656d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9004: 00ae24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9005: 00b3f714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9006: 00b3db5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9007: 00b3f578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9008: 00af4360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9009: 003c70fd 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9010: 006593e1 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9011: 006160d5 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9012: 006d4ba5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9010: 006593d1 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9011: 006160c5 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9012: 006d4b95 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9013: 004c1161 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 9014: 006cdc41 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9014: 006cdc31 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9015: 00b3d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9016: 00709485 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9017: 00746ab1 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9016: 00709475 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9017: 00746aa1 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9018: 00492151 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 9019: 006d9e09 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9020: 00704915 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9019: 006d9df9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9020: 00704905 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9021: 00af4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9022: 007397c5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9022: 007397b5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9023: 00af9408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9024: 00b4012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9025: 00b3e29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9026: 00b3e414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9027: 00702b11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9027: 00702b01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9028: 00b3dd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9029: 005d178d 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9029: 005d177d 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 9030: 00b3f242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9031: 008dcd20 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 9031: 008dcd10 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ 9032: 004d61f1 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9033: 00af34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9034: 00b3e54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9035: 0032f21d 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 9036: 00af970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9037: 00491e2d 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9038: 002a2d41 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9039: 004917dd 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9040: 00ae6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9041: 00ae2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9042: 008e4610 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9042: 008e4600 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9043: 00aed860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9044: 00ae9320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9045: 00af7394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9046: 00b3f960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9047: 00af4480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9048: 00b3f2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9049: 00b3e51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9050: 00b3e032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9051: 00ae85e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9052: 0046b46d 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9053: 00af0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9054: 00442fb9 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9055: 005fe40d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9055: 005fe3fd 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9056: 00ae4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9057: 0070312d 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 9057: 0070311d 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 9058: 00b3dc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9059: 00ae4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9060: 00aeaebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 9061: 0029b54d 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9062: 002c89b1 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9063: 00b3f0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9064: 004d5bf9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9065: 009cf560 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9066: 00b3f9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9067: 0061d385 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9067: 0061d375 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9068: 00ae9b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9069: 00b3dc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9070: 006e2461 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9071: 006ff5a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9070: 006e2451 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9071: 006ff599 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9072: 002a72b5 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9073: 006b8f7d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9073: 006b8f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9074: 002a1f55 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9075: 006d42a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9076: 006f8645 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9077: 0070de0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9075: 006d4295 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9076: 006f8635 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9077: 0070ddfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9078: 00a43cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 9079: 00a43b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 9080: 00af7f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9081: 00ae6f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9082: 002f0891 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9083: 00af54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9084: 0074dc8d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9084: 0074dc7d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9085: 002bd805 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 9086: 00a43c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 9087: 00af0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9088: 0038878d 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9089: 002b517d 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9090: 0070815d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9090: 0070814d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9091: 002a35d5 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9092: 004c09e5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 9093: 00b3ed06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9094: 00737b91 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9094: 00737b81 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9095: 004debad 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9096: 0074cb09 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9096: 0074caf9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9097: 005408b1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ 9098: 00437879 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 9099: 00540989 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 9100: 0062bd41 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 9101: 00703075 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 9100: 0062bd31 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9101: 00703065 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 9102: 00b3f84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9103: 0052b721 500 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 9104: 00aefc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9105: 002903b9 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9106: 00a43bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 9107: 005408f9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 9108: 0052e555 608 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ @@ -9116,630 +9116,630 @@ │ │ │ │ 9112: 004d3cfd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9113: 00b3f856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9114: 004a74b5 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9115: 004effd1 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9116: 00b3eb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 9117: 00a0a268 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9118: 00af5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9119: 00630d95 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9119: 00630d85 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9120: 00ae5b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9121: 0062c1ed 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9121: 0062c1dd 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9122: 00b3f7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9123: 00b3f838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9124: 00ae2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9125: 00b3e0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9126: 00540941 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 9127: 00ae3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9128: 00af6fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 9129: 00708739 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9129: 00708729 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9130: 00b3f2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9131: 006dbf71 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9132: 006c655d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9131: 006dbf61 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9132: 006c654d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9133: 00af6104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9134: 00b3d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9135: 0038f915 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 9136: 0062bcfd 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9136: 0062bced 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9137: 00af2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9138: 00ae7298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9139: 00a09e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9140: 006c78dd 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9140: 006c78cd 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9141: 00ae8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 9142: 00ae8004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9143: 006ae525 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 9143: 006ae515 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 9144: 00ae7654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9145: 00b3daae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9146: 002f02c1 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9147: 00b3ec60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9148: 005fa0a5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9148: 005fa095 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9149: 004c42e9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9150: 00719021 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9151: 0071e7d5 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9150: 00719011 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9151: 0071e7c5 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9152: 00b3e8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9153: 0038a4b5 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9154: 004c5b21 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9155: 006f3821 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9155: 006f3811 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9156: 003928fd 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9157: 005a6d5d 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 9158: 008e45d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9159: 0073d8e9 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9157: 005a6d49 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 9158: 008e45c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9159: 0073d8d9 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 9160: 00ae36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9161: 00284699 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 9162: 00b3ded0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9163: 00b3dfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9164: 00ae28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9165: 00293a91 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9166: 002943a1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9167: 009cfb78 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9168: 005b0d15 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9168: 005b0d05 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9169: 00b3eb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9170: 006df0f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9171: 006feee1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9170: 006df0e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9171: 006feed1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9172: 00b3f3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9173: 00af8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9174: 00aeeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9175: 00a048bc 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9176: 00ae6898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9177: 0041e161 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9178: 0042e2d1 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9179: 006da431 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9179: 006da421 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9180: 00b3deec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9181: 00606e65 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9181: 00606e55 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9182: 00b3dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9183: 004eb341 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9184: 00711c35 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9184: 00711c25 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9185: 004dec29 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9186: 007049d1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9186: 007049c1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9187: 0091c8f0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9188: 002d23e9 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 9189: 004ebc2d 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9190: 0071ded5 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9190: 0071dec5 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9191: 0047a44d 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9192: 00aeed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9193: 0072f839 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9193: 0072f829 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9194: 00b3e33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9195: 00af2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9196: 0038343d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9197: 00b3e65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9198: 00b3e302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9199: 00b3f00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9200: 004630c5 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9201: 002d339d 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9202: 003ee921 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9203: 004d69ed 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9204: 00ae4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9205: 00707499 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9205: 00707489 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9206: 002989f5 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9207: 00498ae1 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9208: 005db9e9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9208: 005db9d9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9209: 00b3e15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9210: 00b3db58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9211: 00af09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9212: 00b3f5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9213: 00631f85 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9213: 00631f75 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9214: 00a0a1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9215: 00ae4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9216: 00afa048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9217: 005da7e9 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9217: 005da7d9 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9218: 00aead7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9219: 005f98f1 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9219: 005f98e1 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9220: 0041fbbd 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9221: 002d658d 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9222: 00aef334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9223: 00b3d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9224: 00a51b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9225: 00ae7008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9226: 00b3d4a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9227: 00af23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9228: 0041db21 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9229: 00a57e74 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9230: 00b3dd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9231: 006fac41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9231: 006fac31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9232: 002fc585 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9233: 00aee394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9234: 00af7218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9235: 00af9d54 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9236: 005dc299 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9237: 006eff5d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9236: 005dc289 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9237: 006eff4d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9238: 002d065d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9239: 00a09dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9240: 00ae63dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9241: 00b3f0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9242: 004c42e1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9243: 00542d21 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ 9244: 0038d505 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9245: 00542df9 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9246: 00711a15 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9246: 00711a05 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9247: 00af2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9248: 009cd360 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9249: 0043aea5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9250: 00b3e7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9251: 00542d69 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9252: 00af55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9253: 00b3e77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9254: 002d16b1 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9255: 006e7ddd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9256: 005da755 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9257: 005e5d69 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9255: 006e7dcd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9256: 005da745 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9257: 005e5d59 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9258: 009cf640 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9259: 007122ed 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9260: 006ea8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9261: 00722d4d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9259: 007122dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9260: 006ea8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9261: 00722d3d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9262: 00b3f6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9263: 004d7cd9 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9264: 00b3f682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9265: 00b3f0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9266: 006f5975 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9266: 006f5965 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9267: 002a2d01 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9268: 0066a939 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9268: 0066a929 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9269: 00b3e34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ - 9270: 006319a9 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9270: 00631999 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9271: 00283259 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9272: 002a5819 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9273: 00391e89 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9274: 00b3ebcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9275: 00b3f664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9276: 00388dbd 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9277: 00af0130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9278: 006efc85 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9278: 006efc75 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9279: 00b3da80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9280: 004d60bd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9281: 006b7fd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9282: 00699191 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9281: 006b7fc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9282: 00699181 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9283: 00542db1 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9284: 00af9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9285: 006e2515 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9285: 006e2505 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9286: 00443b05 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9287: 002f28f9 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9288: 00b3e778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9289: 00af0480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9290: 00752e55 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9290: 00752e45 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9291: 004de92d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9292: 00b3f4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9293: 00ae663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9294: 00aef724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9295: 00ae3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9296: 00b3e08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9297: 00af4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9298: 00b3e7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9299: 00aebe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9300: 005e0919 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9300: 005e0909 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9301: 00417c5d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9302: 00322b05 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9303: 002a1311 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9304: 00b3e2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9305: 00b3e698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9306: 00383579 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9307: 00b3f16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9308: 00aeb0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9309: 00b3d9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9310: 00b3dd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9311: 0073c2dd 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9311: 0073c2cd 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9312: 00b3d418 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9313: 003338a1 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9314: 00ae98f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9315: 005cefed 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9315: 005cefdd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9316: 00a365c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9317: 004f9b9d 40 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9318: 00321e51 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9319: 005c2929 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9319: 005c2919 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9320: 00b3ed98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9321: 00b3eed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9322: 00af0430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9323: 0041b559 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9324: 006e50c9 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9325: 006fed85 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9324: 006e50b9 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9325: 006fed75 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9326: 009be8d0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9327: 006d7d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9328: 006cf429 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9327: 006d7d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9328: 006cf419 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9329: 004d6b71 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9330: 00b3d976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9331: 005ccf75 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9332: 006946c5 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9331: 005ccf65 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9332: 006946b5 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9333: 00b3daf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9334: 00b3db2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9335: 00a4c250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9336: 00a56f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9337: 00b3d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9338: 00af6ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9339: 0047a84d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9340: 00af2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9341: 005f885d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9342: 0072e699 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9341: 005f884d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9342: 0072e689 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9343: 00a56d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9344: 00af3f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9345: 00739bf9 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9345: 00739be9 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9346: 00a4c1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9347: 006f234d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9347: 006f233d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9348: 00ae7c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9349: 007409f9 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9350: 005aa9e9 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9349: 007409e9 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9350: 005aa9d5 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9351: 00aebb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9352: 00af9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9353: 004deca9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9354: 00b3eace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9355: 005e2671 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9355: 005e2661 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9356: 00552885 488 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9357: 0047e48d 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9358: 006cd1fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9359: 006595f5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9358: 006cd1ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9359: 006595e5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9360: 0052b149 496 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9361: 00552469 524 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9362: 00b3e4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9363: 002a1819 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9364: 00a571a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ - 9365: 0074ff15 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9365: 0074ff05 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9366: 00b3e614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9367: 00b3f4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9368: 00b1c030 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9369: 00af55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 9370: 006d0e71 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9370: 006d0e61 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9371: 00ae9ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9372: 00aed4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9373: 004d9d11 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9374: 006c4e75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9374: 006c4e65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9375: 00b3eb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9376: 00682085 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9376: 00682075 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9377: 00ae623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9378: 00a4c148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9379: 00ae636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9380: 006bf699 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9380: 006bf689 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9381: 004a8d91 312 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9382: 002a5829 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9383: 0087b04c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9383: 0087b03c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9384: 00298f55 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9385: 0074daed 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9385: 0074dadd 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9386: 0037f355 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9387: 0070e191 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9388: 0074dee9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9387: 0070e181 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9388: 0074ded9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9389: 00336c6d 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9390: 005e3ae9 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9390: 005e3ad9 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9391: 003903b9 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9392: 006b5e35 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9392: 006b5e25 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9393: 00b3d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9394: 002bd259 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9395: 0063b241 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9395: 0063b231 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9396: 00552675 528 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9397: 006d798d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9397: 006d797d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9398: 00a0a160 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9399: 0032c3a1 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9400: 00336b4d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9401: 006a7bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9401: 006a7bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9402: 00437245 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9403: 00ae5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9404: 009d03b8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9405: 005e78d1 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9405: 005e78c1 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9406: 00b3ee6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9407: 002db35d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9408: 00aef3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9409: 00709f5d 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9409: 00709f4d 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9410: 003666dd 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9411: 00ae39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9412: 00b3f1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9413: 00a09d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9414: 003cdee1 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9415: 00ae2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9416: 0063bd49 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9417: 0061f3f1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9416: 0063bd39 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9417: 0061f3e1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9418: 00ae25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9419: 00b3d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9420: 004e5d19 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9421: 0040c881 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9422: 00aeb62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9423: 00af5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9424: 005ed93d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9424: 005ed92d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9425: 00493391 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9426: 00b3e7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9427: 004a67dd 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9428: 00af9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9429: 00b3fa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9430: 006f54d5 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9431: 006b788d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9432: 007180dd 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9433: 006d431d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9430: 006f54c5 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9431: 006b787d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9432: 007180cd 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9433: 006d430d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9434: 00aea150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9435: 00ae7be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9436: 006326d9 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9436: 006326c9 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9437: 0050a679 88 FUNC GLOBAL DEFAULT 12 common_semi_arg │ │ │ │ - 9438: 00693709 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9439: 006a0529 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9438: 006936f9 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9439: 006a0519 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9440: 00b3e978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9441: 00af39b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9442: 00af8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9443: 00a4fc94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9444: 006eefc5 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9444: 006eefb5 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9445: 00b4008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9446: 00a4fb08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9447: 00746461 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9447: 00746451 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9448: 00b3e69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9449: 00a4fc10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9450: 00b3dc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9451: 004a6239 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9452: 00b3dc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9453: 0072e601 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9454: 00755afd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9453: 0072e5f1 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9454: 00755aed 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9455: 00529de1 502 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9456: 00720075 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9456: 00720065 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9457: 004a07c5 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9458: 007411e9 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9458: 007411d9 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9459: 004f29f5 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9460: 0070e5a5 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9460: 0070e595 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9461: 00ae3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9462: 00b3f0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9463: 00ae6858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9464: 002fc1ad 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9465: 00b3ed52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9466: 00b3d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9467: 00743d45 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9467: 00743d35 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9468: 004a7935 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9469: 00b3e2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9470: 00b3e456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9471: 00b3f488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9472: 00af89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9473: 004ee0cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ 9474: 004f8e49 54 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9475: 006d10fd 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9476: 00614e31 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9475: 006d10ed 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9476: 00614e21 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9477: 003836b5 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9478: 00a4fb8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9479: 004906e1 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9480: 006d6f6d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9481: 0070da4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9480: 006d6f5d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9481: 0070da3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9482: 00af9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9483: 009d0458 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9484: 00ae3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9485: 00afa494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9486: 00ae9c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9487: 00b3fb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9488: 0050f4a5 34 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9489: 00b3f736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9490: 00ae9e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9491: 006e25c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9491: 006e25b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9492: 00b3f160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9493: 005e7345 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9493: 005e7335 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9494: 004c0e49 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9495: 005445fd 308 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9496: 00b40094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9497: 00b3f6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9498: 006b0fcd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9498: 006b0fbd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9499: 00b3f602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9500: 004c10d1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9501: 005443c1 286 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9502: 00b3ebd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9503: 00a0d04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9504: 00b1b830 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9505: 0073b6a5 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9505: 0073b695 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9506: 003c7101 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9507: 00b3ea9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9508: 00449ce1 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9509: 004daf7d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9510: 00a36d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9511: 006d4269 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9512: 006d4c65 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9511: 006d4259 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9512: 006d4c55 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9513: 00b3e0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9514: 008e45c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9514: 008e45b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9515: 00441709 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 9516: 00b3e4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9517: 00b3eee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9518: 002a2bbd 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9519: 009d6d90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9520: 005444e1 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9521: 00419ac9 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9522: 00aef8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9523: 00b3ee54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9524: 0036c825 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9525: 0074f305 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9525: 0074f2f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9526: 00aebebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9527: 00b3de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9528: 00493a3d 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9529: 009d0104 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9530: 004f7edd 36 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9531: 00aeb0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9532: 004d9d1d 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9533: 00b3fa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 9534: 0050a66d 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9535: 00b3fb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9536: 004ab76d 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9537: 006b1ce1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9537: 006b1cd1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9538: 004c0da1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9539: 00b3faee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9540: 00859e8c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9540: 00859e7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9541: 00aed6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9542: 00a0fd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9543: 00742571 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 9544: 005fb931 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 9543: 00742561 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9544: 005fb921 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 9545: 00ae2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9546: 0044f735 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9547: 00ae7594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9548: 005e68bd 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9549: 0061fc9d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9548: 005e68ad 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9549: 0061fc8d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9550: 00af5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9551: 00ae6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9552: 00b3ee0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9553: 005e4e1d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9553: 005e4e0d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9554: 00b40144 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9555: 00498b8d 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9556: 006bf22d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9556: 006bf21d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9557: 00293dad 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9558: 00b3f56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9559: 006b6c15 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9559: 006b6c05 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9560: 00af6ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9561: 006c1a59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9561: 006c1a49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9562: 00b3dd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9563: 00ae8764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9564: 006bba69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9565: 0062ba11 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9564: 006bba59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9565: 0062ba01 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9566: 004f23d5 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9567: 00af6a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9568: 00ae3840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9569: 00b3ed4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9570: 0074c549 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9570: 0074c539 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9571: 00af5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9572: 00b3e5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9573: 00b3fb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9574: 006a4bb5 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9574: 006a4ba5 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9575: 0055a231 386 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9576: 00b3d9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9577: 006be6a9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9577: 006be699 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9578: 004ee005 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9579: 00b4011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9580: 00b3e588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9581: 006dc219 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9581: 006dc209 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9582: 00b3dc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9583: 005deee9 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9583: 005deed9 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9584: 004da5ed 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9585: 00aeb75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9586: 00b3eed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9587: 004d6139 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9588: 002a3155 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9589: 00ae84d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9590: 0074fc4d 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9590: 0074fc3d 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9591: 0038b341 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9592: 00b3e838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9593: 00ae76b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9594: 00ae3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9595: 0072888d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9595: 0072887d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9596: 00b400bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9597: 005cf2e1 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9598: 006aa4ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9597: 005cf2d1 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9598: 006aa4dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9599: 00b3e59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9600: 00af4590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9601: 00535c39 314 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9602: 004a2fbd 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9603: 00b3eeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9604: 00aef864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9605: 00af3128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9606: 00535f99 328 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9607: 004a406d 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9608: 00af2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9609: 00b3f37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9610: 00ae28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9611: 0074e319 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9611: 0074e309 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9612: 00b3db60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9613: 005a5881 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9613: 005a586d 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9614: 00b3d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9615: 00535d75 270 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9616: 00b3e0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9617: 00b3e432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9618: 005f09a5 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9618: 005f0995 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9619: 00b3ed04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9620: 00ae3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9621: 00b3d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9622: 00b3e0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9623: 005a58c9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9623: 005a58b5 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9624: 00363c25 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 9625: 00b3e428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9626: 00710ef9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9626: 00710ee9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9627: 004c553d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9628: 0038d489 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9629: 00a39428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9630: 00a3929c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9631: 0044d97d 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9632: 00a368d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9633: 00b3d45b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9634: 00b3e114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9635: 004c1635 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9636: 00ae8194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9637: 006a3635 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9637: 006a3625 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9638: 00a393a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9639: 005a5bcd 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9639: 005a5bb9 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9640: 00af7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9641: 00535e85 274 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ 9642: 00474ecd 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9643: 002d358d 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9644: 005dd465 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9645: 005e7991 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9646: 005a5a7d 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9644: 005dd455 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9645: 005e7981 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9646: 005a5a69 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9647: 00347d39 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9648: 00ae4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9649: 005a5911 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9649: 005a58fd 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9650: 00b3ddee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9651: 00ae6f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9652: 0048d8b9 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9653: 00b3db94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9654: 006bed05 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9654: 006becf5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9655: 00a3b840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9656: 0087b9ec 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9656: 0087b9dc 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9657: 0029f611 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9658: 00a39320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9659: 00ae5b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9660: 00a3b948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9661: 00b3dadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9662: 00448409 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9663: 006b16e5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9663: 006b16d5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9664: 00af4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9665: 00b3eae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9666: 004c54d1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9667: 00aee7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9668: 00a0fca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9669: 004da665 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9670: 00732411 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9670: 00732401 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9671: 00ae67a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9672: 00aeacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9673: 00af0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9674: 00af9d60 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9675: 00ae8864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9676: 00b3e4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9677: 00a3b8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9678: 00b40134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9679: 00ae4544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9680: 00af6f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9681: 006ad571 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9681: 006ad561 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9682: 0038de59 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9683: 00ae38a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9684: 00b3dd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9685: 00ae6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9686: 00aefa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9687: 004a2f31 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9688: 00ae63ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9689: 00b3df4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9690: 005db9c9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9690: 005db9b9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9691: 004ef391 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9692: 00712995 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9692: 00712985 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9693: 004def39 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9694: 00292cf1 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9695: 0053fe01 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9696: 00a36cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9697: 0071ed61 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9697: 0071ed51 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9698: 00ae9880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9699: 0028de71 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9700: 00ae4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9701: 00af7258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9702: 006b9ba5 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9702: 006b9b95 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9703: 00ae5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9704: 00559f29 386 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9705: 007453d5 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9705: 007453c5 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9706: 00b3f96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9707: 0053fe49 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9708: 00336c35 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9709: 00af5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9710: 00346471 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9711: 00549039 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9712: 00531cdd 238 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9713: 00af2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9714: 00b3dd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9715: 00531f9d 256 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9716: 0029a419 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9717: 00548de9 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9718: 00634999 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9718: 00634989 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9719: 00af1690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9720: 0074cacd 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9720: 0074cabd 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9721: 00531dcd 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9722: 00b3e998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9723: 00b3f95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9724: 00457d1d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9725: 002b41d5 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9726: 00b3e2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9727: 0053fe91 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_w │ │ │ │ 9728: 00366775 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9729: 00b3f7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9730: 00aec948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9731: 00b3ecd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9732: 002fb0fd 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9733: 00493a85 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9734: 006e4db1 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9734: 006e4da1 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9735: 00548f11 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9736: 00531eb5 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9737: 00a55e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9738: 00ae7f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9739: 00b3dfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9740: 00b3eb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9741: 00aed3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ @@ -9756,19 +9756,19 @@ │ │ │ │ 9752: 00ae7524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9753: 00b3e406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9754: 00b4010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9755: 00b3d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9756: 00af1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9757: 003cf49d 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9758: 00af5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9759: 0065f4e9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9760: 00618ae5 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9761: 007410b5 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9759: 0065f4d9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9760: 00618ad5 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9761: 007410a5 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9762: 004b8885 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9763: 006bd441 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9763: 006bd431 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9764: 00b3e566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9765: 0028dc81 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9766: 00af2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9767: 002c0a9d 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9768: 0042e6f5 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9769: 004eff39 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9770: 00b3f17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9777,40 +9777,40 @@ │ │ │ │ 9773: 00b3f0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9774: 00af79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9775: 009d025c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9776: 00ae91c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9777: 00b3d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9778: 00af9994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9779: 004421cd 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9780: 005f552d 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9781: 005db9fd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9780: 005f551d 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9781: 005db9ed 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9782: 00af6a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9783: 0042fc6d 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9784: 00292da9 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9785: 006f50ed 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9786: 005f97d9 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9785: 006f50dd 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9786: 005f97c9 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9787: 00b3f64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9788: 00a091e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9789: 007042c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9789: 007042b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9790: 00b3e194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9791: 00b3fad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9792: 00665a8d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9793: 006b4a7d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9792: 00665a7d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9793: 006b4a6d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9794: 004be5d9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9795: 0050f60d 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9796: 002e6d5d 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9797: 00af936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9798: 00b3df6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9799: 00704645 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9799: 00704635 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9800: 00b3fa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9801: 007001d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9801: 007001c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9802: 00aed5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9803: 0071dae1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9803: 0071dad1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9804: 00b3d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9805: 0070f681 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9805: 0070f671 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9806: 00aeac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9807: 002b2c21 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9808: 00b3d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9809: 00b3d97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9810: 00b3d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9811: 00a08e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9812: 00b3e8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9820,115 +9820,115 @@ │ │ │ │ 9816: 009d0ae0 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9817: 00b3ddc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9818: 00af5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9819: 00a38a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9820: 004da6e1 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9821: 00b3f320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9822: 00b3f034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9823: 0074d515 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9823: 0074d505 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9824: 00b3f374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9825: 00a38b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9826: 0053eae1 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ 9827: 004e5fbd 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9828: 00aeb83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9829: 0070ff75 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9830: 0074f76d 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9829: 0070ff65 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9830: 0074f75d 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9831: 0053ebb9 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9832: 00b3d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9833: 00b3f14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9834: 004a4e0d 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9835: 00633729 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9835: 00633719 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9836: 00af50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9837: 004ef121 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9838: 00643021 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9838: 00643011 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9839: 00b3f0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9840: 0053eb29 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9841: 00432005 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9842: 002d4311 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9843: 00b3f1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9844: 00545ae1 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9845: 00ae4214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9846: 00b3ec26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9847: 005c41f9 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9847: 005c41e9 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9848: 00ae2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9849: 00ae9820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 9850: 005dba45 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 9850: 005dba35 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 9851: 004dd8b1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9852: 009cd324 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9853: 003fb1c5 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9854: 00a38ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9855: 006f5561 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9856: 006de09d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9855: 006f5551 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9856: 006de08d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9857: 00ae5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9858: 005e301d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9858: 005e300d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9859: 00ae3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9860: 00aea0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9861: 0053ed21 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9862: 0053eb71 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9863: 00af5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9864: 0053edf9 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9865: 005e40c5 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9866: 005d1ca5 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9865: 005e40b5 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9866: 005d1c95 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9867: 00ae5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9868: 00a3a4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ 9869: 004be701 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9870: 005e4029 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9870: 005e4019 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9871: 0053ed69 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9872: 00b3e154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9873: 00a47b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9874: 00a3a31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9875: 00b3d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9876: 00b3dfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9877: 004604e9 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9878: 00a3a424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9879: 002b831d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9880: 00ae9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9881: 00af03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9882: 00708211 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9882: 00708201 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9883: 0091350c 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9884: 006f02cd 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9884: 006f02bd 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9885: 00b3ec5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9886: 00b3d49c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ 9887: 00b3ed20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9888: 0074c825 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9888: 0074c815 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9889: 004ed0e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9890: 0060fc71 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9890: 0060fc61 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9891: 00af5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9892: 007392e9 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9892: 007392d9 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9893: 0053edb1 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9894: 00a47aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9895: 00af1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9896: 0070d29d 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9897: 006ac439 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9898: 00713f01 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9896: 0070d28d 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9897: 006ac429 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9898: 00713ef1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9899: 00af649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9900: 00a3a3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9901: 00af8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9902: 00449a45 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9903: 00741695 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9903: 00741685 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9904: 00b3e134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9905: 00b3ec62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9906: 00b3dd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9907: 00701061 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9907: 00701051 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9908: 003d081d 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9909: 00b3f69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9910: 0029a0f5 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9911: 00399ea5 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9912: 006af3e5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9913: 006ef7cd 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9914: 00745271 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9912: 006af3d5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9913: 006ef7bd 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9914: 00745261 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9915: 00b3e4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9916: 004a97b5 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 9917: 00b3d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9918: 007241a5 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9918: 00724195 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9919: 00ae1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9920: 00b3f6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9921: 00af6ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9922: 00434399 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9923: 00636ea5 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9923: 00636e95 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9924: 00b3db98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9925: 00af20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9926: 00ae98d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9927: 00ae33a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9928: 00b3e360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9929: 004d3bf5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9930: 00b3dbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9938,92 +9938,92 @@ │ │ │ │ 9934: 00292e5d 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9935: 00b3d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9936: 00ae9bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9937: 004f3cd1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 9938: 009cd018 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9939: 00ae7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9940: 00b40072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9941: 006ec9ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9941: 006ec9dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 9942: 00aee674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 9943: 00476925 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9944: 00839190 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9944: 00839180 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9945: 00ae54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9946: 006ddc51 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9946: 006ddc41 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9947: 004c1885 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9948: 00470209 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9949: 00b3dc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9950: 002a2309 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9951: 004d4165 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9952: 00b3e40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9953: 0038f7a1 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9954: 0074607d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9954: 0074606d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9955: 00ae2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9956: 004db211 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9957: 00b3eca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9958: 00b3d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9959: 006e35d9 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9960: 006d40c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9959: 006e35c9 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9960: 006d40b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9961: 00b3dba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9962: 0087b084 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9962: 0087b074 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9963: 00b3e0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9964: 0036ace1 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9965: 00af27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9966: 00a0d0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9967: 00af0070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9968: 00b3ddc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9969: 00af21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9970: 0044ef51 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9971: 00b3dfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9972: 00b3d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9973: 0040cb41 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9974: 007467e1 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9974: 007467d1 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9975: 0032fa69 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 9976: 006ab269 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9976: 006ab259 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9977: 00b3f64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9978: 00b3f108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9979: 00b3e004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9980: 0029e6ed 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9981: 00b3e86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9982: 004a6271 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9983: 00b3f868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9984: 005ce091 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9984: 005ce081 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9985: 00b3fa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9986: 00aead6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9987: 0070e0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9988: 00704555 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9987: 0070e091 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9988: 00704545 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9989: 003995f1 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9990: 002fc701 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9991: 00542c01 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9992: 00b3d93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9993: 004f288d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9994: 00606939 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9994: 00606929 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9995: 0041b249 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9996: 00542cd9 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9997: 00b3e43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9998: 00b3f814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9999: 004f3c09 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10000: 005cda5d 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10000: 005cda4d 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10001: 00af31b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10002: 00ae24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 10003: 006fff01 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10003: 006ffef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10004: 00af1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 10005: 00542c49 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ 10006: 004c1d49 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10007: 00af05b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 10008: 00707b49 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10008: 00707b39 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10009: 00b3eaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10010: 0073ca55 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10010: 0073ca45 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10011: 00afa704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10012: 00b3ec6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10013: 006cda35 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10013: 006cda25 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10014: 00b3e62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10015: 00b3eb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10016: 0066a86d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10017: 007549e9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10018: 007114d1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10016: 0066a85d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10017: 007549d9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10018: 007114c1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10019: 00296441 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10020: 002c8769 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10021: 00b3dad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10022: 00a594d0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10023: 00b3f3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 10024: 004ebead 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10025: 00b3d46e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ @@ -10031,53 +10031,53 @@ │ │ │ │ 10027: 00af5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10028: 00b3dc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10029: 00443109 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 10030: 00a568dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 10031: 00542c91 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 10032: 00b3e7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 10033: 0055e571 88 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 10034: 005ce469 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10034: 005ce459 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 10035: 00b3e6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10036: 00b3db72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10037: 00aef7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10038: 00b3ea4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10039: 004d971d 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10040: 002cefd9 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10041: 00b3e7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10042: 003fb5bd 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10043: 006a4135 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10043: 006a4125 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10044: 004883b9 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10045: 0072f7f1 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10045: 0072f7e1 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10046: 002a0e81 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10047: 00af9238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10048: 00659255 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10048: 00659245 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10049: 00b3d450 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10050: 00af2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10051: 00ae659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10052: 0073b9cd 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10052: 0073b9bd 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10053: 00b3dd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10054: 00920514 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10055: 00a3ad6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 10056: 00b3f0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10057: 0074fe3d 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 10058: 00682795 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10057: 0074fe2d 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10058: 00682785 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10059: 003fb6a1 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 10060: 00a3ae74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 10061: 006fcd6d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10061: 006fcd5d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10062: 0044f699 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10063: 00b3dfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10064: 00ae40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 10065: 003f4aa1 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10066: 00af2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10067: 006ecff5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10068: 0060dfa1 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10067: 006ecfe5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10068: 0060df91 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10069: 00af62e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 10070: 0038af15 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10071: 00aed438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10072: 00705f85 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10072: 00705f75 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10073: 00528c3d 1472 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ 10074: 003fb629 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 10075: 00ae4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10076: 00a07694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10077: 004a45d1 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10078: 004ddde1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10079: 004e1761 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ @@ -10088,223 +10088,223 @@ │ │ │ │ 10084: 0046cb31 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10085: 003b1815 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10086: 0043b9ad 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 10087: 00a47600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 10088: 0045d391 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10089: 004bf7a1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10090: 00b3f684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10091: 0063627d 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10091: 0063626d 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10092: 00b3da00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10093: 00b3ef6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10094: 00af1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10095: 00b3f1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10096: 00724161 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10096: 00724151 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10097: 002d5e81 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10098: 00b3e9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10099: 00b3ec4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10100: 003f02c5 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10101: 00b3d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10102: 00b3d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10103: 0074c5ad 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10103: 0074c59d 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10104: 0026a7dd 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10105: 0043b9bd 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 10106: 00a4757c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 10107: 002b2c45 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10108: 005cf8f1 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10109: 0070cdd9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10108: 005cf8e1 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10109: 0070cdc9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10110: 00367b6d 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10111: 00b3d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10112: 004d3c5d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10113: 00af51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10114: 004a73c9 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10115: 00af94b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10116: 005c66c9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10116: 005c66b9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10117: 00ae2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10118: 00aeda74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10119: 00b3f96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 10120: 0072a149 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10121: 006313d1 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10120: 0072a139 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10121: 006313c1 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10122: 00afa304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10123: 00283db5 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10124: 0071da55 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10124: 0071da45 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10125: 0051b975 120 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 10126: 00af9d14 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10127: 00aed618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10128: 0051bb91 456 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 10129: 00aeae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 10130: 00b400e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10131: 00384631 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10132: 007097b1 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10132: 007097a1 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10133: 00283951 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10134: 009d6de0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10135: 00af28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10136: 00b3faf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10137: 00726bb5 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10137: 00726ba5 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10138: 0052d73d 84 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 10139: 0029edc1 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10140: 00a3d28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ 10141: 004c0e9d 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10142: 0038528d 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10143: 004d40a1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10144: 00a3d100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 10145: 0072d265 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10146: 006b525d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10145: 0072d255 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10146: 006b524d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10147: 00b40098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 10148: 0050f5c5 70 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 10149: 00a56750 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 10150: 00630da5 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10150: 00630d95 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10151: 00a3d208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 10152: 00415a61 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 10153: 00b2d930 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10154: 00af667c 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10155: 0073aa41 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10155: 0073aa31 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10156: 00aec0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10157: 00b3f8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10158: 00a58f7c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10159: 00b3fa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10160: 00aeb04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10161: 00af2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10162: 00393de1 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10163: 00412589 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10164: 00a07610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10165: 006b6241 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10165: 006b6231 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10166: 00a3d184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 10167: 0044d855 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10168: 00afa5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10169: 004ee561 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10170: 00b3d45f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10171: 0060d629 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10172: 006bd6c1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10171: 0060d619 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10172: 006bd6b1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10173: 00b3e3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10174: 00b3f7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10175: 00b3f418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10176: 004d0e71 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10177: 00614ab5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10177: 00614aa5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10178: 002e0675 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10179: 00b3dcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10180: 0072238d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10181: 0070e0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10180: 0072237d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10181: 0070e0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10182: 00b3ff90 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10183: 009cf740 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10184: 00735441 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10184: 00735431 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10185: 0028ac79 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10186: 00ae2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10187: 00705bc9 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10187: 00705bb9 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10188: 00a07484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10189: 0070fa21 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10189: 0070fa11 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10190: 00b3d49f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10191: 00541fa1 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ 10192: 004e60e1 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10193: 00733171 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10193: 00733161 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10194: 00542079 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10195: 005f62e5 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10195: 005f62d5 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10196: 00a00000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10197: 00b3db48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10198: 00af0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10199: 00b3f7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10200: 00541fe9 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10201: 005c4d29 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10202: 006adbe5 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10201: 005c4d19 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10202: 006adbd5 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10203: 002835c9 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10204: 006ea98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10204: 006ea97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10205: 00ae2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10206: 004eb985 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10207: 00739f99 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10207: 00739f89 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10208: 002a6515 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10209: 0052f56d 600 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10210: 0041a799 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 10211: 00aeeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10212: 006e6059 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10212: 006e6049 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10213: 00b3e726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10214: 005de54d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10214: 005de53d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10215: 00af8624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10216: 00aee254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10217: 00af41d4 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10218: 00b3fad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10219: 00ae7118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10220: 002a5695 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10221: 003906c1 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10222: 009d01f4 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10223: 005dee05 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10223: 005dedf5 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10224: 00b3e002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10225: 004a9405 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10226: 00542031 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10227: 00b3e0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10228: 00b3dcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10229: 00a4250c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ 10230: 00473459 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10231: 006fe15d 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10231: 006fe14d 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10232: 00b3ec80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10233: 0038a241 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10234: 00a34e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10235: 0052c10d 514 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10236: 00a42614 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10237: 00b3e802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10238: 00a366c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10239: 0063a239 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10240: 00711629 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10239: 0063a229 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10240: 00711619 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10241: 00ae3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10242: 00b3f886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10243: 00aef344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10244: 006cd899 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10244: 006cd889 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10245: 00ae63bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10246: 00a42cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ 10247: 00b3f0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10248: 004c2f25 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10249: 006b5e25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10250: 005c9d15 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10249: 006b5e15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10250: 005c9d05 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ 10251: 00a545cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10252: 00a42dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10253: 0060e849 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10253: 0060e839 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10254: 00b3f1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10255: 006af321 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10255: 006af311 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10256: 00b3eca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10257: 00451cd9 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10258: 00b3e41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10259: 00aeb7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10260: 00a54650 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10261: 00369bfd 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10262: 00a42590 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10263: 006f915d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10263: 006f914d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10264: 00b3f15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10265: 00af92f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10266: 00b3f10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10267: 003e6301 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10268: 006a55cd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10268: 006a55bd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10269: 004e05b1 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10270: 004d9951 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10271: 00b3e07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10272: 00a54548 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10273: 00367461 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10274: 00a42d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10275: 006dfacd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10275: 006dfabd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10276: 00af33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10277: 00b3d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10278: 0039a0a9 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10279: 00697c51 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10279: 00697c41 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10280: 00383809 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10281: 006ef315 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10281: 006ef305 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10282: 00a07400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10283: 00b3dd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10284: 00b3d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10285: 0063aabd 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10286: 007283a5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10285: 0063aaad 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10286: 00728395 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10287: 00b3e172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10288: 004e9e21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10289: 004dc709 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10290: 004c5571 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10291: 00725105 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10292: 006d5a41 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10291: 007250f5 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10292: 006d5a31 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10293: 00b3edbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10294: 0063ae49 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10294: 0063ae39 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10295: 004f2159 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10296: 008f2608 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10296: 008f25f8 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10297: 00b3edaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10298: 002e4abd 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10299: 007215cd 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10299: 007215bd 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10300: 00af7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10301: 00b3e0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10302: 003d9165 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10303: 00b3e966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10304: 00aefb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10305: 00ae9b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10306: 00367781 30 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10313,424 +10313,424 @@ │ │ │ │ 10309: 002d3581 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10310: 00b3ec20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10311: 00b3ef72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10312: 00a0758c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10313: 00ae6eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10314: 004859bd 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10315: 002a2759 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10316: 006cc781 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10317: 006d871d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10318: 005f98e9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10319: 006ae1fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10316: 006cc771 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10317: 006d870d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10318: 005f98d9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10319: 006ae1ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10320: 00aeec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10321: 005db795 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10321: 005db785 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10322: 0038b8ad 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10323: 00afa324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10324: 006d9e71 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10324: 006d9e61 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10325: 00ae95d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10326: 00b400c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10327: 0061be5d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10327: 0061be4d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10328: 00363bed 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10329: 00b3f68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10330: 00710731 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10330: 00710721 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10331: 00b3e290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10332: 00384815 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10333: 00b3e1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10334: 00ae3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10335: 00b3f32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10336: 0048ba11 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10337: 006a3741 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10337: 006a3731 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10338: 004eb71d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10339: 0044237d 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10340: 00b3e9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10341: 00ae90d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10342: 00a07d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10343: 00b3da12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10344: 0042e68d 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10345: 00aeb1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10346: 00aece68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10347: 00ae3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10348: 006d97d9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10348: 006d97c9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10349: 003cd2c1 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10350: 00ae9d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10351: 00b3d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10352: 00af20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10353: 00af4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10354: 00aef7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10355: 00af39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10356: 00713c11 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10356: 00713c01 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10357: 00aee7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10358: 00ae2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10359: 00b3d2cc 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10360: 00613739 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10360: 00613729 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10361: 00af8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10362: 00ae8654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10363: 00aec07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10364: 00a00e0c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10365: 00a00e2c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10366: 00a00e9c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10367: 00b3dde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10368: 00a521b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10369: 00b3d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10370: 004931c9 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10371: 00660911 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10372: 006ab3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10373: 006d166d 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10371: 00660901 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10372: 006ab3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10373: 006d165d 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10374: 00b3f4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10375: 00710849 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10376: 00615211 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10375: 00710839 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10376: 00615201 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10377: 00b3da9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10378: 00aeff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10379: 0043f685 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10380: 00b3fb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10381: 00451e55 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10382: 00b3e9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10383: 006f0021 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10383: 006f0011 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10384: 00b3ddb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10385: 00b3db2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10386: 00b3e752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10387: 00ae8ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10388: 00716e05 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10389: 006e65e9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10388: 00716df5 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10389: 006e65d9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10390: 00b3e776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10391: 00af6c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10392: 00268c35 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10393: 006c9c5d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10393: 006c9c4d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10394: 00aee5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10395: 004ea4e9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10396: 00671ad1 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10396: 00671ac1 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10397: 004be665 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10398: 002a32dd 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10399: 0038aed1 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10400: 00b3e81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10401: 00631be1 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10401: 00631bd1 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10402: 002a0d95 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10403: 00ae20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10404: 004eaf15 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10405: 0074cfcd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10405: 0074cfbd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10406: 00b3ef48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10407: 00b3d465 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10408: 002e9179 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10409: 002a1c6d 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10410: 00635cf5 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10410: 00635ce5 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10411: 00b3ed4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10412: 009cf548 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10413: 0053e541 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10414: 004d8175 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10415: 00b3e75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10416: 0053e619 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10417: 0051baa9 134 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10418: 00b3d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10419: 00aebe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10420: 00618bd1 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10420: 00618bc1 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10421: 00519b91 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10422: 00b3e4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10423: 00b3d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10424: 00aec9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10425: 00ae36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ 10426: 0053e589 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10427: 006ad195 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10427: 006ad185 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10428: 00ae7fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10429: 00af5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10430: 0051a365 40 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10431: 007478d5 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10431: 007478c5 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10432: 00aee934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10433: 00b3f5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10434: 00b3e20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10435: 00b1c048 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10436: 00b3d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10437: 00b1c024 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10438: 00a0737c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10439: 006fd301 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10439: 006fd2f1 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10440: 00b3df48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10441: 00a0dcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10442: 004c57f1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10443: 00b3fa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10444: 00711705 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10444: 007116f5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10445: 005196ed 34 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10446: 00b3d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10447: 00ae2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10448: 0053e5d1 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10449: 009d6f48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10450: 006d6ba5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10450: 006d6b95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10451: 00391ded 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10452: 00af5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10453: 00493c91 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10454: 00b3e3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10455: 004d45d9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10456: 0072f7ad 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10456: 0072f79d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10457: 004d3809 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10458: 00659241 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10458: 00659231 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10459: 004c03cd 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10460: 00751301 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10460: 007512f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10461: 00344d39 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10462: 004eae3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10463: 00b3e654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10464: 006be8a1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10464: 006be891 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10465: 002af2d1 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10466: 00719155 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10466: 00719145 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10467: 00ae53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10468: 002c17d5 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10469: 00432f4d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10470: 004d9ca9 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10471: 00b3ea04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10472: 0071d661 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10472: 0071d651 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10473: 004b8621 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10474: 00b3f5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10475: 00432f95 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10476: 00af9c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10477: 005a6621 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10478: 006d72c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10479: 008d2454 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10477: 005a660d 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10478: 006d72b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10479: 008d2444 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10480: 00af9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10481: 0060cb89 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10481: 0060cb79 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10482: 00b3f56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10483: 0060d04d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10483: 0060d03d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10484: 003f7539 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10485: 00a56bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10486: 00a0e3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10487: 00af7334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10488: 00b3f03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10489: 005cf9e9 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10489: 005cf9d9 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10490: 00b3efdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10491: 00b3d47d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10492: 00b3d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10493: 00b3ebf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10494: 00b3eb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10495: 006aafd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10495: 006aafc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10496: 00b40074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10497: 004de4cd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10498: 00aefbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10499: 006d59c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10500: 006bf3a5 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10501: 008e4600 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10499: 006d59b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10500: 006bf395 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10501: 008e45f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10502: 00b3f390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10503: 00ae3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10504: 006abd6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10504: 006abd5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10505: 00b3d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10506: 007009a9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10506: 00700999 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10507: 004bed01 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10508: 009b8f34 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10509: 004eb199 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10510: 00aebd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10511: 006d75cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10511: 006d75bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10512: 002fb741 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10513: 00620231 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10513: 00620221 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10514: 0034e8d9 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10515: 00a56e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10516: 005cd299 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10517: 00728d51 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10516: 005cd289 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10517: 00728d41 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10518: 00af5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10519: 00525731 88 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10520: 00aeb33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10521: 004d3fd9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10522: 00aeccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10523: 00ae8234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10524: 006fa8ed 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10524: 006fa8dd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 10525: 009d031c 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 10526: 006f53ed 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10527: 0070df75 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10528: 00725a99 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10526: 006f53dd 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10527: 0070df65 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10528: 00725a89 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10529: 00aefb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10530: 00ae7ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10531: 006cbb1d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10532: 006d92c9 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10533: 0063a439 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10531: 006cbb0d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10532: 006d92b9 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10533: 0063a429 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10534: 00b3e260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10535: 007183c9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10536: 006b1a75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10535: 007183b9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10536: 006b1a65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10537: 00aef104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10538: 00a068a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10539: 00ae3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10540: 00b3f580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10541: 00b3f9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10542: 004d1e61 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10543: 00ae2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10544: 003ca681 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10545: 00aea1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10546: 004c2ec9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10547: 009cf480 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10548: 00af7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10549: 006c4ad5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10550: 006bfd15 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10549: 006c4ac5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10550: 006bfd05 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10551: 00af42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10552: 0052d4ad 488 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10553: 00b3e77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10554: 00b3fb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10555: 003ce699 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10556: 00b3fa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 10557: 0074d0d5 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10557: 0074d0c5 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10558: 004d9a6d 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10559: 00aebc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10560: 00ae29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10561: 00722e75 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10562: 00693ee1 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10561: 00722e65 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10562: 00693ed1 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10563: 002d5161 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10564: 00b3d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10565: 0061bbe5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10565: 0061bbd5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10566: 00b3e660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10567: 0071edcd 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10567: 0071edbd 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10568: 004b9385 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10569: 0087b088 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10569: 0087b078 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10570: 00af1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10571: 00aead0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10572: 002a37e1 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10573: 00b3f368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10574: 006b30c1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10574: 006b30b1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10575: 00af2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10576: 0040cb39 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10577: 00389979 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10578: 00466b9d 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10579: 00ae8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10580: 00af3d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10581: 00509a19 292 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10582: 00b3eca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10583: 00633809 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10583: 006337f9 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10584: 0041a359 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10585: 00398165 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10586: 00367b95 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10587: 002a5049 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10588: 00af5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10589: 00b3f526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 10590: 005f3d99 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10590: 005f3d89 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10591: 00b3f03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10592: 006d9b79 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10592: 006d9b69 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10593: 0039a239 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10594: 00ae93d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10595: 00708199 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10595: 00708189 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10596: 004c4ed5 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10597: 006c0601 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10597: 006c05f1 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10598: 00aeb5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10599: 004eb3f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10600: 0063d0e9 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10600: 0063d0d9 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10601: 004cb569 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10602: 00388a35 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10603: 004e8065 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10604: 00b3dd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10605: 004d9ce1 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10606: 005cbafd 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10607: 0071f87d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10608: 006709f9 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10606: 005cbaed 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10607: 0071f86d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10608: 006709e9 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10609: 00ae6ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10610: 006ac745 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10610: 006ac735 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10611: 00290ed5 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10612: 009cf7f4 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10613: 00b3d998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10614: 002936c9 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10615: 00af5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10616: 00b3f330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10617: 006aeec5 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10617: 006aeeb5 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10618: 00b3e64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10619: 0061ffe1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10619: 0061ffd1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10620: 00b3f262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10621: 00b3ef7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10622: 00b3ed10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10623: 006d60c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10624: 006a9199 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10623: 006d60b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10624: 006a9189 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10625: 00b3d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10626: 00b3e2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10627: 00aee824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10628: 00b3db4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10629: 00b3fb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 10630: 00b3f4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10631: 00aed558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10632: 00ae9d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10633: 0070f021 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10634: 006364e9 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10633: 0070f011 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10634: 006364d9 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10635: 00346651 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10636: 00af4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10637: 00b3e7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10638: 00ae23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10639: 004c1fc1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10640: 004eb89d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10641: 006105c1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10641: 006105b1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10642: 00b3e118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10643: 00737b2d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10643: 00737b1d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10644: 00540551 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10645: 00b3d469 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10646: 002a6a59 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10647: 00b3d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 10648: 00540629 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10649: 00b3dc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10650: 006ef709 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10650: 006ef6f9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10651: 00ae7288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10652: 00b3f47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10653: 00b3d414 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10654: 00b3e088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10655: 004e8c61 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10656: 00aeca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10657: 00540599 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10658: 006cdebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10658: 006cdead 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10659: 009d042c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10660: 004475b9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10661: 00b3e5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10662: 00666fdd 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10662: 00666fcd 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10663: 00b3e6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10664: 00aeffb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10665: 00af3ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10666: 00b3edb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10667: 009d04d8 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10668: 00714e99 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10668: 00714e89 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10669: 00b3f7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10670: 002e4f11 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10671: 00ae5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10672: 00aed008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10673: 006b62c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10674: 006ccdf1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10673: 006b62b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10674: 006ccde1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10675: 00aee8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10676: 00b3de06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10677: 00ae1f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10678: 00b3ee30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10679: 00b3f138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10680: 00aecad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10681: 00b3eebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10682: 00af88e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10683: 006a98f5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10683: 006a98e5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10684: 00417819 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10685: 0029cbed 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10686: 00b3f4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10687: 0048813d 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10688: 004ea0b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10689: 00af7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10690: 005405e1 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10691: 00636419 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10691: 00636409 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10692: 00af26c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10693: 00aeab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10694: 00b3deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10695: 00448205 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10696: 0047d869 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10697: 00aeef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10698: 00b3e99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10699: 004d9b69 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10700: 00ae2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10701: 006aa31d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10702: 006b93d1 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10701: 006aa30d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10702: 006b93c1 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10703: 00b3dce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10704: 00720155 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10705: 006ad3b1 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10704: 00720145 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10705: 006ad3a1 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10706: 002c7edd 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10707: 0072865d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10707: 0072864d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10708: 004b9431 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10709: 00a35750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10710: 00aebd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10711: 0046b835 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10712: 0042e895 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 10713: 004b96e1 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10714: 00b3d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10715: 0070713d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10715: 0070712d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10716: 00ae7c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10717: 004d5c81 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10718: 002a7205 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10719: 00b3f170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10720: 0070dd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10720: 0070dd85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10721: 0042e655 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10722: 008f2708 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10723: 006cb5e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10722: 008f26f8 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10723: 006cb5d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10724: 0047b999 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10725: 00631a8d 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10725: 00631a7d 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10726: 009d02e4 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10727: 00af9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10728: 00b3f28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10729: 00b3fd60 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10730: 00af26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10731: 002f1a2d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10732: 00aed8e0 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ @@ -10738,550 +10738,550 @@ │ │ │ │ 10734: 00b3fac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10735: 0044fdb5 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10736: 00ae32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10737: 00555fe9 280 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10738: 00492011 22 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10739: 004b9015 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10740: 00a0f254 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ - 10741: 005a746d 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10741: 005a7459 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10742: 002a520d 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10743: 0048787d 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10744: 00b3dc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10745: 0042fe41 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10746: 00b3d9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10747: 006fea95 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10748: 0063178d 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10747: 006fea85 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10748: 0063177d 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10749: 00ae3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10750: 00af3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10751: 008d2da0 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10751: 008d2d90 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10752: 00ae9290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10753: 00af2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10754: 00296121 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10755: 00b3fdb0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10756: 0071edd9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10756: 0071edc9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10757: 00367219 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 10758: 005dba25 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 10759: 006d74a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10758: 005dba15 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 10759: 006d7491 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10760: 00b3f486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10761: 006bbeb1 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10761: 006bbea1 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10762: 004a84f5 332 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10763: 00a110e4 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10764: 00290ff9 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10765: 00af32f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10766: 00b3deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10767: 00ae3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10768: 006e1de9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10768: 006e1dd9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10769: 00af6a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10770: 00717a85 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10770: 00717a75 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10771: 00556101 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10772: 006e5901 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10772: 006e58f1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10773: 00b3e85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10774: 00698661 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10775: 005f401d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10774: 00698651 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10775: 005f400d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10776: 00b3e8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ - 10777: 008f1208 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10777: 008f11f8 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10778: 00498e6d 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10779: 00b3da04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10780: 00466d41 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 10781: 00b1c058 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10782: 004241f9 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10783: 00b3d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10784: 002d8e9d 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10785: 00ae96b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10786: 006ba0e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10786: 006ba0d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10787: 00af1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10788: 00b3d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 10789: 00aed4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10790: 0041aae1 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10791: 002d3385 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10792: 0066c69d 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10792: 0066c68d 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10793: 004a5009 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10794: 00322b35 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10795: 00a00604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10796: 0073e669 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10796: 0073e659 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10797: 00af15f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10798: 00a54128 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10799: 00b3df5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10800: 00b3d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10801: 006bfe61 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10801: 006bfe51 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10802: 00af971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10803: 00a541ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10804: 00b3d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10805: 004db649 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10806: 00af5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10807: 006a81a5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10807: 006a8195 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10808: 00b3d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10809: 009d0b8c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10810: 006f3ed1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10810: 006f3ec1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10811: 004f6181 150 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10812: 00b3d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10813: 00af8654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 10814: 004a3f8d 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10815: 00b3d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10816: 00af2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10817: 00a540a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10818: 009cd330 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10819: 00b3de22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10820: 00b3f0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10821: 004da375 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10822: 004dbed9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10823: 00af4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10824: 0047e3cd 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10825: 0069fbf9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10825: 0069fbe9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10826: 0055e4dd 48 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10827: 006ce249 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10827: 006ce239 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10828: 00b3f9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10829: 003f4481 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10830: 006ee429 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10830: 006ee419 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10831: 00a04900 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10832: 00aeda04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10833: 00457ddd 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10834: 004d9c15 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10835: 0054c361 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10836: 00af5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10837: 00412379 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10838: 005c9945 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10838: 005c9935 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10839: 00b3dbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10840: 006e5e15 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10840: 006e5e05 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10841: 00af3760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10842: 002f4c99 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10843: 005e0ca1 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10844: 00712c49 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10843: 005e0c91 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10844: 00712c39 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10845: 0055bdf9 318 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10846: 00b3ead6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10847: 00b3ec9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10848: 00a383a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10849: 00a08d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10850: 00af2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10851: 00a3821c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10852: 0055bf41 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10853: 00ae1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10854: 006b360d 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10854: 006b35fd 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10855: 00af03f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10856: 003f034d 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10857: 00aed628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10858: 00ae21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10859: 00b3f82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10860: 005a2501 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10860: 005a24ed 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10861: 003fa385 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10862: 00a38324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10863: 0055bf39 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ 10864: 00ae1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10865: 00691205 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10866: 00726469 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10865: 006911f5 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10866: 00726459 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10867: 0054c4a5 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10868: 004f2211 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10869: 006c7ae1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10870: 006dab69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10871: 006ed871 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10872: 00620195 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10869: 006c7ad1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10870: 006dab59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10871: 006ed861 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10872: 00620185 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10873: 00ae3580 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10874: 0041b645 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10875: 00a08504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10876: 00af0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10877: 00461ccd 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10878: 00ae3490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10879: 00b3ea2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10880: 00a382a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10881: 0055bf3d 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10882: 00af5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10883: 00b3f6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10884: 00aea280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10885: 0064b571 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10885: 0064b561 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10886: 00ae57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10887: 003287ed 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10888: 00ae3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10889: 0046afd1 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10890: 00b3f73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10891: 006fb435 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10891: 006fb425 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10892: 00b3ede4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10893: 00b3e8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 10894: 00698c19 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10895: 005e52cd 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10896: 0060b1dd 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10894: 00698c09 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10895: 005e52bd 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10896: 0060b1cd 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10897: 00af0b88 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10898: 00b3f4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10899: 00431fc9 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10900: 008e4614 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10900: 008e4604 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10901: 00a0dd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10902: 004ed551 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10903: 00aef364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10904: 00af3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10905: 00ae83a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10906: 002f9eb9 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10907: 004a6005 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10908: 006f08fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10908: 006f08ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 10909: 00b3e35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 10910: 0070f7f9 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10910: 0070f7e9 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10911: 002a7a4d 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10912: 006cdf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10913: 006ad11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10914: 006161d1 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10912: 006cdf25 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10913: 006ad10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10914: 006161c1 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10915: 00af9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10916: 00386311 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10917: 0073c7d1 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10917: 0073c7c1 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10918: 00b3ee58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10919: 006ae121 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10919: 006ae111 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10920: 009cda88 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10921: 00ae1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10922: 0071e08d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10922: 0071e07d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10923: 00af5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10924: 00721a65 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10924: 00721a55 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10925: 00af1590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10926: 00aeec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10927: 00b3ee3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10928: 006be491 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10928: 006be481 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10929: 00aee4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10930: 00b3eeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10931: 00a5e708 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10932: 00aeb94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10933: 004d3d91 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10934: 005cdc91 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10934: 005cdc81 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10935: 00493fc9 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10936: 0043b4cd 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10937: 006158ad 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10937: 0061589d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10938: 00544291 304 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ 10939: 00a0e468 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10940: 002c2451 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10941: 00b3e188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10942: 002d21bd 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10943: 0044c7f5 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10944: 006cc0cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10945: 006ab8bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10944: 006cc0bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10945: 006ab8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10946: 00aeb70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10947: 004d3d61 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10948: 00544059 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10949: 007138b5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10949: 007138a5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10950: 00556b69 248 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10951: 00ae9930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10952: 00690f29 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10952: 00690f19 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10953: 0048a661 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10954: 0043f611 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 10955: 00b3e87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10956: 0046cc75 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10957: 00556e79 292 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10958: 00af44a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10959: 00af86c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10960: 006a3871 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10960: 006a3861 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10961: 0040b56d 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10962: 00b3f270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10963: 00af5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10964: 00556c61 270 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10965: 005b2041 424 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10965: 005b2031 424 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10966: 00b3d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10967: 002c7fed 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10968: 0074dba9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10969: 005c059d 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10968: 0074db99 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10969: 005c058d 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10970: 00544175 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10971: 00725a31 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10972: 005cf2f5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10971: 00725a21 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10972: 005cf2e5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10973: 0029f879 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10974: 00b3d48d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10975: 006bcf55 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10975: 006bcf45 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10976: 0032f839 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10977: 004b9bd9 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10978: 00af3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10979: 002d2ff5 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10980: 009cf0a8 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10981: 0041227d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10982: 007112f1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10982: 007112e1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10983: 00a590a8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10984: 00556d71 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10985: 005d0a11 1636 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10985: 005d0a01 1636 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10986: 00b3e078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10987: 004eff05 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10988: 00a3a8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10989: 00b3f974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10990: 006cf83d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10990: 006cf82d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10991: 00a3a73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10992: 00aed8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10993: 00a338e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10994: 00b3ecaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10995: 0062bbb9 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10995: 0062bba9 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10996: 00b3e440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10997: 00aeda54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10998: 006d7915 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10998: 006d7905 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10999: 00b3f392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11000: 006e86f9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11001: 005e56fd 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11000: 006e86e9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11001: 005e56ed 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11002: 00a3a844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 11003: 00b3f7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 11004: 0043ab5d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11005: 00ae9300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11006: 00b3ebf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 11007: 00b3f4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11008: 00364119 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11009: 00a07064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11010: 002992d1 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11011: 0040b1ed 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11012: 00aebe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11013: 00b3d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11014: 0063ff6d 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11015: 005ce3f1 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11016: 00724e65 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11014: 0063ff5d 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11015: 005ce3e1 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11016: 00724e55 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11017: 002f70cd 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11018: 00b3d978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11019: 00451f89 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 11020: 005a71a9 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 11020: 005a7195 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 11021: 00af5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11022: 00b3f6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11023: 00af6f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11024: 00aea250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11025: 0072ec65 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11025: 0072ec55 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11026: 00a33968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 11027: 00a3a7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 11028: 00af71a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11029: 006d8b85 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11029: 006d8b75 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11030: 00b3e266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11031: 00ae4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 11032: 0060daed 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11033: 007282d1 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11032: 0060dadd 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11033: 007282c1 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11034: 004d9895 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11035: 00433eed 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11036: 00ae18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11037: 0047a1d1 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11038: 005f8ab9 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11038: 005f8aa9 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11039: 00a55c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 11040: 00a554c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 11041: 00346865 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11042: 00b3d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11043: 00b3db84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11044: 00af4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 11045: 005cef1d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11045: 005cef0d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11046: 00b3d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11047: 002ff679 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11048: 00a55754 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 11049: 00ae4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11050: 00386131 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11051: 00b3e8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11052: 005f7fdd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11052: 005f7fcd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11053: 00ae7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11054: 0071efcd 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 11055: 006cb889 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11054: 0071efbd 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11055: 006cb879 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11056: 004ed311 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11057: 00751379 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11057: 00751369 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11058: 00b3e44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11059: 0046ca35 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11060: 0041229d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11061: 00af933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11062: 00b3e3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11063: 0046cc09 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11064: 00af2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11065: 00b3e594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11066: 00a5522c 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 11067: 00b3ee5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11068: 00b3d486 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ - 11069: 00701335 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11069: 00701325 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11070: 002f6045 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11071: 006c2fdd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11071: 006c2fcd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11072: 004ec375 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11073: 00b3d93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11074: 005d27f5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11074: 005d27e5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11075: 003a2bd9 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11076: 00b3e6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11077: 00ae2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11078: 0042df75 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11079: 00b3e61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11080: 006d7f69 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11081: 005ce11d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11080: 006d7f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11081: 005ce10d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11082: 00af54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11083: 00af35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11084: 002cfb15 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11085: 005f96c1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11086: 007113b5 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11085: 005f96b1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11086: 007113a5 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11087: 00aec25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11088: 004ea591 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11089: 00b3eeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11090: 00b3f5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11091: 00af4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11092: 00b3f10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11093: 00b3d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11094: 0074f169 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11094: 0074f159 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11095: 00b3d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11096: 006c4ca5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11096: 006c4c95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11097: 00b3f866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11098: 00af5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11099: 0073851d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11099: 0073850d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11100: 002d034d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11101: 00738361 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11102: 006aea89 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11103: 006d7b31 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11101: 00738351 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11102: 006aea79 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11103: 006d7b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11104: 00a06fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11105: 00ae2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11106: 002f4e79 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11107: 0051058d 116 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 11108: 00b3e4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11109: 00b3e014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 11110: 0074cf81 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11110: 0074cf71 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11111: 00b3da3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11112: 004c0f21 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11113: 006bff3d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11113: 006bff2d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11114: 00b3f38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11115: 00af2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11116: 00aefc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11117: 008e45d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11118: 0073af95 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11117: 008e45c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11118: 0073af85 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11119: 00b3d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11120: 00a312bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 11121: 00af96e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 11122: 002ae17d 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11123: 00b3e854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 11124: 00b3dfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11125: 00ae6938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11126: 00613915 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11126: 00613905 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11127: 00af57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11128: 00ae19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 11129: 006d985d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11129: 006d984d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11130: 00342305 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11131: 00ae9730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11132: 006d033d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11132: 006d032d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11133: 0043b1c1 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11134: 00b3f372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11135: 0073a2fd 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11135: 0073a2ed 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11136: 00b3ea48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11137: 006f3ff9 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11137: 006f3fe9 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11138: 00b3e8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 11139: 005f8739 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11139: 005f8729 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11140: 00b3db64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11141: 005f314d 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11142: 00707859 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11141: 005f313d 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11142: 00707849 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11143: 00b3e070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11144: 00384b3d 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11145: 00ae8924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11146: 009cd3e4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11147: 0043b99d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11148: 00b3f10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11149: 009ccfa0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11150: 00389f11 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11151: 00af6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11152: 00710915 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11152: 00710905 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11153: 00b3def6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11154: 005eedbd 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11154: 005eedad 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11155: 00b3f1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11156: 00aec3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11157: 00aed578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11158: 00af947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11159: 002d9739 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11160: 0061842d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11160: 0061841d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11161: 002f071d 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 11162: 004a8ec9 384 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11163: 00269e75 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11164: 006cd70d 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11164: 006cd6fd 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11165: 00b3d378 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11166: 00aea9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 11167: 00b3e8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11168: 006bf7bd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11168: 006bf7ad 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11169: 0044f7d9 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11170: 00af39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11171: 00af9934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11172: 003568a1 452 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 11173: 00700869 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11174: 006a529d 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11173: 00700859 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11174: 006a528d 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11175: 00b3ebd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11176: 00b3f2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11177: 005c2a0d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11178: 007548b5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11177: 005c29fd 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11178: 007548a5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11179: 00ae2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11180: 00b3dce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11181: 0042e5e5 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 11182: 006cff31 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11182: 006cff21 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11183: 00534791 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 11184: 00548c9d 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 11185: 00b3d404 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11186: 00743d89 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 11187: 005a63a1 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 11186: 00743d79 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11187: 005a638d 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 11188: 00b3dd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11189: 00b3d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11190: 00534869 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 11191: 00300b21 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11192: 005a6251 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 11193: 00632e69 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11192: 005a623d 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 11193: 00632e59 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11194: 003bb27d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11195: 00af5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11196: 00548a51 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 11197: 004f0f91 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11198: 00b3e3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11199: 00b3f9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11200: 005347d9 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 11201: 00ae36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11202: 006e4ff1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11202: 006e4fe1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11203: 00aee494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11204: 00ae96c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11205: 00b3df1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11206: 00b3def8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 11207: 00743149 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11207: 00743139 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11208: 0047ff89 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11209: 002d0bc5 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11210: 00492ed9 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11211: 00af3d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11212: 00381a3d 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11213: 00b3ed90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11214: 0091cbb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11215: 00aeb8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11216: 00a06454 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11217: 00ae97d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11218: 006fcc65 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11218: 006fcc55 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11219: 002a782d 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11220: 002c2a51 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11221: 005f58d5 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11221: 005f58c5 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11222: 00548b75 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11223: 00534821 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11224: 005e5f09 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11224: 005e5ef9 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11225: 00ae661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11226: 00711171 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11226: 00711161 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11227: 004efc1d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11228: 004909b9 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11229: 006bf469 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11229: 006bf459 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11230: 0050e301 468 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11231: 002c8c4d 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11232: 00af3c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11233: 00b3e4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11234: 00b3e996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11235: 00af8270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11236: 00a0f2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11237: 0066c729 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11238: 005ce39d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11237: 0066c719 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11238: 005ce38d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11239: 00af9f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11240: 004bf155 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11241: 00614b71 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11241: 00614b61 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11242: 0044ab5d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 11243: 00b3e224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 11244: 00631d55 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11245: 005dba15 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11244: 00631d45 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11245: 005dba05 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11246: 00af4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11247: 00268c69 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11248: 0072cf9d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11249: 0073d871 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11248: 0072cf8d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11249: 0073d861 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11250: 00a06f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11251: 00aebb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11252: 00b400f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11253: 00b3da0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11254: 00af2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11255: 00b3ed1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11256: 002c23d1 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11257: 0032fbb1 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11258: 005d310d 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11258: 005d30fd 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11259: 00ae603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11260: 0065e5d5 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11260: 0065e5c5 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11261: 00ae7e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11262: 00b3f5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11263: 00b3e1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11264: 00af2f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11265: 00606fe1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11265: 00606fd1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11266: 004c12f1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11267: 00b3d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11268: 006a8b4d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11268: 006a8b3d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11269: 00aef274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11270: 002f6f39 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11271: 00aeae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 11272: 00af2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11273: 003f344d 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11274: 005e0899 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11274: 005e0889 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11275: 00b3db7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11276: 006a1491 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11276: 006a1481 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11277: 004cb899 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11278: 00aec54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11279: 00b3f4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11280: 00b3e6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11281: 0047191d 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 11282: 00ae6728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11283: 00430d1d 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ @@ -11296,78 +11296,78 @@ │ │ │ │ 11292: 00a36a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11293: 0055621d 274 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11294: 00b3e880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11295: 0029aa91 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11296: 00a093f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11297: 009ccf50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11298: 00b3ddf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11299: 006699d1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11299: 006699c1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11300: 00b1ae44 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11301: 009ccf28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11302: 00b3f844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11303: 00aee314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11304: 00ae90a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11305: 00b3f2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11306: 0063d7bd 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11306: 0063d7ad 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11307: 00b3e3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11308: 00b3ecae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11309: 00af5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11310: 00385481 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11311: 00aefbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11312: 0070e425 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11312: 0070e415 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11313: 00ae2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11314: 00b3d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11315: 00b3f34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11316: 00669ef9 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11316: 00669ee9 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11317: 00ae3320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11318: 00429ba1 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11319: 00b3fab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11320: 0047eb59 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11321: 005c2a11 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11321: 005c2a01 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11322: 004a2af9 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11323: 00b3e932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11324: 00b3f8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11325: 00af0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11326: 00b3e51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11327: 00af1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11328: 00b3ed1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11329: 006d19e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11330: 006bcdf5 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11329: 006d19d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11330: 006bcde5 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11331: 00b3f8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11332: 006abde5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11332: 006abdd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11333: 00b3f0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11334: 00aea2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11335: 002c9ca1 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11336: 0071d6d1 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11336: 0071d6c1 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11337: 00af9fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11338: 00aec42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11339: 00b3d49d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11340: 00b3f2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11341: 005c8bed 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11342: 00751469 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11341: 005c8bdd 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11342: 00751459 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11343: 00aeffd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11344: 006d80e9 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11344: 006d80d9 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11345: 00b3efba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11346: 00af58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11347: 0040a1fd 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11348: 00b3dff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11349: 00af1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11350: 006f2cc9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11351: 006b4f19 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11350: 006f2cb9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11351: 006b4f09 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11352: 002b43d9 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11353: 00ae2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11354: 00385561 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11355: 007127e9 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11355: 007127d9 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11356: 002a5b71 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11357: 002da165 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11358: 00ae37a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11359: 00b3d942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11360: 0034664d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 11361: 0042eaad 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 11362: 0061f275 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11362: 0061f265 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11363: 00ae4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11364: 00b3eb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11365: 00a3e288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11366: 0052fcc5 520 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11367: 00ae2f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11368: 00aec19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11369: 00af4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ @@ -11384,81 +11384,81 @@ │ │ │ │ 11380: 0053e859 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11381: 00a4316c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11382: 00a4eea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ 11383: 004c2479 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11384: 00ae4504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11385: 00b3e7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11386: 0053e7c9 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11387: 005e3a2d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11387: 005e3a1d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11388: 00b3f094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 11389: 004a8c31 352 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11390: 00a43274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11391: 00330db5 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11392: 0050997d 154 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11393: 00a4efb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11394: 00620a3d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11394: 00620a2d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11395: 004eac85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11396: 00ae8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11397: 004ec8a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11398: 004f4fb1 136 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11399: 00ae1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11400: 00aed788 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11401: 00491f79 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11402: 006c929d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11403: 006acb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11402: 006c928d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11403: 006acaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11404: 00b3f31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11405: 006d93a5 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11405: 006d9395 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11406: 00b3e9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11407: 004f8d29 180 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11408: 006fa1fd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11408: 006fa1ed 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11409: 004a5a21 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11410: 003cf21d 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11411: 00af2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11412: 00710451 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11412: 00710441 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11413: 00b3e390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11414: 0053e811 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11415: 00aee764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11416: 0044d771 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11417: 00b3f906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11418: 006c7605 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11418: 006c75f5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11419: 00b3d9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11420: 00a431f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11421: 00a4ef2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11422: 00540311 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11423: 00b3f72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11424: 009cf890 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11425: 00b3f68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11426: 00aebd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11427: 005403e9 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11428: 0036668d 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11429: 007245cd 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11429: 007245bd 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11430: 004d9e11 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11431: 00ae4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11432: 00540359 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11433: 006fc0b5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11433: 006fc0a5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11434: 00268cb9 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11435: 00740b25 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11435: 00740b15 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11436: 00b3d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11437: 00b3de00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11438: 00aec59c 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11439: 00ae1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11440: 006318dd 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11441: 0071f8ad 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11440: 006318cd 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11441: 0071f89d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11442: 00b3fac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11443: 00a3ca4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11444: 006cd9a1 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 11445: 006cf2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11444: 006cd991 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11445: 006cf2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11446: 002a2839 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11447: 006fbb09 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11447: 006fbaf9 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11448: 00aeafac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11449: 00b3e400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11450: 00b3eb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11451: 005e2c4d 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11451: 005e2c3d 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11452: 00a3c8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11453: 0062ae45 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11453: 0062ae35 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11454: 00384f1d 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11455: 00ae9f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11456: 00af55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11457: 00a55a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11458: 00b1b860 20 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11459: 005403a1 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11460: 00b1b878 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11467,34 +11467,34 @@ │ │ │ │ 11463: 0091ce20 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11464: 00ae9cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11465: 00a55b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11466: 00aebc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11467: 00b3f97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11468: 00ae7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11469: 00a58ff4 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11470: 00704609 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11470: 007045f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11471: 00aece48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11472: 00af2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11473: 004a65fd 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11474: 0051b791 128 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11475: 004711e9 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11476: 00b3e98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11477: 006a1425 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11477: 006a1415 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11478: 00b3ed02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11479: 00a55964 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11480: 0051b811 72 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11481: 003927d1 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11482: 0074d24d 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11482: 0074d23d 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11483: 00b3d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11484: 00ae4474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11485: 00a3c944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11486: 00ae8514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11487: 00b3f398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11488: 00ae5ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11489: 006b92f9 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11489: 006b92e9 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11490: 00ae8474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11491: 002cff25 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11492: 00aebcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11493: 00b3d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11494: 0046d5c1 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11495: 004db439 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11496: 00af9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11504,199 +11504,199 @@ │ │ │ │ 11500: 00b1b824 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11501: 00b3f564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11502: 004531d1 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11503: 00299759 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11504: 004a438d 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11505: 0091cb90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ 11506: 00559551 242 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11507: 007454ad 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11507: 0074549d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11508: 00b3f032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11509: 00ae3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11510: 0071ec3d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11510: 0071ec2d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11511: 00444a05 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11512: 0041b4ed 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11513: 00b3de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11514: 00b3eebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11515: 005c06a5 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11515: 005c0695 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11516: 00b3ee28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11517: 002d3f69 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11518: 002a0469 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11519: 0063b259 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11519: 0063b249 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11520: 00af8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11521: 00b3df7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11522: 00492061 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11523: 006cf525 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11523: 006cf515 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11524: 00b3d449 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11525: 00559645 248 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11526: 00ae4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11527: 00728741 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11527: 00728731 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11528: 00ae6838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11529: 00b3d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11530: 006b2df1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11530: 006b2de1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11531: 00b3f8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11532: 0041070d 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11533: 004d9e89 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11534: 00b40090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11535: 00af3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11536: 00ae5aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11537: 0073c939 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11537: 0073c929 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11538: 0045595d 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11539: 004eaa25 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11540: 0044356d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11541: 00b3e844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11542: 0046d50d 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11543: 00322a19 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11544: 005de861 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11544: 005de851 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11545: 003d068d 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11546: 00604949 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11546: 00604939 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11547: 00ae6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11548: 00b3e6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11549: 00ae8324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11550: 00af6d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11551: 009cf1a4 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11552: 00af7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11553: 003cd7f9 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11554: 005f9f65 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11554: 005f9f55 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11555: 00b3d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11556: 006b105d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11556: 006b104d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11557: 00ae631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11558: 00aece88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11559: 005de9ad 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11559: 005de99d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11560: 00b3da88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11561: 00af5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11562: 004ec5a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11563: 00b3d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11564: 006655ed 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11565: 00748009 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11564: 006655dd 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11565: 00747ff9 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11566: 00b3fa24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11567: 006ba011 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11567: 006ba001 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11568: 00ae1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11569: 002fc471 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11570: 002cf8b1 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11571: 0055c0dd 400 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11572: 0055c4d5 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11573: 00ae4354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11574: 0063cde5 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11574: 0063cdd5 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11575: 00b3dbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11576: 005f8b61 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11576: 005f8b51 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11577: 00b3d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11578: 00b3f9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11579: 0055c26d 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11580: 00aeed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11581: 00aebadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11582: 00aef314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11583: 00a319f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11584: 005db745 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11584: 005db735 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11585: 00b3dbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11586: 00b3f6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11587: 00ae9b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11588: 0047bc1d 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11589: 004dfec1 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11590: 00a00008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11591: 004dff1d 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11592: 00b3d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11593: 002f7275 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11594: 0044f011 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11595: 00b3dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11596: 0036acb9 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11597: 006d2eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11598: 006d8831 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11597: 006d2ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11598: 006d8821 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11599: 00b3f044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11600: 0055c3a1 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11601: 004672ed 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11602: 00b3dc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11603: 00ae60cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11604: 00af98b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11605: 006bdb4d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11605: 006bdb3d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11606: 00aeb03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11607: 00b3e2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11608: 002bea11 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11609: 00b3da4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11610: 00b3eca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11611: 006a8e15 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11612: 008d0948 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11611: 006a8e05 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11612: 008d0938 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11613: 00b3f1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11614: 00b3fb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11615: 005f3049 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11615: 005f3039 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11616: 0044691d 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11617: 00620d15 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11617: 00620d05 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11618: 00b3d996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11619: 00664bfd 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11619: 00664bed 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11620: 00542661 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11621: 00ae4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11622: 00542739 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11623: 00af0490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11624: 005f52f1 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 11625: 006e27e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11624: 005f52e1 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 11625: 006e27d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11626: 005426a9 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ - 11627: 0061dba5 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11627: 0061db95 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11628: 00b3e38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11629: 006ac961 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11630: 006d28b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11629: 006ac951 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11630: 006d28a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11631: 0029ce71 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11632: 0073da69 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11633: 006fae4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11632: 0073da59 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11633: 006fae3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11634: 0046cd05 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11635: 006b0845 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11635: 006b0835 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11636: 002984cd 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11637: 00328845 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11638: 008cec90 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11638: 008cec80 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11639: 00558451 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11640: 005e4a55 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11640: 005e4a45 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11641: 00ae37e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11642: 0047f061 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11643: 00aefa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11644: 005eed9d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11645: 006efa91 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11644: 005eed8d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11645: 006efa81 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11646: 00af944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11647: 00b3d441 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11648: 006ac99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11648: 006ac98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11649: 00558555 250 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11650: 006d5c8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11650: 006d5c7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11651: 00ae8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11652: 00af95c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11653: 00615781 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11653: 00615771 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11654: 00afa0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11655: 00b3d466 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11656: 00ae4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11657: 0048830d 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11658: 005426f1 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11659: 0046a9e9 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11660: 006a8d55 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11661: 00731539 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11662: 005bf7d9 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11663: 006b3c15 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11660: 006a8d45 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11661: 00731529 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11662: 005bf7c9 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11663: 006b3c05 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11664: 00af1480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11665: 00aeb4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11666: 00af7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11667: 002f7311 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11668: 00b3ea1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11669: 00a32af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11670: 00aed830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11671: 00a35bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11672: 00744eb9 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11672: 00744ea9 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11673: 009d6e58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11674: 002b80a1 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11675: 002bd221 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11676: 00b3dca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11677: 00558651 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11678: 00af09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11679: 0061c849 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11679: 0061c839 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11680: 0034ea59 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11681: 00730639 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11681: 00730629 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11682: 00b3e9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11683: 0029e165 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11684: 006d5b49 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11684: 006d5b39 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11685: 00af8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11686: 00ae65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11687: 0045d891 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11688: 00b3ee7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11689: 0073afa5 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11689: 0073af95 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11690: 00af1770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11691: 0072a139 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11691: 0072a129 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11692: 0048d3c1 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11693: 00a0ddb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11694: 00b3f088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11695: 00b40142 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11696: 00af6b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11697: 004f2ba5 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 11698: 00a506e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ @@ -11710,530 +11710,530 @@ │ │ │ │ 11706: 00b3f676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11707: 00a50660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11708: 00291a75 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11709: 00ae64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11710: 00b400b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11711: 00b3e2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11712: 00b3e61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11713: 006ed745 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11713: 006ed735 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11714: 003f18d9 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11715: 00614f45 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11716: 006c8e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11715: 00614f35 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11716: 006c8e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11717: 00a0b894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11718: 004d39b5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11719: 00b3f8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11720: 009cfb38 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11721: 0071ec81 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11722: 0063b141 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11721: 0071ec71 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11722: 0063b131 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11723: 00a505dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11724: 004e13dd 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11725: 003f2f59 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11726: 00b3db6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11727: 00a0e4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11728: 00298ab5 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11729: 00b3fd70 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11730: 00b3f944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11731: 00661a79 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11731: 00661a69 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11732: 004e8a95 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11733: 005bacc5 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11734: 007104b5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11733: 005bacb5 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11734: 007104a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11735: 00a3b6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ 11736: 00441a45 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11737: 00620ca1 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11737: 00620c91 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11738: 00b3d98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11739: 00ae7dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11740: 00aeb09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11741: 00a3b7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11742: 00530c89 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11743: 00b3f110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11744: 00af0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11745: 005e2f45 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11745: 005e2f35 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11746: 003fb715 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11747: 004476b9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11748: 00530cd1 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11749: 0038f041 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11750: 009cf808 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11751: 00b3e096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11752: 004c3b99 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11753: 005e63c1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11753: 005e63b1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11754: 00ae21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11755: 00336c71 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11756: 009c28d4 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11757: 00b3f11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11758: 00b3ea0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11759: 00b3ec1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11760: 00aeac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11761: 003fb815 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11762: 00447141 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11763: 00a3b738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ - 11764: 0074ff69 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11764: 0074ff59 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11765: 00ae617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11766: 009c8c64 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11767: 00af94d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11768: 00af7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11769: 00530d19 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ - 11770: 005c2999 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11770: 005c2989 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11771: 00b3f41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11772: 00b3f6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11773: 00b3db8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11774: 00b3f482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11775: 0046d615 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11776: 003fb789 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11777: 0044d65d 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11778: 002a6e1d 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11779: 004e5c4d 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11780: 00af948c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11781: 004ea965 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11782: 00395945 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11783: 0073d98d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11783: 0073d97d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11784: 00ae645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11785: 00b3efbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11786: 00b40110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11787: 0074bbbd 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11787: 0074bbad 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11788: 00aecf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11789: 0043a1ad 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11790: 00a49e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11791: 00730811 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11792: 00698ac1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11791: 00730801 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11792: 00698ab1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11793: 00b3f086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11794: 004f1145 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11795: 00af86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11796: 005dba2d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 11797: 006eb7e5 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11796: 005dba1d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 11797: 006eb7d5 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11798: 00aee6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11799: 00a49db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11800: 007476a1 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11800: 00747691 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11801: 00b3dd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11802: 00b3d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11803: 00ae51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11804: 009cf62c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11805: 0044e091 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11806: 00af1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11807: 0053f501 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11808: 00b3ef66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11809: 006da67d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11809: 006da66d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11810: 00af1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11811: 0053f5d9 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11812: 00b3f534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11813: 00af93e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11814: 006cb351 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11814: 006cb341 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11815: 00b3e7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11816: 00aed1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11817: 0053f549 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11818: 00a49d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11819: 00af7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11820: 00740e3d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11820: 00740e2d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11821: 00ae7c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11822: 00504c75 288 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11823: 006d2ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11824: 006c7a25 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11823: 006d2ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11824: 006c7a15 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11825: 00a01100 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11826: 0045df8d 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 11827: 00b3e906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 11828: 0053f591 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11829: 00b3d49a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11830: 0070dec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11830: 0070deb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11831: 00ae52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11832: 002a0765 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11833: 004dc819 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11834: 004929c9 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11835: 0054b4bd 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11836: 00ae7ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11837: 00ae4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11838: 00b3f6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11839: 00ae4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11840: 0042f2c5 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11841: 004e0645 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11842: 005e3d69 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11842: 005e3d59 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11843: 00b3f7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11844: 00aeb3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11845: 00ae3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11846: 00b400a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11847: 003a282d 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11848: 00b3e36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11849: 00ae43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11850: 00ae3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11851: 00295759 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11852: 0054b37d 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11853: 00af85b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11854: 004eaba5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11855: 00ae4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11856: 0074ddb1 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11856: 0074dda1 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11857: 00af14c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11858: 00b3d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11859: 00859c94 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11859: 00859c84 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11860: 00ae7d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11861: 0029901d 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11862: 004d47c1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11863: 00ae16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11864: 00ae3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11865: 00aedc94 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11866: 005a3dad 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11867: 005e0e8d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11866: 005a3d99 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11867: 005e0e7d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11868: 0050d0f9 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11869: 00b3e582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11870: 0073891d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11871: 005a4131 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11870: 0073890d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11871: 005a411d 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11872: 00aed458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11873: 00a4f454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11874: 00a4f2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11875: 00b3ee10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11876: 0029c971 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11877: 009d04a4 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11878: 00aec1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11879: 005a3ee9 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11879: 005a3ed5 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11880: 00b3f5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11881: 00af28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11882: 0087b0b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11882: 0087b0a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11883: 00b3f80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11884: 00a4f3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11885: 00391f09 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11886: 004c5a79 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11887: 006fc759 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11887: 006fc749 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11888: 00b3f11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11889: 0087b0a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11890: 006f56cd 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11889: 0087b098 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11890: 006f56bd 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11891: 004c3c7d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11892: 00aec22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11893: 0048d411 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11894: 0044f4a5 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11895: 005a400d 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11895: 005a3ff9 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11896: 004160cd 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11897: 00b3d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11898: 00631a75 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11898: 00631a65 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11899: 00b3f212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11900: 00af1720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11901: 00b3ea58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11902: 00aeab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11903: 00491e11 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11904: 005271e1 1520 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11905: 00b3d1d0 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11906: 00a4f34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11907: 006b809d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11907: 006b808d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11908: 004f85e9 128 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11909: 002f3441 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11910: 00afa4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11911: 00b3eff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11912: 00b3ee7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11913: 005f9845 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11913: 005f9835 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11914: 0043b5d1 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11915: 00718789 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11916: 0074b991 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11915: 00718779 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11916: 0074b981 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11917: 00af41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11918: 00ae8394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11919: 0061cedd 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11920: 006d92d9 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11919: 0061cecd 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11920: 006d92c9 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11921: 00b3e7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11922: 00b3e1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11923: 00ae602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11924: 00638309 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11924: 006382f9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11925: 00b3e6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11926: 00b3d9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11927: 00af2f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11928: 00b3ddc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11929: 006b44b5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11929: 006b44a5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11930: 002a1045 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11931: 00aeffa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11932: 0063a9a9 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11932: 0063a999 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11933: 00b3d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11934: 004e02b5 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11935: 00b3d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11936: 00af1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11937: 0026a82d 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11938: 00b3ebd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11939: 0064bfe5 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11939: 0064bfd5 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11940: 00ae5d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11941: 00af95b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11942: 006b38ad 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11942: 006b389d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11943: 005304e5 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11944: 00af4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11945: 00af4440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11946: 00aec16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11947: 00ae4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11948: 00aedbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11949: 006d74dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11949: 006d74cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11950: 005305bd 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11951: 006ba861 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11951: 006ba851 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11952: 00b3cf89 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11953: 00b3ebc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11954: 00af658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11955: 005d3475 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11955: 005d3465 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11956: 00b3f37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11957: 0053052d 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ - 11958: 0074d121 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11958: 0074d111 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11959: 005188bd 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11960: 00af4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11961: 00af0770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11962: 00b3e1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11963: 00a0eeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11964: 0036a6f1 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11965: 006c41b1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11965: 006c41a1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11966: 009efe68 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11967: 006b2905 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11967: 006b28f5 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11968: 00b3e8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11969: 00a00edc 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11970: 00a00f3c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11971: 00530575 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11972: 00a00f4c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11973: 004e00f1 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 11974: 004f10dd 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11975: 005f52cd 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11975: 005f52bd 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11976: 0055973d 242 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11977: 00ae9fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11978: 00272701 444 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11979: 00b3df8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11980: 00b3ec56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11981: 00af5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11982: 00af5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11983: 00aeb2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11984: 0045da7d 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11985: 00b3dcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11986: 00aed5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11987: 00a0f35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11988: 0074f209 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 11989: 0074ce81 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11990: 006ab881 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11991: 005ce0b5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11992: 00715261 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11993: 006b5321 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11988: 0074f1f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 11989: 0074ce71 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11990: 006ab871 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11991: 005ce0a5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11992: 00715251 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11993: 006b5311 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11994: 00ae44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11995: 00b3e8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11996: 00559831 248 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11997: 005a3351 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 11998: 00631c05 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11997: 005a333d 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 11998: 00631bf5 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11999: 00aeff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12000: 00b3d9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12001: 006b6949 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12002: 006821c9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 12003: 006d4e2d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12001: 006b6939 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12002: 006821b9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12003: 006d4e1d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12004: 00ae4284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 12005: 005a3399 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 12005: 005a3385 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 12006: 00ae7e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12007: 0073c2d1 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12007: 0073c2c1 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12008: 00295819 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12009: 00ae3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 12010: 00b3dd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12011: 002a1565 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12012: 00385b7d 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12013: 00b3f6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12014: 009c5688 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12015: 002f9eb1 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12016: 00b3d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12017: 00b3f30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12018: 00b3d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12019: 00ae4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 12020: 00721a05 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12020: 007219f5 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12021: 00af6fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 12022: 00b3fa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12023: 00ae3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12024: 00381b45 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 12025: 00b3db70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12026: 00b3eb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12027: 00755ae5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12027: 00755ad5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12028: 00af3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12029: 00a08ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12030: 00ae5ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12031: 00af25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12032: 009cf388 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12033: 00a51e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 12034: 006eb839 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12035: 006986e1 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12034: 006eb829 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12035: 006986d1 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12036: 00ae67e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12037: 00b3dd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12038: 00838810 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 12039: 005f998d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12038: 00838800 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12039: 005f997d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12040: 0044140d 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 12041: 00b3f29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12042: 008e4634 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12043: 006cf62d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12042: 008e4624 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12043: 006cf61d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12044: 00b3dd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12045: 00afa554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12046: 005eb419 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12046: 005eb409 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12047: 00af44e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 12048: 00b3d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12049: 00af0390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12050: 00300399 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12051: 006eb471 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12051: 006eb461 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12052: 00388ef5 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12053: 00a3fac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ 12054: 004e23b5 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12055: 00a3f938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 12056: 00af9298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12057: 006d3fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12057: 006d3fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12058: 0046fb9d 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12059: 00ae9510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12060: 005df4ad 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12060: 005df49d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12061: 00b3e5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12062: 00b3ef7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12063: 006f252d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12063: 006f251d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12064: 00466e15 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12065: 00b34f20 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12066: 00a3fa40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 12067: 00b3d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12068: 004d6221 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12069: 00b3f288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12070: 00415845 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 12071: 00b3f156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12072: 00b3f6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12073: 00af748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12074: 0061dc15 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12074: 0061dc05 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12075: 00b3e3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 12076: 00ae7494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12077: 00b3ebbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12078: 006c8f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12078: 006c8f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12079: 00af1610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12080: 00af9c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12081: 004d3779 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12082: 00633ad9 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12082: 00633ac9 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12083: 00af8400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12084: 0026a961 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ 12085: 00a3f9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 12086: 003670e1 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12087: 006c705d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12087: 006c704d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12088: 0051c6cd 108 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ 12089: 004c59d1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12090: 00b3d3fd 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 12091: 0074f315 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12091: 0074f305 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12092: 00ae4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12093: 00af950c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12094: 00aecb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12095: 00b3e554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 12096: 00a3dff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 12097: 0071373d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12097: 0071372d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12098: 00a3de68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 12099: 00b3e3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12100: 009cd39c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12101: 00aeb9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12102: 00aecef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12103: 00491fc9 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 12104: 00a3df70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 12105: 0072d4f1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12105: 0072d4e1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12106: 0052b339 494 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 12107: 00331111 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12108: 006cef79 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12108: 006cef69 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12109: 00b3daba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12110: 00af1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12111: 00b3f71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12112: 006eaab1 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12112: 006eaaa1 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12113: 004b8e75 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12114: 00b3e4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12115: 004bba59 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 12116: 00b3dcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12117: 00af5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12118: 00b3dff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12119: 00462e3d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12120: 00b3ec8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12121: 003443e5 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12122: 006abf11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12122: 006abf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12123: 00457b39 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12124: 00aef3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12125: 00695495 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12125: 00695485 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12126: 00b3d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12127: 00a3deec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 12128: 004f2a7d 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12129: 00ae86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12130: 0044ff09 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12131: 00b3f0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12132: 00af0780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12133: 002ef1e5 376 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 12134: 0045564d 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12135: 00b3f594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 12136: 00ae9600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12137: 00449a81 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12138: 00b3d4a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 12139: 00af7660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 12140: 00693569 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12140: 00693559 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12141: 00b3ee96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12142: 00b3e45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12143: 003673a5 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12144: 00b3eed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12145: 00af30f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12146: 00af745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12147: 0072db79 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12147: 0072db69 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12148: 00b3ee2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12149: 00a0de38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12150: 00730f7d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12150: 00730f6d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12151: 002d8131 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12152: 00295359 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12153: 00af9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12154: 00b3eff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12155: 00b3f49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12156: 00b3d48b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12157: 00b3d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12158: 002ff3c5 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12159: 00388939 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12160: 00aed1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12161: 00a4da08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 12162: 0043f639 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 12163: 00b3efa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12164: 006f00a5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12165: 0072d59d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12164: 006f0095 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12165: 0072d58d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 12166: 00a4db10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 12167: 006d24fd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12167: 006d24ed 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12168: 00af01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12169: 00b3dcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12170: 004034ad 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12171: 00b3d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12172: 00b3e0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12173: 004c563d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12174: 0070ca9d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12174: 0070ca8d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12175: 00af0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12176: 004d4495 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12177: 00419e8d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12178: 0029e7fd 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12179: 00ae51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12180: 005db9ed 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12181: 006d0f35 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12180: 005db9dd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12181: 006d0f25 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12182: 00b3ec0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12183: 00b3d96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12184: 005ceced 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12184: 005cecdd 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12185: 004a5d41 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12186: 00af3ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12187: 00aeeff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12188: 00a0b918 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12189: 00aef504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12190: 004d4919 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 12191: 0046b4e5 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12192: 0062c039 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12193: 006cdf71 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12192: 0062c029 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12193: 006cdf61 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12194: 00a4da8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 12195: 00ae6e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12196: 0029f0f9 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12197: 00633dd1 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12197: 00633dc1 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12198: 00b3f85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12199: 00af5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12200: 006fb4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12200: 006fb49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12201: 00b3f014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12202: 00a0e570 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12203: 002ae2fd 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12204: 007087f9 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12204: 007087e9 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12205: 00af0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12206: 00aea1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12207: 00af8250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12208: 004d48bd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12209: 004673e1 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12210: 006bea45 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12210: 006bea35 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12211: 00b3ec30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12212: 00aeb0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12213: 002f1279 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12214: 004671d1 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12215: 00b3e530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12216: 00b3ec40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12217: 00aeb86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 12218: 00aeba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12219: 00ae6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12220: 00b3e986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12221: 00ae3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12222: 00b3e4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12223: 00b3ef52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12224: 0046d795 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12225: 006f278d 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 12226: 00730b3d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12225: 006f277d 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12226: 00730b2d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12227: 00b4010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12228: 006c9009 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12228: 006c8ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12229: 00af6f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12230: 002b8091 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12231: 004c5859 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12232: 00ae90f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12233: 00558755 254 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 12234: 00b3f652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12235: 00333bc9 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ @@ -12242,135 +12242,135 @@ │ │ │ │ 12238: 00ae4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12239: 004a5539 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12240: 00b3ede0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12241: 00558855 248 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 12242: 00b400b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12243: 00388165 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12244: 00b3ded2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12245: 005e7ef1 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12245: 005e7ee1 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12246: 00af71b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12247: 00af1a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12248: 0074e19d 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12248: 0074e18d 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12249: 0041231d 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12250: 00612991 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12250: 00612981 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12251: 00295401 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12252: 0046ae3d 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12253: 005e7b5d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12253: 005e7b4d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12254: 00b3d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12255: 0044219d 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12256: 0055894d 276 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12257: 002cfe71 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12258: 0073c0c9 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12259: 006ab665 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12258: 0073c0b9 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12259: 006ab655 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12260: 00ae7624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12261: 00ae3500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12262: 00ae9550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12263: 0029cc9d 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12264: 00af2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12265: 006efd15 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12265: 006efd05 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12266: 00ae8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12267: 00aebfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12268: 00aed498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12269: 004b8edd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12270: 00af2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12271: 00728219 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12271: 00728209 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12272: 00b3ede8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12273: 00283011 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12274: 00b3d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12275: 00ae4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12276: 00b3ee42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12277: 00ae85b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12278: 004b9e7d 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12279: 00a42fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12280: 00346691 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12281: 009cf4c8 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12282: 00af9984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12283: 00b3f3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12284: 00a430e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12285: 0073aa45 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12285: 0073aa35 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12286: 00af7f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12287: 00ae9d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12288: 0034f369 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12289: 00b3d482 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12290: 002a7c0d 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12291: 006d6295 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12291: 006d6285 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12292: 00b3e5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12293: 00b3de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12294: 00b3e990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 12295: 00486f81 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12296: 006d3d25 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12297: 00720265 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12296: 006d3d15 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12297: 00720255 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12298: 003bb669 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12299: 0054890d 322 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12300: 00b3ef92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12301: 00ae4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12302: 00a43064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12303: 005486bd 296 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12304: 006d4101 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12304: 006d40f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 12305: 00b3d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12306: 006adb25 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12307: 005e4dd9 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12306: 006adb15 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12307: 005e4dc9 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12308: 00ae65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12309: 0041b5e1 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12310: 00ae8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12311: 0072f1dd 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12312: 006317ed 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12311: 0072f1cd 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12312: 006317dd 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 12313: 004a9355 176 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12314: 00b3ec28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ 12315: 004bfcb9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12316: 00535309 284 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12317: 00b3e4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12318: 00b3dab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12319: 00b3edf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12320: 00535645 332 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12321: 0073e9cd 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12321: 0073e9bd 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12322: 0091ce68 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12323: 00aef844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12324: 005487e5 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ 12325: 004c3251 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12326: 003b1839 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12327: 00af57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12328: 00535425 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12329: 00510c3d 4096 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ - 12330: 006e1ffd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 12330: 006e1fed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 12331: 00b3d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12332: 00a36f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12333: 00aeea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12334: 005c44f1 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12334: 005c44e1 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12335: 00b3e688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12336: 00af99b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12337: 00ae3150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12338: 00a3c62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12339: 00aebb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12340: 006cb275 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12340: 006cb265 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12341: 0054c0b9 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12342: 00299769 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 12343: 004b80ad 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12344: 00a3c4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12345: 006f87dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12346: 006b9491 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12347: 006cf0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12345: 006f87cd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12346: 006b9481 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12347: 006cf095 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12348: 00a3c5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12349: 00b3e55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12350: 006feb49 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12350: 006feb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 12351: 00473a01 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12352: 00af20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12353: 00b3e21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12354: 00b3d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12355: 00535535 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12356: 002d9755 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12357: 009c98b0 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12358: 006b8b4d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12358: 006b8b3d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12359: 00aeac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12360: 00af19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12361: 0054c1fd 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12362: 00b3fa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12363: 00ae89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12364: 003918d1 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12365: 005e270d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12365: 005e26fd 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12366: 00b3f252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12367: 0043b559 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12368: 00a3c524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12369: 002d131d 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12370: 00ae42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12371: 00444c75 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12372: 002e072d 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ @@ -12382,198 +12382,198 @@ │ │ │ │ 12378: 00a10568 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12379: 002f13e1 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12380: 00b3f2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12381: 00af3c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12382: 00b3dc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12383: 002954a9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12384: 0029ab99 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12385: 006a7aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12386: 006f362d 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12385: 006a7a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12386: 006f361d 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12387: 00af8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12388: 00aeb44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12389: 00b3e126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12390: 0074c799 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12390: 0074c789 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12391: 009f1f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 12392: 00698b19 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12392: 00698b09 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12393: 00b3f7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12394: 006bd2a9 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12394: 006bd299 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12395: 0046bd95 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12396: 0065846d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12396: 0065845d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12397: 002925a9 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12398: 00aec4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12399: 00af4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12400: 0072e569 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12400: 0072e559 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12401: 00b3e7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12402: 0071d821 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12403: 006f4e81 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12402: 0071d811 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12403: 006f4e71 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12404: 00495bfd 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12405: 00b3f162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12406: 00b3f748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12407: 00b3e1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12408: 0040ac6d 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12409: 005f2ca1 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12410: 00718541 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12411: 006ac691 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12412: 00615755 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12409: 005f2c91 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12410: 00718531 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12411: 006ac681 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12412: 00615745 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12413: 004edb5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12414: 00ae4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12415: 0043b4a1 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12416: 004c5b45 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12417: 006f6f69 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12417: 006f6f59 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12418: 00a4547c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12419: 004edf3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12420: 00b3e694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12421: 00b3d1ca 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12422: 00a452f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12423: 00ae4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12424: 00a0ef3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12425: 00b3f054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12426: 00a4ac24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12427: 00af60f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12428: 00b3ee82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12429: 00a453f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12430: 00af9a64 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12431: 00b3ef60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12432: 006f3d11 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12432: 006f3d01 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12433: 00b3e288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12434: 00487b5d 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12435: 006aec75 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12436: 005f5c4d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12435: 006aec65 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12436: 005f5c3d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12437: 00a4aba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12438: 006327bd 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12438: 006327ad 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12439: 00293609 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12440: 00331039 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12441: 0073dac1 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12441: 0073dab1 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12442: 00b3f890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12443: 00b3f174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12444: 00b3e3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12445: 00542e41 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12446: 00391091 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12447: 00702dd1 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12448: 00612699 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12447: 00702dc1 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12448: 00612689 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12449: 00a45374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12450: 006b7da1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12450: 006b7d91 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12451: 00542f19 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12452: 00af34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12453: 00af7e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12454: 00af0740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12455: 005e3e09 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 12456: 00726eb5 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 12455: 005e3df9 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12456: 00726ea5 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 12457: 00ae9940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12458: 002d36f5 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12459: 004d38e5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12460: 00542e89 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12461: 00b3d488 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12462: 00a4ab1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12463: 00432161 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12464: 00554ae5 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12465: 00b3e7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12466: 00b3f45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12467: 00a0f3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12468: 004c477d 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12469: 00b3d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12470: 00696179 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12470: 00696169 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12471: 00b3f220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12472: 00af22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12473: 002dbe81 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 12474: 00b400ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12475: 00636429 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12475: 00636419 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12476: 00554bf5 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12477: 00af60b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12478: 00aeae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 12479: 004c3359 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12480: 00b3d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12481: 004c0529 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12482: 00269b6d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12483: 00336b75 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 12484: 004722ed 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12485: 004d714d 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12486: 003ef2f9 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12487: 00ae9850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12488: 00704591 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12489: 0061ff85 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12488: 00704581 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12489: 0061ff75 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12490: 00b3d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12491: 00af6fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12492: 00b3f5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 12493: 0052e11d 480 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12494: 00542ed1 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12495: 0042615d 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12496: 00397fc5 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12497: 00b3d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12498: 0074750d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12499: 006364ed 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12498: 007474fd 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12499: 006364dd 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12500: 00af1c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12501: 00554d09 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12502: 00af5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12503: 00a373ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12504: 00b3f544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12505: 00aef544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12506: 00aeb64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12507: 002d2da9 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12508: 00397e21 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12509: 004d3ead 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12510: 00b3e742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12511: 00328e61 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12512: 0072de29 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12512: 0072de19 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12513: 00b3fa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12514: 00b3f6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12515: 0074af91 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12515: 0074af81 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12516: 00293909 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12517: 00b3fba4 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12518: 00b3e65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12519: 00af9258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12520: 009cf76c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12521: 00283ca5 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12522: 0063aec5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12522: 0063aeb5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12523: 00af650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12524: 00b3f918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12525: 00af2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12526: 00b3d453 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12527: 005f980d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12528: 006ab755 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12527: 005f97fd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12528: 006ab745 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12529: 00b3f8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12530: 00aee2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12531: 009d0c2c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12532: 00a10358 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12533: 004cb3d1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12534: 006c6f19 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12535: 0062c101 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12534: 006c6f09 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12535: 0062c0f1 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12536: 00b3f792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12537: 00299799 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12538: 00b3f2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12539: 004f80a9 456 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12540: 002e6bb1 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12541: 0046d7dd 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12542: 00aeab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12543: 005f9155 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12543: 005f9145 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12544: 00af6e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12545: 00af4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12546: 0052538d 314 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12547: 00b3eac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12548: 006cebd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12548: 006cebc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12549: 00296f69 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12550: 00b3fb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12551: 003f09e1 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12552: 003b47c5 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12553: 0038a441 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12554: 006bd7a9 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12554: 006bd799 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12555: 0047f539 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12556: 00b3ecf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12557: 006ed93d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12557: 006ed92d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12558: 00ae7018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12559: 006dfee5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12560: 006d4359 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12559: 006dfed5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12560: 006d4349 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12561: 00455939 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12562: 00af8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12563: 00341f09 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12564: 0073e185 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12564: 0073e175 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12565: 00b3df9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12566: 00b3e3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12567: 00b3d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12568: 007457a5 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12568: 00745795 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12569: 00527e61 80 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12570: 00af6cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12571: 00aeb95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12572: 00ae4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12573: 00b3d40c 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12574: 00af8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12575: 002734ed 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12581,168 +12581,168 @@ │ │ │ │ 12577: 00af5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12578: 00af3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12579: 00b3e2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12580: 00aeb35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12581: 00b3da5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12582: 00af6998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12583: 00b3ea9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12584: 006a9a55 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 12585: 00727ae1 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12584: 006a9a45 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12585: 00727ad1 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12586: 00af5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12587: 005db9f5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12587: 005db9e5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12588: 00b3e186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12589: 00b3d46d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12590: 00ae83c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12591: 00ae93e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12592: 004e026d 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 12593: 00ae39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12594: 00b3e3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12595: 00b3ed60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12596: 0029f731 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12597: 003f46c9 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12598: 0073fb25 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12599: 006ceff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12598: 0073fb15 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12599: 006cefe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12600: 00aeb8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12601: 00aed698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12602: 00b3f898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12603: 00b3dcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12604: 00aebdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12605: 0034f35d 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12606: 00b3fb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12607: 00b3eec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12608: 00b3fd64 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12609: 00a4d564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ 12610: 004ccba9 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12611: 00631439 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12611: 00631429 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12612: 00b3e60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12613: 006acf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12614: 006b5a85 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12613: 006acf2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12614: 006b5a75 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12615: 00a4d66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12616: 00b3f102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12617: 00b3e66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12618: 00615665 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12618: 00615655 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12619: 00ae8844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12620: 00659d8d 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12620: 00659d7d 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12621: 00af9700 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12622: 005f8a79 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12622: 005f8a69 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12623: 00af3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12624: 004c5039 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12625: 00b3e8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12626: 00b3d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12627: 004c14a9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12628: 003ca74d 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12629: 00b3f1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12630: 00b3dbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12631: 003823b5 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12632: 00b3fa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12633: 00af8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12634: 0036795d 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12635: 00b3e928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12636: 00b3eb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12637: 006b14f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12637: 006b14e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12638: 00a4d5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12639: 00b3f42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12640: 006102e9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12641: 007341d9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12640: 006102d9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12641: 007341c9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12642: 00b3f8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12643: 0040cbb9 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12644: 00b3dab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12645: 002c16d9 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12646: 00ae7098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12647: 00b3ea52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12648: 0073bf71 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12648: 0073bf61 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12649: 004e9a55 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12650: 00b3f0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12651: 00708d15 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12652: 005df6b5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12651: 00708d05 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12652: 005df6a5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12653: 00ae9f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12654: 00a56858 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12655: 00b3d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12656: 007470f5 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12656: 007470e5 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12657: 00b3e782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12658: 00b3e164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12659: 0044c911 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12660: 00698989 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12660: 00698979 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12661: 00b3ecc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12662: 0073e5f5 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12662: 0073e5e5 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12663: 00af0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12664: 006c3745 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12664: 006c3735 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12665: 002872fd 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12666: 00af2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12667: 00ae2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12668: 00b3f9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12669: 00b3f712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12670: 00aeb76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12671: 006dd379 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12672: 0073fed5 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12671: 006dd369 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12672: 0073fec5 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12673: 00ae24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12674: 006068fd 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12674: 006068ed 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12675: 00af3f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12676: 00b3ec8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12677: 002a4a99 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12678: 006c1009 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12679: 00736f15 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12678: 006c0ff9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12679: 00736f05 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12680: 004be195 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12681: 004434f5 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12682: 00719231 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12682: 00719221 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12683: 00af45d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12684: 00b3f81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12685: 006abf4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12685: 006abf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12686: 00a53c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12687: 006acdd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12687: 006acdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12688: 0029f7ad 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12689: 00ae3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12690: 0038f66d 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12691: 00b3d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12692: 00706819 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12692: 00706809 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12693: 00ae601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12694: 004f31b5 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12695: 006e60dd 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12695: 006e60cd 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12696: 00b3d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12697: 00b3ebda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12698: 00ae7f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12699: 00af3218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12700: 0072a829 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12701: 005bd301 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12700: 0072a819 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12701: 005bd2f1 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12702: 00b400ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12703: 005eb1b9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12703: 005eb1a9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12704: 00b3f6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12705: 00b3e502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12706: 00445b09 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12707: 00703811 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12707: 00703801 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12708: 003ccd25 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12709: 0073b471 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12709: 0073b461 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12710: 00aeb7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12711: 006ca055 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12711: 006ca045 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12712: 00b3f5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12713: 00a53f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12714: 00a58fc4 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12715: 00af831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12716: 006d42e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12716: 006d42d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12717: 00299789 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12718: 0071d9f1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12718: 0071d9e1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12719: 00b3edc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12720: 00b3d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12721: 00b3df20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12722: 00367385 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12723: 00b3e396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12724: 005cf355 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12724: 005cf345 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12725: 009d04bc 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12726: 00af70d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12727: 004d10b1 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12728: 00474d15 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12729: 00701279 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12729: 00701269 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12730: 00b3f1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12731: 003cc729 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12732: 00559c29 378 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12733: 0073dcc1 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12734: 00701d31 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12733: 0073dcb1 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12734: 00701d21 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12735: 00491fe1 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12736: 00ae6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12737: 00699b01 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12737: 00699af1 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12738: 00ae9570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12739: 003a0c2d 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12740: 00ae22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12741: 00b3e540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12742: 00b3d44a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12743: 004e02a5 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12744: 00ae5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12756,672 +12756,672 @@ │ │ │ │ 12752: 00ae7248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12753: 00b3f984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12754: 00b3e704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12755: 00aeef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12756: 00b3e086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12757: 00b3f3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12758: 00546e8d 308 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12759: 00859e94 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12759: 00859e84 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12760: 00b1bd98 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12761: 009cf850 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12762: 00b3ed3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12763: 00b3fad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12764: 004db5c5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12765: 00546c51 286 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12766: 00aeb55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12767: 00b3ec74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12768: 00b3da4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12769: 005fbac9 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 12770: 007190c1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12769: 005fbab9 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 12770: 007190b1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12771: 00ae7de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12772: 004a5561 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12773: 007012cd 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12773: 007012bd 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12774: 0040aa4d 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12775: 004da771 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12776: 006b9db9 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12777: 0072e245 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12776: 006b9da9 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12777: 0072e235 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12778: 00ae93b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12779: 00b3e2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12780: 00345e95 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12781: 004dbe4d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12782: 00546d71 284 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12783: 00b3dacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12784: 0070931d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12784: 0070930d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12785: 00b3d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12786: 006c6aa1 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12786: 006c6a91 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12787: 00af8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12788: 00af7ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12789: 0073e1ed 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12790: 005a5959 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12789: 0073e1dd 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12790: 005a5945 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12791: 009d0240 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12792: 00aeb72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12793: 00448355 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12794: 004ec7f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12795: 0051c739 106 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12796: 00af8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12797: 00aecb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12798: 003f1011 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12799: 00744b05 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12800: 005a59a1 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12799: 00744af5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12800: 005a598d 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12801: 00b40124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12802: 00aec988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12803: 00b3e112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12804: 0070e335 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12804: 0070e325 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12805: 00a00488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12806: 0063e7e1 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12806: 0063e7d1 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12807: 00af00e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12808: 003290cd 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12809: 00ae7cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12810: 007325a9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12810: 00732599 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12811: 004d9ab5 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12812: 003d0d65 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12813: 00b400f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12814: 0050e5c9 36 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12815: 006db451 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12816: 005a59e9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12817: 00859a98 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12818: 00730c0d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12815: 006db441 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12816: 005a59d5 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12817: 00859a88 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12818: 00730bfd 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12819: 00a53b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12820: 00af6b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12821: 009cf158 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12822: 00b3f23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12823: 00b3e15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12824: 00ae2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12825: 009d0bd4 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12826: 007179bd 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12826: 007179ad 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12827: 00aecd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12828: 005e548d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12828: 005e547d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12829: 00aec30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12830: 006c6981 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12830: 006c6971 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12831: 00b3eb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12832: 00b3f286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12833: 006dbc95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12834: 005f9bdd 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12835: 0062ac19 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12833: 006dbc85 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12834: 005f9bcd 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12835: 0062ac09 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12836: 00b3f2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 12837: 004bfc71 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12838: 0048b199 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12839: 00aedc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12840: 00730fb9 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12840: 00730fa9 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12841: 00299791 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12842: 004d4991 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12843: 00a3bffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12844: 00a0bf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12845: 00afa2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12846: 00af830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12847: 00b3e178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12848: 00b3fe70 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12849: 00a3c104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12850: 006f9055 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12850: 006f9045 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12851: 00ae7684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12852: 002be559 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12853: 00b3eea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12854: 00b3d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12855: 00aec1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12856: 006ab845 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12856: 006ab835 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12857: 00540089 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12858: 00b3eea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12859: 00b3d992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12860: 00af0000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12861: 0070db79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12861: 0070db69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12862: 0042e291 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12863: 00ae88f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12864: 00ae36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12865: 0070dce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12866: 0074f719 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12865: 0070dcd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12866: 0074f709 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12867: 00b3f90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12868: 00532ebd 430 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12869: 006fe121 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12869: 006fe111 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12870: 005400d1 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12871: 00b3edc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12872: 00b3e52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12873: 0061e7d9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12874: 00702d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12875: 007262d9 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12873: 0061e7c9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12874: 00702d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12875: 007262c9 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12876: 005333c5 456 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12877: 00b3f6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12878: 00518c0d 42 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12879: 00afa018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12880: 00b3f448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12881: 00a3c080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12882: 0053306d 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12883: 00634289 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12883: 00634279 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12884: 00af5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12885: 00b3e87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12886: 00aee354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12887: 00518c39 194 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ 12888: 004e9981 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12889: 0054be05 322 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ 12890: 004c5789 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12891: 00af5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12892: 00a58f94 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12893: 00b3f7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12894: 00af6988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12895: 006fffb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12895: 006fffa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12896: 00af6ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12897: 00a0b99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12898: 00540119 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12899: 00b3e7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12900: 00b3e936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12901: 0072721d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12901: 0072720d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12902: 00487fd1 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 12903: 00443a3d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12904: 00af774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12905: 00518b8d 126 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12906: 0070ca19 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12906: 0070ca09 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12907: 00af9218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12908: 006aae6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12908: 006aae5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12909: 00533219 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12910: 00669ab9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12910: 00669aa9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12911: 00aed954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12912: 00a389d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ 12913: 00473329 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12914: 0090d90c 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12915: 00aef4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12916: 006328d1 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12916: 006328c1 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12917: 00af0880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12918: 00ae7644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12919: 00a3884c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12920: 0054bf49 366 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12921: 00a0a478 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12922: 0029862d 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12923: 00b3fb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12924: 00ae43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12925: 0072c93d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12925: 0072c92d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12926: 00ae2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12927: 00a56a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12928: 00a38954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ 12929: 004e23ed 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12930: 00aedb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ 12931: 004e0011 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12932: 002924e9 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12933: 00913fac 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12934: 0070f8b9 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12934: 0070f8a9 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12935: 00b3e5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12936: 00b3f9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12937: 005fba4d 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12937: 005fba3d 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12938: 00aed018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12939: 00ae9d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12940: 00b3e4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12941: 006c93c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12941: 006c93b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12942: 004862d9 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12943: 00aea240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12944: 00a388d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12945: 0052f7c5 608 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12946: 00aed638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12947: 00299fe1 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12948: 00af2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12949: 00b3e546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12950: 005dd349 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12950: 005dd339 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12951: 00a33d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12952: 0046cc99 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12953: 00704429 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12953: 00704419 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12954: 00a31d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12955: 00b3de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12956: 00a33e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12957: 00af9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12958: 00b3ec94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12959: 0062990d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12959: 006298fd 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12960: 0052c311 524 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12961: 0045e881 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12962: 0046269d 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12963: 0026a011 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12964: 00b3f78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12965: 0071210d 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12965: 007120fd 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12966: 00af92d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12967: 00af75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12968: 006ebf01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12969: 005d1f81 1816 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12968: 006ebef1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12969: 005d1f71 1816 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12970: 00b3f0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12971: 00b3eeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12972: 004939e9 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12973: 00b3eb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12974: 00752679 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12974: 00752669 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12975: 004673ed 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12976: 00a33d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12977: 0074ead9 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12977: 0074eac9 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12978: 004f5089 220 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12979: 00b3f022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12980: 00b3e5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12981: 006c6fd9 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12982: 00614db5 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12981: 006c6fc9 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12982: 00614da5 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12983: 00b3dc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12984: 005a49dd 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12985: 006e0921 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12984: 005a49c9 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12985: 006e0911 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12986: 004d9a29 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12987: 004f0629 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12988: 005a4d91 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12988: 005a4d7d 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12989: 00b3d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12990: 00a3ec54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12991: 00af25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12992: 006363c5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12992: 006363b5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12993: 00b3d98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12994: 00a3eac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12995: 006f89f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12996: 005a4b55 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12995: 006f89e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12996: 005a4b41 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12997: 00ae6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12998: 0074f925 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12998: 0074f915 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12999: 00b3f49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 13000: 00a3ebd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 13001: 00b3e570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 13002: 004c4115 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13003: 0060f929 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13003: 0060f919 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13004: 004f45ed 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13005: 003c7e99 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 13006: 00747061 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13006: 00747051 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 13007: 004d06f1 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13008: 006d7609 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13008: 006d75f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 13009: 00a3a088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 13010: 006f3dd5 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13011: 006f8c25 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13010: 006f3dc5 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13011: 006f8c15 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13012: 00a39efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 13013: 00a0a3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13014: 00b3fb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 13015: 00aee2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13016: 003c2d95 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13017: 00ae613c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 13018: 006f2389 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13018: 006f2379 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 13019: 00a3a004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ 13020: 004eb889 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13021: 002d9741 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13022: 00b3ed82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13023: 004dce6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13024: 00742bd9 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13024: 00742bc9 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13025: 00386d1d 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13026: 00b3f1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13027: 00af8240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 13028: 005a4c69 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 13028: 005a4c55 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 13029: 00ae1c30 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13030: 00b3fa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 13031: 00a3eb4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 13032: 006b7351 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13032: 006b7341 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13033: 00b3fb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 13034: 00a4a5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 13035: 006c9135 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13035: 006c9125 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13036: 002fc1f1 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13037: 002d5af5 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13038: 006b9ae1 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13038: 006b9ad1 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13039: 00b4010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13040: 0029752d 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13041: 004e006d 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 13042: 0053f1a1 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 13043: 006faad1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13043: 006faac1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13044: 00af8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 13045: 00a4a570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 13046: 0053f279 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 13047: 00b3f5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13048: 00af96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13049: 00ae2aec 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 13050: 00a39f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 13051: 00a400f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 13052: 006ab2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13052: 006ab295 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13053: 0053f1e9 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 13054: 00b3d9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 13055: 005c96b1 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 13055: 005c96a1 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 13056: 00ae1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13057: 00a3ff68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 13058: 00b3f98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13059: 00b3f83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13060: 00528539 80 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 13061: 00ae5bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13062: 006d76f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13062: 006d76e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13063: 00a40070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 13064: 00aeee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13065: 00b3dfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13066: 00b3e45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13067: 00744225 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13067: 00744215 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 13068: 00a4a4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 13069: 0072e161 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13069: 0072e151 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13070: 00af0350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13071: 00ae92a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13072: 00aef374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13073: 0053f231 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 13074: 00b3e0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13075: 0029a861 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13076: 00af0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13077: 00b3fb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13078: 0046d8d9 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13079: 00b3f41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13080: 004a3abd 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13081: 00a3ffec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 13082: 00b3d9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 13083: 005cf4cd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13084: 006cd91d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13083: 005cf4bd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13084: 006cd90d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13085: 002f72c1 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13086: 00af8068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13087: 004da575 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13088: 00b3f880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13089: 002d80ed 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13090: 00711cc5 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13090: 00711cb5 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13091: 002d3465 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13092: 00ae96d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13093: 00b3dc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13094: 00b3e7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13095: 0070d5f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13096: 0070dc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13097: 0074d019 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13095: 0070d5e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13096: 0070dc1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13097: 0074d009 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13098: 00a3485c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 13099: 00b3f2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13100: 00a346d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 13101: 00b3f550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13102: 005da70d 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13102: 005da6fd 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13103: 00af5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13104: 002af255 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13105: 00a347d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 13106: 005277d1 80 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 13107: 00ae46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 13108: 00afa4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13109: 00b3f20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13110: 004d41c5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13111: 0072506d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13111: 0072505d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13112: 00384ddd 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13113: 004dd179 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13114: 00295d81 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13115: 006a04d9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13116: 006e5d31 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13117: 0070c831 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13115: 006a04c9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13116: 006e5d21 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13117: 0070c821 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13118: 00ae6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13119: 00606d1d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13119: 00606d0d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13120: 00b3f3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13121: 00a31340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 13122: 00af0530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13123: 005f3701 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13123: 005f36f1 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13124: 00aeebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13125: 009cf088 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13126: 00aebc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13127: 0050feed 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 13128: 002ff229 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13129: 00a34754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 13130: 00b3eea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 13131: 003453ad 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13132: 006ab4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13132: 006ab4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13133: 0043bfb5 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13134: 00ae4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13135: 00b3e0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13136: 00b2db90 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13137: 0066fed9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13137: 0066fec9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13138: 00a37f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 13139: 00ae43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13140: 00540671 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 13141: 00b3ed38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13142: 00a417a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 13143: 00b3ef22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13144: 0073cf51 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13144: 0073cf41 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13145: 00a37dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 13146: 00425ca1 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13147: 00540749 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 13148: 00a41618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 13149: 00b3f52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 13150: 006d6ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13150: 006d6ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13151: 0045d705 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13152: 00b3de2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13153: 00709d11 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13154: 006c5d21 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13153: 00709d01 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13154: 006c5d11 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13155: 00b3dc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13156: 00a0f56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 13157: 00a41720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 13158: 006c968d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13158: 006c967d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13159: 002d5231 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13160: 004d9b25 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13161: 00a37f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 13162: 005406b9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 13163: 00491795 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13164: 00b3dc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13165: 00b3de30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13166: 006d189d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13166: 006d188d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13167: 003ceda9 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13168: 00429ce9 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13169: 00b3e75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13170: 00b3e746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13171: 00297b0d 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13172: 006f969d 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13172: 006f968d 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13173: 003f9b71 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13174: 00a0efc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13175: 004efe11 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13176: 00a4e140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 13177: 00af4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 13178: 006d4819 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13178: 006d4809 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13179: 004eb649 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13180: 00ae4444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13181: 00a0a370 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13182: 00a4169c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 13183: 00ae2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13184: 00a37e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 13185: 00540701 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 13186: 00b3f916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13187: 00af5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13188: 00ae25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13189: 00b3e982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13190: 005de9a1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13190: 005de991 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13191: 00af07c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13192: 0048dd71 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 13193: 005db9e5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13193: 005db9d5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13194: 00b3e796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13195: 00ae57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13196: 00a4e0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 13197: 0039a3a5 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13198: 0071580d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13199: 0074eb5d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13198: 007157fd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13199: 0074eb4d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13200: 0036a371 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13201: 004a5899 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13202: 003666cd 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13203: 00b3f1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13204: 004d39f1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 13205: 004a5bdd 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13206: 00aeafbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13207: 00744d1d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13208: 005eb0b5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13209: 0072dbc9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13210: 005fa0f1 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13207: 00744d0d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13208: 005eb0a5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13209: 0072dbb9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13210: 005fa0e1 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 13211: 00ae37c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13212: 002a124d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 13213: 0087b064 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13213: 0087b054 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 13214: 003c7259 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13215: 00743ec1 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13215: 00743eb1 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13216: 003c3961 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13217: 003f54e9 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13218: 006c6dc5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13218: 006c6db5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13219: 00ae63ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13220: 004309f5 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13221: 009cf6fc 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 13222: 007316cd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13222: 007316bd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13223: 00530965 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 13224: 0046dbed 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13225: 00aeac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 13226: 00530a3d 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 13227: 00b3e948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13228: 00b3e422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13229: 006e22bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13229: 006e22ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13230: 002a31dd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13231: 0071e725 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13231: 0071e715 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13232: 004556ed 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13233: 005309ad 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 13234: 00336c0d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13235: 0041b29d 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13236: 0063e5c5 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13236: 0063e5b5 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13237: 009cd3d8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13238: 0046ac4d 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13239: 00b3f0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13240: 00b3fb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13241: 00b3e0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13242: 00af3d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13243: 004f400d 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 13244: 009d03f0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 13245: 00b40122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13246: 0063a901 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13246: 0063a8f1 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13247: 0046a20d 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13248: 002f18b5 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13249: 00b3e4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13250: 0074ae11 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13251: 00711619 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13250: 0074ae01 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13251: 00711609 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13252: 004e7e2d 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13253: 006d71e9 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13253: 006d71d9 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13254: 00a10040 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13255: 002835d1 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13256: 005309f5 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 13257: 00742f7d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13257: 00742f6d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13258: 00b3e3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13259: 00b3de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13260: 00ae7da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13261: 00aecac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13262: 00af7038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13263: 00ae97a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13264: 00b3fa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13265: 00b3f1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13266: 006dcc19 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13266: 006dcc09 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13267: 00b3e608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13268: 00b400ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13269: 00af1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13270: 006a2ad9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13270: 006a2ac9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13271: 00467131 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13272: 00693bc1 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13272: 00693bb1 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13273: 00af76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13274: 006dc4f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13274: 006dc4e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13275: 009cf194 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13276: 006f3a75 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13276: 006f3a65 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13277: 00a49cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13278: 00af9bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13279: 0070972d 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13280: 005e432d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13279: 0070971d 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13280: 005e431d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13281: 00b3df2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13282: 00ae29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13283: 00390bbd 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13284: 006fb291 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13285: 007456d9 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13284: 006fb281 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13285: 007456c9 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13286: 00a49c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13287: 004dd4a5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13288: 00a06cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13289: 00290499 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13290: 00b3e70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13291: 0060b005 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13291: 0060aff5 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 13292: 002c4a65 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13293: 00b3dfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13294: 002849e1 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13295: 006eb9a9 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13296: 005a6e11 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13297: 00631eed 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13298: 0069896d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13295: 006eb999 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13296: 005a6dfd 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13297: 00631edd 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13298: 0069895d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13299: 003f0c39 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 13300: 00af5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13301: 002d51bd 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13302: 0034e6f1 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13303: 00b3f88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13304: 006f2f6d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13304: 006f2f5d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13305: 00aedb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13306: 00495d69 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 13307: 00af60a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13308: 00aebd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13309: 006feb0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13309: 006feafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13310: 00aecf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13311: 00ae2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ 13312: 00a49ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13313: 006314e9 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13313: 006314d9 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13314: 0043ed85 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13315: 00b3e5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13316: 0038579d 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13317: 004d9ff9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13318: 00b3f558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13319: 0050ff21 68 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13320: 00aecf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13321: 00aeb78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13322: 00b3f402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13323: 00448ca1 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13324: 007093d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13324: 007093c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13325: 00aeb7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13326: 004dcced 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13327: 00b3f33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13328: 00463051 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13329: 009cd3cc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13330: 00b3e28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13331: 002afa21 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 13332: 002c40c9 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13333: 0071de21 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13334: 0070bc61 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 13335: 006dc14d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13333: 0071de11 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13334: 0070bc51 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 13335: 006dc13d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13336: 00ae85c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13337: 006c5045 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13337: 006c5035 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13338: 0053f621 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13339: 005fa035 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13339: 005fa025 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13340: 00ae8154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13341: 003b1825 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13342: 005cf3bd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13342: 005cf3ad 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13343: 0053f6f9 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13344: 00b3d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13345: 00b3e52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13346: 0072a8f1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13346: 0072a8e1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13347: 00ae4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13348: 006f3f95 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13349: 005f428d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13348: 006f3f85 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13349: 005f427d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13350: 009d0808 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13351: 0072c8bd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13351: 0072c8ad 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13352: 0053f669 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13353: 00b3f1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13354: 0061ef61 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13354: 0061ef51 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13355: 0044d105 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13356: 005f06c9 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13357: 005f3d1d 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13356: 005f06b9 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13357: 005f3d0d 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13358: 002da11d 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13359: 004a4641 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13360: 006adda9 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13360: 006add99 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13361: 004dbd7d 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13362: 002a041d 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13363: 006e4c0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13363: 006e4bfd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13364: 00aecfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13365: 00af1900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13366: 002997d9 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13367: 0032bc2d 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13368: 00ae7b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 13369: 00a0b2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13370: 00704681 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13371: 00703e5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13370: 00704671 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13371: 00703e4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13372: 0053f6b1 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13373: 00b3dd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13374: 00b3e24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13375: 007337f1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13375: 007337e1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13376: 002a1e21 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13377: 004f7a79 104 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13378: 004dc625 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13379: 002ff321 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13380: 002f2279 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13381: 006a8625 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13381: 006a8615 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13382: 002f6fd1 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13383: 00420c25 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13384: 005ba365 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13384: 005ba355 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13385: 00a072f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13386: 00af8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13387: 00a105ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13388: 00b3d471 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13389: 00b3fa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13390: 00aee3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13391: 002f55a9 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13392: 006a3b55 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13392: 006a3b45 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13393: 00b3f596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 13394: 0043a739 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13395: 005e77cd 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13395: 005e77bd 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13396: 00ae1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13397: 004315c9 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13398: 00af0360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13399: 002f2c59 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13400: 0029cb45 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13401: 005dd7b1 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13401: 005dd7a1 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13402: 00ae51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13403: 00a06ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13404: 005420c1 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13405: 00a0ff38 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13406: 0046d849 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13407: 00b3d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13408: 00542199 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13409: 00b3d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13410: 00a0bc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13411: 003eec91 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13412: 00aee4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13413: 006cc369 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13414: 0070e2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13413: 006cc359 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13414: 0070e2ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13415: 00542109 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13416: 0063215d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13416: 0063214d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13417: 00a564bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13418: 004da081 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13419: 00a0ba20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13420: 00b3dcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13421: 00af03a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13422: 00b3f7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13423: 00ae8054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13431,63 +13431,63 @@ │ │ │ │ 13427: 00ae2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13428: 00a32c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13429: 00ae29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13430: 00367921 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13431: 00aeaabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13432: 00a32c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13433: 00b3e738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13434: 00748a69 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13434: 00748a59 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13435: 00542151 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13436: 00aebaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13437: 00b3f93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13438: 00b3d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13439: 002dbee9 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 13440: 0043b669 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13441: 006e616d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13441: 006e615d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13442: 00aec2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13443: 00aebcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13444: 00487395 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13445: 00b3f200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13446: 0036b45d 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13447: 004a6729 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13448: 008d0870 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13448: 008d0860 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13449: 00298b75 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13450: 009cf798 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13451: 0041b211 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13452: 0029ca51 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13453: 00b3d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13454: 00aeea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13455: 004a3949 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13456: 00ae55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13457: 00b3e9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13458: 006cde01 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13458: 006cddf1 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13459: 00ae25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13460: 00b3f4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13461: 00a32b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13462: 00af2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13463: 00ae82e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13464: 00b3d4ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13465: 00b400e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13466: 00aecda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13467: 006cbcc5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13467: 006cbcb5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13468: 00b3db34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13469: 00af6cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13470: 00ae2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13471: 00a0b264 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13472: 00717f95 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13472: 00717f85 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13473: 00b3e7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13474: 00b3f0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13475: 00b3fb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13476: 00ae642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13477: 0044dcb5 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13478: 00aeb7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13479: 00754635 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13479: 00754625 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13480: 00aec01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13481: 00b3e98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13482: 0070e119 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13482: 0070e109 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13483: 00aeb7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13484: 00af0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13485: 00af2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13486: 00b3daa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13487: 00aed708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13488: 00ae8184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13489: 00b3fa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ @@ -13496,795 +13496,795 @@ │ │ │ │ 13492: 00af8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13493: 004577b1 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 13494: 004ae485 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13495: 002724f9 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13496: 00291fa5 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13497: 0037fd69 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 13498: 004a09a1 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 13499: 0074256d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13499: 0074255d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13500: 00268f11 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13501: 00af6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13502: 00b3df0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13503: 00b3e524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13504: 00a070e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13505: 00af93f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13506: 006d7519 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13506: 006d7509 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13507: 00aec53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13508: 0069f9e9 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13508: 0069f9d9 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13509: 00af1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13510: 00b3fb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13511: 0029809d 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13512: 006a8595 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13512: 006a8585 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13513: 00446abd 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13514: 00b3e9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13515: 00b3d982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13516: 0071e059 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13516: 0071e049 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13517: 00ae76c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13518: 00aeb29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13519: 00b3e00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13520: 00aed258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13521: 00b3edf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13522: 00afa684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13523: 00b3ea08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13524: 0061bba1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13524: 0061bb91 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13525: 00af97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13526: 002f347d 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13527: 002a282d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13528: 00740dcd 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13528: 00740dbd 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13529: 0038da49 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13530: 00ae4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13531: 004244d5 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13532: 004159b9 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13533: 004eab91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13534: 002f1465 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13535: 00ae2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13536: 004dd935 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13537: 0073e19d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13537: 0073e18d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13538: 00b3dfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13539: 006ce735 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13540: 008dcfa4 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13539: 006ce725 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13540: 008dcf94 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13541: 00a103dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13542: 006e3521 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13543: 006f2dfd 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13544: 006dd571 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13542: 006e3511 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13543: 006f2ded 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13544: 006dd561 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13545: 00ae9bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13546: 006c73dd 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13546: 006c73cd 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13547: 0039144d 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13548: 002f52b9 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13549: 006c99f9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13550: 006abfc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13549: 006c99e9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13550: 006abfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13551: 00af0380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13552: 0072eac9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13552: 0072eab9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13553: 00aea0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13554: 00b3f9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13555: 0038aa69 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13556: 00b3d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13557: 00706f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13557: 00706f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13558: 004b9911 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13559: 00554531 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13560: 0071e3d9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13560: 0071e3c9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13561: 00434411 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13562: 004da109 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13563: 00ae3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13564: 00af1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13565: 00ae1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13566: 00712d91 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13566: 00712d81 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13567: 00b3d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13568: 00554309 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13569: 00b3ef38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13570: 004dd311 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13571: 00a3d6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13572: 006ba1a9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13572: 006ba199 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13573: 00a3d520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13574: 002feab9 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13575: 00a0a688 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13576: 00aee364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13577: 00a3d628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13578: 00af17a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13579: 00b3e446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13580: 006d7dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13581: 006f5bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13580: 006d7db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13581: 006f5bed 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13582: 003c75f1 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 13583: 0061da7d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13583: 0061da6d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13584: 00b3f4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13585: 0055441d 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13586: 005a68f5 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13586: 005a68e1 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13587: 00398e5d 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13588: 00a05ba4 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13589: 00ae3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13590: 00b3e866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13591: 006ac9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13591: 006ac9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13592: 0047f37d 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13593: 00af5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13594: 00b3df88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13595: 00af5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13596: 006b6501 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13596: 006b64f1 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13597: 00492439 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13598: 00a3d5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13599: 0073c169 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13599: 0073c159 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13600: 00ae82d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13601: 00a0b1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13602: 00430aa5 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13603: 00af5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13604: 006d0a2d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13604: 006d0a1d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13605: 00afa424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13606: 00b3f0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13607: 00af16c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13608: 003a29d9 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13609: 00ae1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13610: 00b3eb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13611: 00b3d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13612: 006155b5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13612: 006155a5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13613: 002a0559 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13614: 00b3e84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13615: 0053e9c1 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13616: 006b79dd 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13616: 006b79cd 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13617: 00b3ddaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13618: 0053ea99 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13619: 0054c83d 300 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13620: 00b3db32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13621: 00b3d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13622: 004ece9d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13623: 0053ea09 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13624: 0054c615 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13625: 004ddbc1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13626: 00394ded 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13627: 0071ac2d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13627: 0071ac1d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13628: 00a4e7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13629: 002a37a5 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13630: 006fc885 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13630: 006fc875 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13631: 00b3fd5c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13632: 006175f1 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13632: 006175e1 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13633: 00af8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13634: 006e2371 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13634: 006e2361 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13635: 002da155 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13636: 004f2259 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13637: 00af6db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13638: 00aec27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13639: 00b3f8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13640: 006f2005 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13640: 006f1ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13641: 004e84c5 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13642: 003cc3f1 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13643: 0054c729 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13644: 0053ea51 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13645: 0038e279 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13646: 00a4e770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13647: 00b3ed2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13648: 00a470d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ 13649: 0041b16d 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 13650: 006af801 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13651: 006fc8fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13650: 006af7f1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13651: 006fc8ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13652: 00384b39 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13653: 002a7b11 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13654: 00416f55 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13655: 00a471e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13656: 00b3f770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 13657: 00af5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13658: 00386f99 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13659: 003679c1 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13660: 002d6ce1 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13661: 00b3dcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13662: 004708f1 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13663: 006975f5 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 13664: 006f2041 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13663: 006975e5 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13664: 006f2031 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13665: 004a0c69 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13666: 0062a269 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13666: 0062a259 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13667: 00ae9ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13668: 00a0f044 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13669: 002c24b9 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13670: 00a0a604 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13671: 004ee309 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13672: 004ea891 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13673: 00498bb9 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13674: 006b77d5 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13675: 00694549 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13676: 006f982d 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13674: 006b77c5 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13675: 00694539 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13676: 006f981d 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13677: 003910bd 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13678: 00af4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13679: 00b3e1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13680: 00af35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13681: 00aefa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13682: 00464849 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13683: 006c95b5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13683: 006c95a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13684: 00a4715c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13685: 0070ec4d 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13686: 006f8b1d 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13685: 0070ec3d 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13686: 006f8b0d 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13687: 00ae8694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13688: 005a9399 4012 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13688: 005a9385 4012 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ 13689: 00b3e8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 13690: 00af6f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ - 13691: 008dcfc8 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13691: 008dcfb8 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ 13692: 00b3fb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13693: 006b31a1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13693: 006b3191 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13694: 00b3e4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13695: 00ae6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13696: 006428ad 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13696: 0064289d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13697: 00269875 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13698: 0029a219 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13699: 002f1021 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13700: 006b0ac1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13700: 006b0ab1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13701: 00af0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13702: 00b3efe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13703: 00b3e2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13704: 004d4225 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13705: 005e6e89 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13705: 005e6e79 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13706: 00b3e82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13707: 00b3f68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13708: 00718461 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13708: 00718451 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13709: 00ae7e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13710: 00b3df66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13711: 00b40112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13712: 00b3e474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13713: 0073380d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13713: 007337fd 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13714: 00af8614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13715: 00b3f61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13716: 0051c025 54 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13717: 006d1da1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13718: 006e5df5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13719: 0061dc65 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13717: 006d1d91 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13718: 006e5de5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13719: 0061dc55 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13720: 00b3eb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13721: 0041ffed 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13722: 006aba61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13722: 006aba51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13723: 009ccbc0 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13724: 00af50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13725: 00707d81 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13726: 005e0d8d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13725: 00707d71 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13726: 005e0d7d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13727: 00af8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13728: 00b3fb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13729: 00299739 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13730: 005a805d 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13730: 005a8049 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13731: 00ae9430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13732: 006131dd 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13732: 006131cd 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13733: 009cf228 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13734: 00b3e628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13735: 009cf03c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13736: 00af0180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13737: 005e30e9 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13738: 005a7ed9 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13737: 005e30d9 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13738: 005a7ec5 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13739: 00ae67f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13740: 00af9fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13741: 00b3f29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13742: 00ae2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13743: 005f9415 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13744: 005fdb41 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13743: 005f9405 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13744: 005fdb31 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13745: 00af4034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13746: 00640065 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13747: 0071edc1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13746: 00640055 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13747: 0071edb1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13748: 00afa0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13749: 0053d2e9 526 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ 13750: 00b3f6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13751: 00709111 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13751: 00709101 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13752: 00b3de3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13753: 0053d90d 488 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13754: 00ae48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13755: 00af7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13756: 00b3fb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13757: 002ff279 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13758: 0053d4f9 522 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13759: 0050664d 220 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13760: 00728d7d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13760: 00728d6d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13761: 00443391 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13762: 00b3f808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13763: 00af77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13764: 00b3e714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13765: 009cd348 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13766: 004c9f5d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13767: 003345f5 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13768: 00af9fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13769: 0061f35d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13769: 0061f34d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13770: 00b3f87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13771: 00b3d9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13772: 00a3be70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ 13773: 00447c4d 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13774: 00af664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13775: 00b3f6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13776: 004dde81 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13777: 007502b1 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13777: 007502a1 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ 13778: 0053d705 518 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13779: 007311dd 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13779: 007311cd 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13780: 00a3bf78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13781: 0071e511 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13781: 0071e501 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13782: 00b3ef9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13783: 00b3ed2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13784: 0066566d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13784: 0066565d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13785: 00af1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13786: 00b3e202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 13787: 005deda1 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 13787: 005ded91 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 13788: 00b3f148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13789: 0073afe5 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13790: 0074ccc5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13791: 006b6a31 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13792: 00718a5d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13793: 0063b249 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13789: 0073afd5 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13790: 0074ccb5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13791: 006b6a21 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13792: 00718a4d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13793: 0063b239 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13794: 00b3f17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13795: 00aedc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13796: 00af2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13797: 00a0debc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13798: 00ae24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13799: 00aecb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13800: 002a15d9 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13801: 00b3d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13802: 0054857d 318 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13803: 002d9ef9 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13804: 0055acd1 286 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13805: 00a3bef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13806: 00b3d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13807: 00548331 290 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13808: 006b1dbd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13808: 006b1dad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13809: 0055b001 302 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ 13810: 00443e71 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ - 13811: 0074eac9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13811: 0074eab9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13812: 004885a1 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13813: 002a149d 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13814: 006d41f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13814: 006d41e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13815: 0055adf1 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13816: 00aead2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13817: 00b3e1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13818: 006a8e25 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13818: 006a8e15 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13819: 00af0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13820: 00af8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13821: 006e59dd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13821: 006e59cd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13822: 00aee524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13823: 005a53c9 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13824: 0062c119 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13823: 005a53b5 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13824: 0062c109 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13825: 009cf000 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13826: 00b3e664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13827: 00a0a580 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13828: 005a5761 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13829: 006fd369 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13828: 005a574d 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13829: 006fd359 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13830: 0050e7a5 140 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13831: 006d41b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13831: 006d41a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13832: 00b3e8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13833: 0046b89d 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13834: 007118bd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13834: 007118ad 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13835: 00548455 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ 13836: 0042e999 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ - 13837: 005a5511 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13837: 005a54fd 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13838: 00ae5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13839: 00859fd8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13839: 00859fc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13840: 00ae4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13841: 00ae3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13842: 00ae3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13843: 005f8931 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13843: 005f8921 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13844: 00aec28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13845: 0055aef9 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ - 13846: 005c7c5d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13846: 005c7c4d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13847: 002a170d 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13848: 00af22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13849: 004db6c9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13850: 00af1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13851: 00a0e5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13852: 00b3f876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13853: 006e33dd 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13853: 006e33cd 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13854: 00ae9760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13855: 00ae8454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13856: 004d3ad9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13857: 0061562d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13858: 006ca219 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13857: 0061561d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13858: 006ca209 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13859: 002da161 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13860: 0044f2d9 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13861: 005a5639 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13861: 005a5625 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13862: 00b3d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13863: 00559929 378 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13864: 003343c5 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13865: 00b3e6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13866: 00b3dc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13867: 00b3d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13868: 004dbf55 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13869: 0071d695 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13869: 0071d685 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13870: 00b3efc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13871: 0038a1d5 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13872: 003c70c9 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13873: 006b05e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13873: 006b05d1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13874: 00ae68a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13875: 0066411d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13875: 0066410d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13876: 0044d46d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13877: 00b3deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13878: 00670ddd 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13878: 00670dcd 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13879: 00b3dcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13880: 00aeb1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13881: 005409d1 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13882: 00ae8224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13883: 00ae7028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13884: 00b3e1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13885: 008dd558 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13885: 008dd548 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13886: 00b40144 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13887: 006f9f15 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13888: 00718b3d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13887: 006f9f05 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13888: 00718b2d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13889: 00540aa9 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13890: 005299e9 508 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13891: 00aef214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13892: 00af20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13893: 00af1cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13894: 00a08cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13895: 007065a5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13895: 00706595 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13896: 00aebeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13897: 006a3a35 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13897: 006a3a25 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13898: 00afa264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13899: 00540a19 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13900: 00af1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13901: 00ae60bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13902: 00ae5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13903: 004927e9 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13904: 00b3e1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13905: 00ae65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13906: 00af8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13907: 004be125 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13908: 00a0bcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ - 13909: 005a219d 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13909: 005a2189 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13910: 003911f1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13911: 00b3efa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13912: 00a08480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13913: 005a1f85 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13913: 005a1f71 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13914: 00ae2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13915: 0060e5c1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13915: 0060e5b1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13916: 00540a61 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13917: 00ae2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13918: 00737b51 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13918: 00737b41 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13919: 00af5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13920: 00b3de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13921: 00aed428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13922: 00633a61 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13922: 00633a51 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13923: 00ae8354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13924: 0039330d 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13925: 00b3de0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13926: 00a4379c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13927: 00aec48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13928: 00af2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13929: 00ae3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13930: 0071ea41 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13931: 006a7d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13930: 0071ea31 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13931: 006a7cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13932: 003f19e5 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13933: 00ae2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13934: 00a438a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13935: 00b3e636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13936: 00b3e318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13937: 0073a659 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13937: 0073a649 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13938: 002f1865 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13939: 0073083d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13940: 006c06c9 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13939: 0073082d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13940: 006c06b9 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13941: 002f2791 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13942: 00ae2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13943: 00af99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13944: 006e1359 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13945: 006a8eed 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13944: 006e1349 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13945: 006a8edd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13946: 00b3f744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13947: 00a36e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13948: 00b3f428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13949: 00b3d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13950: 00ae87b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13951: 00b3fa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13952: 00631b3d 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13952: 00631b2d 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13953: 00b3f13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13954: 005ebc61 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13955: 0073ce69 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13956: 0063ec2d 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13954: 005ebc51 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13955: 0073ce59 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13956: 0063ec1d 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13957: 00a43820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13958: 004f3381 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13959: 00aef0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13960: 00369d91 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13961: 003dc0b1 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13962: 00b3eb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13963: 0047d35d 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13964: 009d0894 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13965: 00a36b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13966: 0063ab29 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13966: 0063ab19 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13967: 00b3e1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13968: 00b400ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13969: 00aed508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13970: 00af64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13971: 006acac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13971: 006acab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13972: 004f8669 1032 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13973: 00b3e756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13974: 00614981 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13974: 00614971 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13975: 00af1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13976: 00ae3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13977: 007563ad 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13978: 0074e8a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13979: 008d0978 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13977: 0075639d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13978: 0074e895 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13979: 008d0968 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13980: 00b40141 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13981: 007338dd 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13981: 007338cd 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13982: 00aef534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13983: 00af2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13984: 00b3de2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13985: 00af5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13986: 00af8864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13987: 00b3eba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13988: 006ffec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13988: 006ffeb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13989: 00425a2d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13990: 00b3df38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13991: 005eb619 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13991: 005eb609 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13992: 00392239 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13993: 0048b0e9 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13994: 00328a69 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13995: 005e00cd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13995: 005e00bd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13996: 0050f765 142 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 13997: 0041afc9 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13998: 00b3fa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13999: 00b3e98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 14000: 006d81dd 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14000: 006d81cd 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14001: 00ae3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14002: 00b3d44e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14003: 009d01d8 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14004: 00ae4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14005: 00b3e424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14006: 00aeb61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14007: 00b3f730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 14008: 004d5f71 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14009: 00b3e6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14010: 00388f09 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14011: 00b3f046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14012: 00b3d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 14013: 00af9f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14014: 006e5685 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14014: 006e5675 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14015: 00b3da16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 14016: 007394f9 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14017: 006df8c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14016: 007394e9 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14017: 006df8b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14018: 00af71e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14019: 00ae4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14020: 00ae2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14021: 00b3e6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14022: 00b3e846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14023: 00b3dfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14024: 00b3e042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14025: 00af7dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14026: 00b3e5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14027: 003924dd 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 14028: 004cb2c1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14029: 00b3e73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 14030: 00ae75d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14031: 00718c1d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14031: 00718c0d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14032: 00b3fd75 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14033: 0062a53d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14033: 0062a52d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14034: 004f24bd 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14035: 00b3e6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14036: 00ae1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14037: 00aee724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 14038: 00487d69 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14039: 00af20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14040: 00b3f2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14041: 00b3ef06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14042: 007542f1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14042: 007542e1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14043: 002a037d 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14044: 0066fd59 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14044: 0066fd49 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 14045: 00ae4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14046: 00b3ed1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14047: 00411c85 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14048: 00b3d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14049: 005e813d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14049: 005e812d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14050: 0050fc25 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 14051: 00aea9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14052: 00af3a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14053: 0073768d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14053: 0073767d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14054: 00af3098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14055: 0047e6a9 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14056: 00ae44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14057: 0074e929 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14058: 0071e1c9 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14057: 0074e919 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14058: 0071e1b9 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14059: 004eb405 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14060: 00aeaf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14061: 0036c391 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14062: 00b3de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14063: 004646e1 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14064: 00b3da36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14065: 00b3e0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14066: 00b3f442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14067: 007081d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14067: 007081c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14068: 00b3efbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14069: 00aeaf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 14070: 00af5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14071: 00b3dc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14072: 00aebfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14073: 00a369e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 14074: 00a41174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 14075: 00b3efe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 14076: 00a40fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 14077: 0061d421 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14077: 0061d411 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 14078: 00b3e810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14079: 00b3dcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14080: 005e01d5 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14080: 005e01c5 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14081: 00b3e2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14082: 00aea0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14083: 00a410f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 14084: 00b3ee0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14085: 00492581 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14086: 00701c49 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14086: 00701c39 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14087: 004443a1 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14088: 005e6d15 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14088: 005e6d05 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14089: 00a0fb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14090: 009fa830 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 14091: 0063a789 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14092: 006aedb1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14091: 0063a779 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14092: 006aeda1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 14093: 00b3d485 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14094: 00ae9ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14095: 00af5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14096: 00b3f424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14097: 00af77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14098: 00493ded 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14099: 00615545 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14100: 006ed565 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14101: 00751559 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14099: 00615535 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14100: 006ed555 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14101: 00751549 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14102: 00b3f308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 14103: 00aecc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14104: 007500dd 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14104: 007500cd 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14105: 0053ffb1 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 14106: 00a4106c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 14107: 00a46c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 14108: 00705409 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14109: 006b2a99 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14108: 007053f9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14109: 006b2a89 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14110: 0053fff9 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 14111: 00a0f464 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14112: 005f3789 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14112: 005f3779 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14113: 00aea060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14114: 00aeeb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14115: 00ae3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14116: 00a46d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 14117: 004d81d9 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 14118: 00aeee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14119: 006c9261 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14120: 005f35b9 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14121: 006e8e89 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 14122: 00702f05 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 14119: 006c9251 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14120: 005f35a9 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14121: 006e8e79 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14122: 00702ef5 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 14123: 00ae34b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14124: 00b3f62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14125: 006335d5 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14125: 006335c5 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14126: 003c1f35 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14127: 0091ddb4 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14128: 006c76c1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14128: 006c76b1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14129: 00b3d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 14130: 0055518d 280 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 14131: 005e4d5d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14131: 005e4d4d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14132: 00af0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14133: 004c9f7d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14134: 005db9c1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14134: 005db9b1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14135: 00b3f128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14136: 005ef7e1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14136: 005ef7d1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14137: 00540041 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 14138: 00b3eb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14139: 0063221d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14140: 00717c4d 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14139: 0063220d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14140: 00717c3d 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14141: 00a46cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 14142: 00742d55 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14142: 00742d45 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 14143: 00478601 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14144: 00ae7198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14145: 0072d7dd 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14145: 0072d7cd 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14146: 00b3ec98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 14147: 00492539 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14148: 00b3e16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14149: 0026a7a9 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14150: 002fc9c1 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14151: 003343a1 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14152: 00b3f698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14153: 005552a5 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 14154: 0046aac1 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 14155: 008e45f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14155: 008e45e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14156: 00b3da64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14157: 004641d5 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14158: 00aed758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 14159: 00389a39 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14160: 006b281d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14161: 0061df55 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14160: 006b280d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14161: 0061df45 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14162: 0046c881 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14163: 00aef394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 14164: 0071e655 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14164: 0071e645 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14165: 00b3dd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14166: 00b3d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14167: 00b3d94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14168: 0060aca1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14168: 0060ac91 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14169: 00445f8d 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14170: 00b3dbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14171: 00701571 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14171: 00701561 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14172: 00ae9a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14173: 00b3e97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14174: 00aeab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14175: 004cb679 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14176: 00af5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14177: 00af7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14178: 006f4c49 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14178: 006f4c39 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14179: 00ae8204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14180: 00620515 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14180: 00620505 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14181: 00ae8314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14182: 00aee834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14183: 00a59618 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14184: 00b3f930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14185: 00b3d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14186: 006fe281 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14186: 006fe271 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14187: 003f96e5 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14188: 00af9f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14189: 00ae8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14190: 004db859 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14191: 0070534d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14191: 0070533d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14192: 00ae3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14193: 00709539 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14194: 006ff9d1 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14195: 005cdddd 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14196: 00659669 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14193: 00709529 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14194: 006ff9c1 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14195: 005cddcd 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14196: 00659659 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14197: 00356ad1 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14198: 00b3e01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14199: 00726e45 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14199: 00726e35 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14200: 00ae190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14201: 00698471 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14201: 00698461 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14202: 002a0cb1 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 14203: 005f3ce9 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14204: 006e922d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14203: 005f3cd9 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14204: 006e921d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14205: 00af2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14206: 005ce0e9 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14206: 005ce0d9 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14207: 00b400cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 14208: 00613889 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14208: 00613879 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 14209: 00530e39 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 14210: 005a64ed 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 14210: 005a64d9 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 14211: 004dc0f1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14212: 006b76cd 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14213: 006338c9 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14212: 006b76bd 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14213: 006338b9 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14214: 00b3ec18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14215: 00aed028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14216: 004a76c9 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14217: 00630b0d 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14217: 00630afd 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 14218: 00530e81 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 14219: 00aee284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14220: 00aed238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14221: 00b3f642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14222: 00b3edc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14223: 00aeebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14224: 00ae8594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14225: 0042ea81 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14226: 002f5929 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14227: 00af95fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 14228: 00a41fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 14229: 005c4561 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14229: 005c4551 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14230: 00a41e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 14231: 006b41ed 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14231: 006b41dd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14232: 00530ec9 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 14233: 00a41f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 14234: 00a08b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14235: 00af3e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14236: 00b3d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 14237: 00299ca5 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14238: 00af40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14239: 0045d715 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14240: 006bb699 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14240: 006bb689 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 14241: 00a06698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14242: 00b3f050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14243: 0044e4e9 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14244: 00af99a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14245: 006d5e01 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14245: 006d5df1 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14246: 00af6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14247: 00b3f08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14248: 00afa008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14249: 005f2de5 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14249: 005f2dd5 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14250: 00ae47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14251: 00b3f4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14252: 00ae8094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14253: 00a5609c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 14254: 00b3ebce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14255: 00b3df46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14256: 00af7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14257: 00a082f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14258: 005c45d9 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14258: 005c45c9 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14259: 009d6e08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14260: 00a41edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 14261: 00b3f854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14262: 00b3ea26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14263: 0044d175 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 14264: 0074cb05 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14264: 0074caf5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14265: 00af5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14266: 00b3fa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14267: 00ae5e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14268: 00aead1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14269: 0032bda1 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 14270: 00af1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14271: 00afa254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14272: 00b3f8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14273: 00740c6d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 14274: 0075617d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14273: 00740c5d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14274: 0075616d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14275: 00ae3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14276: 0029fa89 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14277: 00b3edd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14278: 00af0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14279: 0070c7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14279: 0070c7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14280: 00b3d1db 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 14281: 00b3e074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 14282: 004d5e75 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 14283: 002a55c1 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14284: 00af2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14285: 0047aa31 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14286: 00af3238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ @@ -14297,22 +14297,22 @@ │ │ │ │ 14293: 00b2db08 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14294: 00b3f28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14295: 00ae3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14296: 00b40064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14297: 00af8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14298: 00aef884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14299: 00af08a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14300: 00725181 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14300: 00725171 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14301: 00aef744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14302: 00aee7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14303: 00b3ef32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14304: 00b3d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 14305: 00701b65 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 14305: 00701b55 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 14306: 00b3e8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14307: 00732509 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14307: 007324f9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14308: 002ca225 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14309: 00b3fa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14310: 00b3dd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14311: 00af7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14312: 00b400b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14313: 00aee2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14314: 00b3f370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ @@ -14325,333 +14325,333 @@ │ │ │ │ 14321: 00af5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14322: 0046d381 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14323: 00ae4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14324: 00a0e678 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14325: 00ae6fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14326: 00ae8294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14327: 00b40120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14328: 007345d1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14328: 007345c1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14329: 00b3e690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14330: 00b3d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 14331: 00445d8d 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 14332: 0029db2d 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14333: 00b3d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14334: 00af642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 14335: 004907ad 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14336: 0046b6fd 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14337: 00a39008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14338: 006825d5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14338: 006825c5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14339: 00b3d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14340: 00a38e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14341: 00af3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14342: 00ae1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14343: 00af1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14344: 006cf069 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14344: 006cf059 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14345: 00af8764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14346: 00291ea1 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14347: 006c0249 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14347: 006c0239 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14348: 00a38f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ - 14349: 0074fb85 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 14349: 0074fb75 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 14350: 0041ddd1 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14351: 00b3f204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14352: 00293849 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14353: 00b3d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14354: 00b3de1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14355: 00b3ea34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14356: 00742a31 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14356: 00742a21 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14357: 003983e9 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14358: 00af4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14359: 009cf138 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14360: 002d3add 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14361: 00b3d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14362: 00b3eac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14363: 00b3ebe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14364: 00b3e24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14365: 00ae9c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14366: 0070384d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14367: 0074d1b5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 14368: 00697dc9 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14369: 0060d5f1 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14366: 0070383d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14367: 0074d1a5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 14368: 00697db9 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14369: 0060d5e1 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14370: 00b3dd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14371: 00b3ef1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14372: 00b3f2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14373: 00ae9490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14374: 00732779 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14374: 00732769 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14375: 002950b9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14376: 00625e7d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14376: 00625e6d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14377: 00b3fa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14378: 00a38f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14379: 00aef604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14380: 00b3ec16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14381: 004a0941 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14382: 00ae5b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14383: 00af3308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14384: 005e0e11 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14384: 005e0e01 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14385: 00af93d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14386: 00af26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14387: 00737f01 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14387: 00737ef1 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14388: 00b3f136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14389: 00b3ef3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14390: 00b3f5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14391: 00b3f23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14392: 00b3ed78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 14393: 004b983d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14394: 00b3f720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 14395: 0037ed05 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14396: 006fb969 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14396: 006fb959 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14397: 00b3ddf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14398: 005bd7b1 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14398: 005bd7a1 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14399: 0038476d 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14400: 00aee2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14401: 0026a8f5 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 14402: 00b3f140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14403: 0043098d 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14404: 00b3eb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14405: 0073cc89 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14405: 0073cc79 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14406: 009cfc7c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14407: 0070eefd 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14407: 0070eeed 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14408: 0044e08d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14409: 0047f31d 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14410: 00742c79 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14410: 00742c69 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14411: 00afa078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14412: 009c6ee0 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14413: 007314e5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14413: 007314d5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14414: 00ae5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14415: 004a7971 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14416: 0066c449 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14416: 0066c439 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14417: 00b3f092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14418: 00af8854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 14419: 004be189 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14420: 00af75ec 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14421: 002a0781 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14422: 00b3f8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14423: 00af2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14424: 00a57014 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14425: 004f24d5 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14426: 004eddc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14427: 0054bb59 324 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14428: 00afa444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14429: 00b3f88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14430: 006f261d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14430: 006f260d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14431: 00a56e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14432: 004d9ad9 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14433: 00b3fa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14434: 0070a731 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14434: 0070a721 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14435: 00ae85a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14436: 00aeef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14437: 00526aad 80 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14438: 009cd2f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14439: 0040c7cd 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14440: 00632c79 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14440: 00632c69 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14441: 004b8f11 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14442: 00ae4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14443: 00b3d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14444: 006c9d81 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14444: 006c9d71 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14445: 00a57224 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14446: 005a3621 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14446: 005a360d 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14447: 00b3f532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14448: 00b3f73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14449: 0054bc9d 358 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14450: 005a36f9 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14450: 005a36e5 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14451: 009bdedc 64 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14452: 00b3fa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14453: 005a3669 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14454: 006d1c5d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14453: 005a3655 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14454: 006d1c4d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14455: 00b3f946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14456: 00b40008 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14457: 006b1f49 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14457: 006b1f39 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14458: 00b3f696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14459: 006ce359 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14459: 006ce349 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14460: 00ae6fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14461: 007203b9 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14461: 007203a9 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14462: 00b3e48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14463: 0045cb3d 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14464: 004db9e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14465: 00af5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14466: 00af3da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14467: 0026a8d5 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14468: 0046a70d 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14469: 00b3eeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14470: 00b3f61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14471: 00af8f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14472: 0074f85d 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14472: 0074f84d 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14473: 00aec21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14474: 00af7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14475: 004d06b5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14476: 006ab011 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14476: 006ab001 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14477: 00b3dc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14478: 00b3df6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14479: 00b3ea4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14480: 00386811 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14481: 00ae4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14482: 002b3371 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14483: 00b3e6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14484: 005a36b1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14484: 005a369d 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14485: 00b3d962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14486: 004a0ad9 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14487: 00b3dc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14488: 0070f185 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14489: 00710d85 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14488: 0070f175 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14489: 00710d75 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14490: 00af4f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14491: 00b3e9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14492: 00b3ea0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14493: 003854d9 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14494: 0044e439 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14495: 004dc281 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14496: 00b3e8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 14497: 00aefdd0 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14498: 002a2e49 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14499: 004f7c05 368 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14500: 005f0aa5 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14500: 005f0a95 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14501: 00af3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14502: 006cd02d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14503: 005e0005 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14502: 006cd01d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14503: 005dfff5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14504: 00b3d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14505: 00b3d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14506: 0072f429 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14507: 006d8f19 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14506: 0072f419 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14507: 006d8f09 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14508: 00b3e5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14509: 0036410d 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14510: 00b3d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14511: 002990e5 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14512: 002d8929 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14513: 00b3ef9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14514: 0033353d 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14515: 00af1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14516: 004cab81 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14517: 00630c9d 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14518: 00708f49 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14517: 00630c8d 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14518: 00708f39 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14519: 00aee8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14520: 00460375 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14521: 00b3d2f4 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14522: 0075133d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14523: 007242cd 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14522: 0075132d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14523: 007242bd 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14524: 00b3f3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14525: 00b1bd60 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14526: 004f6ca5 204 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14527: 004803a5 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14528: 00b3f1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14529: 00b3d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14530: 004ef6b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14531: 00aec15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14532: 00b3d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14533: 006d26e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14533: 006d26d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14534: 00af7128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14535: 00635d39 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14535: 00635d29 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14536: 00b3d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14537: 006d8df1 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14537: 006d8de1 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14538: 00b3f76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14539: 00af5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14540: 00495c65 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14541: 00af2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14542: 006b60f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14543: 0072a0b9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14544: 006b24f9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14542: 006b60e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14543: 0072a0a9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14544: 006b24e9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14545: 00b3f440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14546: 004f0531 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14547: 0071dc69 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14547: 0071dc59 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14548: 00b3eed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14549: 002d586d 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14550: 004f48d5 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14551: 006d5cbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14551: 006d5cad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14552: 004b9871 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14553: 0043b0e9 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14554: 00b3f57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14555: 00ae5cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14556: 00a317e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ - 14557: 007033f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14557: 007033e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14558: 0038629d 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14559: 004f33b9 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14560: 004d07b9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14561: 00b3eea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14562: 00ae9280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14563: 006e692d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14564: 006acca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14563: 006e691d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14564: 006acc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14565: 004d98d5 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14566: 00af40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14567: 00ae6ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14568: 00a38df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ 14569: 004e8f99 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14570: 00b3e19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 14571: 0045e3dd 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 14572: 006d5125 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14572: 006d5115 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14573: 00aefd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14574: 00aef4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14575: 00a38c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14576: 00af5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14577: 004ef4a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14578: 00b3ed72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14579: 00a0d1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14580: 00b3fa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14581: 00a38d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14582: 00af6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14583: 00b3ecce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14584: 006938a9 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14585: 005fa48d 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14584: 00693899 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14585: 005fa47d 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14586: 0044f0f9 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 14587: 004e5c01 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14588: 00ae6748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14589: 00b3f096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14590: 004670e5 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14591: 00af6b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14592: 009d6ea8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14593: 009b9d40 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14594: 0091fcb8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14595: 00af96d4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ 14596: 00a38cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14597: 0073d9e9 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14598: 00743835 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14597: 0073d9d9 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14598: 00743825 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14599: 00ae7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14600: 004cb9a9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14601: 00525629 88 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14602: 00b3ef64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14603: 0074fda5 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14604: 0070504d 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14605: 0060c8e9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14603: 0074fd95 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14604: 0070503d 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14605: 0060c8d9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14606: 00af4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14607: 00b3ecf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14608: 00af2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14609: 005c027d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14609: 005c026d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14610: 004b172d 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14611: 00b3eb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14612: 00af2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14613: 006b89ed 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14613: 006b89dd 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14614: 004d12cd 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14615: 0066b015 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14616: 006f225d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14615: 0066b005 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14616: 006f224d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14617: 00b3d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14618: 004d61fd 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14619: 00a0f4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14620: 006e26b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14621: 00641f05 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14620: 006e26a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14621: 00641ef5 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14622: 00a318ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14623: 00b3dca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14624: 00b3db30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14625: 004e8a15 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14626: 002afb99 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14627: 00ae99e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14628: 00b3ecb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14629: 005dc4e1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14630: 006b8969 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14629: 005dc4d1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14630: 006b8959 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14631: 0047b11d 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14632: 003679bd 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14633: 00b3df94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14634: 00b3f460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14635: 00b3f55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14636: 00709985 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14636: 00709975 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14637: 009cf8bc 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14638: 00af3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14639: 0069242d 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14640: 00714c8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14639: 0069241d 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14640: 00714c7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14641: 00ae9740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14642: 00ae2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14643: 003b1819 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14644: 00af5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14645: 00a04af4 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14646: 005ff445 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14646: 005ff435 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14647: 00b3e292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14648: 00af65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14649: 0038ac01 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14650: 00b3dca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14651: 00ae609c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14652: 003b182d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14653: 009d0440 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ @@ -14659,150 +14659,150 @@ │ │ │ │ 14655: 0052bd21 502 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ 14656: 0043edb5 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14657: 00ae3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14658: 00aecd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14659: 00aef094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14660: 00ae2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14661: 00b3f4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14662: 006aeff9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14662: 006aefe9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14663: 002d2581 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14664: 00540791 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14665: 0046cdcd 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14666: 0043bb59 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14667: 00540869 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14668: 00a0bd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14669: 00ae5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14670: 007283b1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14671: 006a0691 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14672: 005deafd 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14670: 007283a1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14671: 006a0681 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14672: 005deaed 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14673: 00af89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14674: 005407d9 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14675: 0073c069 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14676: 0063b229 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14675: 0073c059 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14676: 0063b219 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14677: 004d9f85 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14678: 007064e1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14679: 008e4628 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14680: 006fa775 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14678: 007064d1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14679: 008e4618 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14680: 006fa765 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14681: 00b3e2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14682: 00b3f3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14683: 00b3f706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14684: 00aed718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14685: 002c37bd 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14686: 00a0d910 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14687: 00b3eb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14688: 00af16f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14689: 00b3d9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14690: 002d5ba1 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14691: 005e47a5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14692: 008d0858 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14691: 005e4795 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14692: 008d0848 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14693: 00540821 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14694: 00b3e88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14695: 0047f1e1 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14696: 00a377cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14697: 005dd5cd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14697: 005dd5bd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14698: 00aee244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14699: 00b3eb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14700: 006ee989 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14700: 006ee979 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14701: 0045e891 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14702: 00ae2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14703: 009d012c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14704: 006e2e89 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14704: 006e2e79 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14705: 00af89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14706: 00a47a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14707: 004f05ed 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14708: 00af0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14709: 00b3ec46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14710: 005ebad5 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14710: 005ebac5 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14711: 00420019 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14712: 0070da11 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14712: 0070da01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14713: 00b3ddda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14714: 00a048f0 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14715: 00b3e9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14716: 006284cd 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14716: 006284bd 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14717: 00b3e1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14718: 00af24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14719: 00b3e85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14720: 00b400b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14721: 00b3d45e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14722: 00af0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14723: 006a07b9 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14723: 006a07a9 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14724: 00b3e274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14725: 00395c61 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14726: 00aeb57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14727: 007345a9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14727: 00734599 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14728: 002dafe9 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14729: 00b3fa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14730: 00a4799c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14731: 00b3fb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14732: 00430929 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14733: 00746499 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14733: 00746489 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14734: 00b3e666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14735: 00a0e048 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14736: 00b3e1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14737: 00b3f124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14738: 00af7314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14739: 00746069 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14739: 00746059 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14740: 0031f0e5 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14741: 003844fd 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14742: 007461e1 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14743: 005ec131 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14742: 007461d1 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14743: 005ec121 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14744: 00ae4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14745: 0062a2dd 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14745: 0062a2cd 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14746: 00aeba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14747: 00b3e2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14748: 00af1710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14749: 0042ed4d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14750: 00afa284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14751: 00ae2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14752: 006ec2a5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14752: 006ec295 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14753: 002a3289 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14754: 00aee274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14755: 00ae5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14756: 004a6651 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14757: 00b3e30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14758: 0073a75d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14759: 006d6e65 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14760: 006b8245 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14758: 0073a74d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14759: 006d6e55 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14760: 006b8235 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14761: 00af7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14762: 003f0a45 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14763: 0044d399 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14764: 0071f729 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14765: 006aee41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14764: 0071f719 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14765: 006aee31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14766: 00af2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14767: 0032e119 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14768: 005c7c25 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14768: 005c7c15 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14769: 00af4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14770: 00b3f152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14771: 00b3e590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14772: 0042ee0d 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14773: 00af7f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14774: 0044d29d 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14775: 00af0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 14776: 005c8f05 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14776: 005c8ef5 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14777: 0042eba1 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14778: 0055dd61 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14779: 00ae9de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14780: 00b3e558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14781: 00ae5efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14782: 00723265 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14782: 00723255 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14783: 0055db29 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14784: 00839664 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14784: 00839654 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14785: 00af3f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14786: 004d674d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14787: 009d0b48 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14788: 00b3d9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14789: 00b3f7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14790: 00492319 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14791: 00b3eaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14792: 00b3e0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14793: 003a27a5 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14794: 00b3dc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14795: 00afa3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14796: 00b3d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14797: 005dd60d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14797: 005dd5fd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14798: 0055cb81 384 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14799: 002adf81 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14800: 00299779 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14801: 004f4c89 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14802: 00b3de38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14803: 0055cfad 324 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14804: 004f2dcd 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ @@ -14815,326 +14815,326 @@ │ │ │ │ 14811: 00b3f56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14812: 0038a551 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14813: 0055cd01 342 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14814: 00b3d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14815: 00b3e67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14816: 00af58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14817: 00446c4d 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14818: 0074eab9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14818: 0074eaa9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14819: 00af8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14820: 003cf5b1 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14821: 009cf7ac 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14822: 0045e86d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14823: 00ae81b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14824: 00b3f8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14825: 00af2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14826: 002bfa25 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14827: 00b3ec24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14828: 007003f5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14828: 007003e5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14829: 002997e1 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14830: 0074ce8d 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14830: 0074ce7d 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14831: 00b3f1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14832: 00b3f920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14833: 00b3e816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14834: 0044e199 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14835: 006d7a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14835: 006d79f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14836: 00b3d495 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14837: 00b3d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14838: 0072f25d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14838: 0072f24d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14839: 00b400d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14840: 0055ce59 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14841: 00af6aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14842: 00b3e58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14843: 00b1bd54 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14844: 0029a211 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14845: 00af22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14846: 006c9875 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14847: 007055b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14846: 006c9865 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14847: 007055a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14848: 00aee374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14849: 00b3f4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14850: 005ec1ad 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14851: 00692309 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14850: 005ec19d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14851: 006922f9 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14852: 00b3de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14853: 00614c89 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14853: 00614c79 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14854: 00b40088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14855: 00542781 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14856: 00af2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14857: 00542859 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14858: 00b3ea88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14859: 00b3f006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14860: 00291125 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14861: 006c55bd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14861: 006c55ad 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14862: 00af6a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14863: 00b3db6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14864: 00723b65 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14864: 00723b55 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14865: 00b3f376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14866: 00b3cf54 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14867: 0070e7f9 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14867: 0070e7e9 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14868: 005427c9 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14869: 0031fdad 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14870: 00839660 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14870: 00839650 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14871: 004bf8fd 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14872: 00af04f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14873: 00ae71e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14874: 00af8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14875: 002f1231 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14876: 00b3ea6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14877: 00322305 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14878: 00b3f9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14879: 002a4999 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14880: 004ab8a5 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14881: 00460e2d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14882: 00af1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14883: 00a3464c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14884: 006fb4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14884: 006fb4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14885: 00a344c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14886: 00ae5c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14887: 00542811 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14888: 0074ce99 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14889: 0065b221 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14890: 006e6a39 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14888: 0074ce89 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14889: 0065b211 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14890: 006e6a29 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14891: 00a345c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14892: 00aeb10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14893: 00367721 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14894: 0070011d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14895: 007184d1 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14894: 0070010d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14895: 007184c1 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14896: 00b3e572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14897: 00af4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14898: 00b3e504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14899: 004d73a9 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14900: 006db0c9 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14900: 006db0b9 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14901: 004f3de9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14902: 00af3138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14903: 00af1570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14904: 0074c4e5 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14904: 0074c4d5 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14905: 00b3e834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14906: 00b3de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14907: 003259e9 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14908: 004a5025 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14909: 00a34544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14910: 00ae9230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14911: 00b3e658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14912: 00b3f266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14913: 0041f405 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14914: 005e2c71 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14914: 005e2c61 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14915: 00b3ed8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14916: 00ae18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14917: 00af64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14918: 00aed528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14919: 00b3f6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14920: 00af7ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14921: 006b6831 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14921: 006b6821 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14922: 00b3e12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14923: 00ae8014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14924: 0073a255 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14925: 005d2781 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14924: 0073a245 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14925: 005d2771 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14926: 00297ac9 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14927: 0047f645 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14928: 004ec661 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14929: 00b3f726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14930: 00a5501c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14931: 00ae2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14932: 006fe9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14932: 006fe995 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14933: 00b3e3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14934: 00a550a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14935: 00a3ce6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14936: 00b3e2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14937: 0049364d 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14938: 002a51d5 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14939: 00a3cce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14940: 005dd68d 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14940: 005dd67d 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14941: 00b3e4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14942: 005e2d25 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14942: 005e2d15 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14943: 00a3cde8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14944: 006be115 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14944: 006be105 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14945: 002b35cd 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14946: 002ae189 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14947: 00aeb45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14948: 004c29ad 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14949: 00b3f4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14950: 0070a6c5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14950: 0070a6b5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14951: 00b3f50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14952: 00b3e804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14953: 00b3d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14954: 005db9b1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14954: 005db9a1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14955: 00ae8904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14956: 00a54f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14957: 006aa13d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14958: 005f5c61 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14957: 006aa12d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14958: 005f5c51 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14959: 00ae3540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14960: 004f90cd 72 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ 14961: 004379b9 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14962: 003f1339 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14963: 002f5edd 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 14964: 002f0a65 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14965: 00b3d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14966: 005aaa25 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14966: 005aaa11 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14967: 00531349 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14968: 00733a29 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14968: 00733a19 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14969: 00b3f7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14970: 00a3cd64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14971: 00af4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14972: 006135b1 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14972: 006135a1 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14973: 00ae74d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14974: 00af2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14975: 00af65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14976: 00af2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14977: 005f5141 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14977: 005f5131 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14978: 00531391 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14979: 00b3ed36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14980: 00af2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14981: 005ebd09 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14981: 005ebcf9 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14982: 00af56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14983: 002aef39 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14984: 00b3d330 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14985: 00a358dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14986: 003c2d99 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14987: 005ec1ed 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14987: 005ec1dd 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 14988: 00525681 88 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14989: 004a0a3d 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14990: 00aeeec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14991: 00b3f5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14992: 0072cec5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14993: 006ab1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14992: 0072ceb5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14993: 006ab1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14994: 00431159 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14995: 00b3dd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14996: 002f134d 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14997: 00b3e0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14998: 005313d9 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 14999: 0065838d 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 15000: 00614e9d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14999: 0065837d 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15000: 00614e8d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 15001: 00b3f31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 15002: 004c2fb5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15003: 0038f89d 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15004: 00367919 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15005: 0046d891 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15006: 006c8e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15006: 006c8e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 15007: 00b3db5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15008: 00aebd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 15009: 00ae2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 15010: 005411f9 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 15011: 00a50558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ - 15012: 00702d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 15012: 00702d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 15013: 00ae4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15014: 00b3f024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 15015: 0043cb11 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15016: 005413ad 140 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 15017: 0060fae9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15017: 0060fad9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 15018: 0052d0bd 504 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 15019: 00541285 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 15020: 004ee841 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 15021: 00a504d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 15022: 005f93ed 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15022: 005f93dd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15023: 00af8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15024: 00aea040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15025: 006d5c7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15026: 005f9add 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15025: 006d5c6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15026: 005f9acd 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15027: 004a0971 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15028: 00b3db9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 15029: 0040cc19 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 15030: 00af04a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 15031: 0053f981 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 15032: 0063a23d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15033: 00733dcd 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15032: 0063a22d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15033: 00733dbd 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 15034: 0053fa59 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 15035: 009cf694 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15036: 009d0980 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15037: 00ae9ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15038: 00ae4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15039: 0087b070 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15039: 0087b060 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15040: 0053f9c9 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 15041: 00aef654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 15042: 00541319 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 15043: 00a50450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 15044: 0065f679 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15044: 0065f669 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15045: 00b3eab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15046: 006ea771 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15046: 006ea761 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 15047: 00a53af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 15048: 008e45c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15049: 0087b06c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15048: 008e45b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15049: 0087b05c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15050: 00aed800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15051: 005dc211 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15052: 00731e55 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15053: 006ab395 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15051: 005dc201 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15052: 00731e45 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15053: 006ab385 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15054: 00b3e350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15055: 006347f9 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15055: 006347e9 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15056: 00b3fae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15057: 00b3d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15058: 00722ac5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15058: 00722ab5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15059: 004f5a0d 224 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 15060: 004f6125 60 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 15061: 00b3d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15062: 00a09374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15063: 00af9ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15064: 00b2dae8 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 15065: 00b3e800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15066: 0042f009 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15067: 0060e2e9 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15067: 0060e2d9 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15068: 00b3edd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15069: 0053fa11 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 15070: 004ee65d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15071: 0041b2f1 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15072: 00ae44e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15073: 00b3f824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15074: 00a0d25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 15075: 00ae1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15076: 00ae9710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15077: 00aeba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15078: 004c0261 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15079: 00ae17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15080: 005eb15d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15080: 005eb14d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15081: 004f1c49 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15082: 00b3dc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15083: 00ae8254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 15084: 002724e9 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 15085: 00b3dbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15086: 00443681 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15087: 00b3e2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15088: 00aecb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15089: 006d7be5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15089: 006d7bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15090: 00aeb5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15091: 006ff80d 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15091: 006ff7fd 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15092: 00a0baa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15093: 00ae68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15094: 00af3f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15095: 00aecd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15096: 0072e1c5 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15096: 0072e1b5 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15097: 00b3eabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 15098: 005a6759 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 15098: 005a6745 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 15099: 00b3d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15100: 00b3e498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15101: 00b3f98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 15102: 00333aad 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15103: 00b3f60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 15104: 004e9741 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15105: 00af69d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 15106: 00859e90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15106: 00859e80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15107: 003000a5 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15108: 00b3d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15109: 004a088d 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15110: 007079d1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15110: 007079c1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15111: 00aeea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15112: 006fd429 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15112: 006fd419 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15113: 004a4e75 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15114: 00a5b4fc 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15115: 00af7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15116: 00b3d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 15117: 00b3e902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 15118: 00af51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15119: 00aed368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15120: 00b3ed44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 15121: 004be4e5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 15122: 00b3ec08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15123: 006a87d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15123: 006a87c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 15124: 00269f25 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15125: 00299939 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15126: 006da8a5 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 15127: 006fb8a9 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15128: 0073a951 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15129: 005ec329 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15126: 006da895 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15127: 006fb899 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15128: 0073a941 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15129: 005ec319 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15130: 00af17c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 15131: 0045e3d1 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 15132: 004cbb59 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 15133: 004f2449 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15134: 00b3e8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15135: 00af72e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 15136: 004ba179 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -15148,20 +15148,20 @@ │ │ │ │ 15144: 00af3c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15145: 00aeef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15146: 00aeea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15147: 00a0bdbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15148: 00afa718 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15149: 00b3f146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 15150: 00af4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 15151: 006ff8a9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15151: 006ff899 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15152: 00369bad 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15153: 0066ff19 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15154: 005d781d 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15155: 005eda11 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15156: 005f2fb1 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15153: 0066ff09 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15154: 005d780d 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15155: 005eda01 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15156: 005f2fa1 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15157: 00ae9f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 15158: 00a419b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 15159: 00a48050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 15160: 003228d9 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15161: 0091e3ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15162: 00384391 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15163: 00530725 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ @@ -15171,219 +15171,219 @@ │ │ │ │ 15167: 005307fd 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 15168: 0039120d 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15169: 00a0d994 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 15170: 009cf16c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 15171: 004bffe1 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15172: 00b3e9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 15173: 00a41930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 15174: 00730699 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15174: 00730689 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15175: 0053076d 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 15176: 009cf6d8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15177: 006d8c5d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15177: 006d8c4d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15178: 00b3f068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15179: 00b3e9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15180: 00af0060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15181: 00b3d9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15182: 00b3e9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15183: 00b3f4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15184: 00620e55 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15184: 00620e45 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15185: 00b3e248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15186: 00b3d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15187: 006dbfc5 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15188: 005ccf3d 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15187: 006dbfb5 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15188: 005ccf2d 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 15189: 004caf09 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15190: 00b3da34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15191: 00aedab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15192: 007308dd 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15192: 007308cd 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15193: 00b3d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15194: 00b400be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15195: 004a4119 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 15196: 00a418ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 15197: 00737355 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15197: 00737345 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 15198: 002c2a1d 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15199: 00ae615c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 15200: 005307b5 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ 15201: 0041a809 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 15202: 006e7aad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15202: 006e7a9d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15203: 00af14d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15204: 0066ca15 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15204: 0066ca05 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15205: 00ae8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15206: 005deb61 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15206: 005deb51 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15207: 00af6938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15208: 00af8f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15209: 0038a95d 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15210: 003f7685 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 15211: 00a0c704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 15212: 00ae3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15213: 00b3f79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15214: 004ec14d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15215: 00b3ddae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15216: 00aeee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15217: 00af7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 15218: 004f3d6d 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ - 15219: 0074c619 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15219: 0074c609 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 15220: 00ae2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15221: 005f99ed 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15222: 0063d11d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15221: 005f99dd 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15222: 0063d10d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15223: 004c4bcd 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 15224: 00b3db78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15225: 00a0e0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 15226: 0034ee65 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15227: 00b3df26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15228: 00721a9d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15228: 00721a8d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15229: 00b3f336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15230: 00aeabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15231: 00aed488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 15232: 0043aa5d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15233: 00af07e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15234: 006f93b1 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15234: 006f93a1 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 15235: 002724f1 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 15236: 00746059 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15237: 007118ad 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15236: 00746049 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15237: 0071189d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 15238: 0043a465 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 15239: 005dc499 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15239: 005dc489 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 15240: 00ae5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15241: 0091f89c 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 15242: 00b3f6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15243: 00aebb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15244: 00aed880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 15245: 00ae6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15246: 0028fabd 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15247: 00ae3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15248: 006b59c1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15248: 006b59b1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15249: 00b3f478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15250: 006d3259 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15250: 006d3249 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15251: 00466e69 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15252: 00b3e7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 15253: 00b3e37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15254: 00ae54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15255: 006b9041 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15255: 006b9031 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15256: 00388ef9 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15257: 004a4b91 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15258: 00ae2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15259: 0029313d 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15260: 009b91f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15261: 00ae4908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15262: 00ae20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15263: 006104f9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15263: 006104e9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15264: 00b3f394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15265: 00ae61ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 15266: 002a2d81 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 15267: 004c1815 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 15268: 002a2411 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15269: 00af6ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 15270: 002a08cd 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15271: 00b3fb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15272: 004f14b1 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15273: 00ae97b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15274: 00af70b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15275: 00b3e59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15276: 00b3f768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15277: 006e3ab1 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15278: 0066a495 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15277: 006e3aa1 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15278: 0066a485 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15279: 00ae94e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 15280: 004ea349 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 15281: 004ca625 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15282: 00691155 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15282: 00691145 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 15283: 004676b1 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15284: 00629dad 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15284: 00629d9d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15285: 002ff1c9 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15286: 00388d0d 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15287: 00b3e786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15288: 0038f6e5 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15289: 004ea665 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15290: 00ae32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15291: 005aaa29 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15291: 005aaa15 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15292: 009d0418 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15293: 00af3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15294: 006af2bd 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15294: 006af2ad 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15295: 004c00f9 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15296: 00b3e8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15297: 00b3e158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15298: 00b3fb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15299: 003d60f1 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 15300: 00afa604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 15301: 0063d161 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15302: 006820b5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15303: 006dce0d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15301: 0063d151 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15302: 006820a5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15303: 006dcdfd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15304: 00a593e8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15305: 00b3ebb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15306: 00ae99b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15307: 00b3e680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15308: 00b3edd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15309: 00409f35 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15310: 00af51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15311: 005f9401 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15311: 005f93f1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15312: 00ae16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15313: 0044e1e5 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15314: 00b3d9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15315: 00ae27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 15316: 002f98a1 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15317: 006c8db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15317: 006c8da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15318: 00af59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15319: 00b3d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15320: 00af1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15321: 00390865 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 15322: 0051bb31 46 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ 15323: 004c4661 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 15324: 00a42824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 15325: 007117e1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15325: 007117d1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15326: 00ae641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15327: 00ae621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 15328: 004ed9a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15329: 00b3f8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15330: 00a4292c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 15331: 00a0f0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15332: 005df6fd 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15332: 005df6ed 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15333: 00ae33c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15334: 00555839 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 15335: 0048032d 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15336: 002fc535 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15337: 00633a55 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15337: 00633a45 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15338: 00b4005e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15339: 0034ef3d 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 15340: 00555959 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 15341: 0061cde1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15341: 0061cdd1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15342: 00b3d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15343: 00ae27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15344: 00b3e21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15345: 00af7b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15346: 002f6319 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15347: 0038b949 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 15348: 00a428a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15349: 00b3f360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15350: 00b3f4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15351: 006fbf5d 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15351: 006fbf4d 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15352: 00ae85f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15353: 006d7465 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15353: 006d7455 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15354: 00b3d4a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15355: 004f391d 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15356: 002aa305 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15357: 005dfbf9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15357: 005dfbe9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15358: 00b3f8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15359: 00b3f82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15360: 00af4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15361: 00b3e448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15362: 00b3db04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 15363: 00555a6d 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15364: 00ae1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15365: 00b3eae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15366: 00698de1 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15366: 00698dd1 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15367: 00b3effe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15368: 00af9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15369: 00aeb37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15370: 00af88f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15371: 00b3e3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15372: 00b3fb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15373: 00ae8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15374: 00af22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15375: 00aec9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15376: 00391dd5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15377: 002945e1 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15378: 0070e3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15378: 0070e39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15379: 00b3eaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15380: 00b3f9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15381: 002bec91 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15382: 00293209 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15383: 00b3f80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15384: 00a4e4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15385: 00b3f166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -15395,209 +15395,209 @@ │ │ │ │ 15391: 004cbadd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15392: 00aeeed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15393: 00af3208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15394: 00aef244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15395: 00b3eb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15396: 00b3d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15397: 002a3269 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 15398: 007019f9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 15398: 007019e9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 15399: 00a0fe30 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15400: 00a4e458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15401: 00b3d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15402: 00ae8914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15403: 00425811 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15404: 006bb819 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15404: 006bb809 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15405: 00aebabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15406: 00b3d9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15407: 00afa4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15408: 00345681 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15409: 002c37a9 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15410: 00aeaa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15411: 002f5fa5 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15412: 006a9949 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15413: 0073cc15 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15412: 006a9939 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15413: 0073cc05 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 15414: 004be9bd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15415: 00345445 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15416: 00b3e516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15417: 00aeb02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 15418: 004c4a65 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15419: 00ae5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15420: 00b3da06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15421: 00af3ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15422: 00b3e22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15423: 002a54ad 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15424: 00b3e4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15425: 006bb97d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15425: 006bb96d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15426: 00b3f1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15427: 00711989 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15428: 005ef28d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15427: 00711979 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15428: 005ef27d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15429: 00af7168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15430: 004f3d05 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15431: 00af2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15432: 006ac295 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15432: 006ac285 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15433: 00aec2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15434: 00b3e686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15435: 00aea190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15436: 005dece5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15437: 006f478d 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15436: 005decd5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15437: 006f477d 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15438: 00ae6f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15439: 00b3f056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15440: 00b1bf9c 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15441: 00af3a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15442: 0072e981 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15443: 006a44d5 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15444: 0063b1b9 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15442: 0072e971 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15443: 006a44c5 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15444: 0063b1a9 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 15445: 004373e5 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15446: 006d04e1 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15446: 006d04d1 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15447: 00295cd1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15448: 00b34f41 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15449: 00b3ec04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15450: 0074239d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ - 15451: 00702f89 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 15450: 0074238d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15451: 00702f79 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 15452: 00af6f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15453: 00af4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15454: 0040a835 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15455: 004dcc6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 15456: 00727101 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 15456: 007270f1 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 15457: 00b3f956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15458: 00b3e176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15459: 002d6f5d 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15460: 0091ef80 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15461: 00722fdd 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15461: 00722fcd 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15462: 00b3d4af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15463: 0048b779 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15464: 00384f61 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15465: 00af2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15466: 005a1dc9 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15467: 006f3509 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15466: 005a1db5 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15467: 006f34f9 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15468: 00ae22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15469: 0047158d 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15470: 0041a87d 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15471: 00af3994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15472: 00b3f42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15473: 00af4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15474: 00aef0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15475: 00723239 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15475: 00723229 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15476: 00b3d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15477: 00b3e306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15478: 006ac8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15478: 006ac89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15479: 004884dd 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15480: 00a37d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15481: 00a37bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15482: 006a8919 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15482: 006a8909 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15483: 003834ed 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15484: 00a36f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15485: 00a37cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ 15486: 004c56a5 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15487: 0060fd35 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15487: 0060fd25 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15488: 00b3f9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15489: 00292ad5 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15490: 00b3d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15491: 005d09e9 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15492: 005eb545 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15491: 005d09d9 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15492: 005eb535 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15493: 003cf6c5 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15494: 003cf569 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15495: 006e2641 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15496: 0061dff9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15497: 0072c989 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15495: 006e2631 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15496: 0061dfe9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15497: 0072c979 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15498: 00ae4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15499: 00aeaeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15500: 00606d79 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15501: 006d3315 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15502: 00634031 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15500: 00606d69 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15501: 006d3305 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15502: 00634021 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15503: 00af8a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15504: 00425f49 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15505: 00409469 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15506: 00af5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15507: 005fa481 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15507: 005fa471 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15508: 004850b1 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15509: 00a106f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15510: 00b3e492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15511: 00ae90e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15512: 00a37c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15513: 00b3ee22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15514: 00b3e14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15515: 007448a1 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15515: 00744891 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15516: 00297d25 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15517: 009cf92c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15518: 00b3f6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15519: 00aef164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15520: 00b3eff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15521: 007504a1 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15521: 00750491 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15522: 004bfde9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15523: 0063ada1 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15523: 0063ad91 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15524: 00b1bd58 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15525: 00af5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15526: 00af6364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 15527: 00b3e40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15528: 006c9525 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15529: 0064c379 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15528: 006c9515 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15529: 0064c369 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15530: 005360e1 314 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15531: 0073e561 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15531: 0073e551 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15532: 00af54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15533: 00ae2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15534: 00536441 318 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15535: 006e3e3d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15536: 0070defd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15535: 006e3e2d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15536: 0070deed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15537: 00a0bb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15538: 00b3edb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15539: 00544d25 314 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15540: 0063d805 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15541: 0072d889 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15540: 0063d7f5 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15541: 0072d879 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15542: 00aef1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15543: 0053621d 270 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15544: 00afa504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15545: 0044eb29 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15546: 00b3e6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15547: 00a0fdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15548: 00b3ea02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15549: 004dcf6d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15550: 00708899 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15551: 006e5a69 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15550: 00708889 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15551: 006e5a59 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15552: 00a539f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15553: 002f2b61 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15554: 00b3e89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15555: 006fcbe1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15555: 006fcbd1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15556: 00a5396c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15557: 00a09c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15558: 00ae8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15559: 0042e709 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15560: 002d5275 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15561: 00544e61 336 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ 15562: 004c1e29 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15563: 006ec81d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15563: 006ec80d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15564: 0050d1d5 14 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15565: 0053632d 274 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ 15566: 002c46a1 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15567: 00b3f3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15568: 00a4505c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15569: 0070d3ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15569: 0070d3dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15570: 00b3e41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15571: 00a44ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15572: 00b3f082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15573: 00356279 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15574: 0071e5b1 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15575: 006311d9 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15576: 006a3fb9 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15574: 0071e5a1 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15575: 006311c9 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15576: 006a3fa9 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15577: 0042ebc5 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15578: 00b3d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15579: 002d2e01 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15580: 00a44fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15581: 00b3e10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15582: 00aeca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15583: 0032d4e5 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15584: 00b3d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15585: 006d8841 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15585: 006d8831 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15586: 00383629 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15587: 00b3d48e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15588: 00aec55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15589: 00af4074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15590: 00ae7514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15591: 00631e0d 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15592: 005c4dc1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15591: 00631dfd 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15592: 005c4db1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15593: 00b3d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15594: 004f236d 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15595: 002d481d 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15596: 004be215 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15597: 00537b3d 482 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15598: 00292b8d 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15599: 00388245 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -15609,61 +15609,61 @@ │ │ │ │ 15605: 00537d21 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15606: 00b3e27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15607: 00af6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15608: 00ae89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15609: 00af9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15610: 009bac00 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15611: 002c454d 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15612: 00723361 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15612: 00723351 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15613: 00a44f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15614: 006fb5fd 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15615: 006ba2a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15614: 006fb5ed 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15615: 006ba295 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15616: 00b3eee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15617: 00af3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15618: 00af8f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15619: 002d4ed1 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15620: 00441f01 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15621: 00b3dee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15622: 005257d5 1468 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15623: 00aef294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15624: 004cac09 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 15625: 00537f19 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15626: 00ae3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15627: 00726b85 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15627: 00726b75 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15628: 00b3d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15629: 00b3f92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15630: 00af5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15631: 00af1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15632: 005c4285 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15632: 005c4275 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15633: 00b3ec5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15634: 00b3ede6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15635: 0041b6b9 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15636: 006b3765 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15636: 006b3755 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15637: 00ae5f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15638: 00b3e80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15639: 00272a91 102 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15640: 00b3f36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15641: 00a4b77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15642: 0047ab39 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15643: 007140d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15643: 007140c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15644: 00a4b5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15645: 009b9680 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15646: 00ae6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15647: 006cdb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15648: 00751289 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15649: 0070ebc1 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15650: 006bc22d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15647: 006cdb71 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15648: 00751279 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15649: 0070ebb1 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15650: 006bc21d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15651: 00a51344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15652: 00b3f928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15653: 00af7158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15654: 00a4b6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15655: 00af3e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15656: 006912d9 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15656: 006912c9 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15657: 00a09bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15658: 006ac2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15658: 006ac2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15659: 00a00010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15660: 00aefb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15661: 00b3ed76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15662: 00a512c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15663: 00283e41 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15664: 009cd3c0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15665: 00b3e806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15672,819 +15672,819 @@ │ │ │ │ 15668: 00af7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15669: 0043bda1 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15670: 00a104e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15671: 00b3f03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15672: 00ae6828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15673: 0043cbf1 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15674: 00a0c788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15675: 00709575 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15675: 00709565 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15676: 00b3fb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15677: 00437821 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15678: 00a4b674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15679: 00a3e0fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15680: 00488811 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15681: 00b3e882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15682: 005421e1 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15683: 00498f5d 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15684: 00b3d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15685: 006162d1 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15685: 006162c1 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15686: 004f28f9 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15687: 00b3e39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15688: 00af9aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15689: 005422b9 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15690: 00620e35 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15690: 00620e25 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15691: 00aeb58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15692: 00b3e1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15693: 00704a8d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15693: 00704a7d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15694: 00a5123c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15695: 00b3d9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15696: 004c1c61 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15697: 00838f90 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15697: 00838f80 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15698: 009cd318 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15699: 00542229 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15700: 002902bd 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15701: 005cef49 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15701: 005cef39 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15702: 00aef154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15703: 00ae9e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 15704: 006e9595 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15704: 006e9585 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15705: 00449e79 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15706: 00af65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15707: 005fb945 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15707: 005fb935 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15708: 00b3dc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15709: 00431211 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15710: 0043f071 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15711: 006ca581 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15712: 006d90fd 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15711: 006ca571 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15712: 006d90ed 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15713: 00af7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15714: 0040a319 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15715: 0061c61d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15715: 0061c60d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15716: 00b400a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15717: 004dd281 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15718: 00b3f822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15719: 00b3ee48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15720: 006af475 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15721: 006e9791 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15720: 006af465 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15721: 006e9781 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15722: 00b3f5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 15723: 00542271 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15724: 00af92a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15725: 003c38c1 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15726: 00b3fada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15727: 006ce44d 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15728: 006d4011 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15727: 006ce43d 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15728: 006d4001 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15729: 0048bcc9 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15730: 00b3d1da 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15731: 003f0e55 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15732: 00733a21 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15733: 006827f1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15732: 00733a11 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15733: 006827e1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15734: 00ae2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15735: 0066c3f9 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15736: 00620e65 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15735: 0066c3e9 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15736: 00620e55 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15737: 003af181 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15738: 00aed0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15739: 00709449 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15740: 006f4555 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15739: 00709439 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15740: 006f4545 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15741: 009cfcf0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15742: 00b3f4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15743: 00490581 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15744: 00729ef1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15744: 00729ee1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15745: 00a44c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15746: 0073fe71 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15747: 006d6635 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15746: 0073fe61 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15747: 006d6625 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15748: 00a44ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15749: 00b3ed30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15750: 00b3f66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15751: 003cc2c1 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15752: 00b3f610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15753: 005f090d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15754: 0072ec31 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15753: 005f08fd 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15754: 0072ec21 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15755: 00aeb91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15756: 00383775 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15757: 00a44bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15758: 00ae4fd0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15759: 0042eac5 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 15760: 00b3dbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15761: 00b3eb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15762: 004c1279 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15763: 00b3db66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15764: 00b3f4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15765: 00292c41 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15766: 005f381d 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15766: 005f380d 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15767: 004ed7d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15768: 00af27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15769: 004881bd 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15770: 00ae2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15771: 006cb7ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15771: 006cb79d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15772: 00af3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15773: 00aeeb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15774: 003cc589 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15775: 006a4f41 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15776: 0087b050 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15777: 006130c5 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15778: 005eb2e9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15775: 006a4f31 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15776: 0087b040 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15777: 006130b5 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15778: 005eb2d9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15779: 00ae1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15780: 0071ff05 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15781: 00724525 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15782: 006e5749 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15780: 0071fef5 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15781: 00724515 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15782: 006e5739 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15783: 00b3e640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15784: 00a44b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15785: 002d41dd 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15786: 006b7a9d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15787: 006ab6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15786: 006b7a8d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15787: 006ab6cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15788: 00b3e2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15789: 005eef7d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15790: 005eb639 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15789: 005eef6d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15790: 005eb629 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15791: 00aefc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15792: 00b3e706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15793: 00625f8d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15793: 00625f7d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15794: 002fea25 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15795: 005e7011 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15795: 005e7001 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15796: 00aebdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15797: 00b3e3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15798: 00af58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15799: 00b3d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 15800: 00b3ed8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15801: 00b3edec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15802: 00ae7c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15803: 00b3e964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15804: 00b3f8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15805: 00498dc9 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15806: 00ae89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15807: 0061f515 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15807: 0061f505 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15808: 00b3f65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15809: 00af45f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15810: 00ae622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15811: 004f94ad 396 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15812: 0073ea31 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15812: 0073ea21 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15813: 004ed629 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15814: 00b3ef9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15815: 00b3ec50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15816: 00aefaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 15817: 00a0d2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15818: 00b3f848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15819: 00b3ed6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15820: 00af6d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15821: 004d7e51 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15822: 00660c89 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15822: 00660c79 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15823: 00af4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15824: 00afa5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15825: 00487c01 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15826: 008d0888 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15826: 008d0878 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15827: 00a0f14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15828: 00b3ec82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15829: 0046cc2d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15830: 00a09b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15831: 0073e54d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15831: 0073e53d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15832: 00b3f44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15833: 004eb7dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15834: 00aeaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15835: 00b3dda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15836: 00b400fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15837: 00ae34e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15838: 004a7b45 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15839: 00a54a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15840: 00ae56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15841: 00af56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15842: 00467141 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15843: 00af6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15844: 0072e07d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15844: 0072e06d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15845: 00b3df56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15846: 00a54c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15847: 007396a5 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15848: 006d8065 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15847: 00739695 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15848: 006d8055 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15849: 0042ff81 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15850: 006cdcc5 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15850: 006cdcb5 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15851: 003fab31 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15852: 00af813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15853: 006cede1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15853: 006cedd1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15854: 003678ad 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15855: 00af84a0 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15856: 009f2348 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15857: 00b3e532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15858: 00a004c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15859: 00ae8624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15860: 00b3ee8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15861: 00ae53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15862: 00af5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15863: 00b40136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15864: 0061d2f1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15864: 0061d2e1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15865: 00b3e8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15866: 00a54968 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15867: 00aea1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15868: 0051a681 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15869: 00631ae1 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15869: 00631ad1 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15870: 00b3fa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15871: 0029da45 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15872: 00aecfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15873: 00af7354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15874: 00b3e090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15875: 00269cc1 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15876: 0073e8d5 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15877: 007283ad 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15876: 0073e8c5 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15877: 0072839d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15878: 00b3ddb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15879: 006b4199 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15879: 006b4189 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15880: 00ae3170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15881: 00aec4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15882: 00ae2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15883: 00b3fa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15884: 006afd05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15884: 006afcf5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15885: 00269b39 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15886: 00710461 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15886: 00710451 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15887: 00b3d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15888: 006cba31 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15888: 006cba21 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15889: 00396345 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15890: 00492041 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15891: 00b3d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15892: 009be24c 64 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 15893: 004cb0a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15894: 0037e771 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15895: 006f1f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15895: 006f1f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15896: 0036a771 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15897: 003b1835 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15898: 0042d991 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15899: 00b3de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15900: 00367761 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 15901: 00446fa1 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15902: 00b3d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15903: 00b3d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15904: 00af5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15905: 00ae6e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15906: 00488439 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15907: 00492949 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15908: 006f846d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15908: 006f845d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15909: 00ae9c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15910: 00ae7c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15911: 002af6b5 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15912: 00b4013e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15913: 00af8a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15914: 00ae8364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15915: 00726511 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15915: 00726501 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15916: 00ae9d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15917: 00aeaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15918: 00a0da18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15919: 00b1bd68 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15920: 005d77d1 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15920: 005d77c1 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15921: 00ae27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15922: 009cced8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15923: 006bccf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15923: 006bcce9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15924: 00af2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15925: 004d8071 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 15926: 0043bda9 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15927: 00ae72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15928: 006ab04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15929: 006e3c01 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15930: 006a86a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15931: 006a9669 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15928: 006ab03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15929: 006e3bf1 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15930: 006a8699 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15931: 006a9659 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15932: 00b3e53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15933: 006c8f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15933: 006c8f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15934: 0043a79d 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15935: 00b3dc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15936: 004f460d 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15937: 00b3d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15938: 006e5e05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15938: 006e5df5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15939: 00af8490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15940: 005ce041 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15940: 005ce031 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15941: 00296b3d 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15942: 0042e909 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15943: 004b6769 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15944: 00a04960 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15945: 00b3db40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15946: 006e88cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15946: 006e88bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15947: 0055a0ad 388 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15948: 00364199 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15949: 00b3dc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15950: 00b3ecfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15951: 0070227d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15952: 00709e9d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15953: 005f98a5 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15951: 0070226d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15952: 00709e8d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15953: 005f9895 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15954: 00b3e7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15955: 00b3df60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15956: 00b3d480 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15957: 00ae4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15958: 00af7304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15959: 003862bd 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15960: 002d5f59 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15961: 0063a42d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15962: 00682659 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15963: 0071563d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15961: 0063a41d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15962: 00682649 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15963: 0071562d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15964: 003360a5 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15965: 00430ea5 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15966: 00a0e150 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15967: 006d558d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15967: 006d557d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15968: 00aecdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15969: 0063b0a9 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15969: 0063b099 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15970: 00af8964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15971: 00b3eb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15972: 002fca01 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15973: 00b3efa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15974: 00b3db88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15975: 002f705d 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15976: 00af779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15977: 00b3e3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15978: 005199e9 60 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15979: 006f09c5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15979: 006f09b5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15980: 00b3f130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15981: 006f2299 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15981: 006f2289 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15982: 004f3c9d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 15983: 0051a211 110 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15984: 00b3d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15985: 0072d6e9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15985: 0072d6d9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15986: 0054e001 308 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15987: 005f3fa1 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15987: 005f3f91 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15988: 004da979 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15989: 00347c69 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15990: 004ea269 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15991: 002f4ba5 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15992: 00af95d8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15993: 0054ddc5 286 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ 15994: 004d5b1d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15995: 00b3e7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15996: 00b3f048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15997: 00b3f6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 15998: 00519429 86 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 15999: 006fa3e9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15999: 006fa3d9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16000: 00b3e4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 16001: 0044217d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16002: 0046a765 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16003: 005cef15 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16003: 005cef05 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 16004: 00476741 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16005: 0052fecd 520 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 16006: 00b3f3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16007: 00493ee1 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16008: 00a48704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 16009: 004da189 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16010: 006e2209 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16010: 006e21f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 16011: 00a48578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 16012: 0060ac39 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16013: 007000a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16012: 0060ac29 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16013: 00700095 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16014: 00ae2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16015: 00a3d07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 16016: 004dc96d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16017: 00a48680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 16018: 0054dee5 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 16019: 00b3f556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16020: 007290e1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16021: 00744de5 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16020: 007290d1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16021: 00744dd5 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16022: 00b3dddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16023: 00a09164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16024: 00a3cef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 16025: 00aecf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16026: 00ae7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16027: 00af0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16028: 006c2201 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16028: 006c21f1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16029: 00af6968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16030: 0063b03d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16030: 0063b02d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16031: 00b3dc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 16032: 00a3cff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 16033: 00633791 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16034: 005cd99d 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16035: 006e9bb5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16036: 006b043d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16033: 00633781 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16034: 005cd98d 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16035: 006e9ba5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16036: 006b042d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16037: 00ae22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16038: 0029708d 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16039: 00b3df7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16040: 0044d2b9 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16041: 00a485fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 16042: 002bda85 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16043: 004e2f15 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16044: 005f88a5 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 16045: 008d08e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16044: 005f8895 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 16045: 008d08d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 16046: 00ae18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 16047: 00a31afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 16048: 00431531 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 16049: 004e85a9 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 16050: 00af0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 16051: 00b3e824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 16052: 00a593b8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 16053: 00b3ddea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 16054: 0065f9fd 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 16054: 0065f9ed 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 16055: 00a3cf74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 16056: 0066fd99 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 16056: 0066fd89 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 16057: 004a60e5 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 16058: 006ac619 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 16058: 006ac609 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 16059: 00b3f8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 16060: 005ff4b1 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 16060: 005ff4a1 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 16061: 00aeee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 16062: 00b3d499 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 16063: 00ae18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 16064: 00b3f8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16065: 0047bf69 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16066: 0070ea51 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16067: 0062a909 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16066: 0070ea41 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16067: 0062a8f9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16068: 00ae3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16069: 0043b6a9 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 16070: 00467ef5 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16071: 00ae8434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16072: 00b3e734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16073: 00aeff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 16074: 00b3e04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16075: 00b3f1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16076: 00728b79 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16077: 006f2849 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 16078: 0063d539 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 16079: 005c8b69 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 16076: 00728b69 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16077: 006f2839 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 16078: 0063d529 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16079: 005c8b59 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 16080: 00b1b82c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16081: 0038cf35 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16082: 005e0171 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16083: 00612781 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16082: 005e0161 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16083: 00612771 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16084: 00af651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16085: 00af2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 16086: 00457e75 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16087: 00a49b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 16088: 00b3ed7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16089: 00b3d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16090: 00b3dac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16091: 00b3ece6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16092: 00af14b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16093: 00ae2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16094: 00519961 66 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 16095: 00b3dc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16096: 00296651 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16097: 006f70a5 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16097: 006f7095 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16098: 00af3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16099: 00a49a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 16100: 002be479 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16101: 0051a129 116 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 16102: 0038cfa5 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 16103: 005deddd 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16103: 005dedcd 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16104: 0047eba1 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16105: 00af0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16106: 007046f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16107: 006f1a31 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16106: 007046e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16107: 006f1a21 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16108: 00b3ec4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16109: 00b3f926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16110: 00720011 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16110: 00720001 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16111: 004db329 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16112: 00ae47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16113: 006fcf01 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16113: 006fcef1 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16114: 00a048e0 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16115: 00519371 92 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 16116: 00ae2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16117: 00a3dd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 16118: 00aee574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 16119: 00a49a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 16120: 00b3ecc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16121: 005d1dc5 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16122: 005ec421 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16121: 005d1db5 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16122: 005ec411 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16123: 00af6bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16124: 002f12a1 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16125: 00367885 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16126: 00af5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16127: 00711f69 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16127: 00711f59 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 16128: 00a44168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 16129: 0061542d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16129: 0061541d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16130: 004f0679 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16131: 00af83e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16132: 00741f29 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16132: 00741f19 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16133: 00af2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16134: 00b3e974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 16135: 00af5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16136: 00ae9be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16137: 00b3ef10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16138: 0048fe51 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16139: 00639dd5 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16139: 00639dc5 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16140: 00b40114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16141: 006bcdbd 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16142: 006df6e9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16143: 006aaee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16141: 006bcdad 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16142: 006df6d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16143: 006aaed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 16144: 00a53f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 16145: 006d4921 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16146: 006d1aed 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16145: 006d4911 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16146: 006d1add 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16147: 00a54020 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 16148: 00a4589c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 16149: 00ae5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16150: 00b3daac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16151: 00b3dcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16152: 00ae7068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 16153: 0043b6b9 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16154: 002da159 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16155: 00af0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16156: 00af5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16157: 0038d2fd 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16158: 00630cdd 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16158: 00630ccd 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 16159: 00a1118c 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 16160: 00a45710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 16161: 006a903d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16161: 006a902d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16162: 00ae4394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16163: 006ea861 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16163: 006ea851 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 16164: 00b3de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16165: 00af4570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 16166: 00a45818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 16167: 0072338d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16167: 0072337d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16168: 00ae21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16169: 005e0d21 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16169: 005e0d11 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16170: 00aed8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 16171: 00ae68d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 16172: 00af9658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 16173: 0061ca39 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16173: 0061ca29 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16174: 003f1939 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 16175: 002e4be9 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16176: 009cf978 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16177: 00b3f008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 16178: 00b3e896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16179: 00b3d45c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16180: 006a7ed5 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16180: 006a7ec5 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16181: 00aeff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16182: 002e5171 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16183: 00419e85 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16184: 00b3e1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16185: 007202f5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16185: 007202e5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16186: 00b3eae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16187: 00aec8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16188: 00af1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 16189: 00a364b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 16190: 002bd291 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16191: 006d1ce9 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16191: 006d1cd9 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16192: 00b3d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16193: 006cd4c9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16193: 006cd4b9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16194: 00a45794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 16195: 00ae1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16196: 00af4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16197: 00a48f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 16198: 00b3ec0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16199: 002f9fb1 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16200: 00457c19 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 16201: 00a48db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 16202: 00af4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16203: 006f21a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16203: 006f2199 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16204: 00b3d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 16205: 005c2a75 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 16205: 005c2a65 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 16206: 00b4012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16207: 00b3dfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16208: 00a48ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 16209: 00aeb52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16210: 00af4014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16211: 00297789 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16212: 00af2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16213: 00aebbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16214: 00a3ea44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 16215: 0026a5ad 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16216: 006adc81 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16216: 006adc71 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16217: 00b3dfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16218: 00af70a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16219: 00a3e8b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 16220: 00b3db76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16221: 00b3e674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16222: 005254c9 88 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 16223: 00b3f7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 16224: 00a0ea98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16225: 00633d5d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16225: 00633d4d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16226: 0029c9d9 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16227: 00a3e9c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 16228: 00b3d1e5 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16229: 00a59034 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16230: 00b3f8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16231: 007457fd 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16231: 007457ed 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16232: 00b3e31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16233: 005db9ad 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16233: 005db99d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16234: 00b3e70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 16235: 003cc5f5 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16236: 00a48e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 16237: 00ae3810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16238: 00b3ea2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 16239: 004d0201 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16240: 00aee6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 16241: 00af19e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16242: 00b3f4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16243: 00b3d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16244: 006b6c99 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16244: 006b6c89 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16245: 00328a55 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16246: 0061e6e9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16246: 0061e6d9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16247: 0036682d 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16248: 007084e9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16248: 007084d9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16249: 00ae6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16250: 0071d8f9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16250: 0071d8e9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16251: 00b3d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 16252: 00457c61 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 16253: 00a51c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 16254: 006aaf21 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16254: 006aaf11 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16255: 00b3e3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16256: 004989a9 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16257: 00a3e93c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 16258: 00b3d45a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 16259: 006c90bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16259: 006c90ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16260: 00af3d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16261: 00b3d99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 16262: 00b3ec54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 16263: 009cff20 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16264: 006a3bbd 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16265: 0074ee59 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16264: 006a3bad 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16265: 0074ee49 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16266: 00b3e7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16267: 00a33bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 16268: 00ae4534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16269: 00b3da1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16270: 006daa15 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16270: 006daa05 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16271: 009cf59c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16272: 00aee784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16273: 00726d99 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16273: 00726d89 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16274: 009cf9cc 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16275: 007123fd 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16276: 00614931 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16275: 007123ed 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16276: 00614921 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16277: 00ae6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16278: 0070dac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16279: 0074dffd 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16278: 0070dab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16279: 0074dfed 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16280: 00b3efde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16281: 0073c985 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16281: 0073c975 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16282: 00aef064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16283: 00af3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 16284: 00b3f3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16285: 006f3061 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16285: 006f3051 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16286: 00b3d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16287: 00447dd9 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 16288: 00b3f89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16289: 00b3e16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 16290: 00a33c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 16291: 00b3d497 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 16292: 004f63f1 1884 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ 16293: 004ecb29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16294: 0032bd51 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 16295: 004d1459 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16296: 006cfff1 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16297: 005fab31 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16296: 006cffe1 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16297: 005fab21 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 16298: 00a321b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 16299: 00615aa5 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16299: 00615a95 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16300: 00b3f99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16301: 00af7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16302: 00b3e8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 16303: 00af8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16304: 00b3d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16305: 00a322b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 16306: 00af776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16307: 00aeadfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16308: 006ac079 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16308: 006ac069 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 16309: 00448105 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16310: 004f8271 208 FUNC GLOBAL DEFAULT 12 riscv_timer_stce_changed │ │ │ │ 16311: 004ff675 16 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ - 16312: 006dd0e9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 16312: 006dd0d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 16313: 00491e75 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16314: 009d0868 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16315: 003907d9 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16316: 002d4529 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16317: 00b3da58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16318: 007391c5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16318: 007391b5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16319: 0047128d 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16320: 00b3d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16321: 00aeb2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16322: 0063b04d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16322: 0063b03d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16323: 00ae3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16324: 0036755d 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16325: 00b3d474 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16326: 00af8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16327: 00b3d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16328: 009cce10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16329: 00aebb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16330: 004f204d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 16331: 00a32234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 16332: 0071889d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16332: 0071888d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16333: 002d4b91 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16334: 00aed6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16335: 005dd471 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16335: 005dd461 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16336: 0038a4f1 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16337: 00ae9350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16338: 004dd72d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16339: 0065cf2d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16340: 00735075 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16339: 0065cf1d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16340: 00735065 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16341: 00a50d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 16342: 00ae2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16343: 006cdfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16344: 0061a2a1 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16345: 0063abe5 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16343: 006cdfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16344: 0061a291 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16345: 0063abd5 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 16346: 004ec979 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16347: 00a0d364 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16348: 00ae4768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16349: 00af3780 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 16350: 00a50c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 16351: 006fff3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16351: 006fff2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16352: 00425979 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16353: 006d12d9 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16353: 006d12c9 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16354: 00aee4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16355: 00b3f4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16356: 00b3e106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16357: 006de4b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16357: 006de4a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16358: 00af6a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 16359: 00ae1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16360: 009cf46c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16361: 00ae2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16362: 0047176d 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16363: 00b3ebf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16364: 0066a575 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16364: 0066a565 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16365: 00b3ee5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16366: 0046c269 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16367: 00a53654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ 16368: 004a88f1 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16369: 00b3f92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16370: 00a53444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16371: 003a0cd9 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16372: 00aeacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16373: 00a50c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16374: 006fbbfd 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16374: 006fbbed 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16375: 00b3e93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16376: 005cf2c9 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16376: 005cf2b9 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16377: 00aeb4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16378: 003ce551 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16379: 00b3ee68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 16380: 004bf991 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16381: 00af7238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16382: 00af3be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16383: 006d789d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16384: 0073b911 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16383: 006d788d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16384: 0073b901 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16385: 00b3d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16386: 00b3de14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16387: 00aea200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16388: 00af8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16389: 00a09cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16390: 00ae6f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16391: 00530fe9 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16392: 00b3d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 16393: 004caf91 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16394: 00ae7b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16395: 00b3fa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16396: 008d09c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16396: 008d09b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16397: 00b3f406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16398: 0044d4f9 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16399: 00b3f43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16400: 00b3e37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16401: 0050e719 140 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16402: 00531031 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16403: 0060dc49 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16403: 0060dc39 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16404: 00b3dcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16405: 009cb0a4 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16406: 00460c25 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16407: 004d7b55 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 16408: 004256dd 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16409: 003f3429 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 16410: 00b3d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16411: 006c1819 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16411: 006c1809 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16412: 00b3eb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16413: 00a3233c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16414: 005f42d9 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16414: 005f42c9 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16415: 00ae9920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16416: 00b3e280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16417: 00af6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16418: 00b3d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16419: 0042db21 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16420: 00aed9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16421: 00a32444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16422: 00b3f8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16423: 00b3f2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16424: 00531079 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ 16425: 0043a6d5 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16426: 00ae6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16427: 003359d5 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16428: 00633825 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16428: 00633815 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 16429: 00444c99 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16430: 0061f3b9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16430: 0061f3a9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16431: 00afa274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 16432: 00aeed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16433: 00480a19 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16434: 00b3f254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16435: 006b189d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16435: 006b188d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 16436: 00444ec9 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16437: 006ea9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16437: 006ea9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16438: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16439: 003fa44d 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 16440: 00ae6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16441: 0070ae71 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16441: 0070ae61 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16442: 00b3f9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16443: 00a323c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16444: 002bd97d 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16445: 00a4a468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16446: 00540af1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16447: 005e026d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16447: 005e025d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16448: 002a6ad9 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16449: 00a40d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16450: 0051a5d9 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16451: 00540bc9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16452: 00b3ef1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16453: 00464c09 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16454: 00a40bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16455: 00a4a3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16456: 004902d1 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16457: 00a555c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16458: 00a40cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16459: 00b3f234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16460: 00540b39 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16461: 00aeb3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16462: 006d44c9 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16463: 006be2c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16462: 006d44b9 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16463: 006be2b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16464: 00a5585c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16465: 007543fd 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16465: 007543ed 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16466: 00a0da9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 16467: 0043c885 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 16468: 0073c0bd 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16468: 0073c0ad 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16469: 002f3539 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16470: 00b3d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16471: 00aed5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16472: 00b3ebc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16473: 00ae4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16474: 00b3da44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16475: 00b3db90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 16476: 004473e9 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16477: 00a55334 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16478: 00a4a360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ - 16479: 006f6481 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 16479: 006f6471 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 16480: 00a40c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16481: 00540b81 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16482: 00af0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ 16483: 00474a81 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16484: 004f25ad 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16485: 00b3da02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16486: 00af39a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ @@ -16516,188 +16516,188 @@ │ │ │ │ 16512: 004f0fc1 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16513: 00ae7ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16514: 00af06e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16515: 003cdee9 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16516: 00aecc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16517: 00ae6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16518: 00b3e9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16519: 006d15a5 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16519: 006d1595 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16520: 00b3f206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16521: 006f976d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16521: 006f975d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16522: 00471795 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16523: 00726275 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16523: 00726265 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16524: 00b3f306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16525: 009cf11c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16526: 00b3d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16527: 00384c59 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16528: 006cb5f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16529: 006ab6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16530: 005f9125 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16528: 006cb5e5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16529: 006ab691 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16530: 005f9115 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16531: 00b3d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16532: 006c33a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16532: 006c3395 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16533: 00b3f104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16534: 004bbc41 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16535: 00b3f846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16536: 00aec11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16537: 004c3de5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16538: 0061e201 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16538: 0061e1f1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16539: 00af6e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16540: 0062a179 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16540: 0062a169 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16541: 002afaf9 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16542: 00b3e3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16543: 00b3f14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16544: 00afa514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16545: 006a5535 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16545: 006a5525 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16546: 002a2b05 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16547: 00b3e56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16548: 00aedb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16549: 005ff5e1 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16549: 005ff5d1 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16550: 00b3fa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16551: 008d07e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16551: 008d07d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16552: 00ae5c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16553: 00b3d479 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16554: 006ae925 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16555: 005f99d9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16554: 006ae915 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16555: 005f99c9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16556: 00a4e350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16557: 00b3f010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16558: 00ae95a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16559: 0044d9e5 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16560: 0049fc1d 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16561: 00b3ee04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16562: 00b3ea46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16563: 00af4f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16564: 00391679 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16565: 00aef524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16566: 00b3da56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16567: 00492ee1 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16568: 006c7ea1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16568: 006c7e91 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16569: 00af9bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16570: 00b3dc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16571: 00b3e476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16572: 00af6cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16573: 00b3f298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16574: 006d6e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16574: 006d6e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16575: 00b3f6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16576: 00af771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16577: 00b3dda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16578: 00af812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16579: 00ae3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16580: 0043449d 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16581: 006b6b51 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16581: 006b6b41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16582: 00b3de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16583: 00b3fb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16584: 00a4e2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16585: 00a503cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16586: 00b3d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16587: 00699211 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16587: 00699201 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16588: 00b3f190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16589: 00b3f992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16590: 00ae660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16591: 00aeea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16592: 00a50348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16593: 00a429b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16594: 00af17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16595: 006594d1 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16595: 006594c1 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16596: 004ecced 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16597: 00aecfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16598: 00b3f9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16599: 00a42ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16600: 00ae71a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16601: 00ae3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16602: 006e5b99 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16602: 006e5b89 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16603: 005437d1 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16604: 00b3d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16605: 0072fcfd 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16606: 006c03a1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16605: 0072fced 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16606: 006c0391 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16607: 00b3dbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16608: 002e49d9 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16609: 00b3e1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16610: 00a39218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16611: 00543819 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16612: 005dba1d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16612: 005dba0d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16613: 00a3908c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16614: 00a502c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16615: 00b3dbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16616: 00724199 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16616: 00724189 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16617: 00a39194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16618: 005e9809 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16618: 005e97f9 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16619: 00a45c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16620: 00b3eeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16621: 00a42a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16622: 003933fd 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16623: 002f4c55 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16624: 00aeaedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 16625: 00b3d440 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16626: 004f9d61 128 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16627: 00b3e212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16628: 00ae5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16629: 006340d1 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16629: 006340c1 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16630: 00a45bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16631: 00af96f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 16632: 003ccda9 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16633: 005e37bd 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16633: 005e37ad 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16634: 00543861 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16635: 0061fdb5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16635: 0061fda5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16636: 00b3f22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16637: 006ca661 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16637: 006ca651 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16638: 00af1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16639: 0040ab4d 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 16640: 004ec139 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16641: 0042e3b1 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16642: 004f203d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16643: 002afa8d 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16644: 004a62cd 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 16645: 004a8095 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16646: 002fca39 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16647: 002a18b1 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16648: 00a39110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16649: 00559aa5 388 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16650: 00b1d15c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16651: 006aba25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16652: 00859a94 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16651: 006aba15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16652: 00859a84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16653: 0053faa1 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16654: 004228a1 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16655: 00b3d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16656: 00a45b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16657: 00b3d47c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16658: 00457aa9 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16659: 0053fb79 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16660: 00b3da6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16661: 009cd2d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16662: 0053fae9 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16663: 00b3f780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16664: 00aef784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16665: 0060b0a1 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16665: 0060b091 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16666: 00af04e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16667: 0052af65 484 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16668: 00afa2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16669: 00346791 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16670: 00363c4d 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16671: 00af9800 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16672: 00b3efd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16673: 00af6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16674: 00730fb1 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16674: 00730fa1 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16675: 00b3d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16676: 00ae8104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16677: 00aeda44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16678: 00b3e4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16679: 00af5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16680: 0029a46d 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16681: 008e45d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16681: 008e45c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16682: 00b3d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16683: 0053fb31 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16684: 00b3f832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16685: 0073f541 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16685: 0073f531 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16686: 00af34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16687: 00af4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16688: 00b3f666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16689: 006b1fdd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16689: 006b1fcd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16690: 00b3e9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16691: 0027399d 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16692: 0072ff91 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16692: 0072ff81 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16693: 00b3e57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16694: 00b3ec92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16695: 00449d51 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16696: 00b3f2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16697: 00b3e3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16698: 00af5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16699: 00b3f17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ @@ -16712,77 +16712,77 @@ │ │ │ │ 16708: 00a0a2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16709: 00a3aad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16710: 00b3e72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16711: 00b3e7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16712: 00b3eaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16713: 00a3a94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ 16714: 00443415 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16715: 00696a79 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16715: 00696a69 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16716: 00444c21 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16717: 00b3eeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16718: 007043ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16718: 007043dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16719: 00a3aa54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16720: 00b3d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16721: 00b3f12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16722: 0043c0b1 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16723: 008e45f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16723: 008e45e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16724: 004b8685 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16725: 00b3fa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16726: 00b3f59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16727: 006bbf29 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16727: 006bbf19 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16728: 00529fd9 490 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16729: 00529be5 506 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16730: 00af655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16731: 00af92e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16732: 00ae1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16733: 00702e25 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16734: 006e66ad 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16733: 00702e15 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16734: 006e669d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16735: 00ae3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16736: 004709fd 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16737: 00b3f4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16738: 00b3defc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16739: 005c9e15 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16740: 006965e5 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16739: 005c9e05 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16740: 006965d5 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16741: 00ae1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16742: 002a76ed 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16743: 00a3a9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16744: 006fea1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16744: 006fea0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16745: 00b3e276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16746: 00b3d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16747: 00434531 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16748: 00b3f552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16749: 00af6c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16750: 002c2849 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16751: 00af3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16752: 00698a69 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16753: 0072e779 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16752: 00698a59 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16753: 0072e769 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16754: 00af3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16755: 0062bde9 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16755: 0062bdd9 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16756: 00b3f3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16757: 006d1295 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16757: 006d1285 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16758: 009f64e8 100 OBJECT GLOBAL DEFAULT 21 riscv_tcg_ops │ │ │ │ - 16759: 0061697d 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16759: 0061696d 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16760: 004e89c1 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16761: 0042443d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16762: 00632451 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16762: 00632441 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16763: 00ae61cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16764: 00a08bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16765: 0032c971 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16766: 00b3e052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16767: 00540dc1 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16768: 00451d19 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16769: 00aeb2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16770: 00af0550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16771: 00a36e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ 16772: 004e9b15 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16773: 006bcfe5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16773: 006bcfd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16774: 004670fd 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16775: 0072035d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16775: 0072034d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16776: 00540e09 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16777: 006f2b45 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16777: 006f2b35 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16778: 00a08378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16779: 004f232d 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16780: 00ae2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16781: 00b3df9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16782: 00af0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16783: 009cf4b4 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16784: 004904e1 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16800,75 +16800,75 @@ │ │ │ │ 16796: 00b3e036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16797: 00ae7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16798: 00af03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16799: 00540e51 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16800: 00af27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16801: 00ae4514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16802: 00ae2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16803: 006eaa05 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16803: 006ea9f5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16804: 0038b15d 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16805: 006f1c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16805: 006f1c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16806: 00ae7208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16807: 006f5809 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16807: 006f57f9 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16808: 00aed4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16809: 00af1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16810: 006ff179 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16810: 006ff169 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16811: 00aea070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16812: 00b3e9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16813: 00b3d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16814: 00518a9d 42 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16815: 00a40934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16816: 0060fa35 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16816: 0060fa25 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16817: 00538ae5 488 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16818: 00a407a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16819: 0046a109 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16820: 002d5755 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16821: 005390c1 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16822: 00518ac9 194 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16823: 00ae41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16824: 0038f855 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16825: 00a408b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16826: 002a5341 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16827: 00ae4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16828: 00538ccd 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16829: 004dc891 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16830: 006cdafd 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16831: 0063aed5 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16830: 006cdaed 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16831: 0063aec5 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16832: 004dceed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16833: 00af7098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16834: 00aeaa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16835: 006d7eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16835: 006d7ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16836: 00b3f722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16837: 00ae657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16838: 00518a1d 126 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16839: 006e0715 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16839: 006e0705 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16840: 003fae75 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16841: 0050d1f9 216 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16842: 0032fb29 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16843: 00aeb6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16844: 00a4082c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16845: 00538ec9 504 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16846: 004609a1 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16847: 00b3dcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16848: 00ae3520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16849: 004903b5 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16850: 00a0be40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16851: 00af9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16852: 005fde09 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16852: 005fddf9 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16853: 00af7f84 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16854: 00431d6d 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16855: 00b3dae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16856: 006d7375 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16857: 005e2809 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16856: 006d7365 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16857: 005e27f9 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16858: 00af0190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16859: 00612a2d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16859: 00612a1d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16860: 00af1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16861: 00b3d498 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16862: 002b8271 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16863: 006ac4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16863: 006ac4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16864: 00a37094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16865: 00a43ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ 16866: 004be1e1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16867: 00a43928 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16868: 00ae5f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16869: 00af95ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16870: 004d43ed 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ @@ -16884,73 +16884,73 @@ │ │ │ │ 16880: 004d4779 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16881: 00a3bc60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16882: 00b3e5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16883: 00af3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16884: 00ae3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16885: 004bee3d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16886: 00b3eaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16887: 0071e2e9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16887: 0071e2d9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16888: 00434255 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16889: 00af9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16890: 00ae56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16891: 00ae9e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16892: 00b3fba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16893: 00b3e9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16894: 00ae8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16895: 00b3f5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 16896: 004d471d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16897: 00a439ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16898: 00af2f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16899: 00393435 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16900: 00b4011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16901: 005ec521 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16901: 005ec511 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16902: 00ae616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16903: 004cae81 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16904: 00ae2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16905: 00a3bbdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16906: 003647a5 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16907: 00b3e462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16908: 005f2f4d 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16909: 005c290d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16910: 006adf59 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16908: 005f2f3d 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16909: 005c28fd 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16910: 006adf49 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16911: 00af8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16912: 005198f1 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16913: 004d7ef9 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 16914: 002f34bd 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16915: 004875cd 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16916: 007200ed 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16916: 007200dd 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16917: 0051a745 94 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16918: 004dd1fd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16919: 005c0539 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16919: 005c0529 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16920: 00a44e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16921: 006b8bb9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16921: 006b8ba9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16922: 00341f91 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16923: 00aeb8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16924: 00b3f74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16925: 00a44cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16926: 0051966d 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16927: 00ae8424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16928: 00ae4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16929: 00a44dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ 16930: 00b3e8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 16931: 005f40fd 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16931: 005f40ed 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16932: 00b3e006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16933: 00b1c034 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16934: 00b3ec14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16935: 00b3eada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16936: 0038a9f5 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16937: 00ae9660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16938: 005195f5 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16939: 00aefae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16940: 00b3ddb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16941: 00b3f2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16942: 00701935 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16942: 00701925 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16943: 0038a6dd 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16944: 004a6771 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16945: 005e5235 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16945: 005e5225 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16946: 00a44d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16947: 00a47dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16948: 0026a04d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16949: 00ae1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16950: 00af4380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16951: 002d0d29 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16952: 004d5079 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ @@ -16960,38 +16960,38 @@ │ │ │ │ 16956: 00b3e3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16957: 00b3dc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16958: 00b3e508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16959: 00b3eaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16960: 004d67ed 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16961: 00437a45 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16962: 00a47d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16963: 005db039 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16963: 005db029 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16964: 00a10148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16965: 00b3e7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16966: 00ae87f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16967: 003f024d 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16968: 00b3eade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16969: 00a0c890 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16970: 00af2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16971: 0073d3f5 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16971: 0073d3e5 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16972: 00b3e2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16973: 00b3d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16974: 00642f81 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16974: 00642f71 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16975: 00aeb54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16976: 00ae1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16977: 00b3f94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16978: 002e9189 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16979: 00aedbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16980: 004d6e31 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16981: 009c9e5c 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16982: 006a8efd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16982: 006a8eed 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16983: 004d2665 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16984: 00b3f7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ 16985: 004a7e85 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16986: 006a464d 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16986: 006a463d 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16987: 00409545 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16988: 00a327e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16989: 00ae5b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16990: 0049260d 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16991: 00b3d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16992: 00aedb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16993: 00ae3310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ @@ -17003,457 +17003,457 @@ │ │ │ │ 16999: 00b3e50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17000: 00b3f490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17001: 0038bc31 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17002: 00356369 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 17003: 004c11a9 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17004: 00b3e3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17005: 00ae9540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17006: 006b8181 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17007: 00698979 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17008: 00742fd1 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17006: 006b8171 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17007: 00698969 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17008: 00742fc1 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17009: 00ae4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17010: 00ae6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17011: 0087b094 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17011: 0087b084 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17012: 00ae9b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 17013: 006c2609 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17013: 006c25f9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17014: 00b3d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17015: 00418ee9 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 17016: 00695ffd 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17017: 0087b08c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17016: 00695fed 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17017: 0087b07c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 17018: 0051a7fd 50 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 17019: 00a374b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 17020: 00a326d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 17021: 003ca741 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17022: 00b3eeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17023: 00a590b4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 17024: 006f0829 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17024: 006f0819 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17025: 00519b71 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 17026: 00af56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 17027: 00ae5f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 17028: 00ae2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 17029: 00b3f5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 17030: 004c212d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 17031: 0052d695 84 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 17032: 006b357d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 17032: 006b356d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 17033: 002e919d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 17034: 00b3ec96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 17035: 00b3eb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 17036: 00a4cc1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 17037: 006b27c9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 17037: 006b27b9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 17038: 00519931 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 17039: 007188d5 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 17039: 007188c5 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 17040: 00af18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 17041: 006b15b9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 17041: 006b15a9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 17042: 00b3e646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 17043: 0054acd9 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 17044: 00b3ecec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 17045: 00af32d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 17046: 00b3de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 17047: 00a4cd24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 17048: 00519b51 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ 17049: 00b3df50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 17050: 0041f8a9 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 17051: 0054aa89 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 17052: 00b4005f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 17053: 00b3dcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 17054: 0075016d 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 17054: 0075015d 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 17055: 00b3f6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 17056: 0041b365 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 17057: 00af8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 17058: 00b3f84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 17059: 00ae1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 17060: 00a590c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 17061: 004421c1 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 17062: 00b4009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 17063: 00af9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 17064: 004dd529 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 17065: 00b3d478 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 17066: 006f8cc5 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 17067: 0074ec11 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 17066: 006f8cb5 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 17067: 0074ec01 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 17068: 00a4cca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 17069: 006f9559 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 17069: 006f9549 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 17070: 00b3f214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 17071: 00af9288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 17072: 00b3f35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 17073: 0054abb1 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 17074: 00b3ddfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17075: 00ae4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 17076: 00b3f950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 17077: 006dcea1 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 17077: 006dce91 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 17078: 003000a9 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 17079: 004a9049 216 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 17080: 004eaae5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17081: 00b3f590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17082: 00af3a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17083: 00ae6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17084: 00ae7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17085: 004918c1 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17086: 00b3d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17087: 003f5409 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17088: 00704249 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17089: 0063d649 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17088: 00704239 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17089: 0063d639 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17090: 00a102d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 17091: 00af0640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 17092: 00ae44f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17093: 00b3d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17094: 002961a1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17095: 00af6d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 17096: 00b3edca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 17097: 00b3e1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17098: 00af1580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17099: 00b3d45d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17100: 00b3d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17101: 00b3d491 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 17102: 004ea951 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17103: 005e5239 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17103: 005e5229 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 17104: 00a519f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 17105: 005db1a9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17105: 005db199 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17106: 009cf0dc 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17107: 002c8c21 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 17108: 00af6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17109: 006ea7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17110: 008e4644 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17109: 006ea79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17110: 008e4634 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 17111: 00544aa1 316 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 17112: 0073a1bd 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17112: 0073a1ad 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 17113: 00ae8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17114: 006f127d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17115: 005f98f5 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17114: 006f126d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17115: 005f98e5 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17116: 00b3e11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17117: 00af3188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17118: 00b3dc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17119: 00aea080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17120: 00b3dd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 17121: 00518941 220 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 17122: 002728f1 188 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 17123: 006c69c5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17123: 006c69b5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17124: 00af24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17125: 0064c601 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17125: 0064c5f1 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17126: 00aee744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17127: 0046cdf9 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 17128: 00b3dc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17129: 0038cf45 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17130: 0074f1f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 17131: 00704735 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17130: 0074f1e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17131: 00704725 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17132: 00544bdd 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 17133: 00b3d4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17134: 006fead1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17135: 006ff4cd 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17136: 006b8e45 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17134: 006feac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17135: 006ff4bd 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17136: 006b8e35 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17137: 00ae6e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 17138: 00ae2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17139: 0048bb8d 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17140: 00b3f4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17141: 00af5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 17142: 00af80fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17143: 00367441 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ 17144: 0047374d 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17145: 00ae16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 17146: 00b3ebbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17147: 0044f535 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17148: 00711ea5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17148: 00711e95 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17149: 00b3d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 17150: 00b3e6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17151: 00b3da1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17152: 00b3f7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17153: 004d5dc9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17154: 00730c81 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17155: 0073bb75 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17156: 00695ab5 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17154: 00730c71 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17155: 0073bb65 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17156: 00695aa5 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17157: 0045e0ad 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 17158: 00b3f4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17159: 00aeeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 17160: 0070d1c9 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17160: 0070d1b9 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17161: 0046d771 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17162: 002d9725 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17163: 008d09d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17163: 008d09c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17164: 009d02fc 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17165: 004f98f5 24 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 17166: 00af0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17167: 006e57d9 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17167: 006e57c9 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17168: 00aef6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17169: 00ae7108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17170: 00aefb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 17171: 00444425 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17172: 00b3ee24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 17173: 00716d5d 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17173: 00716d4d 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17174: 00ae95c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 17175: 004c0839 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17176: 00b3e472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17177: 00ae9790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17178: 00b3e3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17179: 00839194 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 17180: 0070002d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17179: 00839184 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17180: 0070001d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17181: 002a308d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 17182: 005cfa35 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 17182: 005cfa25 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 17183: 00ae1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17184: 004a7225 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 17185: 0047df41 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17186: 00b3f76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17187: 002a2e89 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17188: 004ee25d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 17189: 00559da5 386 FUNC GLOBAL DEFAULT 12 helper_vmxor_mm │ │ │ │ 17190: 00b3eb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17191: 00aeb96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17192: 00aeeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 17193: 00b3d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 17194: 00a0d88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17195: 00af0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17196: 00af7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17197: 006b1e41 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17198: 006ef421 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17197: 006b1e31 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17198: 006ef411 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17199: 00b3eb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 17200: 00552281 486 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 17201: 004f20e5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17202: 00b3ea70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17203: 00b3eb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17204: 003cc39d 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17205: 005c8151 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 17205: 005c8141 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ 17206: 00551e65 522 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 17207: 0063b759 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17207: 0063b749 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17208: 00af1560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17209: 00b3db4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 17210: 00b3d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17211: 005db9b5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17211: 005db9a5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17212: 00af3318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17213: 00af94fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17214: 00ae9890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17215: 00af4560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17216: 00722e1d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17216: 00722e0d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17217: 00b3e246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17218: 00b3dc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17219: 00b3f810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17220: 006429a5 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17220: 00642995 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17221: 0029aefd 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 17222: 00552071 526 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 17223: 006a42c5 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17223: 006a42b5 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17224: 00b3d3f8 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 17225: 00476a61 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17226: 006ac12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17226: 006ac11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17227: 00b3db74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17228: 0063eb71 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17228: 0063eb61 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 17229: 00b3db24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17230: 0047b5a5 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17231: 00b3e638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 17232: 003f0745 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 17233: 006e3739 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17234: 007284a9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17233: 006e3729 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17234: 00728499 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17235: 00b3d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17236: 00a5901c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 17237: 005cd149 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17238: 006ef4e1 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17239: 0071d5d5 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17237: 005cd139 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17238: 006ef4d1 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17239: 0071d5c5 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 17240: 00aed448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17241: 00aeccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17242: 00ae8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 17243: 006dcc09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 17244: 006e2bdd 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17245: 005c4e85 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17243: 006dcbf9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 17244: 006e2bcd 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17245: 005c4e75 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17246: 00b3f51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17247: 00b3d446 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17248: 00492029 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17249: 0060ef45 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17249: 0060ef35 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17250: 00af4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 17251: 004db8d9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17252: 00af5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17253: 00af8d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17254: 00b3f4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 17255: 00ae2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17256: 00b3f91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17257: 00aed128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17258: 00aea230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17259: 007094fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17259: 007094ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17260: 00b3f464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17261: 003cd845 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17262: 00aee694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 17263: 00b3e220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 17264: 00b3ed7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17265: 004dc16d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17266: 00b3d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17267: 00af6f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 17268: 00b3e606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17269: 0063b235 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17269: 0063b225 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17270: 00458221 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17271: 00b3d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17272: 00afa404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17273: 00b3eafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17274: 006f2a6d 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 17275: 006dd601 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17274: 006f2a5d 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 17275: 006dd5f1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17276: 00ae3370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17277: 00aef8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17278: 00ae64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17279: 00b3f1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17280: 00b3e018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17281: 00b3df22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17282: 004038a9 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17283: 00273841 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17284: 00ae8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17285: 003b183d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17286: 003921a9 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17287: 00344d89 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17288: 00738741 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17288: 00738731 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17289: 009d00e8 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 17290: 004157f9 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17291: 00b3e0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17292: 00b3ddb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 17293: 004736f1 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17294: 00b3d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17295: 005fe601 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17296: 006a420d 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17297: 006c9ca1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17298: 006ebb09 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17295: 005fe5f1 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17296: 006a41fd 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17297: 006c9c91 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17298: 006ebaf9 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17299: 00a08ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17300: 00b3e06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17301: 006d390d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17301: 006d38fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17302: 00ae4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17303: 00aee6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 17304: 00b3ef2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17305: 00ae2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17306: 00376f99 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 17307: 00b3f914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17308: 00aecd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 17309: 004c539d 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17310: 00b3f9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17311: 00b3d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17312: 00625f05 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17312: 00625ef5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17313: 00367a05 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17314: 00b3d670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 17315: 00a0bec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17316: 0052ad79 492 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 17317: 00673da9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17317: 00673d99 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17318: 004164dd 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17319: 00ae4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17320: 00af2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17321: 00397fb9 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17322: 00aeb26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17323: 00a08270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17324: 00b3f462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17325: 00af0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17326: 00b3d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17327: 006b7145 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17327: 006b7135 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17328: 00af5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17329: 00295c21 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 17330: 004cad71 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17331: 00b3eb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17332: 005ddaf5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17333: 005d1d65 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17334: 006acce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17335: 006d7951 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17336: 00673d09 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17332: 005ddae5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17333: 005d1d55 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17334: 006accd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17335: 006d7941 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17336: 00673cf9 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17337: 00af0610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17338: 00b3ef00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17339: 00295161 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 17340: 006abe21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 17340: 006abe11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 17341: 00b3d90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 17342: 00b3e9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 17343: 00af64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 17344: 0069fd65 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 17345: 006abc41 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 17344: 0069fd55 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 17345: 006abc31 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 17346: 0051c7a5 60 FUNC GLOBAL DEFAULT 12 helper_ssamoswap_disabled │ │ │ │ 17347: 00b3f436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 17348: 00ae2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 17349: 00b3ecb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 17350: 008d0930 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 17351: 007330a5 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 17350: 008d0920 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 17351: 00733095 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 17352: 002c9d55 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 17353: 0033153d 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 17354: 002733b1 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 17355: 0046fb75 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 17356: 00b3db28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 17357: 006e9021 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 17357: 006e9011 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 17358: 00af73a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 17359: 006acd5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 17359: 006acd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 17360: 00b3df0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 17361: 00b3e242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 17362: 002f176d 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 17363: 0087b0b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 17363: 0087b0a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 17364: 003822cd 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 17365: 002f9ec1 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 17366: 0044354d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 17367: 00aee7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 17368: 00af9b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 17369: 00b3eda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 17370: 00296e19 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 17371: 002f9f21 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 17372: 009d0560 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 17373: 006fd849 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 17373: 006fd839 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 17374: 00540239 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 17375: 003f3475 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 17376: 00b3e91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 17377: 00385361 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 17378: 002be271 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 17379: 00ae2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 17380: 00b3f3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 17381: 00ae3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 17382: 00540281 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 17383: 00b3f80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 17384: 00af05f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 17385: 004f6d71 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 17386: 006f4f49 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 17387: 008e45c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 17386: 006f4f39 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 17387: 008e45b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 17388: 003f13b5 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 17389: 00615981 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 17389: 00615971 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 17390: 00aee984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 17391: 006d7429 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 17391: 006d7419 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 17392: 00b3eaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 17393: 00b3f292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 17394: 00706725 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 17394: 00706715 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 17395: 00492351 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 17396: 00af72d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 17397: 00b3d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 17398: 00b3e234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 17399: 00ae56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17400: 00aeb2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17401: 004a755d 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17402: 00af5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17403: 00af60c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17404: 005402c9 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17405: 00625d55 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17405: 00625d45 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17406: 00b3ea92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17407: 00b3e5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17408: 00ae72d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17409: 006ca981 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17410: 0072d895 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17411: 006a7a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17409: 006ca971 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17410: 0072d885 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17411: 006a7a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17412: 0047f5d5 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17413: 005aaa1d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17414: 007011b9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17413: 005aaa09 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17414: 007011a9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17415: 00b3e326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17416: 00af27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17417: 00aea2c0 1788 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17418: 009cba6c 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17419: 00af9228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17420: 00b3eeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17421: 006af725 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17421: 006af715 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17422: 00aed820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17423: 00b3f91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17424: 0063bc21 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17424: 0063bc11 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17425: 00a547dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ - 17426: 006f2c29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 17426: 006f2c19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 17427: 00ae6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17428: 006d57bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17428: 006d57ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17429: 00af9c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17430: 00a52868 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17431: 00432041 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17432: 00b3dba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17433: 00295209 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17434: 00af7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17435: 002b3541 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17436: 006c2031 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17436: 006c2021 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17437: 00a01080 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 17438: 00369c45 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17439: 00b3e2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17440: 0072f339 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17440: 0072f329 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17441: 00b3f248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17442: 00ae6798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17443: 005e29f5 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17444: 00710e75 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17445: 006de9f1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17443: 005e29e5 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17444: 00710e65 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17445: 006de9e1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17446: 00ae5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17447: 003ce311 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17448: 008e45ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17448: 008e45dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17449: 00afa098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17450: 00b3f2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17451: 00a529f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17452: 00af42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17453: 00283c95 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17454: 0091cc30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17455: 00b3f7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ @@ -17461,78 +17461,78 @@ │ │ │ │ 17457: 003c1e45 120 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ 17458: 0043bbb1 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17459: 00a0a898 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17460: 00ae9ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17461: 00b3e370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17462: 00aeac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17463: 00af1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17464: 0060f9cd 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17464: 0060f9bd 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17465: 005314f9 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17466: 0042e6e5 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17467: 004df13d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17468: 00656a4d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17468: 00656a3d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17469: 0038ba69 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17470: 00afa2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17471: 009cf5c8 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17472: 006d6465 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17472: 006d6455 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17473: 00ae3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17474: 00531541 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17475: 00af15e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17476: 00a112bc 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17477: 00b3d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17478: 00ae8074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17479: 0070cec1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17479: 0070ceb1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17480: 00398f2d 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17481: 006982bd 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17482: 006fdea9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17481: 006982ad 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17482: 006fde99 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17483: 00ae7534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17484: 0041d7c9 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17485: 00b1ae50 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17486: 00a33860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17487: 00b3f4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17488: 00701659 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17488: 00701649 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17489: 00b3e54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17490: 00727fd5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17490: 00727fc5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17491: 00451c25 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17492: 00b40070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17493: 00531589 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ 17494: 004edd05 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17495: 00af7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17496: 006e19a1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17496: 006e1991 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 17497: 004e95e5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17498: 00b3d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 17499: 00473481 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17500: 00b3defa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17501: 00734601 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17501: 007345f1 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17502: 00b3f338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17503: 00665da1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17504: 00684ef9 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17503: 00665d91 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17504: 00684ee9 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17505: 00af64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 17506: 006acec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17507: 005fa791 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17506: 006aceb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17507: 005fa781 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17508: 00af9ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17509: 00b3dc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17510: 005e60d9 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17510: 005e60c9 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17511: 00ae3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17512: 0054dc95 304 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17513: 005e5f89 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17513: 005e5f79 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17514: 00b3e6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17515: 00a06488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17516: 006b7081 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17516: 006b7071 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17517: 004cb789 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17518: 0054da5d 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17519: 005f5ca9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17519: 005f5c99 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17520: 004f276d 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17521: 00af9ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17522: 003bb569 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17523: 00446295 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17524: 00ae9c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17525: 00356b3d 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17526: 002f73f5 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17527: 006a9521 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17527: 006a9511 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17528: 002f74e9 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17529: 00b3fb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17530: 00b3e6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17531: 004e1f8d 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17532: 00a35b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17533: 00b3fadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17534: 00aef794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -17542,238 +17542,238 @@ │ │ │ │ 17538: 00437a71 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17539: 004f990d 110 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17540: 00b3ece0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17541: 0054db79 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17542: 00af1700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17543: 00af2fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17544: 00b3eb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17545: 005ede6d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17545: 005ede5d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17546: 00385d69 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17547: 004343f9 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17548: 004efc01 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17549: 00ae9bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17550: 00712605 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17550: 007125f5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17551: 00b3fb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17552: 00af4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17553: 00a0a814 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17554: 00b3e30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17555: 00aeae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 17556: 00b3e278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17557: 00b3e4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17558: 00528589 1716 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17559: 006fc2d1 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17560: 00732c15 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17559: 006fc2c1 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17560: 00732c05 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17561: 009d0154 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17562: 00b3dc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17563: 00269d29 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17564: 005a1e59 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17564: 005a1e45 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17565: 00b3e478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17566: 006b174d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17567: 006d73b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17566: 006b173d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17567: 006d73a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17568: 003f403d 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17569: 00ae3480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17570: 002a5535 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17571: 004a3049 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17572: 005dc23d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17572: 005dc22d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17573: 00b3e92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17574: 0038b421 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17575: 00af5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17576: 00aeec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17577: 00ae21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17578: 00ae8574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17579: 00af24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17580: 00610401 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17580: 006103f1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17581: 00b3e5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17582: 0061dd8d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17582: 0061dd7d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17583: 00af7324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17584: 004ca991 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17585: 007460b9 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17586: 006ffe89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17585: 007460a9 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17586: 006ffe79 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17587: 00b3ebc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17588: 00af6c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17589: 00b3f1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17590: 00727b61 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17590: 00727b51 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17591: 00ae9cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17592: 0045e081 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 17593: 00ae56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17594: 006ff091 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17594: 006ff081 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17595: 002952b1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17596: 00afa314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17597: 007083b5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17597: 007083a5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17598: 00af9ae0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17599: 00aedc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17600: 00b3fb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17601: 002d82c9 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17602: 00b3e3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17603: 004a5dd5 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17604: 00b3d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17605: 00afa524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17606: 0073c011 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17606: 0073c001 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17607: 005188f9 72 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17608: 00ae4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17609: 00b3e29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 17610: 00aeaecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 17611: 00636451 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17612: 00708289 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17611: 00636441 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17612: 00708279 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17613: 00b3ef18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17614: 0072d4fd 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17615: 0070a081 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17614: 0072d4ed 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17615: 0070a071 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17616: 00a3f074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ - 17617: 0063b045 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17617: 0063b035 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17618: 00a3eee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17619: 00b3e790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17620: 00b3e79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17621: 00af6b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17622: 00b3f40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17623: 00a3eff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17624: 006c8ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17624: 006c8e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17625: 00b4008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17626: 006ec43d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17626: 006ec42d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17627: 00b3f364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17628: 007148b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17628: 007148a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17629: 00b3e3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17630: 00af3db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17631: 006f379d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17631: 006f378d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17632: 004e8e59 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17633: 00b3e44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17634: 0051b021 232 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17635: 00744835 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17635: 00744825 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17636: 00b3e272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17637: 00b3f4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17638: 00aef7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17639: 00392465 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 17640: 00b3f662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17641: 00ae20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17642: 006d73ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17643: 005f58c9 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17642: 006d73dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17643: 005f58b9 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17644: 0041df7d 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17645: 002f1015 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17646: 007038c5 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17646: 007038b5 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17647: 003bbadd 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17648: 00a3ef6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17649: 00b3e60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17650: 00b3f7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17651: 00afa574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17652: 00b3ea06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17653: 006c95c5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17654: 00631545 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17653: 006c95b5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17654: 00631535 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17655: 004644b9 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17656: 005a6105 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17656: 005a60f1 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17657: 00ae4274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17658: 00673ded 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17658: 00673ddd 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17659: 004d64cd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17660: 005a5fb5 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17661: 005e4c49 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17660: 005a5fa1 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17661: 005e4c39 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17662: 00322181 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17663: 005e0fc5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17663: 005e0fb5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17664: 00af757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17665: 002c8ba5 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17666: 00b3e602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17667: 004f20e9 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17668: 0072ca31 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17668: 0072ca21 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17669: 00a31448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17670: 005f9055 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17670: 005f9045 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17671: 00294bf1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17672: 00b3d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17673: 003cf629 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17674: 002af1b5 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17675: 00b3ee4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17676: 00af9b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17677: 00b40144 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17678: 00b3e1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17679: 00af60d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17680: 0028e9bd 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17681: 005ce0a5 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17682: 0071d755 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17683: 006b8a81 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17681: 005ce095 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17682: 0071d745 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17683: 006b8a71 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17684: 00ae3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17685: 00ae29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17686: 002f4bf9 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17687: 00616f01 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17688: 006b68f5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17687: 00616ef1 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17688: 006b68e5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17689: 00aeba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17690: 006826ad 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17690: 0068269d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17691: 00b3d464 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17692: 00aeaf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17693: 00b3df4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17694: 00ae1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17695: 004d49c9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17696: 00a0a790 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17697: 0029ca9d 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17698: 00ae7674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17699: 00b3f5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17700: 0063a2a5 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17700: 0063a295 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17701: 00b3e96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17702: 00b3ef88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17703: 00b3f6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17704: 00b3ecd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 17705: 00442501 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17706: 00b3dc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17707: 00ae3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17708: 00ae9fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17709: 00b3e000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17710: 005a3741 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17710: 005a372d 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ 17711: 004d4d11 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17712: 005a3819 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17712: 005a3805 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17713: 00b3e642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17714: 00b3f716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17715: 004d4e85 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17716: 00ae4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17717: 006972bd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17717: 006972ad 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17718: 004f3d39 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17719: 005a3789 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17719: 005a3775 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17720: 00af3038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17721: 00aebc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17722: 00af3088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17723: 00ae31e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17724: 0032bba9 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17725: 00b3fb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17726: 00b3e250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17727: 00b3e310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17728: 00b3ed94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17729: 00632589 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17729: 00632579 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17730: 00af9b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17731: 0029872d 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17732: 00af83c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17733: 00aee8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17734: 00b3e7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17735: 005a37d1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17735: 005a37bd 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17736: 00a0e6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17737: 005e0a15 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17737: 005e0a05 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17738: 00ae4564 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17739: 009d6ef8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17740: 00b3efaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17741: 00af1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17742: 00b3f07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17743: 00b3ee14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17744: 009cfcc0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17745: 00b3dee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17746: 00b3db7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17747: 00b3e84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ 17748: 004a9801 5912 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17749: 00aefb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17750: 00af41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17751: 0073a2b9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17751: 0073a2a9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17752: 00aec31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17753: 00aef1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17754: 00ae3420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17755: 00b3da92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17756: 0047a175 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17757: 004d7af1 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17758: 002e91b1 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17759: 00ae2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17760: 0029c73d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 17761: 00473301 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17762: 002e91c9 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17763: 006c05f1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17763: 006c05e1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17764: 00b3f604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17765: 00b3dc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17766: 00b3dbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17767: 00b3eba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17768: 0071dd45 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17768: 0071dd35 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17769: 00b3d4b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17770: 00ae6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17771: 00aec938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17772: 00451f91 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17773: 00b3e9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17774: 00b3d468 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17775: 005256d9 88 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17782,35 +17782,35 @@ │ │ │ │ 17778: 00a04aa0 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17779: 00ae71f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17780: 00ae7fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17781: 00ae93c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17782: 00b3d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17783: 00aecd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17784: 00b3fa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17785: 0060de1d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17785: 0060de0d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17786: 002f9ec9 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17787: 005eba55 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17788: 005e29b1 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17787: 005eba45 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17788: 005e29a1 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17789: 0026a935 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17790: 006bc84d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17791: 0063101d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17790: 006bc83d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17791: 0063100d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17792: 00ae8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17793: 00af9d4c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17794: 00a3e390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17795: 00b3d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17796: 005cf4e5 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17796: 005cf4d5 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17797: 00b3f860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17798: 0052d2b5 504 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17799: 00a3ee64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17800: 00a3ecd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17801: 002d0559 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17802: 006c8c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17802: 006c8c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17803: 00a3ede0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ 17804: 0044d64d 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17805: 0070e245 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17805: 0070e235 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17806: 00b3faf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17807: 002d0815 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17808: 004de061 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17809: 00b3effc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17810: 00b3fa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17811: 00b3df10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17812: 00ae2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17824,108 +17824,108 @@ │ │ │ │ 17820: 003904f9 420 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 17821: 004a492d 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17822: 00af5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17823: 00af4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17824: 00b40100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17825: 00b3d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17826: 0042d6e5 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17827: 0073e259 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17827: 0073e249 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17828: 002939c9 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17829: 006eb585 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17829: 006eb575 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17830: 004376c1 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17831: 00af753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17832: 00af750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17833: 002d5439 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17834: 00aebc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17835: 00b3f9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17836: 002972a5 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17837: 009d6f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17838: 006957a9 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17839: 0061265d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17840: 006c1e41 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17841: 006d9689 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17838: 00695799 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17839: 0061264d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17840: 006c1e31 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17841: 006d9679 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17842: 00b3e5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17843: 00af6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17844: 004eb1ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17845: 00b3d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17846: 00a07b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17847: 00aedc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17848: 006acb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17848: 006acb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17849: 00af1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17850: 0072ee6d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17850: 0072ee5d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17851: 00b3eb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17852: 006c92d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17852: 006c92c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17853: 00b3eb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 17854: 004446d1 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17855: 00a006a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17856: 004ef9f5 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17857: 009cfd44 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17858: 006c6c7d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17858: 006c6c6d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17859: 00a0a91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17860: 00b3e1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17861: 00ae22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17862: 004f2635 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17863: 00b3dc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17864: 00b3fb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17865: 00b3e6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17866: 0071d949 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17866: 0071d939 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17867: 00431f41 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17868: 002d16ad 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17869: 00322aa5 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17870: 004d7a8d 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17871: 002c4545 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17872: 006ac8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17873: 007457ed 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17872: 006ac8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17873: 007457dd 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17874: 00aeb01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17875: 007378f1 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17875: 007378e1 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17876: 00af7df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17877: 005e51a1 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17877: 005e5191 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17878: 00b3ee62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17879: 003cdae5 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17880: 002fe7dd 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17881: 0033d5a5 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17882: 006eae51 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17882: 006eae41 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17883: 00aec4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17884: 00aeb1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17885: 005e5091 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17885: 005e5081 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17886: 00aeaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17887: 004a82dd 66 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17888: 00afa644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17889: 0043b649 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17890: 00b3dc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17891: 004f58b5 224 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17892: 00619bfd 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17893: 006f9e31 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17892: 00619bed 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17893: 006f9e21 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17894: 00356609 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17895: 00aeb40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17896: 002d9749 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17897: 00b3f408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17898: 00296701 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 17899: 00b3e908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 17900: 00473469 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17901: 004ebb39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17902: 00ae3390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17903: 005f347d 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17903: 005f346d 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17904: 00a4a2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17905: 00af32c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17906: 00ae5e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17907: 00722f2d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17907: 00722f1d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17908: 004e206d 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17909: 0064273d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17909: 0064272d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17910: 00b4006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17911: 00703d0d 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17911: 00703cfd 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17912: 00b3e436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17913: 00ae33f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17914: 00b3df54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17915: 00a4a258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17916: 00af59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17917: 00b3f864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17918: 00631095 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17918: 00631085 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17919: 00af57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17920: 006ab0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17920: 006ab0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17921: 00b3fad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17922: 004dba69 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17923: 00b3e8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17924: 00b3df34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17925: 00afac60 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17926: 00b3f4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ 17927: 002c2271 92 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ @@ -17934,110 +17934,110 @@ │ │ │ │ 17930: 00ae27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17931: 0050d2d1 164 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17932: 00b3e130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17933: 00af34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17934: 00a0905c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17935: 00480249 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17936: 00b3de28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17937: 0071d759 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17938: 006ed529 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17937: 0071d749 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17938: 006ed519 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17939: 00a4a1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17940: 00aed358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17941: 00af4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17942: 00b3dd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17943: 00b3d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17944: 004dc309 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17945: 004eb971 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17946: 00b3d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17947: 002ef0ed 248 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17948: 00a0d3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17949: 00af8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17950: 0060f0f1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17950: 0060f0e1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17951: 004435b1 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17952: 00af33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17953: 00aef2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17954: 005cf865 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17954: 005cf855 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17955: 00b3dcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17956: 002fc70d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17957: 00ae7f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17958: 004d4a95 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17959: 00b3dcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17960: 0060bc99 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17960: 0060bc89 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17961: 00b3e416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17962: 00705d01 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17962: 00705cf1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17963: 004d9169 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17964: 00b3ebfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17965: 00ae5fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17966: 00a08924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17967: 00ae4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17968: 00aef854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17969: 00b3ed28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17970: 00a31760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ 17971: 004d4d55 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17972: 00b3d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17973: 004f261d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17974: 004d4ee9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17975: 00aea020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17976: 0073e045 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17976: 0073e035 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17977: 00af9974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17978: 00ae60ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17979: 00b3fa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17980: 00b3f22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17981: 00b3efee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17982: 006bfe65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17982: 006bfe55 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17983: 00ae42b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17984: 00705229 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17984: 00705219 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17985: 00aeab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17986: 0055df91 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ 17987: 004444fd 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17988: 004e29d1 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17989: 00a080e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17990: 00b3dc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17991: 00ae63fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17992: 00af8f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17993: 00a47c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ 17994: 004ec435 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17995: 00af0850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17996: 00af89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17997: 006e2f51 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17997: 006e2f41 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17998: 003f94ed 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17999: 00743f15 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17999: 00743f05 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 18000: 00af3fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 18001: 006f5a39 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 18001: 006f5a29 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 18002: 005196ad 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 18003: 006ac5a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 18003: 006ac591 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 18004: 009cebf4 1020 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 18005: 00aef584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 18006: 00b3e7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 18007: 00ae8804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 18008: 0029f935 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 18009: 00712f45 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 18009: 00712f35 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 18010: 004eed09 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 18011: 00af7208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 18012: 00af0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 18013: 006acbf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 18013: 006acbe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 18014: 00b3e596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 18015: 002d3759 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 18016: 004f2209 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 18017: 00ae9590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 18018: 002da149 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 18019: 00b3eb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 18020: 00a32654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 18021: 00b3f904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 18022: 00b3f97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 18023: 00ae7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 18024: 00633815 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 18024: 00633805 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 18025: 00a47bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 18026: 0055de75 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 18027: 00aed7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 18028: 006a8355 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 18028: 006a8345 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 18029: 00b3f850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 18030: 006ed201 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 18030: 006ed1f1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 18031: 0042ef95 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 18032: 005f989d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 18032: 005f988d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 18033: 0051b5e5 132 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 18034: 00a3bce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 18035: 00af0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 18036: 00b3e8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 18037: 00ae647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 18038: 00a3bdec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 18039: 00b3f98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -18046,83 +18046,83 @@ │ │ │ │ 18042: 00af50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 18043: 00345bf9 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 18044: 00b3e5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 18045: 00b3d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 18046: 0054ff29 484 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 18047: 00347ad5 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 18048: 00ae64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ - 18049: 00703889 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 18049: 00703879 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 18050: 0054fb15 520 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 18051: 002f082d 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 18052: 00aea130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 18053: 0029ef81 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 18054: 00a3bd68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 18055: 00a0db20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 18056: 005291fd 1536 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 18057: 004d7d19 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 18058: 00442f85 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 18059: 0042ddcd 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 18060: 00af1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 18061: 00722a89 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 18061: 00722a79 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 18062: 00b3de1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 18063: 00af2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 18064: 0041d001 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 18065: 00b3efb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 18066: 006e4e35 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 18066: 006e4e25 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 18067: 0054fd1d 524 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ 18068: 004d3f11 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 18069: 006ac259 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 18070: 0061d3f9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 18069: 006ac249 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 18070: 0061d3e9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 18071: 00b3f9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 18072: 00344929 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 18073: 00b3ee12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 18074: 0052f38d 480 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 18075: 006e22f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 18076: 006b3829 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 18075: 006e22e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 18076: 006b3819 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 18077: 00af55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 18078: 00b3f7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 18079: 00ae2f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 18080: 00632ad9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 18080: 00632ac9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 18081: 00283d2d 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 18082: 00aeedb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 18083: 00af08f0 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18084: 003f516d 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18085: 006a8235 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18085: 006a8225 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18086: 00ae1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18087: 00af3e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 18088: 00b3e358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 18089: 006c7bdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18089: 006c7bcd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18090: 00af4f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18091: 00b3d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18092: 005f5c75 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18092: 005f5c65 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18093: 00b3dd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18094: 00a3c83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 18095: 0046db55 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18096: 00a0e258 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 18097: 00542f61 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 18098: 00a3c6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 18099: 006e23e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18099: 006e23d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18100: 00b3d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18101: 00b3d9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18102: 00543039 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 18103: 00b3e892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18104: 0046c0b5 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18105: 00a3c7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 18106: 00542fa9 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 18107: 005a5a31 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 18107: 005a5a1d 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 18108: 002a6689 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18109: 00aeea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18110: 002ff6ed 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18111: 00b3ed40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18112: 00ae42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18113: 00a0dc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 18114: 002c26e5 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 18115: 00628b69 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18115: 00628b59 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18116: 00af74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18117: 007562c1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18117: 007562b1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18118: 00af25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18119: 0038a599 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18120: 00b3e300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18121: 00b3e968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18122: 00b3d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18123: 00a3c734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 18124: 00b3e110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18132,193 +18132,193 @@ │ │ │ │ 18128: 00ae6738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18129: 0044902d 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18130: 0034eb7d 744 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18131: 004e7ef5 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18132: 00b3d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18133: 00af3c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 18134: 00b3eee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18135: 0070dd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 18136: 006c8b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18137: 00727b29 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18138: 006ea735 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18135: 0070dd49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18136: 006c8b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18137: 00727b19 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18138: 006ea725 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18139: 00af5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 18140: 00388a3d 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18141: 00b3e918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18142: 006b07f1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18143: 006aca51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18142: 006b07e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18143: 006aca41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18144: 00aeb18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18145: 00b3e256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 18146: 006da5b9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18147: 006ce1e1 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18146: 006da5a9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18147: 006ce1d1 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18148: 00b3ed0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18149: 002f1aed 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18150: 00b3e560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18151: 00b3f9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18152: 005cf069 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18152: 005cf059 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18153: 004ab001 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18154: 00b3f6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 18155: 00b3d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18156: 00b3e196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18157: 00af4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18158: 003920e1 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18159: 0063b9d1 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 18160: 006cbb0d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18159: 0063b9c1 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 18160: 006cbafd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 18161: 004b9e81 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18162: 00b3d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 18163: 004b9e89 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18164: 00b3e828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18165: 00aef284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18166: 00397ee1 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 18167: 004b9eb5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18168: 002940c1 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18169: 00b3ede2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 18170: 004b9f21 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 18171: 004b9f91 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18172: 006d7e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18172: 006d7df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18173: 00b3f230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18174: 009be28c 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 18175: 004ba005 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18176: 00b3e4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 18177: 004ba07d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 18178: 004be119 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18179: 006d5c6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18179: 006d5c5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 18180: 004ba0f9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18181: 00392f39 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 18182: 004bbbd5 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18183: 00ae7fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18184: 00470b69 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18185: 0046be71 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18186: 00aed278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18187: 00298c79 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 18188: 0047be55 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 18189: 004eb285 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18190: 006f0555 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18190: 006f0545 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18191: 00b3f8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 18192: 004d4a29 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 18193: 00b3d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18194: 00615b65 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18194: 00615b55 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18195: 00b3da72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 18196: 004c9f69 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18197: 00b3da78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18198: 00463f81 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18199: 00425201 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18200: 00b3dfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18201: 00b3f2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18202: 003286a9 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18203: 00af52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18204: 00b3dd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18205: 006aaf5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18205: 006aaf4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18206: 00411859 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18207: 00b3d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18208: 00af54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18209: 00ae3830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18210: 00af6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18211: 00700495 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18212: 005ec3dd 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 18213: 00710c31 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18214: 00723a21 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18211: 00700485 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18212: 005ec3cd 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18213: 00710c21 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18214: 00723a11 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18215: 00b3d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18216: 00633ce5 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18216: 00633cd5 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18217: 00541439 152 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 18218: 00b3f782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18219: 006f207d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18219: 006f206d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18220: 0038afdd 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18221: 00a4d87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 18222: 005415d9 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 18223: 00ae3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18224: 006a2df5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18225: 0072a03d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18226: 00723485 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18224: 006a2de5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18225: 0072a02d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18226: 00723475 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18227: 00af4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18228: 00ae7228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18229: 007236b1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18229: 007236a1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 18230: 00a4d984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 18231: 005414d1 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 18232: 00a05604 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18233: 0055465d 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 18234: 00af1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18235: 006d4ab9 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18235: 006d4aa9 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 18236: 004c167d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18237: 004dd9b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18238: 00ae6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18239: 003676d1 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 18240: 00634a0d 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18240: 006349fd 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18241: 00ae7f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18242: 006abb8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18242: 006abb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 18243: 002c2939 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18244: 00af91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18245: 00b3e0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18246: 00b3d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18247: 00af55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 18248: 00ae5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 18249: 002b3239 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18250: 002f1b4d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18251: 006c53ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18251: 006c53dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18252: 00ae9220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18253: 00336c5d 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18254: 00af5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18255: 00b3da2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 18256: 00554771 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 18257: 006a8475 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18257: 006a8465 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18258: 00541555 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 18259: 00a4d900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 18260: 00298191 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18261: 003cc199 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18262: 005ea1dd 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18262: 005ea1cd 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 18263: 00b3e17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18264: 006cf3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18264: 006cf3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18265: 00a56648 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 18266: 00b3de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 18267: 004d330d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18268: 00a06e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18269: 00ae9e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 18270: 00b1b838 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18271: 00b3f46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18272: 00367881 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18273: 0048041d 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 18274: 00294179 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18275: 00aef754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18276: 005bd59d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18277: 00633361 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18276: 005bd58d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18277: 00633351 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18278: 00af962c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 18279: 00b3e38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 18280: 00b3e184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18281: 0071e1f5 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18281: 0071e1e5 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18282: 00b3f52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18283: 00af9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18284: 00af6314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 18285: 00b3df00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18286: 00a06824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18287: 00a33548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 18288: 004f21bd 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18289: 005f548d 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18289: 005f547d 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 18290: 004b94dd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18291: 007516fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 18292: 0087b0b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18291: 007516ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 18292: 0087b0a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18293: 00a33650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 18294: 002c8a9d 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 18295: 00b3d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18296: 00ae358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 18297: 006dcd89 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 18297: 006dcd79 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 18298: 00af7de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 18299: 007392c9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 18300: 0073aba5 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 18299: 007392b9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 18300: 0073ab95 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 18301: 00b3ded8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 18302: 00af87e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 18303: 00721aa5 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 18303: 00721a95 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 18304: 00b3f0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 18305: 00a36ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 18306: 0070e885 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 18306: 0070e875 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 18307: 00b3d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 18308: 00b3dade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 18309: 006ac03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 18309: 006ac02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 18310: 009d0468 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 18311: 00aef7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 18312: 005f3345 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 18313: 0063ac7d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 18312: 005f3335 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 18313: 0063ac6d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 18314: 00a335cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 18315: 00af659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 18316: 00a566cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 18317: 00ae9210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 18318: 00aea9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 18319: 0038803d 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 18320: 00445e39 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ @@ -18329,82 +18329,82 @@ │ │ │ │ 18325: 00ae73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 18326: 0047ad81 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 18327: 00aef224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 18328: 00b3d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 18329: 00517449 52 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 18330: 00284901 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 18331: 004ddc41 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 18332: 0074e9fd 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 18333: 006ea951 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 18332: 0074e9ed 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 18333: 006ea941 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 18334: 003c3765 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 18335: 00b3e228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 18336: 007188e5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 18336: 007188d5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 18337: 00af7eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 18338: 00b3e3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 18339: 00b3eb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 18340: 009cfa80 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 18341: 006ba559 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 18342: 00625dc9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 18343: 0064bef1 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 18341: 006ba549 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 18342: 00625db9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 18343: 0064bee1 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 18344: 00ae3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 18345: 00296249 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 18346: 004d0499 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 18347: 00659bed 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 18347: 00659bdd 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 18348: 004f8cc9 96 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 18349: 006ef255 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 18349: 006ef245 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 18350: 00ae7dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 18351: 009cfacc 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 18352: 004f3b0d 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 18353: 00681db1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 18354: 005e77b9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 18355: 005ce051 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 18353: 00681da1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 18354: 005e77a9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 18355: 005ce041 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 18356: 00aed178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 18357: 005553d5 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 18358: 00a06dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 18359: 00b3e482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 18360: 00b3d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 18361: 00af3158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 18362: 00b3dfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 18363: 00ae2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 18364: 00af8220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 18365: 003e31a1 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 18366: 00ae4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 18367: 0044207d 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 18368: 003f1025 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 18369: 005db2a5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 18369: 005db295 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 18370: 00b3e044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 18371: 00b3e97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 18372: 00b3f9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 18373: 0066fe19 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 18373: 0066fe09 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 18374: 00af1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 18375: 00425b2d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 18376: 00aed388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 18377: 00aef144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 18378: 00b3dd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 18379: 0028dd71 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 18380: 0065f7ad 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 18381: 0073b87d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 18380: 0065f79d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 18381: 0073b86d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 18382: 00a067a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 18383: 00ae9fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 18384: 0046c1c5 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 18385: 0072d649 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 18385: 0072d639 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 18386: 002d2ef5 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 18387: 0062a5dd 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 18388: 006f6545 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 18387: 0062a5cd 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 18388: 006f6535 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 18389: 00386015 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 18390: 004eae29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 18391: 00b3f196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 18392: 002c40b9 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 18393: 00b3d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 18394: 00b3f3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 18395: 00b3db3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 18396: 00b3f6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 18397: 00ae74e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 18398: 00af3328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 18399: 006cf9dd 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 18399: 006cf9cd 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 18400: 0038f489 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 18401: 00336b49 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 18402: 00a4568c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 18403: 00b3dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 18404: 00af87f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 18405: 00b3e976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 18406: 00a45500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ @@ -18413,569 +18413,569 @@ │ │ │ │ 18409: 00b3e294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 18410: 00b4007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 18411: 00ae54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 18412: 00a45608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 18413: 00af644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 18414: 00ae2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 18415: 00ae7158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 18416: 006d7ab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 18416: 006d7aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 18417: 004d3371 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 18418: 00b3e25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 18419: 002a6b65 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18420: 00b3d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18421: 00b3e226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18422: 00ae8384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18423: 00a36c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18424: 005c03a1 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18424: 005c0391 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18425: 00a4d3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18426: 006d844d 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18426: 006d843d 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18427: 0029422d 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 18428: 002c2ea1 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18429: 00af72f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 18430: 004eac71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18431: 006bf0f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18432: 006ff241 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18431: 006bf0e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18432: 006ff231 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18433: 0039134d 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18434: 00af7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18435: 00a4d4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18436: 00a0d46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18437: 00557c19 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18438: 00af06c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18439: 00a45584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18440: 004a97b9 72 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 18441: 00557f1d 278 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18442: 00b3dd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18443: 0074f219 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18443: 0074f209 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18444: 00b3d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18445: 006a7b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18445: 006a7b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18446: 00296c31 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18447: 006f23c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18447: 006f23b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18448: 00557d21 256 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18449: 00af4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18450: 002962f1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18451: 00b3fb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18452: 006cfb7d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18452: 006cfb6d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18453: 00b3e010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18454: 00af8480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18455: 00a4d45c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18456: 00b3e0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18457: 004f387d 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18458: 006d7645 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18458: 006d7635 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18459: 00384dfd 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18460: 003dbe01 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18461: 00b3eaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18462: 006be769 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18462: 006be759 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18463: 00b3f386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18464: 00b3d9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18465: 00aec32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18466: 00ae4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18467: 00557e21 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18468: 00553815 246 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ 18469: 00b3dc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18470: 00b3e160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18471: 006dae11 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18471: 006dae01 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18472: 00b3e028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18473: 00b3d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18474: 003f4b69 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18475: 00b3da54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18476: 005535dd 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18477: 00b3e7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18478: 00321cb9 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18479: 00b3f9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18480: 006d4f8d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18480: 006d4f7d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18481: 00aeb84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18482: 00b3ddce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18483: 006ce5a5 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18484: 006ef59d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18483: 006ce595 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18484: 006ef58d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18485: 00aeabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18486: 00ae2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18487: 0038334d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18488: 006f89b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18489: 00721cc9 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18488: 006f89a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18489: 00721cb9 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18490: 004ddf21 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18491: 005de75d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18491: 005de74d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18492: 00aecba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18493: 00731e15 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18493: 00731e05 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18494: 00a46604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18495: 00462399 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18496: 002d1581 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18497: 005536f9 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18498: 00b3eed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18499: 00af2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18500: 0054a93d 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18501: 00af6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18502: 00af666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18503: 00a4670c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18504: 005b3fd9 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18504: 005b3fc9 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18505: 00b3eee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18506: 00b3f9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18507: 0054a6f5 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18508: 00b3e046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18509: 00aed148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18510: 00a56438 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18511: 00af5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18512: 006a7b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18512: 006a7b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18513: 004a0d99 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18514: 003672dd 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18515: 006916dd 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18516: 006c7d31 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18515: 006916cd 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18516: 006c7d21 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18517: 00a06d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18518: 00af7f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18519: 00af7f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18520: 00aea0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18521: 00ae8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18522: 00a46688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18523: 00b3e18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18524: 0054a819 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18525: 005e0b81 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18526: 0074fab5 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 18525: 005e0b71 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18526: 0074faa5 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 18527: 004d6eb9 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18528: 0039fc85 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18529: 00b3e050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18530: 002a5b19 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18531: 00af36d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 18532: 00a0671c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18533: 003f5f89 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18534: 006abcf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18534: 006abce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18535: 00369bd5 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18536: 0060fa8d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18536: 0060fa7d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18537: 00af9954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18538: 00297199 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18539: 00b3dd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18540: 00519631 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18541: 0071e389 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18542: 00739ec9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18541: 0071e379 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18542: 00739eb9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18543: 003b1821 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18544: 00aebe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18545: 00af1a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18546: 002d46f9 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18547: 00aedc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18548: 00a0dba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18549: 0083933c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18550: 0073384d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18549: 0083932c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18550: 0073383d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18551: 00af00b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18552: 00367389 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18553: 00af1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18554: 00ae5cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18555: 003c7a5d 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 18556: 00ae4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18557: 00aefbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18558: 0051bef1 308 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18559: 00ae651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18560: 00af4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18561: 00aefc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18562: 00756211 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18562: 00756201 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18563: 00af8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18564: 0070e209 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18564: 0070e1f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18565: 00416fd9 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18566: 00af3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18567: 00aeefd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18568: 00b3f25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18569: 00b3d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18570: 00b3d9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18571: 00a0c914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18572: 006ed781 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18573: 006b0cd1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18572: 006ed771 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18573: 006b0cc1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18574: 00af7278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18575: 009cf7bc 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18576: 00ae8814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18577: 00913ee4 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18578: 005327d1 438 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18579: 006d7ba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18579: 006d7b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18580: 00510499 244 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18581: 00a0e2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18582: 00328685 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18583: 00532cdd 480 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18584: 007071c1 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18584: 007071b1 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18585: 00b3e316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18586: 00aecbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18587: 00532989 436 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18588: 00296399 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18589: 00a05b5c 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18590: 00b3e708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18591: 00b3d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18592: 006cb6d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18592: 006cb6c1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18593: 004a3ac1 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18594: 00ae3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18595: 00b3eb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18596: 006a9605 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18596: 006a95f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18597: 00b3e88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18598: 0061f869 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18599: 00709995 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18598: 0061f859 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18599: 00709985 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18600: 00ae5c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18601: 006cd409 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18601: 006cd3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18602: 002c2575 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18603: 00ae608c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18604: 00af5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18605: 00434611 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18606: 00ae54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18607: 00532b3d 416 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18608: 003c1ebd 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18609: 00b3d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18610: 00b3df98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18611: 00a57444 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18612: 00b3d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18613: 003447e1 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18614: 00b3e61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18615: 007470a9 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18615: 00747099 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18616: 00aef454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18617: 004d4a61 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18618: 0063bd4d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18618: 0063bd3d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18619: 00b3e020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18620: 002d93d9 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18621: 005e6231 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18622: 006acbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18621: 005e6221 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18622: 006acba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18623: 00b3ecb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18624: 00a39638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18625: 00aeefa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18626: 00a394ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18627: 0061671d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18627: 0061670d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18628: 00b3ed54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18629: 00ae7e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18630: 00a351a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18631: 00744725 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18631: 00744715 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18632: 00aef674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18633: 0072f851 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18633: 0072f841 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18634: 004b9951 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18635: 00afa584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18636: 00a395b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18637: 00b3f272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18638: 00aebfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18639: 00712911 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18639: 00712901 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18640: 0046b73d 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18641: 006cad55 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18641: 006cad45 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18642: 009c8f34 1704 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ 18643: 0029d9dd 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18644: 00b3f090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18645: 00b3e1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18646: 00b3f06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18647: 006c713d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18647: 006c712d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18648: 0041f5e5 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18649: 00ae1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18650: 00af5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18651: 004421b1 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18652: 00551c6d 502 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18653: 00ae31f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18654: 0055188d 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18655: 00b3f9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18656: 005debdd 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18656: 005debcd 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18657: 0046bd49 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18658: 00b3e75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18659: 004ec5b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18660: 00b3e146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18661: 00af97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18662: 00a39530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18663: 00b3f626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18664: 00ae1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18665: 00754c2d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18666: 006c1489 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18665: 00754c1d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18666: 006c1479 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18667: 00ae6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18668: 00af21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18669: 00b3dccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18670: 00ae60fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18671: 00733a05 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18672: 006332cd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18671: 007339f5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18672: 006332bd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18673: 00551a7d 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18674: 00b3f3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18675: 0029789d 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18676: 0045861d 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18677: 00366a71 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18678: 00b3d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18679: 00b3eda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18680: 0047d935 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18681: 008e463c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18681: 008e462c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18682: 00af6a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18683: 00af3008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18684: 004c3b35 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18685: 00460251 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18686: 00b400c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18687: 00630abd 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18687: 00630aad 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18688: 00b3da14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18689: 0055bf45 372 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18690: 00ae7c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18691: 006a9001 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18691: 006a8ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18692: 00aed870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 18693: 0055c0c1 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18694: 006dbead 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18694: 006dbe9d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18695: 00ae84a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18696: 005e5add 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18696: 005e5acd 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18697: 00aec958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18698: 00b3e49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18699: 004ff685 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18700: 0055c0b9 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18701: 0047becd 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18702: 0074631d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18702: 0074630d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18703: 00af648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18704: 00af61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18705: 00b1bfa0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18706: 00aee464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18707: 004dd5ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18708: 005e6551 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18709: 006d9af5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18708: 005e6541 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18709: 006d9ae5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18710: 00b3e06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18711: 003cda05 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18712: 0038ea89 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18713: 0070100d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18713: 00700ffd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18714: 00b3e120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18715: 005fef39 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18715: 005fef29 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18716: 00af5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18717: 009cfdf0 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18718: 0073e1b5 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18719: 0070b455 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 18720: 006adaa5 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18718: 0073e1a5 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18719: 0070b445 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18720: 006ada95 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18721: 009d0574 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18722: 00aebfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18723: 00b3d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18724: 004f7f01 208 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18725: 00713a99 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18725: 00713a89 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18726: 0055c0bd 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18727: 00417be9 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18728: 00aed268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18729: 00633fdd 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18730: 006ac655 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18729: 00633fcd 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18730: 006ac645 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18731: 002d3649 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18732: 00ae5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18733: 00b3f05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18734: 006f2ebd 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18734: 006f2ead 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18735: 00b3e0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18736: 00b3e4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18737: 00a40b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18738: 00aeb15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18739: 00a409b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18740: 00b3eab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18741: 00ae9e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18742: 00b3e4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18743: 00347ee1 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18744: 00a53e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18745: 00754d15 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18746: 00634921 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18747: 00695625 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18745: 00754d05 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18746: 00634911 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18747: 00695615 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18748: 00a3674c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18749: 00af22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18750: 00ae650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18751: 00a40ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ - 18752: 00714499 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18752: 00714489 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18753: 004d638d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18754: 00b3e08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18755: 00b40086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18756: 006e5fd5 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18756: 006e5fc5 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18757: 004edc21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18758: 00aeebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18759: 00af0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18760: 00b3d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18761: 005eb8b1 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18761: 005eb8a1 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18762: 00af92c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18763: 00ae7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18764: 00af1650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18765: 006152b1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18765: 006152a1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18766: 0026a249 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18767: 00aed478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18768: 00b3d9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18769: 00a40a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18770: 005f90a1 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18771: 006aac61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18770: 005f9091 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18771: 006aac51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18772: 00b3dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18773: 002d9f31 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 18774: 004ca909 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18775: 00742295 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18775: 00742285 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18776: 00b3e3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18777: 002f14b1 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18778: 00b3e148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18779: 00b3d9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18780: 004d04d9 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18781: 004ef7b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18782: 00613b59 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18782: 00613b49 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18783: 00af0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18784: 00ae630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18785: 004d3c99 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18786: 00b3df3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18787: 004db741 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18788: 00b3e81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18789: 007503e1 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18790: 0060f825 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18789: 007503d1 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18790: 0060f815 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18791: 00b3e7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18792: 00af6ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18793: 00af6f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18794: 0043a575 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18795: 003cd3e9 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18796: 00b3e3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18797: 00b3ec5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 18798: 00ae22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 18799: 00b3dd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18800: 00ae2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18801: 00b3e7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18802: 00b3e59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18803: 004dbfcd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18804: 002942dd 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 18805: 006b4e55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18806: 00750749 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18805: 006b4e45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18806: 00750739 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18807: 00b3e01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18808: 006f4e85 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18808: 006f4e75 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18809: 009d0c14 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18810: 00a31a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18811: 006b99a5 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18812: 006b5e15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18811: 006b9995 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18812: 006b5e05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18813: 00b3e166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18814: 00b3f05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18815: 002c40f9 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18816: 00a31970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18817: 0091ccf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18818: 002d9399 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18819: 004befa1 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18820: 00392905 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18821: 00b3ed12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 18822: 004ef5a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18823: 002c46d1 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18824: 0070be99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18824: 0070be89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ 18825: 00a4b56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18826: 0071ffc9 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18826: 0071ffb9 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18827: 00531199 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18828: 00728151 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18828: 00728141 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18829: 00a4b3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18830: 002836d1 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18831: 00aeaa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18832: 006f91e9 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18832: 006f91d9 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18833: 004ea27d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18834: 00af4f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18835: 00a4b4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18836: 005311e1 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18837: 00b3e29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18838: 00a08c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18839: 004b98a9 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18840: 00b3db6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18841: 00b3dde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18842: 0074e791 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18842: 0074e781 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18843: 0053aa9d 524 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18844: 00af7288 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18845: 00b3e31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18846: 0053b0b5 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ 18847: 004c371d 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18848: 0070c8a9 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18848: 0070c899 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18849: 00a3f6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18850: 00b3e3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18851: 00b3ded6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18852: 00a3f518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18853: 00b3ea22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18854: 002cf821 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18855: 00af6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18856: 0073f601 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18856: 0073f5f1 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18857: 0053aca9 520 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18858: 00725939 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18859: 0072e325 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18858: 00725929 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18859: 0072e315 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18860: 002d8db9 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18861: 007463c9 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18861: 007463b9 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18862: 00b3f742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18863: 00347b85 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18864: 00a359e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18865: 00aefef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18866: 00a3f620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18867: 006ace11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18867: 006ace01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18868: 00ae7ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18869: 00a4b464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18870: 00a083fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18871: 006be389 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18872: 0074ed95 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18871: 006be379 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18872: 0074ed85 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18873: 00531229 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18874: 00b3f40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18875: 006e8a9d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18876: 0072df05 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18875: 006e8a8d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18876: 0072def5 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18877: 00ae69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18878: 003f969d 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18879: 00b3dd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18880: 00b3dfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18881: 006be7bd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18882: 00666601 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18881: 006be7ad 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18882: 006665f1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18883: 00af6304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 18884: 00b3e8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18885: 00af0670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18886: 00b3f2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18887: 00469b59 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18888: 00af1920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18889: 003bb805 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18890: 0053aeb1 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18891: 00a3f59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18892: 00646771 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18892: 00646761 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18893: 00ae7ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18894: 00b3faa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18895: 00467f3d 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18896: 00b3f506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18897: 0074a1f5 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18898: 006cf0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18899: 00641869 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18897: 0074a1e5 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18898: 006cf0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18899: 00641859 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18900: 00af5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18901: 00ae2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18902: 00b3fb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18903: 003f471d 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18904: 00afac7c 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18905: 00af0720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18906: 00b3ebe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18907: 00b3f3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18908: 00b3e76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18909: 00705895 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18910: 006da11d 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18909: 00705885 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18910: 006da10d 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18911: 00b3dc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18912: 002f21f1 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18913: 006aebb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18913: 006aeba1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18914: 002d4749 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18915: 00292a21 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18916: 00b3d94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18917: 009d6d40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18918: 00b3e89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18919: 00367a01 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18920: 0046ccbd 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18921: 00ae2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18922: 00aedba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18923: 00b3ec9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18924: 006aaf99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18924: 006aaf89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18925: 00b3fb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18926: 0066a3e1 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18927: 006e6845 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18926: 0066a3d1 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18927: 006e6835 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18928: 004e8225 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18929: 004b0e9d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18930: 00732dbd 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18930: 00732dad 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18931: 003c38bd 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18932: 00b3f516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18933: 00b3db50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18934: 00749521 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18934: 00749511 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18935: 00b3d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18936: 00542301 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18937: 005423d9 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18938: 00ae9f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18939: 005e62f9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18939: 005e62e9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18940: 00532431 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18941: 005326dd 242 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18942: 00542349 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18943: 00b3eb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18944: 0062bd45 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18944: 0062bd35 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18945: 00532515 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18946: 00ae9ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18947: 00aeb3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18948: 00b3f894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18949: 003c76fd 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18950: 00ae65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18951: 006acf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18951: 006acef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18952: 00399e4d 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18953: 00ae7f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18954: 00ae8164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18955: 00b3dcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18956: 00b3faf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 18957: 002a1ffd 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18958: 00ae3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18959: 00af15b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18960: 002a2e09 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18961: 004a3d35 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18962: 004d5d29 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18963: 00542391 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18964: 00729295 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18964: 00729285 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18965: 00aec0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18966: 0044355d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18967: 00b3d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18968: 00af3c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18969: 005325f9 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18970: 0070e1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18970: 0070e1bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18971: 00af0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18972: 002dbc85 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 18973: 00b3ecf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18974: 00af6384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 18975: 002ff921 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18976: 00af9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18977: 0048c2d5 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ @@ -18987,258 +18987,258 @@ │ │ │ │ 18983: 00b3e8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18984: 00aee594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 18985: 00b3d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18986: 00a4c778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18987: 00aef8f4 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18988: 00a4c5ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18989: 00b3d9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18990: 006dc2a9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18990: 006dc299 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18991: 00b3f226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 18992: 006aecc9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18992: 006aecb9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18993: 002a5b75 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18994: 00a4c6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18995: 00afa058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18996: 006b88a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18996: 006b8895 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18997: 00398829 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18998: 00493e75 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18999: 00b3de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 19000: 006e0f09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 19000: 006e0ef9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 19001: 00b2d978 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 19002: 004f42c9 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 19003: 00b3ea5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 19004: 00aee614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 19005: 00b3df52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 19006: 00b3dbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 19007: 0040b1a5 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 19008: 00294f59 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 19009: 00af0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 19010: 00670059 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 19010: 00670049 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 19011: 002a0219 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 19012: 00af1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 19013: 0072aae5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 19014: 00838c2c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 19015: 0072cbd1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 19016: 00615b85 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 19013: 0072aad5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 19014: 00838c1c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 19015: 0072cbc1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 19016: 00615b75 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 19017: 00292129 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 19018: 00b3e73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 19019: 004715b1 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 19020: 0073e8c5 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 19020: 0073e8b5 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 19021: 00aefb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 19022: 00aed9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 19023: 00299a7d 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 19024: 00294721 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 19025: 0036cbb1 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 19026: 00a4c670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 19027: 00aeb53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 19028: 00b3ecf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 19029: 00b1bf98 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 19030: 005c7d29 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 19030: 005c7d19 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 19031: 00b3f2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 19032: 00b3ecee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 19033: 00af5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 19034: 00b3d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 19035: 002a13f1 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 19036: 0042d8e1 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 19037: 00ae98a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 19038: 0072aa89 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 19039: 005d2699 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 19038: 0072aa79 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 19039: 005d2689 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 19040: 00aefd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 19041: 00b3ef2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 19042: 00af5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 19043: 003fad69 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 19044: 00ae4364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 19045: 00af1740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 19046: 00450115 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 19047: 00455cd5 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 19048: 0063fed1 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 19048: 0063fec1 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 19049: 00b3d4a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 19050: 00b3dbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 19051: 00aef5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 19052: 0040376d 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 19053: 00425335 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 19054: 0060f9a1 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 19054: 0060f991 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 19055: 00b3f322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 19056: 00ae9b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 19057: 00ae48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 19058: 004421ed 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 19059: 00699bd9 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 19059: 00699bc9 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 19060: 002f6231 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 19061: 0060c84d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 19061: 0060c83d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 19062: 0032d675 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 19063: 00b3e7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 19064: 004236c1 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 19065: 00451f7d 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 19066: 00af23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 19067: 006e6f71 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 19068: 005c2961 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 19069: 0070020d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 19067: 006e6f61 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 19068: 005c2951 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 19069: 007001fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 19070: 00ae3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 19071: 00a0c368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ 19072: 00530d61 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 19073: 006fe969 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 19074: 007514a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 19075: 006bca15 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 19073: 006fe959 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 19074: 00751495 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 19075: 006bca05 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 19076: 00af44f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 19077: 0032286d 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 19078: 004db109 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 19079: 0055b131 340 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 19080: 00ae80d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 19081: 006fc3e1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 19081: 006fc3d1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 19082: 00b3fa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 19083: 003ce87d 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 19084: 0032d955 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 19085: 00530da9 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 19086: 0055b4cd 290 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 19087: 009cf900 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 19088: 006ed4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 19088: 006ed4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ 19089: 009c8474 80 OBJECT GLOBAL DEFAULT 21 th_csr_list │ │ │ │ - 19090: 005bd1dd 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 19090: 005bd1cd 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 19091: 00b3e02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19092: 00b3f616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19093: 00af54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19094: 0055b285 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 19095: 00b3dfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19096: 00aef4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19097: 00ae6fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19098: 00a0c998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19099: 00386a69 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19100: 00b3f06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19101: 00367901 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19102: 002a304d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19103: 006ad159 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19103: 006ad149 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19104: 00b3dafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19105: 00af2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19106: 00af6b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19107: 006f1de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19107: 006f1dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19108: 00b3d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19109: 004db3b5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 19110: 00706ad1 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19111: 0069274d 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19110: 00706ac1 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19111: 0069273d 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19112: 00ae65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19113: 00af7268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 19114: 00530df1 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 19115: 0071eb81 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19115: 0071eb71 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19116: 002e920d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19117: 00aef2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19118: 00ae9b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19119: 0070db3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19119: 0070db2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19120: 0041e261 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19121: 0055b3a9 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 19122: 0072f4e1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19122: 0072f4d1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 19123: 00b3d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 19124: 004e89dd 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19125: 0074ef31 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19126: 006b2395 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19125: 0074ef21 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19126: 006b2385 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19127: 002d253d 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19128: 00b3ea00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19129: 00399d01 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19130: 00b3ee56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 19131: 00ae1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 19132: 004a80f1 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 19133: 00af2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19134: 00624be9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19134: 00624bd9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19135: 009cfba4 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19136: 0052b915 512 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 19137: 00b3ecda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 19138: 0066cbb9 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19138: 0066cba9 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19139: 004f433d 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19140: 0072cb25 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19140: 0072cb15 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19141: 00a09a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19142: 00526afd 1688 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 19143: 00b3f892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19144: 00356ad9 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19145: 00aeaf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 19146: 002d2325 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19147: 00ae9990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19148: 005f4619 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19148: 005f4609 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19149: 00b3f65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19150: 00b3dbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19151: 002cf9b9 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19152: 005f9bb5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19153: 006319fd 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19154: 005e4b59 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19155: 006c9f95 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19156: 005f325d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19152: 005f9ba5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19153: 006319ed 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19154: 005e4b49 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19155: 006c9f85 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19156: 005f324d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19157: 002fe6c9 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19158: 00b3d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19159: 0027323d 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19160: 00b3da5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19161: 00b3e616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19162: 00ae33b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19163: 006ca8a9 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19164: 00631ced 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19163: 006ca899 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19164: 00631cdd 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19165: 00ae2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19166: 006d03c9 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19166: 006d03b9 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19167: 00aeb68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19168: 00af90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19169: 006fefc9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19169: 006fefb9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19170: 0041f661 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19171: 00af652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19172: 00b3f072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 19173: 005c09b9 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 19173: 005c09a9 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19174: 00af9c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 19175: 005cdfe1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19175: 005cdfd1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19176: 00af89f4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 19177: 00b3dbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19178: 005c42bd 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 19179: 006caf5d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19178: 005c42ad 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19179: 006caf4d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19180: 00aed3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19181: 00af5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19182: 00713d89 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19182: 00713d79 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19183: 00af74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19184: 00ae4224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19185: 00b3d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19186: 00364135 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 19187: 00a378d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 19188: 00af7f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 19189: 004d1161 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19190: 00b3f586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19191: 00ae2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19192: 002997c1 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19193: 002cfc15 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19194: 003c3909 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19195: 006ea7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19195: 006ea7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19196: 003ce759 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19197: 00af9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19198: 0073a309 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19199: 006c6bc1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19200: 006df511 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19198: 0073a2f9 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19199: 006c6bb1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19200: 006df501 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19201: 00b3dbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19202: 0072c8fd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19202: 0072c8ed 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19203: 00b3da28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19204: 00b3ecac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19205: 00af946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19206: 006bc609 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19206: 006bc5f9 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19207: 0055e541 48 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 19208: 006ac30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19209: 005c9c25 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 19210: 006e2d35 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19208: 006ac2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19209: 005c9c15 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 19210: 006e2d25 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19211: 00398479 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19212: 004f5995 120 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 19213: 009d0b34 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19214: 005eb211 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19214: 005eb201 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19215: 00aef2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19216: 00467169 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19217: 00a0ad3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19218: 003bf3f9 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 19219: 00af92b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 19220: 00b3de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 19221: 004e87b5 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 19222: 00aee684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 19223: 00ae8944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19224: 0044f601 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19225: 0050f651 96 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 19226: 005cf101 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19226: 005cf0f1 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19227: 002aa0dd 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 19228: 00b3deea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 19229: 0041a2f1 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19230: 002b8225 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19231: 00ae4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19232: 005e4721 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19233: 006b85ad 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19232: 005e4711 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19233: 006b859d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19234: 00af4370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19235: 00b3f674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19236: 00a099a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19237: 00af27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19238: 002d44d9 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19239: 009cfc90 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19240: 003f9899 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ @@ -19253,309 +19253,309 @@ │ │ │ │ 19249: 00b3e5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19250: 00ae4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19251: 00b3ef42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19252: 00b3dabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 19253: 00a4ee24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 19254: 00a4ec98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 19255: 00b3dcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19256: 006a1145 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19257: 0063aecd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19256: 006a1135 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19257: 0063aebd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19258: 00b3f888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19259: 00aec49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19260: 00b3f1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19261: 00b3f540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19262: 00a4eda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 19263: 00b3df04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19264: 003dbfc5 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19265: 0039317d 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19266: 00af60e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19267: 006fbd9d 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19267: 006fbd8d 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 19268: 004ecf61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19269: 00ae4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19270: 00b3f70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 19271: 0039feb5 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19272: 0044c681 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19273: 00ae5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19274: 00ae7088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19275: 00aed168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 19276: 00b3f02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 19277: 006f2ffd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19277: 006f2fed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19278: 00a4ed1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 19279: 00b3f20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19280: 00629e49 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19280: 00629e39 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 19281: 0043c739 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19282: 00b3e346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 19283: 00ae6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19284: 00af6bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 19285: 004ee929 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 19286: 00726215 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19286: 00726205 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19287: 0044cb09 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19288: 00363c1d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19289: 0070151d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19289: 0070150d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19290: 00a08714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19291: 00a53c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 19292: 00aed658 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 19293: 00a55d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 19294: 00630e45 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19295: 00682075 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19296: 006c5791 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19294: 00630e35 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19295: 00682065 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19296: 006c5781 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19297: 002f6121 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19298: 00af8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19299: 008d0918 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19299: 008d0908 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19300: 00aecee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19301: 00a55e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 19302: 00aed218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19303: 0041a57d 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 19304: 00b3e1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19305: 00aef004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19306: 005f5cb5 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19306: 005f5ca5 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19307: 00455a25 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19308: 00b3df3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19309: 00aee664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 19310: 004dda3d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19311: 00ae2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19312: 00b3fb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19313: 00a07ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19314: 0074dd11 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19315: 00631659 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19314: 0074dd01 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19315: 00631649 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 19316: 004cb4e1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19317: 00a59090 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19318: 004ef8c5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 19319: 00a55d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 19320: 00397d55 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 19321: 00ae7e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 19322: 006f2131 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 19323: 006cb955 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 19322: 006f2121 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 19323: 006cb945 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 19324: 0040cb0d 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 19325: 0043adf9 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 19326: 00b3e152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 19327: 00b3ebde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 19328: 00878d78 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 19328: 00878d68 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 19329: 00aeffe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 19330: 00aeb07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 19331: 00a50240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 19332: 00af3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 19333: 00aec24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 19334: 00b3fb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 19335: 00692211 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 19335: 00692201 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 19336: 00aeca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 19337: 004ee745 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 19338: 00afa4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 19339: 00a501bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 19340: 006d0b75 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 19341: 006fa605 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 19340: 006d0b65 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 19341: 006fa5f5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 19342: 00aed7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 19343: 00730fc9 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 19343: 00730fb9 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 19344: 0040b2b5 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 19345: 00b2db88 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 19346: 002d5205 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 19347: 00b3e140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 19348: 00ae3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 19349: 0060efd1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 19349: 0060efc1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 19350: 00aeac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 19351: 00b3dbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 19352: 00b3d461 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 19353: 005e2c5d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 19354: 006bfff9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 19353: 005e2c4d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 19354: 006bffe9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 19355: 009cf330 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 19356: 004260a5 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 19357: 006d1a69 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 19358: 00718701 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 19357: 006d1a59 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 19358: 007186f1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 19359: 00af647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 19360: 00a50138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ 19361: 00b3fb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 19362: 0062a3c5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 19363: 00718cb1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 19364: 00734cad 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 19362: 0062a3b5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 19363: 00718ca1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 19364: 00734c9d 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 19365: 0045e761 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 19366: 00b3dbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 19367: 002e6d6d 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 19368: 00b3eac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 19369: 006c0a11 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 19369: 006c0a01 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 19370: 003860d1 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 19371: 00aeb6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 19372: 003cd981 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 19373: 006ce025 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 19373: 006ce015 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 19374: 00a06614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 19375: 00ae3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 19376: 005e0945 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 19376: 005e0935 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 19377: 00b3efa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 19378: 0074698d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 19379: 006edc2d 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 19378: 0074697d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 19379: 006edc1d 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 19380: 00b3e37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 19381: 00af0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 19382: 00b3ebac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 19383: 00a09920 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 19384: 00b3e13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 19385: 00b3e83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 19386: 006430c9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 19386: 006430b9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 19387: 00b3f4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 19388: 00a4bb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 19389: 00aead5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 19390: 0063b239 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 19391: 006b446d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 19390: 0063b229 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 19391: 006b445d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 19392: 00af3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 19393: 00a4ba10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 19394: 003226a1 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 19395: 00a54860 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 19396: 00a54af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ 19397: 00444171 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 19398: 005f3bf9 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 19399: 00697111 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 19398: 005f3be9 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 19399: 00697101 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 19400: 00b3e878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 19401: 00729fb5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 19401: 00729fa5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 19402: 00afa068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 19403: 00ae5e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 19404: 004a4c3d 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 19405: 00a528ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 19406: 004d9cb9 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 19407: 00a4bb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 19408: 00a54d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 19409: 00aea260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 19410: 009cfe3c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 19411: 00b3f7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 19412: 003640a5 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 19413: 005302dd 520 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 19414: 0041d749 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 19415: 00b3e1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 19416: 005c975d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 19416: 005c974d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 19417: 00b3eaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 19418: 0053f861 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 19419: 00b3e56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 19420: 006cf195 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 19420: 006cf185 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 19421: 00b3eb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 19422: 0053f939 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 19423: 00612c85 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 19423: 00612c75 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 19424: 00b3f618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 19425: 004723f5 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 19426: 00b3d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 19427: 00b40054 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 19428: 00b3e93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 19429: 00388f19 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 19430: 004ddcc1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 19431: 0053f8a9 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 19432: 00af9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 19433: 00a55f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 19434: 00a52a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 19435: 00a549ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 19436: 00b2db14 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 19437: 00aef0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 19438: 00727181 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 19438: 00727171 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 19439: 00ae5cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 19440: 005adf99 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 19440: 005adf89 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 19441: 00a4ba94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 19442: 00a4f664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 19443: 00aecf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 19444: 00a4f4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 19445: 00b3e72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 19446: 004ab851 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 19447: 00b3e856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 19448: 00b3e940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 19449: 00a4f5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 19450: 0053f8f1 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 19451: 00b3ecd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 19452: 006b61bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 19452: 006b61ad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 19453: 00b3e9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 19454: 00b3f1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 19455: 003f45a9 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 19456: 004ea435 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 19457: 005f0af9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 19457: 005f0ae9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 19458: 00391081 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 19459: 0041a4e1 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 19460: 00416fad 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 19461: 00a078a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 19462: 005aa345 1568 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 19463: 0074456d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19464: 00631dbd 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19462: 005aa331 1568 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 19463: 0074455d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19464: 00631dad 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 19465: 00442e3d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19466: 00af3740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 19467: 00b1bd90 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19468: 00b3e988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19469: 00af6134 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19470: 00b3e1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19471: 004f9de1 192 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19472: 008d0840 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19473: 006f90d9 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19472: 008d0830 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19473: 006f90c9 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19474: 00ae9cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19475: 00ae8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 19476: 004c090d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19477: 0072daa5 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19477: 0072da95 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19478: 00a4f55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19479: 00b3f95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19480: 00700195 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19480: 00700185 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19481: 00470239 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19482: 00af2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19483: 00af91d4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19484: 00b3eb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19485: 00a06590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19486: 00af2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19487: 00613811 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19487: 00613801 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19488: 00328691 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19489: 00af22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19490: 00a354bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19491: 00ae8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19492: 003cda5d 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19493: 007279e5 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19493: 007279d5 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19494: 00aea1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19495: 0060f881 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19495: 0060f871 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19496: 0044da91 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19497: 00b3f990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19498: 00af7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19499: 00b3e5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19500: 00b3f0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19501: 00b3dd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19502: 002fe799 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19503: 00af5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19504: 008d5690 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19504: 008d5680 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19505: 00382011 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19506: 00aeae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19507: 00aebc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19508: 00344889 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19509: 00b3eb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 19510: 004d660d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19511: 00369cd9 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19512: 00299879 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19513: 00b3da32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19514: 00a0562c 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19515: 00b3dfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19516: 005ebabd 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19516: 005ebaad 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19517: 00b3edbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19518: 00b3e5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19519: 0070f729 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19519: 0070f719 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 19520: 00ae1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 19521: 005f05ad 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19522: 006fe3dd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19521: 005f059d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19522: 006fe3cd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19523: 00388c09 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19524: 00b3f9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19525: 00af3678 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 19526: 0055a789 348 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19527: 00b3f120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19528: 004f369d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19529: 007411dd 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19529: 007411cd 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19530: 0055ab7d 340 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19531: 005e6071 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19531: 005e6061 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19532: 002b816d 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19533: 005ff2dd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19534: 006ce305 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19533: 005ff2cd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19534: 006ce2f5 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19535: 00af8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 19536: 004e9bd5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19537: 00839554 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19538: 007344d9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19537: 00839544 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19538: 007344c9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19539: 0055a8e5 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19540: 00b3e4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19541: 00aef6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19542: 006a7c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19542: 006a7c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19543: 004f9af9 110 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19544: 00ae4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19545: 00a52238 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19546: 00af6c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19547: 006d5f4d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19547: 006d5f3d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19548: 00afa534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19549: 00462fb5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19550: 006c521d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19550: 006c520d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19551: 00b3d986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19552: 00b3e28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19553: 00aedc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19554: 002921e9 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19555: 00aef304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19556: 0055aa31 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19557: 00af4044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19564,40 +19564,40 @@ │ │ │ │ 19560: 00b3dfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19561: 00415f31 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19562: 0029afa1 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19563: 00a4aeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19564: 00b3e66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19565: 004576a9 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19566: 00ae4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19567: 006e3699 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19567: 006e3689 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19568: 00aecf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19569: 00af8944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19570: 006cf159 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19570: 006cf149 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19571: 00b3dede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19572: 00b3f2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19573: 00b3e304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19574: 006bda05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19574: 006bd9f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19575: 00ae99f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 19576: 002c4451 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19577: 00ae5f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 19578: 004ebd09 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19579: 0064cd3d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19580: 006b7189 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19579: 0064cd2d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19580: 006b7179 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19581: 00af9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 19582: 00ae2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19583: 003861bd 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19584: 00ae16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19585: 004ddfc1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19586: 00b3e66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19587: 00a4ae34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19588: 00af0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19589: 00a0c3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 19590: 00af2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19591: 006e4525 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19592: 005c2a19 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19591: 006e4515 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19592: 005c2a09 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19593: 0054f921 500 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19594: 00b3f7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 19595: 004e16f1 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19596: 00af2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19597: 00af2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19598: 00ae41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19599: 00490301 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -19606,26 +19606,26 @@ │ │ │ │ 19602: 00a52d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19603: 0054f541 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19604: 00aebb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19605: 00b3f654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19606: 002d9759 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19607: 00af8884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19608: 00294ea9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19609: 006a7c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19609: 006a7c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19610: 004d7c35 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19611: 00b3d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19612: 0042eba5 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19613: 0060fec5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19613: 0060feb5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19614: 00b40060 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19615: 004f8341 168 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19616: 00b3e232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19617: 00356a65 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19618: 00292069 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19619: 00b4005d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19620: 00729cdd 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19620: 00729ccd 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19621: 00af3f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19622: 00ae51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19623: 0042ea01 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19624: 00ae4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19625: 00b3dd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19626: 004de789 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19627: 0029da99 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19635,175 +19635,175 @@ │ │ │ │ 19631: 004be329 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19632: 00293f1d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19633: 00b3f5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19634: 005316a9 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ 19635: 004c2af5 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19636: 0054f731 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19637: 00aef8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19638: 006cf339 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19638: 006cf329 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19639: 00af4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19640: 00b400dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19641: 005316f1 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19642: 00b3d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19643: 007341e1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19643: 007341d1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19644: 00a0650c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19645: 009d0c00 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19646: 00af5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19647: 00b3e22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19648: 00488371 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19649: 00a37010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19650: 00ae61ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19651: 004f2ebd 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19652: 00722cd5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19652: 00722cc5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19653: 004e93a1 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19654: 00384e79 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19655: 00ae2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19656: 003872b9 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19657: 00290d0d 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19658: 00300d8d 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19659: 00b3d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19660: 00734bc9 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19660: 00734bb9 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19661: 00b3e31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19662: 00ae88d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19663: 00b3e876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19664: 0073b8b9 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19664: 0073b8a9 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19665: 00b3ed22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19666: 00b3fb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19667: 006b4769 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19667: 006b4759 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19668: 00af3ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19669: 00531739 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19670: 0054a5b1 322 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19671: 0063ba21 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19671: 0063ba11 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19672: 00388ad5 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19673: 0065629d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19673: 0065628d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19674: 00aec08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19675: 004f2625 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19676: 006ac6cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19676: 006ac6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19677: 004c0fb1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19678: 0054a361 296 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19679: 00a34f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ 19680: 004e238d 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19681: 00a50b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19682: 009cf0c0 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19683: 00b3d964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19684: 009cfcd4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19685: 00b3db12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19686: 00b3d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19687: 006a0bf1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19688: 006d08ad 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19687: 006a0be1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19688: 006d089d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19689: 00ae6f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19690: 00a50b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19691: 0050d13d 18 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19692: 00b3f6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19693: 0069792d 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19693: 0069791d 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19694: 00b3f592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19695: 00409935 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19696: 00a375bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19697: 00b3d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19698: 00b3eaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19699: 00b3fa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19700: 00af0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19701: 0054a489 294 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19702: 006ef65d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19702: 006ef64d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19703: 002f748d 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19704: 00b3f1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19705: 00b3ddbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19706: 0061ce59 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19706: 0061ce49 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19707: 00b3e624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19708: 004378b9 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19709: 00ae1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19710: 00b3f61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19711: 00aed068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19712: 00464985 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19713: 00b3d481 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19714: 006e76c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19714: 006e76b9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19715: 00a548e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19716: 006bb8b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19716: 006bb8a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19717: 00a50a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19718: 004ef065 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19719: 00a0779c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19720: 0045daa5 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19721: 00b3dee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19722: 00a52970 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19723: 004de805 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19724: 0045ca45 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19725: 005fe6ed 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19725: 005fe6dd 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19726: 0050e875 272 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19727: 00af2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19728: 00b3f328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19729: 00aee9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19730: 00b3f800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19731: 00423459 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19732: 002f2511 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19733: 00b3e9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19734: 004301b5 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19735: 005f87f9 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19735: 005f87e9 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19736: 002d35f1 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19737: 00b3f144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19738: 0052d7e5 480 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19739: 00b3e550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19740: 00a52afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19741: 00aeecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19742: 00b3eb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19743: 00462861 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19744: 00a3e414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19745: 0041cbdd 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19746: 004efe2d 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19747: 00af0590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19748: 0061f4ad 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19749: 006f7a3d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19748: 0061f49d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19749: 006f7a2d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19750: 003cfd31 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19751: 006d8aad 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19751: 006d8a9d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19752: 00552e89 486 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19753: 0050f7f5 214 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19754: 009d0b64 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19755: 00aeab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19756: 003699e1 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19757: 004f1291 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19758: 00af1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 19759: 00474e61 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19760: 00af7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19761: 00388329 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19762: 00a590d8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19763: 00552a6d 522 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19764: 00ae604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19765: 00a387c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19766: 006ff401 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19766: 006ff3f1 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19767: 00a3863c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19768: 009cf780 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19769: 00af6d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19770: 008e4624 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19770: 008e4614 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19771: 00b3f63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19772: 00b3e376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19773: 00aeadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19774: 00a38744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19775: 00af2fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ - 19776: 0070ddd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19776: 0070ddc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19777: 004b0e05 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19778: 00af79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19779: 00af5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19780: 00af7630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19781: 00aef564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19782: 0074f229 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19783: 0065b321 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19782: 0074f219 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19783: 0065b311 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19784: 00a3cc5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19785: 00b3f5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19786: 002c49a5 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19787: 00a3cad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19788: 00b3ece4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19789: 00552c79 526 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19790: 00af2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19791: 00b3f34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19792: 004c1769 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19793: 00a3cbd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19794: 00af15c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19795: 00af5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19796: 00b3eb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19797: 003f0389 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19798: 0070e2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19798: 0070e2e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19799: 00b3ee6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19800: 00af7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19801: 00ae3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19802: 00a386c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19803: 00af18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19804: 0040a8fd 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 19805: 00aeda94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ @@ -19814,283 +19814,283 @@ │ │ │ │ 19810: 0047bc81 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19811: 004900fd 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19812: 00330b49 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19813: 00b3da70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19814: 00a46f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19815: 00a56540 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19816: 0049c891 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19817: 0074df6d 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19817: 0074df5d 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19818: 00af69b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19819: 00b3f4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19820: 006e26f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19821: 0073864d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19820: 006e26e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19821: 0073863d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19822: 00a47054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19823: 00a3cb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19824: 00af5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19825: 0062a329 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19825: 0062a319 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19826: 00b3d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19827: 00b3ea40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19828: 00ae3f98 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19829: 005fddfd 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19829: 005fdded 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19830: 00a58fdc 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19831: 00b3f184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19832: 0051a831 106 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19833: 009cf348 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19834: 00af30d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19835: 00a37430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19836: 00423bdd 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19837: 00345fc5 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19838: 00aeeca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19839: 00af03b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19840: 004c13cd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19841: 005b34a1 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19841: 005b3491 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ 19842: 00473cd5 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19843: 00af0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19844: 006d9679 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19844: 006d9669 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19845: 005438a9 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19846: 00a46fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19847: 00b3d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19848: 0061c92d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19849: 006c3ae9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19848: 0061c91d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19849: 006c3ad9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19850: 0046ce71 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19851: 002a2ec9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19852: 006b7751 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19852: 006b7741 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19853: 0048d6ed 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19854: 005438f1 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19855: 0052de7d 672 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ 19856: 004c1041 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19857: 00af0840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19858: 00b3ee3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19859: 00710abd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19859: 00710aad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19860: 004882e1 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19861: 00a4bf38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19862: 00a522bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19863: 00af2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19864: 00b3de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19865: 002832a9 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19866: 00b3f562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19867: 00afa474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19868: 00b3e1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 19869: 004eea31 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 19870: 0074a3b1 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19870: 0074a3a1 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19871: 00ae2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 19872: 004edc35 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19873: 00a4beb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19874: 00b3deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19875: 00ae6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19876: 00543939 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19877: 00af74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19878: 0032ccc9 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19879: 0047e385 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19880: 00af69e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19881: 00749c55 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19881: 00749c45 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19882: 003cd695 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19883: 00ae5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19884: 00af6c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19885: 00af23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19886: 007513f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19886: 007513e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19887: 00aed0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19888: 00aec45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19889: 00af81e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19890: 004e287d 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19891: 006ed475 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19891: 006ed465 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19892: 004de885 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19893: 0044dce1 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19894: 00b3ec58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19895: 00aee7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19896: 005a22e9 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19897: 0072b815 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19898: 00634af5 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19896: 005a22d5 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19897: 0072b805 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19898: 00634ae5 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19899: 00a4be30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19900: 0073a581 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19900: 0073a571 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19901: 00aebefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19902: 00b3d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19903: 0042e4e5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19904: 006f216d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19904: 006f215d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19905: 0042d67d 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19906: 0036738d 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19907: 00aefec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19908: 00af5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19909: 0072f821 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19909: 0072f811 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19910: 00b3ed84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19911: 002f5851 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19912: 002a6959 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19913: 00711235 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19914: 008e45dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19913: 00711225 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19914: 008e45cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19915: 00b3e334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19916: 00ae4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19917: 00ae5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19918: 004d698d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19919: 006e24d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19920: 006abbc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19921: 006fbe85 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19919: 006e24c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19920: 006abbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19921: 006fbe75 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19922: 00417031 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19923: 00ae1840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19924: 00ae4324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19925: 00af2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19926: 00b3f95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19927: 004646bd 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19928: 00aeb27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19929: 0053ec01 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19930: 00af65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19931: 002db361 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19932: 0053ecd9 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19933: 00732305 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19933: 007322f5 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19934: 00b3f228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19935: 00ae2fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19936: 009d0838 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19937: 00430acd 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19938: 0055d0f1 204 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19939: 0053ec49 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19940: 002ff5d5 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19941: 0055d36d 234 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19942: 00aebf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19943: 004432dd 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19944: 006185b9 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19944: 006185a9 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19945: 00b3d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19946: 00b3ea10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19947: 0055d1bd 218 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19948: 00ae7634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19949: 00ae93f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19950: 00aeea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19951: 0047ff2d 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19952: 00290969 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19953: 00af6b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19954: 00a40304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19955: 00b3e8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19956: 00a40178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19957: 0072aa05 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19957: 0072a9f5 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19958: 0053ec91 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ 19959: 004e5c0d 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19960: 00449f19 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19961: 00a40280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19962: 00aeb06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19963: 006a8115 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19963: 006a8105 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19964: 0045d441 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19965: 0055d299 212 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19966: 00b3dab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19967: 00b3da7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19968: 00ae359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19969: 00ae628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19970: 0091cbe0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19971: 00af00d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19972: 00af5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19973: 00ae6fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19974: 00af3ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19975: 0066a715 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19975: 0066a705 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19976: 00ae8964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19977: 00b3ea1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19978: 004460e5 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19979: 0048bad5 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19980: 006b1811 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19981: 0064b535 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19980: 006b1801 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19981: 0064b525 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19982: 002f6775 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19983: 009cbe18 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19984: 00a401fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19985: 007188c5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19986: 00735525 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19985: 007188b5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19986: 00735515 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19987: 00509b3d 288 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19988: 003b1809 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19989: 006f24f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19989: 006f24e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19990: 004e0dd5 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19991: 00a592f4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19992: 00ae5cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19993: 00269015 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19994: 00b3ee8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19995: 009d04f8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19996: 00b3e258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19997: 00ae5adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19998: 00432d99 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 19999: 006abe99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19999: 006abe89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 20000: 00ae70a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 20001: 002c4995 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 20002: 0042e601 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 20003: 00aed3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 20004: 0072cf31 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 20004: 0072cf21 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 20005: 00af1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 20006: 009b8ef4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 20007: 00b3ead2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 20008: 00af6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 20009: 00ae8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 20010: 005dc6e9 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 20010: 005dc6d9 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 20011: 004c1585 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 20012: 00732621 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 20013: 006cdfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 20012: 00732611 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 20013: 006cdf9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 20014: 00af1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 20015: 004200a1 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 20016: 00aed208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 20017: 00b3e3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 20018: 00ae5c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 20019: 00a46aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 20020: 006d79c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 20020: 006d79b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 20021: 00b3d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 20022: 00b3dc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 20023: 00b3ea32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 20024: 00a46bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 20025: 00b3d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 20026: 006acc6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 20027: 005bffed 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 20026: 006acc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 20027: 005bffdd 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 20028: 00541049 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 20029: 00ae2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 20030: 00b3de26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 20031: 00292669 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 20032: 00b3e1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 20033: 003f9d61 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 20034: 00af7008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 20035: 00aeba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 20036: 00541091 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 20037: 004a6bf5 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 20038: 00b3f0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 20039: 0074aca1 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 20039: 0074ac91 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 20040: 002ceeed 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 20041: 009d027c 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 20042: 0063d0ad 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 20042: 0063d09d 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 20043: 00ae18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 20044: 00af71f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 20045: 00a46b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 20046: 006a7ff5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 20046: 006a7fe5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 20047: 0042f415 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 20048: 00694ff5 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 20049: 00755e0d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 20048: 00694fe5 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 20049: 00755dfd 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 20050: 00af14e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 20051: 00607145 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 20051: 00607135 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 20052: 004c004d 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 20053: 00b3f700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 20054: 00290a65 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 20055: 00b3d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 20056: 006326e9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 20056: 006326d9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 20057: 005410d9 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 20058: 00ae6878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 20059: 0047b329 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 20060: 00a59040 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 20061: 00527195 76 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 20062: 0055d6dd 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 20063: 005b1da9 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 20063: 005b1d99 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 20064: 00aed328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 20065: 00666ef1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 20065: 00666ee1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 20066: 00ae92b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 20067: 00708dd5 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 20067: 00708dc5 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 20068: 002f1205 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 20069: 00aefca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 20070: 00b3d463 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 20071: 0055d4a5 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 20072: 00b3db52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 20073: 004cb811 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 20074: 00741d5d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 20074: 00741d4d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 20075: 004e8ec1 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 20076: 00a56960 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ 20077: 004c9f81 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 20078: 0053bac5 526 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 20079: 00af9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 20080: 00b3f38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 20081: 00448305 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 20082: 0053c0e9 486 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 20083: 00af4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 20084: 00b3fb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 20085: 00749b59 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 20085: 00749b49 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 20086: 00b3e2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 20087: 0053bcd5 522 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ 20088: 004e9bc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 20089: 00af0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 20090: 00ae9420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 20091: 003cee6d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 20092: 00af9f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ @@ -20101,637 +20101,637 @@ │ │ │ │ 20097: 009cf7e4 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20098: 00aed5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 20099: 0055d5c1 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 20100: 004dd7ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20101: 00af6e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20102: 00b3ec8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20103: 00367731 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20104: 007042fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20104: 007042ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20105: 00ae9b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20106: 004a2f45 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20107: 008d08d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20107: 008d08c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 20108: 004ed8b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20109: 0085a504 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20109: 0085a4f4 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20110: 0053bee1 518 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 20111: 00b3d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20112: 00612c99 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20113: 006ac475 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20112: 00612c89 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20113: 006ac465 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20114: 00ae7664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20115: 002f5439 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20116: 0085a500 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20116: 0085a4f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20117: 00b3e48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20118: 00af4600 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20119: 006d413d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20119: 006d412d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20120: 003707b1 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20121: 00b3ea66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20122: 0063f05d 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20122: 0063f04d 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20123: 00b3fb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20124: 0050f6f5 32 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 20125: 0047e441 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20126: 006c0561 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20127: 00732ae9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20126: 006c0551 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20127: 00732ad9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20128: 00aeb42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20129: 00b3f07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20130: 00754dcd 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20130: 00754dbd 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20131: 002ceef5 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20132: 006f2bd5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20132: 006f2bc5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20133: 00af44b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 20134: 005a33e1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 20134: 005a33cd 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 20135: 00b3d1cf 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20136: 00af9e48 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20137: 0085a3b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20137: 0085a3a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20138: 00a4481c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 20139: 005a34b9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 20139: 005a34a5 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 20140: 0047bbb9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20141: 00b3f012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20142: 00ae5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 20143: 00a44690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ 20144: 004e8ccd 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20145: 0046d86d 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20146: 00b3fb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ - 20147: 005a3429 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 20147: 005a3415 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 20148: 00b3e4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20149: 005ce869 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20149: 005ce859 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 20150: 00a44798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 20151: 007340f5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20152: 006e2335 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20151: 007340e5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20152: 006e2325 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20153: 002a28d1 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20154: 00afa434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20155: 004ed701 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20156: 00b3f598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20157: 00693d35 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20157: 00693d25 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20158: 0050a6d1 84 FUNC GLOBAL DEFAULT 12 common_semi_set_ret │ │ │ │ 20159: 0034220d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20160: 00af4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20161: 00ae6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20162: 005a3471 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 20163: 0075462d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20162: 005a345d 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 20163: 0075461d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20164: 00afa294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20165: 00b3e5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 20166: 006ab7cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20166: 006ab7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 20167: 00a44714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ 20168: 00af2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 20169: 004e9469 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 20170: 0072224d 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20170: 0072223d 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 20171: 004e9015 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 20172: 004375dd 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 20173: 00aedc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 20174: 006cc121 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20174: 006cc111 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20175: 00b3f87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20176: 00af9d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20177: 0034207d 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20178: 006c9045 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20178: 006c9035 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 20179: 004735f9 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20180: 00ae2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20181: 0046cce1 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20182: 00b3db8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20183: 0073c015 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20184: 00708689 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20183: 0073c005 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20184: 00708679 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20185: 009cd040 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 20186: 006e4461 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20186: 006e4451 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 20187: 0038b811 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 20188: 00707f51 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20189: 00698e91 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20188: 00707f41 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20189: 00698e81 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20190: 00a4c988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 20191: 00a4c7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 20192: 00ae606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 20193: 00af7680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 20194: 00a460dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 20195: 0063233d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20195: 0063232d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20196: 00b3ef5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20197: 006d1711 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20197: 006d1701 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20198: 00b3d4a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20199: 004f2d65 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20200: 00a4c904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 20201: 00b3ff18 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20202: 002f2d31 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 20203: 002c4a19 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20204: 00a46058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 20205: 00af8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20206: 00b3e826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20207: 006c8fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20207: 006c8fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20208: 00b3e6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 20209: 004c4a3d 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20210: 00aeaf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20211: 005e3835 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20211: 005e3825 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20212: 00a55544 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 20213: 00b3f168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20214: 00b3ec7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20215: 00650db5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20215: 00650da5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20216: 00b3edba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20217: 00b3f934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 20218: 00a557d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 20219: 005f9edd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20219: 005f9ecd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 20220: 004f4e9d 276 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ 20221: 004e9d55 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 20222: 00a4c880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 20223: 006f5b59 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20223: 006f5b49 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20224: 00af76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20225: 006c4905 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20225: 006c48f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20226: 00aeccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20227: 00b3f412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20228: 00292369 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20229: 002cf4d1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20230: 00b3e016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20231: 00a45fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 20232: 00ae5c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20233: 005eb3fd 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20233: 005eb3ed 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 20234: 00aea090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20235: 00b3e1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20236: 00b3ec1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20237: 00aeee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20238: 003d0215 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 20239: 004ca2ed 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20240: 00b3ed5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20241: 00a552b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 20242: 00ae1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20243: 006abf89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20243: 006abf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20244: 00b3d994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20245: 006ec5d5 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20245: 006ec5c5 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20246: 00490611 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20247: 00b3d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20248: 007305c1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20248: 007305b1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20249: 00b3f7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20250: 00aee8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20251: 00b3d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20252: 006e8c7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20252: 006e8c6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20253: 00af7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20254: 00af7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20255: 005f97e9 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20255: 005f97d9 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20256: 002a48d9 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20257: 0069fba9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20258: 00703c0d 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20257: 0069fb99 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20258: 00703bfd 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 20259: 004cace9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20260: 00af3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20261: 00aeb6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20262: 0060e1bd 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20263: 006e27a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20262: 0060e1ad 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20263: 006e2799 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20264: 00b3da08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20265: 009d0084 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20266: 007054cd 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20266: 007054bd 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20267: 004a09d1 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 20268: 00aeca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20269: 00aee514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20270: 006f4f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20271: 0072b611 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20272: 006cfa69 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20270: 006f4f3d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20271: 0072b601 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20272: 006cfa59 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20273: 00b3ea16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20274: 00af0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 20275: 004369c9 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20276: 00b3dd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20277: 00af5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ 20278: 00545739 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 20279: 006ab359 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20280: 005e7361 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20279: 006ab349 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20280: 005e7351 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20281: 00b3f79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20282: 00afa614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20283: 005106ad 1424 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 20284: 00ae9d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20285: 00b3d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20286: 004f53e9 452 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 20287: 009cf0f4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20288: 00755d89 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20288: 00755d79 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20289: 0050f4c9 252 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 20290: 00b3dd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 20291: 0043f63d 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 20292: 00b3e0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20293: 00296061 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20294: 00af7690 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20295: 00aec3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20296: 005e0a71 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20296: 005e0a61 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20297: 0042f7e1 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 20298: 0040c911 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20299: 0066cb41 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20299: 0066cb31 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20300: 00b3fad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 20301: 00473799 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20302: 00af1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20303: 00af754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 20304: 00545869 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 20305: 005ef44d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 20306: 00661385 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20305: 005ef43d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20306: 00661375 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20307: 0032e19d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20308: 00717b5d 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20308: 00717b4d 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20309: 0029ccd1 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20310: 006eda99 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20310: 006eda89 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20311: 00af2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20312: 006b45c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20312: 006b45b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20313: 00b3ea80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20314: 006427f5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20314: 006427e5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20315: 00b3f344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 20316: 00ae57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20317: 007007a9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20318: 0070cb89 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20319: 00659e8d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20317: 00700799 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20318: 0070cb79 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20319: 00659e7d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 20320: 00b3d9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20321: 00aee324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 20322: 00ae64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 20323: 0069fc85 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20323: 0069fc75 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 20324: 004e2fa9 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20325: 00aed6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 20326: 00aedac4 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 20327: 00710f7d 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20327: 00710f6d 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20328: 00af4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20329: 00afa6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 20330: 00491c09 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20331: 00af53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20332: 006ad7d1 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20333: 006fb6dd 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20332: 006ad7c1 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20333: 006fb6cd 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20334: 00aeffc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 20335: 00b3d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20336: 005f89b1 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20337: 0073ae39 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20336: 005f89a1 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20337: 0073ae29 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20338: 00ae5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 20339: 00b3eb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 20340: 00b3db22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 20341: 00aeea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 20342: 007516c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 20342: 007516b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 20343: 0043bd4d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 20344: 006d15a9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 20344: 006d1599 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 20345: 00af3288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 20346: 005dba31 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 20346: 005dba21 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 20347: 00af752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 20348: 006fe9e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 20348: 006fe9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 20349: 00ae5f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 20350: 00272b49 64 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 20351: 00b3d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 20352: 0048b909 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 20353: 006b86b5 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 20354: 00736f69 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 20353: 006b86a5 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 20354: 00736f59 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 20355: 00b3f606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 20356: 005ced45 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 20357: 0073de49 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 20356: 005ced35 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 20357: 0073de39 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 20358: 00a33128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 20359: 005531e5 192 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 20360: 0046d65d 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 20361: 00b3d93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 20362: 00ae94c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 20363: 00553071 188 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 20364: 006fd6dd 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 20364: 006fd6cd 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 20365: 00b3f2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 20366: 00367a81 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 20367: 00b3dd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 20368: 00717869 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 20368: 00717859 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 20369: 00af0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 20370: 0046fe31 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 20371: 00751685 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 20371: 00751675 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 20372: 00b3ea76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 20373: 006d0db5 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 20373: 006d0da5 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 20374: 00a0c470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 20375: 0044fa39 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 20376: 00aed298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 20377: 00ae2fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 20378: 002a3731 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 20379: 0063f15d 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 20379: 0063f14d 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 20380: 00af7f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 20381: 002a75e1 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 20382: 00ae1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 20383: 00ae5eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 20384: 00a330a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 20385: 0055312d 184 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 20386: 00b3df92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 20387: 00af6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 20388: 00af2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 20389: 00b3dda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 20390: 00297aed 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 20391: 00aed108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 20392: 0072522d 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 20393: 00706ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 20392: 0072521d 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 20393: 00706fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 20394: 00ae7d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 20395: 00437a5d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 20396: 00755aed 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 20396: 00755add 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 20397: 00457899 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 20398: 00b3d448 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 20399: 005cf4d9 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 20399: 005cf4c9 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 20400: 00af2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 20401: 00af97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 20402: 00af8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 20403: 00b3e3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 20404: 00631ea5 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 20405: 006ac385 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 20404: 00631e95 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 20405: 006ac375 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 20406: 00aebf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 20407: 004a7c75 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 20408: 0046cb0d 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 20409: 006cbe01 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 20409: 006cbdf1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 20410: 004e5b9d 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 20411: 00aeb6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 20412: 0048d589 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 20413: 00493cdd 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 20414: 005e58e5 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 20414: 005e58d5 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 20415: 004d62ed 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 20416: 00734e65 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 20416: 00734e55 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 20417: 00b3e8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 20418: 007201cd 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 20419: 00625df1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 20418: 007201bd 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 20419: 00625de1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 20420: 004d4675 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 20421: 0070a1d9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 20421: 0070a1c9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 20422: 00ae2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 20423: 00ae4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 20424: 00aeb41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 20425: 0029e2f9 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 20426: 006abad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 20426: 006abac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 20427: 00aeec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 20428: 006cc175 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 20429: 005cecf5 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 20428: 006cc165 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 20429: 005cece5 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 20430: 002f1649 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 20431: 0071011d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 20431: 0071010d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 20432: 00342171 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 20433: 00af4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 20434: 004a4eed 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 20435: 00b3e830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 20436: 00af28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 20437: 004f2f31 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 20438: 00aea000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 20439: 00620ec5 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 20439: 00620eb5 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 20440: 00342001 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 20441: 0040ace1 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 20442: 00aeccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 20443: 00ae8274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 20444: 00a54bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 20445: 00ae2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 20446: 00b3e0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 20447: 00b3dc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 20448: 006ff4dd 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 20448: 006ff4cd 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 20449: 00a53234 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 20450: 006d5319 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 20451: 005dc209 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 20452: 006ef9cd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 20450: 006d5309 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 20451: 005dc1f9 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 20452: 006ef9bd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 20453: 00b3f5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 20454: 003a1fcd 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 20455: 006b63b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 20455: 006b63a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 20456: 00a5333c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ 20457: 004b8f79 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 20458: 002c9cf5 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 20459: 00b3ee5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 20460: 0046254d 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 20461: 0062a211 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 20461: 0062a201 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 20462: 00b3f24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 20463: 00a36224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 20464: 00a313c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 20465: 003415a5 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 20466: 00b3eb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 20467: 004daeed 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 20468: 004a3c1d 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 20469: 00b3dd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 20470: 00b1c694 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 20471: 00aef4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 20472: 002991fd 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 20473: 00732715 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 20473: 00732705 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 20474: 00b3f77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 20475: 00aebcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 20476: 00b3fb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20477: 004bddc1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 20478: 00ae8614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 20479: 004bddf5 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 20480: 002d7fa5 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 20481: 007085c9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 20481: 007085b9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 20482: 00b3f33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 20483: 004bde2d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 20484: 004bdef1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 20485: 004bdf31 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 20486: 00af2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 20487: 00af5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 20488: 004bdf75 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 20489: 006d7f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 20489: 006d7f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 20490: 00b3f54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20491: 00af56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 20492: 00437a49 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20493: 00b3ef16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20494: 005fa489 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20494: 005fa479 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20495: 00af2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20496: 00b3e6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20497: 00af5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20498: 00aef4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20499: 00706ba9 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 20500: 007514e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 20499: 00706b99 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20500: 007514d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 20501: 00b3dcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20502: 002d1251 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20503: 006d2fb1 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20503: 006d2fa1 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20504: 00ae9310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20505: 00b3f9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 20506: 004e5c29 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20507: 00aed850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 20508: 00af0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20509: 0069516d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20509: 0069515d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 20510: 00476ba1 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20511: 00b3d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20512: 006d5ac5 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20513: 00615175 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20512: 006d5ab5 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20513: 00615165 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20514: 00aef414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20515: 00ae7f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20516: 0055e50d 52 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20517: 00af2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20518: 006f0671 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20518: 006f0661 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20519: 00aec35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20520: 00af6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20521: 00467191 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20522: 00b3f8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20523: 002ff525 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20524: 002f6b9d 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 20525: 00ae4928 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20526: 006fbf4d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20527: 005f0895 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20526: 006fbf3d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20527: 005f0885 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20528: 00aeff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20529: 00af2fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20530: 0046d6c9 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20531: 006fc9ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20532: 00634a81 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20531: 006fc9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20532: 00634a71 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20533: 00af6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20534: 00aebedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20535: 009cfe24 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20536: 00418e69 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 20537: 004b9c21 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20538: 004f504d 10 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20539: 00b3e02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20540: 00aed2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20541: 00aef554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20542: 0074a561 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20543: 005c646d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20542: 0074a551 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20543: 005c645d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20544: 00b3d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 20545: 00447335 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20546: 00b3e286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20547: 0050d181 84 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ 20548: 00b3f6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 20549: 004d01d5 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20550: 00b3e0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20551: 0049fc65 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20552: 0046bce5 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20553: 00393e51 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20554: 0046cd71 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20555: 006f1e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20555: 006f1e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20556: 00b3e39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20557: 00555b89 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20558: 00b3e21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 20559: 00b3d475 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20560: 00b3eca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20561: 00b3dcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20562: 005f97a1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20563: 0060aa89 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20564: 00708f9d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20565: 00614fa9 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20562: 005f9791 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20563: 0060aa79 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20564: 00708f8d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20565: 00614f99 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20566: 00ae7e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 20567: 004ecc01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20568: 005dc2a9 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20568: 005dc299 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20569: 0051770d 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20570: 00720329 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20570: 00720319 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20571: 00b40059 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20572: 002b33c5 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20573: 00af9cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20574: 00ae37f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20575: 00a52340 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20576: 00555c9d 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20577: 00af6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20578: 00ae4374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20579: 006d76bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20579: 006d76ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20580: 00b3f3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20581: 0063ef89 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20581: 0063ef79 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 20582: 00b3e36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20583: 006c5961 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20583: 006c5951 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20584: 00519b21 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20585: 002d6879 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20586: 0072d7d9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20587: 007246b5 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20586: 0072d7c9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20587: 007246a5 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20588: 00b3ee70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20589: 00aea050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20590: 0051a53d 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ 20591: 004ed991 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20592: 00b3e6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20593: 00b3e3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20594: 00491711 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20595: 00b3ed00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20596: 0045d319 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20597: 005fa485 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20598: 00604929 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20597: 005fa475 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20598: 00604919 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20599: 00af57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 20600: 004eca51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20601: 003b4cc9 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20602: 005195b5 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20603: 00af2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20604: 00af0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20605: 00afa454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20606: 00af74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20607: 0073afa1 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20608: 005deec9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20607: 0073af91 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20608: 005deeb9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20609: 00af3e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20610: 002a2845 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20611: 00ae19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20612: 00b3f670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20613: 0063ed79 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20613: 0063ed69 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20614: 00b3eb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20615: 00b3eeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20616: 004989a5 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20617: 005428a1 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ 20618: 004372b1 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20619: 006f57b5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20619: 006f57a5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20620: 00ae1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 20621: 00542979 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20622: 00af0730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20623: 00b3e26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20624: 00b3d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20625: 00b3f51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 20626: 004c0955 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20627: 00ae2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20628: 004f99f5 124 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20629: 004717d1 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20630: 00af0690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 20631: 005428e9 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20632: 00b3df5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20633: 00b3dd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20634: 006ac0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20634: 006ac0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20635: 00293359 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20636: 00631161 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20636: 00631151 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20637: 00b3e600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20638: 00b3efda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20639: 00aeb08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20640: 00b3dc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20641: 00af2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20642: 00b3da96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20643: 00af5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20644: 0071ebf9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20644: 0071ebe9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 20645: 0044218d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20646: 00430d51 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20647: 006eac51 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20647: 006eac41 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20648: 00b3f356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20649: 00b3e4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20650: 00b3ee90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20651: 0060ee69 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20651: 0060ee59 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20652: 00b3cfa8 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20653: 00b3e7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20654: 00aefba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20655: 00ae5d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20656: 002d9751 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20657: 00542931 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20658: 0068212d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20659: 006def15 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20658: 0068211d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20659: 006def05 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20660: 0040b1bd 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20661: 006f5a79 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20661: 006f5a69 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20662: 00af70e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20663: 00af59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20664: 006eaf31 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20665: 005dda49 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20664: 006eaf21 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20665: 005dda39 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20666: 009cd33c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20667: 00ae84b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20668: 0047a7ed 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20669: 00aeb7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20670: 00ae74f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20671: 00b3f6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20672: 004bda91 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20673: 00441421 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 20674: 00ae2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20675: 007545d5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20675: 007545c5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20676: 00aef694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20677: 00ae5b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20678: 00aed6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 20679: 004732b1 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20680: 00b3ef24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20681: 00b3e740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20682: 00af0020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 20683: 00700249 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20683: 00700239 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20684: 00af3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20685: 00b3ec66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20686: 0070e371 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20686: 0070e361 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20687: 004c2ba5 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20688: 00ae1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20689: 00b3f5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20690: 00630c21 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20691: 0073cb95 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20690: 00630c11 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20691: 0073cb85 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20692: 00b3df86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20693: 002995ad 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20694: 00aee454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20695: 00b3d4a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20696: 0060ab59 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20696: 0060ab49 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20697: 009b9f6c 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20698: 00369ee5 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20699: 00b3e2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20700: 00a09608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20701: 00737d11 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20701: 00737d01 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20702: 004e9815 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 20703: 00473f61 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20704: 0050e5ed 300 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20705: 006e5319 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20705: 006e5309 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20706: 0026a449 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20707: 00445de9 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20708: 00b3d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20709: 00aec51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20710: 00344a8d 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20711: 00aecbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20712: 00328b61 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20713: 004122ed 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20714: 00aec2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20715: 006dc5bd 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20715: 006dc5ad 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20716: 00af8a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20717: 0064cc2d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20717: 0064cc1d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20718: 00af7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20719: 00ae9ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20720: 009d6f20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20721: 002f2c91 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20722: 00b3f75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20723: 004f37f9 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20724: 006f070d 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20724: 006f06fd 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20725: 00af9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20726: 006bd5a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20726: 006bd599 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20727: 00b3de0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20728: 00268521 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20729: 0032211d 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20730: 00b3d457 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20731: 00b3d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20732: 00b3d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20733: 009cf9a0 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -20745,500 +20745,500 @@ │ │ │ │ 20741: 00508b05 128 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ 20742: 00441ed9 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20743: 00aeed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20744: 00af9698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20745: 00a4a150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20746: 004f22c1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20747: 00b3faa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20748: 0066563d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20748: 0066562d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20749: 002a7bed 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20750: 00b3e2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20751: 0038f149 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20752: 00722425 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20752: 00722415 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20753: 00b3f958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20754: 00b3e890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20755: 00732759 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20756: 006fd0b5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20755: 00732749 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20756: 006fd0a5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20757: 00a4a0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20758: 00a04810 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20759: 002d8dc1 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20760: 00345f8d 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20761: 00ae86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20762: 006ca41d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20762: 006ca40d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20763: 00b3d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20764: 006b7b61 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20764: 006b7b51 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20765: 00ae1cc0 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20766: 00b3f3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20767: 006ad1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20767: 006ad1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20768: 00b3d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20769: 00b3e022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20770: 00b3eb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20771: 00b3e43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20772: 002a4a1d 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20773: 00659c31 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20773: 00659c21 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20774: 002aa3b1 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20775: 007107b5 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20775: 007107a5 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20776: 00ae65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20777: 004d9d3d 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20778: 006d4089 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20778: 006d4079 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20779: 002e4551 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20780: 00aeaa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20781: 00463f49 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20782: 00b3df58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20783: 006db849 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20783: 006db839 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20784: 00a4a048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ 20785: 004c2b4d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20786: 00463ced 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20787: 00b3d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20788: 00aeeeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20789: 005df461 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20789: 005df451 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20790: 00b3d1c9 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20791: 00702941 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20791: 00702931 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20792: 00af8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20793: 00293451 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20794: 00b3ddc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20795: 00b3fa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20796: 007452ad 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20796: 0074529d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20797: 00b3d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20798: 00b3f496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20799: 006d56f1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20799: 006d56e1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20800: 00aefd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20801: 003cddb1 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20802: 004eaff5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20803: 00b3dc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20804: 004eede9 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 20805: 008efea0 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20805: 008efe90 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20806: 00a5d9a0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20807: 00b3ed64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20808: 004f5039 18 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20809: 002d819d 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20810: 00a09584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20811: 006d1039 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20811: 006d1029 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20812: 00ae9eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20813: 0055a6ed 52 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20814: 00b3f280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20815: 004ef7cd 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20816: 0048a5a9 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20817: 006a3abd 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20817: 006a3aad 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20818: 00b3f87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20819: 00b3e2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20820: 00af1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20821: 006fd025 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20822: 0074fe2d 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20823: 006d9755 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20821: 006fd015 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20822: 0074fe1d 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20823: 006d9745 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20824: 00b3dd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20825: 00b3e3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20826: 006c8269 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20826: 006c8259 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20827: 00b3d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20828: 00659f51 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20828: 00659f41 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20829: 004374f5 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20830: 0091c9b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20831: 00b3f7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20832: 00b3da68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20833: 00af73d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20834: 00ae4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20835: 0055a539 208 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20836: 00aecb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20837: 0061f551 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20837: 0061f541 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20838: 00b3f420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20839: 00aed2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20840: 00ae70e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20841: 0063267d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20841: 0063266d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20842: 00af5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20843: 00af6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20844: 004704b9 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20845: 00a0c4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20846: 0070e029 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20846: 0070e019 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20847: 00b3e4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20848: 00b3da50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20849: 00650cdd 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20849: 00650ccd 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20850: 0043741d 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20851: 00b3e7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 20852: 002dbf69 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 20853: 005fafe5 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20853: 005fafd5 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20854: 00b3f44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20855: 00b3d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20856: 00b3f790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20857: 00b3f38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20858: 00b3e562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20859: 004d8fd1 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20860: 00ae5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20861: 006337ed 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20861: 006337dd 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20862: 002834d5 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20863: 00aed518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20864: 0063b251 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20864: 0063b241 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20865: 004ef6cd 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20866: 006e249d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20866: 006e248d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20867: 00b3e47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20868: 00b3dbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20869: 00aeeea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20870: 00b3d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20871: 00b3e73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20872: 00b3dfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20873: 00ae70f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20874: 0072cf91 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20874: 0072cf81 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20875: 00af4f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20876: 006ed4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20876: 006ed4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20877: 004e3089 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20878: 00332841 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20879: 00b3ef0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20880: 0071bf45 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20880: 0071bf35 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20881: 004d9b8d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20882: 00b3e298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20883: 006be1d9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20884: 005d7749 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20885: 0073f895 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20883: 006be1c9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20884: 005d7739 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20885: 0073f885 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20886: 00b3ef34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20887: 00b3dbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20888: 006dc13d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20888: 006dc12d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20889: 004e9239 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20890: 00af3278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20891: 00b3fb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20892: 002a1af5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20893: 00af663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20894: 006c8cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20895: 006e4c99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20894: 006c8cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20895: 006e4c89 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20896: 00b3e0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20897: 00af2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20898: 00b3d9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 20899: 00725aa1 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 20899: 00725a91 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 20900: 00b3d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20901: 00b3db00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20902: 005f8649 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20902: 005f8639 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20903: 00b3e252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20904: 00b3fa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20905: 00b3ec2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 20906: 006f1d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20906: 006f1d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20907: 00af64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20908: 00af06a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20909: 00743ea1 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20910: 006dab89 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20911: 00700069 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20909: 00743e91 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20910: 006dab79 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20911: 00700059 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20912: 009d0478 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20913: 006d6db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20913: 006d6da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20914: 00b3fb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20915: 00ae28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20916: 00b3e0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20917: 00708959 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20918: 0070d805 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20917: 00708949 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20918: 0070d7f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20919: 004ee195 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20920: 00b3f612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20921: 00b3eb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20922: 00af8604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20923: 00af6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20924: 00b1bd71 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20925: 00ae654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20926: 00b3e910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20927: 00af6fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20928: 00afa7f0 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20929: 004d9d5d 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20930: 005f2a4d 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20931: 0073dc89 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20932: 006b7299 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20930: 005f2a3d 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20931: 0073dc79 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20932: 006b7289 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20933: 0050ff01 30 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20934: 00b4011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 20935: 00b3ea4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20936: 00519951 16 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20937: 00b3dfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20938: 0070c741 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20939: 005d71d5 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20938: 0070c731 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20939: 005d71c5 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20940: 00b3d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20941: 006c8989 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20941: 006c8979 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20942: 00b3f7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20943: 00af24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20944: 0051a0b5 116 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20945: 00b3d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20946: 0062c9fd 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20946: 0062c9ed 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20947: 00b3dc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20948: 00a09500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20949: 00491df5 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20950: 004ebf89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20951: 0038e429 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20952: 004097e9 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20953: 00af5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20954: 00ae6f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20955: 0072879d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20955: 0072878d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20956: 00b3ecba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20957: 002a1b2d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20958: 00af2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20959: 00b3e864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20960: 006ff329 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20960: 006ff319 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20961: 0051931d 82 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20962: 0071d559 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20962: 0071d549 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20963: 00b3f016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20964: 00b3f9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20965: 00ae8584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20966: 00af2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20967: 006d5ccd 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20967: 006d5cbd 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20968: 00aec36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20969: 00af4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20970: 00b3d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20971: 00b3ed9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20972: 00ae40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20973: 00369ccd 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20974: 004a7a39 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20975: 00859fe0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20975: 00859fd0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20976: 00b3f2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20977: 005e7d8d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20977: 005e7d7d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20978: 00aed0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20979: 004ab669 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20980: 00b3d9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20981: 00453235 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20982: 00b3f83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20983: 00ae3190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20984: 00ae3800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20985: 00425dad 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20986: 006c3915 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20986: 006c3905 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20987: 00af3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 20988: 006c6599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20988: 006c6589 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20989: 00ae2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20990: 00b3f284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20991: 00b3f39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20992: 005de4fd 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20992: 005de4ed 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20993: 0032debd 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20994: 004be971 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20995: 00b3fa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20996: 009cfeec 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20997: 00af4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20998: 003341f1 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20999: 002d02c1 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 21000: 00b3e71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 21001: 00ae6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 21002: 005faf35 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 21002: 005faf25 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 21003: 00b3da60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 21004: 00b3dc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 21005: 0073064d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 21005: 0073063d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 21006: 00aea220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 21007: 00a56228 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ 21008: 00b3f378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 21009: 006aff31 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 21009: 006aff21 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 21010: 00a569e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 21011: 00b3e44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 21012: 004dbae9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 21013: 00aeaa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 21014: 005b3499 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 21014: 005b3489 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 21015: 002a3759 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 21016: 00b3d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 21017: 00a562ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 21018: 00b3e76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 21019: 00aec03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 21020: 00ae44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 21021: 005ce4b9 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 21021: 005ce4a9 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 21022: 00b3da48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 21023: 002f1679 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 21024: 00423c15 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 21025: 002c465d 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 21026: 00b3f0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 21027: 004dc385 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 21028: 0061efe1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 21028: 0061efd1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 21029: 00a593dc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 21030: 0044548d 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 21031: 00af4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 21032: 007464d1 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 21032: 007464c1 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 21033: 00ae5dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 21034: 0050fd19 260 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 21035: 006bfac1 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 21035: 006bfab1 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 21036: 00ae9e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 21037: 00a56330 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 21038: 0040363d 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 21039: 006c7745 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 21039: 006c7735 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 21040: 0048ab71 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 21041: 00670099 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 21041: 00670089 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 21042: 00af8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 21043: 00416645 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 21044: 00749ee5 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 21044: 00749ed5 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 21045: 00b3febc 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 21046: 0042e455 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 21047: 002f4e89 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 21048: 004ec2b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 21049: 004f6be1 196 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 21050: 00ae51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 21051: 004eb4cd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 21052: 00b3dc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 21053: 00706f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 21053: 00706ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 21054: 004f62e1 272 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 21055: 00b3fb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21056: 002d165d 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 21057: 003bb455 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 21058: 00af2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 21059: 00af6114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 21060: 00aeb32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 21061: 00b3e74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 21062: 00a088a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 21063: 00ae6708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 21064: 004db001 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 21065: 00b3f380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 21066: 002a0655 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 21067: 009d0c8c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 21068: 0073e9b9 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 21068: 0073e9a9 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 21069: 002a10a9 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 21070: 00b3e1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 21071: 006dccc5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 21071: 006dccb5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 21072: 004f5aed 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 21073: 00ae8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 21074: 00b3fa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21075: 00af5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 21076: 00632751 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 21076: 00632741 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 21077: 00aed3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 21078: 00af8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 21079: 004d1385 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 21080: 004f35b9 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 21081: 00b3e22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 21082: 00a08060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 21083: 004eccd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 21084: 00b3e6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 21085: 006cb965 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 21085: 006cb955 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 21086: 00ae97e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 21087: 006ba719 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 21087: 006ba709 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 21088: 00b3e4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 21089: 004ea1a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 21090: 00b3f994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 21091: 009cf580 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 21092: 00b3f450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 21093: 00ae5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 21094: 00ae6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 21095: 00336b41 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 21096: 005e4299 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 21097: 005f9e09 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 21098: 006e93fd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 21096: 005e4289 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 21097: 005f9df9 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 21098: 006e93ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 21099: 002e91e1 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 21100: 00b3f4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 21101: 00710839 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 21101: 00710829 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 21102: 00af6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 21103: 00ae7d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 21104: 004d6041 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 21105: 00ae3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 21106: 004d20f9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 21107: 004d2971 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 21108: 00b3d487 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 21109: 006c9949 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 21110: 00669c25 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 21109: 006c9939 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 21110: 00669c15 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 21111: 004d2c9d 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 21112: 00af654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21113: 0034efa1 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21114: 00afa0f8 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21115: 0074e309 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21115: 0074e2f9 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21116: 00aed840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21117: 00661335 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21117: 00661325 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 21118: 003cd909 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21119: 00b3f1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21120: 009be51c 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21121: 00af9c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21122: 00b3e23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21123: 00af6f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21124: 003bbb5d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21125: 002d78bd 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 21126: 004c1951 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21127: 00386609 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21128: 00b3ee74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21129: 006b8365 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21129: 006b8355 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21130: 00ae2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 21131: 00af4460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21132: 005ef6c9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21132: 005ef6b9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21133: 0029c019 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21134: 0071f8dd 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21134: 0071f8cd 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21135: 00ae72c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 21136: 00509c5d 372 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 21137: 006f8ec1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21137: 006f8eb1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21138: 00aeb8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21139: 00aefc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21140: 00af4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21141: 005eb79d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21141: 005eb78d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21142: 00af0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21143: 004a5cc9 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21144: 0051b77d 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 21145: 00af1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 21146: 00b3f6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21147: 00b3f210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 21148: 002ff575 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21149: 00455ea5 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21150: 002fe4d9 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21151: 003ccbad 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21152: 0054a221 318 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 21153: 00ae9840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21154: 005e006d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21155: 00744a2d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21154: 005e005d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21155: 00744a1d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21156: 00b3f7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21157: 00708a09 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21157: 007089f9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 21158: 00b3dd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21159: 002af1c9 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21160: 002a1289 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21161: 00b3dd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21162: 00549fd9 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 21163: 00491de1 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21164: 00b3d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 21165: 00b3da2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 21166: 00af1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21167: 00af7e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21168: 00417861 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21169: 0038dbe1 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 21170: 00701a09 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 21170: 007019f9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 21171: 00b3d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21172: 00293545 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 21173: 00ae7048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21174: 00b3f9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21175: 0074ce7d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21176: 0060775d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21175: 0074ce6d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21176: 0060774d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21177: 00b3e97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21178: 006b1b39 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21178: 006b1b29 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 21179: 00a509fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 21180: 006a7db5 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21180: 006a7da5 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21181: 00b3f74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21182: 0054a0fd 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 21183: 00aeae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 21184: 00b3e874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 21185: 00ae26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21186: 005f5cad 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21186: 005f5c9d 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21187: 00a50978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 21188: 007397fd 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21189: 006d865d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21190: 0073b959 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21188: 007397ed 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21189: 006d864d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21190: 0073b949 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21191: 00b3e83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21192: 00a3443c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 21193: 00aec20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21194: 006172c5 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21194: 006172b5 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21195: 002d4fc1 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21196: 00ae2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21197: 00a342b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 21198: 0045d625 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 21199: 00b3d9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21200: 00af4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21201: 005c29d1 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21201: 005c29c1 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21202: 0048d9c9 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 21203: 004be261 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21204: 0038a48d 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21205: 00a343b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 21206: 006fdb3d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21207: 00616071 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21206: 006fdb2d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21207: 00616061 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21208: 00b3d1cb 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21209: 00682791 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21209: 00682781 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21210: 009cfa9c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21211: 00706079 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21211: 00706069 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21212: 00ae4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21213: 00a508f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 21214: 00b3df12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21215: 00af87c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21216: 00a54f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 21217: 005feaed 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21217: 005feadd 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21218: 004deb31 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21219: 00b3f1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21220: 00b3fb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21221: 00b3e712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21222: 00af3368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21223: 00b3d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21224: 00a53024 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 21225: 009cfd6c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 21226: 004ed265 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21227: 0038b2b1 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 21228: 00b3edc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21229: 00a34334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 21230: 009c2394 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 21231: 006d9a71 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21231: 006d9a61 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21232: 0036b4ad 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 21233: 005e460d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21233: 005e45fd 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21234: 00a33020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 21235: 00434489 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21236: 0029a429 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21237: 00aed994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 21238: 00aed778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 21239: 00a5312c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 21240: 004efd09 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ @@ -21247,159 +21247,159 @@ │ │ │ │ 21243: 00b3f9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 21244: 004d37b5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21245: 00b3f8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21246: 00b3edf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21247: 0048a60d 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21248: 00af2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21249: 004f403d 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21250: 00637e81 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21250: 00637e71 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 21251: 0037ece9 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 21252: 0060d9d5 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21253: 006128e1 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21252: 0060d9c5 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21253: 006128d1 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21254: 00a36bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 21255: 00aebb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 21256: 00a4aa98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 21257: 0062bad9 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21257: 0062bac9 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21258: 00a32f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 21259: 00ae4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21260: 00a57398 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21261: 005e1041 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21261: 005e1031 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21262: 00b3fb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21263: 003b49c9 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21264: 00a4aa14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 21265: 00b3f2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 21266: 004b8929 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21267: 005d1c45 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21268: 00732b39 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21267: 005d1c35 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21268: 00732b29 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21269: 004ef2c1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 21270: 00ae42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21271: 002a66d5 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21272: 00b3f978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21273: 00ae3140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21274: 002a65f1 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21275: 00af7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21276: 00b3e008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 21277: 00b3fb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 21278: 00ae6f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 21279: 005ec4a1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 21279: 005ec491 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 21280: 00af3198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 21281: 006ac001 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 21281: 006abff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 21282: 003f1819 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 21283: 006e6761 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 21283: 006e6751 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 21284: 00af4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 21285: 00a54758 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 21286: 006eef05 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 21287: 00740075 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 21286: 006eeef5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 21287: 00740065 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 21288: 00b3e04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 21289: 00b3da90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 21290: 00b3db92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 21291: 00af5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 21292: 00a4a990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 21293: 00ae1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 21294: 0062c289 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 21295: 006f8ba1 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 21296: 006fa4c1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 21294: 0062c279 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 21295: 006f8b91 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 21296: 006fa4b1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 21297: 00b3d477 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 21298: 00b3f09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 21299: 00a527e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 21300: 006b3af5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 21300: 006b3ae5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 21301: 00b3ee2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 21302: 009cfa04 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 21303: 00af45c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 21304: 00b3d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 21305: 00aefbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 21306: 00ae4294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 21307: 00ae2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 21308: 00b3f632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 21309: 006b9cf5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 21309: 006b9ce5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 21310: 00b40076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 21311: 004ef5bd 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 21312: 004d394d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 21313: 00b3ded4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 21314: 00af5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 21315: 0047e329 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 21316: 003f0cd9 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 21317: 00b3e6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 21318: 00aed118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 21319: 00ae3450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 21320: 00b3f7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 21321: 006c71fd 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 21321: 006c71ed 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 21322: 00b3e4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 21323: 00a546d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 21324: 006d22e9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 21324: 006d22d9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 21325: 00b3dcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 21326: 006c9ab9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 21326: 006c9aa9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 21327: 00a42e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 21328: 0072f3b9 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 21328: 0072f3a9 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 21329: 00471759 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 21330: 004bf315 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 21331: 0072c6f9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 21331: 0072c6e9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 21332: 00a42f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 21333: 006cb879 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 21334: 006ea89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 21333: 006cb869 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 21334: 006ea88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 21335: 00ae4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 21336: 00ae3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 21337: 00a5909c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 21338: 00b3e2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 21339: 00aec43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 21340: 005a4251 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 21340: 005a423d 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 21341: 00b3ebca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 21342: 005a4329 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 21342: 005a4315 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 21343: 005297fd 490 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 21344: 00aeec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 21345: 005a4299 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 21346: 006d49f1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 21345: 005a4285 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 21346: 006d49e1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 21347: 00b3ee50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 21348: 0044d36d 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 21349: 00b3d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 21350: 002f1289 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 21351: 00af6a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 21352: 00b3f4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 21353: 00aeecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 21354: 00a42ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 21355: 0041d6e9 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 21356: 0046d745 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 21357: 006a9d51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 21357: 006a9d41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 21358: 009b8bf0 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 21359: 00b3d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 21360: 0065ced5 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 21361: 007313f9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 21360: 0065cec5 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 21361: 007313e9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 21362: 0029caf1 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 21363: 005a42e1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 21363: 005a42cd 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ 21364: 002c47e9 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 21365: 004c172d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 21366: 006e4ca9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 21366: 006e4c99 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 21367: 00b3d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 21368: 00ae9fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 21369: 003be6e1 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 21370: 00733101 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 21371: 0074c051 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 21370: 007330f1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 21371: 0074c041 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 21372: 00b3d494 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 21373: 00af3078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 21374: 00ae3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 21375: 00ae52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 21376: 006cb6c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 21377: 006f20f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 21378: 0070e461 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 21379: 00705a15 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 21380: 0060af25 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 21376: 006cb6b1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 21377: 006f20e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 21378: 0070e451 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 21379: 00705a05 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 21380: 0060af15 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 21381: 00af935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 21382: 004e92f1 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 21383: 00af7db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 21384: 00744ad1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 21384: 00744ac1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 21385: 002d9231 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 21386: 003640a1 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 21387: 006e2731 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 21387: 006e2721 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 21388: 00af31f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 21389: 006f0491 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 21389: 006f0481 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 21390: 002f9e5d 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 21391: 00af7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 21392: 006dca49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 21392: 006dca39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 21393: 00385b39 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 21394: 005c81a5 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 21394: 005c8195 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 21395: 00543081 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 21396: 00543159 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ 21397: 004450b9 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 21398: 00af1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 21399: 00490225 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 21400: 00b3ea6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 21401: 00af7e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -21414,47 +21414,47 @@ │ │ │ │ 21410: 00543ce9 286 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 21411: 00b3fb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 21412: 00b3e564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 21413: 00ae9ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 21414: 00b3f8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21415: 00b3e4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 21416: 00b3d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 21417: 006fed01 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 21417: 006fecf1 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 21418: 00b3ed66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 21419: 00733015 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 21419: 00733005 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 21420: 00aee704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 21421: 0070e3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 21421: 0070e3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 21422: 00ae62fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 21423: 005dd9e9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 21423: 005dd9d9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 21424: 00a3ace8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 21425: 00b3d4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 21426: 00a3ab5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 21427: 00734efd 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 21427: 00734eed 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 21428: 00b3f3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 21429: 00aecbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 21430: 002d8459 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 21431: 00747f79 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 21431: 00747f69 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 21432: 00af778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 21433: 00af0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 21434: 00543111 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 21435: 00a3ac64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 21436: 00a352ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 21437: 00af00f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 21438: 00543e09 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 21439: 00aed9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 21440: 004a6931 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 21441: 0042e821 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 21442: 0070ede5 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 21442: 0070edd5 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 21443: 00a49154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 21444: 005c54e5 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 21444: 005c54d5 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 21445: 00a48fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 21446: 00af8874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 21447: 00ae2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 21448: 00a01120 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 21449: 006bf17d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 21449: 006bf16d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 21450: 00aeee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 21451: 002f5a45 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 21452: 00a490d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 21453: 00ae32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 21454: 00b3ea30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 21455: 00aef014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 21456: 00af23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -21465,255 +21465,255 @@ │ │ │ │ 21461: 00aef264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 21462: 004eb271 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 21463: 00aeac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 21464: 00b3e5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 21465: 00a3abe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 21466: 00af18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 21467: 00b3f332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 21468: 006c8f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 21468: 006c8f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 21469: 002a3639 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 21470: 006acf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 21470: 006acf69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 21471: 00b3eec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 21472: 00b3f39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 21473: 00b3ec88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 21474: 00ae87e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 21475: 00a4904c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 21476: 00aef714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 21477: 00af61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 21478: 009caec8 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 21479: 00af7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 21480: 007411f5 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 21480: 007411e5 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 21481: 00b3fa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 21482: 006bacd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 21482: 006bacc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 21483: 00aeeb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 21484: 00492f5d 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 21485: 00b3d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 21486: 00476f6d 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 21487: 007098c5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 21487: 007098b5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 21488: 00b3f382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 21489: 00b3e6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 21490: 004c2735 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 21491: 00b3e730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 21492: 006e528d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 21492: 006e527d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 21493: 00ae2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 21494: 007442b9 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 21494: 007442a9 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 21495: 00b3f686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 21496: 00aebd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 21497: 0074a959 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 21498: 006663f1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 21499: 006e0d39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 21497: 0074a949 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 21498: 006663e1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 21499: 006e0d29 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 21500: 00b3d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 21501: 00702d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ - 21502: 005a227d 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 21501: 00702d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 21502: 005a2269 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 21503: 009cfd2c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 21504: 002928a1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 21505: 00b3f924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 21506: 00294df9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 21507: 00aec968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 21508: 00b3f862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 21509: 004f1079 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 21510: 00b3ef08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 21511: 0087b07c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 21512: 0073df25 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 21513: 00739581 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 21514: 006f70dd 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 21515: 006c91e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 21516: 006d9fc9 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 21511: 0087b06c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 21512: 0073df15 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 21513: 00739571 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 21514: 006f70cd 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 21515: 006c91d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 21516: 006d9fb9 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 21517: 00afa3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 21518: 006f2311 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 21518: 006f2301 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 21519: 00297ad5 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 21520: 00aeb98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 21521: 0087b074 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 21522: 0063d261 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 21521: 0087b064 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 21522: 0063d251 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21523: 00367211 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21524: 00af2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21525: 00a463f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21526: 0028bdc9 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21527: 00b3ea20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21528: 00b3e770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21529: 00aef384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21530: 006db935 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21530: 006db925 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21531: 00aefd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21532: 006f2221 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21533: 006b092d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21532: 006f2211 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21533: 006b091d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21534: 00a46370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21535: 00b3e7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21536: 00af2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21537: 006067c5 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21537: 006067b5 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21538: 004f4149 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21539: 002f61c5 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21540: 00af4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 21541: 004452d5 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21542: 00b3d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21543: 00af657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21544: 00b3ebee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21545: 00aefcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21546: 005db9d1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21546: 005db9c1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21547: 00386341 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21548: 00636105 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21548: 006360f5 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21549: 00b3dbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21550: 002831fd 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21551: 00b3de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21552: 00af6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21553: 00b3e678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21554: 00b3fa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21555: 006e7f75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21555: 006e7f65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 21556: 00443f5d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21557: 00b3d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21558: 00491c81 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21559: 00b3d445 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21560: 00a462ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21561: 00aec0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 21562: 00b3f0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21563: 00af6b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21564: 00afa0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21565: 00ae7544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21566: 005f0b4d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21566: 005f0b3d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21567: 00460a49 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21568: 00b3d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21569: 00b3f6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21570: 00734d7d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21570: 00734d6d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21571: 00ae4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21572: 00aecb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21573: 00af7da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21574: 00aeed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21575: 004d9a09 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21576: 00b3e720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21577: 006a0c25 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21577: 006a0c15 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21578: 002e6d65 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21579: 00af0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21580: 00b3dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21581: 00b3d952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21582: 002a712d 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21583: 009cceb0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 21584: 00ae2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 21585: 004d5cd1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21586: 00ae8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 21587: 004e03cd 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21588: 00af3cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21589: 007068dd 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21590: 0072cfa9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21589: 007068cd 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21590: 0072cf99 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21591: 002a3221 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21592: 002997a1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21593: 00430ae5 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21594: 00b3d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21595: 008efca0 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21595: 008efc90 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21596: 004f7b49 188 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21597: 00b3f8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21598: 004b8be5 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21599: 00ae9520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 21600: 0044d4cd 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21601: 00aef324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21602: 00af8844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21603: 0043c8e5 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21604: 00af2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21605: 0072626d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21606: 005f5c45 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21605: 0072625d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21606: 005f5c35 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21607: 00449dfd 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21608: 00af5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21609: 00700485 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21609: 00700475 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21610: 00b3d9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21611: 00b3f566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21612: 00af86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21613: 00aec44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21614: 00ae53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 21615: 004d5e21 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21616: 00743cc1 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21617: 005df4c5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21616: 00743cb1 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21617: 005df4b5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21618: 00492479 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 21619: 0043f145 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21620: 00b3de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21621: 007511b1 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21621: 007511a1 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21622: 0091cfb4 64 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21623: 00b3d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21624: 00627fb1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21625: 005e7bf5 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21624: 00627fa1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21625: 005e7be5 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21626: 00a5959c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21627: 002cf93d 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21628: 006b3531 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21628: 006b3521 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 21629: 0043256d 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21630: 00b3e870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21631: 006203e5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21631: 006203d5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21632: 0046bd75 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21633: 00b3f9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21634: 0071d8b1 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21634: 0071d8a1 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21635: 00a07ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21636: 00a00fcc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 21637: 00a0100c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 21638: 00ae4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21639: 00b40092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21640: 00431d85 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 21641: 00473989 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21642: 0070e49d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21642: 0070e48d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21643: 00b3e32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 21644: 00432705 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21645: 00b3f32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21646: 006e2425 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21646: 006e2415 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21647: 00b3d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21648: 0061d5b9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21648: 0061d5a9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21649: 00af7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21650: 00b3f828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21651: 00b3faa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21652: 0073d551 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21652: 0073d541 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21653: 004e87f1 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21654: 006a58b1 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21654: 006a58a1 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21655: 00432621 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21656: 00af8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21657: 00af2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21658: 00aeb89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21659: 00b3e3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21660: 00b3dad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21661: 00af4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21662: 00b3d458 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21663: 006f94c1 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21664: 007549f9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21663: 006f94b1 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21664: 007549e9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21665: 00b3f634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21666: 006d46ed 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21667: 0070fbb9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21666: 006d46dd 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21667: 0070fba9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21668: 00431dcd 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21669: 005dd58d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21670: 00615e91 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21671: 006ffff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21672: 005fe829 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21669: 005dd57d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21670: 00615e81 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21671: 006fffe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21672: 005fe819 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21673: 002d306d 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21674: 002c40ad 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21675: 006c6ae5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21675: 006c6ad5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21676: 00b3eda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21677: 006f1ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21678: 00713019 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21677: 006f1ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21678: 00713009 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21679: 00aecc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21680: 00af2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21681: 0061fcad 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21681: 0061fc9d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21682: 00af5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21683: 00a04ae0 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21684: 00369cc5 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21685: 00462d65 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21686: 00b4005a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21687: 006efdd9 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21687: 006efdc9 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21688: 00afa5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 21689: 00b3d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21690: 00b3efc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21691: 00728809 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21691: 007287f9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21692: 00471829 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21693: 006c8095 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21694: 00698441 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21695: 00617b79 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21693: 006c8085 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21694: 00698431 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21695: 00617b69 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21696: 003911b9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21697: 005e3a61 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21697: 005e3a51 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21698: 00a4b98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21699: 00344af9 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21700: 00af7670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21701: 00a4b800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21702: 00b3eeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21703: 00b3eb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21704: 006139ed 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21704: 006139dd 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21705: 00b4006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21706: 00a4b908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21707: 004d9b05 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21708: 006c27e1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21708: 006c27d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21709: 00b3e444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21710: 00a07a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21711: 003ce9d5 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21712: 00b3f954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21713: 00457d7d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21714: 00b3dde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21715: 003e65e1 188 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21722,282 +21722,282 @@ │ │ │ │ 21718: 00b3dafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21719: 00ae6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21720: 00b3e438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21721: 00b3d447 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21722: 00b3e268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21723: 00b3f3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21724: 00a4b884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21725: 006ff169 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21725: 006ff159 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21726: 00af4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21727: 00b3f362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21728: 004ec075 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21729: 00af814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21730: 00a518f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21731: 00b3f8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21732: 0048b0a9 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21733: 006b5e05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21733: 006b5df5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21734: 004edfe9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ 21735: 0051b8e1 148 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21736: 005454c1 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21737: 0073b481 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21737: 0073b471 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21738: 00ae3400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21739: 00389091 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21740: 00b40126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21741: 0038d7dd 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21742: 0049fb09 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21743: 0071e849 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21743: 0071e839 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21744: 009d0098 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21745: 002691cd 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21746: 00ae6848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21747: 00669bb5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21748: 006c9469 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21747: 00669ba5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21748: 006c9459 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21749: 00b3d9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21750: 00ae4244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21751: 006d54cd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21751: 006d54bd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21752: 00438249 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21753: 004f3a39 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21754: 003c7135 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21755: 005455f1 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21756: 00b3ef2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21757: 005bf78d 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21757: 005bf77d 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21758: 00ae2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21759: 00b3e924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21760: 00b3f3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21761: 00af3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21762: 00af52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21763: 004ee499 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21764: 00af2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21765: 00754621 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21765: 00754611 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21766: 00af99d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21767: 00a44a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21768: 00ae2fc8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21769: 00ae3850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21770: 0052f0ed 672 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21771: 00a448a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21772: 00328a5d 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21773: 00519b81 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21774: 00ae7d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21775: 00af5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21776: 00a449a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21777: 00ae7574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21778: 005e38e9 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21778: 005e38d9 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21779: 00b3d9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21780: 00af90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21781: 00b3eeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21782: 00af0870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21783: 006ab629 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21783: 006ab619 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21784: 0026a84d 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21785: 00af3f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21786: 00b3eb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21787: 00390c55 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21788: 00ae34f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21789: 006f5021 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21789: 006f5011 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21790: 00a44924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21791: 00af05a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21792: 00af45b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21793: 00b3f826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21794: 00aec18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21795: 00b3d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21796: 00b3f19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21797: 005ce925 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21797: 005ce915 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21798: 0047ae51 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21799: 00333afd 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21800: 00268b21 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21801: 00af1760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21802: 00b3d950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21803: 0052a985 506 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21804: 00aeb17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21805: 0061e675 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21805: 0061e665 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21806: 00af7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21807: 004ef4bd 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21808: 005e0f29 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21808: 005e0f19 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21809: 00ae60ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21810: 002d1619 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21811: 00b3e2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21812: 00b3f63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21813: 00aee584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 21814: 00ae6f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21815: 00295ac1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21816: 00b3e74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21817: 00b3dce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21818: 00af0460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21819: 00af2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21820: 0073d921 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21821: 00744769 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21822: 006c9171 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21820: 0073d911 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21821: 00744759 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21822: 006c9161 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21823: 00b3d9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21824: 00b3e5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21825: 00af23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21826: 00ae23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21827: 00af4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21828: 00b3ef80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21829: 006205e5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21829: 006205d5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21830: 00af26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21831: 00b3ea18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21832: 00af3750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21833: 00391d61 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21834: 00b3f11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21835: 00af3ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21836: 00af643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21837: 006f52b1 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21837: 006f52a1 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21838: 004f1251 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21839: 00b3f02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21840: 00aeef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21841: 00ae3550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21842: 002f6c35 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21843: 00b3e946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21844: 006999e1 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21844: 006999d1 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21845: 00b3e124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21846: 00aeb4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21847: 0032fab1 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21848: 006a8c29 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21848: 006a8c19 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21849: 00b3e5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21850: 00a079ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21851: 00aeb25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21852: 00b3e054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21853: 005de809 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21853: 005de7f9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21854: 00afa624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21855: 004b8075 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21856: 002c4855 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21857: 002a2bcd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21858: 00aeb5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21859: 00b3fa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21860: 00ae646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21861: 0075151d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21861: 0075150d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21862: 00ae31c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21863: 00b3f062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21864: 00291899 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21865: 00b3e668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21866: 006fa269 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21866: 006fa259 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21867: 00aeec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21868: 0052ced5 486 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21869: 00b1c03c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21870: 008cd274 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21870: 008cd264 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21871: 00afa0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21872: 005ff5ad 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21872: 005ff59d 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21873: 0050fce1 54 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21874: 00612621 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21874: 00612611 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21875: 00444f01 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21876: 0051c1fd 10 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21877: 0072f349 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21877: 0072f339 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21878: 00b3f4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21879: 00aef2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21880: 00704b4d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21881: 006b9235 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21880: 00704b3d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21881: 006b9225 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21882: 0046475d 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21883: 00b3df62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21884: 00af1780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21885: 00aee924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21886: 005dfcdd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21887: 006d903d 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21888: 006f17f9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21886: 005dfccd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21887: 006d902d 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21888: 006f17e9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21889: 00b3da30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21890: 00ae1a10 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21891: 00b3f5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 21892: 00ae611c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21893: 0070f95d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21893: 0070f94d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21894: 00b3eef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21895: 00b3ee88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21896: 00b3e48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21897: 00367a41 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21898: 006caff1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21898: 006cafe1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21899: 002d940d 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21900: 00ae85d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21901: 00a52e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21902: 00708379 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21902: 00708369 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21903: 00b3d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21904: 00b3e0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21905: 00457c15 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21906: 00b3d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21907: 0071ddd9 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21907: 0071ddc9 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21908: 00af03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21909: 0070e155 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21909: 0070e145 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21910: 00b3d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21911: 00a37328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21912: 00af15a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21913: 00b3f30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21914: 00ae2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21915: 00ae3530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21916: 00b3d9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21917: 004bf889 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21918: 00b3f164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21919: 00b3e6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21920: 00b3e6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21921: 004ef20d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 21922: 0052bf19 500 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21923: 0052bb15 522 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21924: 00744075 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21924: 00744065 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21925: 00b3e47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21926: 00aec56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21927: 009c8ce4 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21928: 00470961 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21929: 005431a1 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21930: 0073de9d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21930: 0073de8d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21931: 00ae9c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21932: 00543279 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21933: 00aeb4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21934: 00b3f8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21935: 00b3e9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21936: 00b3fb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21937: 00b3db0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21938: 006987f9 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21938: 006987e9 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21939: 004d9975 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21940: 006f99cd 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21940: 006f99bd 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21941: 005431e9 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21942: 0048b105 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21943: 00af2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21944: 002b8269 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21945: 005de9a9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21945: 005de999 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21946: 0041b1f9 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21947: 00b3db42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21948: 00aefa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21949: 002a0365 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21950: 00467f35 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21951: 005fdb35 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21951: 005fdb25 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21952: 003fb899 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21953: 00b3da0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21954: 00ae2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21955: 00af0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21956: 00aee914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21957: 00b3f030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21958: 005ebbb1 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21959: 006cb0cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21958: 005ebba1 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21959: 006cb0bd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21960: 004e9f0d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21961: 002be609 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21962: 00b3f118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21963: 00ae7f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21964: 00af5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21965: 00734ef5 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21965: 00734ee5 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21966: 003fb971 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21967: 00aec9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21968: 00ae9110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21969: 00543231 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21970: 00ae8284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21971: 0074ce91 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21972: 0072c48d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21971: 0074ce81 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21972: 0072c47d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21973: 00af9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21974: 00292961 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21975: 0038cf3d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21976: 00a37748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21977: 00b3ea54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21978: 002a2f89 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21979: 00a37850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21980: 006f8f4d 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21980: 006f8f3d 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21981: 00af3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21982: 008d09f0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21982: 008d09e0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21983: 00ae99a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21984: 00af0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21985: 00628e71 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21985: 00628e61 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21986: 00ae9dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21987: 00aee634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 21988: 003fb905 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21989: 004ede7d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21990: 003cdaed 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21991: 0043b539 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21992: 007224ed 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21992: 007224dd 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21993: 004421dd 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21994: 00ae74c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21995: 00b3f0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21996: 00b3de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21997: 00b3efd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21998: 00af5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 21999: 00498b09 130 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ @@ -22006,57 +22006,57 @@ │ │ │ │ 22002: 00487d85 6 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 22003: 00aee8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 22004: 00269041 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 22005: 00b3f3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 22006: 00b3d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 22007: 003f1719 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 22008: 00b3e24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 22009: 006b7d1d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 22009: 006b7d0d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 22010: 00b3e1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 22011: 00ae7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 22012: 00ae8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 22013: 00af86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 22014: 002ca009 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 22015: 002c8c79 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 22016: 00aeaf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 22017: 002f629d 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 22018: 006369ad 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 22018: 0063699d 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 22019: 00aef2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 22020: 00a55f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 22021: 00ae83d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 22022: 006fb9f5 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 22023: 005e2c69 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 22024: 006ab539 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 22022: 006fb9e5 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 22023: 005e2c59 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 22024: 006ab529 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 22025: 00aef114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 22026: 00b3e9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 22027: 00b3f794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 22028: 002d9729 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 22029: 00aeb34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 22030: 0055c0d9 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 22031: 00b3eb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 22032: 00b3d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 22033: 0062be75 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 22033: 0062be65 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 22034: 00b3f1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 22035: 00ae96f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 22036: 00328791 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 22037: 0055c0d1 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 22038: 00ae5d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 22039: 00448189 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 22040: 00b3eea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 22041: 00b3de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 22042: 00ae2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 22043: 00a53864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 22044: 00af40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 22045: 00733849 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 22046: 0061085d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 22045: 00733839 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 22046: 0061084d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 22047: 00ae68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 22048: 002927e1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 22049: 00527821 1600 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 22050: 004f6161 10 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ - 22051: 00725de5 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 22051: 00725dd5 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 22052: 00ae92f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 22053: 0050a729 4 FUNC GLOBAL DEFAULT 12 common_semi_sys_exit_is_extended │ │ │ │ 22054: 00ae33d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 22055: 00ae1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 22056: 00af09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ 22057: 004d69bd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 22058: 00ae3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ @@ -22066,17 +22066,17 @@ │ │ │ │ 22062: 00aeebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 22063: 00aecb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 22064: 00b3f35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 22065: 00498fb5 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 22066: 004ee85d 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 22067: 00ae3180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 22068: 0055c0d5 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 22069: 0070c705 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 22069: 0070c6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 22070: 00b3f180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ - 22071: 00695931 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 22071: 00695921 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 22072: 00540ce9 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 22073: 00a31e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 22074: 00b3e490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 22075: 00439031 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 22076: 00af9c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 22077: 00a0fa10 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 22078: 00a31fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ @@ -22091,19 +22091,19 @@ │ │ │ │ 22087: 009cfb5c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 22088: 00aef5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 22089: 00af2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 22090: 004c2f85 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 22091: 0041de65 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 22092: 00295fa1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 22093: 002dbdbd 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 22094: 006abda9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 22094: 006abd99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 22095: 00b3dd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 22096: 00b2db84 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 22097: 00ae4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 22098: 006f3a31 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 22098: 006f3a21 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 22099: 00af8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 22100: 00a31f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 22101: 00540d79 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 22102: 00369cc9 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 22103: 0037f9c5 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 22104: 00b400f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 22105: 00b3f238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -22116,43 +22116,43 @@ │ │ │ │ 22112: 00b3f502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 22113: 005318a1 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 22114: 00a0989c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 22115: 002f3401 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 22116: 00a4adb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 22117: 00aefb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 22118: 00ae635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 22119: 006da4f5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 22119: 006da4e5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 22120: 00a4ad2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 22121: 00b3d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 22122: 00b3d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 22123: 0053e421 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 22124: 00b3f5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 22125: 0050d151 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 22126: 00af31e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22127: 00af87b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22128: 0053e4f9 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 22129: 00b3f036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22130: 00af8804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22131: 00aeb56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22132: 00a0b15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 22133: 0053e469 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 22134: 006c8edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22135: 0072e705 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22134: 006c8ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22135: 0072e6f5 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22136: 00b3d972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 22137: 005318e9 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 22138: 00631f3d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22138: 00631f2d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22139: 00aeff80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22140: 00aed418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22141: 00296f5d 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22142: 005cf3c1 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22142: 005cf3b1 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22143: 00b3f18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 22144: 00af5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22145: 00b3d1ce 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22146: 00a4aca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ - 22147: 0074d275 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 22147: 0074d265 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 22148: 00af7f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22149: 00aeaf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 22150: 00ae2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22151: 00b3f922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22152: 00b3e5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22153: 00b3e850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_DSTATE │ │ │ │ 22154: 00af2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -22164,49 +22164,49 @@ │ │ │ │ 22160: 00b3e780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22161: 00ae2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22162: 002d2111 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22163: 00386101 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22164: 00aeff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22165: 002f1175 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 22166: 00a45aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 22167: 0063cac5 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22168: 006e0b2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22169: 0061087d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22167: 0063cab5 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22168: 006e0b1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22169: 0061086d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22170: 00a45920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 22171: 00af5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22172: 002d4e75 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22173: 00b3e1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22174: 00b3fb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 22175: 00a45a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 22176: 0049b075 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ 22177: 00b3de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 22178: 00b3f66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22179: 00aeaf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22180: 00b3e038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 22181: 004ef13d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 22182: 00b3d9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22183: 00af1730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22184: 006ac5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22184: 006ac5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 22185: 004450f1 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 22186: 00ae27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22187: 00b3e8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 22188: 00ae3470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 22189: 00a056a8 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22190: 006bf351 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22190: 006bf341 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22191: 00b3e496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 22192: 006ab22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 22192: 006ab21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 22193: 00af8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22194: 00a459a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 22195: 00b3f218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 22196: 00b3ecb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22197: 00b3fbd0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22198: 006c0b99 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22199: 00734311 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22200: 0074ed85 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 22201: 005fed9d 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 22198: 006c0b89 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22199: 00734301 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22200: 0074ed75 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22201: 005fed8d 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 22202: 00b3f820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22203: 00af0370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22204: 00af5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22205: 002c37d1 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 22206: 004d3b09 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22207: 00af3f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 22208: 00533c69 422 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ @@ -22222,16 +22222,16 @@ │ │ │ │ 22218: 00af97e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22219: 00366d25 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22220: 00533e11 420 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 22221: 00b3dc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22222: 00b3e3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22223: 004db951 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22224: 002f982d 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22225: 006bf3a9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22226: 005e0329 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22225: 006bf399 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22226: 005e0319 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 22227: 00b3fae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22228: 00ae7d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22229: 003930f9 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 22230: 00afa654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22231: 009cf7d0 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22232: 00af5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22233: 004e9fd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ @@ -22242,15 +22242,15 @@ │ │ │ │ 22238: 00b3ef8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22239: 00af94a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22240: 00533fb5 416 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 22241: 004dc1e5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22242: 002a67f9 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22243: 0029eec9 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22244: 00b3f70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22245: 0087b054 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22245: 0087b044 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22246: 00a49364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 22247: 00417005 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 22248: 00a491d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 22249: 00b3ecb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22250: 00467e65 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22251: 00b3e066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22252: 00b3f92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ @@ -22258,116 +22258,116 @@ │ │ │ │ 22254: 00425bc1 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22255: 00399519 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 22256: 00447925 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 22257: 00a492e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 22258: 00aeb5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 22259: 00b3f256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 22260: 004eba51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 22261: 0073cf11 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 22261: 0073cf01 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 22262: 004ea725 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 22263: 0069484d 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 22263: 0069483d 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 22264: 004a5071 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 22265: 00b3ecde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 22266: 00af9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 22267: 0038ef89 182 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 22268: 00b3ebd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 22269: 0074b1c1 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 22269: 0074b1b1 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 22270: 00b3f7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 22271: 004ef3ad 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 22272: 00aef834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 22273: 00498aa9 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 22274: 00b3eb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 22275: 00b3d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 22276: 00ae191c 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 22277: 005e61bd 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 22277: 005e61ad 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 22278: 00a08a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 22279: 00ae9cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 22280: 00a356cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 22281: 00b3d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 22282: 00ae34c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 22283: 00a4925c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 22284: 004250e5 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 22285: 0044d3d9 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 22286: 00ae7ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 22287: 00b3ecf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 22288: 00b3e132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 22289: 00b3f078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 22290: 00363be5 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 22291: 00a081ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 22292: 00619b9d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 22292: 00619b8d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 22293: 00b3f542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 22294: 00698459 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 22294: 00698449 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 22295: 00b3d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 22296: 00b3e514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 22297: 006cc195 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 22297: 006cc185 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 22298: 00ae8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 22299: 00b3f7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 22300: 00ae76e4 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 22301: 006aa88d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 22301: 006aa87d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 22302: 002fc9f9 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 22303: 00a3a298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ 22304: 004d6189 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 22305: 0062aa51 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 22305: 0062aa41 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 22306: 00b3e670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 22307: 00a3a10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 22308: 00b3f7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 22309: 00493d31 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 22310: 00b3ef56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 22311: 00aebdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 22312: 00a3a214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 22313: 006ce9c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 22313: 006ce9b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 22314: 00519b61 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 22315: 005d31ad 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 22316: 006dd1fd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 22315: 005d319d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 22316: 006dd1ed 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 22317: 00af61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 22318: 0072ccc9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 22318: 0072ccb9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 22319: 00ae5b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 22320: 00ae3250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 22321: 00b3ee78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 22322: 004ed029 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 22323: 0043a2b1 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 22324: 006f0179 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 22324: 006f0169 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 22325: 00ae5e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 22326: 00ae634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 22327: 0070940d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 22328: 00633559 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 22327: 007093fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 22328: 00633549 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 22329: 00430f8d 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 22330: 00b3d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 22331: 00b3d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 22332: 00b3f8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 22333: 0063b221 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 22333: 0063b211 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 22334: 00af1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 22335: 0038b5d9 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 22336: 005fe5f9 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 22336: 005fe5e9 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 22337: 00b3e6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 22338: 00a3a190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 22339: 004f252d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 22340: 002f56e5 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 22341: 00a3fcd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 22342: 0063c949 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 22342: 0063c939 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 22343: 00ae2f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 22344: 00531421 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 22345: 00449969 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 22346: 0040a181 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 22347: 00a3fb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 22348: 00af2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 22349: 004421a5 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 22350: 00b3dd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 22351: 00aece28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 22352: 00b3ef6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 22353: 005e31b9 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 22353: 005e31a9 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 22354: 00531469 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 22355: 00a3fc50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 22356: 00b3d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 22357: 00729155 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 22357: 00729145 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 22358: 00b3e6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 22359: 0047bd59 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 22360: 002d4a19 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 22361: 004928b9 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 22362: 00743339 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 22362: 00743329 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 22363: 00b3d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 22364: 00ae3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 22365: 004d02f1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 22366: 00aed198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 22367: 00afa088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 22368: 0048b6f1 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 22369: 00af3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ @@ -22378,112 +22378,112 @@ │ │ │ │ 22374: 005314b1 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 22375: 00b3ef8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 22376: 00b3ee40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 22377: 0042eb09 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 22378: 00a3b000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 22379: 00536581 284 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 22380: 00ae3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 22381: 0060b16d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 22382: 0073d5f9 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 22383: 00728d91 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 22381: 0060b15d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 22382: 0073d5e9 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 22383: 00728d81 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 22384: 00b3f6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 22385: 00b3eb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 22386: 0063319d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 22386: 0063318d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 22387: 002c8c1d 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 22388: 004ed7ed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 22389: 0053669d 272 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 22390: 00726045 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 22390: 00726035 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 22391: 00a07e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 22392: 00b3f690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 22393: 006c74bd 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 22393: 006c74ad 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 22394: 00b3f3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 22395: 005eab5d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 22395: 005eab4d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 22396: 00391f01 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 22397: 00559455 252 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 22398: 00a3af7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 22399: 00af2db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 22400: 00559295 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 22401: 00aebcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 22402: 0045f191 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 22403: 00b3f8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 22404: 0051c1a1 92 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 22405: 004db085 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 22406: 00ae5d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 22407: 0071e471 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 22408: 00616115 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 22409: 007069e5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 22407: 0071e461 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 22408: 00616105 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 22409: 007069d5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 22410: 005367ad 308 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 22411: 00ae3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 22412: 00af2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 22413: 003983b1 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 22414: 00ae39d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 22415: 00aec2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 22416: 00af31d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 22417: 00332af1 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 22418: 006d9525 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 22418: 006d9515 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 22419: 004be499 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 22420: 00b3db16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 22421: 00af8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 22422: 00b3f622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 22423: 00559375 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ 22424: 003f096d 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 22425: 0066ad75 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 22426: 00606e01 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 22425: 0066ad65 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 22426: 00606df1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 22427: 00b3d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 22428: 00392349 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 22429: 005cd2b1 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 22430: 00721621 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 22429: 005cd2a1 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 22430: 00721611 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 22431: 00b3e5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 22432: 002a74e5 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 22433: 0074a6d1 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 22434: 005eedad 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 22435: 006f1e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 22433: 0074a6c1 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 22434: 005eed9d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 22435: 006f1e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 22436: 004313f9 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 22437: 004ec4f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 22438: 0071f791 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 22438: 0071f781 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 22439: 00b3fa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 22440: 00b3df24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 22441: 00af4064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 22442: 00aef124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 22443: 00b3f43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 22444: 00b3e312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 22445: 0049a109 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 22446: 004d7a71 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 22447: 00ae26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 22448: 004eef71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 22449: 006ad891 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 22449: 006ad881 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 22450: 003cc25d 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 22451: 00b3e2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 22452: 00531931 226 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 22453: 00386ded 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 22454: 00aebf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 22455: 002fec95 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 22456: 00755ad5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 22456: 00755ac5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 22457: 00531be5 246 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 22458: 00b3e2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 22459: 005f5ca5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 22459: 005f5c95 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 22460: 00b3ee9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 22461: 0045d749 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 22462: 004f4a4d 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 22463: 006b20a9 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 22463: 006b2099 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 22464: 00531a15 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 22465: 00a59050 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 22466: 00ae76d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 22467: 00b3f5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 22468: 005dba19 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 22468: 005dba09 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 22469: 00ae9f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 22470: 00af1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 22471: 004f3f19 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 22472: 00af0160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 22473: 0044da19 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 22474: 009cf728 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 22475: 00a0c578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 22476: 0072dbcd 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 22477: 005f2975 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 22478: 0074ecc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 22476: 0072dbbd 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 22477: 005f2965 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 22478: 0074ecb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 22479: 00b3d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 22480: 00b3e762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 22481: 004233e9 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 22482: 0043a631 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 22483: 00b3dba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 22484: 004edcf1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 22485: 002b364d 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -22494,309 +22494,309 @@ │ │ │ │ 22490: 00b3ee1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 22491: 00b3d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 22492: 00b3ed86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 22493: 0038500d 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 22494: 00531afd 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 22495: 00b40118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 22496: 00ae2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 22497: 005cd5b9 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 22497: 005cd5a9 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 22498: 0042e575 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 22499: 00b3dc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 22500: 00283ad1 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 22501: 00ae88e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 22502: 00b3e2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 22503: 00ae28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 22504: 0044f979 92 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 22505: 00ae9810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 22506: 004ee761 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 22507: 00aef8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 22508: 00b3ef4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 22509: 005f52b9 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 22509: 005f52a9 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 22510: 00af6d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 22511: 00740be5 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 22511: 00740bd5 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 22512: 004ed491 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 22513: 0052ea55 480 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 22514: 00ae24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 22515: 004db7d9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 22516: 00b3f2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 22517: 00712515 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 22517: 00712505 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 22518: 00ae3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 22519: 002a2079 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 22520: 006dada1 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 22520: 006dad91 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 22521: 00b3f350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 22522: 00b3f5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 22523: 00af2f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 22524: 00b3dd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 22525: 004475f9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 22526: 00b3ea82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 22527: 006bfdad 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 22527: 006bfd9d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 22528: 0029e08d 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 22529: 006eab3d 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 22529: 006eab2d 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 22530: 0050c421 108 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 22531: 00b3fb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 22532: 004dc069 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 22533: 00b40138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 22534: 0061d3f1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 22535: 005cf639 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 22534: 0061d3e1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 22535: 005cf629 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 22536: 00b3d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 22537: 00b3da46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 22538: 00b3e2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 22539: 006eb91d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 22539: 006eb90d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 22540: 00b3e6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 22541: 006fee19 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 22541: 006fee09 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 22542: 00af26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 22543: 006ffa61 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 22544: 006f71ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 22543: 006ffa51 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 22544: 006f719d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 22545: 00af3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 22546: 00aeceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 22547: 004be375 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 22548: 0071ff91 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 22548: 0071ff81 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 22549: 00b3f7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 22550: 006ea385 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 22550: 006ea375 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 22551: 004c17a5 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 22552: 00710509 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 22552: 007104f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 22553: 00aefea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 22554: 004d688d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 22555: 00b3f0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 22556: 00b3ea12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 22557: 00af1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 22558: 004094a9 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 22559: 004d4af5 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 22560: 004640f1 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 22561: 00701845 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22562: 006c160d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 22561: 00701835 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22562: 006c15fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22563: 00381e5d 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22564: 00b3eaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22565: 00486725 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22566: 00722ffd 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22566: 00722fed 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22567: 00b3dfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22568: 00b3f09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22569: 00ae9980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22570: 0066c51d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22571: 006328bd 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22570: 0066c50d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22571: 006328ad 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22572: 0053daf5 526 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22573: 00af7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22574: 006fa599 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22575: 006ded21 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22574: 006fa589 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22575: 006ded11 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22576: 00ae9800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 22577: 00b3f71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 22578: 0071d99d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22578: 0071d98d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22579: 0053e119 488 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22580: 00af82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22581: 00b3e682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 22582: 004bec39 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22583: 00b3d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22584: 00a45dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22585: 009d0050 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22586: 0053dd05 522 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22587: 00aeba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22588: 00b3f82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22589: 0072c7b9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22590: 006b19b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22589: 0072c7a9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22590: 006b19a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22591: 00b3d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22592: 00aecc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22593: 00a45d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22594: 0028e099 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22595: 00b3dc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22596: 0063eeb5 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22597: 008d0990 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22596: 0063eea5 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22597: 008d0980 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22598: 00aeca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22599: 0071f001 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22600: 0063a231 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22599: 0071eff1 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22600: 0063a221 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22601: 00b3e1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22602: 0060ae11 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22602: 0060ae01 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22603: 00b3f628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22604: 006cb0bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22605: 0066c6b1 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22604: 006cb0ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22605: 0066c6a1 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22606: 009c294c 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22607: 00af7248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22608: 006fe34d 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22608: 006fe33d 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 22609: 0038ba15 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 22610: 00af7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22611: 006e5e69 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22611: 006e5e59 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22612: 00b3ecc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22613: 00ae3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22614: 00b3dc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22615: 007134b1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22615: 007134a1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22616: 00b3e912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22617: 006bd37d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22617: 006bd36d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22618: 0053df11 518 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22619: 00492aed 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22620: 00b3e648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22621: 00a45cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22622: 00b3df90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22623: 00afa344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22624: 00af7068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22625: 00b40144 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22626: 00b3df80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22627: 002f09b9 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22628: 0041fc2d 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22629: 0042da49 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22630: 00b3f41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22631: 005cf1e9 224 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22631: 005cf1d9 224 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22632: 004dedb1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22633: 00b3d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22634: 0063aca1 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22634: 0063ac91 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22635: 00aef3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22636: 00b3ed46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22637: 00b3eac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22638: 00657b01 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22639: 0074ee69 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22638: 00657af1 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22639: 0074ee59 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22640: 00ae20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 22641: 00444e8d 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22642: 00ae1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22643: 00b3ebc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22644: 003f1595 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22645: 006de2a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22645: 006de299 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 22646: 004e5ba9 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22647: 005e48ad 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22647: 005e489d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22648: 00b3e9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22649: 00b3f454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 22650: 00b3f14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22651: 00b3f132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22652: 0065dfad 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22653: 007507b5 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22652: 0065df9d 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22653: 007507a5 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22654: 00492989 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22655: 00aecc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22656: 003cf34d 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22657: 00416635 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22658: 00af52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22659: 00b3ee84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22660: 00aec4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22661: 00b1bd6c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22662: 0047e419 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22663: 00451ec9 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22664: 00aecd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 22665: 004e5f55 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22666: 00b3f34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22667: 002b43e9 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22668: 006ace4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22668: 006ace3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22669: 00b3e9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22670: 0053fce1 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22671: 00b3ebae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22672: 00af8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22673: 002830b5 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22674: 00ae7c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22675: 0053fdb9 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22676: 005481e9 326 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22677: 0038d29d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22678: 004c0f69 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22679: 0053fd29 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22680: 00b3f06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22681: 00af6a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22682: 00547f99 296 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22683: 006176cd 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22684: 0060fbad 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22683: 006176bd 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22684: 0060fb9d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22685: 00af3c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22686: 00b3e6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22687: 005f9ef1 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22687: 005f9ee1 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22688: 00b3eb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22689: 00b3e36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22690: 00b3d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22691: 0045e3f9 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22692: 0072718d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22692: 0072717d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22693: 004e9c81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22694: 005ebe25 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22694: 005ebe15 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22695: 0042dda1 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22696: 00542421 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22697: 005424f9 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22698: 00b3d4b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22699: 00328751 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22700: 0071e089 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22700: 0071e079 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22701: 0053fd71 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22702: 00b3de0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22703: 0061ef1d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22703: 0061ef0d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22704: 00ae7e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22705: 00a0049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22706: 005480c1 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22707: 00542469 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22708: 00b3ee64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22709: 00b3dffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22710: 009cf214 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22711: 00af8834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22712: 004eaf01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22713: 004920f1 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22714: 00296819 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22715: 00b3e404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22716: 00b3fb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22717: 00b3db1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22718: 005cfb11 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22718: 005cfb01 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22719: 00b3e026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22720: 00b3f62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22721: 004c1b35 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22722: 00b3f2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22723: 002c9d29 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22724: 00aeacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22725: 00b3eee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22726: 005424b1 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22727: 004dee2d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22728: 00aed338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22729: 00b3ec36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22730: 00b3f5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22731: 004d0541 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22732: 0062adad 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22732: 0062ad9d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22733: 00519ae1 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22734: 00af5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22735: 00b3e922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22736: 002ca04d 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22737: 00636349 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22737: 00636339 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22738: 00b3d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22739: 00a07cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22740: 006c97a1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22740: 006c9791 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22741: 00b3dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22742: 006917e9 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22742: 006917d9 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22743: 00b3d966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22744: 00a33b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22745: 0051a4c1 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ 22746: 004c19ad 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22747: 00ae61bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22748: 0073ad51 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22748: 0073ad41 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22749: 004ebcf5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22750: 00615d21 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22751: 006d9239 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22752: 00730585 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22753: 006b5df5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22750: 00615d11 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22751: 006d9229 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22752: 00730575 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22753: 006b5de5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22754: 00b3d958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22755: 00b3d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22756: 00b3daa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22757: 00b3f066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22758: 00af53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22759: 00af8814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22760: 004f57b5 256 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22761: 00ae9180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22762: 003cc92d 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22763: 00629cad 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22763: 00629c9d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22764: 002c16ed 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22765: 004ead49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22766: 004e5a19 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22767: 002994e1 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22768: 005e6bc9 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22768: 005e6bb9 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22769: 00519555 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ 22770: 002d0b2d 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 22771: 006d49e1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22771: 006d49d1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 22772: 00ae9e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 22773: 006f2569 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22773: 006f2559 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22774: 00af8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22775: 00ae7e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22776: 00af3248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22777: 00a0c2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22778: 00b3f0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22779: 00ae6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22780: 00433fc1 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22781: 0039248d 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22782: 004a7301 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22783: 00a3254c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22784: 00b3e67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22785: 006eb38d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22785: 006eb37d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22786: 00ae27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22787: 00af52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22788: 00ae8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22789: 00aebe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22790: 0063a081 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22791: 005e504d 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22790: 0063a071 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22791: 005e503d 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22792: 00af5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22793: 00af3d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22794: 00b3fb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22795: 00a5375c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22796: 00b3f5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 22797: 00af3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22798: 004d5d79 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ @@ -22806,260 +22806,260 @@ │ │ │ │ 22802: 00a5354c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vv │ │ │ │ 22803: 00b3ebea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22804: 00af9be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22805: 00411db1 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22806: 00a517e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22807: 00af8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22808: 00a324c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ - 22809: 006f4619 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22809: 006f4609 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22810: 00464a1d 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22811: 00b3efb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22812: 004b98dd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22813: 00b3df16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22814: 00b3de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22815: 00b3de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22816: 00298349 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22817: 00a51764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22818: 00748905 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22818: 007488f5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22819: 00492541 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22820: 008e461c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22820: 008e460c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22821: 0038cda1 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22822: 0071e8f9 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22822: 0071e8e9 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22823: 00af9cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22824: 0070da89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22824: 0070da79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22825: 004dfd41 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22826: 00ae1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22827: 00546b1d 308 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22828: 00aebecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22829: 00b3d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22830: 00aee3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22831: 00af81d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22832: 00aeeb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22833: 00af04d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22834: 00af7ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22835: 008d08b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22835: 008d08a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22836: 005468e1 286 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ 22837: 004c1361 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22838: 00a516e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22839: 00b3df1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22840: 00612c59 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22840: 00612c49 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22841: 00af73e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22842: 0043f811 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 22843: 00b3f31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22844: 00488319 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22845: 004ed715 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22846: 0038b0f1 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22847: 006fbbed 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22848: 00728365 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22847: 006fbbdd 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22848: 00728355 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22849: 00b3ed3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22850: 00a34bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22851: 00712eb9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22851: 00712ea9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22852: 00a3b210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22853: 00afa4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22854: 00546a01 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22855: 0073de09 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22855: 0073ddf9 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22856: 00ae2f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22857: 0046d6a5 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22858: 006af0bd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22858: 006af0ad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22859: 00b3de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22860: 006c91ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22860: 006c919d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22861: 00af7048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22862: 00af09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22863: 00aeadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22864: 006dba11 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22864: 006dba01 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22865: 00a3b318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22866: 00541121 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22867: 0041ac65 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22868: 00b3e362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22869: 00430229 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22870: 00487c3d 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22871: 00b3e348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 22872: 00aed1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22873: 00b3d974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22874: 00556331 258 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22875: 00b3ed80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22876: 00556629 274 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22877: 00541169 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22878: 00b3f968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22879: 00749ffd 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22879: 00749fed 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22880: 00ae624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22881: 00556435 252 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22882: 00a35120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22883: 003676cd 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22884: 00ae5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22885: 004be3f5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22886: 00b3e122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22887: 003a02b1 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22888: 004deead 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22889: 00a3b294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22890: 002d0eb1 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22891: 00878c8c 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22891: 00878c7c 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22892: 00b3f91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22893: 00b3eaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22894: 00ae83f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22895: 006db859 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22895: 006db849 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22896: 005411b1 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22897: 00b3d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22898: 00b3f560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22899: 00b3d96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22900: 00b3fb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22901: 00697ab9 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22901: 00697aa9 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22902: 004e2b3d 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22903: 005dd64d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22903: 005dd63d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22904: 003faf7d 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22905: 00556531 248 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22906: 0074f44d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22906: 0074f43d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22907: 00ae665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22908: 00707409 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22908: 007073f9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22909: 00afa2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22910: 0073c289 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22910: 0073c279 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22911: 00af0800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22912: 0029890d 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22913: 007411fd 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22913: 007411ed 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22914: 00af1490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22915: 00543bb9 304 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22916: 00af5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22917: 002d9731 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22918: 005b0c61 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22918: 005b0c51 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22919: 00543981 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22920: 00b3decc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22921: 0044dd59 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22922: 00b3e6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22923: 00722cd1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22923: 00722cc1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22924: 004f8efd 180 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22925: 00af74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22926: 00ae8024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22927: 00af6ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22928: 00b3da24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22929: 00b3edcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22930: 005eeef9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22931: 005f8a21 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22930: 005eeee9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22931: 005f8a11 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22932: 004f39bd 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22933: 005dba0d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22933: 005db9fd 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22934: 002d63d5 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22935: 006a7ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22935: 006a7ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22936: 00543a9d 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22937: 004802a5 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22938: 00b3ed34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22939: 00af81f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22940: 00af71d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22941: 00b3fa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22942: 0074aa71 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22943: 00731311 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22942: 0074aa61 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22943: 00731301 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22944: 00b3e0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22945: 00709359 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22945: 00709349 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22946: 004ea8a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22947: 004cb5f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22948: 00b3eef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22949: 00aefee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22950: 00af4580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22951: 00461499 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22952: 0048d939 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22953: 0063d605 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22953: 0063d5f5 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22954: 00b3f5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22955: 003cdcf9 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22956: 004ee0b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22957: 00b3f7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22958: 00b3f3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22959: 00ae3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22960: 006f0e25 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22960: 006f0e15 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22961: 00af18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22962: 00b3f776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22963: 00540c11 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22964: 00b3eb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22965: 00af6124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22966: 0063af79 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22966: 0063af69 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22967: 00426231 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22968: 00afa634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 22969: 00b3fb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 22970: 008e4618 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22971: 0061dd89 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22970: 008e4608 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22971: 0061dd79 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22972: 0047af45 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22973: 00540c59 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22974: 00b3dcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22975: 00af9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22976: 00b3e9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22977: 006b3c69 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22977: 006b3c59 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22978: 00aecce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22979: 00aefa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22980: 002f11e9 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22981: 00b3d9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22982: 00af9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22983: 00b3f05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22984: 00b3f570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22985: 00b3e6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22986: 00b3f222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22987: 00a0c5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22988: 00ae4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22989: 004647d9 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22990: 00aed608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22991: 00b3f89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22992: 0074a485 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22992: 0074a475 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 22993: 004ec361 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22994: 00695305 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22994: 006952f5 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22995: 00af2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22996: 00a41594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 22997: 002d4cd9 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22998: 00540ca1 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 22999: 00b3d9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 23000: 00a41408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 23001: 00388551 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 23002: 004d98fd 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 23003: 00ae9a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 23004: 0071cd35 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 23004: 0071cd25 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 23005: 00469afd 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 23006: 00294681 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 23007: 00b3f692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 23008: 00a41510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 23009: 00466d11 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 23010: 004a9121 348 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 23011: 006d99ad 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 23011: 006d999d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 23012: 00af80ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 23013: 00ae91a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 23014: 007324dd 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 23014: 007324cd 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 23015: 00b3d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 23016: 00ae4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 23017: 00aef204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 23018: 00aee424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 23019: 00b3e58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 23020: 00ae2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 23021: 00af05c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 23022: 0032f3ad 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 23023: 00b3d454 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 23024: 0063abbd 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 23024: 0063abad 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 23025: 009b9e40 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 23026: 004ec7e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 23027: 00af65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 23028: 00457e29 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 23029: 00a4148c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 23030: 0061461d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 23030: 0061460d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 23031: 00a49784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 23032: 0072e6f5 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 23032: 0072e6e5 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 23033: 00b3f2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 23034: 009cd30c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 23035: 00af93ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 23036: 00a495f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ 23037: 004c1bbd 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 23038: 006ae5e9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 23038: 006ae5d9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 23039: 00ae86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 23040: 0052cced 486 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 23041: 0029effd 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 23042: 00709c51 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 23043: 005dc4a1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 23042: 00709c41 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 23043: 005dc491 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 23044: 00a49700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 23045: 00aeb16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 23046: 002f4cdd 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 23047: 006ff635 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 23047: 006ff625 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 23048: 004e90c9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 23049: 005aaa19 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 23049: 005aaa05 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 23050: 00aece58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 23051: 006be985 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 23051: 006be975 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 23052: 00b3d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 23053: 00747fd1 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 23054: 00712371 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 23053: 00747fc1 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 23054: 00712361 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 23055: 00ae41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 23056: 00af6f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 23057: 00aee3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 23058: 00b3f01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 23059: 00346411 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 23060: 00ae612c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 23061: 004a46e1 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -23075,162 +23075,162 @@ │ │ │ │ 23071: 00b3fa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 23072: 00b3dece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 23073: 004bf055 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 23074: 00a4967c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 23075: 00b3d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 23076: 00aeb92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 23077: 00b3f5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 23078: 005f8855 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 23078: 005f8845 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 23079: 002d972d 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 23080: 00b3efc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 23081: 00b3d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 23082: 00b3e420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 23083: 005e3099 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 23083: 005e3089 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 23084: 00b3fd74 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 23085: 0070e281 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 23085: 0070e271 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 23086: 0036b4a5 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 23087: 004d9a91 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 23088: 0047f0b5 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 23089: 00af9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 23090: 006d7c5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 23090: 006d7c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 23091: 00b3e0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 23092: 00ae2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 23093: 00706661 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 23093: 00706651 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 23094: 00b3e50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 23095: 0071ef75 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 23096: 008e45fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 23095: 0071ef65 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 23096: 008e45ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 23097: 002a1a89 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 23098: 00af1790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 23099: 00b3f1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 23100: 00a47708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 23101: 00aeb8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 23102: 002a1451 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 23103: 0066fc45 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 23103: 0066fc35 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 23104: 0045f0fd 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 23105: 00b1bd7c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 23106: 00af76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 23107: 00b3e63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 23108: 00af51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 23109: 006c7af1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 23109: 006c7ae1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 23110: 002bec4d 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 23111: 006bd901 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 23112: 00745081 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 23111: 006bd8f1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 23112: 00745071 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 23113: 00b3d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 23114: 0044f8bd 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 23115: 00ae2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 23116: 00af8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 23117: 008e45e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 23117: 008e45d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 23118: 00a3509c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 23119: 00ae94b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 23120: 00aeaa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 23121: 002fb0e9 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 23122: 00af0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 23123: 006ba369 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 23124: 008d09a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 23123: 006ba359 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 23124: 008d0998 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 23125: 00af3018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 23126: 00a47684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 23127: 00ae1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 23128: 00293789 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 23129: 00b3f302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 23130: 00b3fb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 23131: 00af27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 23132: 005e3119 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 23133: 007131ad 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 23134: 006a1299 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 23132: 005e3109 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 23133: 0071319d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 23134: 006a1289 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 23135: 00b3f608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 23136: 0071cc59 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 23136: 0071cc49 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 23137: 00b3e8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 23138: 006fb525 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 23138: 006fb515 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23139: 00ae9b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23140: 00b3ddca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23141: 00ae5e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23142: 00a01130 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23143: 00b3e6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23144: 00af6c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23145: 00af24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23146: 00ae81a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23147: 006b9641 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23147: 006b9631 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 23148: 00444cd5 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23149: 00530bb1 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 23150: 00b3d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23151: 00a5bce0 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23152: 00af3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 23153: 004be471 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23154: 00b3e25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23155: 00b3f972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23156: 00615785 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23156: 00615775 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23157: 00410031 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23158: 00b3e676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23159: 00530bf9 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 23160: 009d08ac 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23161: 00b3f042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23162: 00af7118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23163: 00af8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23164: 00ae5dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23165: 00386595 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23166: 006b8c7d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23166: 006b8c6d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23167: 00b3d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23168: 00a537e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 23169: 00b400da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23170: 0048d4dd 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23171: 00469bcd 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23172: 00669e6d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23172: 00669e5d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 23173: 0053f081 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 23174: 00743c4d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23175: 0066aa7d 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23174: 00743c3d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23175: 0066aa6d 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 23176: 0053f159 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ 23177: 0040b19d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 23178: 005f9731 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23178: 005f9721 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 23179: 004bda95 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23180: 00728d2d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23180: 00728d1d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23181: 00ae74a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 23182: 004a870d 400 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23183: 0037efbd 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23184: 00345b41 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23185: 006bbb2d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23185: 006bbb1d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23186: 00b3f9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 23187: 0053f0c9 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 23188: 00618875 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23188: 00618865 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23189: 00b3e03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23190: 00530c41 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 23191: 006aeb4d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23191: 006aeb3d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23192: 0040a9a5 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 23193: 00b3d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 23194: 0074d041 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 23194: 0074d031 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 23195: 00af2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23196: 00b3daf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23197: 00639fe5 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23197: 00639fd5 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23198: 00afa3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 23199: 004e9ef9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23200: 00a51e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 23201: 002be3f9 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 23202: 0053f111 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 23203: 005cd355 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23203: 005cd345 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23204: 00b3e55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23205: 00b3e09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23206: 00b3dc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23207: 00ae6888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23208: 00b3f0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23209: 00aefa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23210: 00af9964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23211: 0044ffc5 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 23212: 0047347d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23213: 006feef1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23213: 006feee1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23214: 00b3e52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23215: 006b720d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23215: 006b71fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 23216: 004c2449 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23217: 00b3f5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 23218: 005096d9 208 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ 23219: 0043a7fd 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 23220: 00b3f452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23221: 002bfaf1 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23222: 00b3f816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23223: 00b400e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23224: 00b3ecc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23225: 00839a90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23225: 00839a80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23226: 009d6e80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23227: 00b3d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23228: 00aed1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23229: 00b3e262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23230: 00aeedd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23231: 0041b021 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23232: 00aef484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -23239,68 +23239,68 @@ │ │ │ │ 23235: 00af30c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23236: 0055b5f1 542 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 23237: 00455a41 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23238: 002b4281 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 23239: 00afa3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23240: 00b3e3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 23241: 0055bbfd 508 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 23242: 00737bdd 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23242: 00737bcd 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 23243: 00aeec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23244: 00af2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 23245: 006dce91 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 23245: 006dce81 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 23246: 0055b811 498 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 23247: 00b3f758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23248: 00b3eec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23249: 007284e9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23249: 007284d9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23250: 00b3de08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23251: 00ae8ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23252: 00612b21 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23252: 00612b11 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23253: 0031d87d 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23254: 00b3e710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 23255: 0043e3ed 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 23256: 0073abb9 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23256: 0073aba9 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 23257: 00ae8344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 23258: 00b3e798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 23259: 006d3f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 23259: 006d3f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 23260: 00af3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 23261: 0074cb91 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 23261: 0074cb81 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 23262: 004eafe1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 23263: 00af5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 23264: 0029c8b9 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 23265: 00b3d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 23266: 006cb509 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 23266: 006cb4f9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 23267: 004f3c69 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 23268: 00b3f58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 23269: 00ae3b98 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 23270: 00af2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 23271: 00ae4554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 23272: 00383271 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 23273: 00b3df5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 23274: 0055ba05 502 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 23275: 0070de85 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 23276: 0071d70d 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 23275: 0070de75 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 23276: 0071d6fd 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 23277: 00b3e5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 23278: 00ae9780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 23279: 00b3d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 23280: 0045e955 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 23281: 007063b9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 23281: 007063a9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 23282: 00471a5d 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 23283: 006d77e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 23284: 00699b95 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 23285: 006f3bd1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 23286: 0070ac31 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 23283: 006d77d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 23284: 00699b85 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 23285: 006f3bc1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 23286: 0070ac21 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 23287: 00b3f81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 23288: 00b3f3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 23289: 00698779 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 23290: 0073dbc9 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 23289: 00698769 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 23290: 0073dbb9 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 23291: 00ae80a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 23292: 00b3e142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 23293: 0071d725 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 23293: 0071d715 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 23294: 00af7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 23295: 007391b9 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 23295: 007391a9 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 23296: 00b3db1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 23297: 00b3e084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 23298: 00ae5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 23299: 009ba57c 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 23300: 00af1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 23301: 00b3ddd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 23302: 00aebffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ @@ -23312,150 +23312,150 @@ │ │ │ │ 23308: 00b3f518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 23309: 00af2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 23310: 004caaf9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 23311: 0046aad1 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 23312: 00ae7fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 23313: 00af6d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 23314: 00a49910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ - 23315: 006ab485 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 23315: 006ab475 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 23316: 00b2d920 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 23317: 00af9688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 23318: 0038ab71 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 23319: 00a36854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 23320: 00b3dcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 23321: 004c1c19 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 23322: 0037f02d 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 23323: 006d7e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 23323: 006d7e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 23324: 00b3e11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 23325: 00634081 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 23326: 006fcf4d 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 23325: 00634071 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 23326: 006fcf3d 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 23327: 004f6dd9 96 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 23328: 00b3e7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 23329: 00b3e320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 23330: 00296d25 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 23331: 00ae44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 23332: 00b3f78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 23333: 0062a765 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 23333: 0062a755 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 23334: 00ae1668 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 23335: 00a333bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 23336: 00ae8144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 23337: 006bcf0d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 23337: 006bcefd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 23338: 004c5715 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 23339: 006ab5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 23339: 006ab5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 23340: 00ae72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 23341: 0073a90d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 23341: 0073a8fd 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 23342: 00442385 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 23343: 005c96c5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 23343: 005c96b5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 23344: 00a4988c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 23345: 00a56b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 23346: 00b3e8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 23347: 0055d7ed 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 23348: 00a334c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 23349: 00616199 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 23349: 00616189 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 23350: 00b3ef26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 23351: 00af6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 23352: 00b3d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 23353: 00b3f2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 23354: 00b3da40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 23355: 006d43dd 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 23355: 006d43cd 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 23356: 00418e49 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 23357: 00aefce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 23358: 00af5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 23359: 006db701 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 23359: 006db6f1 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 23360: 00a31868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 23361: 00283411 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 23362: 00b3f86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 23363: 00b3fa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 23364: 00b3e4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 23365: 006d7681 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 23365: 006d7671 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 23366: 00a42698 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 23367: 004f3589 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 23368: 007373f1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 23368: 007373e1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 23369: 00b3eec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 23370: 00b4007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 23371: 005ddc69 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 23371: 005ddc59 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 23372: 00aedbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 23373: 004a6971 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 23374: 00aeb9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 23375: 002991f1 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 23376: 00a427a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 23377: 005e7839 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 23377: 005e7829 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 23378: 00aed648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 23379: 00a33440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 23380: 0073a85d 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 23380: 0073a84d 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 23381: 00b3e4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 23382: 00641631 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 23382: 00641621 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 23383: 00b3f8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 23384: 00af9f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 23385: 00ae9690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 23386: 003e669d 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 23387: 0085a3b8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 23387: 0085a3a8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 23388: 002a0341 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 23389: 0085a270 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 23389: 0085a260 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 23390: 002a69fd 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 23391: 005a3501 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 23392: 005e64e1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 23391: 005a34ed 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 23392: 005e64d1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 23393: 00b3f2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 23394: 0085a128 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 23394: 0085a118 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 23395: 00b1c040 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 23396: 00ae81f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 23397: 005a35d9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 23397: 005a35c5 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 23398: 00b3ed58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 23399: 00a4b14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 23400: 007024b9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 23400: 007024a9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 23401: 00a4271c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 23402: 00a4afc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 23403: 003b1811 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 23404: 00aee994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 23405: 00aed738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 23406: 0074a851 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 23407: 005a3549 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 23408: 005eb265 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 23406: 0074a841 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 23407: 005a3535 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 23408: 005eb255 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 23409: 00a4b0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 23410: 00af5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 23411: 00af3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 23412: 00aecaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 23413: 0045dcb9 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 23414: 004cb921 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 23415: 0061dcdd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 23415: 0061dccd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 23416: 00b3f878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 23417: 00b3e7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 23418: 00b3fb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 23419: 00b3f16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 23420: 00703e6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 23420: 00703e5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 23421: 002d1755 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 23422: 00af5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 23423: 003889f1 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 23424: 007006ed 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 23424: 007006dd 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 23425: 00b3d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 23426: 006abb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 23426: 006abb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 23427: 002a36bd 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 23428: 005a3591 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 23428: 005a357d 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 23429: 00a4b044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 23430: 005e02f5 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 23430: 005e02e5 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 23431: 0046d5e5 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 23432: 004990ed 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 23433: 006d8abd 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 23433: 006d8aad 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 23434: 00af9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 23435: 00b3e49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 23436: 006101b9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 23436: 006101a9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 23437: 003833fd 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 23438: 00ae600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 23439: 00385075 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 23440: 00ae9640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 23441: 0044fe4d 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 23442: 00ae91b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 23443: 00af1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 23444: 00af80c8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 23445: 00519aa1 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 23446: 00ae8244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 23447: 00aed4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 23448: 0074712d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 23448: 0074711d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 23449: 00a355c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 23450: 007435b9 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 23450: 007435a9 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 23451: 00ae9720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 23452: 00b400f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 23453: 002d9745 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 23454: 0051a491 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 23455: 00a482e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 23456: 00af5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 23457: 00aef1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -23468,148 +23468,148 @@ │ │ │ │ 23464: 00b3e898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 23465: 00b3ebb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 23466: 002a547d 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 23467: 00a48260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 23468: 00ae8934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 23469: 00afa564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 23470: 00519535 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 23471: 006f1d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 23471: 006f1d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 23472: 00b3fb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 23473: 006bed89 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 23473: 006bed79 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 23474: 00ae4414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 23475: 00a4c358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 23476: 005e6351 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 23477: 00739d91 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 23478: 00614f49 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 23476: 005e6341 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 23477: 00739d81 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 23478: 00614f39 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 23479: 0035677d 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 23480: 0047f29d 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 23481: 0061013d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 23481: 0061012d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 23482: 00ae5bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 23483: 0044ea1d 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 23484: 006364d9 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 23484: 006364c9 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 23485: 00b3e388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 23486: 00b3e578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 23487: 00a0fc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 23488: 00aed568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 23489: 00320439 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 23490: 00b3f89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 23491: 006dd025 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 23492: 0070b2bd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 23491: 006dd015 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 23492: 0070b2ad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 23493: 004d7939 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 23494: 0046caa1 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 23495: 00a481dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 23496: 006c8d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 23497: 006b257d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 23498: 005dea6d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 23496: 006c8d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 23497: 006b256d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 23498: 005dea5d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 23499: 00345c91 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 23500: 00a4c2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 23501: 00aed288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 23502: 00aef574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 23503: 00aeb97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 23504: 00ae5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 23505: 00631c25 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 23506: 006d9d69 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 23507: 006158c5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 23505: 00631c15 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 23506: 006d9d59 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 23507: 006158b5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 23508: 00b3e5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 23509: 00b3e64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 23510: 005f41b1 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 23510: 005f41a1 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 23511: 0043b2bd 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 23512: 00b3e198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 23513: 00ae9150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 23514: 004beeed 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 23515: 004b8fe1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 23516: 00b3d4b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 23517: 0087b0a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 23518: 006c62a5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 23519: 006a86e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 23517: 0087b090 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 23518: 006c6295 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 23519: 006a86d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 23520: 00b3dcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 23521: 00b3f348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 23522: 0087b098 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 23523: 006666c9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 23522: 0087b088 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 23523: 006666b9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 23524: 00af0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 23525: 00a592ec 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 23526: 006aca15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 23527: 0087b090 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 23526: 006aca05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 23527: 0087b080 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 23528: 00b3f9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 23529: 00b3e46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 23530: 00b3ebe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 23531: 005db071 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 23531: 005db061 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 23532: 00ae7c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 23533: 00aeb24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 23534: 00b3ef4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 23535: 004de559 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 23536: 006a2b8d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 23536: 006a2b7d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 23537: 00af4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 23538: 00af09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 23539: 00b3dba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 23540: 00b3dd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 23541: 0039295d 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 23542: 002a0ff5 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 23543: 004ee57d 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 23544: 00b3f0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 23545: 00388b59 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 23546: 00ae81e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 23547: 00b3e47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 23548: 00b3d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 23549: 0066fdd9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 23549: 0066fdc9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 23550: 00a0c680 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 23551: 007324a9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 23551: 00732499 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 23552: 003fafd9 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 23553: 0051a7a5 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 23554: 006f36d9 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 23555: 006d9ca5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 23554: 006f36c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 23555: 006d9c95 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 23556: 00b3ecdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 23557: 002c099d 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 23558: 00659f01 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 23558: 00659ef1 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 23559: 00b3faac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 23560: 00b40058 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 23561: 0051a629 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 23562: 00b3e91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 23563: 006d709d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 23563: 006d708d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 23564: 004a51a5 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 23565: 004242b1 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 23566: 00700db1 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 23566: 00700da1 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 23567: 0043cb81 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 23568: 00b3d9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 23569: 00b3ebdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 23570: 002c8b1d 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 23571: 0051a6d9 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 23572: 00b3f188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 23573: 00b3e19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 23574: 0042e49d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 23575: 0051a589 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ 23576: 004e9181 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 23577: 00b3e5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 23578: 00b3eacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 23579: 00b3f910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 23580: 00391e35 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 23581: 00612dc5 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 23581: 00612db5 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 23582: 00aec29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 23583: 00af755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 23584: 00aec9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 23585: 00b3e68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 23586: 00447e65 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 23587: 00b3e1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 23588: 00b3d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23589: 002d5e31 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23590: 00b3df0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 23591: 004ec1f9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23592: 00af91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23593: 00b3f966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23594: 0070cd11 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23594: 0070cd01 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23595: 00b3f100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23596: 00a003e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23597: 002a01a1 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23598: 00b3d452 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23599: 00aecc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23600: 00aeb74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23601: 006bcec5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23601: 006bceb5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 23602: 00442201 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23603: 00547245 314 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23604: 006cf6b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23604: 006cf6a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23605: 00a47918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23606: 002da151 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 23607: 00ae7058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23608: 00aecf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23609: 00b3f754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23610: 00b3de32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23611: 00af7620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ @@ -23621,16 +23621,16 @@ │ │ │ │ 23617: 00af8280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23618: 00b3ea50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23619: 004de5d9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23620: 00a0ee34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23621: 005418d5 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23622: 00a56aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23623: 00a4d03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23624: 00752c35 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23625: 006aba9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23624: 00752c25 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23625: 006aba8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23626: 00541735 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23627: 0048ba89 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23628: 004a3cf1 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23629: 00547381 336 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ 23630: 004769a5 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23631: 00a47894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23632: 00b3d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ @@ -23639,322 +23639,322 @@ │ │ │ │ 23635: 00b3f002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23636: 00ae8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23637: 00b3e8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 23638: 00ae32f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23639: 00af5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23640: 00300d41 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23641: 00af4054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23642: 0062a375 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23642: 0062a365 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23643: 00b3ec84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23644: 00aece98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23645: 0042ea89 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ 23646: 004a7fa5 132 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23647: 00722ecd 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23648: 006ccbb5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23647: 00722ebd 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23648: 006ccba5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23649: 00b3f8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23650: 006d1b99 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23650: 006d1b89 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23651: 00b3e970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23652: 003cc835 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23653: 00a4cfb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23654: 002c9fcd 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23655: 00541805 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23656: 00ae7694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23657: 003cf79d 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23658: 004f3ba9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23659: 00af05e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 23660: 004ecb3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23661: 00b3daea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23662: 002a025d 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 23663: 004c21f1 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23664: 006ed835 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23665: 006b43a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23664: 006ed825 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23665: 006b4399 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23666: 00290829 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23667: 00af1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23668: 00aebbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23669: 006d56e1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23669: 006d56d1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 23670: 004a8641 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23671: 00aebd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23672: 00752659 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23672: 00752649 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23673: 00af4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23674: 00af7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23675: 003f16a1 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23676: 006bf031 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23676: 006bf021 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23677: 00b3e5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23678: 004a6295 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23679: 0046d531 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23680: 00aebbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 23681: 004c1119 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23682: 00af69c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23683: 00aea9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23684: 004a4711 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23685: 00a51d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23686: 00a0caa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 23687: 00347ced 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23688: 00b3f47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23689: 006eb755 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23689: 006eb745 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23690: 004314dd 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23691: 00519831 70 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23692: 00a51fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23693: 00aea1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23694: 00b3dc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23695: 00b3dc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23696: 00a4dd20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23697: 00519e3d 166 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23698: 0062a7dd 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23698: 0062a7cd 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23699: 00aed6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23700: 00696761 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23700: 00696751 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23701: 00a4de28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23702: 00b3e930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23703: 00aeb2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23704: 0073412d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23704: 0073411d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23705: 003f4f09 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23706: 00b3d990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23707: 00666e51 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23707: 00666e41 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23708: 00525de1 1596 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23709: 00b3ee94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23710: 00b3da52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23711: 0060fa39 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23711: 0060fa29 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23712: 00af5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23713: 003b180d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23714: 00a0fb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23715: 00b3dcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23716: 0051916d 114 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23717: 0031e329 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23718: 007512c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23719: 005db0ad 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23718: 007512b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23719: 005db09d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23720: 00350269 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23721: 006f40bd 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23722: 005f9e6d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23721: 006f40ad 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23722: 005f9e5d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23723: 00afa0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23724: 00b3dcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23725: 0091c22c 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23726: 00a4dda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23727: 0050f3f1 24 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23728: 00b3dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23729: 00508af5 16 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23730: 00ae2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23731: 00b3e4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23732: 00af34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23733: 00744d31 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23734: 007445a1 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23733: 00744d21 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23734: 00744591 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23735: 00ae28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23736: 00ae7278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23737: 002d917d 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23738: 00493041 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23739: 00aeb4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23740: 00b3f15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23741: 00b3e952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23742: 00744a85 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23743: 006f0951 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23742: 00744a75 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23743: 006f0941 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23744: 00b3e9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23745: 00ae4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23746: 0074e571 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23747: 007074fd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23746: 0074e561 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23747: 007074ed 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23748: 00ae53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23749: 0064ba85 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23750: 005f07e5 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23749: 0064ba75 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23750: 005f07d5 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23751: 00af1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23752: 005eb985 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23752: 005eb975 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23753: 0044c7dd 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23754: 003f545d 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23755: 003ff861 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23756: 006f9ff9 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23756: 006f9fe9 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23757: 004eeb19 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23758: 004ed191 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23759: 0047b3c1 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23760: 005dee65 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 23761: 006f7631 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23760: 005dee55 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23761: 006f7621 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ 23762: 005392bd 484 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23763: 006d5291 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23763: 006d5281 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23764: 004de70d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23765: 00ae5d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23766: 00ae8334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23767: 00539891 508 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23768: 00ae8644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23769: 005ec979 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23769: 005ec969 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23770: 004de65d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23771: 004ed325 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23772: 005394a1 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23773: 00af3ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23774: 00b3da10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23775: 002f99f5 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23776: 005c05fd 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23777: 006af98d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23776: 005c05ed 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23777: 006af97d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23778: 00ae5e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23779: 00b3e30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23780: 00aecde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23781: 00af08d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23782: 00487d19 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23783: 006f7869 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23783: 006f7859 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23784: 00af1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23785: 00424c29 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23786: 005310c1 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23787: 00539699 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23788: 00af7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23789: 0074cf39 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23789: 0074cf29 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23790: 00b3f2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23791: 0038cd79 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23792: 00aefda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23793: 0046d409 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23794: 00531109 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23795: 00ae9d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23796: 00ae3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23797: 00aed974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23798: 00706961 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23798: 00706951 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23799: 00442181 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23800: 00b3ed96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23801: 00b3d9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23802: 002f2335 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23803: 00af1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23804: 004421f9 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23805: 00449a4d 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23806: 0042ed65 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23807: 0071f7e5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23807: 0071f7d5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23808: 00af5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23809: 00a0e780 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23810: 00b3f9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23811: 004a5781 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23812: 00b3de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23813: 00531151 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23814: 006ac4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23815: 0071e38d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23814: 006ac4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23815: 0071e37d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23816: 00b3dd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23817: 004c16c5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23818: 00af7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23819: 005dba09 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23819: 005db9f9 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23820: 00344c49 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23821: 00b3d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23822: 007062fd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23822: 007062ed 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23823: 00498fbd 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23824: 00b3f630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23825: 00b3e9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23826: 00b3e466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23827: 0062a3ed 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23827: 0062a3dd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23828: 00b3e68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23829: 00b3e460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23830: 00b3fa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23831: 004f1af1 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23832: 0071dcd1 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23832: 0071dcc1 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23833: 00b3f70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23834: 00aed944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23835: 006fb255 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23835: 006fb245 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23836: 00b3d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23837: 004ed565 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23838: 006bd83d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23838: 006bd82d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23839: 002d2ea1 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23840: 004564d9 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23841: 006bdee5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23841: 006bded5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23842: 00297fc1 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23843: 00b40084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23844: 00af98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23845: 006e5aed 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23846: 006d208d 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23847: 006e63c5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23845: 006e5add 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23846: 006d207d 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23847: 006e63b5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23848: 00b3e91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23849: 00aeb5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23850: 0074424d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23851: 006ca53d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23852: 007182dd 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23850: 0074423d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23851: 006ca52d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23852: 007182cd 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23853: 004f2739 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23854: 005097a9 468 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23855: 00ae7bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23856: 0087b0bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ - 23857: 006ec10d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23858: 0072d6a5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23859: 006acd99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23860: 0073b029 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23856: 0087b0ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 23857: 006ec0fd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23858: 0072d695 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23859: 006acd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23860: 0073b019 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23861: 00b3d9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23862: 00ae1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23863: 0065daa9 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23864: 006fe699 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23863: 0065da99 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23864: 006fe689 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23865: 00ae89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23866: 0054b8a5 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23867: 00af1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23868: 002aa47d 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23869: 00460f21 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23870: 00839a94 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23870: 00839a84 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23871: 00af2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23872: 006d7c21 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23872: 006d7c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23873: 00b3e9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23874: 0074d08d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23874: 0074d07d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23875: 00290925 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23876: 00af7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23877: 0050a72d 80 FUNC GLOBAL DEFAULT 12 common_semi_stack_bottom │ │ │ │ 23878: 00b3f0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23879: 00b3e32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23880: 00b3d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23881: 0060d57d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23882: 0070833d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23883: 0069fb59 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23881: 0060d56d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23882: 0070832d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23883: 0069fb49 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23884: 0054b9e9 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23885: 004d80ed 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 23886: 00b3f25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23887: 00af2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23888: 006af735 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23889: 007564f1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23888: 006af725 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23889: 007564e1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23890: 00439d95 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23891: 00b3dfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23892: 0040ac05 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23893: 005ce1dd 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23893: 005ce1cd 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23894: 00b3db3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23895: 002aa0e9 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23896: 00ae8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23897: 005429c1 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23898: 00af6c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23899: 00b3ec44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23900: 005f32a5 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23900: 005f3295 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23901: 003c6fd5 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23902: 00b3fb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23903: 00498fc1 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23904: 00542a99 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23905: 00b3f3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23906: 00aecab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23907: 00af3e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23908: 0054496d 308 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23909: 00aeac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23910: 00ae4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23911: 00462789 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23912: 00b3f9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23913: 00542a09 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23914: 00ae618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23915: 008e45f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23915: 008e45e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23916: 00544731 286 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ 23917: 00437769 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23918: 00b3dd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23919: 00b4007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23920: 004d7e05 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23921: 00aeae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 23922: 00b3e5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23923: 002c2e09 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23924: 00ae625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23925: 00b3e6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23926: 0074e4ed 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23926: 0074e4dd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23927: 00ae2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23928: 00af8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ 23929: 004a8a69 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23930: 006dcbb9 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 23931: 0072d535 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23930: 006dcba9 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 23931: 0072d525 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23932: 00af94c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23933: 00b3d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23934: 00aefcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23935: 002997e9 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23936: 00b3ef84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23937: 00b3d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23938: 0042ecbd 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23939: 00542a51 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23940: 00aeb87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23941: 00aebbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23942: 00b3e994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23943: 0042d8cd 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23944: 00544851 284 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23945: 006cf8c9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23945: 006cf8b9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23946: 00ae23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23947: 004ca621 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23948: 00b3daec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23949: 0070cc45 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23949: 0070cc35 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23950: 00ae6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23951: 00af4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23952: 00b3e728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23953: 00b3ea5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23954: 00b3ddd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23955: 00b3f216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23956: 00a4d0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ @@ -23968,144 +23968,144 @@ │ │ │ │ 23964: 00518885 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23965: 00b3ef5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23966: 00a4d1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23967: 00af811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23968: 00467ff9 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23969: 002f7379 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23970: 00b3d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23971: 006f05e1 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23971: 006f05d1 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23972: 00aec09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23973: 00b3df08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23974: 0055e661 62 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23975: 00b3fb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23976: 004f5659 348 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23977: 00b3faaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23978: 004f4269 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23979: 00ae82a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23980: 00ae3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23981: 00aec918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23982: 00b3e0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23983: 0074a2d9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23983: 0074a2c9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23984: 00af1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23985: 00b3ea1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23986: 002a572d 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23987: 005a2031 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23987: 005a201d 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23988: 00a4d144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23989: 00a5543c 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23990: 005db041 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23990: 005db031 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23991: 0050f6b1 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23992: 00aeb50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23993: 00706f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23993: 00706f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23994: 00ae639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23995: 00a556d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 23996: 0055d459 74 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 23997: 00299729 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23998: 006ab2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23998: 006ab2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23999: 0040ab41 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 24000: 00731385 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 24000: 00731375 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 24001: 00ae4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 24002: 00af8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 24003: 00b3e3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 24004: 006d1e65 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 24004: 006d1e55 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 24005: 00b3e0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 24006: 00af3268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 24007: 00b3e2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 24008: 00a551a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 24009: 00363c95 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 24010: 00b3fa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 24011: 0074f3b1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 24011: 0074f3a1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 24012: 00ae3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 24013: 00b3eedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 24014: 00b3e5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 24015: 004177ad 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 24016: 00aec57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 24017: 005e725d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 24017: 005e724d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 24018: 00b3f86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 24019: 0063aab5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 24019: 0063aaa5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 24020: 00345d81 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 24021: 00b3d330 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 24022: 0051bb61 46 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 24023: 00b3e0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 24024: 00859c90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 24025: 006c9351 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 24026: 00633f65 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 24027: 00713289 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 24024: 00859c80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 24025: 006c9341 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 24026: 00633f55 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 24027: 00713279 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 24028: 00af8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 24029: 00a50870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 24030: 00afa3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 24031: 004f2529 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 24032: 00ae7564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 24033: 00a507ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 24034: 00b3e488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 24035: 006ecbbd 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 24035: 006ecbad 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 24036: 00af62a0 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 24037: 0060ad81 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 24038: 00696c1d 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 24039: 005c2891 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 24037: 0060ad71 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 24038: 00696c0d 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 24039: 005c2881 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 24040: 005174b1 164 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 24041: 005dd56d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 24041: 005dd55d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 24042: 004a7e0d 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 24043: 00ae2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 24044: 00a50768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 24045: 00631b95 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 24046: 006bb535 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 24047: 006f9b51 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 24048: 007000e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 24049: 0065f681 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 24045: 00631b85 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 24046: 006bb525 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 24047: 006f9b41 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 24048: 007000d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 24049: 0065f671 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 24050: 002bfa9d 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 24051: 00b3eff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 24052: 006b42d5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 24052: 006b42c5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 24053: 00b3e90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 24054: 004f6219 194 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ 24055: 00af36c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 24056: 006fe0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 24056: 006fe0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 24057: 00b3f294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 24058: 004ca61d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 24059: 002728bd 52 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 24060: 00b3ee6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 24061: 00af9428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 24062: 00b3d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 24063: 00ae8534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 24064: 00ae17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 24065: 00af19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 24066: 007146a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 24066: 00714695 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 24067: 00b3dfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 24068: 0061fd65 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 24068: 0061fd55 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 24069: 00b3fa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 24070: 005ed0dd 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 24070: 005ed0cd 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 24071: 00aea120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 24072: 004eca65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 24073: 005a2485 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 24073: 005a2471 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 24074: 00b3e0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 24075: 0046cb55 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 24076: 004473ad 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 24077: 00b3d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 24078: 002ff0b1 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 24079: 006ab791 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 24079: 006ab781 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 24080: 00af0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 24081: 004a8a15 82 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 24082: 0072a9ad 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 24083: 006caa45 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 24082: 0072a99d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 24083: 006caa35 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 24084: 00b3d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 24085: 006c5ef5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 24085: 006c5ee5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 24086: 00af5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 24087: 00a553b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 24088: 005cf011 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 24088: 005cf001 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 24089: 00b3ef68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 24090: 00ae48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 24091: 006bf91d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 24091: 006bf90d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 24092: 0029f885 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 24093: 00b3e9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 24094: 004ebf9d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 24095: 00ae33e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 24096: 006f0249 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 24097: 00749dd5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 24096: 006f0239 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 24097: 00749dc5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 24098: 00a5564c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 24099: 002f1039 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 24100: 006d69d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 24100: 006d69c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 24101: 00b3e920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 24102: 004d3de5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 24103: 004921b1 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 24104: 00b3ddf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 24105: 005541dd 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 24106: 00aefab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 24107: 0042e0b5 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ @@ -24117,154 +24117,154 @@ │ │ │ │ 24113: 009cd378 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 24114: 009cfe08 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 24115: 00b3e784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 24116: 0047acc1 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 24117: 00b3e55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 24118: 00b3f72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 24119: 00ae7148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 24120: 005ba3d5 2048 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 24120: 005ba3c5 2048 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 24121: 00b3eddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 24122: 00af5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 24123: 007102fd 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 24123: 007102ed 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 24124: 004dd82d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 24125: 00b3ebc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 24126: 00ae7614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 24127: 00b3eb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 24128: 004de31d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 24129: 002f132d 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 24130: 003fa6fd 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 24131: 005f90f1 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 24131: 005f90e1 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 24132: 00af1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 24133: 00ae5b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 24134: 00b3d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 24135: 005540c9 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 24136: 004f616d 18 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 24137: 00af1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 24138: 00a0cb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 24139: 0071f26d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 24139: 0071f25d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 24140: 00b3edf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 24141: 002c2341 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 24142: 00af4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 24143: 00b3d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 24144: 003bb741 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 24145: 00b3e206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 24146: 00ae62cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 24147: 009beab0 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 24148: 009ccf00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 24149: 00ae4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 24150: 00ae5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 24151: 006dbd21 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 24151: 006dbd11 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24152: 0041a12d 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24153: 0070d015 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24153: 0070d005 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24154: 00aef774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24155: 006ba7dd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24156: 0070dfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24157: 00725189 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24158: 006ce111 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24155: 006ba7cd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24156: 0070dfa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24157: 00725179 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24158: 006ce101 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24159: 004809ad 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24160: 00b3fa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24161: 00b3e984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24162: 00b3e168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 24163: 00aeb22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 24164: 0044301d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24165: 00b3dde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 24166: 00aefed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24167: 00b3e5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24168: 00b3d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24169: 00b3d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24170: 0061339d 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24170: 0061338d 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24171: 00493849 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24172: 005de95d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24172: 005de94d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24173: 00aec10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 24174: 004327e5 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24175: 004f62dd 2 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 24176: 00b3e5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 24177: 004e9515 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24178: 0063cab1 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24178: 0063caa1 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 24179: 0043cc65 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24180: 00b3e7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24181: 00a376c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 24182: 004f25f1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24183: 00ae2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24184: 00b3e60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24185: 00af2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 24186: 006ce7f5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24186: 006ce7e5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 24187: 00b3f37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 24188: 005ce1f9 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24188: 005ce1e9 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 24189: 00432bb9 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 24190: 00442361 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 24191: 004c0a2d 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 24192: 004cba31 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24193: 00294ca1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24194: 00b3ef76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24195: 00af5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24196: 005b349d 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 24196: 005b348d 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 24197: 00547e4d 330 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 24198: 00af85c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24199: 00547c01 290 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 24200: 002a2fc9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24201: 00af751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24202: 0060f169 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24202: 0060f159 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24203: 00aefdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24204: 00af7058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24205: 00b3f028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 24206: 0073078d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24206: 0073077d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 24207: 00ae23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 24208: 004329c9 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24209: 00b3ee1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 24210: 002d4d4d 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 24211: 004ec421 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 24212: 00b3e764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 24213: 004e5e45 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 24214: 00b3e744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 24215: 004ddac1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 24216: 004de3a5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 24217: 004935b9 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 24218: 004c1519 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 24219: 00709699 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 24220: 006289e9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 24219: 00709689 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 24220: 006289d9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 24221: 00b3eaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 24222: 00519a25 60 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 24223: 00b3d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 24224: 00af3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 24225: 00b2db10 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 24226: 0044454d 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 24227: 0051a281 110 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 24228: 0029f4f1 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 24229: 00547d25 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 24230: 00b3f4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 24231: 009cfbc4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 24232: 00724129 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 24232: 00724119 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 24233: 0044cebd 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 24234: 00519481 86 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 24235: 00ae5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 24236: 005e6289 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 24237: 006efbc1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 24236: 005e6279 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 24237: 006efbb1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 24238: 0046fc0d 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 24239: 00af2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 24240: 00415891 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 24241: 005cddd5 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 24241: 005cddc5 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 24242: 00534311 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ 24243: 004d0fe5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 24244: 00b3d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 24245: 002a4d09 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 24246: 00299ecd 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 24247: 005343e9 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 24248: 006a9145 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 24248: 006a9135 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 24249: 00b3f49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 24250: 00aeaaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 24251: 00b3e536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 24252: 00ae9460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 24253: 006c1c65 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 24253: 006c1c55 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 24254: 00534359 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 24255: 00ae6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 24256: 0051c40d 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 24257: 00b3e0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 24258: 00a092f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 24259: 006f8261 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 24259: 006f8251 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 24260: 00b3e7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 24261: 0045f41d 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 24262: 004f9329 272 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 24263: 00ae2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 24264: 00a0e804 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 24265: 00b3db80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 24266: 009c8d64 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ @@ -24272,311 +24272,311 @@ │ │ │ │ 24268: 004c2d21 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 24269: 00af0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 24270: 005343a1 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 24271: 003e3189 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 24272: 002998a9 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 24273: 00af5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 24274: 004be625 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 24275: 006bae41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 24275: 006bae31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 24276: 00b3e136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 24277: 004b8e41 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 24278: 00269b1d 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 24279: 00af9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 24280: 00aed078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 24281: 00b3f5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 24282: 00aebe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 24283: 0073a10d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 24283: 0073a0fd 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 24284: 00b3db18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 24285: 0045c7c9 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 24286: 00a43484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 24287: 00293ce5 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 24288: 005eb3bd 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 24288: 005eb3ad 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 24289: 00ae22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 24290: 006b7e25 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 24290: 006b7e15 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 24291: 00a4358c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 24292: 004f0b59 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 24293: 003316f5 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 24294: 00b3e4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 24295: 0064b5ad 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 24295: 0064b59d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 24296: 00b3d4ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 24297: 00705b05 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 24297: 00705af5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 24298: 00ae2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 24299: 0042f4a1 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 24300: 00704de5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 24300: 00704dd5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 24301: 00283109 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 24302: 005a240d 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 24303: 00728e0d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 24304: 00728f7d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 24305: 005e4935 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 24302: 005a23f9 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 24303: 00728dfd 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 24304: 00728f6d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 24305: 005e4925 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 24306: 00aeab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 24307: 004d0f95 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 24308: 005cdaa9 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 24308: 005cda99 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 24309: 00af7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 24310: 00af6374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 24311: 0061a0e5 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 24312: 0072a159 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 24313: 00746411 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 24311: 0061a0d5 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 24312: 0072a149 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 24313: 00746401 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 24314: 00b3e5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 24315: 00b3da0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 24316: 006d8fd9 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 24316: 006d8fc9 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 24317: 00a43508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 24318: 00b3f67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 24319: 0052d9c5 600 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 24320: 00aedc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 24321: 009cf454 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 24322: 00b3d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 24323: 006a875d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 24324: 00726205 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 24323: 006a874d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 24324: 007261f5 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 24325: 00b3f1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 24326: 00b3dd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 24327: 00aea270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 24328: 00ae619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 24329: 00ae4254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 24330: 00b3e63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 24331: 005467b1 304 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 24332: 00b3e0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 24333: 004c2bfd 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 24334: 00732385 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 24334: 00732375 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 24335: 00b3f99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 24336: 00b3e222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 24337: 00b3ead8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 24338: 00a06464 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 24339: 0070a305 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 24339: 0070a2f5 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 24340: 00b3db38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 24341: 00ae3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 24342: 00ae9a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 24343: 00546579 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 24344: 00ae8504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 24345: 00ae2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 24346: 00aeeba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 24347: 00299749 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 24348: 00b3f2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 24349: 003bb1bd 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 24350: 00701ad5 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 24350: 00701ac5 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 24351: 00ae5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 24352: 00aef734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 24353: 00b3df9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 24354: 00af4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 24355: 009cfbfc 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 24356: 00b3ea38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 24357: 00b3e20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 24358: 006c0e89 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 24359: 006ff0a1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 24358: 006c0e79 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 24359: 006ff091 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 24360: 00b3e74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 24361: 00ae9b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 24362: 00aebe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 24363: 004ddd41 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 24364: 005a2395 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 24365: 006bbe49 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 24366: 0071f06d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 24364: 005a2381 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 24365: 006bbe39 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 24366: 0071f05d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 24367: 004de42d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 24368: 00b3e116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 24369: 002d0a61 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 24370: 00b3d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 24371: 00346711 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 24372: 00b3f396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 24373: 00546695 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 24374: 00b3e2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 24375: 0042f699 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 24376: 006e8521 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 24377: 0070faf5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 24376: 006e8511 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 24377: 0070fae5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 24378: 00430bb5 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 24379: 0062bd49 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 24380: 0087b578 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 24379: 0062bd39 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 24380: 0087b568 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 24381: 00553e89 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 24382: 003ccae1 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 24383: 00af88a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 24384: 006190ad 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 24384: 0061909d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 24385: 003f5595 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 24386: 00553c61 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 24387: 00b3ef0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 24388: 005db555 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 24388: 005db545 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 24389: 00a535d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 24390: 0046cbc1 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 24391: 00b3d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 24392: 006f1fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 24392: 006f1fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 24393: 0044d895 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 24394: 00a533c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 24395: 0074259d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 24395: 0074258d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 24396: 00aef034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 24397: 006159f5 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 24397: 006159e5 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 24398: 00b3e832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 24399: 0042f04d 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 24400: 00ae6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 24401: 00b3f1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 24402: 006ab9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 24402: 006ab99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 24403: 00af7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 24404: 00b40068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 24405: 00af1a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 24406: 00af80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 24407: 0070e73d 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 24407: 0070e72d 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 24408: 00553d75 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 24409: 00ae5bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 24410: 00ae1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 24411: 005dc395 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 24412: 006cfc09 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 24411: 005dc385 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 24412: 006cfbf9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 24413: 00ae4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 24414: 00aeeee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 24415: 00ae2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 24416: 00b3df42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 24417: 00aec17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 24418: 0066ffd9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 24418: 0066ffc9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 24419: 00b3ea42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 24420: 006c971d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 24421: 006acc31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 24420: 006c970d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 24421: 006acc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 24422: 0041d0e5 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 24423: 004c2ec1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 24424: 0050f375 124 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 24425: 00b3dbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 24426: 005181b5 224 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 24427: 00af8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 24428: 00aecb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 24429: 009c3690 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 24430: 006f5679 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 24430: 006f5669 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 24431: 00b3fafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 24432: 00af0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 24433: 00ae73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 24434: 0091d978 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 24435: 00af1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 24436: 00ae9480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 24437: 00ae9120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 24438: 002f5f71 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 24439: 00618a61 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 24439: 00618a51 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 24440: 004c9f79 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 24441: 00af759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 24442: 004c1cc1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 24443: 0063a575 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 24443: 0063a565 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 24444: 00aec05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 24445: 004b8ea9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 24446: 002d15cd 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 24447: 00ae6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 24448: 00473b61 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 24449: 002f1939 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 24450: 00af9278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 24451: 0074518d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 24452: 006c90f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 24451: 0074517d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 24452: 006c90e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 24453: 00af5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 24454: 00b3dab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 24455: 00b3f9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 24456: 005e4241 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 24457: 006c9b9d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 24456: 005e4231 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 24457: 006c9b8d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 24458: 0029a981 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 24459: 00b3e6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 24460: 00458269 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 24461: 006f9cd5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 24462: 00642969 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 24461: 006f9cc5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 24462: 00642959 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 24463: 0046fb99 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 24464: 00734c89 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 24464: 00734c79 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 24465: 00ae2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 24466: 009b9d80 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 24467: 00ae9830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 24468: 0046ca59 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 24469: 005f8541 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 24469: 005f8531 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 24470: 00530605 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 24471: 00b3f6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 24472: 00b3e5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 24473: 005306dd 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 24474: 00b3f58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 24475: 004eda69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 24476: 0053064d 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 24477: 00b3d988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 24478: 00af4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 24479: 00ae26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 24480: 006dc361 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 24480: 006dc351 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 24481: 00b3f970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 24482: 00af41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 24483: 00ae3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 24484: 00aee804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 24485: 006c85d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 24486: 00727ca9 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 24485: 006c85c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 24486: 00727c99 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 24487: 00ae73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 24488: 00b3d9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 24489: 00af3338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 24490: 00b3d44f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 24491: 002d0f39 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 24492: 00b3de34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 24493: 00ae37d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 24494: 0046cae9 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 24495: 004f4281 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 24496: 00aebb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 24497: 0052a5ad 500 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 24498: 00632b51 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 24499: 005dc0c1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 24498: 00632b41 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 24499: 005dc0b1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 24500: 00530695 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 24501: 00b3df3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 24502: 00af8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 24503: 006a2d7d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 24503: 006a2d6d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 24504: 00ae7bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 24505: 00b3daf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 24506: 00630bd1 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 24506: 00630bc1 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 24507: 00af3058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 24508: 00721b6d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 24508: 00721b5d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 24509: 00af1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 24510: 00af945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 24511: 00a3719c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 24512: 002d0de5 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 24513: 00af972c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 24514: 00b1c070 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 24515: 00aedbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 24516: 006fce41 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 24517: 005f5ca1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 24516: 006fce31 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 24517: 005f5c91 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 24518: 00b3deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 24519: 0063af6d 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 24519: 0063af5d 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 24520: 0053fed9 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 24521: 00af74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 24522: 0050a77d 4 FUNC GLOBAL DEFAULT 12 common_semi_has_synccache │ │ │ │ 24523: 00b3eb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 24524: 00b3e42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 24525: 00b3d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 24526: 006ab575 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 24526: 006ab565 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 24527: 00b3de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 24528: 00af8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 24529: 0026a331 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 24530: 0075004d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 24530: 0075003d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 24531: 0053ff21 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 24532: 00a511b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 24533: 00af7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 24534: 00b3e836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 24535: 006d11d1 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 24535: 006d11c1 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 24536: 00af23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 24537: 0046b01d 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 24538: 0047b659 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 24539: 00b3e592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 24540: 00a51134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 24541: 00b3d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 24542: 0055e0a5 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 24543: 002a4f69 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 24544: 00b3f554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 24545: 006db38d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 24545: 006db37d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 24546: 00ae7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 24547: 00b3f1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 24548: 00b1b840 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 24549: 00b3f28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 24550: 0073c2f5 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 24550: 0073c2e5 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 24551: 00b3f59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 24552: 00aef0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 24553: 00af5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 24554: 0074d201 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 24554: 0074d1f1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ 24555: 00549765 326 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 24556: 006faa65 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 24556: 006faa55 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 24557: 00af1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 24558: 00ae9ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 24559: 0053ff69 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 24560: 006d0971 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 24560: 006d0961 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 24561: 00af5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 24562: 004f74e1 216 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ 24563: 004e2eed 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 24564: 00549515 296 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 24565: 003b1831 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 24566: 005f5615 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 24566: 005f5605 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 24567: 00ae41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 24568: 00734625 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 24568: 00734615 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 24569: 00af3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 24570: 00b3dd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 24571: 005a2599 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 24571: 005a2585 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 24572: 00af6e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 24573: 002efd69 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 24574: 00ae9c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 24575: 00a510b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 24576: 002a59c9 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 24577: 009d0c78 12 OBJECT GLOBAL DEFAULT 21 SevGuestType_lookup │ │ │ │ 24578: 0049fd25 1720 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ @@ -24588,104 +24588,104 @@ │ │ │ │ 24584: 00af1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 24585: 00419ea5 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 24586: 00ae87a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 24587: 004e2765 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 24588: 00af3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 24589: 00b3ee44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 24590: 0054963d 294 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 24591: 0061ccbd 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 24591: 0061ccad 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 24592: 00a4a6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 24593: 00b3f572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 24594: 005f8a71 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 24594: 005f8a61 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 24595: 002d94f5 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 24596: 00b3f9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 24597: 00732ab5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 24597: 00732aa5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 24598: 0044832d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 24599: 00af9ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 24600: 006f396d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 24600: 006f395d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 24601: 00b3dbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 24602: 00b3f326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 24603: 005a4371 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 24603: 005a435d 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 24604: 002d4481 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 24605: 00b3dd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 24606: 00a4d24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 24607: 005a4449 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 24608: 006c1181 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 24607: 005a4435 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 24608: 006c1171 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 24609: 002ae1d1 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 24610: 00af8450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 24611: 00af6ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 24612: 00a4a678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 24613: 006a8505 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24613: 006a84f5 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24614: 00b3d9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24615: 0038496d 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24616: 005a43b9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24616: 005a43a5 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24617: 00a4d354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24618: 00aee9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24619: 0042e669 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 24620: 00b3e54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24621: 006fd999 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24621: 006fd989 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24622: 00b400d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24623: 00b3f5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 24624: 0073e929 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 24624: 0073e919 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 24625: 002d40c5 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 24626: 003847b9 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24627: 00b3e192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24628: 009ccff0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24629: 006f5011 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24629: 006f5001 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24630: 00b3e1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 24631: 003f98e1 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 24632: 006e258d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24632: 006e257d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24633: 00af0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24634: 00aef024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24635: 005a4401 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24635: 005a43ed 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24636: 0052ab81 504 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24637: 00a4d2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24638: 0038ee31 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24639: 002917a9 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24640: 0061ff69 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24640: 0061ff59 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24641: 004a617d 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24642: 00345bed 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24643: 00aecf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24644: 00449fe5 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24645: 006e2df5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24645: 006e2de5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24646: 00ae5dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24647: 009cd644 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24648: 0071f0d1 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24648: 0071f0c1 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24649: 00369b9d 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 24650: 004d692d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24651: 00b3e5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24652: 004f2e51 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24653: 007240f1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24653: 007240e1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24654: 00b3dc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 24655: 005255d1 88 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24656: 004f24a1 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24657: 006eba39 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24658: 00839340 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24657: 006eba29 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24658: 00839330 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24659: 00b3de3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24660: 003cc455 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24661: 00b400fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24662: 005cf0a1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24662: 005cf091 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24663: 00453b19 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24664: 0029a209 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24665: 00b3d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24666: 00aedbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24667: 00aebbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24668: 00b3f426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24669: 00b3ecea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24670: 00297b01 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 24671: 006f290d 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 24671: 006f28fd 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 24672: 00b4005b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24673: 00aeb0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24674: 00b3f804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24675: 0074b0a1 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24675: 0074b091 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24676: 0047a775 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24677: 00463e99 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 24678: 004ec061 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24679: 00691195 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24680: 00720391 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24679: 00691185 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24680: 00720381 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24681: 00a3296c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24682: 00b3e42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24683: 0029f815 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24684: 00ae9900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24685: 00ae5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24686: 009cdbd0 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24687: 00aef084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24693,80 +24693,80 @@ │ │ │ │ 24689: 00b3e9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24690: 00af35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24691: 00ae47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24692: 00a328e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24693: 00b3fb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24694: 004f9849 172 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24695: 00420c85 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24696: 006cc1e9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24696: 006cc1d9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24697: 00a40514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ - 24698: 0070eb01 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24699: 0072eb9d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24700: 005f30e1 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24698: 0070eaf1 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24699: 0072eb8d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24700: 005f30d1 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24701: 00a40388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24702: 00ae84e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24703: 00ae5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24704: 00665e39 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24704: 00665e29 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24705: 00a40490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24706: 00b3da8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24707: 00a4f874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24708: 00485b4d 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24709: 00a4f6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24710: 006cf7b9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24711: 005db419 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24710: 006cf7a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24711: 005db409 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 24712: 004eb7c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24713: 00b3fabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24714: 00a32864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24715: 00b3e0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24716: 00a4f7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24717: 005f4e21 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24718: 0063cdc1 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24717: 005f4e11 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24718: 0063cdb1 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24719: 002c8c7d 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24720: 00294d51 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24721: 009ccfc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24722: 00a5bebc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24723: 00b3d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24724: 00a4040c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24725: 00293b59 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24726: 00b3f882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24727: 0061bded 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24727: 0061bddd 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24728: 00a563b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24729: 00b3f434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24730: 00b3f5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24731: 00b3e69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24732: 006a9615 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24733: 00723581 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24732: 006a9605 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24733: 00723571 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24734: 00b3dd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24735: 006cd54d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24735: 006cd53d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24736: 002d2191 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24737: 005e029d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24738: 005f8a65 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24737: 005e028d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24738: 005f8a55 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24739: 002b43f1 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24740: 00b3d473 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24741: 004f1fd1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24742: 00af4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24743: 00723779 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24743: 00723769 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24744: 00431f85 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24745: 006da08d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24745: 006da07d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24746: 00a336d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24747: 00b3d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24748: 00a0aaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24749: 00a4f76c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24750: 00b3e5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24751: 00ae8064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24752: 006e3729 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24753: 00751051 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24752: 006e3719 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24753: 00751041 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24754: 00af3108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24755: 00a337dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24756: 006165cd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24756: 006165bd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24757: 00b3ea6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24758: 0041d071 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24759: 002915c1 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24760: 00b3f304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24761: 005a2509 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24761: 005a24f5 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24762: 00b3ddf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24763: 00b3fafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 24764: 00b3dd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24765: 004605cd 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24766: 00aee9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24767: 00aeeef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24768: 00b3e27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ @@ -24789,189 +24789,189 @@ │ │ │ │ 24785: 00af8794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24786: 00af3c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24787: 00af99c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24788: 002c45e5 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24789: 004da869 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24790: 00b3d980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24791: 00afa364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24792: 006ed5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24793: 005f3881 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24792: 006ed5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24793: 005f3871 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24794: 0091bf80 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24795: 00aeb3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24796: 00b3d47f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24797: 004dab71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24798: 00b3d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24799: 00af4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24800: 00b3f12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24801: 00af28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24802: 00aecb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24803: 00b3d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24804: 00ae2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24805: 0041cbfd 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24806: 00ae9360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24807: 006d7d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24807: 006d7d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24808: 00b3d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24809: 00484ccd 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24810: 00ae5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24811: 00494091 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24812: 00b3e4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24813: 005d713d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24813: 005d712d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 24814: 00448f1d 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 24815: 00615895 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24816: 006e39ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24817: 006bfc09 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24815: 00615885 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24816: 006e39dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24817: 006bfbf9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24818: 00ae30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24819: 006ad0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24819: 006ad095 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24820: 00b3e620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24821: 006fc539 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24822: 006fe8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24821: 006fc529 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24822: 006fe8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24823: 00af3e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24824: 0074761d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24824: 0074760d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24825: 00457cd1 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24826: 00ae55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24827: 004d79e1 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24828: 00b3f636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24829: 00487911 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24830: 0029d679 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24831: 0071edf1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24831: 0071ede1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24832: 00b3f0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24833: 0041ad19 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24834: 00ae9f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24835: 004254e5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24836: 006fff79 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24836: 006fff69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24837: 00b3d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24838: 0087b05c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24838: 0087b04c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24839: 00b3f142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24840: 00aeb36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24841: 00a0aa24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24842: 00af5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24843: 00af8430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24844: 00b3fac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24845: 00ae8464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24846: 00b3ed68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24847: 009c31b0 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24848: 00ae36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24849: 00aef7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24850: 006ae2c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24850: 006ae2b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24851: 00398249 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24852: 00b4013d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24853: 004a5575 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24854: 0066996d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24854: 0066995d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 24855: 00b3d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 24856: 006f0145 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24857: 005da7a5 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24856: 006f0135 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24857: 005da795 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24858: 00af5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24859: 00b3f16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24860: 00838f8c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24860: 00838f7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24861: 004f9439 116 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24862: 00ae8a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24863: 00b3defe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24864: 00b3f976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24865: 006468d9 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24865: 006468c9 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24866: 00b3ee08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24867: 006d0649 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24867: 006d0639 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24868: 00b3f30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24869: 00a3b9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24870: 00ae5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24871: 00a3bad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24872: 00b3dc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24873: 00a52448 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssamoswap_disabled │ │ │ │ 24874: 00b3ee4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24875: 00af8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24876: 0050d0f5 4 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24877: 009ccf78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24878: 00af6ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24879: 00ae5b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24880: 00a3e834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24881: 005deae9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24881: 005dead9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24882: 00a3e6a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24883: 00731245 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24883: 00731235 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24884: 00447e71 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24885: 0046c151 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24886: 00527eb1 1672 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24887: 00afa664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24888: 00aeab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24889: 006e51c1 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24889: 006e51b1 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24890: 00a3e7b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24891: 00455931 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24892: 00af1a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24893: 00b3ebb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24894: 00af5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24895: 00a3ba50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24896: 00b3dcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24897: 00467449 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24898: 002847a1 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24899: 006de6c1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24900: 00629819 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24899: 006de6b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24900: 00629809 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24901: 00b3ef70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24902: 0044d66d 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24903: 006a7cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24903: 006a7cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24904: 00a06ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24905: 00b3fb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24906: 00b3f728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24907: 004bff2d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24908: 005c95b1 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24908: 005c95a1 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24909: 00af40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24910: 00b3eae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24911: 00a3e72c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24912: 00a0cba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24913: 006ed655 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24913: 006ed645 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24914: 009c9898 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24915: 00b3de1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24916: 00b3efe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24917: 004e5fb5 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24918: 00729f3d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24919: 006fa455 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24918: 00729f2d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24919: 006fa445 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24920: 00425e45 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24921: 00b3e23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24922: 00718681 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24922: 00718671 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24923: 0038553d 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24924: 00367941 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24925: 00710df1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24926: 005e2dc5 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24925: 00710de1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24926: 005e2db5 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24927: 002d3391 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24928: 004f2735 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24929: 006e6df9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24930: 0063a00d 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24929: 006e6de9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24930: 00639ffd 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24931: 00294461 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24932: 00b3d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24933: 004da8f1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24934: 00ae62bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24935: 00ae83e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24936: 00af8904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24937: 00ae4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24938: 00b3f0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24939: 007259fd 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24939: 007259ed 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24940: 00b3ddac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24941: 004c1089 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24942: 00b3f96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24943: 005deb01 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24944: 006b8d69 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24943: 005deaf1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24944: 006b8d59 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24945: 00b3ea5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24946: 004d4105 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24947: 002a59b1 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24948: 003cc6bd 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24949: 00385851 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24950: 00743635 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24950: 00743625 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24951: 00b3ddfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24952: 00b3ea7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24953: 004e8b91 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24954: 00aec9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24955: 00706239 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24955: 00706229 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24956: 00a3d49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24957: 00afa6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24958: 006d4cf5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24958: 006d4ce5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24959: 00a3d310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24960: 00485cbd 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24961: 00283ecd 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24962: 004ec675 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24963: 003cdab9 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24964: 00a3d418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24965: 00af3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24966: 0063bcd9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24966: 0063bcc9 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24967: 00b3e4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24968: 00ae90b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24969: 00aecd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24970: 00b3ed9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24971: 003466d1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24972: 00ae57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24973: 00369c71 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24979,65 +24979,65 @@ │ │ │ │ 24975: 00b3f9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24976: 00af7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24977: 00b3e944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24978: 00b3f812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24979: 00a3d394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24980: 003d03a5 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24981: 004ecdb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24982: 0061662d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24982: 0061661d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24983: 00af9c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24984: 006d8b95 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24984: 006d8b85 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24985: 004d5f1d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24986: 00b3f6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24987: 00aeea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24988: 00aefcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24989: 00b3dd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24990: 00aebccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24991: 00b3d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24992: 0042e005 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24993: 007406b5 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24993: 007406a5 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24994: 00b3f6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24995: 00b3deda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24996: 005dea9d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24997: 0073fb71 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24996: 005dea8d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24997: 0073fb61 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 24998: 0051c0b1 128 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 24999: 005ffae1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24999: 005ffad1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 25000: 00446e05 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 25001: 00af0400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 25002: 00af4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 25003: 0072a6e9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 25003: 0072a6d9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 25004: 0055c0cd 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 25005: 00b3e4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 25006: 00aeedf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 25007: 00af3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 25008: 00b3ee60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 25009: 00b3edb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 25010: 0055c0c5 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 25011: 004dbbf9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 25012: 006a9309 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 25013: 00632911 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 25012: 006a92f9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 25013: 00632901 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 25014: 00aef184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 25015: 00633ec5 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 25015: 00633eb5 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 25016: 0045e2b9 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 25017: 00af0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 25018: 00b3f296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 25019: 004e0e89 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 25020: 00490899 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 25021: 009cfb08 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 25022: 0055c0c9 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 25023: 004dc499 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 25024: 0044360d 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 25025: 006960cd 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 25025: 006960bd 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 25026: 004e9801 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 25027: 00af6324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 25028: 0074e679 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 25029: 006fbe75 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 25030: 00722a1d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 25031: 006ac1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 25032: 006ea825 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 25028: 0074e669 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 25029: 006fbe65 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 25030: 00722a0d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 25031: 006ac1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 25032: 006ea815 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 25033: 00b3e662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 25034: 00aeead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 25035: 00af1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 25036: 00aeb65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 25037: 00aeefe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 25038: 00334635 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 25039: 00aec4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -25049,344 +25049,344 @@ │ │ │ │ 25045: 004c44a1 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 25046: 0036c34d 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 25047: 0043b215 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 25048: 00a4b35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 25049: 00b3d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 25050: 00a4b1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 25051: 00b3ee1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 25052: 005d28a1 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 25052: 005d2891 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 25053: 00a08798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 25054: 00a4b2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 25055: 00ae9200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 25056: 004585f1 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 25057: 0072f871 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 25057: 0072f861 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 25058: 00b3f7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 25059: 00708ca9 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 25059: 00708c99 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 25060: 002965a1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 25061: 006e2551 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 25062: 006cf1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 25061: 006e2541 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 25062: 006cf1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 25063: 00ae9e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 25064: 00ae4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 25065: 00b3d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 25066: 00b3de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 25067: 0070062d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 25067: 0070061d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 25068: 0041e1e1 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 25069: 00a07f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 25070: 00af90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 25071: 00af77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 25072: 00a4b254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ 25073: 004c15ed 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 25074: 006a8ce9 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 25074: 006a8cd9 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 25075: 00ae5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 25076: 004671f1 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 25077: 00a3422c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 25078: 00ae3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 25079: 005e67f9 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 25079: 005e67e9 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 25080: 00af5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 25081: 0073bc39 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 25081: 0073bc29 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 25082: 00a340a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 25083: 006d3101 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 25083: 006d30f1 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 25084: 0038631d 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 25085: 00546fc1 316 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 25086: 00b3cf84 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 25087: 00b3e90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 25088: 00afa394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 25089: 00a341a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ 25090: 00ae35ac 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 25091: 006e4d2d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 25091: 006e4d1d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 25092: 00b3e99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 25093: 00466d8d 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 25094: 00aeff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 25095: 003d13c1 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 25096: 00af6b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 25097: 00a46790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 25098: 00b3d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 25099: 00afa354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 25100: 00a0075c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 25101: 006fd64d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 25101: 006fd63d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 25102: 004a5bed 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 25103: 00af5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 25104: 00a46898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 25105: 00a0078c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 25106: 00af6e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 25107: 00739ab5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 25108: 0066fc81 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 25107: 00739aa5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 25108: 0066fc71 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 25109: 00a007dc 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 25110: 00a0087c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 25111: 00ae3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 25112: 005b4d05 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 25112: 005b4cf5 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 25113: 005470fd 326 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 25114: 00b3f5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 25115: 00a34124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 25116: 007549f1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 25116: 007549e1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 25117: 004d3a85 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 25118: 0029f271 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 25119: 004ef1f1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 25120: 005e5215 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 25120: 005e5205 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 25121: 00b3eda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 25122: 003bb33d 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 25123: 00af36b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 25124: 00b3e724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 25125: 00b3dba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 25126: 00b3f33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 25127: 00aeafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 25128: 006e349d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 25129: 0060debd 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 25128: 006e348d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 25129: 0060dead 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 25130: 00af0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 25131: 00a46814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 25132: 0032da9d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 25133: 00b3faa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 25134: 00af4540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 25135: 004d3a55 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 25136: 006e6b19 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 25136: 006e6b09 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 25137: 002d43d9 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 25138: 00b3d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 25139: 005f5c49 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 25139: 005f5c39 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 25140: 004f3765 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 25141: 004d5611 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 25142: 00ae5d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 25143: 005e5d79 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 25144: 0074ed01 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 25143: 005e5d69 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 25144: 0074ecf1 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 25145: 00ae6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 25146: 00615b6d 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 25147: 006c8c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 25146: 00615b5d 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 25147: 006c8c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 25148: 00399fb1 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 25149: 006f2c39 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 25150: 006cf3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 25149: 006f2c29 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 25150: 006cf3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 25151: 00af6978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 25152: 004d5379 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 25153: 00a37b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 25154: 00b3d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 25155: 00af1630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 25156: 006f8a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 25156: 006f8a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 25157: 00b3e41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 25158: 00a379dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 25159: 00aea030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 25160: 004d66ad 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25161: 00b3f000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25162: 00b3eefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 25163: 004d5a01 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25164: 00637c95 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25164: 00637c85 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 25165: 004d5a41 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 25166: 004d5a85 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25167: 00b3d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25168: 00af08e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25169: 00b3dfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25170: 00a37ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 25171: 009cfb20 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 25172: 004ea651 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25173: 00b3eefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 25174: 004d5acd 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25175: 00b3d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25176: 00b3fb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25177: 005ccf35 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25177: 005ccf25 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25178: 00aecdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25179: 0060e431 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25179: 0060e421 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25180: 00af2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25181: 006c64e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25181: 006c64d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25182: 00aebafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25183: 00a59694 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25184: 00aeaeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 25185: 00b3e64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25186: 00b3f774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25187: 00ae9190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25188: 006fbcd5 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25188: 006fbcc5 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25189: 00b3e534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25190: 00aebc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25191: 00a473f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 25192: 006ba36d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 25193: 006fd58d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 25192: 006ba35d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 25193: 006fd57d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 25194: 00b3fb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 25195: 00af5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 25196: 00ae4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 25197: 00a474f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 25198: 00ae6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 25199: 00a37a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 25200: 00b3e1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 25201: 00467fd1 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 25202: 004a3e49 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 25203: 00b3d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 25204: 00af44d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 25205: 004eaad1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 25206: 006cbf29 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 25206: 006cbf19 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 25207: 00aee854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 25208: 00b3e552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 25209: 005e43f5 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 25209: 005e43e5 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 25210: 00ae5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 25211: 00b3eb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 25212: 0046271d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 25213: 00ae4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 25214: 0061c8b5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 25215: 005c4cc9 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 25214: 0061c8a5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 25215: 005c4cb9 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 25216: 00b3d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 25217: 0045824d 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 25218: 004ef049 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 25219: 00a47474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 25220: 00b3e442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 25221: 00b3d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 25222: 00b3eb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 25223: 006fee09 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 25223: 006fedf9 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 25224: 004e5db1 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 25225: 00aee974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 25226: 00445ac9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 25227: 00b3ee00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 25228: 00606fe9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 25228: 00606fd9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 25229: 0055e1b9 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 25230: 0066c77d 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 25230: 0066c76d 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 25231: 0091ee20 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 25232: 00ae8044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 25233: 00b3e634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 25234: 006a316d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 25234: 006a315d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 25235: 004e83e5 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 25236: 00af773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 25237: 00b3e604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 25238: 006ac781 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 25238: 006ac771 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 25239: 00393499 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 25240: 0070f355 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 25240: 0070f345 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 25241: 005432c1 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 25242: 00b3debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 25243: 00a3b528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 25244: 00af5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 25245: 0073aef1 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 25245: 0073aee1 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 25246: 005197e9 24 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 25247: 00543399 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ 25248: 00a34f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 25249: 00a0926c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 25250: 00696dc9 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 25250: 00696db9 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 25251: 00a3b630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 25252: 00543309 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ 25253: 004b9589 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 25254: 00519c81 148 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 25255: 003f15c5 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 25256: 002a32fd 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 25257: 005cd2f9 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 25257: 005cd2e9 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 25258: 00b3dd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 25259: 00ae29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 25260: 005186f9 396 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 25261: 00b3ecbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 25262: 004cb1b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 25263: 0047364d 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 25264: 0043c0b9 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 25265: 00519041 98 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 25266: 00af8420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 25267: 006e267d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 25268: 006f1f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 25269: 006a5665 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 25270: 0066cb35 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 25271: 007513b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 25267: 006e266d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 25268: 006f1f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 25269: 006a5655 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 25270: 0066cb25 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 25271: 007513a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 25272: 00a3b5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 25273: 00a08fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 25274: 00543351 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 25275: 006fdc69 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 25275: 006fdc59 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 25276: 002730a1 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 25277: 00b3df4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 25278: 00aecea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 25279: 00aef424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 25280: 00b3f48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 25281: 00735649 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 25281: 00735639 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 25282: 00af5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 25283: 005eb3b1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 25283: 005eb3a1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 25284: 00b3d44d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 25285: 00341f3d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 25286: 00b3d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 25287: 00294931 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 25288: 00ae4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 25289: 00aef074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 25290: 00b3edda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 25291: 00b3e00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 25292: 00aefdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 25293: 004e2119 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 25294: 00b400a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 25295: 00b3e6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 25296: 00711b71 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 25296: 00711b61 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 25297: 00ae2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 25298: 00aebe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 25299: 00aec40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 25300: 006a3989 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 25300: 006a3979 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 25301: 00af94ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 25302: 00736fc1 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 25302: 00736fb1 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 25303: 00b3daa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 25304: 006a38fd 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 25304: 006a38ed 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 25305: 00b3f7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 25306: 00b3d48c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 25307: 00628885 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 25307: 00628875 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 25308: 00aebb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 25309: 004f75b9 864 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 25310: 00af3148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 25311: 006af1d1 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 25312: 00752bd1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 25311: 006af1c1 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 25312: 00752bc1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 25313: 00b3d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 25314: 00aea0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 25315: 00aecf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 25316: 00ae9c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 25317: 00af19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 25318: 004ea5a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 25319: 00b3f158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 25320: 00aec908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 25321: 004606dd 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 25322: 00b3e96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 25323: 00657fed 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 25323: 00657fdd 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 25324: 0040aae1 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 25325: 00b400de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 25326: 00b3da4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 25327: 00aeb13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 25328: 00ae8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 25329: 005e66f9 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 25329: 005e66e9 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 25330: 00b3f278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 25331: 00aece08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 25332: 00ae4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 25333: 002f35bd 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 25334: 00648761 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 25334: 00648751 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 25335: 00547ab9 326 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ 25336: 004d403d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 25337: 00af4004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 25338: 00ae52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 25339: 00af96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 25340: 00af86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 25341: 002947d1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 25342: 002cf429 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 25343: 00ae666c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 25344: 00b3e732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 25345: 00547869 296 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 25346: 002d31c1 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 25347: 006e2821 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 25347: 006e2811 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 25348: 005300d5 520 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 25349: 00659031 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 25349: 00659021 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 25350: 00346581 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 25351: 006e67f1 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 25352: 006dde91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 25353: 006ab101 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 25351: 006e67e1 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 25352: 006dde81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 25353: 006ab0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 25354: 004611e1 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 25355: 006a3781 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 25355: 006a3771 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 25356: 00ae5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 25357: 0043b65d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 25358: 00540f71 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 25359: 00af70f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 25360: 00b3d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 25361: 00738f09 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 25362: 0063a651 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 25361: 00738ef9 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 25362: 0063a641 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 25363: 00aef8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 25364: 00730785 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 25364: 00730775 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 25365: 00547991 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 25366: 002932d1 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 25367: 00540fb9 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 25368: 00300b4d 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 25369: 0051c291 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 25370: 00b3e68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 25371: 00b3e40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 25372: 002a1855 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 25373: 002f0aa9 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 25374: 003f1261 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 25375: 00af95a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 25376: 004a3089 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 25377: 006e3d29 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 25377: 006e3d19 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 25378: 0054b5fd 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 25379: 00b3d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 25380: 00412475 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 25381: 0072c825 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 25381: 0072c815 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 25382: 00aed548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 25383: 00b3fd68 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 25384: 00541001 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 25385: 0091ef58 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 25386: 0038f831 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 25387: 00338959 144 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 25388: 00b3f8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -25,15 +25,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x260848 │ │ │ │ - 0x0000000d (FINI) 0x7577b0 │ │ │ │ + 0x0000000d (FINI) 0x7577a0 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x90d128 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1964 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x90d8d4 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8f2cc │ │ │ │ 0x00000006 (SYMTAB) 0x2bfcc │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 65e3d283455f04948afb7c6e702ab97c486b8137 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 5ff4bcf79f9233b3ffd03c1da0ca70c269f983da │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -7/lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR % │ │ │ │ ._!`&N6H │ │ │ │ GW(/H4>}, │ │ │ │ ^n>hv8!D │ │ │ │ ]{z[k1N>O"^(6b │ │ │ │ VvtV]8|0 │ │ │ │ I instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7714 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed3c │ │ │ │ - ldrsbeq r2, [sp], #-88 @ 0xffffffa8 │ │ │ │ - subeq r4, pc, r6, lsl #5 │ │ │ │ - umaaleq r4, pc, ip, r2 @ │ │ │ │ + subseq r2, sp, r8, asr #11 │ │ │ │ + subeq r4, pc, r6, ror r2 @ │ │ │ │ + subeq r4, pc, ip, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba95c <__bss_end__@@Base+0xfe27a818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367744 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r3, sp, lr, asr r4 │ │ │ │ - ldrdeq r8, [pc], #-128 @ │ │ │ │ - subeq r8, pc, sl, ror #17 │ │ │ │ + subseq r3, sp, lr, asr #8 │ │ │ │ + subeq r8, pc, r0, asr #17 │ │ │ │ + ldrdeq r8, [pc], #-138 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba988 <__bss_end__@@Base+0xfe27a844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367770 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr, #-1012] @ 0xfffffc0c │ │ │ │ - subseq r3, sp, r2, ror #10 │ │ │ │ - strheq r8, [pc], #-180 @ │ │ │ │ - subeq r8, pc, r2, asr #23 │ │ │ │ + subseq r3, sp, r2, asr r5 │ │ │ │ + subeq r8, pc, r4, lsr #23 │ │ │ │ + strheq r8, [pc], #-178 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba9b4 <__bss_end__@@Base+0xfe27a870> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36779c │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8], #1012 @ 0x3f4 │ │ │ │ - subseq r5, sp, lr, lsr #32 │ │ │ │ - subeq r9, pc, r0, ror #13 │ │ │ │ - strdeq r9, [pc], #-98 @ │ │ │ │ + subseq r5, sp, lr, lsl r0 │ │ │ │ + ldrdeq r9, [pc], #-96 @ │ │ │ │ + subeq r9, pc, r2, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedba9e0 <__bss_end__@@Base+0xfe27a89c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a77c8 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ece2 │ │ │ │ - rsbeq r3, r1, lr, ror #2 │ │ │ │ - strdeq fp, [pc], #-248 @ │ │ │ │ - subeq ip, pc, r4 │ │ │ │ + rsbeq r3, r1, lr, asr r1 │ │ │ │ + subeq fp, pc, r8, ror #31 │ │ │ │ + strdeq fp, [pc], #-244 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaa10 <__bss_end__@@Base+0xfe27a8cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a77f8 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecca │ │ │ │ - rsbeq r4, r1, r2, asr #31 │ │ │ │ + strhteq r4, [r1], #-242 @ 0xffffff0e │ │ │ │ + subeq pc, pc, r8, lsr r9 @ │ │ │ │ subeq pc, pc, r8, asr #18 │ │ │ │ - subeq pc, pc, r8, asr r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaa40 <__bss_end__@@Base+0xfe27a8fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367828 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], #1012 @ 0x3f4 │ │ │ │ - rsbeq r5, r1, r2, lsr #32 │ │ │ │ - subeq pc, pc, r8, lsr fp @ │ │ │ │ - subeq pc, pc, lr, asr #22 │ │ │ │ + rsbeq r5, r1, r2, lsl r0 │ │ │ │ + subeq pc, pc, r8, lsr #22 │ │ │ │ + subeq pc, pc, lr, lsr fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaa6c <__bss_end__@@Base+0xfe27a928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7854 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [sl], {253} @ 0xfd │ │ │ │ - rsbeq r5, r1, r8, asr #30 │ │ │ │ - subseq r4, r0, r6, lsr #32 │ │ │ │ - subseq r4, r0, sl, lsr r0 │ │ │ │ + rsbeq r5, r1, r8, lsr pc │ │ │ │ + subseq r4, r0, r6, lsl r0 │ │ │ │ + subseq r4, r0, sl, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaa9c <__bss_end__@@Base+0xfe27a958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7884 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r2], {253} @ 0xfd │ │ │ │ - rsbeq r5, r1, r8, lsl pc │ │ │ │ - ldrsheq r3, [r0], #-246 @ 0xffffff0a │ │ │ │ - subseq r4, r0, sl │ │ │ │ + rsbeq r5, r1, r8, lsl #30 │ │ │ │ + subseq r3, r0, r6, ror #31 │ │ │ │ + ldrsheq r3, [r0], #-250 @ 0xffffff06 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaacc <__bss_end__@@Base+0xfe27a988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a78b4 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stcl 7, cr15, [sl], #-1012 @ 0xfffffc0c │ │ │ │ - rsbeq r6, r1, ip, ror lr │ │ │ │ - subseq r3, r0, r6, asr #31 │ │ │ │ - ldrsbeq r3, [r0], #-250 @ 0xffffff06 │ │ │ │ + rsbeq r6, r1, ip, ror #28 │ │ │ │ + ldrheq r3, [r0], #-246 @ 0xffffff0a │ │ │ │ + subseq r3, r0, sl, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaafc <__bss_end__@@Base+0xfe27a9b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a78e4 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mrrc 7, 15, pc, r2, cr13 @ │ │ │ │ - rsbeq r6, r1, ip, asr #28 │ │ │ │ - @ instruction: 0x00503f96 │ │ │ │ - ldrheq r5, [r0], #-202 @ 0xffffff36 │ │ │ │ + rsbeq r6, r1, ip, lsr lr │ │ │ │ + subseq r3, r0, r6, lsl #31 │ │ │ │ + subseq r5, r0, sl, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab2c <__bss_end__@@Base+0xfe27a9e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7914 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec3c │ │ │ │ - mlseq r1, r4, r1, r7 │ │ │ │ - subseq r6, r0, r6, lsr sl │ │ │ │ - subseq r6, r0, r8, asr #20 │ │ │ │ + rsbeq r7, r1, r4, lsl #3 │ │ │ │ + subseq r6, r0, r6, lsr #20 │ │ │ │ + subseq r6, r0, r8, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab5c <__bss_end__@@Base+0xfe27aa18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367944 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ - rsbeq r7, r1, lr, lsl r3 │ │ │ │ - subseq r6, r0, r0, lsl #27 │ │ │ │ - subseq r6, r0, lr, lsl #27 │ │ │ │ + rsbeq r7, r1, lr, lsl #6 │ │ │ │ + subseq r6, r0, r0, ror sp │ │ │ │ + subseq r6, r0, lr, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab88 <__bss_end__@@Base+0xfe27aa44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7970 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 7, cr15, [ip], {253} @ 0xfd │ │ │ │ - strdeq r7, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - ldrheq sl, [r0], #-42 @ 0xffffffd6 │ │ │ │ - subseq sl, r0, lr, lsl #14 │ │ │ │ + rsbeq r7, r1, r0, ror #17 │ │ │ │ + subseq sl, r0, sl, lsr #5 │ │ │ │ + ldrsheq sl, [r0], #-110 @ 0xffffff92 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbabb8 <__bss_end__@@Base+0xfe27aa74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3679a0 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 219c4 │ │ │ │ - rsbeq r7, r1, lr, ror #21 │ │ │ │ - ldrsbeq sl, [r0], #-224 @ 0xffffff20 │ │ │ │ - ldrsheq sl, [r0], #-226 @ 0xffffff1e │ │ │ │ + ldrdeq r7, [r1], #-174 @ 0xffffff52 @ │ │ │ │ + subseq sl, r0, r0, asr #29 │ │ │ │ + subseq sl, r0, r2, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbabe4 <__bss_end__@@Base+0xfe27aaa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a79cc │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl ffa219f4 <__bss_end__@@Base+0xfeee18b0> │ │ │ │ - ldrdeq r8, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq r3, r0, lr, lsr #29 │ │ │ │ - subseq r3, r0, r2, asr #29 │ │ │ │ + rsbeq r8, r1, r8, asr #5 │ │ │ │ + @ instruction: 0x00503e9e │ │ │ │ + ldrheq r3, [r0], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac14 <__bss_end__@@Base+0xfe27aad0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a79fc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl ff421a24 <__bss_end__@@Base+0xfe8e18e0> │ │ │ │ - rsbeq r8, r1, r8, lsr #5 │ │ │ │ - subseq r3, r0, lr, ror lr │ │ │ │ - @ instruction: 0x00503e92 │ │ │ │ + mlseq r1, r8, r2, r8 │ │ │ │ + subseq r3, r0, lr, ror #28 │ │ │ │ + subseq r3, r0, r2, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac44 <__bss_end__@@Base+0xfe27ab00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7a2c │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebb0 │ │ │ │ - rsbeq r8, r1, r6, lsl pc │ │ │ │ - subseq pc, r0, r0, lsr r8 @ │ │ │ │ - subseq pc, r0, r0, asr #17 │ │ │ │ + rsbeq r8, r1, r6, lsl #30 │ │ │ │ + subseq pc, r0, r0, lsr #16 │ │ │ │ + ldrheq pc, [r0], #-128 @ 0xffffff80 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac74 <__bss_end__@@Base+0xfe27ab30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7a5c │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl fe821a84 <__bss_end__@@Base+0xfdce1940> │ │ │ │ - rsbeq r9, r1, ip, ror r2 │ │ │ │ - subseq r0, r1, sl, lsl r4 │ │ │ │ - subseq r0, r1, r6, lsr r4 │ │ │ │ + rsbeq r9, r1, ip, ror #4 │ │ │ │ + subseq r0, r1, sl, lsl #8 │ │ │ │ + subseq r0, r1, r6, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaca4 <__bss_end__@@Base+0xfe27ab60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7a8c │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl 2221ab4 <__bss_end__@@Base+0x16e1970> │ │ │ │ - rsbeq r9, r1, ip, asr #4 │ │ │ │ - subseq r0, r1, sl, ror #7 │ │ │ │ - subseq r0, r1, r6, lsl #8 │ │ │ │ + rsbeq r9, r1, ip, lsr r2 │ │ │ │ + ldrsbeq r0, [r1], #-58 @ 0xffffffc6 │ │ │ │ + ldrsheq r0, [r1], #-54 @ 0xffffffca │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbacd4 <__bss_end__@@Base+0xfe27ab90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7abc │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ bl 1c21ae4 <__bss_end__@@Base+0x10e19a0> │ │ │ │ - rsbeq r9, r1, ip, lsl r2 │ │ │ │ - ldrheq r0, [r1], #-58 @ 0xffffffc6 │ │ │ │ - ldrsheq r0, [r1], #-54 @ 0xffffffca │ │ │ │ + rsbeq r9, r1, ip, lsl #4 │ │ │ │ + subseq r0, r1, sl, lsr #7 │ │ │ │ + subseq r0, r1, r6, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad04 <__bss_end__@@Base+0xfe27abc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7aec │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl 1621b14 <__bss_end__@@Base+0xae19d0> │ │ │ │ - rsbeq r9, r1, ip, ror #3 │ │ │ │ - subseq r0, r1, sl, lsl #7 │ │ │ │ - subseq r0, r1, sl, ror #8 │ │ │ │ + ldrdeq r9, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r0, r1, sl, ror r3 │ │ │ │ + subseq r0, r1, sl, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad34 <__bss_end__@@Base+0xfe27abf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7b1c │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb38 │ │ │ │ - rsbeq r7, r2, r4, lsl r1 │ │ │ │ - ldrheq r1, [r1], #-130 @ 0xffffff7e │ │ │ │ - subseq pc, fp, r0, lsr #14 │ │ │ │ + rsbeq r7, r2, r4, lsl #2 │ │ │ │ + subseq r1, r1, r2, lsr #17 │ │ │ │ + subseq pc, fp, r0, lsl r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad64 <__bss_end__@@Base+0xfe27ac20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7b4c │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb20 │ │ │ │ - rsbeq r7, r2, r8, asr #10 │ │ │ │ - ldrsheq r2, [r1], #-210 @ 0xffffff2e │ │ │ │ - subseq r2, r1, r8, lsl #28 │ │ │ │ + rsbeq r7, r2, r8, lsr r5 │ │ │ │ + subseq r2, r1, r2, ror #27 │ │ │ │ + ldrsheq r2, [r1], #-216 @ 0xffffff28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad94 <__bss_end__@@Base+0xfe27ac50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7b7c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 421ba4 │ │ │ │ - rsbeq r1, r6, ip, lsl #26 │ │ │ │ - ldrsheq r3, [r0], #-206 @ 0xffffff32 │ │ │ │ - subseq r3, r0, r2, lsl sp │ │ │ │ + strdeq r1, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + subseq r3, r0, lr, ror #25 │ │ │ │ + subseq r3, r0, r2, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbadc4 <__bss_end__@@Base+0xfe27ac80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7bac │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ b ffe21bd4 <__bss_end__@@Base+0xff2e1a90> │ │ │ │ - rsbeq r2, r6, r0, lsl r1 │ │ │ │ - subseq r7, r0, r6, lsr r3 │ │ │ │ - subseq r7, r0, sl, asr #6 │ │ │ │ + rsbeq r2, r6, r0, lsl #2 │ │ │ │ + subseq r7, r0, r6, lsr #6 │ │ │ │ + subseq r7, r0, sl, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbadf4 <__bss_end__@@Base+0xfe27acb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7bdc │ │ │ │ adcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b ff821c04 <__bss_end__@@Base+0xfece1ac0> │ │ │ │ - rsbeq r2, r6, r0, ror #1 │ │ │ │ - subseq r7, r1, r6, asr #10 │ │ │ │ - subseq r7, r1, r2, asr r5 │ │ │ │ + ldrdeq r2, [r6], #-0 @ │ │ │ │ + subseq r7, r1, r6, lsr r5 │ │ │ │ + subseq r7, r1, r2, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbae24 <__bss_end__@@Base+0xfe27ace0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7c0c │ │ │ │ addne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b ff221c34 <__bss_end__@@Base+0xfe6e1af0> │ │ │ │ - strhteq r2, [r6], #-0 │ │ │ │ - subseq r7, r1, r6, lsl r5 │ │ │ │ - subseq r7, r1, sl, lsr r5 │ │ │ │ + rsbeq r2, r6, r0, lsr #1 │ │ │ │ + subseq r7, r1, r6, lsl #10 │ │ │ │ + subseq r7, r1, sl, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbae54 <__bss_end__@@Base+0xfe27ad10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7c3c │ │ │ │ sbcvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ b fec21c64 <__bss_end__@@Base+0xfe0e1b20> │ │ │ │ - rsbeq r2, r6, r0, lsl #1 │ │ │ │ - subseq r7, r1, r6, ror #9 │ │ │ │ - subseq r7, r1, r6, lsr #10 │ │ │ │ + rsbeq r2, r6, r0, ror r0 │ │ │ │ + ldrsbeq r7, [r1], #-70 @ 0xffffffba │ │ │ │ + subseq r7, r1, r6, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbae84 <__bss_end__@@Base+0xfe27ad40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e7c6c │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea8e │ │ │ │ - rsbeq r2, r6, r0, asr r0 │ │ │ │ - subseq r7, r1, lr, lsl #1 │ │ │ │ - subseq r7, r1, r4, ror #10 │ │ │ │ + rsbeq r2, r6, r0, asr #32 │ │ │ │ + subseq r7, r1, lr, ror r0 │ │ │ │ + subseq r7, r1, r4, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaeb8 <__bss_end__@@Base+0xfe27ad74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e7ca0 │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea74 │ │ │ │ - rsbeq r2, r6, ip, lsl r0 │ │ │ │ - subseq r7, r1, sl, asr r0 │ │ │ │ - subseq r7, r1, r0, lsr r5 │ │ │ │ + rsbeq r2, r6, ip │ │ │ │ + subseq r7, r1, sl, asr #32 │ │ │ │ + subseq r7, r1, r0, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaeec <__bss_end__@@Base+0xfe27ada8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e7cd4 │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea5a │ │ │ │ - rsbeq r1, r6, r8, ror #31 │ │ │ │ - subseq r7, r1, r6, lsr #32 │ │ │ │ - subseq r7, r1, ip, lsl r5 │ │ │ │ + ldrdeq r1, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + subseq r7, r1, r6, lsl r0 │ │ │ │ + subseq r7, r1, ip, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaf20 <__bss_end__@@Base+0xfe27addc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7d08 │ │ │ │ adcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b 12a1d30 <__bss_end__@@Base+0x761bec> │ │ │ │ - rsbeq r4, r6, r8, lsr #8 │ │ │ │ - subseq r7, r1, sl, lsl r4 │ │ │ │ - subseq r7, r1, r6, lsr #8 │ │ │ │ + rsbeq r4, r6, r8, lsl r4 │ │ │ │ + subseq r7, r1, sl, lsl #8 │ │ │ │ + subseq r7, r1, r6, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaf50 <__bss_end__@@Base+0xfe27ae0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7d38 │ │ │ │ addne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ b ca1d60 <__bss_end__@@Base+0x161c1c> │ │ │ │ - strdeq r4, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq r7, r1, sl, ror #7 │ │ │ │ - subseq r7, r1, lr, lsl #8 │ │ │ │ + rsbeq r4, r6, r8, ror #7 │ │ │ │ + ldrsbeq r7, [r1], #-58 @ 0xffffffc6 │ │ │ │ + ldrsheq r7, [r1], #-62 @ 0xffffffc2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaf80 <__bss_end__@@Base+0xfe27ae3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7d68 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea12 │ │ │ │ - rsbeq r4, r6, sl, lsr r9 │ │ │ │ - subseq sl, r0, ip, asr #3 │ │ │ │ - subseq sl, r0, r0, ror #3 │ │ │ │ + rsbeq r4, r6, sl, lsr #18 │ │ │ │ + ldrheq sl, [r0], #-28 @ 0xffffffe4 │ │ │ │ + ldrsbeq sl, [r0], #-16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbafb0 <__bss_end__@@Base+0xfe27ae6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7d98 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldmib r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r4, r6, r8, lsl #18 │ │ │ │ - subseq ip, r1, r2, lsr #28 │ │ │ │ - subseq ip, r1, lr, asr #29 │ │ │ │ + strdeq r4, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + subseq ip, r1, r2, lsl lr │ │ │ │ + ldrheq ip, [r1], #-238 @ 0xffffff12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbafe0 <__bss_end__@@Base+0xfe27ae9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7dc8 │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stmib r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrdeq r4, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsheq ip, [r1], #-210 @ 0xffffff2e │ │ │ │ - subseq ip, r1, r2, lsr #30 │ │ │ │ + rsbeq r4, r6, r8, asr #17 │ │ │ │ + subseq ip, r1, r2, ror #27 │ │ │ │ + subseq ip, r1, r2, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb010 <__bss_end__@@Base+0xfe27aecc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7df8 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9ca │ │ │ │ - rsbeq r4, r6, r0, lsl #30 │ │ │ │ - subseq lr, r1, sl, lsl #21 │ │ │ │ - @ instruction: 0x0051ea98 │ │ │ │ + strdeq r4, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + subseq lr, r1, sl, ror sl │ │ │ │ + subseq lr, r1, r8, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb040 <__bss_end__@@Base+0xfe27aefc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7e28 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmib r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrdeq r5, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, r6, r8, asr #11 │ │ │ │ + ldrsheq pc, [r1], #-122 @ 0xffffff86 @ │ │ │ │ subseq pc, r1, sl, lsl #16 │ │ │ │ - subseq pc, r1, sl, lsl r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb070 <__bss_end__@@Base+0xfe27af2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7e58 │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmib r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r6, r6, r0, lsr #8 │ │ │ │ - ldrheq r6, [r2], #-74 @ 0xffffffb6 │ │ │ │ - subseq r6, r2, r2, asr #9 │ │ │ │ + rsbeq r6, r6, r0, lsl r4 │ │ │ │ + subseq r6, r2, sl, lsr #9 │ │ │ │ + ldrheq r6, [r2], #-66 @ 0xffffffbe │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb0a0 <__bss_end__@@Base+0xfe27af5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367e88 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r6, r6, lr, asr fp │ │ │ │ - subseq r9, r2, r4, asr #4 │ │ │ │ - subseq r9, r2, sl, asr r2 │ │ │ │ + rsbeq r6, r6, lr, asr #22 │ │ │ │ + subseq r9, r2, r4, lsr r2 │ │ │ │ + subseq r9, r2, sl, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb0cc <__bss_end__@@Base+0xfe27af88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7eb4 │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r7, r6, ip, lsr #30 │ │ │ │ + rsbeq r7, r6, ip, lsl pc │ │ │ │ + subseq pc, r2, r2, ror #30 │ │ │ │ subseq pc, r2, r2, ror pc @ │ │ │ │ - subseq pc, r2, r2, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb0fc <__bss_end__@@Base+0xfe27afb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367ee4 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r8, r6, r6, asr #11 │ │ │ │ - subseq r2, r3, r0, asr r1 │ │ │ │ - subseq r2, r3, sl, ror #2 │ │ │ │ + strhteq r8, [r6], #-86 @ 0xffffffaa │ │ │ │ + subseq r2, r3, r0, asr #2 │ │ │ │ + subseq r2, r3, sl, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb128 <__bss_end__@@Base+0xfe27afe4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367f10 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r8, r6, r6, ror fp │ │ │ │ - subeq r8, pc, ip, lsr #3 │ │ │ │ - subeq r8, pc, r6, asr #3 │ │ │ │ + rsbeq r8, r6, r6, ror #22 │ │ │ │ + umaaleq r8, pc, ip, r1 @ │ │ │ │ + strheq r8, [pc], #-22 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb154 <__bss_end__@@Base+0xfe27b010> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7f3c │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ stmdb r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r6, r4, lr, r8 │ │ │ │ - @ instruction: 0x00502f92 │ │ │ │ - subseq r3, r3, r6, ror #23 │ │ │ │ + rsbeq r8, r6, r4, lsl #29 │ │ │ │ + subseq r2, r0, r2, lsl #31 │ │ │ │ + ldrsbeq r3, [r3], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb184 <__bss_end__@@Base+0xfe27b040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7f6c │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ stmdb lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r8, r6, r4, ror #28 │ │ │ │ - @ instruction: 0x00533b9a │ │ │ │ - subeq pc, pc, lr, lsl r3 @ │ │ │ │ + rsbeq r8, r6, r4, asr lr │ │ │ │ + subseq r3, r3, sl, lsl #23 │ │ │ │ + subeq pc, pc, lr, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb1b4 <__bss_end__@@Base+0xfe27b070> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7f9c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8f8 │ │ │ │ - rsbeq r9, r6, r2, asr #6 │ │ │ │ - @ instruction: 0x00509f98 │ │ │ │ - subseq r9, r0, r8, ror #31 │ │ │ │ + rsbeq r9, r6, r2, lsr r3 │ │ │ │ + subseq r9, r0, r8, lsl #31 │ │ │ │ + ldrsbeq r9, [r0], #-248 @ 0xffffff08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb1e4 <__bss_end__@@Base+0xfe27b0a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7fcc │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8e0 │ │ │ │ - rsbeq r9, r6, r2, lsl r3 │ │ │ │ - subseq r9, r0, r8, ror #30 │ │ │ │ - ldrheq r9, [r0], #-248 @ 0xffffff08 │ │ │ │ + rsbeq r9, r6, r2, lsl #6 │ │ │ │ + subseq r9, r0, r8, asr pc │ │ │ │ + subseq r9, r0, r8, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb214 <__bss_end__@@Base+0xfe27b0d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7ffc │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stmia r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r6, r0, lsl #12 │ │ │ │ - ldrsbeq r2, [r0], #-226 @ 0xffffff1e │ │ │ │ - subseq r3, r3, r6, lsr #22 │ │ │ │ + strdeq r9, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq r2, r0, r2, asr #29 │ │ │ │ + subseq r3, r3, r6, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb244 <__bss_end__@@Base+0xfe27b100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a802c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmia lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrdeq r9, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq r6, [r0], #-230 @ 0xffffff1a │ │ │ │ - subseq r6, r0, sl, asr #29 │ │ │ │ + rsbeq r9, r6, r0, asr #11 │ │ │ │ + subseq r6, r0, r6, lsr #29 │ │ │ │ + ldrheq r6, [r0], #-234 @ 0xffffff16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb274 <__bss_end__@@Base+0xfe27b130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a805c │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e898 │ │ │ │ - rsbeq r9, r6, r2, lsr #11 │ │ │ │ - subseq r5, r3, r4, asr #21 │ │ │ │ - subseq r5, r3, ip, lsr #28 │ │ │ │ + mlseq r6, r2, r5, r9 │ │ │ │ + ldrheq r5, [r3], #-164 @ 0xffffff5c │ │ │ │ + subseq r5, r3, ip, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb2a4 <__bss_end__@@Base+0xfe27b160> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a808c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e880 │ │ │ │ - rsbeq r9, r6, r2, ror r5 │ │ │ │ - subseq r5, r3, r4, lsl #22 │ │ │ │ - subseq r5, r3, r8, lsr #22 │ │ │ │ + rsbeq r9, r6, r2, ror #10 │ │ │ │ + ldrsheq r5, [r3], #-164 @ 0xffffff5c │ │ │ │ + subseq r5, r3, r8, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb2d4 <__bss_end__@@Base+0xfe27b190> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a80bc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e868 │ │ │ │ - rsbeq r9, r6, r2, asr #10 │ │ │ │ - subeq pc, pc, r4, lsr #5 │ │ │ │ - strheq pc, [pc], #-40 @ │ │ │ │ + rsbeq r9, r6, r2, lsr r5 │ │ │ │ + umaaleq pc, pc, r4, r2 @ │ │ │ │ + subeq pc, pc, r8, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb304 <__bss_end__@@Base+0xfe27b1c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a80ec │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmda lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r6, r8, lsl sp │ │ │ │ - ldrsheq r6, [r0], #-214 @ 0xffffff2a │ │ │ │ - subseq r6, r0, sl, lsl #28 │ │ │ │ + rsbeq r9, r6, r8, lsl #26 │ │ │ │ + subseq r6, r0, r6, ror #27 │ │ │ │ + ldrsheq r6, [r0], #-218 @ 0xffffff26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb334 <__bss_end__@@Base+0xfe27b1f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a811c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e838 │ │ │ │ - rsbeq fp, r6, sl, lsl r0 │ │ │ │ - subeq r7, pc, r0, lsr #31 │ │ │ │ - ldrsheq r3, [r3], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq fp, r6, sl │ │ │ │ + umaaleq r7, pc, r0, pc @ │ │ │ │ + subseq r3, r3, r8, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb364 <__bss_end__@@Base+0xfe27b220> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a814c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e820 │ │ │ │ - rsbeq sl, r6, sl, ror #31 │ │ │ │ - subeq r7, pc, r0, ror pc @ │ │ │ │ - subeq r7, pc, r8, lsl #31 │ │ │ │ + ldrdeq sl, [r6], #-250 @ 0xffffff06 @ │ │ │ │ + subeq r7, pc, r0, ror #30 │ │ │ │ + subeq r7, pc, r8, ror pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb394 <__bss_end__@@Base+0xfe27b250> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a817c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmda r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strdeq fp, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r6, r0, r6, ror #26 │ │ │ │ - subseq r6, r0, sl, ror sp │ │ │ │ + rsbeq fp, r6, r0, ror #7 │ │ │ │ + subseq r6, r0, r6, asr sp │ │ │ │ + subseq r6, r0, sl, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb3c4 <__bss_end__@@Base+0xfe27b280> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a81ac │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x00eef7fc │ │ │ │ - strdeq fp, [r6], #-84 @ 0xffffffac @ │ │ │ │ - subseq r6, r0, r6, lsr sp │ │ │ │ - subseq r6, r0, sl, asr #26 │ │ │ │ + rsbeq fp, r6, r4, ror #11 │ │ │ │ + subseq r6, r0, r6, lsr #26 │ │ │ │ + subseq r6, r0, sl, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb3f4 <__bss_end__@@Base+0xfe27b2b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a81dc │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ svc 0x00d6f7fc │ │ │ │ - rsbeq fp, r6, r4, asr #11 │ │ │ │ - subseq r6, r4, r6, lsr #31 │ │ │ │ - subseq r6, r4, r6, asr #31 │ │ │ │ + strhteq fp, [r6], #-84 @ 0xffffffac │ │ │ │ + @ instruction: 0x00546f96 │ │ │ │ + ldrheq r6, [r4], #-246 @ 0xffffff0a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb424 <__bss_end__@@Base+0xfe27b2e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a820c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00bef7fc │ │ │ │ - rsbeq fp, r6, r8, ror #21 │ │ │ │ - ldrsbeq r6, [r0], #-198 @ 0xffffff3a │ │ │ │ - subseq r6, r0, sl, ror #25 │ │ │ │ + ldrdeq fp, [r6], #-168 @ 0xffffff58 @ │ │ │ │ + subseq r6, r0, r6, asr #25 │ │ │ │ + ldrsbeq r6, [r0], #-202 @ 0xffffff36 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb454 <__bss_end__@@Base+0xfe27b310> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a823c │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efa8 │ │ │ │ - strhteq fp, [r6], #-170 @ 0xffffff56 │ │ │ │ - subseq r6, r4, r4, ror #23 │ │ │ │ - subseq r7, r4, r4, asr #18 │ │ │ │ + rsbeq fp, r6, sl, lsr #21 │ │ │ │ + ldrsbeq r6, [r4], #-180 @ 0xffffff4c │ │ │ │ + subseq r7, r4, r4, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb484 <__bss_end__@@Base+0xfe27b340> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a826c │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x008ef7fc │ │ │ │ - rsbeq fp, r6, r8, lsl #21 │ │ │ │ - subseq r7, r4, r2, lsl r8 │ │ │ │ - subseq r7, r4, r6, lsr r9 │ │ │ │ + rsbeq fp, r6, r8, ror sl │ │ │ │ + subseq r7, r4, r2, lsl #16 │ │ │ │ + subseq r7, r4, r6, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb4b4 <__bss_end__@@Base+0xfe27b370> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a829c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef78 │ │ │ │ - rsbeq fp, r6, sl, asr sl │ │ │ │ - subeq pc, pc, r4, asr #1 │ │ │ │ - ldrdeq pc, [pc], #-8 @ │ │ │ │ + rsbeq fp, r6, sl, asr #20 │ │ │ │ + strheq pc, [pc], #-4 @ │ │ │ │ + subeq pc, pc, r8, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedbb4e4 <__bss_end__@@Base+0xfe27b3a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b 22222ec <__bss_end__@@Base+0x16e21a8> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ bllt 9a22fc │ │ │ │ - ldrsheq r7, [r4], #-142 @ 0xffffff72 │ │ │ │ + subseq r7, r4, lr, ror #17 │ │ │ │ ldrshteq r6, [r9], #-146 @ 0xffffff6e │ │ │ │ andeq r4, r0, r4, lsr #13 │ │ │ │ - ldrsheq r7, [r4], #-142 @ 0xffffff72 │ │ │ │ + subseq r7, r4, lr, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb524 <__bss_end__@@Base+0xfe27b3e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a830c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef40 │ │ │ │ - mlseq r6, sl, lr, fp │ │ │ │ - strheq r7, [pc], #-208 @ │ │ │ │ - subeq r7, pc, r8, asr #27 │ │ │ │ + rsbeq fp, r6, sl, lsl #29 │ │ │ │ + subeq r7, pc, r0, lsr #27 │ │ │ │ + strheq r7, [pc], #-216 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb554 <__bss_end__@@Base+0xfe27b410> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a833c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef28 │ │ │ │ - mlseq r6, sl, r6, sp │ │ │ │ - subeq pc, pc, r4, lsr #32 │ │ │ │ - subeq pc, pc, r8, lsr r0 @ │ │ │ │ + rsbeq sp, r6, sl, lsl #13 │ │ │ │ + subeq pc, pc, r4, lsl r0 @ │ │ │ │ + subeq pc, pc, r8, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb584 <__bss_end__@@Base+0xfe27b440> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a836c │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x000ef7fc │ │ │ │ - rsbeq sp, r6, r0, lsr #15 │ │ │ │ - @ instruction: 0x0054e992 │ │ │ │ - subseq lr, r4, r6, lsr #19 │ │ │ │ + mlseq r6, r0, r7, sp │ │ │ │ + subseq lr, r4, r2, lsl #19 │ │ │ │ + @ instruction: 0x0054e996 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb5b4 <__bss_end__@@Base+0xfe27b470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a839c │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrc 7, 7, APSR_nzcv, cr6, cr12, {7} │ │ │ │ - rsbeq sp, r6, r0, ror r7 │ │ │ │ - subseq lr, r4, r2, ror #18 │ │ │ │ - subseq lr, r4, sl, lsl #19 │ │ │ │ + rsbeq sp, r6, r0, ror #14 │ │ │ │ + subseq lr, r4, r2, asr r9 │ │ │ │ + subseq lr, r4, sl, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb5e4 <__bss_end__@@Base+0xfe27b4a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a83cc │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mrc 7, 6, APSR_nzcv, cr14, cr12, {7} │ │ │ │ - rsbeq sp, r6, r0, asr #14 │ │ │ │ - subseq lr, r4, r2, lsr r9 │ │ │ │ - subseq lr, r4, lr, ror #18 │ │ │ │ + rsbeq sp, r6, r0, lsr r7 │ │ │ │ + subseq lr, r4, r2, lsr #18 │ │ │ │ + subseq lr, r4, lr, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb614 <__bss_end__@@Base+0xfe27b4d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3683fc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr8, cr12, {7} @ │ │ │ │ - rsbeq sp, r6, r6, lsl #30 │ │ │ │ - subeq r7, pc, r0, asr #25 │ │ │ │ - ldrdeq r7, [pc], #-202 @ │ │ │ │ + strdeq sp, [r6], #-230 @ 0xffffff1a @ │ │ │ │ + strheq r7, [pc], #-192 @ │ │ │ │ + subeq r7, pc, sl, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb640 <__bss_end__@@Base+0xfe27b4fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8428 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 5, APSR_nzcv, cr0, cr12, {7} │ │ │ │ - ldrdeq sp, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq sp, r6, r8, asr #29 │ │ │ │ + subseq r0, r5, r2, ror #24 │ │ │ │ subseq r0, r5, r2, ror ip │ │ │ │ - subseq r0, r5, r2, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb670 <__bss_end__@@Base+0xfe27b52c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8458 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee9a │ │ │ │ - strhteq lr, [r6], #-20 @ 0xffffffec │ │ │ │ - subseq r6, r0, sl, lsl #21 │ │ │ │ - subseq r6, r0, r0, lsr #21 │ │ │ │ + rsbeq lr, r6, r4, lsr #3 │ │ │ │ + subseq r6, r0, sl, ror sl │ │ │ │ + @ instruction: 0x00506a90 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb6a0 <__bss_end__@@Base+0xfe27b55c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8488 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mcr 7, 4, pc, cr0, cr12, {7} @ │ │ │ │ - rsbeq lr, r6, r4, lsl #3 │ │ │ │ - ldrheq r2, [r5], #-98 @ 0xffffff9e │ │ │ │ - ldrheq r2, [r5], #-110 @ 0xffffff92 │ │ │ │ + rsbeq lr, r6, r4, ror r1 │ │ │ │ + subseq r2, r5, r2, lsr #13 │ │ │ │ + subseq r2, r5, lr, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb6d0 <__bss_end__@@Base+0xfe27b58c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3684b8 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr10, cr12, {7} @ │ │ │ │ - rsbeq lr, r6, r6, lsl lr │ │ │ │ - subseq r7, r5, r4, asr #25 │ │ │ │ - subseq r7, r5, r6, lsl #26 │ │ │ │ + rsbeq lr, r6, r6, lsl #28 │ │ │ │ + ldrheq r7, [r5], #-196 @ 0xffffff3c │ │ │ │ + ldrsheq r7, [r5], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb6fc <__bss_end__@@Base+0xfe27b5b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a84e4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee54 │ │ │ │ - rsbeq lr, r6, sl, ror #27 │ │ │ │ - ldrdeq r7, [pc], #-184 @ │ │ │ │ - strdeq r7, [pc], #-176 @ │ │ │ │ + ldrdeq lr, [r6], #-218 @ 0xffffff26 @ │ │ │ │ + subeq r7, pc, r8, asr #23 │ │ │ │ + subeq r7, pc, r0, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb72c <__bss_end__@@Base+0xfe27b5e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8514 │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mrc 7, 1, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - rsbeq pc, r6, ip, lsl #20 │ │ │ │ - subseq fp, r5, r6, asr r0 │ │ │ │ - subseq fp, r5, r2, asr r1 │ │ │ │ + strdeq pc, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + subseq fp, r5, r6, asr #32 │ │ │ │ + subseq fp, r5, r2, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb75c <__bss_end__@@Base+0xfe27b618> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8544 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ mcr 7, 1, pc, cr2, cr12, {7} @ │ │ │ │ - rsbeq pc, r6, r4, asr #22 │ │ │ │ + rsbeq pc, r6, r4, lsr fp @ │ │ │ │ + subseq fp, r5, r2, lsr r7 │ │ │ │ subseq fp, r5, r2, asr #14 │ │ │ │ - subseq fp, r5, r2, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb78c <__bss_end__@@Base+0xfe27b648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8574 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee0c │ │ │ │ - mlseq r7, r0, r5, r0 │ │ │ │ - subseq r6, r0, lr, ror #18 │ │ │ │ - subseq r6, r0, r4, lsl #19 │ │ │ │ + rsbeq r0, r7, r0, lsl #11 │ │ │ │ + subseq r6, r0, lr, asr r9 │ │ │ │ + subseq r6, r0, r4, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb7bc <__bss_end__@@Base+0xfe27b678> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a85a4 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldcl 7, cr15, [r2, #1008]! @ 0x3f0 │ │ │ │ - strhteq r0, [r7], #-92 @ 0xffffffa4 │ │ │ │ - ldrsbeq r3, [r0], #-38 @ 0xffffffda │ │ │ │ - subseq fp, r1, lr, ror #21 │ │ │ │ + rsbeq r0, r7, ip, lsr #11 │ │ │ │ + subseq r3, r0, r6, asr #5 │ │ │ │ + ldrsbeq fp, [r1], #-174 @ 0xffffff52 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb7ec <__bss_end__@@Base+0xfe27b6a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a85d4 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldcl 7, cr15, [sl, #1008] @ 0x3f0 │ │ │ │ - rsbeq r0, r7, ip, lsl #11 │ │ │ │ - subseq r3, r0, r6, lsr #5 │ │ │ │ - ldrheq fp, [r1], #-174 @ 0xffffff52 │ │ │ │ + rsbeq r0, r7, ip, ror r5 │ │ │ │ + @ instruction: 0x00503296 │ │ │ │ + subseq fp, r1, lr, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb81c <__bss_end__@@Base+0xfe27b6d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8604 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [r2, #1008] @ 0x3f0 │ │ │ │ - rsbeq r0, r7, ip, asr r5 │ │ │ │ - subseq r3, r0, r6, ror r2 │ │ │ │ - subseq fp, r1, lr, lsl #21 │ │ │ │ + rsbeq r0, r7, ip, asr #10 │ │ │ │ + subseq r3, r0, r6, ror #4 │ │ │ │ + subseq fp, r1, lr, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb84c <__bss_end__@@Base+0xfe27b708> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8634 │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ - rsbeq r1, r7, r4, lsl r3 │ │ │ │ - subseq sp, r5, r2, asr sl │ │ │ │ - ldrheq sp, [r5], #-162 @ 0xffffff5e │ │ │ │ + rsbeq r1, r7, r4, lsl #6 │ │ │ │ + subseq sp, r5, r2, asr #20 │ │ │ │ + subseq sp, r5, r2, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb87c <__bss_end__@@Base+0xfe27b738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368664 │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ - rsbeq r1, r7, r2, lsl #20 │ │ │ │ - subseq r0, r6, r4, lsr r0 │ │ │ │ - subseq r8, r0, r2, ror #11 │ │ │ │ + strdeq r1, [r7], #-146 @ 0xffffff6e @ │ │ │ │ + subseq r0, r6, r4, lsr #32 │ │ │ │ + ldrsbeq r8, [r0], #-82 @ 0xffffffae │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb8a8 <__bss_end__@@Base+0xfe27b764> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8690 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldcl 7, cr15, [ip, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r8, r7, r0, lsr #13 │ │ │ │ - subseq r3, r0, sl, ror #3 │ │ │ │ - ldrsheq r3, [r0], #-30 @ 0xffffffe2 │ │ │ │ + mlseq r7, r0, r6, r8 │ │ │ │ + ldrsbeq r3, [r0], #-26 @ 0xffffffe6 │ │ │ │ + subseq r3, r0, lr, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb8d8 <__bss_end__@@Base+0xfe27b794> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a86c0 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed66 │ │ │ │ - rsbeq r8, r7, ip, lsr #19 │ │ │ │ - ldrheq r3, [r0], #-26 @ 0xffffffe6 │ │ │ │ - ldrsbeq fp, [r1], #-148 @ 0xffffff6c │ │ │ │ + mlseq r7, ip, r9, r8 │ │ │ │ + subseq r3, r0, sl, lsr #3 │ │ │ │ + subseq fp, r1, r4, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb908 <__bss_end__@@Base+0xfe27b7c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a86f0 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stcl 7, cr15, [ip, #-1008] @ 0xfffffc10 │ │ │ │ - rsbeq r8, r7, ip, ror r9 │ │ │ │ - subseq r3, r0, sl, lsl #3 │ │ │ │ - subseq fp, r1, r2, lsr #19 │ │ │ │ + rsbeq r8, r7, ip, ror #18 │ │ │ │ + subseq r3, r0, sl, ror r1 │ │ │ │ + @ instruction: 0x0051b992 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb938 <__bss_end__@@Base+0xfe27b7f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8720 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldc 7, cr15, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r8, r7, r8, ror #20 │ │ │ │ - subseq r3, r0, sl, asr r1 │ │ │ │ - subseq fp, r1, r2, ror r9 │ │ │ │ + rsbeq r8, r7, r8, asr sl │ │ │ │ + subseq r3, r0, sl, asr #2 │ │ │ │ + subseq fp, r1, r2, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb968 <__bss_end__@@Base+0xfe27b824> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8750 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldc 7, cr15, [ip, #-1008] @ 0xfffffc10 │ │ │ │ - mlseq r7, r0, r7, r9 │ │ │ │ - subseq r2, r0, lr, ror r7 │ │ │ │ - ldrsbeq r3, [r3], #-50 @ 0xffffffce │ │ │ │ + rsbeq r9, r7, r0, lsl #15 │ │ │ │ + subseq r2, r0, lr, ror #14 │ │ │ │ + subseq r3, r3, r2, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb998 <__bss_end__@@Base+0xfe27b854> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8780 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed06 │ │ │ │ - rsbeq r9, r7, r2, ror #14 │ │ │ │ - subseq fp, r6, r4, lsl #11 │ │ │ │ - subseq fp, r6, r4, ror r6 │ │ │ │ + rsbeq r9, r7, r2, asr r7 │ │ │ │ + subseq fp, r6, r4, ror r5 │ │ │ │ + subseq fp, r6, r4, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb9c8 <__bss_end__@@Base+0xfe27b884> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a87b0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecee │ │ │ │ - rsbeq r9, r7, r2, lsr r7 │ │ │ │ - subeq r7, pc, ip, lsl #18 │ │ │ │ - subeq r7, pc, r4, lsr #18 │ │ │ │ + rsbeq r9, r7, r2, lsr #14 │ │ │ │ + strdeq r7, [pc], #-140 @ │ │ │ │ + subeq r7, pc, r4, lsl r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb9f8 <__bss_end__@@Base+0xfe27b8b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a87e0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldcl 7, cr15, [r4], {252} @ 0xfc │ │ │ │ - rsbeq r9, r7, ip, asr sp │ │ │ │ - subseq r6, r0, r2, lsl #14 │ │ │ │ - subseq r6, r0, r6, lsl r7 │ │ │ │ + rsbeq r9, r7, ip, asr #26 │ │ │ │ + ldrsheq r6, [r0], #-98 @ 0xffffff9e │ │ │ │ + subseq r6, r0, r6, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbba28 <__bss_end__@@Base+0xfe27b8e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8810 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecbe │ │ │ │ - rsbeq r9, r7, lr, lsr #26 │ │ │ │ - subeq lr, pc, r0, asr fp @ │ │ │ │ - subeq lr, pc, r4, ror #22 │ │ │ │ + rsbeq r9, r7, lr, lsl sp │ │ │ │ + subeq lr, pc, r0, asr #22 │ │ │ │ + subeq lr, pc, r4, asr fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbba58 <__bss_end__@@Base+0xfe27b914> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8840 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stc 7, cr15, [r4], #1008 @ 0x3f0 │ │ │ │ - rsbeq sl, r7, r0, lsl #5 │ │ │ │ - ldrsheq lr, [r6], #-70 @ 0xffffffba │ │ │ │ - subseq pc, r6, r6, lsl #7 │ │ │ │ + rsbeq sl, r7, r0, ror r2 │ │ │ │ + subseq lr, r6, r6, ror #9 │ │ │ │ + subseq pc, r6, r6, ror r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbba88 <__bss_end__@@Base+0xfe27b944> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8870 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [ip], {252} @ 0xfc │ │ │ │ - rsbeq sl, r7, ip, lsr #9 │ │ │ │ - ldrheq r0, [r3], #-170 @ 0xffffff56 │ │ │ │ - subseq r0, r7, r6, ror #13 │ │ │ │ + mlseq r7, ip, r4, sl │ │ │ │ + subseq r0, r3, sl, lsr #21 │ │ │ │ + ldrsbeq r0, [r7], #-102 @ 0xffffff9a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbab8 <__bss_end__@@Base+0xfe27b974> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a88a0 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldcl 7, cr15, [r4], #-1008 @ 0xfffffc10 │ │ │ │ - rsbeq sl, r7, ip, ror r4 │ │ │ │ - subseq r0, r3, sl, lsl #21 │ │ │ │ - ldrheq r0, [r7], #-102 @ 0xffffff9a │ │ │ │ + rsbeq sl, r7, ip, ror #8 │ │ │ │ + subseq r0, r3, sl, ror sl │ │ │ │ + subseq r0, r7, r6, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbae8 <__bss_end__@@Base+0xfe27b9a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a88d0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec5e │ │ │ │ - rsbeq sl, r7, lr, asr #14 │ │ │ │ - subseq r5, r3, r0, asr #5 │ │ │ │ - subseq r5, r3, r4, ror #5 │ │ │ │ + rsbeq sl, r7, lr, lsr r7 │ │ │ │ + ldrheq r5, [r3], #-32 @ 0xffffffe0 │ │ │ │ + ldrsbeq r5, [r3], #-36 @ 0xffffffdc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbb18 <__bss_end__@@Base+0xfe27b9d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8900 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec46 │ │ │ │ - rsbeq sl, r7, lr, lsl r7 │ │ │ │ - @ instruction: 0x00535290 │ │ │ │ - ldrheq r5, [r3], #-36 @ 0xffffffdc │ │ │ │ + rsbeq sl, r7, lr, lsl #14 │ │ │ │ + subseq r5, r3, r0, lsl #5 │ │ │ │ + subseq r5, r3, r4, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbb48 <__bss_end__@@Base+0xfe27ba04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8930 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stc 7, cr15, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - strhteq sl, [r7], #-120 @ 0xffffff88 │ │ │ │ - subseq r3, r7, r6, asr r1 │ │ │ │ - subseq r3, r7, r2, lsr r3 │ │ │ │ + rsbeq sl, r7, r8, lsr #15 │ │ │ │ + subseq r3, r7, r6, asr #2 │ │ │ │ + subseq r3, r7, r2, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbb78 <__bss_end__@@Base+0xfe27ba34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8960 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldc 7, cr15, [r4], {252} @ 0xfc │ │ │ │ - rsbeq sl, r7, r8, lsl #15 │ │ │ │ - subseq r3, r7, r6, lsr #2 │ │ │ │ - subseq r3, r7, lr, lsl r3 │ │ │ │ + rsbeq sl, r7, r8, ror r7 │ │ │ │ + subseq r3, r7, r6, lsl r1 │ │ │ │ + subseq r3, r7, lr, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbba8 <__bss_end__@@Base+0xfe27ba64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8990 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebfe │ │ │ │ - ldrdeq sl, [r7], #-206 @ 0xffffff32 @ │ │ │ │ - ldrsbeq sl, [r7], #-40 @ 0xffffffd8 │ │ │ │ - subseq sl, r7, r0, lsl #8 │ │ │ │ + rsbeq sl, r7, lr, asr #25 │ │ │ │ + subseq sl, r7, r8, asr #5 │ │ │ │ + ldrsheq sl, [r7], #-48 @ 0xffffffd0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbbd8 <__bss_end__@@Base+0xfe27ba94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a89c0 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebe6 │ │ │ │ - rsbeq sl, r7, lr, lsr #25 │ │ │ │ - subseq sl, r7, r8, lsr #5 │ │ │ │ - ldrsheq sl, [r7], #-48 @ 0xffffffd0 │ │ │ │ + mlseq r7, lr, ip, sl │ │ │ │ + @ instruction: 0x0057a298 │ │ │ │ + subseq sl, r7, r0, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc08 <__bss_end__@@Base+0xfe27bac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a89f0 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl ff5a2a14 <__bss_end__@@Base+0xfea628d0> │ │ │ │ - ldrdeq sl, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - subseq sl, r7, r2, asr #11 │ │ │ │ - subseq ip, r8, sl, lsl #20 │ │ │ │ + rsbeq sl, r7, r0, asr #27 │ │ │ │ + ldrheq sl, [r7], #-82 @ 0xffffffae │ │ │ │ + ldrsheq ip, [r8], #-154 @ 0xffffff66 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc38 <__bss_end__@@Base+0xfe27baf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368a20 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff022a40 <__bss_end__@@Base+0xfe4e28fc> │ │ │ │ - rsbeq fp, r7, r6, asr r0 │ │ │ │ - subseq sl, r7, ip, ror #22 │ │ │ │ - subseq sl, r7, sl, ror fp │ │ │ │ + rsbeq fp, r7, r6, asr #32 │ │ │ │ + subseq sl, r7, ip, asr fp │ │ │ │ + subseq sl, r7, sl, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc64 <__bss_end__@@Base+0xfe27bb20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368a4c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl feaa2a6c <__bss_end__@@Base+0xfdf62928> │ │ │ │ - ldrdeq fp, [r7], #-14 @ │ │ │ │ - subeq r7, pc, r0, ror r6 @ │ │ │ │ - subeq r7, pc, sl, lsl #13 │ │ │ │ + rsbeq fp, r7, lr, asr #1 │ │ │ │ + subeq r7, pc, r0, ror #12 │ │ │ │ + subeq r7, pc, sl, ror r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc90 <__bss_end__@@Base+0xfe27bb4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8a78 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb8a │ │ │ │ - strhteq fp, [r7], #-2 │ │ │ │ - subseq sl, r7, ip, asr #26 │ │ │ │ - subseq sl, r7, ip, ror #26 │ │ │ │ + rsbeq fp, r7, r2, lsr #1 │ │ │ │ + subseq sl, r7, ip, lsr sp │ │ │ │ + subseq sl, r7, ip, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbcc0 <__bss_end__@@Base+0xfe27bb7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8aa8 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ bl 1ea2acc <__bss_end__@@Base+0x1362988> │ │ │ │ - rsbeq fp, r7, r0, lsl #1 │ │ │ │ - subseq sl, r7, sl, lsl sp │ │ │ │ - subseq sl, r7, sl, asr r6 │ │ │ │ + rsbeq fp, r7, r0, ror r0 │ │ │ │ + subseq sl, r7, sl, lsl #26 │ │ │ │ + subseq sl, r7, sl, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbcf0 <__bss_end__@@Base+0xfe27bbac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368ad8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1922af8 <__bss_end__@@Base+0xde29b4> │ │ │ │ - rsbeq fp, r7, r2, lsl r4 │ │ │ │ - subeq r7, pc, r4, ror #11 │ │ │ │ - subseq r2, r3, lr, lsr r8 │ │ │ │ + rsbeq fp, r7, r2, lsl #8 │ │ │ │ + ldrdeq r7, [pc], #-84 @ │ │ │ │ + subseq r2, r3, lr, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbd1c <__bss_end__@@Base+0xfe27bbd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8b04 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb44 │ │ │ │ - rsbeq fp, r7, r6, ror #7 │ │ │ │ - strheq r7, [pc], #-88 @ │ │ │ │ - ldrdeq r7, [pc], #-80 @ │ │ │ │ + ldrdeq fp, [r7], #-54 @ 0xffffffca @ │ │ │ │ + subeq r7, pc, r8, lsr #11 │ │ │ │ + subeq r7, pc, r0, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbd4c <__bss_end__@@Base+0xfe27bc08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368b34 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl da2b54 <__bss_end__@@Base+0x262a10> │ │ │ │ - strdeq fp, [r7], #-130 @ 0xffffff7e @ │ │ │ │ - subseq fp, r7, r4, lsl #21 │ │ │ │ - @ instruction: 0x0057ba96 │ │ │ │ + rsbeq fp, r7, r2, ror #17 │ │ │ │ + subseq fp, r7, r4, ror sl │ │ │ │ + subseq fp, r7, r6, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbd78 <__bss_end__@@Base+0xfe27bc34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8b60 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ - bl 7a2b84 <_IO_stdin_used@@Base+0x4b3cc> │ │ │ │ - strhteq sp, [r7], #-20 @ 0xffffffec │ │ │ │ - subseq r1, r8, r2, lsr #2 │ │ │ │ - subseq r1, r8, lr, lsr #7 │ │ │ │ + bl 7a2b84 <_IO_stdin_used@@Base+0x4b3dc> │ │ │ │ + rsbeq sp, r7, r4, lsr #3 │ │ │ │ + subseq r1, r8, r2, lsl r1 │ │ │ │ + @ instruction: 0x0058139e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbda8 <__bss_end__@@Base+0xfe27bc64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8b90 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eafe │ │ │ │ - rsbeq sp, r7, r2, asr #14 │ │ │ │ - subeq r7, pc, ip, lsr #10 │ │ │ │ - subseq r2, r3, r4, lsl #15 │ │ │ │ + rsbeq sp, r7, r2, lsr r7 │ │ │ │ + subeq r7, pc, ip, lsl r5 @ │ │ │ │ + subseq r2, r3, r4, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbdd8 <__bss_end__@@Base+0xfe27bc94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8bc0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae6 │ │ │ │ - rsbeq sp, r7, r2, lsl r7 │ │ │ │ - strdeq r7, [pc], #-76 @ │ │ │ │ - subeq r7, pc, r4, lsl r5 @ │ │ │ │ + rsbeq sp, r7, r2, lsl #14 │ │ │ │ + subeq r7, pc, ip, ror #9 │ │ │ │ + subeq r7, pc, r4, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe08 <__bss_end__@@Base+0xfe27bcc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8bf0 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ b ff5a2c14 <__bss_end__@@Base+0xfea62ad0> │ │ │ │ - rsbeq sp, r7, r2, ror #13 │ │ │ │ - subseq r2, r8, ip, lsl pc │ │ │ │ - subseq lr, r1, r6, asr #22 │ │ │ │ + ldrdeq sp, [r7], #-98 @ 0xffffff9e @ │ │ │ │ + subseq r2, r8, ip, lsl #30 │ │ │ │ + subseq lr, r1, r6, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe38 <__bss_end__@@Base+0xfe27bcf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8c20 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eab6 │ │ │ │ - rsbeq sp, r7, r2, lsl #26 │ │ │ │ - umaaleq r7, pc, ip, r4 @ │ │ │ │ - ldrsheq r2, [r3], #-100 @ 0xffffff9c │ │ │ │ + strdeq sp, [r7], #-194 @ 0xffffff3e @ │ │ │ │ + subeq r7, pc, ip, lsl #9 │ │ │ │ + subseq r2, r3, r4, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe68 <__bss_end__@@Base+0xfe27bd24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8c50 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea9c │ │ │ │ - ldrdeq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - subseq r5, sl, r6, ror #17 │ │ │ │ - subseq lr, r1, r4, ror #21 │ │ │ │ + rsbeq sp, r7, r0, asr #25 │ │ │ │ + ldrsbeq r5, [sl], #-134 @ 0xffffff7a │ │ │ │ + ldrsbeq lr, [r1], #-164 @ 0xffffff5c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe9c <__bss_end__@@Base+0xfe27bd58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8c84 │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea82 │ │ │ │ - mlseq r7, ip, ip, sp │ │ │ │ - ldrheq r5, [sl], #-130 @ 0xffffff7e │ │ │ │ - ldrheq lr, [r1], #-160 @ 0xffffff60 │ │ │ │ + rsbeq sp, r7, ip, lsl #25 │ │ │ │ + subseq r5, sl, r2, lsr #17 │ │ │ │ + subseq lr, r1, r0, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbed0 <__bss_end__@@Base+0xfe27bd8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8cb8 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea68 │ │ │ │ - rsbeq sp, r7, r8, ror #24 │ │ │ │ - subseq r5, sl, lr, ror r8 │ │ │ │ - subseq lr, r1, ip, ror sl │ │ │ │ + rsbeq sp, r7, r8, asr ip │ │ │ │ + subseq r5, sl, lr, ror #16 │ │ │ │ + subseq lr, r1, ip, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf04 <__bss_end__@@Base+0xfe27bdc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8cec │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4e │ │ │ │ - rsbeq sp, r7, r4, lsr ip │ │ │ │ - subseq r5, sl, sl, asr #16 │ │ │ │ - subseq lr, r1, r8, asr #20 │ │ │ │ + rsbeq sp, r7, r4, lsr #24 │ │ │ │ + subseq r5, sl, sl, lsr r8 │ │ │ │ + subseq lr, r1, r8, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf38 <__bss_end__@@Base+0xfe27bdf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8d20 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea34 │ │ │ │ - rsbeq sp, r7, r0, lsl #24 │ │ │ │ - subseq r5, sl, r6, lsl r8 │ │ │ │ - subseq lr, r1, r4, lsl sl │ │ │ │ + strdeq sp, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + subseq r5, sl, r6, lsl #16 │ │ │ │ + subseq lr, r1, r4, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf6c <__bss_end__@@Base+0xfe27be28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8d54 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ b 922d78 │ │ │ │ - rsbeq sp, r7, lr, asr #23 │ │ │ │ - subeq r7, pc, r8, ror #6 │ │ │ │ - subeq r7, pc, lr, ror r3 @ │ │ │ │ + strhteq sp, [r7], #-190 @ 0xffffff42 │ │ │ │ + subeq r7, pc, r8, asr r3 @ │ │ │ │ + subeq r7, pc, lr, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf9c <__bss_end__@@Base+0xfe27be58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8d84 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea02 │ │ │ │ - mlseq r7, ip, fp, sp │ │ │ │ - ldrheq r5, [sl], #-114 @ 0xffffff8e │ │ │ │ - ldrheq lr, [r1], #-144 @ 0xffffff70 │ │ │ │ + rsbeq sp, r7, ip, lsl #23 │ │ │ │ + subseq r5, sl, r2, lsr #15 │ │ │ │ + subseq lr, r1, r0, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbfd0 <__bss_end__@@Base+0xfe27be8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8db8 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e8 │ │ │ │ - rsbeq sp, r7, r8, ror #22 │ │ │ │ - subseq r5, sl, lr, ror r7 │ │ │ │ - subseq lr, r1, ip, ror r9 │ │ │ │ + rsbeq sp, r7, r8, asr fp │ │ │ │ + subseq r5, sl, lr, ror #14 │ │ │ │ + subseq lr, r1, ip, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc004 <__bss_end__@@Base+0xfe27bec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8dec │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9ce │ │ │ │ - rsbeq sp, r7, r4, lsr fp │ │ │ │ - subseq r5, sl, sl, asr #14 │ │ │ │ - subseq lr, r1, r8, asr #18 │ │ │ │ + rsbeq sp, r7, r4, lsr #22 │ │ │ │ + subseq r5, sl, sl, lsr r7 │ │ │ │ + subseq lr, r1, r8, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc038 <__bss_end__@@Base+0xfe27bef4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8e20 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9b4 │ │ │ │ - rsbeq sp, r7, r0, lsl #22 │ │ │ │ - subseq r5, sl, r6, lsl r7 │ │ │ │ - subseq lr, r1, r4, lsl r9 │ │ │ │ + strdeq sp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + subseq r5, sl, r6, lsl #14 │ │ │ │ + subseq lr, r1, r4, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc06c <__bss_end__@@Base+0xfe27bf28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8e54 │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e99a │ │ │ │ - rsbeq sp, r7, ip, asr #21 │ │ │ │ - subseq r5, sl, r2, ror #13 │ │ │ │ - subseq r4, r8, r8, lsl #13 │ │ │ │ + strhteq sp, [r7], #-172 @ 0xffffff54 │ │ │ │ + ldrsbeq r5, [sl], #-98 @ 0xffffff9e │ │ │ │ + subseq r4, r8, r8, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc0a0 <__bss_end__@@Base+0xfe27bf5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8e88 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e980 │ │ │ │ - mlseq r7, r8, sl, sp │ │ │ │ - subseq r5, sl, lr, lsr #13 │ │ │ │ - subseq r4, r8, r4, ror r6 │ │ │ │ + rsbeq sp, r7, r8, lsl #21 │ │ │ │ + @ instruction: 0x005a569e │ │ │ │ + subseq r4, r8, r4, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc0d4 <__bss_end__@@Base+0xfe27bf90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8ebc │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e966 │ │ │ │ - rsbeq sp, r7, r4, ror #20 │ │ │ │ - subseq r5, sl, sl, ror r6 │ │ │ │ - subseq lr, r1, r8, ror r8 │ │ │ │ + rsbeq sp, r7, r4, asr sl │ │ │ │ + subseq r5, sl, sl, ror #12 │ │ │ │ + subseq lr, r1, r8, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc108 <__bss_end__@@Base+0xfe27bfc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8ef0 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e94c │ │ │ │ - rsbeq sp, r7, r0, lsr sl │ │ │ │ - subseq r5, sl, r6, asr #12 │ │ │ │ - subseq lr, r1, r4, asr #16 │ │ │ │ + rsbeq sp, r7, r0, lsr #20 │ │ │ │ + subseq r5, sl, r6, lsr r6 │ │ │ │ + subseq lr, r1, r4, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc13c <__bss_end__@@Base+0xfe27bff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8f24 │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e932 │ │ │ │ - strdeq sp, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r5, sl, r2, lsl r6 │ │ │ │ - subseq lr, r1, r0, lsl r8 │ │ │ │ + rsbeq sp, r7, ip, ror #19 │ │ │ │ + subseq r5, sl, r2, lsl #12 │ │ │ │ + subseq lr, r1, r0, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc170 <__bss_end__@@Base+0xfe27c02c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368f58 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq lr, r7, r2, lsl lr │ │ │ │ - subseq r6, r8, ip, lsl r5 │ │ │ │ - subseq r6, r8, r6, lsr r5 │ │ │ │ + rsbeq lr, r7, r2, lsl #28 │ │ │ │ + subseq r6, r8, ip, lsl #10 │ │ │ │ + subseq r6, r8, r6, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc19c <__bss_end__@@Base+0xfe27c058> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8f84 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e904 │ │ │ │ - rsbeq lr, r7, r6, ror #27 │ │ │ │ - subseq r6, r8, ip, lsl r5 │ │ │ │ - ldrheq lr, [r1], #-116 @ 0xffffff8c │ │ │ │ + ldrdeq lr, [r7], #-214 @ 0xffffff2a @ │ │ │ │ + subseq r6, r8, ip, lsl #10 │ │ │ │ + subseq lr, r1, r4, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc1cc <__bss_end__@@Base+0xfe27c088> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8fb4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8ec │ │ │ │ - rsbeq lr, r7, sl, ror #30 │ │ │ │ - ldrsheq r7, [sl], #-0 │ │ │ │ - subseq r6, r8, r4, lsr #13 │ │ │ │ + rsbeq lr, r7, sl, asr pc │ │ │ │ + subseq r7, sl, r0, ror #1 │ │ │ │ + @ instruction: 0x00586694 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc1fc <__bss_end__@@Base+0xfe27c0b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8fe4 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8d4 │ │ │ │ - rsbeq lr, r7, sl, lsr pc │ │ │ │ - subseq r7, sl, r0, asr #1 │ │ │ │ - subseq r6, r8, r0, lsl #13 │ │ │ │ + rsbeq lr, r7, sl, lsr #30 │ │ │ │ + ldrheq r7, [sl], #-0 │ │ │ │ + subseq r6, r8, r0, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc22c <__bss_end__@@Base+0xfe27c0e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9014 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldm sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq lr, r7, r8, lsl #30 │ │ │ │ - subseq r7, sl, lr, lsl #1 │ │ │ │ - subseq r6, r8, r6, ror r6 │ │ │ │ + strdeq lr, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + subseq r7, sl, lr, ror r0 │ │ │ │ + subseq r6, r8, r6, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc25c <__bss_end__@@Base+0xfe27c118> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, sl, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc270 <__bss_end__@@Base+0xfe27c12c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9058 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e89a │ │ │ │ - rsbeq pc, r7, sl, lsl #16 │ │ │ │ - subeq r7, pc, r4, rrx │ │ │ │ - subeq r7, pc, ip, ror r0 @ │ │ │ │ + strdeq pc, [r7], #-122 @ 0xffffff86 @ │ │ │ │ + subeq r7, pc, r4, asr r0 @ │ │ │ │ + subeq r7, pc, ip, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc2a0 <__bss_end__@@Base+0xfe27c15c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-3832] @ 0xfffff108 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e878 │ │ │ │ - rsbeq pc, r7, sl, lsr #18 │ │ │ │ - subseq fp, r8, r4, asr #30 │ │ │ │ - @ instruction: 0x0051e69c │ │ │ │ + rsbeq pc, r7, sl, lsl r9 @ │ │ │ │ + subseq fp, r8, r4, lsr pc │ │ │ │ + subseq lr, r1, ip, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc2e4 <__bss_end__@@Base+0xfe27c1a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a90cc │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ ldmda lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strdeq pc, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - subseq fp, r8, r2, lsl pc │ │ │ │ - subseq lr, r1, sl, ror #12 │ │ │ │ + rsbeq pc, r7, r8, ror #17 │ │ │ │ + subseq fp, r8, r2, lsl #30 │ │ │ │ + subseq lr, r1, sl, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc314 <__bss_end__@@Base+0xfe27c1d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a90fc │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stmda r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq pc, r7, r8, asr #17 │ │ │ │ - subseq fp, r8, r2, ror #29 │ │ │ │ - subseq lr, r1, sl, lsr r6 │ │ │ │ + strhteq pc, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq fp, [r8], #-226 @ 0xffffff1e │ │ │ │ + subseq lr, r1, sl, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc344 <__bss_end__@@Base+0xfe27c200> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a912c │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ stmda lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r7, r8, r8, pc @ │ │ │ │ - ldrheq fp, [r8], #-226 @ 0xffffff1e │ │ │ │ - subseq lr, r1, sl, lsl #12 │ │ │ │ + rsbeq pc, r7, r8, lsl #17 │ │ │ │ + subseq fp, r8, r2, lsr #29 │ │ │ │ + ldrsheq lr, [r1], #-90 @ 0xffffffa6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc374 <__bss_end__@@Base+0xfe27c230> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a915c │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldmda r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq pc, r7, r8, ror #16 │ │ │ │ - subseq fp, r8, r2, lsl #29 │ │ │ │ - ldrsbeq lr, [r1], #-90 @ 0xffffffa6 │ │ │ │ + rsbeq pc, r7, r8, asr r8 @ │ │ │ │ + subseq fp, r8, r2, ror lr │ │ │ │ + subseq lr, r1, sl, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc3a4 <__bss_end__@@Base+0xfe27c260> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a918c │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ svc 0x00fef7fb │ │ │ │ - rsbeq pc, r7, r8, lsr r8 @ │ │ │ │ - subseq fp, r8, r2, asr lr │ │ │ │ - subseq lr, r1, sl, lsr #11 │ │ │ │ + rsbeq pc, r7, r8, lsr #16 │ │ │ │ + subseq fp, r8, r2, asr #28 │ │ │ │ + @ instruction: 0x0051e59a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc3d4 <__bss_end__@@Base+0xfe27c290> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3691bc │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00e8f7fb │ │ │ │ - mlseq r7, r6, lr, pc @ │ │ │ │ - ldrheq r6, [r8], #-40 @ 0xffffffd8 │ │ │ │ - ldrsbeq r6, [r8], #-34 @ 0xffffffde │ │ │ │ + rsbeq pc, r7, r6, lsl #29 │ │ │ │ + subseq r6, r8, r8, lsr #5 │ │ │ │ + subseq r6, r8, r2, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc400 <__bss_end__@@Base+0xfe27c2bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a91e8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efd2 │ │ │ │ - rsbeq r0, r8, sl, ror #1 │ │ │ │ - ldrdeq r6, [pc], #-228 @ │ │ │ │ - subeq r6, pc, ip, ror #29 │ │ │ │ + ldrdeq r0, [r8], #-10 @ │ │ │ │ + subeq r6, pc, r4, asr #29 │ │ │ │ + ldrdeq r6, [pc], #-236 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc430 <__bss_end__@@Base+0xfe27c2ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9218 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x00b8f7fb │ │ │ │ - ldrdeq r0, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq ip, r8, r2, lsr pc │ │ │ │ - subseq ip, r8, lr, lsr #31 │ │ │ │ + rsbeq r0, r8, r0, asr #5 │ │ │ │ + subseq ip, r8, r2, lsr #30 │ │ │ │ + @ instruction: 0x0058cf9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc460 <__bss_end__@@Base+0xfe27c31c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9248 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x00a0f7fb │ │ │ │ - rsbeq r0, r8, r0, lsr #5 │ │ │ │ - subseq ip, r8, r2, lsl #30 │ │ │ │ - subseq ip, r8, lr, ror pc │ │ │ │ + mlseq r8, r0, r2, r0 │ │ │ │ + ldrsheq ip, [r8], #-226 @ 0xffffff1e │ │ │ │ + subseq ip, r8, lr, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc490 <__bss_end__@@Base+0xfe27c34c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9278 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x0088f7fb │ │ │ │ - strhteq r0, [r8], #-92 @ 0xffffffa4 │ │ │ │ - subseq sp, r8, sl, lsr #8 │ │ │ │ - ldrheq lr, [r1], #-78 @ 0xffffffb2 │ │ │ │ + rsbeq r0, r8, ip, lsr #11 │ │ │ │ + subseq sp, r8, sl, lsl r4 │ │ │ │ + subseq lr, r1, lr, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc4c0 <__bss_end__@@Base+0xfe27c37c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a92a8 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x0070f7fb │ │ │ │ - rsbeq r0, r8, ip, lsl #11 │ │ │ │ - ldrsheq sp, [r8], #-58 @ 0xffffffc6 │ │ │ │ - subseq sp, r8, r2, lsr r4 │ │ │ │ + rsbeq r0, r8, ip, ror r5 │ │ │ │ + subseq sp, r8, sl, ror #7 │ │ │ │ + subseq sp, r8, r2, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc4f0 <__bss_end__@@Base+0xfe27c3ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3692d8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x005af7fb │ │ │ │ - rsbeq r1, r8, lr, lsl #1 │ │ │ │ - subeq r6, pc, r4, ror #27 │ │ │ │ - subseq r2, r3, lr, lsr r0 │ │ │ │ + rsbeq r1, r8, lr, ror r0 │ │ │ │ + ldrdeq r6, [pc], #-212 @ │ │ │ │ + subseq r2, r3, lr, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc51c <__bss_end__@@Base+0xfe27c3d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9304 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef44 │ │ │ │ - rsbeq r1, r8, r2, rrx │ │ │ │ - strheq r6, [pc], #-216 @ │ │ │ │ - ldrdeq r6, [pc], #-208 @ │ │ │ │ + rsbeq r1, r8, r2, asr r0 │ │ │ │ + subeq r6, pc, r8, lsr #27 │ │ │ │ + subeq r6, pc, r0, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc54c <__bss_end__@@Base+0xfe27c408> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9334 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ svc 0x002af7fb │ │ │ │ - rsbeq r1, r8, r6, lsr #1 │ │ │ │ - subeq r6, pc, r8, lsl #27 │ │ │ │ - umaaleq r6, pc, lr, sp @ │ │ │ │ + mlseq r8, r6, r0, r1 │ │ │ │ + subeq r6, pc, r8, ror sp @ │ │ │ │ + subeq r6, pc, lr, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc57c <__bss_end__@@Base+0xfe27c438> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e9364 │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef12 │ │ │ │ - rsbeq r1, r8, r4, ror r0 │ │ │ │ - subseq pc, r8, sl, ror pc @ │ │ │ │ - subseq r0, r9, r8, ror r7 │ │ │ │ + rsbeq r1, r8, r4, rrx │ │ │ │ + subseq pc, r8, sl, ror #30 │ │ │ │ + subseq r0, r9, r8, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc5b0 <__bss_end__@@Base+0xfe27c46c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369398 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 7, APSR_nzcv, cr10, cr11, {7} │ │ │ │ - strdeq r1, [r8], #-114 @ 0xffffff8e @ │ │ │ │ - subseq r3, r9, ip, asr #13 │ │ │ │ - ldrsbeq r3, [r9], #-110 @ 0xffffff92 │ │ │ │ + rsbeq r1, r8, r2, ror #15 │ │ │ │ + ldrheq r3, [r9], #-108 @ 0xffffff94 │ │ │ │ + subseq r3, r9, lr, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc5dc <__bss_end__@@Base+0xfe27c498> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a93c4 │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mcr 7, 7, pc, cr2, cr11, {7} @ │ │ │ │ - rsbeq r1, r8, r4, ror r8 │ │ │ │ - ldrsbeq r3, [r9], #-146 @ 0xffffff6e │ │ │ │ - ldrsbeq r3, [r9], #-158 @ 0xffffff62 │ │ │ │ + rsbeq r1, r8, r4, ror #16 │ │ │ │ + subseq r3, r9, r2, asr #19 │ │ │ │ + subseq r3, r9, lr, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc60c <__bss_end__@@Base+0xfe27c4c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a93f4 │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mcr 7, 6, pc, cr10, cr11, {7} @ │ │ │ │ - rsbeq r1, r8, r0, lsl #21 │ │ │ │ - subseq r4, r9, r2, lsr #12 │ │ │ │ - subseq r4, r9, lr, asr #15 │ │ │ │ + rsbeq r1, r8, r0, ror sl │ │ │ │ + subseq r4, r9, r2, lsl r6 │ │ │ │ + ldrheq r4, [r9], #-126 @ 0xffffff82 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc63c <__bss_end__@@Base+0xfe27c4f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9424 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eeb4 │ │ │ │ - rsbeq r1, r8, r2, ror pc │ │ │ │ - subseq r6, r9, ip, lsr r7 │ │ │ │ - subseq lr, r1, r4, lsl r3 │ │ │ │ + rsbeq r1, r8, r2, ror #30 │ │ │ │ + subseq r6, r9, ip, lsr #14 │ │ │ │ + subseq lr, r1, r4, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc66c <__bss_end__@@Base+0xfe27c528> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9454 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee9c │ │ │ │ - rsbeq r1, r8, r2, asr #30 │ │ │ │ - subeq r6, pc, r8, ror #24 │ │ │ │ - subeq r6, pc, r0, lsl #25 │ │ │ │ + rsbeq r1, r8, r2, lsr pc │ │ │ │ + subeq r6, pc, r8, asr ip @ │ │ │ │ + subeq r6, pc, r0, ror ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc69c <__bss_end__@@Base+0xfe27c558> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9484 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee84 │ │ │ │ - rsbeq r2, r8, lr, ror r3 │ │ │ │ - subeq r6, pc, r8, lsr ip @ │ │ │ │ - subeq r6, pc, r0, asr ip @ │ │ │ │ + rsbeq r2, r8, lr, ror #6 │ │ │ │ + subeq r6, pc, r8, lsr #24 │ │ │ │ + subeq r6, pc, r0, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc6cc <__bss_end__@@Base+0xfe27c588> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a94b4 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee6c │ │ │ │ - rsbeq r2, r8, r6, lsr #22 │ │ │ │ - subseq r9, r9, r8, ror #12 │ │ │ │ - ldrsbeq r9, [r9], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r2, r8, r6, lsl fp │ │ │ │ + subseq r9, r9, r8, asr r6 │ │ │ │ + subseq r9, r9, ip, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc6fc <__bss_end__@@Base+0xfe27c5b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a94e4 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mrc 7, 2, APSR_nzcv, cr2, cr11, {7} │ │ │ │ - strdeq r2, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - subseq r9, r9, r6, lsr r6 │ │ │ │ - ldrheq r9, [r9], #-106 @ 0xffffff96 │ │ │ │ + rsbeq r2, r8, r4, ror #21 │ │ │ │ + subseq r9, r9, r6, lsr #12 │ │ │ │ + subseq r9, r9, sl, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc72c <__bss_end__@@Base+0xfe27c5e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9514 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrc 7, 1, APSR_nzcv, cr10, cr11, {7} │ │ │ │ - rsbeq r2, r8, r4, asr #21 │ │ │ │ - subseq r9, r9, r6, lsl #12 │ │ │ │ - @ instruction: 0x0059969a │ │ │ │ + strhteq r2, [r8], #-164 @ 0xffffff5c │ │ │ │ + ldrsheq r9, [r9], #-86 @ 0xffffffaa │ │ │ │ + subseq r9, r9, sl, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc75c <__bss_end__@@Base+0xfe27c618> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9544 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee24 │ │ │ │ - mlseq r8, r6, sl, r2 │ │ │ │ - ldrsbeq r9, [r9], #-88 @ 0xffffffa8 │ │ │ │ - subseq r9, r9, r4, lsr #13 │ │ │ │ + rsbeq r2, r8, r6, lsl #21 │ │ │ │ + subseq r9, r9, r8, asr #11 │ │ │ │ + @ instruction: 0x00599694 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc78c <__bss_end__@@Base+0xfe27c648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9574 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee0c │ │ │ │ - rsbeq r2, r8, r6, ror #20 │ │ │ │ - subseq r9, r9, r8, lsr #11 │ │ │ │ - subseq r9, r9, ip, lsl r6 │ │ │ │ + rsbeq r2, r8, r6, asr sl │ │ │ │ + @ instruction: 0x00599598 │ │ │ │ + subseq r9, r9, ip, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc7bc <__bss_end__@@Base+0xfe27c678> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a95a4 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edf4 │ │ │ │ - rsbeq r2, r8, r6, lsr sl │ │ │ │ - subseq r9, r9, r8, ror r5 │ │ │ │ - subseq r9, r9, r4, lsl #13 │ │ │ │ + rsbeq r2, r8, r6, lsr #20 │ │ │ │ + subseq r9, r9, r8, ror #10 │ │ │ │ + subseq r9, r9, r4, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc7ec <__bss_end__@@Base+0xfe27c6a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a95d4 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [sl, #1004] @ 0x3ec │ │ │ │ - rsbeq r2, r8, ip, ror #24 │ │ │ │ - subseq sl, r9, lr, asr r4 │ │ │ │ - @ instruction: 0x0059a492 │ │ │ │ + rsbeq r2, r8, ip, asr ip │ │ │ │ + subseq sl, r9, lr, asr #8 │ │ │ │ + subseq sl, r9, r2, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc81c <__bss_end__@@Base+0xfe27c6d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369604 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r4, #1004] @ 0x3ec │ │ │ │ - mlseq r8, sl, r4, r3 │ │ │ │ - subseq sp, r9, ip, ror #14 │ │ │ │ - subseq lr, r1, sl, ror #13 │ │ │ │ + rsbeq r3, r8, sl, lsl #9 │ │ │ │ + subseq sp, r9, ip, asr r7 │ │ │ │ + ldrsbeq lr, [r1], #-106 @ 0xffffff96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc848 <__bss_end__@@Base+0xfe27c704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r4, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc85c <__bss_end__@@Base+0xfe27c718> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9644 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eda4 │ │ │ │ - rsbeq r3, r8, r6, lsr #26 │ │ │ │ - subeq r6, pc, r8, ror sl @ │ │ │ │ - umaaleq r6, pc, r0, sl @ │ │ │ │ + rsbeq r3, r8, r6, lsl sp │ │ │ │ + subeq r6, pc, r8, ror #20 │ │ │ │ + subeq r6, pc, r0, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc88c <__bss_end__@@Base+0xfe27c748> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9674 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed8c │ │ │ │ - rsbeq r3, r8, r2, asr #30 │ │ │ │ - subeq r6, pc, r8, asr #20 │ │ │ │ - subeq r6, pc, r0, ror #20 │ │ │ │ + rsbeq r3, r8, r2, lsr pc │ │ │ │ + subeq r6, pc, r8, lsr sl @ │ │ │ │ + subeq r6, pc, r0, asr sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc8bc <__bss_end__@@Base+0xfe27c778> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3696a4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4, #-1004]! @ 0xfffffc14 │ │ │ │ - strdeq r4, [r8], #-10 @ │ │ │ │ - subeq r6, pc, r8, lsl sl @ │ │ │ │ - subeq r6, pc, r2, lsr sl @ │ │ │ │ + rsbeq r4, r8, sl, ror #1 │ │ │ │ + subeq r6, pc, r8, lsl #20 │ │ │ │ + subeq r6, pc, r2, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc8e8 <__bss_end__@@Base+0xfe27c7a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3696d0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr, #-1004] @ 0xfffffc14 │ │ │ │ - strdeq r5, [r8], #-58 @ 0xffffffc6 @ │ │ │ │ - subeq r6, pc, ip, ror #19 │ │ │ │ - subeq r6, pc, r6, lsl #20 │ │ │ │ + rsbeq r5, r8, sl, ror #7 │ │ │ │ + ldrdeq r6, [pc], #-156 @ │ │ │ │ + strdeq r6, [pc], #-150 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc914 <__bss_end__@@Base+0xfe27c7d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3696fc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r8, #-1004] @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, r2, ror r5 │ │ │ │ - subeq r6, pc, r0, asr #19 │ │ │ │ - ldrdeq r6, [pc], #-154 @ │ │ │ │ + rsbeq r5, r8, r2, ror #10 │ │ │ │ + strheq r6, [pc], #-144 @ │ │ │ │ + subeq r6, pc, sl, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc940 <__bss_end__@@Base+0xfe27c7fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369728 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, lr, lsl #20 │ │ │ │ - umaaleq r6, pc, r4, r9 @ │ │ │ │ - subeq r6, pc, lr, lsr #19 │ │ │ │ + strdeq r5, [r8], #-158 @ 0xffffff62 @ │ │ │ │ + subeq r6, pc, r4, lsl #19 │ │ │ │ + umaaleq r6, pc, lr, r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc96c <__bss_end__@@Base+0xfe27c828> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369754 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip, #-1004] @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, r6, lsl #28 │ │ │ │ - subeq r6, pc, r8, ror #18 │ │ │ │ - subeq r6, pc, r2, lsl #19 │ │ │ │ + strdeq r5, [r8], #-214 @ 0xffffff2a @ │ │ │ │ + subeq r6, pc, r8, asr r9 @ │ │ │ │ + subeq r6, pc, r2, ror r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc998 <__bss_end__@@Base+0xfe27c854> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369780 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6, #-1004] @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, sl, lsl #31 │ │ │ │ - subeq r6, pc, ip, lsr r9 @ │ │ │ │ - subeq r6, pc, r6, asr r9 @ │ │ │ │ + rsbeq r5, r8, sl, ror pc │ │ │ │ + subeq r6, pc, ip, lsr #18 │ │ │ │ + subeq r6, pc, r6, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc9c4 <__bss_end__@@Base+0xfe27c880> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3697ac │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], #1004 @ 0x3ec │ │ │ │ - rsbeq r6, r8, sl, lsl r5 │ │ │ │ - subeq r6, pc, r0, lsl r9 @ │ │ │ │ - subeq r6, pc, sl, lsr #18 │ │ │ │ + rsbeq r6, r8, sl, lsl #10 │ │ │ │ + subeq r6, pc, r0, lsl #18 │ │ │ │ + subeq r6, pc, sl, lsl r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc9f0 <__bss_end__@@Base+0xfe27c8ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3697d8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl], {251} @ 0xfb │ │ │ │ - rsbeq r6, r8, r2, asr #18 │ │ │ │ - subeq r6, pc, r4, ror #17 │ │ │ │ - strdeq r6, [pc], #-142 @ │ │ │ │ + rsbeq r6, r8, r2, lsr r9 │ │ │ │ + ldrdeq r6, [pc], #-132 @ │ │ │ │ + subeq r6, pc, lr, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca1c <__bss_end__@@Base+0xfe27c8d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369804 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - rsbeq r6, r8, r6, lsl ip │ │ │ │ - strheq r6, [pc], #-136 @ │ │ │ │ - ldrdeq r6, [pc], #-130 @ │ │ │ │ + rsbeq r6, r8, r6, lsl #24 │ │ │ │ + subeq r6, pc, r8, lsr #17 │ │ │ │ + subeq r6, pc, r2, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca48 <__bss_end__@@Base+0xfe27c904> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369830 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], #1004 @ 0x3ec │ │ │ │ - rsbeq r7, r8, lr, lsl #8 │ │ │ │ - subeq r6, pc, ip, lsl #17 │ │ │ │ - subeq r6, pc, r6, lsr #17 │ │ │ │ + strdeq r7, [r8], #-62 @ 0xffffffc2 @ │ │ │ │ + subeq r6, pc, ip, ror r8 @ │ │ │ │ + umaaleq r6, pc, r6, r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca74 <__bss_end__@@Base+0xfe27c930> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36985c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8], {251} @ 0xfb │ │ │ │ - rsbeq r7, r8, lr, ror #16 │ │ │ │ - subeq r6, pc, r0, ror #16 │ │ │ │ - subeq r6, pc, sl, ror r8 @ │ │ │ │ + rsbeq r7, r8, lr, asr r8 │ │ │ │ + subeq r6, pc, r0, asr r8 @ │ │ │ │ + subeq r6, pc, sl, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcaa0 <__bss_end__@@Base+0xfe27c95c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369888 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r2], {251} @ 0xfb │ │ │ │ - rsbeq r7, r8, lr, asr #27 │ │ │ │ - subeq r6, pc, r4, lsr r8 @ │ │ │ │ - subeq r6, pc, lr, asr #16 │ │ │ │ + strhteq r7, [r8], #-222 @ 0xffffff22 │ │ │ │ + subeq r6, pc, r4, lsr #16 │ │ │ │ + subeq r6, pc, lr, lsr r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcacc <__bss_end__@@Base+0xfe27c988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3698b4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r8, r8, r6, ror #8 │ │ │ │ - subeq r6, pc, r8, lsl #16 │ │ │ │ - subeq r6, pc, r2, lsr #16 │ │ │ │ + rsbeq r8, r8, r6, asr r4 │ │ │ │ + strdeq r6, [pc], #-120 @ │ │ │ │ + subeq r6, pc, r2, lsl r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcaf8 <__bss_end__@@Base+0xfe27c9b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a98e0 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrrc 7, 15, pc, r4, cr11 @ │ │ │ │ - rsbeq r8, r8, ip, asr r4 │ │ │ │ - subseq r7, ip, r6, lsr #17 │ │ │ │ - subseq r7, ip, sl, asr #19 │ │ │ │ + rsbeq r8, r8, ip, asr #8 │ │ │ │ + @ instruction: 0x005c7896 │ │ │ │ + ldrheq r7, [ip], #-154 @ 0xffffff66 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb28 <__bss_end__@@Base+0xfe27c9e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9910 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec3e │ │ │ │ - rsbeq r8, r8, lr, lsr #10 │ │ │ │ - subseq r7, ip, r4, lsr sl │ │ │ │ - subseq r7, ip, ip, asr #20 │ │ │ │ + rsbeq r8, r8, lr, lsl r5 │ │ │ │ + subseq r7, ip, r4, lsr #20 │ │ │ │ + subseq r7, ip, ip, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb58 <__bss_end__@@Base+0xfe27ca14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369940 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r8, r8, sl, asr #11 │ │ │ │ - subeq r6, pc, ip, ror r7 @ │ │ │ │ - umaaleq r6, pc, r6, r7 @ │ │ │ │ + strhteq r8, [r8], #-90 @ 0xffffffa6 │ │ │ │ + subeq r6, pc, ip, ror #14 │ │ │ │ + subeq r6, pc, r6, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb84 <__bss_end__@@Base+0xfe27ca40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36996c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r0], {251} @ 0xfb │ │ │ │ - strdeq r8, [r8], #-114 @ 0xffffff8e @ │ │ │ │ - subeq r6, pc, r0, asr r7 @ │ │ │ │ - subseq r1, r3, sl, lsr #19 │ │ │ │ + rsbeq r8, r8, r2, ror #15 │ │ │ │ + subeq r6, pc, r0, asr #14 │ │ │ │ + @ instruction: 0x0053199a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcbb0 <__bss_end__@@Base+0xfe27ca6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9998 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ bl a39b8 │ │ │ │ - rsbeq r8, r8, r4, asr #15 │ │ │ │ - subseq r8, ip, r6, ror #2 │ │ │ │ - ldrheq r8, [ip], #-26 @ 0xffffffe6 │ │ │ │ + strhteq r8, [r8], #-116 @ 0xffffff8c │ │ │ │ + subseq r8, ip, r6, asr r1 │ │ │ │ + subseq r8, ip, sl, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcbe0 <__bss_end__@@Base+0xfe27ca9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a99c8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebe2 │ │ │ │ - mlseq r8, r6, r7, r8 │ │ │ │ - strdeq r6, [pc], #-100 @ │ │ │ │ - subeq r6, pc, ip, lsl #14 │ │ │ │ + rsbeq r8, r8, r6, lsl #15 │ │ │ │ + subeq r6, pc, r4, ror #13 │ │ │ │ + strdeq r6, [pc], #-108 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc10 <__bss_end__@@Base+0xfe27cacc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3699f8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff523a14 <__bss_end__@@Base+0xfe9e38d0> │ │ │ │ - mlseq r8, r2, sl, r8 │ │ │ │ - subeq r6, pc, r4, asr #13 │ │ │ │ - subseq r1, r3, lr, lsl r9 │ │ │ │ + rsbeq r8, r8, r2, lsl #21 │ │ │ │ + strheq r6, [pc], #-100 @ │ │ │ │ + subseq r1, r3, lr, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc3c <__bss_end__@@Base+0xfe27caf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9a24 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebb4 │ │ │ │ - rsbeq r8, r8, r6, ror #20 │ │ │ │ - subseq r8, ip, r8, lsl #7 │ │ │ │ - subseq r1, r6, r0, lsr #10 │ │ │ │ + rsbeq r8, r8, r6, asr sl │ │ │ │ + subseq r8, ip, r8, ror r3 │ │ │ │ + subseq r1, r6, r0, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc6c <__bss_end__@@Base+0xfe27cb28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9a54 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb9c │ │ │ │ - rsbeq r8, r8, lr, ror ip │ │ │ │ - subeq r6, pc, r8, ror #12 │ │ │ │ - subseq r1, r3, r0, asr #17 │ │ │ │ + rsbeq r8, r8, lr, ror #24 │ │ │ │ + subeq r6, pc, r8, asr r6 @ │ │ │ │ + ldrheq r1, [r3], #-128 @ 0xffffff80 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc9c <__bss_end__@@Base+0xfe27cb58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9a84 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb84 │ │ │ │ - rsbeq r8, r8, lr, asr #24 │ │ │ │ - subeq r6, pc, r8, lsr r6 @ │ │ │ │ - subeq r6, pc, r0, asr r6 @ │ │ │ │ + rsbeq r8, r8, lr, lsr ip │ │ │ │ + subeq r6, pc, r8, lsr #12 │ │ │ │ + subeq r6, pc, r0, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcccc <__bss_end__@@Base+0xfe27cb88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369ab4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1da3ad0 <__bss_end__@@Base+0x126398c> │ │ │ │ - rsbeq r8, r8, sl, asr sp │ │ │ │ - subseq r8, ip, r0, lsl #18 │ │ │ │ - subseq r8, ip, r2, lsl r9 │ │ │ │ + rsbeq r8, r8, sl, asr #26 │ │ │ │ + ldrsheq r8, [ip], #-128 @ 0xffffff80 │ │ │ │ + subseq r8, ip, r2, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbccf8 <__bss_end__@@Base+0xfe27cbb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369ae0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1823afc <__bss_end__@@Base+0xce39b8> │ │ │ │ - rsbeq r8, r8, sl, ror sp │ │ │ │ - ldrdeq r6, [pc], #-92 @ │ │ │ │ - strdeq r6, [pc], #-86 @ │ │ │ │ + rsbeq r8, r8, sl, ror #26 │ │ │ │ + subeq r6, pc, ip, asr #11 │ │ │ │ + subeq r6, pc, r6, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd24 <__bss_end__@@Base+0xfe27cbe0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369b0c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 12a3b28 <__bss_end__@@Base+0x7639e4> │ │ │ │ - mlseq r8, r6, sp, r8 │ │ │ │ - strheq r6, [pc], #-80 @ │ │ │ │ - subeq r6, pc, sl, asr #11 │ │ │ │ + rsbeq r8, r8, r6, lsl #27 │ │ │ │ + subeq r6, pc, r0, lsr #11 │ │ │ │ + strheq r6, [pc], #-90 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd50 <__bss_end__@@Base+0xfe27cc0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369b38 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl d23b54 <__bss_end__@@Base+0x1e3a10> │ │ │ │ - ldrdeq r8, [r8], #-218 @ 0xffffff26 @ │ │ │ │ - subeq r6, pc, r4, lsl #11 │ │ │ │ - ldrsbeq r1, [r3], #-126 @ 0xffffff82 │ │ │ │ + rsbeq r8, r8, sl, asr #27 │ │ │ │ + subeq r6, pc, r4, ror r5 @ │ │ │ │ + subseq r1, r3, lr, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd7c <__bss_end__@@Base+0xfe27cc38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9b64 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb14 │ │ │ │ - ldrdeq r8, [r8], #-210 @ 0xffffff2e @ │ │ │ │ - subeq r6, pc, r8, asr r5 @ │ │ │ │ - ldrheq r1, [r3], #-112 @ 0xffffff90 │ │ │ │ + rsbeq r8, r8, r2, asr #27 │ │ │ │ + subeq r6, pc, r8, asr #10 │ │ │ │ + subseq r1, r3, r0, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcdac <__bss_end__@@Base+0xfe27cc68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9b94 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eafc │ │ │ │ - rsbeq r8, r8, r2, lsr #27 │ │ │ │ - subeq r6, pc, r8, lsr #10 │ │ │ │ - subeq r6, pc, r0, asr #10 │ │ │ │ + mlseq r8, r2, sp, r8 │ │ │ │ + subeq r6, pc, r8, lsl r5 @ │ │ │ │ + subeq r6, pc, r0, lsr r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcddc <__bss_end__@@Base+0xfe27cc98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9bc4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eae4 │ │ │ │ - rsbeq r8, r8, lr, ror lr │ │ │ │ - strdeq r6, [pc], #-72 @ │ │ │ │ - subeq r6, pc, r0, lsl r5 @ │ │ │ │ + rsbeq r8, r8, lr, ror #28 │ │ │ │ + subeq r6, pc, r8, ror #9 │ │ │ │ + subeq r6, pc, r0, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce0c <__bss_end__@@Base+0xfe27ccc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369bf4 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff5a3c10 <__bss_end__@@Base+0xfea63acc> │ │ │ │ - strdeq r8, [r8], #-226 @ 0xffffff1e @ │ │ │ │ - subeq r6, pc, r8, asr #9 │ │ │ │ - subseq r1, r3, r2, lsr #14 │ │ │ │ + rsbeq r8, r8, r2, ror #29 │ │ │ │ + strheq r6, [pc], #-72 @ │ │ │ │ + subseq r1, r3, r2, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce38 <__bss_end__@@Base+0xfe27ccf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9c20 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eab6 │ │ │ │ - rsbeq r8, r8, r6, asr #29 │ │ │ │ - umaaleq r6, pc, ip, r4 @ │ │ │ │ - strheq r6, [pc], #-68 @ │ │ │ │ + strhteq r8, [r8], #-230 @ 0xffffff1a │ │ │ │ + subeq r6, pc, ip, lsl #9 │ │ │ │ + subeq r6, pc, r4, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce68 <__bss_end__@@Base+0xfe27cd24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9c50 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b fe9a3c70 <__bss_end__@@Base+0xfde63b2c> │ │ │ │ - mlseq r8, r4, pc, r8 @ │ │ │ │ - ldrsheq r8, [ip], #-250 @ 0xffffff06 │ │ │ │ - subseq r9, ip, r2, lsl r0 │ │ │ │ + rsbeq r8, r8, r4, lsl #31 │ │ │ │ + subseq r8, ip, sl, ror #31 │ │ │ │ + subseq r9, ip, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce98 <__bss_end__@@Base+0xfe27cd54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9c80 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b fe3a3ca0 <__bss_end__@@Base+0xfd863b5c> │ │ │ │ - rsbeq r8, r8, r4, ror #30 │ │ │ │ - subseq r8, ip, sl, asr #31 │ │ │ │ - subseq r9, ip, r6, lsl r0 │ │ │ │ + rsbeq r8, r8, r4, asr pc │ │ │ │ + ldrheq r8, [ip], #-250 @ 0xffffff06 │ │ │ │ + subseq r9, ip, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcec8 <__bss_end__@@Base+0xfe27cd84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369cb0 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1e23ccc <__bss_end__@@Base+0x12e3b88> │ │ │ │ - rsbeq r9, r8, r6, lsr #3 │ │ │ │ - subseq r9, ip, r8, lsl #16 │ │ │ │ - subseq r9, ip, r2, lsr #16 │ │ │ │ + mlseq r8, r6, r1, r9 │ │ │ │ + ldrsheq r9, [ip], #-120 @ 0xffffff88 │ │ │ │ + subseq r9, ip, r2, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcef4 <__bss_end__@@Base+0xfe27cdb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9cdc │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea58 │ │ │ │ - rsbeq r9, r8, sl, ror r1 │ │ │ │ - ldrsbeq r9, [ip], #-124 @ 0xffffff84 │ │ │ │ - subseq r9, ip, r8, lsl #16 │ │ │ │ + rsbeq r9, r8, sl, ror #2 │ │ │ │ + subseq r9, ip, ip, asr #15 │ │ │ │ + ldrsheq r9, [ip], #-120 @ 0xffffff88 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcf24 <__bss_end__@@Base+0xfe27cde0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9d0c │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea40 │ │ │ │ - rsbeq r9, r8, sl, asr #2 │ │ │ │ - subseq r9, ip, ip, lsr #15 │ │ │ │ - ldrsbeq r9, [ip], #-120 @ 0xffffff88 │ │ │ │ + rsbeq r9, r8, sl, lsr r1 │ │ │ │ + @ instruction: 0x005c979c │ │ │ │ + subseq r9, ip, r8, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcf54 <__bss_end__@@Base+0xfe27ce10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9d3c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea28 │ │ │ │ - rsbeq r9, r8, r2, lsr r6 │ │ │ │ - subeq r6, pc, r0, lsl #7 │ │ │ │ - umaaleq r6, pc, r8, r3 @ │ │ │ │ + rsbeq r9, r8, r2, lsr #12 │ │ │ │ + subeq r6, pc, r0, ror r3 @ │ │ │ │ + subeq r6, pc, r8, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcf84 <__bss_end__@@Base+0xfe27ce40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9d6c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea10 │ │ │ │ - mlseq r8, r6, r6, r9 │ │ │ │ - subeq r6, pc, r0, asr r3 @ │ │ │ │ - subseq r1, r3, r8, lsr #11 │ │ │ │ + rsbeq r9, r8, r6, lsl #13 │ │ │ │ + subeq r6, pc, r0, asr #6 │ │ │ │ + @ instruction: 0x00531598 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcfb4 <__bss_end__@@Base+0xfe27ce70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d9c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r8, r6, lsl r8 │ │ │ │ - subeq r6, pc, r0, lsr #6 │ │ │ │ - subseq r1, r3, sl, ror r5 │ │ │ │ + rsbeq r9, r8, r6, lsl #16 │ │ │ │ + subeq r6, pc, r0, lsl r3 @ │ │ │ │ + subseq r1, r3, sl, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcfe0 <__bss_end__@@Base+0xfe27ce9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9dc8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9e2 │ │ │ │ - rsbeq r9, r8, sl, ror #15 │ │ │ │ - strdeq r6, [pc], #-36 @ │ │ │ │ - subeq r6, pc, ip, lsl #6 │ │ │ │ + ldrdeq r9, [r8], #-122 @ 0xffffff86 @ │ │ │ │ + subeq r6, pc, r4, ror #5 │ │ │ │ + strdeq r6, [pc], #-44 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd010 <__bss_end__@@Base+0xfe27cecc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9df8 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9ca │ │ │ │ - mlseq r8, r6, ip, r9 │ │ │ │ - subeq sp, pc, r8, ror #10 │ │ │ │ - subeq sp, pc, ip, ror r5 @ │ │ │ │ + rsbeq r9, r8, r6, lsl #25 │ │ │ │ + subeq sp, pc, r8, asr r5 @ │ │ │ │ + subeq sp, pc, ip, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd040 <__bss_end__@@Base+0xfe27cefc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369e28 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r2!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r9, r8, r2, ror #26 │ │ │ │ - subseq r8, r0, ip, lsl #2 │ │ │ │ - subseq r8, r0, r2, lsr #2 │ │ │ │ + rsbeq r9, r8, r2, asr sp │ │ │ │ + ldrsheq r8, [r0], #-12 │ │ │ │ + subseq r8, r0, r2, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd06c <__bss_end__@@Base+0xfe27cf28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9e54 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e99c │ │ │ │ - rsbeq r9, r8, r6, lsr sp │ │ │ │ - subseq r8, r0, r0, ror #1 │ │ │ │ - subseq r8, r0, r0, lsr r1 │ │ │ │ + rsbeq r9, r8, r6, lsr #26 │ │ │ │ + ldrsbeq r8, [r0], #-0 │ │ │ │ + subseq r8, r0, r0, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd09c <__bss_end__@@Base+0xfe27cf58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9e84 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e984 │ │ │ │ - rsbeq r9, r8, r6, lsl #26 │ │ │ │ - ldrheq r8, [r0], #-0 │ │ │ │ - subseq r8, r0, r0, lsl #2 │ │ │ │ + strdeq r9, [r8], #-198 @ 0xffffff3a @ │ │ │ │ + subseq r8, r0, r0, lsr #1 │ │ │ │ + ldrsheq r8, [r0], #-0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd0cc <__bss_end__@@Base+0xfe27cf88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369eb4 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r8, r6, lsr sp │ │ │ │ - subseq r8, r0, r0, lsl #1 │ │ │ │ - ldrsbeq r8, [r0], #-2 │ │ │ │ + rsbeq r9, r8, r6, lsr #26 │ │ │ │ + subseq r8, r0, r0, ror r0 │ │ │ │ + subseq r8, r0, r2, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd0f8 <__bss_end__@@Base+0xfe27cfb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9ee0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e956 │ │ │ │ - rsbeq r9, r8, sl, lsl #26 │ │ │ │ - subseq r8, r0, r4, asr r0 │ │ │ │ - subseq r8, r0, r4, lsr #1 │ │ │ │ + strdeq r9, [r8], #-202 @ 0xffffff36 @ │ │ │ │ + subseq r8, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x00508094 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd128 <__bss_end__@@Base+0xfe27cfe4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9f10 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e93e │ │ │ │ - ldrdeq r9, [r8], #-202 @ 0xffffff36 @ │ │ │ │ - subseq r8, r0, r4, lsr #32 │ │ │ │ - subseq r8, r0, r4, ror r0 │ │ │ │ + rsbeq r9, r8, sl, asr #25 │ │ │ │ + subseq r8, r0, r4, lsl r0 │ │ │ │ + subseq r8, r0, r4, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd158 <__bss_end__@@Base+0xfe27d014> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9f40 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e926 │ │ │ │ - rsbeq sl, r8, ip, asr #7 │ │ │ │ - ldrsheq fp, [ip], #-150 @ 0xffffff6a │ │ │ │ - subseq fp, ip, r4, asr #20 │ │ │ │ + strhteq sl, [r8], #-60 @ 0xffffffc4 │ │ │ │ + subseq fp, ip, r6, ror #19 │ │ │ │ + subseq fp, ip, r4, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd188 <__bss_end__@@Base+0xfe27d044> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9f70 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmdb ip, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq sl, r8, r8, lsr r6 │ │ │ │ - ldrsbeq ip, [ip], #-18 @ 0xffffffee │ │ │ │ - subseq sp, r5, r6, lsl #17 │ │ │ │ + rsbeq sl, r8, r8, lsr #12 │ │ │ │ + subseq ip, ip, r2, asr #3 │ │ │ │ + subseq sp, r5, r6, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd1b8 <__bss_end__@@Base+0xfe27d074> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9fa0 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r8, r8, lsl #12 │ │ │ │ - subseq ip, ip, r2, lsr #3 │ │ │ │ - subseq sp, r5, r6, asr r8 │ │ │ │ + strdeq sl, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x005cc192 │ │ │ │ + subseq sp, r5, r6, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd1e8 <__bss_end__@@Base+0xfe27d0a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9fd0 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldm ip, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrdeq sl, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq ip, ip, r2, ror r1 │ │ │ │ - ldrheq ip, [ip], #-26 @ 0xffffffe6 │ │ │ │ + rsbeq sl, r8, r8, asr #11 │ │ │ │ + subseq ip, ip, r2, ror #2 │ │ │ │ + subseq ip, ip, sl, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd218 <__bss_end__@@Base+0xfe27d0d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a000 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r8, sl, lsl #16 │ │ │ │ - subseq ip, ip, ip, asr #13 │ │ │ │ - subseq ip, ip, r6, ror #13 │ │ │ │ + strdeq sl, [r8], #-122 @ 0xffffff86 @ │ │ │ │ + ldrheq ip, [ip], #-108 @ 0xffffff94 │ │ │ │ + ldrsbeq ip, [ip], #-102 @ 0xffffff9a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd244 <__bss_end__@@Base+0xfe27d100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa02c │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8b0 │ │ │ │ - rsbeq lr, r8, r2, asr #1 │ │ │ │ - subseq sp, ip, ip, ror fp │ │ │ │ - @ instruction: 0x005cdb94 │ │ │ │ + strhteq lr, [r8], #-2 │ │ │ │ + subseq sp, ip, ip, ror #22 │ │ │ │ + subseq sp, ip, r4, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7a1 │ │ │ │ + svclt 0x0000b799 │ │ │ │ @ instruction: 0x000025bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b799 │ │ │ │ + svclt 0x0000b791 │ │ │ │ andeq r7, r3, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b791 │ │ │ │ + svclt 0x0000b789 │ │ │ │ andeq r9, r3, sp, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b789 │ │ │ │ + svclt 0x0000b781 │ │ │ │ andeq r9, r3, r1, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b781 │ │ │ │ + svclt 0x0000b779 │ │ │ │ andeq r9, r3, sp, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b779 │ │ │ │ + svclt 0x0000b771 │ │ │ │ andeq sp, r3, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b771 │ │ │ │ + svclt 0x0000b769 │ │ │ │ andeq r2, r4, r9, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b769 │ │ │ │ + svclt 0x0000b761 │ │ │ │ andeq r2, r4, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b761 │ │ │ │ + svclt 0x0000b759 │ │ │ │ andeq r4, r4, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b759 │ │ │ │ + svclt 0x0000b751 │ │ │ │ andeq r5, r4, sp, lsr r8 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b751 │ │ │ │ + svclt 0x0000b749 │ │ │ │ andeq r7, r4, sp, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b749 │ │ │ │ + svclt 0x0000b741 │ │ │ │ andeq sp, r5, r5, lsl sl │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbd334 <__bss_end__@@Base+0xfe27d1f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 265ddc │ │ │ │ bmi e52358 <__bss_end__@@Base+0x312214> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2717,1119 +2717,1119 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedf7576 <__bss_end__@@Base+0xfe2b7432> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 3a7590 │ │ │ │ blne 19276e8 <__bss_end__@@Base+0xde75a4> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 32759a │ │ │ │ - blx 6225a2 │ │ │ │ + blx 6225a2 │ │ │ │ blx feb2a5b6 <__bss_end__@@Base+0xfdfea472> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 732208 │ │ │ │ + blmi 732208 │ │ │ │ b 12e8304 <__bss_end__@@Base+0x7a81c0> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6be32c │ │ │ │ + bmi 6be32c │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0c84478 │ │ │ │ - mulcs r1, r1, r2 │ │ │ │ + andcs pc, r1, r9, lsl #5 │ │ │ │ svc 0x0032f7fc │ │ │ │ svc 0x00faf7fa │ │ │ │ rsbseq r4, r9, r6, lsr #23 │ │ │ │ strheq r4, [r0], -r4 @ │ │ │ │ @ instruction: 0x008b4cbc │ │ │ │ addeq r4, fp, lr, ror ip │ │ │ │ rsbseq r4, r9, r2, lsr #22 │ │ │ │ - subeq lr, pc, r4, asr r5 @ │ │ │ │ + subeq lr, pc, r4, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ andeq fp, r6, r1, lsr #9 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ andeq r2, r7, r1, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ andeq r3, r7, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6af │ │ │ │ andeq r3, r7, r5, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ andeq r4, r7, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b69f │ │ │ │ andeq r6, r7, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b697 │ │ │ │ ldrdeq r7, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b68f │ │ │ │ andeq r8, r7, r1, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b687 │ │ │ │ andeq sl, r7, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b67f │ │ │ │ andeq fp, r7, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b677 │ │ │ │ strheq lr, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b66f │ │ │ │ andeq lr, r7, r1, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b667 │ │ │ │ ldrdeq r0, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b65f │ │ │ │ andeq r2, r8, sp, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b657 │ │ │ │ andeq r3, r8, r5, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b64f │ │ │ │ andeq r4, r8, r9, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b647 │ │ │ │ muleq r8, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b63f │ │ │ │ andeq r6, r8, sp, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b637 │ │ │ │ andeq r6, r8, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b62f │ │ │ │ andeq r6, r8, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b627 │ │ │ │ andeq r7, r8, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b61f │ │ │ │ andeq r7, r8, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b617 │ │ │ │ strdeq r7, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b60f │ │ │ │ ldrdeq r8, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b607 │ │ │ │ andeq r9, r8, r1, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ andeq r9, r8, r1, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ andeq sl, r8, r9, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ muleq r8, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ andeq fp, r8, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b5df │ │ │ │ andeq r1, r9, r1, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ andeq r4, r9, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5cf │ │ │ │ andeq r4, r9, r5, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ andeq r8, r9, r1, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5bf │ │ │ │ andeq r8, r9, r9, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ strdeq r9, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5af │ │ │ │ andeq r9, r9, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ andeq r9, r9, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b59f │ │ │ │ ldrdeq sl, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b597 │ │ │ │ andeq r0, sl, r1, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b58f │ │ │ │ andeq r7, fp, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b587 │ │ │ │ andeq r8, fp, r9, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b57f │ │ │ │ andeq ip, fp, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b577 │ │ │ │ muleq fp, sp, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b56f │ │ │ │ @ instruction: 0x000c08b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b567 │ │ │ │ andeq r1, ip, r5, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b55f │ │ │ │ strdeq r1, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b557 │ │ │ │ ldrdeq r2, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b54f │ │ │ │ andeq r5, ip, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b547 │ │ │ │ andeq r6, ip, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b53f │ │ │ │ andeq r6, ip, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b537 │ │ │ │ andeq ip, ip, r9, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b52f │ │ │ │ andeq sp, ip, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b527 │ │ │ │ andeq lr, ip, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b51f │ │ │ │ andeq lr, ip, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b517 │ │ │ │ andeq pc, ip, r5, asr r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b50f │ │ │ │ andeq pc, ip, r9, ror r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b507 │ │ │ │ muleq ip, r1, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b4ff │ │ │ │ andeq pc, ip, sp, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b4f7 │ │ │ │ andeq r0, sp, r5, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b4ef │ │ │ │ andeq r1, sp, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ andeq r1, sp, r1, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b4df │ │ │ │ muleq sp, r9, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ andeq r1, sp, sp, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4cf │ │ │ │ andeq r2, sp, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ ldrdeq r2, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4bf │ │ │ │ andeq r2, sp, r5, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ andeq r3, sp, r5, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4af │ │ │ │ andeq r3, sp, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ strdeq r5, [sp], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b49f │ │ │ │ andeq r5, sp, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b497 │ │ │ │ andeq r5, sp, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b48f │ │ │ │ andeq r6, sp, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b487 │ │ │ │ andeq r7, sp, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b47f │ │ │ │ andeq r9, sp, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b477 │ │ │ │ andeq fp, sp, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b46f │ │ │ │ andeq r1, lr, r9, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b467 │ │ │ │ andeq r8, lr, r1, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b45f │ │ │ │ muleq lr, r1, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b457 │ │ │ │ andeq r0, pc, r1, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b44f │ │ │ │ andeq r3, pc, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b447 │ │ │ │ andeq r5, pc, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b43f │ │ │ │ ldrdeq r9, [pc], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b437 │ │ │ │ andeq sl, pc, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b42f │ │ │ │ strdeq ip, [pc], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b427 │ │ │ │ andeq lr, pc, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b41f │ │ │ │ @ instruction: 0x00104db5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b417 │ │ │ │ @ instruction: 0x001051bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b40f │ │ │ │ andseq r5, r0, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b407 │ │ │ │ andseq r6, r0, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b3ff │ │ │ │ ldrsbeq r7, [r0], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ mulseq r1, sp, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b3ef │ │ │ │ andseq fp, r1, r1, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ andseq fp, r1, sp, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b3df │ │ │ │ andseq fp, r1, r5, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ @ instruction: 0x0011e4bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3cf │ │ │ │ andseq lr, r1, r5, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ @ instruction: 0x00120bb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3bf │ │ │ │ mulseq r2, r5, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ andseq r7, r2, r1, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3af │ │ │ │ andseq ip, r2, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ andseq sp, r2, r9, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b39f │ │ │ │ mulseq r2, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b397 │ │ │ │ andseq sp, r2, r9, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b38f │ │ │ │ andseq sp, r2, sp, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b387 │ │ │ │ andseq lr, r2, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b37f │ │ │ │ andseq lr, r2, sp, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b377 │ │ │ │ @ instruction: 0x0012e7b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b36f │ │ │ │ andseq lr, r2, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b367 │ │ │ │ andseq pc, r2, sp, lsr fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b35f │ │ │ │ andseq r0, r3, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b357 │ │ │ │ @ instruction: 0x00133ef1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b34f │ │ │ │ andseq r8, r3, sp, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b347 │ │ │ │ andseq r9, r3, r1, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b33f │ │ │ │ andseq ip, r3, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b337 │ │ │ │ andseq sp, r3, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b32f │ │ │ │ @ instruction: 0x001422b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b327 │ │ │ │ @ instruction: 0x001478b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b31f │ │ │ │ andseq sl, r4, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b317 │ │ │ │ andseq lr, r4, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b30f │ │ │ │ @ instruction: 0x0014edb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b307 │ │ │ │ mulseq r4, r5, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b2ff │ │ │ │ andseq r4, r5, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ andseq r5, r5, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b2ef │ │ │ │ mulseq r5, r5, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ andseq r8, r5, r5, ror #24 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b2df │ │ │ │ andseq r9, r5, r9, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ @ instruction: 0x0015c3d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2cf │ │ │ │ andseq ip, r5, r9, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ @ instruction: 0x0015cff5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2bf │ │ │ │ andseq sp, r5, r5, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ andseq lr, r5, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2af │ │ │ │ andseq lr, r5, r5, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ andseq r0, r6, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b29f │ │ │ │ andseq r1, r6, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b297 │ │ │ │ andseq r4, r6, r5, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b28f │ │ │ │ andseq r5, r6, r9, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b287 │ │ │ │ @ instruction: 0x0016a3d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b27f │ │ │ │ @ instruction: 0x0016f6fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b277 │ │ │ │ andseq r5, r7, r1, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b26f │ │ │ │ ldrheq r6, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b267 │ │ │ │ andseq ip, r7, r5, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b25f │ │ │ │ andseq ip, r7, r1, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b257 │ │ │ │ andseq sp, r7, r9, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b24f │ │ │ │ andseq sp, r7, sp, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b247 │ │ │ │ andseq lr, r7, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b23f │ │ │ │ andseq lr, r7, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b237 │ │ │ │ andseq lr, r7, r5, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b22f │ │ │ │ @ instruction: 0x0017fbbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b227 │ │ │ │ @ instruction: 0x0017fcd1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b21f │ │ │ │ andseq r0, r8, r9, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b217 │ │ │ │ andseq r1, r8, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b20f │ │ │ │ andseq r1, r8, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b207 │ │ │ │ andseq r2, r8, r1, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b1ff │ │ │ │ andseq r3, r8, r5, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ andseq r6, r8, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b1ef │ │ │ │ andseq r8, r8, sp, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ mulseq r8, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b1df │ │ │ │ @ instruction: 0x0018f7f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ andseq r0, r9, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b1cf │ │ │ │ andseq r3, r9, sp, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ mulseq r9, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1bf │ │ │ │ @ instruction: 0x00198fb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ andseq sl, r9, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1af │ │ │ │ mulseq r9, r1, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ andseq ip, r9, sp, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b19f │ │ │ │ @ instruction: 0x0019fab1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b197 │ │ │ │ mulseq sl, sp, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b18f │ │ │ │ andseq r6, sl, r9, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b187 │ │ │ │ @ instruction: 0x001a6ad5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b17f │ │ │ │ andseq r6, sl, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b177 │ │ │ │ @ instruction: 0x001a6cf1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b16f │ │ │ │ @ instruction: 0x001a6dfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b167 │ │ │ │ andseq r6, sl, r1, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b15f │ │ │ │ andseq r7, sl, r1, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b157 │ │ │ │ @ instruction: 0x001a71bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b14f │ │ │ │ andseq r7, sl, r9, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b147 │ │ │ │ @ instruction: 0x001a74d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b13f │ │ │ │ andseq r7, sl, r9, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b137 │ │ │ │ andseq r7, sl, r5, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b12f │ │ │ │ andseq fp, sl, r9, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b127 │ │ │ │ andseq fp, sl, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b11f │ │ │ │ andseq ip, sl, r5, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b117 │ │ │ │ mulseq sl, r9, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b10f │ │ │ │ andseq ip, sl, r5, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b107 │ │ │ │ andseq ip, sl, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ andseq ip, sl, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ andseq ip, sl, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ andseq sp, sl, r5, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ @ instruction: 0x001ad2bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0df │ │ │ │ andseq sp, sl, sp, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ andseq sp, sl, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0cf │ │ │ │ andseq sp, sl, r9, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ andseq sp, sl, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ mulseq sl, r5, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ andseq sp, sl, r5, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0af │ │ │ │ @ instruction: 0x001adfb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ andseq lr, sl, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b09f │ │ │ │ andseq lr, sl, r1, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b097 │ │ │ │ andseq lr, sl, r9, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b08f │ │ │ │ andseq pc, sl, r5, lsr r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b087 │ │ │ │ andseq r0, fp, r9, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b07f │ │ │ │ @ instruction: 0x001b62d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b077 │ │ │ │ andseq r6, fp, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b06f │ │ │ │ andseq r7, fp, sp, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b067 │ │ │ │ andseq r7, fp, sp, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b05f │ │ │ │ andseq r8, fp, r9, asr #6 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b057 │ │ │ │ andseq r8, fp, r9, asr #9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b04f │ │ │ │ @ instruction: 0x001bc8b5 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf0c13008 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b05f │ │ │ │ addeq r4, fp, lr, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b03f │ │ │ │ andseq fp, ip, r1, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b037 │ │ │ │ andseq ip, ip, r5, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b02f │ │ │ │ andseq lr, ip, r5, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b027 │ │ │ │ andseq r3, lr, sp, lsl #9 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ - andseq r7, lr, r9, ror fp │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ svclt 0x0000b01f │ │ │ │ - andseq r9, lr, r5, lsl r4 │ │ │ │ + andseq r7, lr, r9, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ svclt 0x0000b017 │ │ │ │ andseq r9, lr, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ svclt 0x0000b00f │ │ │ │ - andseq sl, lr, r9, rrx │ │ │ │ + andseq r9, lr, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ svclt 0x0000b007 │ │ │ │ - @ instruction: 0x001eaff1 │ │ │ │ + andseq sl, lr, r9, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7ff │ │ │ │ - andseq fp, lr, r9, lsl #2 │ │ │ │ + @ instruction: 0x001eaff1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7f7 │ │ │ │ - @ instruction: 0x001ec2d5 │ │ │ │ + andseq fp, lr, r9, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7ef │ │ │ │ - andseq ip, lr, sp, asr r4 │ │ │ │ + @ instruction: 0x001ec2d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7e7 │ │ │ │ - andseq ip, lr, r5, lsl #18 │ │ │ │ + andseq ip, lr, sp, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7df │ │ │ │ - andseq ip, lr, r1, lsl ip │ │ │ │ + andseq ip, lr, r5, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7d7 │ │ │ │ - andseq ip, lr, r5, ror sp │ │ │ │ + andseq ip, lr, r1, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7cf │ │ │ │ - andseq sp, lr, r9, ror #2 │ │ │ │ + andseq ip, lr, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7c7 │ │ │ │ - andseq sp, lr, r9, ror ip │ │ │ │ + andseq sp, lr, r9, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7bf │ │ │ │ - andseq lr, lr, r9, rrx │ │ │ │ + andseq sp, lr, r9, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7b7 │ │ │ │ - @ instruction: 0x001ee3fd │ │ │ │ + andseq lr, lr, r9, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7af │ │ │ │ - andseq lr, lr, r9, lsr r4 │ │ │ │ + @ instruction: 0x001ee3fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b7a7 │ │ │ │ - @ instruction: 0x001eeebd │ │ │ │ + andseq lr, lr, r9, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b79f │ │ │ │ - andseq pc, lr, r5, lsr #12 │ │ │ │ + @ instruction: 0x001eeebd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b797 │ │ │ │ - mulseq pc, r5, r8 @ │ │ │ │ + andseq pc, lr, r5, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b78f │ │ │ │ - andseq r1, pc, r9, asr #13 │ │ │ │ + mulseq pc, r5, r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b787 │ │ │ │ - @ instruction: 0x001f1fbd │ │ │ │ + andseq r1, pc, r9, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b77f │ │ │ │ - andseq r5, pc, r5, lsr ip @ │ │ │ │ + @ instruction: 0x001f1fbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b777 │ │ │ │ + andseq r5, pc, r5, lsr ip @ │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b76f │ │ │ │ andseq ip, pc, r9, asr r2 @ │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b767 │ │ │ │ eoreq r4, r0, r5, ror #18 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b75f │ │ │ │ eoreq r5, r0, r1, ror #3 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrblt pc, [r8, -r0, asr #1]! @ │ │ │ │ + ldrblt pc, [r0, -r0, asr #1]! @ │ │ │ │ addeq r6, fp, sl, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b759 │ │ │ │ + svclt 0x0000b751 │ │ │ │ mlaeq r1, r5, fp, r9 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b751 │ │ │ │ + svclt 0x0000b749 │ │ │ │ eoreq pc, r1, r1, lsl r8 @ │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strblt pc, [r2, -r0, asr #1]! @ │ │ │ │ + ldrblt pc, [sl, -r0, asr #1] @ │ │ │ │ addeq r6, ip, sl, ror r0 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbe330 <__bss_end__@@Base+0xfe27e1ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 893350 │ │ │ │ + blmi 893350 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - vshr.u32 d15, d30, #12 │ │ │ │ + vshr.u32 d15, d30, #20 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - vqadd.s64 d15, d26, d22 │ │ │ │ + vqadd.s64 d15, d18, d22 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 67d4f0 │ │ │ │ + blmi 67d4f0 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 32fd8c │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - vqadd.s32 d15, d26, d22 │ │ │ │ + vqadd.s32 d15, d18, d22 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbseq r3, r9, sl, lsr #23 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - subseq r5, r5, r6, lsr #12 │ │ │ │ + subseq r5, r5, r6, lsl r6 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - subseq r5, r5, sl, lsl r6 │ │ │ │ + subseq r5, r5, sl, lsl #12 │ │ │ │ andeq r4, r0, r4, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6fd │ │ │ │ + svclt 0x0000b6f5 │ │ │ │ eoreq r5, r2, r1, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6f5 │ │ │ │ + svclt 0x0000b6ed │ │ │ │ eoreq r6, r2, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6ed │ │ │ │ + svclt 0x0000b6e5 │ │ │ │ eoreq r7, r2, r5, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6e5 │ │ │ │ + svclt 0x0000b6dd │ │ │ │ ldrdeq r8, [r2], -r9 @ │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf0c0207c │ │ │ │ - svclt 0x0000b6f1 │ │ │ │ + svclt 0x0000b6e9 │ │ │ │ addeq r6, ip, r0, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6d1 │ │ │ │ + svclt 0x0000b6c9 │ │ │ │ eoreq lr, r2, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6c9 │ │ │ │ + svclt 0x0000b6c1 │ │ │ │ eoreq r1, r3, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6c1 │ │ │ │ + svclt 0x0000b6b9 │ │ │ │ eoreq r2, r3, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6b9 │ │ │ │ + svclt 0x0000b6b1 │ │ │ │ mlaeq r3, r1, ip, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6b1 │ │ │ │ + svclt 0x0000b6a9 │ │ │ │ eoreq fp, r3, sp, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6a9 │ │ │ │ + svclt 0x0000b6a1 │ │ │ │ eoreq ip, r3, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6a1 │ │ │ │ + svclt 0x0000b699 │ │ │ │ eoreq r0, r7, r1, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b699 │ │ │ │ + svclt 0x0000b691 │ │ │ │ eoreq r9, r7, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b691 │ │ │ │ + svclt 0x0000b689 │ │ │ │ eoreq r9, r8, r5, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b689 │ │ │ │ + svclt 0x0000b681 │ │ │ │ eoreq r9, r8, r1, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbe4b4 <__bss_end__@@Base+0xfe27e370> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ebd8 │ │ │ │ @ instruction: 0xf0c0004c │ │ │ │ - bmi 8652d4 │ │ │ │ - blmi 8384d0 <_IO_stdin_used@@Base+0xe0d18> │ │ │ │ + bmi 8652b4 │ │ │ │ + blmi 8384d0 <_IO_stdin_used@@Base+0xe0d28> │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ ldm r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3838,582 +3838,582 @@ │ │ │ │ smlabtcs r0, lr, r8, lr │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf0cd6064 │ │ │ │ - stmdami sl, {r0, r1, r2, r4, r6, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r2, r3, r6, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - eorslt pc, r4, #240 @ 0xf0 │ │ │ │ + eorlt pc, ip, #240 @ 0xf0 │ │ │ │ addeq r5, sp, r6, ror #25 │ │ │ │ rsbseq r3, r9, r0, lsl sl │ │ │ │ andeq r4, r0, r8, lsl sp │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ andeq r2, r0, r0, asr #25 │ │ │ │ andeq r4, r0, r0, lsl #14 │ │ │ │ ldrdeq fp, [r8], -fp @ │ │ │ │ mlaeq r8, r5, lr, fp │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf28c4479 │ │ │ │ svclt 0x0000bf95 │ │ │ │ - rsbeq lr, r6, r4, ror #29 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ - eoreq r2, r9, sp, lsr fp │ │ │ │ + ldrdeq lr, [r6], #-228 @ 0xffffff1c @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b61f │ │ │ │ - mlaeq r9, r5, pc, r2 @ │ │ │ │ + eoreq r2, r9, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b617 │ │ │ │ - eoreq r4, r9, sp, lsl r3 │ │ │ │ + mlaeq r9, r5, pc, r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b60f │ │ │ │ - strdeq r8, [r9], -sp @ │ │ │ │ + eoreq r4, r9, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b607 │ │ │ │ - strdeq r8, [r9], -r9 @ │ │ │ │ + strdeq r8, [r9], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5ff │ │ │ │ - mlaeq r9, r5, sp, r8 │ │ │ │ + strdeq r8, [r9], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5f7 │ │ │ │ - mlaeq r9, r1, sp, r8 │ │ │ │ + mlaeq r9, r5, sp, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5ef │ │ │ │ - eoreq fp, r9, r5, lsr #9 │ │ │ │ + mlaeq r9, r1, sp, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5e7 │ │ │ │ - eoreq sp, r9, r5, asr #31 │ │ │ │ + eoreq fp, r9, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5df │ │ │ │ - eoreq r1, sl, r5, asr #16 │ │ │ │ + eoreq sp, r9, r5, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5d7 │ │ │ │ - eoreq r1, sl, sp, lsl sp │ │ │ │ + eoreq r1, sl, r5, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5cf │ │ │ │ - strhteq r2, [sl], -sp │ │ │ │ + eoreq r1, sl, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5c7 │ │ │ │ - eoreq r3, sl, sp, lsr #23 │ │ │ │ + strhteq r2, [sl], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5bf │ │ │ │ - eorseq r0, r4, sp, ror #31 │ │ │ │ + eoreq r3, sl, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5b7 │ │ │ │ - ldrshteq r3, [r4], -r5 │ │ │ │ + ldrsbteq r0, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5af │ │ │ │ - eorseq r3, r4, sp, ror sp │ │ │ │ + eorseq r3, r4, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5a7 │ │ │ │ - eorseq r6, r4, r5, lsl #25 │ │ │ │ + eorseq r3, r4, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b59f │ │ │ │ - eorseq r7, r4, r5, asr lr │ │ │ │ + eorseq r6, r4, r5, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b597 │ │ │ │ - ldrsbteq r9, [r4], -sp │ │ │ │ + eorseq r7, r4, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b58f │ │ │ │ - eorseq sl, r4, r9, asr sp │ │ │ │ + eorseq r9, r4, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b587 │ │ │ │ - eorseq ip, r4, sp, asr r3 │ │ │ │ + eorseq sl, r4, r9, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b57f │ │ │ │ - mlaseq r4, r5, lr, ip │ │ │ │ + eorseq ip, r4, sp, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b577 │ │ │ │ - eorseq sp, r4, r9, lsl #26 │ │ │ │ + eorseq ip, r4, r5, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b56f │ │ │ │ - ldrhteq r3, [r5], -r9 │ │ │ │ + ldrshteq sp, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b567 │ │ │ │ - eorseq r5, r5, r1, lsl lr │ │ │ │ + eorseq r3, r5, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b55f │ │ │ │ - eorseq r6, r5, sp, lsr #6 │ │ │ │ + eorseq r5, r5, r1, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b557 │ │ │ │ - eorseq r8, r5, r5, lsr #23 │ │ │ │ + eorseq r6, r5, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b54f │ │ │ │ - eorseq r9, r5, sp, ror #9 │ │ │ │ + mlaseq r5, r5, fp, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b547 │ │ │ │ - eorseq lr, r5, r9, ror #9 │ │ │ │ + ldrsbteq r9, [r5], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b53f │ │ │ │ - eorseq r4, r6, r1, lsl #4 │ │ │ │ + ldrsbteq lr, [r5], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b537 │ │ │ │ - eorseq r0, r7, r5, ror r3 │ │ │ │ + ldrshteq r4, [r6], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b52f │ │ │ │ - eorseq r2, r7, r9, lsr r0 │ │ │ │ + eorseq r0, r7, r5, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b527 │ │ │ │ - eorseq r2, r7, r5, lsr ip │ │ │ │ + eorseq r2, r7, r9, lsr #32 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b51f │ │ │ │ + eorseq r2, r7, r5, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbe778 <__bss_end__@@Base+0xfe27e634> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4eb540 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r3, r7, sl, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ hvccs 1096 @ 0x448 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000bc7b │ │ │ │ - ldrhteq r4, [r7], -r7 │ │ │ │ + eorseq r4, r7, r7, lsr #3 │ │ │ │ rsbseq r0, pc, sl, ror #17 │ │ │ │ ldrhteq pc, [lr], #-228 @ 0xffffff1c @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ - eorseq r4, r7, r9, ror #7 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4f5 │ │ │ │ - eorseq r4, r7, r9, ror #12 │ │ │ │ + ldrsbteq r4, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4ed │ │ │ │ - eorseq r6, r7, sp, asr #16 │ │ │ │ + eorseq r4, r7, r9, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4e5 │ │ │ │ - eorseq r7, r7, r5, lsr pc │ │ │ │ + eorseq r6, r7, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4dd │ │ │ │ - eorseq r8, r7, sp, lsl #2 │ │ │ │ + eorseq r7, r7, r5, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4d5 │ │ │ │ - mlaseq r7, sp, sl, r8 │ │ │ │ + ldrshteq r8, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4cd │ │ │ │ - eorseq r8, r7, r9, lsr #21 │ │ │ │ + eorseq r8, r7, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4c5 │ │ │ │ - ldrshteq r8, [r7], -r1 │ │ │ │ + mlaseq r7, r9, sl, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4bd │ │ │ │ - eorseq r9, r7, r1, asr sl │ │ │ │ + eorseq r8, r7, r1, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4b5 │ │ │ │ - eorseq sl, r7, sp, lsl r9 │ │ │ │ + eorseq r9, r7, r1, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4ad │ │ │ │ - eorseq pc, r7, r1, lsr r1 @ │ │ │ │ + eorseq sl, r7, sp, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b4a5 │ │ │ │ - eorseq pc, r7, r9, asr #27 │ │ │ │ + eorseq pc, r7, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b49d │ │ │ │ - eorseq r4, r8, r1, lsr #31 │ │ │ │ + ldrhteq pc, [r7], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b495 │ │ │ │ - eorseq r5, r8, r1, ror r3 │ │ │ │ + mlaseq r8, r1, pc, r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b48d │ │ │ │ - ldrhteq r5, [r8], -r1 │ │ │ │ + eorseq r5, r8, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b485 │ │ │ │ - eorseq r6, r8, r1, asr #10 │ │ │ │ + eorseq r5, r8, r1, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b47d │ │ │ │ - mlaseq r8, r9, r8, r6 │ │ │ │ + eorseq r6, r8, r1, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b475 │ │ │ │ - eorseq r8, r8, r9, asr #12 │ │ │ │ + eorseq r6, r8, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b46d │ │ │ │ - eorseq r9, r8, sp, lsr #12 │ │ │ │ + eorseq r8, r8, r9, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b465 │ │ │ │ - eorseq fp, r8, r5, asr #8 │ │ │ │ + eorseq r9, r8, sp, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b45d │ │ │ │ - eorseq ip, r8, sp, lsr #22 │ │ │ │ + eorseq fp, r8, r5, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b455 │ │ │ │ - ldrhteq sp, [r8], -r9 │ │ │ │ + eorseq ip, r8, sp, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b44d │ │ │ │ - eorseq r3, r9, r5, lsr #2 │ │ │ │ + eorseq sp, r8, r9, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b445 │ │ │ │ - eorseq r3, r9, r5, asr #18 │ │ │ │ + eorseq r3, r9, r5, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b43d │ │ │ │ - eorseq r3, r9, r9, ror ip │ │ │ │ + eorseq r3, r9, r5, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b435 │ │ │ │ - eorseq r4, r9, sp, ror r4 │ │ │ │ + eorseq r3, r9, r9, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b42d │ │ │ │ - ldrhteq r4, [r9], -r1 │ │ │ │ + eorseq r4, r9, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b425 │ │ │ │ - eorseq r4, r9, r9, lsl ip │ │ │ │ + eorseq r4, r9, r1, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b41d │ │ │ │ - eorseq r7, r9, r9, lsr #31 │ │ │ │ + eorseq r4, r9, r9, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b415 │ │ │ │ - eorseq r8, r9, sp, lsr #5 │ │ │ │ + mlaseq r9, r9, pc, r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b40d │ │ │ │ - eorseq r8, r9, sp, lsl r4 │ │ │ │ + mlaseq r9, sp, r2, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b405 │ │ │ │ - eorseq r8, r9, r1, lsl #20 │ │ │ │ + eorseq r8, r9, sp, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b3fd │ │ │ │ - mlaseq r9, r1, r1, r9 │ │ │ │ + ldrshteq r8, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b3f5 │ │ │ │ - eorseq r7, sl, r5, asr #20 │ │ │ │ + eorseq r9, r9, r1, lsl #3 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b3ed │ │ │ │ + eorseq r7, sl, r5, lsr sl │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strlt pc, [r6], #-192 @ 0xffffff40 │ │ │ │ + mvnslt pc, #192 @ 0xc0 │ │ │ │ strdeq r5, [sp], r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedbe9e8 <__bss_end__@@Base+0xfe27e8a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vshr.u64 d0, d0, #3 │ │ │ │ - @ instruction: 0xf104f9af │ │ │ │ + @ instruction: 0xf104f9a7 │ │ │ │ vcgt.s q0, q8, #0 │ │ │ │ - @ instruction: 0xf104f9ab │ │ │ │ + @ instruction: 0xf104f9a3 │ │ │ │ vcge.s q0, q0, #0 │ │ │ │ - @ instruction: 0xf104f9a7 │ │ │ │ + @ instruction: 0xf104f99f │ │ │ │ vshr.u64 q0, q8, #3 │ │ │ │ - @ instruction: 0xf504f9a3 │ │ │ │ + @ instruction: 0xf504f99b │ │ │ │ vshr.u64 d7, d0, #3 │ │ │ │ - @ instruction: 0xf104f99f │ │ │ │ + @ instruction: 0xf104f997 │ │ │ │ vshr.u32 d0, d16, #3 │ │ │ │ - @ instruction: 0x4620f99b │ │ │ │ - @ instruction: 0xf998f3bd │ │ │ │ + @ instruction: 0x4620f993 │ │ │ │ + @ instruction: 0xf990f3bd │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf994f3bd │ │ │ │ + @ instruction: 0xf98cf3bd │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf990f3bd │ │ │ │ + @ instruction: 0xf988f3bd │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf98cf3bd │ │ │ │ + @ instruction: 0xf984f3bd │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf988f3bd │ │ │ │ + @ instruction: 0xf980f3bd │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf984f3bd │ │ │ │ + @ instruction: 0xf97cf3bd │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf980f3bd │ │ │ │ + @ instruction: 0xf978f3bd │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf97cf3bd │ │ │ │ + @ instruction: 0xf974f3bd │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf978f3bd │ │ │ │ + @ instruction: 0xf970f3bd │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf974f3bd │ │ │ │ + @ instruction: 0xf96cf3bd │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf970f3bd │ │ │ │ + @ instruction: 0xf968f3bd │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf96cf3bd │ │ │ │ + @ instruction: 0xf964f3bd │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf968f3bd │ │ │ │ + @ instruction: 0xf960f3bd │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf964f3bd │ │ │ │ + @ instruction: 0xf95cf3bd │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf960f3bd │ │ │ │ + @ instruction: 0xf958f3bd │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf95cf3bd │ │ │ │ + @ instruction: 0xf954f3bd │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf958f3bd │ │ │ │ + @ instruction: 0xf950f3bd │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xf954f3bd │ │ │ │ + @ instruction: 0xf94cf3bd │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf950f3bd │ │ │ │ + @ instruction: 0xf948f3bd │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xf94cf3bd │ │ │ │ + @ instruction: 0xf944f3bd │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf948f3bd │ │ │ │ + @ instruction: 0xf940f3bd │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xf944f3bd │ │ │ │ + @ instruction: 0xf93cf3bd │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - ldmdblt lr!, {r0, r2, r3, r4, r5, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ + ldmdblt r6!, {r0, r2, r3, r4, r5, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ rsbseq r6, r6, r0, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ - eorseq r3, ip, r9, lsr #6 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b35f │ │ │ │ - eorseq r3, ip, sp, asr #11 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq r3, ip, r9, lsl r3 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b357 │ │ │ │ - mlaseq ip, r1, r7, r5 │ │ │ │ + ldrhteq r3, [ip], -sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b34f │ │ │ │ - ldrshteq r7, [ip], -r1 │ │ │ │ + eorseq r5, ip, r1, lsl #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b347 │ │ │ │ - eorseq r7, ip, r1, ror #29 │ │ │ │ + eorseq r7, ip, r1, ror #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b33f │ │ │ │ - ldrsbteq pc, [ip], -sp @ │ │ │ │ + ldrsbteq r7, [ip], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b337 │ │ │ │ - mlaseq sp, sp, r5, r0 │ │ │ │ + eorseq pc, ip, sp, asr #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b32f │ │ │ │ - eorseq r0, sp, r1, lsr ip │ │ │ │ + eorseq r0, sp, sp, lsl #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b327 │ │ │ │ - eorseq r3, sp, sp, ror #22 │ │ │ │ + eorseq r0, sp, r1, lsr #24 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b31f │ │ │ │ + eorseq r3, sp, sp, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbeb78 <__bss_end__@@Base+0xfe27ea34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0c09001 │ │ │ │ - stmdals r1, {r0, r1, r2, r3, r5, r8, r9, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r2, r5, r8, r9, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3a5b08 │ │ │ │ - orrslt pc, r4, #212 @ 0xd4 │ │ │ │ + orrlt pc, ip, #212 @ 0xd4 │ │ │ │ addeq r5, sp, lr, ror r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b309 │ │ │ │ - ldrshteq pc, [sp], -sp @ │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b301 │ │ │ │ - ldrsbteq r2, [lr], -r5 │ │ │ │ + eorseq pc, sp, sp, ror #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2f9 │ │ │ │ - eorseq r2, lr, r1, asr #30 │ │ │ │ + eorseq r2, lr, r5, asr #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2f1 │ │ │ │ - eorseq r7, lr, r1, ror #16 │ │ │ │ + eorseq r2, lr, r1, lsr pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2e9 │ │ │ │ - strdeq r0, [r0], #-13 │ │ │ │ + eorseq r7, lr, r1, asr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2e1 │ │ │ │ - subeq r1, r0, r1, ror r5 │ │ │ │ + subeq r0, r0, sp, ror #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2d9 │ │ │ │ - subeq r3, r0, sp, lsl #16 │ │ │ │ + subeq r1, r0, r1, ror #10 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2d1 │ │ │ │ - subeq r3, r0, r9, ror #17 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + strdeq r3, [r0], #-125 @ 0xffffff83 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2c9 │ │ │ │ - subeq r4, r0, r5, lsr r1 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + ldrdeq r3, [r0], #-137 @ 0xffffff77 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2c1 │ │ │ │ - subeq r5, r0, sp, ror #4 │ │ │ │ + subeq r4, r0, r5, lsr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2b9 │ │ │ │ - subeq r7, r0, sp, ror r0 │ │ │ │ + subeq r5, r0, sp, asr r2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2b1 │ │ │ │ - subeq r9, r0, sp, lsr #21 │ │ │ │ + subeq r7, r0, sp, rrx │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2a9 │ │ │ │ - subeq ip, r0, r1, asr #8 │ │ │ │ + umaaleq r9, r0, sp, sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b2a1 │ │ │ │ - strdeq r0, [r1], #-209 @ 0xffffff2f │ │ │ │ + subeq ip, r0, r1, lsr r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b299 │ │ │ │ - subeq r2, r1, r1, lsl #15 │ │ │ │ + subeq r0, r1, r1, ror #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b291 │ │ │ │ - strheq r2, [r1], #-217 @ 0xffffff27 │ │ │ │ + subeq r2, r1, r1, ror r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b289 │ │ │ │ - subeq r3, r1, r9, asr #8 │ │ │ │ + subeq r2, r1, r9, lsr #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b281 │ │ │ │ - subeq r8, r1, r1, ror #28 │ │ │ │ + subeq r3, r1, r9, lsr r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b279 │ │ │ │ - subeq sl, r1, r1, lsl lr │ │ │ │ + subeq r8, r1, r1, asr lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b271 │ │ │ │ - subeq sp, r1, r1, ror #10 │ │ │ │ + subeq sl, r1, r1, lsl #28 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b269 │ │ │ │ - strdeq r1, [r2], #-85 @ 0xffffffab │ │ │ │ + subeq sp, r1, r1, asr r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b261 │ │ │ │ - umaaleq r4, r2, sp, lr │ │ │ │ + subeq r1, r2, r5, ror #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b259 │ │ │ │ - strheq r4, [r2], #-253 @ 0xffffff03 │ │ │ │ + subeq r4, r2, sp, lsl #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b251 │ │ │ │ - subeq r8, r2, sp, asr #1 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + subeq r4, r2, sp, lsr #31 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b249 │ │ │ │ - subeq r1, r3, r5, ror #7 │ │ │ │ + strheq r8, [r2], #-13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b241 │ │ │ │ - subeq r1, r3, r9, lsl #16 │ │ │ │ + ldrdeq r1, [r3], #-53 @ 0xffffffcb │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b239 │ │ │ │ - subeq r2, r3, r5, asr #11 │ │ │ │ + strdeq r1, [r3], #-121 @ 0xffffff87 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b231 │ │ │ │ - subeq r2, r3, sp, ror #22 │ │ │ │ + strheq r2, [r3], #-85 @ 0xffffffab │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b229 │ │ │ │ - strheq r2, [r3], #-189 @ 0xffffff43 │ │ │ │ + subeq r2, r3, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b221 │ │ │ │ - subeq r2, r3, r1, lsl #28 │ │ │ │ + subeq r2, r3, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b219 │ │ │ │ - subeq r3, r3, r5, asr r3 │ │ │ │ + strdeq r2, [r3], #-209 @ 0xffffff2f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b211 │ │ │ │ - umaaleq r3, r3, r9, r9 │ │ │ │ + subeq r3, r3, r5, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b209 │ │ │ │ - subeq r6, r3, r9, lsr #22 │ │ │ │ + subeq r3, r3, r9, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b201 │ │ │ │ - subeq r6, r3, r9, ror #29 │ │ │ │ + subeq r6, r3, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b1f9 │ │ │ │ - subeq r7, r3, r9, lsr #14 │ │ │ │ + ldrdeq r6, [r3], #-233 @ 0xffffff17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b1f1 │ │ │ │ - subeq r9, r3, r1, asr r9 │ │ │ │ + subeq r7, r3, r9, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b1e9 │ │ │ │ - subeq sl, r3, r1, lsr r0 │ │ │ │ + subeq r9, r3, r1, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b1e1 │ │ │ │ - umaaleq sl, r3, r1, r4 │ │ │ │ + subeq sl, r3, r1, lsr #32 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ + subeq sl, r3, r1, lsl #9 │ │ │ │ │ │ │ │ 00267bf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (267c68 ) │ │ │ │ @@ -4436,658 +4436,658 @@ │ │ │ │ ldr r1, [pc, #68] @ (267c78 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 728a58 │ │ │ │ + bl 728a48 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (267c7c ) │ │ │ │ ldr r3, [pc, #32] @ (267c6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 267c62 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 6a5874 │ │ │ │ + bl 6a5864 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, r0] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - bgt.n 267cf2 │ │ │ │ + bgt.n 267cd2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r4, {r2, r4} │ │ │ │ + ldmia r4!, {r2} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, #154 @ 0x9a │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (267c8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267b92 │ │ │ │ + ble.n 267d72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267c9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267d9a │ │ │ │ + ble.n 267d7a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267cac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267da2 │ │ │ │ + ble.n 267d82 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267cbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267daa │ │ │ │ + ble.n 267d8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ccc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267db2 │ │ │ │ + ble.n 267d92 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267cdc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267dba │ │ │ │ + ble.n 267d9a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267cec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267dc2 │ │ │ │ + ble.n 267da2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267cfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267dca │ │ │ │ + ble.n 267daa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267dd2 │ │ │ │ + ble.n 267db2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267dda │ │ │ │ + ble.n 267dba │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267de2 │ │ │ │ + ble.n 267dc2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267dea │ │ │ │ + ble.n 267dca │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267df2 │ │ │ │ + ble.n 267dd2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267dfa │ │ │ │ + ble.n 267dda │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e02 │ │ │ │ + ble.n 267de2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e0a │ │ │ │ + ble.n 267dea │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e12 │ │ │ │ + ble.n 267df2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267d9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e1a │ │ │ │ + ble.n 267dfa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e22 │ │ │ │ + ble.n 267e02 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e2a │ │ │ │ + ble.n 267e0a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e32 │ │ │ │ + ble.n 267e12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ddc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e3a │ │ │ │ + ble.n 267e1a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e42 │ │ │ │ + ble.n 267e22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e4a │ │ │ │ + ble.n 267e2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e52 │ │ │ │ + ble.n 267e32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e5a │ │ │ │ + ble.n 267e3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e62 │ │ │ │ + ble.n 267e42 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e6a │ │ │ │ + ble.n 267e4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e72 │ │ │ │ + ble.n 267e52 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e7a │ │ │ │ + bgt.n 267e5a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e82 │ │ │ │ + bgt.n 267e62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e8a │ │ │ │ + bgt.n 267e6a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - ble.n 267e92 │ │ │ │ + bgt.n 267e72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267e9a │ │ │ │ + bgt.n 267e7a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267eac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267ea2 │ │ │ │ + bgt.n 267e82 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ebc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267eaa │ │ │ │ + bgt.n 267e8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ecc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267eb2 │ │ │ │ + bgt.n 267e92 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267edc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267eba │ │ │ │ + bgt.n 267e9a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267eec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267ec2 │ │ │ │ + bgt.n 267ea2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267efc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267eca │ │ │ │ + bgt.n 267eaa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267ed2 │ │ │ │ + bgt.n 267eb2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267eda │ │ │ │ + bgt.n 267eba │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267ee2 │ │ │ │ + bgt.n 267ec2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267eea │ │ │ │ + bgt.n 267eca │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267ef2 │ │ │ │ + bgt.n 267ed2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267efa │ │ │ │ + bgt.n 267eda │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f02 │ │ │ │ + bgt.n 267ee2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f0a │ │ │ │ + bgt.n 267eea │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f12 │ │ │ │ + bgt.n 267ef2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f1a │ │ │ │ + bgt.n 267efa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f22 │ │ │ │ + bgt.n 267f02 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f2a │ │ │ │ + bgt.n 267f0a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f32 │ │ │ │ + bgt.n 267f12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fdc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f3a │ │ │ │ + bgt.n 267f1a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f42 │ │ │ │ + bgt.n 267f22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ffc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f4a │ │ │ │ + bgt.n 267f2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26800c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f52 │ │ │ │ + bgt.n 267f32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26801c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f5a │ │ │ │ + bgt.n 267f3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26802c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f62 │ │ │ │ + bgt.n 267f42 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26803c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f6a │ │ │ │ + bgt.n 267f4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26804c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f72 │ │ │ │ + bgt.n 267f52 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26805c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f7a │ │ │ │ + bgt.n 26815a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26806c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f82 │ │ │ │ + bgt.n 268162 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26807c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f8a │ │ │ │ + bgt.n 26816a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26808c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 267f92 │ │ │ │ + bgt.n 268172 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26809c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 26819a │ │ │ │ + bgt.n 26817a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681a2 │ │ │ │ + bgt.n 268182 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681aa │ │ │ │ + bgt.n 26818a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681b2 │ │ │ │ + bgt.n 268192 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681ba │ │ │ │ + bgt.n 26819a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681c2 │ │ │ │ + bgt.n 2681a2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681ca │ │ │ │ + bgt.n 2681aa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26810c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681d2 │ │ │ │ + bgt.n 2681b2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26811c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681da │ │ │ │ + bgt.n 2681ba │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26812c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681e2 │ │ │ │ + bgt.n 2681c2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26813c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681ea │ │ │ │ + bgt.n 2681ca │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26814c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681f2 │ │ │ │ + bgt.n 2681d2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26815c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 2681fa │ │ │ │ + bgt.n 2681da │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26816c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 268202 │ │ │ │ + bgt.n 2681e2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26817c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 26820a │ │ │ │ + bgt.n 2681ea │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26818c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 268212 │ │ │ │ + bgt.n 2681f2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26819c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 26821a │ │ │ │ + bgt.n 2681fa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 268222 │ │ │ │ + bgt.n 268202 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 26822a │ │ │ │ + bgt.n 26820a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 268232 │ │ │ │ + bgt.n 268212 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 26823a │ │ │ │ + bgt.n 26821a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 268242 │ │ │ │ + bgt.n 268222 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - bgt.n 26824a │ │ │ │ + bgt.n 26822a │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 2682e4 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -5239,59 +5239,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (2683b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - ldr r0, [r2, #116] @ 0x74 │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r2, #1] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r7, #112] @ 0x70 │ │ │ │ + ldr r6, [r5, #112] @ 0x70 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r6, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (2683dc ) │ │ │ │ ldr r1, [pc, #24] @ (2683e0 ) │ │ │ │ ldr r0, [pc, #28] @ (2683e4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757790 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 732e64 │ │ │ │ + b.w 732e54 │ │ │ │ nop │ │ │ │ - add r3, sp, #260 @ 0x104 │ │ │ │ + add r3, sp, #196 @ 0xc4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #508 @ (adr r5, 2685e0 <_start@@Base+0xc0>) │ │ │ │ + add r5, pc, #444 @ (adr r5, 2685a0 <_start@@Base+0x80>) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #900 @ (adr r5, 26876c <_start@@Base+0x24c>) │ │ │ │ + add r5, pc, #836 @ (adr r5, 26872c <_start@@Base+0x20c>) │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2683f4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 727fe4 │ │ │ │ + b.w 727fd4 │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #12] │ │ │ │ lsls r5, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (268404 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - cmp r6, #129 @ 0x81 │ │ │ │ + cmp r6, #113 @ 0x71 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2684a8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -5300,15 +5300,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (2684b0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ ldr r0, [pc, #128] @ (2684b4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 26272c │ │ │ │ @@ -5336,15 +5336,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 723484 │ │ │ │ + bl 723474 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 268446 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5355,15 +5355,15 @@ │ │ │ │ nop │ │ │ │ cmp r0, #198 @ 0xc6 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r3, #13] │ │ │ │ lsls r5, r1, #2 │ │ │ │ cmp r0, #142 @ 0x8e │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ (2684d8 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5374,43 +5374,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #13] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - ldrh r5, [r3, #62] @ 0x3e │ │ │ │ + ldrh r5, [r1, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2684ec ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 727fe4 │ │ │ │ + b.w 727fd4 │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #12] │ │ │ │ lsls r5, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (2684fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - strh r1, [r1, #2] │ │ │ │ + strh r1, [r7, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26850c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - strh r5, [r0, #2] │ │ │ │ + strh r5, [r6, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26851c ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 729fb4 │ │ │ │ + b.w 729fa4 │ │ │ │ nop │ │ │ │ - strh r5, [r4, #20] │ │ │ │ + strh r5, [r2, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00268520 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5529,15 +5529,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (268634 <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strh r6, [r4, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ vldr d7, [pc, #60] @ 268678 <_start@@Base+0x158> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -5590,15 +5590,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 26321c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 5dd850 │ │ │ │ + bl 5dd840 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 26340c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 26871e <_start@@Base+0x1fe> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5612,15 +5612,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (268774 <_start@@Base+0x254>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5642,26 +5642,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #129 @ 0x81 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - add r3, pc, #560 @ (adr r3, 268998 <_start@@Base+0x478>) │ │ │ │ + add r3, pc, #496 @ (adr r3, 268958 <_start@@Base+0x438>) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r3, pc, #472 @ (adr r3, 268944 <_start@@Base+0x424>) │ │ │ │ + add r3, pc, #408 @ (adr r3, 268904 <_start@@Base+0x3e4>) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bpl.n 268824 <_start@@Base+0x304> │ │ │ │ + bpl.n 268804 <_start@@Base+0x2e4> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sbc.w r0, ip, #78 @ 0x4e │ │ │ │ - @ instruction: 0xf134004e │ │ │ │ - bpl.n 2687a4 <_start@@Base+0x284> │ │ │ │ + adcs.w r0, ip, #78 @ 0x4e │ │ │ │ + @ instruction: 0xf124004e │ │ │ │ + bpl.n 268784 <_start@@Base+0x264> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf0f2004e │ │ │ │ - add.w r0, r8, #78 @ 0x4e │ │ │ │ + @ instruction: 0xf0e2004e │ │ │ │ + @ instruction: 0xf0f8004e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (2687e4 <_start@@Base+0x2c4>) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #80] @ (2687e8 <_start@@Base+0x2c8>) │ │ │ │ @@ -5672,19 +5672,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26a448 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 2687b2 <_start@@Base+0x292> │ │ │ │ movs r1, #1 │ │ │ │ blx 2609d4 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 7391c4 │ │ │ │ + bl 7391b4 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 728020 │ │ │ │ + bl 728010 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 728460 │ │ │ │ + bl 728450 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260f74 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 260f78 │ │ │ │ @@ -5697,31 +5697,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (268864 <_start@@Base+0x344>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 26883a <_start@@Base+0x31a> │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #80] @ 268868 <_start@@Base+0x348> │ │ │ │ ldr r2, [pc, #80] @ (26886c <_start@@Base+0x34c>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ cbz r0, 26883a <_start@@Base+0x31a> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 268852 <_start@@Base+0x332> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5733,67 +5733,67 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 42e5ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 42edd0 │ │ │ │ - adcs r4, r6 │ │ │ │ + adcs r4, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 268900 <_start@@Base+0x3e0> │ │ │ │ + bmi.n 2688e0 <_start@@Base+0x3c0> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - orns r0, lr, #78 @ 0x4e │ │ │ │ + orn r0, lr, #78 @ 0x4e │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (268948 <_start@@Base+0x428>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (26894c <_start@@Base+0x42c>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #192] @ (268950 <_start@@Base+0x430>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ bl 2f12e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 260c44 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (268954 <_start@@Base+0x434>) │ │ │ │ blx 260c44 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7283b0 │ │ │ │ + bl 7283a0 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 7391b8 │ │ │ │ + bl 7391a8 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5815,19 +5815,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4f35c4 │ │ │ │ nop │ │ │ │ - mvns r4, r3 │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bcc.n 2688fc <_start@@Base+0x3dc> │ │ │ │ + bcc.n 2688dc <_start@@Base+0x3bc> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bic.w r0, r8, #78 @ 0x4e │ │ │ │ + ands.w r0, r8, #78 @ 0x4e │ │ │ │ movs r3, #218 @ 0xda │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r3, [pc, #640] @ (268bdc ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -5839,35 +5839,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (268a14 <_start@@Base+0x4f4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (268a18 <_start@@Base+0x4f8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (268a1c <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #124] @ (268a20 <_start@@Base+0x500>) │ │ │ │ ldr r1, [pc, #128] @ (268a24 <_start@@Base+0x504>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #112] @ (268a28 <_start@@Base+0x508>) │ │ │ │ ldr r3, [pc, #116] @ (268a2c <_start@@Base+0x50c>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (268a30 <_start@@Base+0x510>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5898,23 +5898,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bcs.n 2689f8 <_start@@Base+0x4d8> │ │ │ │ + bcs.n 2689d8 <_start@@Base+0x4b8> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vhadd.s16 q8, q5, q7 │ │ │ │ - subs r5, #18 │ │ │ │ + vhadd.s8 q8, q5, q7 │ │ │ │ + subs r5, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.s16 q8, q7, q7 │ │ │ │ - vhadd.s q8, q2, q7 │ │ │ │ - vhadd.s16 q0, q3, q7 │ │ │ │ - cmn r0, r0 │ │ │ │ + vhadd.s8 q8, q7, q7 │ │ │ │ + vhadd.s32 q8, q2, q7 │ │ │ │ + vhadd.s8 q0, q3, q7 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -5964,15 +5964,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733848 │ │ │ │ + bl 733838 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 268afe <_start@@Base+0x5de> │ │ │ │ ldr r2, [pc, #84] @ (268b1c <_start@@Base+0x5fc>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 262de0 <__fprintf_chk@plt+0x4> │ │ │ │ @@ -5988,29 +5988,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73384c │ │ │ │ + b.w 73383c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ lsls r1, r7, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 4, cr0, cr10, cr14, {2} │ │ │ │ + cdp 0, 3, cr0, cr10, cr14, {2} │ │ │ │ │ │ │ │ 00268b20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (268b64 ) │ │ │ │ @@ -6070,29 +6070,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r1, [pc, #100] @ (268c24 ) │ │ │ │ ldr r2, [pc, #104] @ (268c28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (268c2c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5de9ac │ │ │ │ + bl 5de99c │ │ │ │ cbz r0, 268c06 │ │ │ │ ldr r2, [pc, #80] @ (268c30 ) │ │ │ │ ldr r3, [pc, #60] @ (268c20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -6104,28 +6104,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ movs r1, #58 @ 0x3a │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 268b74 │ │ │ │ + beq.n 268b54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc 0, cr0, [r8, #-312] @ 0xfffffec8 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + ldcl 0, cr0, [r8], #312 @ 0x138 │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r1, #2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00268c34 : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -6191,16 +6191,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (268d3c ) │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5de9a0 │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5de990 │ │ │ │ ldr r3, [pc, #84] @ (268d40 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 268d08 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -6221,61 +6221,61 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 268cf4 │ │ │ │ ldr r0, [pc, #44] @ (268d4c ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r2, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xebfc004e │ │ │ │ - subs r1, #182 @ 0xb6 │ │ │ │ + @ instruction: 0xebec004e │ │ │ │ + subs r1, #166 @ 0xa6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, r7, #7 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #224] @ (268e28 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl], {78} @ 0x4e │ │ │ │ + @ instruction: 0xebfa004e │ │ │ │ │ │ │ │ 00268d50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (268dec ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c70 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r2, [pc, #132] @ (268df0 ) │ │ │ │ ldr r1, [pc, #132] @ (268df4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 268dc6 │ │ │ │ cbz r4, 268dd8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ cbz r0, 268db0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c5c │ │ │ │ + bl 5e2c4c │ │ │ │ cbnz r0, 268db0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6301,38 +6301,38 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (268e04 ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adc.w r0, r8, lr, lsl #1 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + @ instruction: 0xeb38004e │ │ │ │ + subs r6, #228 @ 0xe4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - orns r0, r8, lr, lsl #1 │ │ │ │ - sbc.w r0, sl, lr, lsl #1 │ │ │ │ - orn r0, r6, lr, lsl #1 │ │ │ │ - sbc.w r0, ip, lr, lsl #1 │ │ │ │ + orn r0, r8, lr, lsl #1 │ │ │ │ + adcs.w r0, sl, lr, lsl #1 │ │ │ │ + orrs.w r0, r6, lr, lsl #1 │ │ │ │ + adcs.w r0, ip, lr, lsl #1 │ │ │ │ │ │ │ │ 00268e08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 26a8d4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (268e84 ) │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c70 │ │ │ │ + bl 5e2c60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 268e44 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 26146c │ │ │ │ cbnz r0, 268e58 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6357,15 +6357,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r4, 268f04 │ │ │ │ + cbz r4, 268f00 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 268efc │ │ │ │ sub sp, #20 │ │ │ │ @@ -6374,48 +6374,48 @@ │ │ │ │ ldr r1, [pc, #96] @ (268f04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c68 │ │ │ │ + bl 5e2c58 │ │ │ │ bl 268e08 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 268ee2 │ │ │ │ ldr r0, [pc, #60] @ (268f08 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 72eb9c │ │ │ │ + bl 72eb8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 260f74 │ │ │ │ ldr r0, [pc, #40] @ (268f0c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 72eb9c │ │ │ │ + bl 72eb8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 260f74 │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ands.w r0, r4, lr, lsl #1 │ │ │ │ - subs r5, #194 @ 0xc2 │ │ │ │ + and.w r0, r4, lr, lsl #1 │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - eor.w r0, lr, lr, lsl #1 │ │ │ │ - str r2, [r5, #120] @ 0x78 │ │ │ │ + orns r0, lr, lr, lsl #1 │ │ │ │ + str r2, [r3, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00268f10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6430,27 +6430,27 @@ │ │ │ │ cbz r3, 268f8a │ │ │ │ mov r4, r0 │ │ │ │ bl 26a8d4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 268d50 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 268f98 │ │ │ │ - bl 5e2c68 │ │ │ │ + bl 5e2c58 │ │ │ │ ldr r3, [pc, #112] @ (268fb8 ) │ │ │ │ ldr r2, [pc, #112] @ (268fbc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (268fc0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #96] @ (268fc4 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6463,39 +6463,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (268fc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #48] @ (268fcc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ mov r0, r4 │ │ │ │ blx 26361c │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ adds r6, r6, #6 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4} │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strd r0, r0, [r8, #-312]! @ 0x138 │ │ │ │ - subs r5, #20 │ │ │ │ + ldrd r0, r0, [r8, #-312] @ 0x138 │ │ │ │ + subs r5, #4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r4, #312]! @ 0x138 │ │ │ │ - ldrd r0, r0, [r0, #312]! @ 0x138 │ │ │ │ + ldrd r0, r0, [r4, #312] @ 0x138 │ │ │ │ + strd r0, r0, [r0, #312]! @ 0x138 │ │ │ │ │ │ │ │ 00268fd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -6540,71 +6540,71 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (2690a8 ) │ │ │ │ bl 26a8d4 │ │ │ │ - bl 5e2c70 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r1, [pc, #80] @ (2690ac ) │ │ │ │ ldr r2, [pc, #80] @ (2690b0 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 26907c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e301c │ │ │ │ + bl 5e300c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (2690b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eb9c │ │ │ │ + bl 72eb8c │ │ │ │ ldr r1, [pc, #36] @ (2690b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 262b50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261f88 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xe858004e │ │ │ │ - stmdb r2!, {r1, r2, r3, r6} │ │ │ │ + strex r0, r0, [r8, #312] @ 0x138 │ │ │ │ + ldmdb r2, {r1, r2, r3, r6} │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 2694b8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (2691a0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #204] @ (2691a4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (2691a8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 2613f0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 26914a │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -6664,49 +6664,49 @@ │ │ │ │ ldr r1, [pc, #56] @ (2691c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 2616d0 │ │ │ │ b.n 269114 │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269138 │ │ │ │ + b.n 269118 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + subs r0, #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmdb r2!, {r1, r2, r3, r6} │ │ │ │ - ldrd r0, r0, [r4, #-312] @ 0x138 │ │ │ │ - ldrd r0, r0, [r6, #-312] @ 0x138 │ │ │ │ - @ instruction: 0xe8c8004e │ │ │ │ - @ instruction: 0xe8c2004e │ │ │ │ - ldrd r0, r0, [r6], #312 @ 0x138 │ │ │ │ - @ instruction: 0xe8d2004e │ │ │ │ + stmdb r2!, {r1, r2, r3, r6} │ │ │ │ + strd r0, r0, [r4, #-312] @ 0x138 │ │ │ │ + strd r0, r0, [r6, #-312] @ 0x138 │ │ │ │ + ldmia.w r8!, {r1, r2, r3, r6} │ │ │ │ ldmia.w r2!, {r1, r2, r3, r6} │ │ │ │ + strd r0, r0, [r6], #312 @ 0x138 │ │ │ │ + @ instruction: 0xe8c2004e │ │ │ │ + stmia.w r2!, {r1, r2, r3, r6} │ │ │ │ │ │ │ │ 002691cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r3, [pc, #1540] @ 2697f0 │ │ │ │ ldr.w r2, [pc, #1540] @ 2697f4 │ │ │ │ ldr.w r1, [pc, #1540] @ 2697f8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2694ac │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6895,30 +6895,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (269804 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 26946e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 2692d2 │ │ │ │ ldr r3, [pc, #944] @ (269808 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (26980c ) │ │ │ │ ldr r1, [pc, #944] @ (269810 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6977,15 +6977,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -7027,15 +7027,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 260f74 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 269730 │ │ │ │ @@ -7050,15 +7050,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 269520 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (269820 ) │ │ │ │ ldr r4, [pc, #564] @ (269824 ) │ │ │ │ @@ -7067,15 +7067,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (269828 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 26946e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 269332 │ │ │ │ ldr r3, [pc, #528] @ (26982c ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -7083,15 +7083,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (269834 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 26946e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 269342 │ │ │ │ ldr r3, [pc, #500] @ (269838 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -7099,15 +7099,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (269840 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 26946e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -7132,15 +7132,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (26984c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2695a6 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 269354 │ │ │ │ ldr r3, [pc, #392] @ (269850 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -7148,15 +7148,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (269858 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 26946e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 269364 │ │ │ │ ldr r3, [pc, #364] @ (26985c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -7164,15 +7164,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (269864 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 26946e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 269374 │ │ │ │ ldr r3, [pc, #336] @ (269868 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -7180,15 +7180,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (269870 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 26946e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 26978a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -7197,15 +7197,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 269520 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 26978a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -7214,15 +7214,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 269520 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 269520 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -7230,15 +7230,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 269520 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26965a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -7252,78 +7252,78 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 269574 │ │ │ │ nop │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269550 │ │ │ │ + b.n 269530 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #124 @ 0x7c │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xe8d4004e │ │ │ │ - b.n 269300 │ │ │ │ + @ instruction: 0xe8c4004e │ │ │ │ + b.n 2692e0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269488 │ │ │ │ + b.n 269468 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2692cc │ │ │ │ + b.n 2692ac │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2695c4 │ │ │ │ + b.n 2695a4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r7!, {r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26906c │ │ │ │ + b.n 26904c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2695c8 │ │ │ │ + b.n 2695a8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269fa8 │ │ │ │ + b.n 269f88 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r6!, {r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2691b8 │ │ │ │ + b.n 269198 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269f6c │ │ │ │ + b.n 269f4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r6!, {r3, r6, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2691ec │ │ │ │ + b.n 2691cc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269f28 │ │ │ │ + b.n 269f08 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269310 │ │ │ │ + b.n 2692f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269e74 │ │ │ │ + b.n 269e54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269170 │ │ │ │ + b.n 269150 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269e34 │ │ │ │ + b.n 269e14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26919c │ │ │ │ + b.n 26917c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269df0 │ │ │ │ + b.n 269dd0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2691c8 │ │ │ │ + b.n 2691a8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269dac │ │ │ │ + b.n 269d8c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269874 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7336,25 +7336,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (269ab8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #532] @ (269abc ) │ │ │ │ ldr r2, [pc, #536] @ (269ac0 ) │ │ │ │ ldr r1, [pc, #536] @ (269ac4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 269932 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7380,27 +7380,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2698ca │ │ │ │ ldr r3, [pc, #444] @ (269ac8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #436] @ (269acc ) │ │ │ │ ldr r2, [pc, #440] @ (269ad0 ) │ │ │ │ ldr r1, [pc, #440] @ (269ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2699d4 │ │ │ │ ldr r3, [pc, #420] @ (269ad8 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (269adc ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7415,21 +7415,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269a60 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 269a32 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #368] @ (269ae0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2699a0 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 269a0e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2699fe │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7446,27 +7446,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 269992 │ │ │ │ ldr r3, [pc, #312] @ (269ae4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #300] @ (269ae8 ) │ │ │ │ ldr r2, [pc, #304] @ (269aec ) │ │ │ │ ldr r1, [pc, #304] @ (269af0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (269af4 ) │ │ │ │ ldr r3, [pc, #216] @ (269ab4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7504,114 +7504,114 @@ │ │ │ │ bne.n 26994a │ │ │ │ b.n 269998 │ │ │ │ ldr r3, [pc, #176] @ (269ae4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #180] @ (269af8 ) │ │ │ │ ldr r2, [pc, #180] @ (269afc ) │ │ │ │ ldr r1, [pc, #184] @ (269b00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2699d4 │ │ │ │ ldr r3, [pc, #100] @ (269ac8 ) │ │ │ │ ldr r4, [pc, #160] @ (269b04 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #148] @ (269b08 ) │ │ │ │ ldr r1, [pc, #148] @ (269b0c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2699d4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #120] @ (269b10 ) │ │ │ │ ldr r2, [pc, #120] @ (269b14 ) │ │ │ │ ldr r1, [pc, #124] @ (269b18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ b.n 269992 │ │ │ │ nop │ │ │ │ asrs r0, r3, #17 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #17 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #198 @ 0xc6 │ │ │ │ + adds r0, #182 @ 0xb6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26933c │ │ │ │ + b.n 26931c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269c14 │ │ │ │ + b.n 269bf4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 94 @ 0x5e │ │ │ │ + svc 78 @ 0x4e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #4 │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r6} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269358 │ │ │ │ + b.n 269338 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 250 @ 0xfa │ │ │ │ + svc 234 @ 0xea │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r2, r1, #12 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - stmia r2!, {r3, r6, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26a1f4 │ │ │ │ + b.n 26a1d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a168 │ │ │ │ + b.n 26a148 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + svc 50 @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #4 │ │ │ │ + ble.n 269b00 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r6, #212 @ 0xd4 │ │ │ │ + cmp r6, #196 @ 0xc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00269b1c : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7686,15 +7686,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (269c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7705,29 +7705,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (269c2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 269be2 │ │ │ │ bl 263720 │ │ │ │ nop │ │ │ │ - stmia r1!, {r6} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26a104 │ │ │ │ + b.n 26a0e4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ble.n 269bf4 │ │ │ │ + ble.n 269bd4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r1!, {r1, r4} │ │ │ │ + stmia r1!, {r1} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26a164 │ │ │ │ + b.n 26a144 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ble.n 269ba4 │ │ │ │ + ble.n 269b84 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (269c44 ) │ │ │ │ ldr r2, [pc, #20] @ (269c48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (269c4c ) │ │ │ │ @@ -7735,22 +7735,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ asrs r0, r6, #2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 26a1bc │ │ │ │ + b.n 26a19c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (269c5c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ nop │ │ │ │ - b.n 26a1a0 │ │ │ │ + b.n 26a180 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (269cb4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7770,44 +7770,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 268c58 │ │ │ │ asrs r6, r5, #1 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 269c54 │ │ │ │ + blt.n 269c34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269cc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (269cfc ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 7283b0 │ │ │ │ + bl 7283a0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 7283b0 │ │ │ │ + bl 7283a0 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7283b0 │ │ │ │ + b.w 7283a0 │ │ │ │ nop │ │ │ │ lsrs r2, r1, #9 │ │ │ │ lsls r1, r1, #2 │ │ │ │ │ │ │ │ 00269d00 : │ │ │ │ ldr r3, [pc, #20] @ (269d18 ) │ │ │ │ ldr r2, [pc, #24] @ (269d1c ) │ │ │ │ @@ -7823,28 +7823,28 @@ │ │ │ │ bx r3 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #8 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - blt.n 269da4 │ │ │ │ + blt.n 269d84 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269d28 : │ │ │ │ ldr r0, [pc, #12] @ (269d38 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (269d3c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ lsrs r6, r5, #7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - blt.n 269d80 │ │ │ │ + blt.n 269d60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269d40 : │ │ │ │ ldr r3, [pc, #40] @ (269d6c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 269d62 │ │ │ │ @@ -7956,33 +7956,33 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r2, #29 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - b.n 26a0f4 │ │ │ │ + b.n 26a0d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r6, r0, #5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ str r2, [r2, #32] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - itt hi │ │ │ │ - lslhi r4, r3, #1 │ │ │ │ - bge.n 269ec8 @ unpredictable │ │ │ │ + ite vc │ │ │ │ + lslvc r4, r3, #1 │ │ │ │ + bge.n 269ea8 @ unpredictable │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a048 │ │ │ │ + b.n 26a028 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ite vs │ │ │ │ - lslvs r4, r3, #1 │ │ │ │ - bge.n 269ea4 @ unpredictable │ │ │ │ + itt pl │ │ │ │ + lslpl r4, r3, #1 │ │ │ │ + bge.n 269e84 @ unpredictable │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a074 │ │ │ │ + b.n 26a054 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269e74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8029,15 +8029,15 @@ │ │ │ │ nop │ │ │ │ lsrs r2, r3, #25 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #2 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - b.n 269fac │ │ │ │ + b.n 269f8c │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r2, r3, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ str r4, [r4, #16] │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00269f00 : │ │ │ │ @@ -8144,15 +8144,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #22 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r0, r7, #21 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r6, r6, #29 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bhi.n 269f34 │ │ │ │ + bhi.n 269f14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ ... │ │ │ │ │ │ │ │ 0026a010 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8275,15 +8275,15 @@ │ │ │ │ bgt.n 26a12a │ │ │ │ ldr r0, [pc, #116] @ (26a1b4 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (26a1b8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8309,35 +8309,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #17 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #25 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bvc.n 26a0f4 │ │ │ │ + bvc.n 26a0d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #25 │ │ │ │ lsls r1, r1, #2 │ │ │ │ ldrsh r2, [r4, r4] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r2, r1, #24 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bvc.n 26a20c │ │ │ │ + bvc.n 26a1ec │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r0, r3, #23 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bvc.n 26a1d0 │ │ │ │ + bvs.n 26a1b0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - pop {r2, r5} │ │ │ │ + pop {r2, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 26a170 │ │ │ │ + ble.n 26a150 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 26a164 │ │ │ │ + bvs.n 26a144 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a1c8 : │ │ │ │ ldr r2, [pc, #104] @ (26a234 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (26a238 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8368,30 +8368,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 7284e8 │ │ │ │ + bl 7284d8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #12 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r2, #20 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bvs.n 26a2cc │ │ │ │ + bvs.n 26a2ac │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a248 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -8424,15 +8424,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26a266 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (26a318 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 26a266 │ │ │ │ ldr r3, [pc, #108] @ (26a31c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (26a320 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -8472,25 +8472,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #18 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 26a2ac │ │ │ │ + bgt.n 26a28c │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 26a398 │ │ │ │ + bgt.n 26a378 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r2, #17 │ │ │ │ lsls r1, r1, #2 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 26a414 │ │ │ │ + bpl.n 26a3f4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a330 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8550,45 +8550,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26a360 │ │ │ │ ldr r0, [pc, #80] @ (26a408 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 26a38a │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7284a8 │ │ │ │ + bl 728498 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 26a38a │ │ │ │ nop │ │ │ │ lsrs r6, r3, #6 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r2, r1, #15 │ │ │ │ lsls r1, r1, #2 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 26a4e8 │ │ │ │ + blt.n 26a4c8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r1, #14 │ │ │ │ lsls r1, r1, #2 │ │ │ │ adds r4, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 26a39c │ │ │ │ + blt.n 26a37c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a40c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8682,15 +8682,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26a57e │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 26a55e │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -8706,20 +8706,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26a4f2 │ │ │ │ ldr r1, [pc, #96] @ (26a5a4 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r0, [pc, #84] @ (26a5a8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 7284e8 │ │ │ │ + b.w 7284d8 │ │ │ │ bl 42ec30 │ │ │ │ bl 26a04c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 26a1c8 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -8729,22 +8729,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 26a508 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ lsrs r6, r4, #32 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 26a69c │ │ │ │ + bcc.n 26a67c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 26a5b4 │ │ │ │ + bcs.n 26a594 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r0, #7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ │ │ │ │ 0026a5ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8812,25 +8812,25 @@ │ │ │ │ bpl.n 26a610 │ │ │ │ ldr r0, [pc, #32] @ (26a67c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 26a610 │ │ │ │ lsls r0, r3, #28 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 26a6f4 │ │ │ │ + bls.n 26a6d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a680 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8867,25 +8867,25 @@ │ │ │ │ bpl.n 26a6b2 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (26a6fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 26a6b2 │ │ │ │ lsls r0, r2, #25 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 26a6d0 │ │ │ │ + bhi.n 26a6b0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a700 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9068,15 +9068,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 717ad0 │ │ │ │ + b.w 717ac0 │ │ │ │ lsls r6, r4, #17 │ │ │ │ lsls r1, r7, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #256] @ (26a9d4 ) │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -9164,15 +9164,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717ad0 │ │ │ │ + bl 717ac0 │ │ │ │ b.n 26a980 │ │ │ │ nop │ │ │ │ lsls r2, r6, #13 │ │ │ │ lsls r1, r7, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #256] @ (26aad0 ) │ │ │ │ @@ -9209,15 +9209,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717ad0 │ │ │ │ + bl 717ac0 │ │ │ │ b.n 26a9f0 │ │ │ │ nop │ │ │ │ lsls r2, r0, #12 │ │ │ │ lsls r1, r7, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #256] @ (26ab40 ) │ │ │ │ @@ -9253,15 +9253,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717ad0 │ │ │ │ + bl 717ac0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -10603,19 +10603,19 @@ │ │ │ │ mov.w r3, #428 @ 0x1ac │ │ │ │ b.w 26ac14 │ │ │ │ mov.w r3, #410 @ 0x19a │ │ │ │ b.w 26ac14 │ │ │ │ mov.w r3, #422 @ 0x1a6 │ │ │ │ b.w 26ac14 │ │ │ │ nop │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov.w r3, #430 @ 0x1ae │ │ │ │ b.w 26ac14 │ │ │ │ ands.w r1, r1, #31 │ │ │ │ beq.w 26d508 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ @@ -11499,15 +11499,15 @@ │ │ │ │ b.w 26ac14 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ b.w 26ac14 │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ b.w 26ac14 │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ b.w 26ac14 │ │ │ │ - add r4, pc, #392 @ (adr r4, 26c4bc ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 26c47c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #417 @ 0x1a1 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.w 26b00c │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ add ip, r1 │ │ │ │ @@ -13595,29 +13595,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movw r3, #615 @ 0x267 │ │ │ │ b.w 26ac14 │ │ │ │ mov.w r3, #612 @ 0x264 │ │ │ │ b.w 26ac14 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ b.w 26ac14 │ │ │ │ - ldrh r0, [r3, #38] @ 0x26 │ │ │ │ + ldrh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r6, #34] @ 0x22 │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r2, #32] │ │ │ │ + ldrh r2, [r0, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r6, #24] │ │ │ │ + ldrh r4, [r4, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, #14] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r0, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #509 @ 0x1fd │ │ │ │ b.w 26ac14 │ │ │ │ movw r3, #857 @ 0x359 │ │ │ │ b.w 26ac14 │ │ │ │ movw r3, #870 @ 0x366 │ │ │ │ b.w 26ac14 │ │ │ │ @@ -16027,62 +16027,62 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ b.n 26fa38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [sp, #344] @ 0x158 │ │ │ │ + str r6, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #592] @ (26fde8 ) │ │ │ │ + ldr r3, [pc, #528] @ (26fda8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ @ instruction: 0xb7e2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r5, [sp, #328] @ 0x148 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + str r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r2, #14] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xfac40052 │ │ │ │ - str r2, [r5, #100] @ 0x64 │ │ │ │ + @ instruction: 0xfab40052 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r5, #96] @ 0x60 │ │ │ │ + str r0, [r3, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r5, #60] @ 0x3c │ │ │ │ + strh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r4, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r2, #56] @ 0x38 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ strh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + str r4, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r4, #56] @ 0x38 │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r6, #62] @ 0x3e │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ lsls r1, r3, #28 │ │ │ │ bpl.n 26fc1a │ │ │ │ cbz r4, 26fc0a │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -16157,15 +16157,15 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bcc.n 26fca4 │ │ │ │ movs r2, #32 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ blx 262ac8 │ │ │ │ b.n 26fcb2 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ cmp.w r2, #1008 @ 0x3f0 │ │ │ │ bge.w 27085a │ │ │ │ movw r3, #1007 @ 0x3ef │ │ │ │ cmp r2, r3 │ │ │ │ @@ -18268,59 +18268,59 @@ │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ adds r3, #3 │ │ │ │ str r3, [r4, #4] │ │ │ │ strb r0, [r2, r3] │ │ │ │ b.w 26f4d4 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r6, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r7, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #42] @ 0x2a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrb r0, [r5, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r2, #34] @ 0x22 │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r5, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r4, [r7, r1] │ │ │ │ + ldrsb r4, [r5, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + strb r0, [r5, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r7, #22] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r2, #31] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #23] │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r2, #23] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r0, #19] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r1, #18] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2718fe │ │ │ │ ldrd r2, r3, [r4, #4] │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #3 │ │ │ │ bls.w 271430 │ │ │ │ @@ -19554,91 +19554,95 @@ │ │ │ │ b.w 271392 │ │ │ │ ldr r6, [pc, #932] @ (272114 ) │ │ │ │ add r6, pc │ │ │ │ b.w 271392 │ │ │ │ ldr r6, [pc, #928] @ (272118 ) │ │ │ │ add r6, pc │ │ │ │ b.w 271392 │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r7, #13] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r3, #13] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r0, #13] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + ldrb r2, [r6, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r4, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r4, #8] │ │ │ │ + ldrb r4, [r2, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r3, #8] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r5, #210 @ 0xd2 │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 271d88 │ │ │ │ + bpl.n 271d68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 271cc4 │ │ │ │ + bpl.n 271ea4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #4] │ │ │ │ + ldrb r6, [r0, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r7, #28] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + strb r6, [r1, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + strb r0, [r6, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r6, #27] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r1, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #26] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + strb r0, [r0, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r4, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r2, #26] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 271ed8 │ │ │ │ + bcs.n 271eb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r5, #25] │ │ │ │ + strb r0, [r3, #25] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r5, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r4, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #22] │ │ │ │ + strb r6, [r5, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + strb r4, [r4, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + cmp r1, #102 @ 0x66 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r3, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r1, #21] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r1, #21] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + strb r4, [r5, #19] │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ @@ -19660,59 +19664,59 @@ │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #84] @ 0x54 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #20] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r0, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r5, #94 @ 0x5e │ │ │ │ + subs r5, #78 @ 0x4e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #74 @ 0x4a │ │ │ │ + subs r5, #58 @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r5, #38 @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #84] @ 0x54 │ │ │ │ + ldr r6, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r5, #178 @ 0xb2 │ │ │ │ + subs r5, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r2, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ble.n 271f64 │ │ │ │ + ble.n 271f44 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r6, [r2, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r3, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ @@ -19762,21 +19766,21 @@ │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r4, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r5, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r6, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #28] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #32] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r1, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ @@ -19788,83 +19792,87 @@ │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r7, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + strb r6, [r4, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #36] @ 0x24 │ │ │ │ + strb r0, [r4, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r6, #8] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r4, [r5, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r2, #8] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r7, #7] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + str r0, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r2, #8] │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r7, #108] @ 0x6c │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + strb r0, [r5, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ + strb r6, [r1, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r7, #5] │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #5] │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r6, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r0, #100] @ 0x64 │ │ │ │ + str r0, [r5, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #224 @ 0xe0 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ @@ -19904,20 +19912,28 @@ │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ + ldr r0, [r7, #44] @ 0x2c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ + ldr r4, [r7, #44] @ 0x2c │ │ │ │ + lsls r6, r1, #1 │ │ │ │ ldr r6, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r4, [r1, #48] @ 0x30 │ │ │ │ @@ -19956,75 +19972,59 @@ │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ ldr r2, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ ldr r6, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r0, #52] @ 0x34 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #52] @ 0x34 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, #142 @ 0x8e │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [pc, #644] @ (2723a4 ) │ │ │ │ add r6, pc │ │ │ │ b.w 271392 │ │ │ │ ldr r6, [pc, #640] @ (2723a8 ) │ │ │ │ add r6, pc │ │ │ │ b.w 271392 │ │ │ │ @@ -20261,20 +20261,28 @@ │ │ │ │ b.w 271392 │ │ │ │ ldr r6, [pc, #328] @ (2724e0 ) │ │ │ │ add r6, pc │ │ │ │ b.w 271392 │ │ │ │ ldr r6, [pc, #324] @ (2724e4 ) │ │ │ │ add r6, pc │ │ │ │ b.w 271392 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #198 @ 0xc6 │ │ │ │ + adds r0, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #146 @ 0x92 │ │ │ │ + adds r1, #130 @ 0x82 │ │ │ │ lsls r5, r2, #1 │ │ │ │ + str r2, [r0, #120] @ 0x78 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + str r2, [r1, #120] @ 0x78 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + str r6, [r1, #120] @ 0x78 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ str r2, [r2, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r6, [r2, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r6, [r3, #120] @ 0x78 │ │ │ │ @@ -20323,113 +20331,105 @@ │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r6, [r6, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r2, [r7, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #0] │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #0] │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - adds r0, #10 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #146 @ 0x92 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #30 │ │ │ │ + cmp r7, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r6, #206 @ 0xce │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov lr, r0 │ │ │ │ + mov r6, lr │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r3, #124] @ 0x7c │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ + adds r2, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r2, #146 @ 0x92 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #218 @ 0xda │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r7, #120] @ 0x78 │ │ │ │ + str r6, [r5, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r6, #214 @ 0xd6 │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #254 @ 0xfe │ │ │ │ + cmp r6, #238 @ 0xee │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r6, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #50 @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #198 @ 0xc6 │ │ │ │ + cmp r6, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #134 @ 0x86 │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + str r6, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + str r6, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + str r6, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + str r6, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r7, #246 @ 0xf6 │ │ │ │ + cmp r7, #230 @ 0xe6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r5, #116] @ 0x74 │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #178 @ 0xb2 │ │ │ │ + adds r1, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #182 @ 0xb6 │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r2, #116] @ 0x74 │ │ │ │ + str r2, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r2, #116] @ 0x74 │ │ │ │ + str r2, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r1, #116] @ 0x74 │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + cmp r4, #238 @ 0xee │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r0, #116] @ 0x74 │ │ │ │ + str r6, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r4, r1] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r5, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002724e8 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 26f054 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -20953,15 +20953,15 @@ │ │ │ │ cmp r2, #6 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 272a04 │ │ │ │ ldr r3, [pc, #8] @ (272a2c ) │ │ │ │ add r3, pc │ │ │ │ ldrh.w r3, [r3, r2, lsl #1] │ │ │ │ b.n 272a04 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #140 @ 0x8c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00272a30 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and.w r3, r2, #127 @ 0x7f │ │ │ │ cmp r3, #11 │ │ │ │ beq.n 272a48 │ │ │ │ @@ -20992,17 +20992,17 @@ │ │ │ │ bcs.n 272a3c │ │ │ │ ldr r3, [pc, #16] @ (272a8c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b.n 272a3c │ │ │ │ nop │ │ │ │ - subs r0, #96 @ 0x60 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #68 @ 0x44 │ │ │ │ + subs r0, #52 @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00272a90 : │ │ │ │ ldr r3, [r0, #16] │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r2, #11 │ │ │ │ beq.n 272aa8 │ │ │ │ @@ -21079,15 +21079,15 @@ │ │ │ │ bcs.n 272b08 │ │ │ │ ldr r3, [pc, #12] @ (272b44 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ ldrh.w r3, [r3, #100] @ 0x64 │ │ │ │ b.n 272b08 │ │ │ │ nop │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00272b48 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and.w r3, r2, #127 @ 0x7f │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ it ne │ │ │ │ @@ -21242,23 +21242,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrh r4, [r5, #36] @ 0x24 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r0!, {r4, r5, r7} │ │ │ │ + ldmia r0!, {r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (272db8 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -21283,15 +21283,15 @@ │ │ │ │ bl 272ba4 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 272d56 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr r1, [pc, #140] @ (272dbc ) │ │ │ │ ldr r3, [pc, #140] @ (272dc0 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -21341,25 +21341,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, #28] │ │ │ │ + ldrh r0, [r1, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r2, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r7, #24] │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 272e14 │ │ │ │ + bls.n 272df4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -21558,17 +21558,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #24] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #22] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r3, #8] │ │ │ │ + ldrh r4, [r1, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r2, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00272fd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -21644,15 +21644,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #19] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r0, [r2, #18] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002730a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -21790,23 +21790,23 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #58] @ 0x3a │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r6, [r1, #12] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r1, #26 │ │ │ │ + adds r1, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0027323c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -21894,33 +21894,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #10] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #8] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r4, [r6, #54] @ 0x36 │ │ │ │ + strh r4, [r4, #54] @ 0x36 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #44 @ 0x2c │ │ │ │ + adds r0, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (273344 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r5!, {r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -22058,15 +22058,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - strh r2, [r0, #46] @ 0x2e │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r0, [r1, #2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r4, [pc, #880] @ (273824 ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -22206,21 +22206,21 @@ │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #30] │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r2, [r0, #29] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0027361c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -22386,47 +22386,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r7, #20] │ │ │ │ + strh r0, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r6, #18] │ │ │ │ + strh r0, [r4, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002737d0 : │ │ │ │ ldr r3, [pc, #4] @ (2737d8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 273700 │ │ │ │ nop │ │ │ │ - strh r2, [r2, #18] │ │ │ │ + strh r2, [r0, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002737dc : │ │ │ │ ldr r3, [pc, #4] @ (2737e4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 273700 │ │ │ │ nop │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r7, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (273800 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - add sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -22442,17 +22442,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (27383c ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00273840 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -22535,19 +22535,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r2, #76 @ 0x4c │ │ │ │ + cmp r2, #60 @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r4, #10] │ │ │ │ + strh r0, [r2, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0027392c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -22626,15 +22626,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldrb r6, [r5, #2] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 273ac0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -23244,23 +23244,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (274090 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r3, #2 │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrb r0, [r5, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r2, #9] │ │ │ │ + ldrb r0, [r0, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -23345,29 +23345,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 260c5c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - movs r2, #74 @ 0x4a │ │ │ │ + movs r2, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + ldrb r6, [r5, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + movs r2, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r2, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r2, #5] │ │ │ │ + ldrb r4, [r0, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r2, #10 │ │ │ │ + movs r1, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, #6] │ │ │ │ + ldrb r4, [r7, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -24333,61 +24333,61 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r4, r5, r4 │ │ │ │ + subs r4, r3, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r4, #9] │ │ │ │ + strb r2, [r2, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, r2, r2 │ │ │ │ + subs r4, r0, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r3, #9] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r0, #7] │ │ │ │ + strb r4, [r6, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r4, #30 │ │ │ │ + asrs r6, r2, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #108] @ 0x6c │ │ │ │ + ldr r6, [r0, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r1, #30 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r0, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r6, #29 │ │ │ │ + asrs r2, r4, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r0, #112] @ 0x70 │ │ │ │ + ldr r0, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r2, #29 │ │ │ │ + asrs r4, r0, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r1, #104] @ 0x68 │ │ │ │ + ldr r0, [r7, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r7, #28 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + ldr r2, [r4, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r5, #28 │ │ │ │ + asrs r4, r3, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldr r0, [r2, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r3, #28 │ │ │ │ + asrs r0, r1, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #108] @ 0x6c │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 275774 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -25337,61 +25337,61 @@ │ │ │ │ nop │ │ │ │ ldrsh r4, [r6, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r4, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - asrs r0, r4, #32 │ │ │ │ + asrs r0, r2, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r5, #116] @ 0x74 │ │ │ │ + str r6, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r7, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r2, #116] @ 0x74 │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r7, #104] @ 0x68 │ │ │ │ + str r2, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r6, #19 │ │ │ │ + lsrs r4, r4, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #72] @ 0x48 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r1, #18 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r4, #68] @ 0x44 │ │ │ │ + str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r7, #56] @ 0x38 │ │ │ │ + str r2, [r5, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r6, #17 │ │ │ │ + lsrs r0, r4, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r4, #68] @ 0x44 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r4, #56] @ 0x38 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r2, #17 │ │ │ │ + lsrs r4, r0, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r3, #68] @ 0x44 │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r4, #60] @ 0x3c │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r6, #16 │ │ │ │ + lsrs r6, r4, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r4, #16 │ │ │ │ + lsrs r0, r2, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r2, #52] @ 0x34 │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r7, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 27633c │ │ │ │ @@ -26398,61 +26398,61 @@ │ │ │ │ blx 260c5c │ │ │ │ strb r2, [r5, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - lsls r2, r1, #17 │ │ │ │ + lsls r2, r7, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r7, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, r3] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldr r6, [r7, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r1, #4 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldr r6, [r1, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ + lsls r2, r2, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r7, r1] │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r2, [r2, r7] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r1, #2 │ │ │ │ + lsls r2, r7, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldr r0, [r6, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r5, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r5, #1 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r5, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ + movs r4, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r7, r5] │ │ │ │ + ldrsb r0, [r5, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 276e50 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -27405,52 +27405,52 @@ │ │ │ │ nop │ │ │ │ ldr r1, [pc, #128] @ (276ed4 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #104] @ (276ec4 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrsh.w r0, [r4, fp, lsl #1] │ │ │ │ - str r2, [r5, r1] │ │ │ │ + vld4.16 {d0-d3}, [r4 :64], fp │ │ │ │ + str r2, [r3, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r6, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh.w r0, [r0, #91] @ 0x5b │ │ │ │ - str r6, [r4, r1] │ │ │ │ + ldrb.w r0, [r0, #91] @ 0x5b │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #832] @ (2771b4 ) │ │ │ │ + ldr r7, [pc, #768] @ (277174 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf616005b │ │ │ │ - ldr r5, [pc, #672] @ (27711c ) │ │ │ │ + addw r0, r6, #2139 @ 0x85b │ │ │ │ + ldr r5, [pc, #608] @ (2770dc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #784] @ (277190 ) │ │ │ │ + ldr r5, [pc, #720] @ (277150 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sub.w r0, ip, #14352384 @ 0xdb0000 │ │ │ │ - ldr r5, [pc, #536] @ (2770a0 ) │ │ │ │ + @ instruction: 0xf59c005b │ │ │ │ + ldr r5, [pc, #472] @ (277060 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #880] @ (2771fc ) │ │ │ │ + ldr r4, [pc, #816] @ (2771bc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf594005b │ │ │ │ - ldr r5, [pc, #552] @ (2770bc ) │ │ │ │ + @ instruction: 0xf584005b │ │ │ │ + ldr r5, [pc, #488] @ (27707c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #784] @ (2771a8 ) │ │ │ │ + ldr r4, [pc, #720] @ (277168 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sbcs.w r0, r8, #14352384 @ 0xdb0000 │ │ │ │ - ldr r5, [pc, #520] @ (2770a8 ) │ │ │ │ + sbc.w r0, r8, #14352384 @ 0xdb0000 │ │ │ │ + ldr r5, [pc, #456] @ (277068 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #24] @ (276ebc ) │ │ │ │ + ldr r4, [pc, #984] @ (27727c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adcs.w r0, sl, #14352384 @ 0xdb0000 │ │ │ │ - ldr r4, [pc, #568] @ (2770e4 ) │ │ │ │ + adc.w r0, sl, #14352384 @ 0xdb0000 │ │ │ │ + ldr r4, [pc, #504] @ (2770a4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adc.w r0, r4, #14352384 @ 0xdb0000 │ │ │ │ - ldr r4, [pc, #480] @ (277094 ) │ │ │ │ + @ instruction: 0xf534005b │ │ │ │ + ldr r4, [pc, #416] @ (277054 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf532005b │ │ │ │ - ldr r4, [pc, #408] @ (277054 ) │ │ │ │ + @ instruction: 0xf522005b │ │ │ │ + ldr r4, [pc, #344] @ (277014 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 276fa4 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -27536,16 +27536,16 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3ba005b │ │ │ │ - ldr r3, [pc, #880] @ (277344 ) │ │ │ │ + usat r0, #27, sl, asr #1 │ │ │ │ + ldr r3, [pc, #816] @ (277304 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -29328,61 +29328,61 @@ │ │ │ │ ldr r1, [pc, #100] @ (2784ec ) │ │ │ │ ldr r0, [pc, #104] @ (2784f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - b.n 2780c8 │ │ │ │ + b.n 2780a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #76 @ 0x4c │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 277e6c │ │ │ │ + b.n 277e4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #172 @ 0xac │ │ │ │ + subs r4, #156 @ 0x9c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #22 │ │ │ │ + subs r4, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 120 @ 0x78 │ │ │ │ + svc 104 @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #82 @ 0x52 │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #168 @ 0xa8 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 76 @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #102 @ 0x66 │ │ │ │ + adds r7, #86 @ 0x56 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 70 @ 0x46 │ │ │ │ + svc 54 @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #44 @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #102 @ 0x66 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r6, #80 @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 24 │ │ │ │ + svc 8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - svc 2 │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - udf #236 @ 0xec │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r6, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #58 @ 0x3a │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -29461,15 +29461,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -29490,15 +29490,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2787d6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -30229,49 +30229,49 @@ │ │ │ │ nop │ │ │ │ movs r7, #208 @ 0xd0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #132 @ 0x84 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - bls.n 278d1c │ │ │ │ + bls.n 278cfc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #206 @ 0xce │ │ │ │ + adds r1, #190 @ 0xbe │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #198 @ 0xc6 │ │ │ │ + adds r0, #182 @ 0xb6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 278e68 │ │ │ │ + bls.n 278e48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #110 @ 0x6e │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 278ed4 │ │ │ │ + bvs.n 278eb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #250 @ 0xfa │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r6, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 278e20 │ │ │ │ + bpl.n 278e00 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #60 @ 0x3c │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 278dc8 │ │ │ │ + bpl.n 278da8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #226 @ 0xe2 │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 278d94 │ │ │ │ + bpl.n 278d74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #236 @ 0xec │ │ │ │ + cmp r4, #220 @ 0xdc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 278d78 │ │ │ │ + bpl.n 278d58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #202 @ 0xca │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 279798 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -30355,15 +30355,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -30384,15 +30384,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 279140 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -31152,41 +31152,41 @@ │ │ │ │ ... │ │ │ │ subs r0, r3, #2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, #0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ + cmp r0, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7, {r2, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #170 @ 0xaa │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r6, #194 @ 0xc2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #26 │ │ │ │ + movs r4, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r4!, {r1, r3, r5} │ │ │ │ + ldmia r4, {r1, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #94 @ 0x5e │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #0 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (279804 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (279808 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -31197,21 +31197,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (279810 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - ldmia r3!, {r4, r7} │ │ │ │ + ldmia r3!, {r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #196 @ 0xc4 │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -31387,23 +31387,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (279a14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1!, {r4, r7} │ │ │ │ + ldmia r1!, {r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #196 @ 0xc4 │ │ │ │ + movs r0, #180 @ 0xb4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #16 │ │ │ │ + movs r1, #0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 279a9e │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -31466,17 +31466,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - ldmia r0!, {r6, r7} │ │ │ │ + ldmia r0!, {r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -31644,21 +31644,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 260c5c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r3, #0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + subs r2, r0, #0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31756,17 +31756,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r5, #3 │ │ │ │ + adds r0, r3, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31881,17 +31881,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - stmia r4!, {r3, r4, r6} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r1, r6 │ │ │ │ + subs r4, r7, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -31977,17 +31977,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (27a01c ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 260c5c │ │ │ │ - stmia r3!, {r1, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r3, r2 │ │ │ │ + subs r6, r1, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -32217,19 +32217,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27a1de │ │ │ │ b.n 27a13e │ │ │ │ nop │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r3, r7 │ │ │ │ + adds r2, r1, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r4, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -32460,19 +32460,19 @@ │ │ │ │ bne.n 27a41a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27a440 │ │ │ │ b.n 27a3bc │ │ │ │ - itte cs │ │ │ │ - lslcs r3, r3, #1 │ │ │ │ - asrcs r0, r7, #29 │ │ │ │ - lslcc r6, r1, #1 │ │ │ │ - asrs r4, r2, #25 │ │ │ │ + itet ne │ │ │ │ + lslne r3, r3, #1 │ │ │ │ + asreq r0, r5, #29 │ │ │ │ + lslne r6, r1, #1 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -32745,19 +32745,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 27a728 │ │ │ │ b.n 27a666 │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r0, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r3, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -32988,19 +32988,19 @@ │ │ │ │ bne.n 27a98a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27a9b0 │ │ │ │ b.n 27a92c │ │ │ │ - cbnz r6, 27aaac │ │ │ │ + cbnz r6, 27aaa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r7, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r4, #3 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -33435,19 +33435,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 27add8 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 27ac78 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + @ instruction: 0xb64a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r7, #21 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -33681,25 +33681,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (27b264 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - cbz r6, 27b2ba │ │ │ │ + cbz r6, 27b2b6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, 27b272 │ │ │ │ + cbz r4, 27b26e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r7, #3 │ │ │ │ + lsrs r6, r5, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r1, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbz r6, 27b26e │ │ │ │ + cbz r6, 27b26a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -33761,15 +33761,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 27b3be │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -34409,57 +34409,57 @@ │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ ... │ │ │ │ @ instruction: 0xfa5a0077 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [r4, #119] @ 0x77 │ │ │ │ - add r4, sp, #584 @ 0x248 │ │ │ │ + add r4, sp, #520 @ 0x208 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #15 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r2, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r2, sp, #760 @ 0x2f8 │ │ │ │ + add r2, sp, #696 @ 0x2b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r2, sp, #448 @ 0x1c0 │ │ │ │ + add r2, sp, #384 @ 0x180 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ + lsls r2, r6, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ + add r1, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r1, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r1, sp, #976 @ 0x3d0 │ │ │ │ + add r1, sp, #912 @ 0x390 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r4, #9 │ │ │ │ + lsls r2, r2, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r4, #4 │ │ │ │ + lsls r2, r2, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r1, sp, #840 @ 0x348 │ │ │ │ + add r1, sp, #776 @ 0x308 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (27ba18 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (27ba1c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - add r1, sp, #408 @ 0x198 │ │ │ │ + add r1, sp, #344 @ 0x158 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 27c278 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -34526,15 +34526,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 27bbb6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -35212,33 +35212,33 @@ │ │ │ │ movs r1, #8 │ │ │ │ b.n 27c012 │ │ │ │ ... │ │ │ │ subw r0, r6, #119 @ 0x77 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orns r0, r8, #119 @ 0x77 │ │ │ │ - add r4, pc, #32 @ (adr r4, 27c2a8 ) │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfb3e004d │ │ │ │ - @ instruction: 0xfb56004d │ │ │ │ - add r2, pc, #56 @ (adr r2, 27c2cc ) │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - vst4.16 {d16-d19}, [r2]! │ │ │ │ - add r1, pc, #632 @ (adr r1, 27c514 ) │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrsh.w r0, [r0, sp] │ │ │ │ - vst4.16 {d16-d19}, [ip]! │ │ │ │ - add r1, pc, #208 @ (adr r1, 27c378 ) │ │ │ │ + add r3, pc, #992 @ (adr r3, 27c668 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh.w r0, [lr, sp] │ │ │ │ - str.w r0, [r2, #77] @ 0x4d │ │ │ │ - add r1, pc, #120 @ (adr r1, 27c32c ) │ │ │ │ + @ instruction: 0xfb2e004d │ │ │ │ + @ instruction: 0xfb46004d │ │ │ │ + add r1, pc, #1016 @ (adr r1, 27c68c ) │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrsh.w r0, [r2, sp] │ │ │ │ + add r1, pc, #568 @ (adr r1, 27c4d4 ) │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vld4.16 {d0-d3}, [r0]! │ │ │ │ + ldrsh.w r0, [ip, sp] │ │ │ │ + add r1, pc, #144 @ (adr r1, 27c338 ) │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + vld4.16 {d0-d3}, [lr]! │ │ │ │ + ldrh.w r0, [r2, #77] @ 0x4d │ │ │ │ + add r1, pc, #56 @ (adr r1, 27c2ec ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vst1.8 {d0[2]}, [ip]! │ │ │ │ - str.w r0, [ip, sp] │ │ │ │ + ldr??.w r0, [ip, sp] │ │ │ │ + ldrh.w r0, [ip, sp] │ │ │ │ ldr r3, [pc, #36] @ (27c2e4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (27c2e8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ @@ -35248,20 +35248,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (27c2f0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - add r0, pc, #704 @ (adr r0, 27c5a8 ) │ │ │ │ + add r0, pc, #640 @ (adr r0, 27c568 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf7e4004d │ │ │ │ - add r0, pc, #616 @ (adr r0, 27c558 ) │ │ │ │ + @ instruction: 0xf7d4004d │ │ │ │ + add r0, pc, #552 @ (adr r0, 27c518 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf7ce004d │ │ │ │ + @ instruction: 0xf7be004d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (27c6b0 ) │ │ │ │ ldr r3, [pc, #936] @ (27c6b4 ) │ │ │ │ @@ -35322,31 +35322,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -35590,25 +35590,25 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r8, #476] @ 0x1dc │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #8 @ (adr r0, 27c6c4 ) │ │ │ │ + ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 27c6a8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf4b2004d │ │ │ │ - @ instruction: 0xf4ce004d │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + @ instruction: 0xf4a2004d │ │ │ │ + @ instruction: 0xf4be004d │ │ │ │ + ldr r4, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - and.w r0, r4, #13434880 @ 0xcd0000 │ │ │ │ + @ instruction: 0xf3f4004d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (27c700 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #28] @ 27c704 │ │ │ │ @@ -35617,18 +35617,18 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260c5c │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - eors.w r0, r0, #13434880 @ 0xcd0000 │ │ │ │ - ands.w r0, r4, #13434880 @ 0xcd0000 │ │ │ │ + eor.w r0, r0, #13434880 @ 0xcd0000 │ │ │ │ + and.w r0, r4, #13434880 @ 0xcd0000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 27c722 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ ubfx ip, ip, #4, #1 │ │ │ │ @@ -36105,21 +36105,21 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 27cb5c │ │ │ │ b.n 27ca56 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orrs.w r0, ip, #77 @ 0x4d │ │ │ │ - vhadd.s q0, q4, │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + orr.w r0, ip, #77 @ 0x4d │ │ │ │ + vhadd.s32 q0, q4, │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vmla.i d0, d8, d1[3] │ │ │ │ + vhadd.s q8, q4, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 27d8cc │ │ │ │ ldr.w r1, [pc, #3176] @ 27d8d0 │ │ │ │ @@ -37196,25 +37196,25 @@ │ │ │ │ b.n 27d248 │ │ │ │ b.n 27d9c4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ udf #68 @ 0x44 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #344] @ 0x158 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r4, #44] @ 0x2c │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 27e198 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 27d90a │ │ │ │ @@ -38313,77 +38313,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (27e5f0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - ldrh r2, [r4, #18] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r3, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 27e6bc │ │ │ │ + b.n 27e69c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 27e6f0 │ │ │ │ + b.n 27e6d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 27e4dc │ │ │ │ + bls.n 27e4bc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 27e518 │ │ │ │ + bls.n 27e4f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + ldrb r2, [r4, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 27e544 │ │ │ │ + bvc.n 27e524 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 27e560 │ │ │ │ + bvs.n 27e540 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 27e5d8 │ │ │ │ + bvs.n 27e5b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r2, #27] │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 27e500 │ │ │ │ + bvs.n 27e4e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 27e5b0 │ │ │ │ + bpl.n 27e590 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r7, #26] │ │ │ │ + ldrb r0, [r5, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 27e6b4 │ │ │ │ + bvs.n 27e694 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 27e58c │ │ │ │ + bpl.n 27e56c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 27e4cc │ │ │ │ + bvs.n 27e6ac │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 27e5d8 │ │ │ │ + bpl.n 27e5b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + ldrb r2, [r2, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 27e4dc │ │ │ │ + bvs.n 27e6bc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r7, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n 27e4d8 │ │ │ │ + bpl.n 27e6b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r4, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n 27e6b8 │ │ │ │ + bpl.n 27e698 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 27e4ec │ │ │ │ + bpl.n 27e6cc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n 27e694 │ │ │ │ + bpl.n 27e674 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r1, #24] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n 27e670 │ │ │ │ + bpl.n 27e650 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 27e60e │ │ │ │ @@ -38734,19 +38734,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (27ea04 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 260c5c │ │ │ │ - ldrb r4, [r0, #8] │ │ │ │ + ldrb r4, [r6, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bne.n 27e95c │ │ │ │ + bne.n 27e93c │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -39031,19 +39031,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (27ed70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r1, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r5!, {r3, r6, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 27edae │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39107,17 +39107,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 260c5c │ │ │ │ bl 27c6d4 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r4, {r1, r4, r7} │ │ │ │ + ldmia r4!, {r1, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -39249,17 +39249,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (27ef88 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 260c5c │ │ │ │ - strb r4, [r7, #15] │ │ │ │ + strb r4, [r5, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3!, {r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -39448,21 +39448,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (27f1b0 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 260c5c │ │ │ │ - strb r6, [r2, #9] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1, {r1, r3, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r3, #7] │ │ │ │ + strb r6, [r1, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1, {r1, r4} │ │ │ │ + ldmia r1, {r1} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -39577,21 +39577,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27f2f2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -39622,15 +39622,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27f378 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -39639,21 +39639,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -39747,24 +39747,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 27f4ee │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -39831,22 +39831,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -40229,15 +40229,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 260c5c │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 27f6ec │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 27fb6a │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -40372,19 +40372,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 27f8b2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 27f8c8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ cbz r6, 27fc06 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -40728,21 +40728,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (27ffc4 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 260c5c │ │ │ │ - str r2, [r4, #60] @ 0x3c │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r6, 280004 │ │ │ │ + cbnz r6, 280000 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + revsh r6, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -40840,17 +40840,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2800d8 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 260c5c │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 280114 │ │ │ │ + cbnz r2, 280110 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -40941,17 +40941,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2801d8 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 260c5c │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb8e2 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -41143,21 +41143,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 260c5c │ │ │ │ add r2, sp, #904 @ 0x388 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r1, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r1, sp, #864 @ 0x360 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrsh r6, [r0, r6] │ │ │ │ + ldrsh r6, [r6, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -41332,21 +41332,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 260c5c │ │ │ │ add r0, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r3, r4] │ │ │ │ + ldrsh r6, [r1, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r7, pc, #448 @ (adr r7, 2807cc ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r3, r5, r7, lr} │ │ │ │ + push {r1, r3, r4, r7, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -41971,23 +41971,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (280d1c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 260c5c │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + add r5, sp, #704 @ 0x2c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, sp, #864 @ 0x360 │ │ │ │ + add r5, sp, #800 @ 0x320 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r4, [r6, r1] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (280e68 ) │ │ │ │ @@ -42112,27 +42112,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r0] │ │ │ │ + ldrsb r2, [r0, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r6, r5] │ │ │ │ + strb r2, [r4, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r3, r5] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r3, r4] │ │ │ │ + strb r4, [r1, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -42225,19 +42225,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strb r0, [r7, r2] │ │ │ │ + strb r0, [r5, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + strh r6, [r1, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ + add r3, sp, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -42334,23 +42334,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2810e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r1, r3] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r6, r2] │ │ │ │ + strh r2, [r4, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r2, sp, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #320 @ 0x140 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -42497,23 +42497,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - str r2, [r6, r4] │ │ │ │ + str r2, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r1, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #328 @ 0x148 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -42666,37 +42666,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (281438 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #784] @ (281720 ) │ │ │ │ + ldr r7, [pc, #720] @ (2816e0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, pc, #552 @ (adr r7, 28163c ) │ │ │ │ + add r7, pc, #488 @ (adr r7, 2815fc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, pc, #976 @ (adr r6, 2817e8 ) │ │ │ │ + add r6, pc, #912 @ (adr r6, 2817a8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [pc, #680] @ (2816c4 ) │ │ │ │ + ldr r7, [pc, #616] @ (281684 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, pc, #528 @ (adr r7, 281630 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 2815f0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, pc, #872 @ (adr r6, 28178c ) │ │ │ │ + add r6, pc, #808 @ (adr r6, 28174c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [pc, #560] @ (281658 ) │ │ │ │ + ldr r7, [pc, #496] @ (281618 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, pc, #520 @ (adr r7, 281634 ) │ │ │ │ + add r7, pc, #456 @ (adr r7, 2815f4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, pc, #760 @ (adr r6, 281728 ) │ │ │ │ + add r6, pc, #696 @ (adr r6, 2816e8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [pc, #472] @ (28160c ) │ │ │ │ + ldr r7, [pc, #408] @ (2815cc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, pc, #32 @ (adr r7, 281458 ) │ │ │ │ + add r6, pc, #992 @ (adr r6, 281818 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #144 @ (adr r7, 2814cc ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 28148c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -42878,21 +42878,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #728] @ (28191c ) │ │ │ │ + ldr r5, [pc, #664] @ (2818dc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #936 @ (adr r4, 2819f0 ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 2819b0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [pc, #272] @ (28175c ) │ │ │ │ + ldr r5, [pc, #208] @ (28171c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #480 @ (adr r4, 281830 ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 2817f0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -42971,15 +42971,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #992] @ (281b20 ) │ │ │ │ + ldr r4, [pc, #928] @ (281ae0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -43060,15 +43060,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #16] @ (281844 ) │ │ │ │ + ldr r3, [pc, #976] @ (281c04 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -43147,15 +43147,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #64] @ (281964 ) │ │ │ │ + ldr r3, [pc, #0] @ (281924 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -43238,15 +43238,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #120] @ (281a94 ) │ │ │ │ + ldr r2, [pc, #56] @ (281a54 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -43449,36 +43449,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -43531,15 +43531,15 @@ │ │ │ │ b.n 281b34 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 281b34 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -43675,23 +43675,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (281f18 ) │ │ │ │ ldr r0, [pc, #28] @ (281f1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - add lr, r1 │ │ │ │ + add r6, pc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, lr │ │ │ │ + add r4, ip │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (282228 ) │ │ │ │ @@ -43763,22 +43763,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 281ffe │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -43806,28 +43806,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28207c │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -43984,23 +43984,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28227e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -44029,15 +44029,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 282402 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 2823fc │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -44046,15 +44046,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -44262,29 +44262,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2825a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r7, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #560] @ 0x230 │ │ │ │ + str r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #672] @ 0x2a0 │ │ │ │ + str r5, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -44326,15 +44326,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -44355,15 +44355,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 28270e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -44500,25 +44500,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (282820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #146 @ 0x92 │ │ │ │ + subs r3, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + str r2, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #118 @ 0x76 │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (2829ac ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -44552,15 +44552,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -44668,27 +44668,27 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ strh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #32] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r2, #76 @ 0x4c │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r2, [r5, #26] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r1, #212 @ 0xd4 │ │ │ │ + subs r1, #196 @ 0xc4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #520] @ 0x208 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 282fcc │ │ │ │ @@ -44748,15 +44748,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 282ad2 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -45216,41 +45216,41 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ strh r4, [r6, #22] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #8] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #118 @ 0x76 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, #42] @ 0x2a │ │ │ │ + ldrh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r0, #32] │ │ │ │ + ldrh r4, [r6, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, #16 │ │ │ │ + adds r4, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + ldrh r4, [r6, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r3, #210 @ 0xd2 │ │ │ │ + adds r3, #194 @ 0xc2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #166 @ 0xa6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r5, #22] │ │ │ │ + ldrh r4, [r3, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00283010 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -45280,19 +45280,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (283074 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #22 │ │ │ │ + adds r3, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, #20] │ │ │ │ + ldrh r0, [r3, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r0, #22] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00283078 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -45758,19 +45758,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2834d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r6, #172 @ 0xac │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r6, #60] @ 0x3c │ │ │ │ + strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002834d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -46410,15 +46410,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r7, #7] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #118 @ 0x76 │ │ │ │ + cmp r0, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r2, [r4, #5] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00283bb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -46494,15 +46494,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r2, #4] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r2, [r0, #2] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00283c94 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 2763a8 │ │ │ │ @@ -46794,15 +46794,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 284020 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -47450,57 +47450,57 @@ │ │ │ │ ... │ │ │ │ ldr r6, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #64] @ 0x40 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r0, #28 │ │ │ │ + movs r0, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r2, #29] │ │ │ │ + strb r2, [r0, #29] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r0, #1 │ │ │ │ + subs r4, r6, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r7, #21] │ │ │ │ + strb r0, [r5, #21] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + adds r0, r5, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r7, #21] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r2, #6 │ │ │ │ + adds r2, r0, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r3, #22] │ │ │ │ + strb r4, [r1, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r4, #20] │ │ │ │ + strb r0, [r2, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r7, #5 │ │ │ │ + adds r4, r5, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + strb r2, [r3, #23] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r5, #18] │ │ │ │ + strb r2, [r3, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r3, #5 │ │ │ │ + adds r2, r1, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r1, #18] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (284690 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (284694 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - adds r6, r5, #3 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r4, #16] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00284698 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 284774 │ │ │ │ @@ -47789,15 +47789,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + subs r6, r6, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 002849e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -47863,15 +47863,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 284b36 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -48513,57 +48513,57 @@ │ │ │ │ ... │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #16] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r1, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r5, #68] @ 0x44 │ │ │ │ + ldr r4, [r3, #68] @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r0, #13 │ │ │ │ + asrs r6, r6, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r7, #11 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r1, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r4, r7, #9 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r1, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + ldr r6, [r7, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (285190 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (285194 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00285198 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -48675,35 +48675,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -49669,23 +49669,23 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r5, r4] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r4, r5] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r3, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r1, #26 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r4, r0] │ │ │ │ + ldrsh r0, [r2, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r4, [r7, r0] │ │ │ │ + ldrsh r4, [r5, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -49777,39 +49777,39 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r7, r4] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + lsls r0, r2, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r3, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r5, r0] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r1, #18 │ │ │ │ + lsls r0, r7, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r7, r6] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + ldrh r0, [r3, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r0, r7] │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r3, #17 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldrh r2, [r0, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00285f58 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -49936,35 +49936,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -50898,34 +50898,34 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 28669c │ │ │ │ ldr r5, [pc, #464] @ (286db8 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r5, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [pc, #232] @ (286cdc ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsls r0, r3, #2 │ │ │ │ + lsls r0, r1, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vshr.u32 q0, q5, #24 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + vshr.u16 q0, q5, #8 │ │ │ │ + ldr r6, [r0, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vqadd.u64 q0, q2, q5 │ │ │ │ - ldc2l 0, cr0, [r0], {90} @ 0x5a │ │ │ │ - mrrc2 0, 5, r0, r8, cr10 │ │ │ │ - @ instruction: 0xfae2005a │ │ │ │ - ldr??.w r0, [r6, #90] @ 0x5a │ │ │ │ - strb.w r0, [ip, sl, lsl #1] │ │ │ │ - ldr r7, [pc, #264] @ (286d28 ) │ │ │ │ + vqadd.u32 q0, q2, q5 │ │ │ │ + stc2l 0, cr0, [r0], {90} @ 0x5a │ │ │ │ + mcrr2 0, 5, r0, r8, cr10 │ │ │ │ + @ instruction: 0xfad2005a │ │ │ │ + str??.w r0, [r6, #90] @ 0x5a │ │ │ │ + @ instruction: 0xf7fc005a │ │ │ │ + ldr r7, [pc, #200] @ (286ce8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [pc, #360] @ (286d8c ) │ │ │ │ + ldr r7, [pc, #296] @ (286d4c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ @@ -51513,43 +51513,43 @@ │ │ │ │ ldr r1, [pc, #80] @ (2872f4 ) │ │ │ │ ldr r0, [pc, #84] @ (2872f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - eor.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ - ldr r4, [pc, #120] @ (287330 ) │ │ │ │ + orns r0, ip, #14286848 @ 0xda0000 │ │ │ │ + ldr r4, [pc, #56] @ (2872f0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [pc, #232] @ (2873a4 ) │ │ │ │ + ldr r4, [pc, #168] @ (287364 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf26a005a │ │ │ │ - ldr r2, [pc, #568] @ (2874fc ) │ │ │ │ + @ instruction: 0xf25a005a │ │ │ │ + ldr r2, [pc, #504] @ (2874bc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sbcs.w r0, r0, #90 @ 0x5a │ │ │ │ - ldr r1, [pc, #488] @ (2874b4 ) │ │ │ │ + sbc.w r0, r0, #90 @ 0x5a │ │ │ │ + ldr r1, [pc, #424] @ (287474 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #1016] @ (2876c8 ) │ │ │ │ + ldr r0, [pc, #952] @ (287688 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf126005a │ │ │ │ - ldr r1, [pc, #296] @ (287400 ) │ │ │ │ + adds.w r0, r6, #90 @ 0x5a │ │ │ │ + ldr r1, [pc, #232] @ (2873c0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add.w r0, lr, #90 @ 0x5a │ │ │ │ - ldr r0, [pc, #264] @ (2873e8 ) │ │ │ │ + @ instruction: 0xf0fe005a │ │ │ │ + ldr r0, [pc, #200] @ (2873a8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf0fc005a │ │ │ │ - ldr r0, [pc, #192] @ (2873a8 ) │ │ │ │ + @ instruction: 0xf0ec005a │ │ │ │ + ldr r0, [pc, #128] @ (287368 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf0e6005a │ │ │ │ - ldr r0, [pc, #104] @ (287358 ) │ │ │ │ + @ instruction: 0xf0d6005a │ │ │ │ + ldr r0, [pc, #40] @ (287318 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf0d0005a │ │ │ │ - ldr r0, [pc, #24] @ (287310 ) │ │ │ │ + @ instruction: 0xf0c0005a │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #120] @ (287374 ) │ │ │ │ + ldr r0, [pc, #56] @ (287334 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002872fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -51665,15 +51665,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 287492 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -52624,29 +52624,29 @@ │ │ │ │ b.w 28754c │ │ │ │ subs r1, #204 @ 0xcc │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #238 @ 0xee │ │ │ │ lsls r7, r6, #1 │ │ │ │ - b.n 287c6c │ │ │ │ + b.n 287c4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #224 @ 0xe0 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 287bd8 │ │ │ │ + b.n 287bb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r5, #126 @ 0x7e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 287b9c │ │ │ │ + b.n 287b7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #204 @ 0xcc │ │ │ │ + subs r5, #188 @ 0xbc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #232 @ 0xe8 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 2882ec │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 288284 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -53069,45 +53069,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (28842c ) │ │ │ │ ldr r0, [pc, #72] @ (288430 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - b.n 288414 │ │ │ │ + svc 254 @ 0xfe │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #124 @ 0x7c │ │ │ │ + subs r0, #108 @ 0x6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #62 @ 0x3e │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r7, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 206 @ 0xce │ │ │ │ + svc 190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #216 @ 0xd8 │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #92 @ 0x5c │ │ │ │ + adds r7, #76 @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 182 @ 0xb6 │ │ │ │ + svc 166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 162 @ 0xa2 │ │ │ │ + svc 146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #216 @ 0xd8 │ │ │ │ + adds r6, #200 @ 0xc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, #240 @ 0xf0 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 142 @ 0x8e │ │ │ │ + svc 126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + subs r0, #58 @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00288434 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -53244,15 +53244,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2885fe │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -54198,29 +54198,29 @@ │ │ │ │ nop │ │ │ │ cmp r0, #96 @ 0x60 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #126 @ 0x7e │ │ │ │ lsls r7, r6, #1 │ │ │ │ - bpl.n 289118 │ │ │ │ + bpl.n 2890f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r4, #116 @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 289084 │ │ │ │ + bmi.n 289064 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #228 @ 0xe4 │ │ │ │ + cmp r5, #212 @ 0xd4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 289048 │ │ │ │ + bmi.n 289028 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r4, #96 @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r4, #140 @ 0x8c │ │ │ │ + cmp r4, #124 @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 289456 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 2893ee │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -54645,45 +54645,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (289594 ) │ │ │ │ ldr r0, [pc, #72] @ (289598 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldmia r6!, {r1, r2, r5, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r5, #214 @ 0xd6 │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r5, #178 @ 0xb2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #112 @ 0x70 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r5, #228 @ 0xe4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #130 @ 0x82 │ │ │ │ + movs r5, #114 @ 0x72 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5} │ │ │ │ + ldmia r6!, {r1, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r5, #96 @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r5, #136 @ 0x88 │ │ │ │ + movs r5, #120 @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r6, #210 @ 0xd2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028959c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -54806,15 +54806,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 289756 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -55786,29 +55786,29 @@ │ │ │ │ b.n 28a06e │ │ │ │ asrs r2, r5, #28 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #12 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r7, r3 │ │ │ │ + subs r0, r5, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r5, #1 │ │ │ │ + adds r4, r3, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r5, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r5, r6} │ │ │ │ + stmia r3!, {r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r6, r3 │ │ │ │ + subs r2, r4, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, r1, r4 │ │ │ │ + subs r6, r7, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -56209,45 +56209,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (28a774 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r5, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r7, #15 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r5, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r6, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r2, #15 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r5, #14 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r5, r6} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r1, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r0, #14 │ │ │ │ + asrs r0, r6, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028a778 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -56670,15 +56670,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xb814 │ │ │ │ + @ instruction: 0xb804 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r2, r7, #5 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4, #2 │ │ │ │ lsls r7, r6, #1 │ │ │ │ @@ -56799,15 +56799,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 28ae16 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -57767,29 +57767,29 @@ │ │ │ │ b.w 28af7c │ │ │ │ nop │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ mrrc2 0, 7, r0, r0, cr6 @ │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ + add r4, sp, #800 @ 0x320 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r7, #22 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r1, #16 │ │ │ │ + lsls r0, r7, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ lsls r5, r1, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 28b062 │ │ │ │ b.n 28b714 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -58176,36 +58176,36 @@ │ │ │ │ ldr r0, [pc, #72] @ (28bdc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #496 @ (adr r6, 28bf7c ) │ │ │ │ + add r6, pc, #432 @ (adr r6, 28bf3c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp2 0, 14, cr0, cr10, cr12, {2} │ │ │ │ - stc2 0, cr0, [ip, #304]! @ 0x130 │ │ │ │ - add r6, pc, #392 @ (adr r6, 28bf20 ) │ │ │ │ + cdp2 0, 13, cr0, cr10, cr12, {2} │ │ │ │ + ldc2 0, cr0, [ip, #304] @ 0x130 │ │ │ │ + add r6, pc, #328 @ (adr r6, 28bee0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp2 0, 6, cr0, cr12, cr12, {2} │ │ │ │ - ldc2l 0, cr0, [r0, #304]! @ 0x130 │ │ │ │ - add r6, pc, #304 @ (adr r6, 28bed4 ) │ │ │ │ + cdp2 0, 5, cr0, cr12, cr12, {2} │ │ │ │ + stc2l 0, cr0, [r0, #304]! @ 0x130 │ │ │ │ + add r6, pc, #240 @ (adr r6, 28be94 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2 0, cr0, [r0, #304] @ 0x130 │ │ │ │ - add r6, pc, #152 @ (adr r6, 28be44 ) │ │ │ │ + ldc2l 0, cr0, [r0, #-304]! @ 0xfffffed0 │ │ │ │ + add r6, pc, #88 @ (adr r6, 28be04 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc2l 0, cr0, [ip, #-304] @ 0xfffffed0 │ │ │ │ - cdp2 0, 14, cr0, cr2, cr12, {2} │ │ │ │ - add r6, pc, #56 @ (adr r6, 28bdf0 ) │ │ │ │ + stc2l 0, cr0, [ip, #-304] @ 0xfffffed0 │ │ │ │ + cdp2 0, 13, cr0, cr2, cr12, {2} │ │ │ │ + add r5, pc, #1016 @ (adr r5, 28c1b0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2l 0, cr0, [r2, #-304] @ 0xfffffed0 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 28c1a8 ) │ │ │ │ + ldc2 0, cr0, [r2, #-304]! @ 0xfffffed0 │ │ │ │ + add r5, pc, #936 @ (adr r5, 28c168 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0, #-304]! @ 0xfffffed0 │ │ │ │ - stc2l 0, cr0, [r8, #-304] @ 0xfffffed0 │ │ │ │ + stc2 0, cr0, [r0, #-304]! @ 0xfffffed0 │ │ │ │ + ldc2 0, cr0, [r8, #-304]! @ 0xfffffed0 │ │ │ │ │ │ │ │ 0028bdc8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -58386,35 +58386,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -60808,25 +60808,25 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 28d536 │ │ │ │ nop │ │ │ │ - str r5, [sp, #192] @ 0xc0 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stcl 0, cr0, [r4], #-304 @ 0xfffffed0 │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + mrrc 0, 4, r0, r4, cr12 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldcl 0, cr0, [ip, #304] @ 0x130 │ │ │ │ - stc 0, cr0, [r8], #-304 @ 0xfffffed0 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + stcl 0, cr0, [ip, #304] @ 0x130 │ │ │ │ + ldc 0, cr0, [r8], {76} @ 0x4c │ │ │ │ + str r4, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcrr 0, 4, r0, r2, cr12 │ │ │ │ - mrrc 0, 4, r0, lr, cr12 │ │ │ │ + ldc 0, cr0, [r2], #-304 @ 0xfffffed0 │ │ │ │ + mcrr 0, 4, r0, lr, cr12 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -60975,45 +60975,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (28dc78 ) │ │ │ │ ldr r0, [pc, #72] @ (28dc7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strh r0, [r7, #60] @ 0x3c │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #236 @ 0xec │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r4, #60] @ 0x3c │ │ │ │ + strh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + svc 154 @ 0x9a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + svc 30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r0, #60] @ 0x3c │ │ │ │ + strh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 244 @ 0xf4 │ │ │ │ + svc 228 @ 0xe4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ + udf #166 @ 0xa6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r5, #58] @ 0x3a │ │ │ │ + strh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #186 @ 0xba │ │ │ │ + udf #170 @ 0xaa │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #138 @ 0x8a │ │ │ │ + udf #122 @ 0x7a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + udf #104 @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - svc 254 @ 0xfe │ │ │ │ + svc 238 @ 0xee │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028dc80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61093,15 +61093,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ beq.n 28ddfc │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028dd70 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -61385,15 +61385,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5!, {r4} │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r4!, {r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028e098 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61476,15 +61476,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -61505,15 +61505,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 28e37c │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -62243,49 +62243,49 @@ │ │ │ │ nop │ │ │ │ ldmia r4!, {r2, r3, r5} │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r5, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r6, [r7, #23] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 28e9e4 │ │ │ │ + bvs.n 28e9c4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 28e9d8 │ │ │ │ + bpl.n 28e9b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r3, #22] │ │ │ │ + ldrb r6, [r1, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bmi.n 28e930 │ │ │ │ + bmi.n 28e910 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 28e964 │ │ │ │ + bmi.n 28e944 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r3, #11] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 28ea68 │ │ │ │ + bcs.n 28ea48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcs.n 28e8a4 │ │ │ │ + bcs.n 28ea84 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r7, #9] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 28e900 │ │ │ │ + bne.n 28e8e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r7, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 28ea54 │ │ │ │ + bcs.n 28ea34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bne.n 28e960 │ │ │ │ + bne.n 28e940 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r5, #8] │ │ │ │ + ldrb r4, [r3, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 28ea74 │ │ │ │ + bne.n 28ea54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r3, #8] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 28ea58 │ │ │ │ + bne.n 28ea38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028e9bc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -62421,25 +62421,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28eb46 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -62467,36 +62467,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28ebc2 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 28eec8 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -62570,21 +62570,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28ed08 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -62614,31 +62614,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28ed8e │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -63830,49 +63830,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r3, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #120] @ 0x78 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r1, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r5, r7} │ │ │ │ + stmia r2!, {r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r7} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r6, #20] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r0, #20] │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r2, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ + ldr r4, [r3, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r5, r6} │ │ │ │ + stmia r0!, {r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r2, #16] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028fabc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -64007,24 +64007,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28fc56 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -64053,15 +64053,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28fcda │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 28fff0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -64069,22 +64069,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -64160,21 +64160,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28fe1c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -64205,33 +64205,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28fea8 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ vldr d7, [pc, #328] @ 28fff0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -64419,19 +64419,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27ee30 │ │ │ │ mov r1, r0 │ │ │ │ b.n 28ffb6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r6, 290128 │ │ │ │ + cbnz r6, 290124 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - rev16 r6, r3 │ │ │ │ + rev16 r6, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002900d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -64511,15 +64511,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r3, sp, #360 @ 0x168 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002901c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64604,15 +64604,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r2, sp, #368 @ 0x170 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002902bc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64698,15 +64698,15 @@ │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002903b8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65046,21 +65046,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 2906a0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #568 @ (adr r6, 290954 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, r4] │ │ │ │ + ldrb r2, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r1, r3] │ │ │ │ + ldrb r6, [r7, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r6, pc, #56 @ (adr r6, 290764 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r5, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00290730 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65146,21 +65146,21 @@ │ │ │ │ b.n 290790 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #632 @ (adr r5, 290a8c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r0] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r5, pc, #88 @ (adr r5, 29087c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrh r4, [r0, r6] │ │ │ │ + ldrh r4, [r6, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00290828 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65247,17 +65247,17 @@ │ │ │ │ b.n 29088c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, pc, #656 @ (adr r4, 290ba4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r4] │ │ │ │ + ldrh r6, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r4, pc, #128 @ (adr r4, 2909a4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290924 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -65371,17 +65371,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 2909ce │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #384 @ (adr r3, 290bd4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r2, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r2, pc, #904 @ (adr r2, 290dec ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290a64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65457,19 +65457,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 290ac0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #424 @ (adr r2, 290cdc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, pc, #960 @ (adr r1, 290f04 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290b44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65544,17 +65544,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 290ba4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #544 @ (adr r1, 290e34 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, pc, #48 @ (adr r1, 290c54 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290c24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65632,17 +65632,17 @@ │ │ │ │ b.n 290c84 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #672 @ (adr r0, 290f9c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r4] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r5, r3] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, pc, #144 @ (adr r0, 290d9c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290d0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65719,17 +65719,17 @@ │ │ │ │ b.n 290d6c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r0] │ │ │ │ + ldrsb r2, [r2, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + strb r4, [r6, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290df0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65807,19 +65807,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 290e4c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r4, [r4, r5] │ │ │ │ + strb r4, [r2, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290ed4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65920,17 +65920,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 290fc4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, r1] │ │ │ │ + strb r6, [r3, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r7, r7] │ │ │ │ + strh r2, [r5, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290ff8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66034,17 +66034,17 @@ │ │ │ │ b.n 2910ee │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r5] │ │ │ │ + strh r2, [r7, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291124 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66124,15 +66124,15 @@ │ │ │ │ b.n 2911a2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, r0] │ │ │ │ + strh r0, [r2, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291204 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66214,15 +66214,15 @@ │ │ │ │ b.n 291292 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r5] │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002912f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66344,23 +66344,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #752] @ (291738 ) │ │ │ │ + ldr r7, [pc, #688] @ (2916f8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r7, [pc, #272] @ (291560 ) │ │ │ │ + ldr r7, [pc, #208] @ (291520 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #856 @ (adr r6, 2917ac ) │ │ │ │ + add r6, pc, #792 @ (adr r6, 29176c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, pc, #968 @ (adr r6, 291820 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 2917e0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291458 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -66482,23 +66482,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #352] @ (291710 ) │ │ │ │ + ldr r6, [pc, #288] @ (2916d0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r7, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r5, [pc, #880] @ (291928 ) │ │ │ │ + ldr r5, [pc, #816] @ (2918e8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #440 @ (adr r5, 291774 ) │ │ │ │ + add r5, pc, #376 @ (adr r5, 291734 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #552 @ (adr r5, 2917e8 ) │ │ │ │ + add r5, pc, #488 @ (adr r5, 2917a8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002915c0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66592,19 +66592,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r4, [pc, #832] @ (291a00 ) │ │ │ │ + ldr r4, [pc, #768] @ (2919c0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 29184c ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 29180c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #504 @ (adr r4, 2918c0 ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 291880 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002916c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66682,15 +66682,15 @@ │ │ │ │ b.n 291746 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #496] @ (291994 ) │ │ │ │ + ldr r4, [pc, #432] @ (291954 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002917a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66772,15 +66772,15 @@ │ │ │ │ b.n 291836 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #624] @ (291b04 ) │ │ │ │ + ldr r3, [pc, #560] @ (291ac4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291898 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66855,15 +66855,15 @@ │ │ │ │ b.n 291904 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #640] @ (291be4 ) │ │ │ │ + ldr r2, [pc, #576] @ (291ba4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r3, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291968 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66957,23 +66957,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260c5c │ │ │ │ str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #840] @ (291dac ) │ │ │ │ + ldr r1, [pc, #776] @ (291d6c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #608] @ (291cc8 ) │ │ │ │ + ldr r1, [pc, #544] @ (291c88 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r1, [pc, #168] @ (291b18 ) │ │ │ │ + ldr r1, [pc, #104] @ (291ad8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #376 @ (adr r0, 291bec ) │ │ │ │ + add r0, pc, #312 @ (adr r0, 291bac ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291a74 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -67065,23 +67065,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ str r2, [sp, #360] @ 0x168 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #792] @ (291e88 ) │ │ │ │ + ldr r0, [pc, #728] @ (291e48 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #560] @ (291da4 ) │ │ │ │ + ldr r0, [pc, #496] @ (291d64 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r0, [pc, #128] @ (291bfc ) │ │ │ │ + ldr r0, [pc, #64] @ (291bbc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [sp, #336] @ 0x150 │ │ │ │ + ldr r7, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291b80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -67174,25 +67174,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260c5c │ │ │ │ str r1, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - blxns sl │ │ │ │ + blxns r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bx pc │ │ │ │ + bx sp │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bx r1 │ │ │ │ + mov sl, pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #248] @ 0xf8 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291c94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -67284,23 +67284,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260c5c │ │ │ │ str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r4 │ │ │ │ + mov lr, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r4, sp │ │ │ │ + mov r4, fp │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cmp lr, pc │ │ │ │ + cmp lr, sp │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291da0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67389,21 +67389,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 260c5c │ │ │ │ ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r3 │ │ │ │ + cmp r8, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add sl, pc │ │ │ │ + add sl, sp │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291ea0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67497,19 +67497,19 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add r6, r5 │ │ │ │ + add r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mvns r0, r7 │ │ │ │ + mvns r0, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291fa4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -67576,15 +67576,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bics r4, r3 │ │ │ │ + bics r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292068 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67652,15 +67652,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vdup.8 q12, d22[7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmn r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r0, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292128 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67728,15 +67728,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r6, [r4, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r3 │ │ │ │ + tst r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r0, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002921e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67803,15 +67803,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r6, [r4, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r3 │ │ │ │ + adcs r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r0, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002922a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67879,15 +67879,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d24, {d15-d17}, d22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3 │ │ │ │ + lsls r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r0, #14] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292368 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67955,15 +67955,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r6, [r4, #10] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #216 @ 0xd8 │ │ │ │ + subs r7, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r0, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292428 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68030,15 +68030,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r6, [r4, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r0, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002924e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68104,15 +68104,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vshr.u64 d20, d20, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #108 @ 0x6c │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002925a8 : │ │ │ │ @@ -68180,15 +68180,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #172 @ 0xac │ │ │ │ + subs r5, #156 @ 0x9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292668 : │ │ │ │ @@ -68253,15 +68253,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r4, #220 @ 0xdc │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292720 : │ │ │ │ @@ -68331,15 +68331,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r4, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002927e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68407,15 +68407,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmls.i q12, , d30[0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #96 @ 0x60 │ │ │ │ + subs r3, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002928a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68483,15 +68483,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r6, [r5, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #160 @ 0xa0 │ │ │ │ + subs r2, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r1, #30] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292960 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68558,15 +68558,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r6, [r5, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #224 @ 0xe0 │ │ │ │ + subs r1, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r1, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292a20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68629,15 +68629,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r5, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r2, [r1, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292ad4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68700,15 +68700,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r7, #14] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #110 @ 0x6e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r2, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292b8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68770,15 +68770,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r0, #10] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #182 @ 0xb6 │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r3, #6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292c40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68838,15 +68838,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r1, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r6, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r5, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292cf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68909,15 +68909,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r3, #31] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r6, #29] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292da8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68979,15 +68979,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + adds r5, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r0, #27] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292e5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69047,15 +69047,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r6, #25] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r4, #214 @ 0xd6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r1, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292f0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69118,15 +69118,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #23] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #21] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292fcc : │ │ │ │ @@ -69188,15 +69188,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r0, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #118 @ 0x76 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293084 : │ │ │ │ @@ -69258,15 +69258,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #17] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r2, #206 @ 0xce │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #15] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029313c : │ │ │ │ @@ -69335,15 +69335,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #14] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #28 │ │ │ │ + adds r2, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r2, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293208 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69408,15 +69408,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r0, #11] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #80 @ 0x50 │ │ │ │ + adds r1, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r0, #9] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002932d0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69552,19 +69552,19 @@ │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00293450 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69645,19 +69645,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cmp r6, #84 @ 0x54 │ │ │ │ + cmp r6, #68 @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r4, #46] @ 0x2e │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00293544 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69721,15 +69721,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vabdl.u , d31, d4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #244 @ 0xf4 │ │ │ │ + cmp r5, #228 @ 0xe4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r2, [r5, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293608 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69793,15 +69793,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r0, [r0, #27] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #48 @ 0x30 │ │ │ │ + cmp r5, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r4, #25] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002936c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69865,15 +69865,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r0, [r0, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r4, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r4, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293788 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69938,15 +69938,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff7540 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r4, #19] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70010,15 +70010,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r0, [r0, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + cmp r2, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r4, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293908 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70082,15 +70082,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r0, [r0, #15] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #48 @ 0x30 │ │ │ │ + cmp r2, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r4, #13] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002939c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70157,15 +70157,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsubw.u , , d4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #122 @ 0x7a │ │ │ │ + cmp r1, #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r4, #10] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293a90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70232,15 +70232,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r4, [r7, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r3, #7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293b58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70304,15 +70304,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r4, [r6, #5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #234 @ 0xea │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r2, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293c18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70379,15 +70379,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r6, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #48 @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r4, [r6, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293ce4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70452,15 +70452,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293dac : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70593,19 +70593,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - movs r4, #124 @ 0x7c │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r3, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00293f1c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -70685,19 +70685,19 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r6, #88] @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - movs r3, #142 @ 0x8e │ │ │ │ + movs r3, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r4, #12] │ │ │ │ + ldrb r0, [r2, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r7, #12] │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029400c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -70758,15 +70758,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + movs r3, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002940c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70829,15 +70829,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294178 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70899,15 +70899,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #202 @ 0xca │ │ │ │ + movs r1, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029422c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70967,15 +70967,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #22 │ │ │ │ + movs r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r7, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002942dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71041,15 +71041,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [r5, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002943a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71114,15 +71114,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d22, {d15-d16}, d24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #6 │ │ │ │ + subs r0, r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r1, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294460 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71186,15 +71186,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [r5, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #3 │ │ │ │ + subs r0, r1, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294520 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71258,15 +71258,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ str r0, [r5, #120] @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #0 │ │ │ │ + subs r0, r1, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002945e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71321,15 +71321,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #5 │ │ │ │ + adds r0, r4, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294680 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71384,15 +71384,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r0, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r6, #92] @ 0x5c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294720 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71456,15 +71456,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #88] @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #0 │ │ │ │ + adds r0, r2, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, #84] @ 0x54 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002947d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71527,15 +71527,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #76] @ 0x4c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, r5 │ │ │ │ + subs r0, r4, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294880 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71598,15 +71598,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r6, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294930 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71667,15 +71667,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, r0 │ │ │ │ + subs r0, r0, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002949e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71738,15 +71738,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r5 │ │ │ │ + adds r0, r2, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294a90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71809,15 +71809,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + adds r0, r4, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294b40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71878,15 +71878,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r1, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + asrs r0, r6, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294bf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71947,15 +71947,15 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #29 │ │ │ │ + asrs r4, r2, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r1, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r4, [r0, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294ca0 : │ │ │ │ @@ -72018,15 +72018,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #26 │ │ │ │ + asrs r4, r4, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r3, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldrsh r4, [r2, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294d50 : │ │ │ │ @@ -72085,15 +72085,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + asrs r4, r6, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r5, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldrsh r4, [r4, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294df8 : │ │ │ │ @@ -72159,15 +72159,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r2, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r7, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r7, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294ea8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72230,15 +72230,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r4, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #18 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r1, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294f58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72301,15 +72301,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #15 │ │ │ │ + asrs r0, r3, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r3, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295008 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72370,15 +72370,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r6, [r0, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r5, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002950b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72438,15 +72438,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r2, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r7, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295160 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72505,15 +72505,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r5, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #7 │ │ │ │ + asrs r2, r2, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r2, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295208 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72572,15 +72572,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r0, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #4 │ │ │ │ + asrs r2, r5, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r5, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002952b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72638,15 +72638,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r3, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r0, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295358 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72705,15 +72705,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r6, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #31 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295400 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72772,15 +72772,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r1, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r6, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002954a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72838,15 +72838,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r4, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r1, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r2, [r1, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295550 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72905,15 +72905,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r7, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r3, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295600 : │ │ │ │ @@ -72972,15 +72972,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrsb r4, [r1, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsrs r2, r2, #21 │ │ │ │ + lsrs r2, r0, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r5, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002956ac : │ │ │ │ @@ -73038,15 +73038,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsrs r6, r4, #18 │ │ │ │ + lsrs r6, r2, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295758 : │ │ │ │ @@ -73112,15 +73112,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r6, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ + lsrs r0, r6, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r0, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295818 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73183,15 +73183,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r6, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #13 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002958d8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73302,15 +73302,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r2, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295a10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73369,15 +73369,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r4, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295ac0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73435,15 +73435,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r0, [r1, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #1 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r6, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295b70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73503,15 +73503,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + lsls r0, r7, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r0, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295c20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73570,15 +73570,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #28 │ │ │ │ + lsls r0, r1, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r2, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295cd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73636,15 +73636,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r7, [pc, #992] @ (296154 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #25 │ │ │ │ + lsls r0, r3, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [pc, #664] @ (296018 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295d80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73706,15 +73706,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #304] @ (295f5c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #960] @ (2961f8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295e38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73776,15 +73776,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #592] @ (296134 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r7, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #224] @ (295fd0 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295ef0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73842,15 +73842,15 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r5, [pc, #880] @ (296304 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r0, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #512] @ (2961a0 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295fa0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73914,15 +73914,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #184] @ (29610c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #14 │ │ │ │ + lsls r0, r5, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [pc, #736] @ (296340 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296060 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73985,15 +73985,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #440] @ (2962cc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r5, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #984] @ (2964f8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296120 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74104,15 +74104,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #184] @ (2962f4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #6 │ │ │ │ + lsls r2, r2, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #856] @ (2965a0 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296248 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74171,15 +74171,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #536] @ (2964fc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #3 │ │ │ │ + lsls r2, r5, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #176] @ (2963a0 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002962f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74238,15 +74238,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #888] @ (296704 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #528] @ (2965a8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296398 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74304,15 +74304,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #216] @ (29650c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 q0, , #22 │ │ │ │ + vshr.u16 q0, , #6 │ │ │ │ ldr r0, [pc, #872] @ (2967a8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296440 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74372,15 +74372,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #544] @ (296704 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 7, r0, cr8, cr9, {2} │ │ │ │ + mcr2 0, 7, r0, cr8, cr9, {2} │ │ │ │ ldr r0, [pc, #216] @ (2965c8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002964f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74439,15 +74439,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ blx fp │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 2, r0, cr8, cr9, {2} │ │ │ │ + mrc2 0, 1, r0, cr8, cr9, {2} │ │ │ │ @ instruction: 0x4786 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002965a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74505,15 +74505,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8, #356] @ 0x164 │ │ │ │ + stc2 0, cr0, [r8, #356] @ 0x164 │ │ │ │ mov lr, sl │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296650 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74570,15 +74570,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ mov r0, pc │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r8], #356 @ 0x164 │ │ │ │ + ldc2l 0, cr0, [r8], {89} @ 0x59 │ │ │ │ mov r6, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296700 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74672,15 +74672,15 @@ │ │ │ │ b.n 2967dc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp ip, r9 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbdc0059 │ │ │ │ + @ instruction: 0xfbcc0059 │ │ │ │ cmp r4, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296818 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74774,15 +74774,15 @@ │ │ │ │ b.n 2968f2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add lr, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfac60059 │ │ │ │ + @ instruction: 0xfab60059 │ │ │ │ add r6, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029692c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74876,15 +74876,15 @@ │ │ │ │ b.n 296a06 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r2, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r2, #89] @ 0x59 │ │ │ │ + vld1.8 @ instruction: 0xf9a20059 │ │ │ │ orrs r2, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296a40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74967,15 +74967,15 @@ │ │ │ │ bne.n 296a92 │ │ │ │ b.n 296b02 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ cmp r4, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r6, #89] @ 0x59 │ │ │ │ + strh.w r0, [r6, #89] @ 0x59 │ │ │ │ tst r6, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296b3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75057,15 +75057,15 @@ │ │ │ │ b.n 296bf6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs r2, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7c20059 │ │ │ │ + @ instruction: 0xf7b20059 │ │ │ │ asrs r2, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296c30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75147,15 +75147,15 @@ │ │ │ │ b.n 296cea │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #59481 @ 0xe859 │ │ │ │ + @ instruction: 0xf6be0059 │ │ │ │ ands r6, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296d24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75237,15 +75237,15 @@ │ │ │ │ b.n 296dde │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #170 @ 0xaa │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, sl, #14221312 @ 0xd90000 │ │ │ │ + rsb r0, sl, #14221312 @ 0xd90000 │ │ │ │ subs r7, #58 @ 0x3a │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296e18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75263,15 +75263,15 @@ │ │ │ │ cbnz r2, 296e86 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 296e86 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 296e86 │ │ │ │ - bl 7573a4 │ │ │ │ + bl 757394 │ │ │ │ ldr r2, [pc, #240] @ (296f54 ) │ │ │ │ ldr r3, [pc, #236] @ (296f50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75350,15 +75350,15 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ subs r6, #178 @ 0xb2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - orr.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ + bics.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ │ │ │ │ 00296f5c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 296e18 │ │ │ │ nop │ │ │ │ @@ -75387,15 +75387,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 296fda │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 296fda │ │ │ │ - bl 7573a4 │ │ │ │ + bl 757394 │ │ │ │ ldr r2, [pc, #204] @ (297084 ) │ │ │ │ ldr r3, [pc, #200] @ (297080 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75464,15 +75464,15 @@ │ │ │ │ nop │ │ │ │ subs r5, #88 @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #44 @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xf31e0059 │ │ │ │ + ssat r0, #26, lr, lsl #1 │ │ │ │ │ │ │ │ 0029708c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #236] @ (297188 ) │ │ │ │ @@ -75562,15 +75562,15 @@ │ │ │ │ nop │ │ │ │ subs r4, #68 @ 0x44 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xf2120059 │ │ │ │ + addw r0, r2, #89 @ 0x59 │ │ │ │ │ │ │ │ 00297198 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #236] @ (297294 ) │ │ │ │ @@ -75660,15 +75660,15 @@ │ │ │ │ nop │ │ │ │ subs r3, #56 @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #18 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add.w r0, r6, #89 @ 0x59 │ │ │ │ + @ instruction: 0xf0f60059 │ │ │ │ │ │ │ │ 002972a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #296] @ 2973dc │ │ │ │ @@ -75684,15 +75684,15 @@ │ │ │ │ cbnz r2, 297310 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 297310 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 297310 │ │ │ │ - bl 7571a8 │ │ │ │ + bl 757198 │ │ │ │ ldr r2, [pc, #244] @ (2973e4 ) │ │ │ │ ldr r3, [pc, #240] @ (2973e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75774,15 +75774,15 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ subs r2, #38 @ 0x26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - vmov.i32 q8, #41 @ 0x00000029 │ │ │ │ + vshr.s32 q0, , #14 │ │ │ │ │ │ │ │ 002973ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #288] @ 29751c │ │ │ │ @@ -75888,15 +75888,15 @@ │ │ │ │ nop │ │ │ │ subs r0, #226 @ 0xe2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #180 @ 0xb4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - mcr 0, 4, r0, cr4, cr9, {2} │ │ │ │ + mrc 0, 3, r0, cr4, cr9, {2} │ │ │ │ │ │ │ │ 0029752c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #288] @ 29765c │ │ │ │ @@ -76002,15 +76002,15 @@ │ │ │ │ nop │ │ │ │ adds r7, #162 @ 0xa2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - stcl 0, cr0, [r4, #-356] @ 0xfffffe9c │ │ │ │ + ldc 0, cr0, [r4, #-356]! @ 0xfffffe9c │ │ │ │ │ │ │ │ 0029766c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 297778 │ │ │ │ @@ -76025,15 +76025,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2976d0 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2976d0 │ │ │ │ - bl 7571a8 │ │ │ │ + bl 757198 │ │ │ │ ldr r2, [pc, #208] @ (297780 ) │ │ │ │ ldr r3, [pc, #204] @ (29777c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76105,15 +76105,15 @@ │ │ │ │ nop │ │ │ │ adds r6, #96 @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - stc 0, cr0, [r8], #-356 @ 0xfffffe9c │ │ │ │ + ldc 0, cr0, [r8], {89} @ 0x59 │ │ │ │ │ │ │ │ 00297788 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #244] @ (29788c ) │ │ │ │ @@ -76207,15 +76207,15 @@ │ │ │ │ nop │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds.w r0, r4, r9, lsr #1 │ │ │ │ + add.w r0, r4, r9, lsr #1 │ │ │ │ │ │ │ │ 0029789c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #244] @ (2979a0 ) │ │ │ │ @@ -76309,15 +76309,15 @@ │ │ │ │ nop │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - and.w r0, r0, r9, lsr #1 │ │ │ │ + ldrd r0, r0, [r0, #356]! @ 0x164 │ │ │ │ │ │ │ │ 002979b0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #248] @ 297ab8 │ │ │ │ @@ -76409,15 +76409,15 @@ │ │ │ │ b.n 297a8c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb ip!, {r0, r3, r4, r6} │ │ │ │ + ldmdb ip, {r0, r3, r4, r6} │ │ │ │ adds r2, #140 @ 0x8c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00297ac8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ @@ -77043,15 +77043,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2980e0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #50 @ 0x32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 298620 │ │ │ │ + b.n 298600 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #162 @ 0xa2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00298190 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77122,15 +77122,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2981fe │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 298540 │ │ │ │ + b.n 298520 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #196 @ 0xc4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029826c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77201,15 +77201,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2982da │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #96 @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 298464 │ │ │ │ + b.n 298444 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r1, #232 @ 0xe8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00298348 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77279,15 +77279,15 @@ │ │ │ │ b.n 298388 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #132 @ 0x84 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 190 @ 0xbe │ │ │ │ + svc 174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r1, #24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029841c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77346,15 +77346,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #176 @ 0xb0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 0 │ │ │ │ + udf #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002984cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77413,15 +77413,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + udf #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #174 @ 0xae │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029857c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77480,15 +77480,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #80 @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 298568 │ │ │ │ + ble.n 298548 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r6, #254 @ 0xfe │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029862c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77506,15 +77506,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 29868e │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 29868e │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 29868e │ │ │ │ - bl 757394 │ │ │ │ + bl 757384 │ │ │ │ ldr r2, [pc, #184] @ (298724 ) │ │ │ │ ldr r3, [pc, #180] @ (298720 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77576,15 +77576,15 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bgt.n 29862c │ │ │ │ + bgt.n 29880c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029872c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77663,15 +77663,15 @@ │ │ │ │ nop │ │ │ │ movs r5, #162 @ 0xa2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #120 @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - blt.n 2987bc │ │ │ │ + blt.n 29879c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029881c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77750,15 +77750,15 @@ │ │ │ │ nop │ │ │ │ movs r4, #178 @ 0xb2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #136 @ 0x88 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bge.n 2988cc │ │ │ │ + bge.n 2988ac │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029890c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77773,15 +77773,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 298968 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 298968 │ │ │ │ - bl 757394 │ │ │ │ + bl 757384 │ │ │ │ ldr r2, [pc, #168] @ (2989ec ) │ │ │ │ ldr r3, [pc, #160] @ (2989e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77835,15 +77835,15 @@ │ │ │ │ nop │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #158 @ 0x9e │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bls.n 298978 │ │ │ │ + bls.n 298958 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002989f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77910,15 +77910,15 @@ │ │ │ │ nop │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bhi.n 298a9c │ │ │ │ + bhi.n 298a7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298ab4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77985,15 +77985,15 @@ │ │ │ │ nop │ │ │ │ movs r2, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #246 @ 0xf6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bhi.n 298bdc │ │ │ │ + bhi.n 298bbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298b74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78009,15 +78009,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 298bd4 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 298bd4 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 298bd4 │ │ │ │ - bl 757198 │ │ │ │ + bl 757188 │ │ │ │ ldr r2, [pc, #188] @ (298c70 ) │ │ │ │ ldr r3, [pc, #184] @ (298c6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78081,15 +78081,15 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ movs r1, #88 @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bvc.n 298cec │ │ │ │ + bvc.n 298ccc │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298c78 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78171,15 +78171,15 @@ │ │ │ │ nop │ │ │ │ movs r0, #86 @ 0x56 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bvs.n 298c74 │ │ │ │ + bvs.n 298e54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298d70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78261,15 +78261,15 @@ │ │ │ │ nop │ │ │ │ subs r6, r3, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bpl.n 298d7c │ │ │ │ + bpl.n 298f5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298e68 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78284,15 +78284,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 298ec2 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 298ec2 │ │ │ │ - bl 757198 │ │ │ │ + bl 757188 │ │ │ │ ldr r2, [pc, #172] @ (298f4c ) │ │ │ │ ldr r3, [pc, #164] @ (298f48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78348,15 +78348,15 @@ │ │ │ │ nop │ │ │ │ subs r4, r4, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bmi.n 299024 │ │ │ │ + bmi.n 299004 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298f54 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78426,15 +78426,15 @@ │ │ │ │ nop │ │ │ │ adds r4, r7, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r2, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bcc.n 298f40 │ │ │ │ + bcc.n 298f20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029901c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78504,15 +78504,15 @@ │ │ │ │ nop │ │ │ │ adds r4, r6, #2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r1, #2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bcs.n 299078 │ │ │ │ + bcs.n 299058 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002990e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78589,15 +78589,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 299128 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ subs r2, r5, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2991d8 │ │ │ │ + bne.n 2991b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, r3, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002991d8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -78688,15 +78688,15 @@ │ │ │ │ b.n 29923c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r2, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2992e0 │ │ │ │ + beq.n 2992c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002992d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78755,15 +78755,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r7, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 299414 │ │ │ │ + beq.n 2993f4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r5, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00299380 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78822,15 +78822,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r1, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r7, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00299430 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78889,15 +78889,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r3, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r1, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002994e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79460,15 +79460,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r1, #13 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79563,15 +79563,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r0!, {r4, r6, r7} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r7, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79666,15 +79666,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r4, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79769,15 +79769,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r3, r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r2, #32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #29 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79872,15 +79872,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r4, r7, #27 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #25 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79975,15 +79975,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r0, r5, #23 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #21 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -80078,15 +80078,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r4, r2, #19 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -80181,15 +80181,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r4, r6} │ │ │ │ + stmia r2!, {r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r0, r0, #15 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -80587,23 +80587,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260c5c │ │ │ │ lsls r6, r2, #31 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x004e │ │ │ │ + bkpt 0x003e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + pop {r3, r4, r6, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r2, r7, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r5, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029a618 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80703,23 +80703,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ lsls r6, r6, #26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r2, r3, #24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029a738 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80820,25 +80820,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260c5c │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + pop {r1, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r1, #22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cbnz r4, 29a8bc │ │ │ │ + cbnz r4, 29a8b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r5, #19 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cbnz r6, 29a8aa │ │ │ │ + cbnz r6, 29a8a6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r4, #9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029a860 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80938,23 +80938,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260c5c │ │ │ │ lsls r6, r5, #17 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r4 │ │ │ │ + revsh r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - hlt 0x0000 │ │ │ │ + rev16 r0, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r2, #15 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - rev r6, r3 │ │ │ │ + rev r6, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r0, #5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029a980 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -81049,21 +81049,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 260c5c │ │ │ │ lsls r6, r0, #13 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 29aab4 │ │ │ │ + cbnz r6, 29aab0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r7, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cbnz r2, 29aa8e │ │ │ │ + @ instruction: 0xb8fa │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029aa90 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -81157,17 +81157,17 @@ │ │ │ │ blx 260c5c │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r2, r7, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xb7fe │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r6, #28 │ │ │ │ + lsrs r2, r4, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029ab98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81404,25 +81404,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (29ae7c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb77a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r4, r6, lr} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r3, #19 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r6, #19 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - push {r3, r4, lr} │ │ │ │ + push {r3, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r1, #17 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029ae80 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81595,31 +81595,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -81756,32 +81756,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [ip, #-468]! @ 0xfffffe2c │ │ │ │ - cbz r4, 29b2aa │ │ │ │ + cbz r4, 29b2a6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 29b298 │ │ │ │ + cbz r6, 29b294 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxth r2, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfb860075 │ │ │ │ - cbz r4, 29b26c │ │ │ │ + cbz r4, 29b268 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + lsrs r0, r1, #2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r2, 29b26e │ │ │ │ + cbz r2, 29b26a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r1, #3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r5, #3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029b264 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82016,25 +82016,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (29b548 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #200 @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r3, #24 │ │ │ │ + lsls r2, r1, #24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r6, #24 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r7, #21 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029b54c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -82125,59 +82125,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -82198,38 +82198,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -82285,33 +82285,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -82371,52 +82371,52 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 29b9a4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xf76c0075 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #240 @ 0xf0 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -82467,15 +82467,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -82990,28 +82990,28 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 260c5c │ │ │ │ @ instruction: 0xf0c20075 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #304 @ (adr r5, 29c124 ) │ │ │ │ + add r5, pc, #240 @ (adr r5, 29c0e4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [lr], {75} @ 0x4b │ │ │ │ - ldc2l 0, cr0, [sl], #300 @ 0x12c │ │ │ │ - add r5, pc, #0 @ (adr r5, 29c000 ) │ │ │ │ + stc2l 0, cr0, [lr], {75} @ 0x4b │ │ │ │ + stc2l 0, cr0, [sl], #300 @ 0x12c │ │ │ │ + add r4, pc, #960 @ (adr r4, 29c3c0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r4], #-300 @ 0xfffffed4 │ │ │ │ - add r3, pc, #704 @ (adr r3, 29c2c8 ) │ │ │ │ + stc2 0, cr0, [r4], #-300 @ 0xfffffed4 │ │ │ │ + add r3, pc, #640 @ (adr r3, 29c288 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfbba004b │ │ │ │ - @ instruction: 0xfb3e004b │ │ │ │ - add r3, pc, #608 @ (adr r3, 29c274 ) │ │ │ │ + @ instruction: 0xfbaa004b │ │ │ │ + @ instruction: 0xfb2e004b │ │ │ │ + add r3, pc, #544 @ (adr r3, 29c234 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfacc004b │ │ │ │ + @ instruction: 0xfabc004b │ │ │ │ │ │ │ │ 0029c018 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -83097,58 +83097,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -83172,42 +83172,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -83264,33 +83264,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -83352,43 +83352,43 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 29c45c │ │ │ │ ... │ │ │ │ ldc 0, cr0, [sl], {117} @ 0x75 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #480 @ (adr r2, 29c63c ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 29c5fc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -83446,15 +83446,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 72b040 │ │ │ │ + bl 72b030 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -83636,17 +83636,17 @@ │ │ │ │ blx 260c5c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 29c438 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #368] @ 0x170 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf390004b │ │ │ │ + usat r0, #11, r0, lsl #1 │ │ │ │ │ │ │ │ 0029c73c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #152] @ (29c7e4 ) │ │ │ │ @@ -83706,15 +83706,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ b.n 29c30c │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 29c240 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029c7f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83780,15 +83780,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 29c24c │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 29c178 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029c8b8 : │ │ │ │ @@ -83818,18 +83818,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (29c910 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - addw r0, ip, #75 @ 0x4b │ │ │ │ - @ instruction: 0xf228004b │ │ │ │ + @ instruction: 0xf1fc004b │ │ │ │ + @ instruction: 0xf218004b │ │ │ │ │ │ │ │ 0029c914 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ @@ -83854,18 +83854,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (29c96c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs.w r0, r0, #75 @ 0x4b │ │ │ │ - rsb r0, ip, #75 @ 0x4b │ │ │ │ + sub.w r0, r0, #75 @ 0x4b │ │ │ │ + subs.w r0, ip, #75 @ 0x4b │ │ │ │ │ │ │ │ 0029c970 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ @@ -83893,18 +83893,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (29c9d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adc.w r0, r8, #75 @ 0x4b │ │ │ │ - sbc.w r0, r4, #75 @ 0x4b │ │ │ │ + @ instruction: 0xf138004b │ │ │ │ + adcs.w r0, r4, #75 @ 0x4b │ │ │ │ │ │ │ │ 0029c9d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ @@ -83936,18 +83936,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (29ca48 ) │ │ │ │ ldr r0, [pc, #20] @ (29ca4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf0ce004b │ │ │ │ - @ instruction: 0xf0ea004b │ │ │ │ + @ instruction: 0xf0be004b │ │ │ │ + @ instruction: 0xf0da004b │ │ │ │ │ │ │ │ 0029ca50 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ @@ -83967,18 +83967,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (29ca94 ) │ │ │ │ ldr r0, [pc, #20] @ (29ca98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - eor.w r0, r2, #75 @ 0x4b │ │ │ │ - eors.w r0, lr, #75 @ 0x4b │ │ │ │ + orns r0, r2, #75 @ 0x4b │ │ │ │ + eor.w r0, lr, #75 @ 0x4b │ │ │ │ │ │ │ │ 0029ca9c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #15] │ │ │ │ @@ -84950,17 +84950,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 29d35e │ │ │ │ b.n 29d292 │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29d244 │ │ │ │ + b.n 29d224 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d54c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -85261,25 +85261,25 @@ │ │ │ │ bne.n 29d83c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 29d8be │ │ │ │ bvs.n 29d944 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ bpl.n 29d8c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r2, [r7, #24] │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r6, #22] │ │ │ │ + ldrh r6, [r4, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29def4 │ │ │ │ + b.n 29ded4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d8c0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -85353,15 +85353,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (29d9c4 ) │ │ │ │ ldr r1, [pc, #76] @ (29d9c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 29d99a │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -85376,23 +85376,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #248] @ 0xf8 │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf2e8004c │ │ │ │ + @ instruction: 0xf2d8004c │ │ │ │ ldr r0, [pc, #8] @ (29d9d8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25d0 │ │ │ │ + b.w 5e25c0 │ │ │ │ nop │ │ │ │ str r4, [r4, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0029d9dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -85400,110 +85400,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (29da34 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2d24 │ │ │ │ + bl 5e2d14 │ │ │ │ ldr.w ip, [pc, #56] @ 29da38 │ │ │ │ ldr r2, [pc, #56] @ (29da3c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (29da40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 29df78 │ │ │ │ + b.n 29df58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #792] @ 0x318 │ │ │ │ + str r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29df60 │ │ │ │ + b.n 29df40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r2, [r2, r6] │ │ │ │ + ldrsh r2, [r0, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029da44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 4d7a70 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #44] @ 29da8c │ │ │ │ ldr r2, [pc, #44] @ (29da90 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (29da94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r0, [sp, #408] @ 0x198 │ │ │ │ + str r0, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29def4 │ │ │ │ + b.n 29ded4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r2, [r6, r4] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029da98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 4d7b54 │ │ │ │ bl 26a8d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c68 │ │ │ │ + bl 5e2c58 │ │ │ │ cbz r0, 29db00 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (29db18 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c70 │ │ │ │ + bl 5e2c60 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 29daec │ │ │ │ ldr r0, [pc, #64] @ (29db1c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e2e70 │ │ │ │ + b.w 5e2e60 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -85515,22 +85515,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, r5] │ │ │ │ + ldrh r6, [r5, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29de7c │ │ │ │ + b.n 29de5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29de48 │ │ │ │ + b.n 29de28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029db2c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29db3a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -85546,25 +85546,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 4d7a70 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #80] @ (29dbb4 ) │ │ │ │ ldr r2, [pc, #84] @ (29dbb8 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (29dbbc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29db90 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 29db90 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -85584,99 +85584,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29de18 │ │ │ │ + b.n 29ddf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029dbc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4d7a70 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #60] @ 29dc18 │ │ │ │ ldr r2, [pc, #60] @ (29dc1c ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (29dc20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 29dc04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29dd84 │ │ │ │ + b.n 29dd64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r6, r6] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029dc24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 4d7a70 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #60] @ 29dc7c │ │ │ │ ldr r2, [pc, #60] @ (29dc80 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (29dc84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 29dc68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r4, [r0, #52] @ 0x34 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29dd20 │ │ │ │ + b.n 29dd00 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r2, r5] │ │ │ │ + ldrb r0, [r0, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (29dc9c ) │ │ │ │ ldr r2, [pc, #20] @ (29dca0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (29dca4 ) │ │ │ │ @@ -85684,22 +85684,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ beq.n 29dd50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #376 @ (adr r2, 29de20 ) │ │ │ │ + add r2, pc, #312 @ (adr r2, 29dde0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (29dcb4 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 7283ac │ │ │ │ + b.w 72839c │ │ │ │ nop │ │ │ │ - add r2, pc, #288 @ (adr r2, 29ddd8 ) │ │ │ │ + add r2, pc, #224 @ (adr r2, 29dd98 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -85773,26 +85773,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 260f78 │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7387a4 │ │ │ │ + bl 738794 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 260f74 │ │ │ │ blx 261a40 │ │ │ │ ldr r1, [pc, #104] @ (29de04 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (29de08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ b.n 29dd52 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 29dd36 │ │ │ │ ldr r2, [pc, #92] @ (29de0c ) │ │ │ │ ldr r3, [pc, #96] @ (29de10 ) │ │ │ │ ldr r1, [pc, #96] @ (29de14 ) │ │ │ │ add r2, pc │ │ │ │ @@ -85817,44 +85817,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ ldr r0, [pc, #64] @ (29de30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ beq.n 29de28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #46] @ 0x2e │ │ │ │ + ldrh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r4, #27] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r6, #198 @ 0xc6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 12 │ │ │ │ + udf #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 16 │ │ │ │ + svc 0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 6 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #220 @ 0xdc │ │ │ │ + udf #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 12 │ │ │ │ + udf #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (29dfdc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -85957,58 +85957,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717b5c │ │ │ │ + bl 717b4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29deda │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 261540 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29dfc6 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (29e004 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldr r0, [pc, #168] @ (29e008 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ b.n 29dee8 │ │ │ │ ldr r3, [pc, #160] @ (29e00c ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (29e010 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (29e014 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #1 │ │ │ │ b.n 29df08 │ │ │ │ ldr r3, [pc, #144] @ (29e018 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (29e01c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (29e020 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 29df82 │ │ │ │ movs r0, #20 │ │ │ │ blx 260c44 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -86031,49 +86031,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 29df54 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 6 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 14 │ │ │ │ + udf #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 34 @ 0x22 │ │ │ │ + svc 18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r7, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 50 @ 0x32 │ │ │ │ + svc 34 @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 40 @ 0x28 │ │ │ │ + svc 24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + udf #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #206 @ 0xce │ │ │ │ + udf #190 @ 0xbe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r7, #30] │ │ │ │ + ldrh r4, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 29e0ac │ │ │ │ + ble.n 29e08c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r4, #30] │ │ │ │ + ldrh r0, [r2, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #74 @ 0x4a │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 29e080 │ │ │ │ + ble.n 29e060 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #496 @ (adr r5, 29e218 ) │ │ │ │ + add r5, pc, #432 @ (adr r5, 29e1d8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #58 @ 0x3a │ │ │ │ + udf #42 @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (29e07c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -86094,23 +86094,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 29dcb8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7283ac │ │ │ │ + b.w 72839c │ │ │ │ nop │ │ │ │ ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 29e16c │ │ │ │ + bgt.n 29e14c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e08c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86147,15 +86147,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 734efc │ │ │ │ + bl 734eec │ │ │ │ cbz r0, 29e134 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -86171,19 +86171,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ ldmia r4!, {r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r4, #19 │ │ │ │ + asrs r0, r2, #19 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - blt.n 29e064 │ │ │ │ + blt.n 29e244 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e164 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86200,31 +86200,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (29e200 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (29e204 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f1dc │ │ │ │ + bl 72f1cc │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 731244 │ │ │ │ + bl 731234 │ │ │ │ cbz r0, 29e1ee │ │ │ │ ldr r3, [pc, #92] @ (29e208 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (29e20c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 730c0c │ │ │ │ + bl 730bfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 730fb8 │ │ │ │ + bl 730fa8 │ │ │ │ ldr r2, [pc, #72] @ (29e210 ) │ │ │ │ ldr r3, [pc, #52] @ (29e1fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86241,15 +86241,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldmia r3, {r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 29e180 │ │ │ │ + bgt.n 29e160 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r3!, {r2, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldmia r3, {r2, r3, r4} │ │ │ │ @@ -86327,26 +86327,26 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 29dcb8 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7283ac │ │ │ │ + b.w 72839c │ │ │ │ mcr2 0, 3, r0, cr12, cr5, {3} │ │ │ │ ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - bge.n 29e304 │ │ │ │ + bls.n 29e2e4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e2f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -86396,15 +86396,15 @@ │ │ │ │ beq.w 29e620 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 738740 │ │ │ │ + bl 738730 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 262a78 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -86503,15 +86503,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29e5c2 │ │ │ │ ldr r1, [pc, #464] @ (29e684 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 7283ac │ │ │ │ + bl 72839c │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29e370 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 29e372 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -86524,18 +86524,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7387a4 │ │ │ │ + bl 738794 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #396] @ (29e694 ) │ │ │ │ ldr r3, [pc, #348] @ (29e664 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -86561,15 +86561,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 262c68 │ │ │ │ b.n 29e4f6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -86579,43 +86579,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (29e6ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 29e554 │ │ │ │ ldr r2, [pc, #300] @ (29e6b0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (29e6b4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (29e6b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 29e554 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 261a40 │ │ │ │ ldr r3, [pc, #276] @ (29e6bc ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (29e6c0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (29e6c4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 29e554 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (29e6c8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -86625,21 +86625,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (29e6d0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 29e624 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 7283ac │ │ │ │ + bl 72839c │ │ │ │ b.n 29e4fe │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (29e6d4 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -86647,25 +86647,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (29e6d8 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (29e6dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 29e554 │ │ │ │ movs r7, #0 │ │ │ │ b.n 29e4fe │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 29e214 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 7283ac │ │ │ │ + bl 72839c │ │ │ │ b.n 29e4fe │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 29e416 │ │ │ │ ldr r3, [pc, #152] @ (29e6e0 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (29e6e4 ) │ │ │ │ ldr r1, [pc, #156] @ (29e6e8 ) │ │ │ │ @@ -86681,75 +86681,75 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 29e5ec │ │ │ │ + bge.n 29e5cc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 29e64c │ │ │ │ + bge.n 29e62c │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 29e610 │ │ │ │ + bhi.n 29e5f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 29e698 │ │ │ │ + bvc.n 29e678 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r1, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 29e770 │ │ │ │ + bls.n 29e750 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvc.n 29e64c │ │ │ │ + bvc.n 29e62c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r0, [r6, #48] @ 0x30 │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 29e6c4 │ │ │ │ + bls.n 29e6a4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvc.n 29e7a0 │ │ │ │ + bvc.n 29e780 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 29e6e4 │ │ │ │ + bge.n 29e6c4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 29e748 │ │ │ │ + bvc.n 29e728 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29e6b4 │ │ │ │ + bhi.n 29e694 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r3, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 29e718 │ │ │ │ + bvc.n 29e6f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29e714 │ │ │ │ + bls.n 29e6f4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvc.n 29e6ec │ │ │ │ + bvc.n 29e6cc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 29e70c │ │ │ │ + bge.n 29e6ec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r3, #44] @ 0x2c │ │ │ │ + strh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 29e6a8 │ │ │ │ + bvs.n 29e688 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29e6f8 │ │ │ │ + bls.n 29e6d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r3, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 29e638 │ │ │ │ + bvs.n 29e618 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r4, #40] @ 0x28 │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #42 @ 0x2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 29e7d0 │ │ │ │ + bvs.n 29e7b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e6ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86798,19 +86798,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bl 263750 │ │ │ │ stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 29e78c │ │ │ │ + bhi.n 29e76c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29e7b8 │ │ │ │ + bls.n 29e798 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e774 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86859,19 +86859,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bl 263750 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r3, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 29e704 │ │ │ │ + bhi.n 29e8e4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 29e730 │ │ │ │ + bhi.n 29e710 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e7fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86883,32 +86883,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (29e884 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #92] @ (29e888 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 71e470 │ │ │ │ + bl 71e460 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 74cdb8 │ │ │ │ + bl 74cda8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 29e850 │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ ldr r2, [pc, #56] @ (29e88c ) │ │ │ │ ldr r3, [pc, #44] @ (29e880 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86923,17 +86923,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ stmia r4!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29eec8 │ │ │ │ + b.n 29eea8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 29e824 │ │ │ │ + bpl.n 29e804 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r4!, {r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029e890 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86947,40 +86947,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29e93c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29e928 │ │ │ │ mov r1, sp │ │ │ │ - bl 74ccc4 │ │ │ │ + bl 74ccb4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 29e922 │ │ │ │ cbz r7, 29e8f4 │ │ │ │ ldr r6, [pc, #108] @ (29e940 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29e8d6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fe120 │ │ │ │ + bl 6fe110 │ │ │ │ ldr r2, [pc, #72] @ (29e944 ) │ │ │ │ ldr r3, [pc, #56] @ (29e938 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86990,32 +86990,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 29e8fa │ │ │ │ ldr r0, [pc, #28] @ (29e948 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29e8c2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29ee54 │ │ │ │ + b.n 29ee34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 29e8d4 │ │ │ │ + bvc.n 29e8b4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + asrs r6, r1, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0029e94c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87030,15 +87030,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2622a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7457ec │ │ │ │ + bl 7457dc │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29e9ac │ │ │ │ ldr r2, [pc, #108] @ (29e9f4 ) │ │ │ │ ldr r3, [pc, #104] @ (29e9f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -87060,35 +87060,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 260cb8 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 74c630 │ │ │ │ + bl 74c620 │ │ │ │ b.n 29e9d4 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 745728 │ │ │ │ + bl 745718 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 74c65c │ │ │ │ + bl 74c64c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29e9cc │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ b.n 29e984 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bvs.n 29e9f0 │ │ │ │ + bvs.n 29e9d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e9fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -87103,15 +87103,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2622a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7457ec │ │ │ │ + bl 7457dc │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29ea60 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 29ea9a │ │ │ │ ldr r2, [pc, #156] @ (29ead8 ) │ │ │ │ ldr r3, [pc, #152] @ (29ead4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -87135,31 +87135,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 260cb8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 74c630 │ │ │ │ + bl 74c620 │ │ │ │ b.n 29ea88 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 745728 │ │ │ │ + bl 745718 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 74c65c │ │ │ │ + bl 74c64c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ea80 │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ b.n 29ea38 │ │ │ │ ldr r2, [pc, #68] @ (29eae0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 7457a4 │ │ │ │ + bl 745794 │ │ │ │ ldr r2, [pc, #60] @ (29eae4 ) │ │ │ │ ldr r3, [pc, #40] @ (29ead4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -87167,64 +87167,64 @@ │ │ │ │ bne.n 29eacc │ │ │ │ ldr r2, [pc, #44] @ (29eae8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7457a4 │ │ │ │ + b.w 745794 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bvs.n 29eb64 │ │ │ │ + bvs.n 29eb44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strd r0, r0, [r8, #-316]! @ 0x13c │ │ │ │ + ldrd r0, r0, [r8, #-316] @ 0x13c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 263100 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e4d5c │ │ │ │ + bl 5e4d4c │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 29eb7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r3, [pc, #92] @ (29eb84 ) │ │ │ │ ldr r1, [pc, #92] @ (29eb88 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #80] @ (29eb8c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 5e2f3c │ │ │ │ + bl 5e2f2c │ │ │ │ ldr r1, [pc, #68] @ (29eb90 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 261d5c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 29eb6e │ │ │ │ @@ -87241,36 +87241,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2609d0 │ │ │ │ ldr.w r8, [pc, #20] @ 29eb94 │ │ │ │ add r8, pc │ │ │ │ b.n 29eb20 │ │ │ │ - stmia r7!, {r5, r6} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 29ec88 │ │ │ │ + bpl.n 29ec68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26268c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87304,20 +87304,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29eca4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29ec8a │ │ │ │ mov r1, sp │ │ │ │ - bl 6a2ad8 │ │ │ │ + bl 6a2ac8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 29ec64 │ │ │ │ mov r0, r5 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #104] @ (29eca8 ) │ │ │ │ ldr r3, [pc, #96] @ (29eca0 ) │ │ │ │ @@ -87340,40 +87340,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (29ecac ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29ec6c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f1cf8 │ │ │ │ + bl 6f1ce8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 29ec36 │ │ │ │ ldr r1, [pc, #36] @ (29ecb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 29ec3c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #3 │ │ │ │ + asrs r6, r2, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmia r0!, {r2, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bmi.n 29ed44 │ │ │ │ + bmi.n 29ed24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bmi.n 29ed18 │ │ │ │ + bmi.n 29ecf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ecb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87387,42 +87387,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e654 │ │ │ │ + bl 71e644 │ │ │ │ ldr r1, [pc, #188] @ (29eda4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #180] @ (29eda8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #172] @ (29edac ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 29ed58 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e5d68 │ │ │ │ + bl 5e5d58 │ │ │ │ cbz r0, 29ed74 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5e4c00 │ │ │ │ + bl 5e4bf0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #128] @ (29edb0 ) │ │ │ │ ldr r3, [pc, #104] @ (29ed9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87436,60 +87436,60 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 71f688 │ │ │ │ + bl 71f678 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29ed28 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a2c98 │ │ │ │ + bl 6a2c88 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29ed28 │ │ │ │ ldr r2, [pc, #60] @ (29edb4 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (29edb8 ) │ │ │ │ ldr r1, [pc, #64] @ (29edbc ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 72dd2c │ │ │ │ + bl 72dd1c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29ed28 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ stmia r0!, {r3, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 29ed84 │ │ │ │ + bcc.n 29ed64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r2, #32 │ │ │ │ + asrs r0, r0, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, pc, #704 @ (adr r2, 29f06c ) │ │ │ │ + add r2, pc, #640 @ (adr r2, 29f02c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ itee lt │ │ │ │ lsllt r5, r6, #1 │ │ │ │ - bge.n 29eee0 @ unpredictable branch in IT block │ │ │ │ + bge.n 29eec0 @ unpredictable branch in IT block │ │ │ │ │ │ │ │ lslge r1, r2, #1 │ │ │ │ - ldrb r0, [r5, #26] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 29ee54 │ │ │ │ + bcc.n 29ee34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029edc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -87502,26 +87502,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #192] @ (29eeb0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6a2d0c │ │ │ │ + bl 6a2cfc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 29ee68 │ │ │ │ cbz r3, 29ee30 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 29ee8e │ │ │ │ @@ -87551,25 +87551,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 71f8dc │ │ │ │ + bl 71f8cc │ │ │ │ b.n 29ee30 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 71f87c │ │ │ │ + bl 71f86c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (29eeb8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260ac8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29ee0e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (29eebc ) │ │ │ │ @@ -87582,27 +87582,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ itee eq │ │ │ │ lsleq r5, r6, #1 │ │ │ │ lslne r4, r6 │ │ │ │ movne r0, r0 │ │ │ │ - lsrs r6, r3, #28 │ │ │ │ + lsrs r6, r1, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, pc, #720 @ (adr r1, 29f184 ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 29f144 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x00a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 29f14c │ │ │ │ + b.n 29f12c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 29ef54 │ │ │ │ + bcs.n 29ef34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29ef88 │ │ │ │ + bcs.n 29ef68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029eec8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87614,21 +87614,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (29ef70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 29ef42 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5e5d68 │ │ │ │ + bl 5e5d58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 29ef56 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 29ef4a │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -87646,40 +87646,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ mov r1, r0 │ │ │ │ b.n 29ef12 │ │ │ │ ldr r1, [pc, #44] @ (29ef78 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 29ef1a │ │ │ │ ldr r1, [pc, #36] @ (29ef7c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 29ef1a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x0006 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #24 │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ pop {r1, r2, r6, r7, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bne.n 29ef58 │ │ │ │ + bne.n 29ef38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 29eefc │ │ │ │ + bne.n 29eedc │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029ef80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87691,19 +87691,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29eff4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5e716c │ │ │ │ + bl 5e715c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #56] @ (29eff8 ) │ │ │ │ ldr r3, [pc, #44] @ (29eff0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87722,15 +87722,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r2, r3, r6, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5} │ │ │ │ + ldmia r1!, {r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r1, r5, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029effc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87744,19 +87744,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29f070 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5e725c │ │ │ │ + bl 5e724c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #56] @ (29f074 ) │ │ │ │ ldr r3, [pc, #44] @ (29f06c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87775,15 +87775,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #26 │ │ │ │ + lsrs r0, r4, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ pop {r1, r2, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029f078 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29f08a │ │ │ │ @@ -87802,43 +87802,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 2622a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7457ec │ │ │ │ + bl 7457dc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2f4c │ │ │ │ + bl 5e2f3c │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 29f0e8 │ │ │ │ mov r4, r0 │ │ │ │ b.n 29f0c6 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 29f0e8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2c68 │ │ │ │ + bl 5e2c58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29f0c2 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7457a4 │ │ │ │ + bl 745794 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29f0c6 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 261f88 │ │ │ │ nop │ │ │ │ - beq.n 29f070 │ │ │ │ + beq.n 29f050 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f0f8 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29f10a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -87853,19 +87853,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 2622a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7457ec │ │ │ │ + bl 7457dc │ │ │ │ ldr r0, [pc, #68] @ (29f174 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2ad8 │ │ │ │ + bl 6a2ac8 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29f168 │ │ │ │ ldr r6, [pc, #56] @ (29f178 ) │ │ │ │ add r6, pc │ │ │ │ b.n 29f148 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -87876,29 +87876,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 261020 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29f144 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7457a4 │ │ │ │ + bl 745794 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29f148 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6f1cf8 │ │ │ │ + b.w 6f1ce8 │ │ │ │ nop │ │ │ │ - beq.n 29f1f4 │ │ │ │ + beq.n 29f1d4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29f1f4 │ │ │ │ + beq.n 29f1d4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (29f184 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldr r5, [pc, #936] @ (29f530 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -87907,48 +87907,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (29f1ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #64] @ (29f1f0 ) │ │ │ │ ldr r1, [pc, #64] @ (29f1f4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #48] @ (29f1f8 ) │ │ │ │ ldr r3, [pc, #52] @ (29f1fc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29f210 │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87961,15 +87961,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (29f264 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 29f242 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87980,26 +87980,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (29f268 ) │ │ │ │ ldr r4, [pc, #32] @ (29f26c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 29f22e │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r4, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r4, r6, r7} │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f270 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -88019,15 +88019,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (29f42c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -88109,15 +88109,15 @@ │ │ │ │ blx 2630f4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (29f43c ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 29f312 │ │ │ │ blx 261fe0 │ │ │ │ ldr r3, [pc, #160] @ (29f440 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (29f444 ) │ │ │ │ add r3, pc │ │ │ │ @@ -88125,15 +88125,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 29f33a │ │ │ │ ldr r3, [pc, #136] @ (29f44c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -88141,15 +88141,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (29f438 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29f2c8 │ │ │ │ ldr r0, [pc, #112] @ (29f450 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 29f2c8 │ │ │ │ ldr r3, [pc, #104] @ (29f454 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f334 │ │ │ │ @@ -88158,52 +88158,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f334 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (29f458 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 29f334 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r6, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ rev16 r2, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7!, {r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ rev16 r2, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 29f45c │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6, {r1, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r5, r6} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r3, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 29f498 │ │ │ │ sub sp, #8 │ │ │ │ @@ -88212,25 +88212,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (29f4a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29f270 │ │ │ │ nop │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r6!, {r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f4a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88242,15 +88242,15 @@ │ │ │ │ cbz r1, 29f4d0 │ │ │ │ ldr r0, [pc, #40] @ (29f4e8 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f7b8 │ │ │ │ + b.w 72f7a8 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (29f4ec ) │ │ │ │ add r0, pc │ │ │ │ bl 44d49c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -88330,15 +88330,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 29f5b0 │ │ │ │ ldr r0, [pc, #112] @ (29f608 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29f5b0 │ │ │ │ ldr r3, [pc, #84] @ (29f5fc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29f5ca │ │ │ │ movs r3, #1 │ │ │ │ @@ -88365,29 +88365,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29f5ae │ │ │ │ ldr r0, [pc, #40] @ (29f60c ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 29f5ae │ │ │ │ @ instruction: 0xb796 │ │ │ │ lsls r5, r6, #1 │ │ │ │ uxth r2, r5 │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r5!, {r3, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f610 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88461,15 +88461,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (29f714 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ b.n 29f65a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 29f6d4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f648 │ │ │ │ ldr r3, [pc, #64] @ (29f718 ) │ │ │ │ @@ -88499,25 +88499,25 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ cbz r6, 29f72c │ │ │ │ lsls r5, r0, #2 │ │ │ │ @ instruction: 0xb64c │ │ │ │ lsls r5, r6, #1 │ │ │ │ cbz r0, 29f728 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strb r0, [r3, #24] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {r1, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + strb r0, [r6, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r1, r4, r6} │ │ │ │ + ldmia r4!, {r1, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f730 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88583,15 +88583,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 29f7e0 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 29f7c4 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f7d0 │ │ │ │ + b.w 72f7c0 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -88721,19 +88721,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29f92c ) │ │ │ │ ldr r0, [pc, #20] @ (29f930 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r0, [r3, #15] │ │ │ │ + strb r0, [r1, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f934 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88778,15 +88778,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 44d0ec │ │ │ │ cbz r0, 29f9d0 │ │ │ │ ldr r0, [pc, #120] @ (29fa18 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ ldr r2, [pc, #112] @ (29fa1c ) │ │ │ │ ldr r3, [pc, #92] @ (29fa08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -88813,15 +88813,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (29fa28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f96a │ │ │ │ ldr r0, [pc, #60] @ (29fa2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 29f96a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ cbz r4, 29fa64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 29fa6a │ │ │ │ @@ -88840,15 +88840,15 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ lsls r5, r0, #2 │ │ │ │ asrs r4, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r2!, {r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r1, 29fa72 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (29fa80 ) │ │ │ │ @@ -88933,21 +88933,21 @@ │ │ │ │ b.n 29fad4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29fb18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ cmp r6, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (29fb28 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ nop │ │ │ │ cmp r2, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88960,51 +88960,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (29fb94 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e523c │ │ │ │ + bl 5e522c │ │ │ │ ldr r3, [pc, #60] @ (29fb98 ) │ │ │ │ ldr r2, [pc, #64] @ (29fb9c ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (29fba0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ cbz r2, 29fbb8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r5, [pc, #608] @ (29fdf4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2} │ │ │ │ + ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #0 │ │ │ │ + subs r2, #240 @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (29fbac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72e778 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + b.w 72e768 │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -89063,25 +89063,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29fc20 │ │ │ │ ldr r0, [pc, #24] @ (29fc60 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 29fc20 │ │ │ │ sub sp, #304 @ 0x130 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -89119,26 +89119,26 @@ │ │ │ │ bne.n 29fca0 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 29fcf4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ ldr r3, [pc, #56] @ (29fd30 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29fccc │ │ │ │ ldr r3, [pc, #48] @ (29fd34 ) │ │ │ │ @@ -89150,29 +89150,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29fccc │ │ │ │ ldr r0, [pc, #36] @ (29fd3c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 29fccc │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 29fcc0 │ │ │ │ add sp, #408 @ 0x198 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add ip, fp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -89197,15 +89197,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29fd70 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -89222,80 +89222,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (29fe6c ) │ │ │ │ ldr r2, [pc, #100] @ (29fe70 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (29fe74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 29fe2a │ │ │ │ bl 29fc04 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 29fe3e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 29fe58 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260f74 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + ldr r0, [r3, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (29fffc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -89304,21 +89304,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (2a0004 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (2a0008 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 29ffba │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 73c0bc │ │ │ │ + bl 73c0ac │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (2a000c ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 260c44 │ │ │ │ add r5, pc │ │ │ │ @@ -89327,45 +89327,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29ff96 │ │ │ │ ldr r6, [pc, #296] @ (2a0014 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ff64 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5df4ac │ │ │ │ + bl 5df49c │ │ │ │ cbnz r0, 29ff64 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 29ff14 │ │ │ │ b.n 29ff20 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 29ff20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ff0a │ │ │ │ ldr r1, [pc, #244] @ (2a0018 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ffc6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -89441,27 +89441,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (2a0020 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 29ff48 │ │ │ │ add r1, sp, #544 @ 0x220 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r6, r5, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4} │ │ │ │ + stmia r6!, {r3} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r5!, {r5, r6, r7} │ │ │ │ + stmia r5!, {r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r4, r0, #3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ movs r2, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89476,28 +89476,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (2a0074 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 718b3c │ │ │ │ + b.w 718b2c │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r1, r4, r7} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2a00d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89505,50 +89505,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (2a00d8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 2a00ba │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e31b8 │ │ │ │ + b.w 5e31a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a0104 │ │ │ │ ldr r1, [pc, #56] @ (2a0130 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 2a0116 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -89558,22 +89558,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (2a0138 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 2a0104 │ │ │ │ - stmia r4!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [r1, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r0, 2a0188 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 2a0196 │ │ │ │ push {lr} │ │ │ │ @@ -89588,15 +89588,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2a0174 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73c22c │ │ │ │ + b.w 73c21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89605,22 +89605,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 73c22c │ │ │ │ + b.w 73c21c │ │ │ │ nop │ │ │ │ │ │ │ │ 002a01a0 : │ │ │ │ cbz r0, 2a01aa │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 73c22c │ │ │ │ + b.w 73c21c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a01b4 : │ │ │ │ cbz r0, 2a0200 │ │ │ │ @@ -89640,15 +89640,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2a01ec │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73c22c │ │ │ │ + b.w 73c21c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89657,40 +89657,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 73c22c │ │ │ │ + b.w 73c21c │ │ │ │ nop │ │ │ │ │ │ │ │ 002a0218 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 73c2d0 │ │ │ │ + bl 73c2c0 │ │ │ │ cbnz r0, 2a0240 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73c0c8 │ │ │ │ - bl 73b470 │ │ │ │ + b.w 73c0b8 │ │ │ │ + bl 73b460 │ │ │ │ ldr r3, [pc, #12] @ (2a0254 ) │ │ │ │ ldr r1, [pc, #16] @ (2a0258 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73aa04 │ │ │ │ + bl 73a9f4 │ │ │ │ b.n 2a0230 │ │ │ │ - stmia r2!, {r1, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 002a025c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -89736,31 +89736,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a0292 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73de9c │ │ │ │ + b.w 73de8c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ ldr r3, [pc, #36] @ (2a0328 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (2a032c ) │ │ │ │ ldr r0, [pc, #40] @ (2a0330 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -89771,25 +89771,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a0338 ) │ │ │ │ ldr r0, [pc, #32] @ (2a033c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r0, [r6, #32] │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r2!, {r1, r6} │ │ │ │ + stmia r2!, {r1, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r3, #32] │ │ │ │ + ldr r4, [r1, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r4} │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r2!, {r1, r5} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0340 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a0344 : │ │ │ │ @@ -89854,17 +89854,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r2, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + ldr r4, [r7, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a03d8 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 2a0410 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89913,19 +89913,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a0464 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r3, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r1!, {} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0468 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -89990,15 +89990,15 @@ │ │ │ │ bpl.n 2a0496 │ │ │ │ ldr r0, [pc, #64] @ (2a0548 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a0496 │ │ │ │ ldr r3, [pc, #48] @ (2a054c ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2a0550 ) │ │ │ │ ldr r0, [pc, #48] @ (2a0554 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -90007,27 +90007,27 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ add r0, sp, #352 @ 0x160 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #0] │ │ │ │ + ldr r6, [r0, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r4} │ │ │ │ + stmia r0!, {} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0558 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90065,26 +90065,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0578 │ │ │ │ ldr r0, [pc, #28] @ (2a05d8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a0578 │ │ │ │ nop │ │ │ │ add r7, pc, #472 @ (adr r7, 2a07a4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a05dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90119,26 +90119,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0600 │ │ │ │ ldr r0, [pc, #24] @ (2a0650 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a0600 │ │ │ │ add r6, pc, #952 @ (adr r6, 2a09fc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - it le │ │ │ │ - lslle r3, r1, #1 │ │ │ │ + it gt │ │ │ │ + lslgt r3, r1, #1 │ │ │ │ │ │ │ │ 002a0654 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r9, r2 │ │ │ │ @@ -90230,17 +90230,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #480 @ (adr r6, 2a0934 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, pc, #760 @ (adr r5, 2a0a5c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a0764 : │ │ │ │ cbz r0, 2a076a │ │ │ │ b.w 29fc04 │ │ │ │ @@ -90364,29 +90364,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (2a08c8 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r5, r7, pc} │ │ │ │ + pop {r4, r7, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a08cc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90398,34 +90398,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (2a0918 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r3, [pc, #28] @ (2a091c ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (2a0920 ) │ │ │ │ ldr r0, [pc, #28] @ (2a0924 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r3, r5} │ │ │ │ + pop {r1, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r3, r4, r6, pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0928 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -90512,28 +90512,28 @@ │ │ │ │ beq.w 2a0bc6 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2a0b30 │ │ │ │ ldr r6, [pc, #580] @ (2a0c44 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a0ac6 │ │ │ │ ldr r5, [pc, #564] @ (2a0c48 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2a0c4c ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a0a4c │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2a0a3c │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2a0a3c │ │ │ │ @@ -90570,15 +90570,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2a0c58 ) │ │ │ │ ldr r2, [pc, #476] @ (2a0c5c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r6, [pc, #460] @ (2a0c60 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a0bd6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 2a0abc │ │ │ │ @@ -90598,27 +90598,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29fbb0 │ │ │ │ b.n 2a09fe │ │ │ │ ldr r6, [pc, #420] @ (2a0c6c ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a0a4c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2a0c70 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2a0c74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 2aa368 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2aa304 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90636,15 +90636,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2a0c80 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a0a90 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2a09fe │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -90679,15 +90679,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2a0c8c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a0a90 │ │ │ │ ldr r3, [pc, #248] @ (2a0c90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a0952 │ │ │ │ ldr r3, [pc, #240] @ (2a0c94 ) │ │ │ │ @@ -90696,15 +90696,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a0952 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2a0c98 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a0952 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a09ce │ │ │ │ b.n 2a0b0c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -90753,67 +90753,67 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ add r3, pc, #672 @ (adr r3, 2a0edc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - cbnz r2, 2a0c88 │ │ │ │ + revsh r2, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r3, #48] @ 0x30 │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - hlt 0x003e │ │ │ │ + hlt 0x002e │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - hlt 0x0032 │ │ │ │ + hlt 0x0022 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r2, r3, r6} │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r5, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - pop {r2, r3, r7} │ │ │ │ + pop {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r4, 2a0cb6 │ │ │ │ + cbnz r4, 2a0cb2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r4, #32] │ │ │ │ + str r6, [r2, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rev r0, r3 │ │ │ │ + rev r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1} │ │ │ │ + cbnz r2, 2a0d00 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r0, #28] │ │ │ │ + str r2, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r4, 2a0cb8 │ │ │ │ + cbnz r4, 2a0cb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r2, 2a0cee │ │ │ │ + cbnz r2, 2a0cea │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r6 │ │ │ │ + revsh r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r1, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, #16] │ │ │ │ + str r6, [r5, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r7, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 2a0cae │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rev16 r6, r4 │ │ │ │ + rev16 r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0cb0 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 2a0cc8 │ │ │ │ @@ -90835,15 +90835,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ nop │ │ │ │ │ │ │ │ 002a0cfc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90887,26 +90887,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0d1e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2a0d80 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2a0d1e │ │ │ │ ldr r7, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r0 │ │ │ │ + cbnz r2, 2a0dc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0d84 : │ │ │ │ cbz r0, 2a0d90 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -90935,19 +90935,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a0dd4 ) │ │ │ │ ldr r0, [pc, #20] @ (2a0dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r2, 2a0e0e │ │ │ │ + cbnz r2, 2a0e0a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0ddc : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a0e70 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -90979,25 +90979,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -91103,23 +91103,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a0f84 ) │ │ │ │ ldr r0, [pc, #28] @ (2a0f88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + ldrb r6, [r6, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r4, r7] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r1, r7] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r3, r6, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb82e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0f8c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91300,15 +91300,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (2a1180 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2a1160 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -91336,19 +91336,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, r0] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 2a11fa │ │ │ │ + cbz r0, 2a11f6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r4, 2a11f2 │ │ │ │ + cbz r4, 2a11ee │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1184 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91360,15 +91360,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 2a28ac │ │ │ │ mov r0, r6 │ │ │ │ bl 2a28a0 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -91398,19 +91398,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrh r4, [r1, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 2a125a │ │ │ │ + cbz r4, 2a1256 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r2, 2a1268 │ │ │ │ + cbz r2, 2a1264 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1210 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2a121a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -91424,19 +91424,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a1244 ) │ │ │ │ ldr r0, [pc, #20] @ (2a1248 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r6, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 2a1288 │ │ │ │ + uxtb r0, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + push {r1, r7, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a124c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2a1256 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -91450,19 +91450,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a1280 ) │ │ │ │ ldr r0, [pc, #20] @ (2a1284 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r1, r3] │ │ │ │ + ldrh r2, [r7, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxtb r4, r0 │ │ │ │ + uxth r4, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r2, r4, r6, lr} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1288 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2a1292 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -91476,19 +91476,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a12bc ) │ │ │ │ ldr r0, [pc, #20] @ (2a12c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r1, r2] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r0, r1 │ │ │ │ + sxtb r0, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r3, r4, lr} │ │ │ │ + push {r1, r3, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a12c4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91784,19 +91784,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a155c ) │ │ │ │ ldr r0, [pc, #20] @ (2a1560 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrsb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r3, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add r7, sp, #864 @ 0x360 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sxtb r2, r7 │ │ │ │ + sxtb r2, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1564 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91809,18 +91809,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 260cb8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e56fc │ │ │ │ + bl 5e56ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e5214 │ │ │ │ + bl 5e5204 │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a1582 │ │ │ │ ldr r3, [pc, #28] @ (2a15c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -91828,17 +91828,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xeabc0075 │ │ │ │ - sxtb r6, r2 │ │ │ │ + sxtb r6, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrd r0, r0, [r4, #320]! @ 0x140 │ │ │ │ + strd r0, r0, [r4, #320]! @ 0x140 │ │ │ │ str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a15cc : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -91857,15 +91857,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2a162c ) │ │ │ │ add r5, pc │ │ │ │ b.n 2a15fa │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2a1612 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a15f4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -91875,15 +91875,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ orr.w r0, r8, r5, ror #1 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ands.w r0, ip, r5, ror #1 │ │ │ │ │ │ │ │ 002a1634 : │ │ │ │ ldr r3, [pc, #28] @ (2a1654 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -91926,27 +91926,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2a169a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2a16da │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5adc │ │ │ │ + bl 5e5acc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2a1694 │ │ │ │ ldr r1, [pc, #80] @ (2a1708 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4a54 │ │ │ │ + bl 5e4a44 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2a1694 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -91963,36 +91963,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ strd r0, r0, [r2, #468] @ 0x1d4 │ │ │ │ str r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sp, #24 │ │ │ │ + add r7, sp, #984 @ 0x3d8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r0, #36] @ 0x24 │ │ │ │ + str r4, [r6, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r5, #6 │ │ │ │ + subs r6, r3, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002a170c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2ff9bc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5debdc │ │ │ │ + bl 5debcc │ │ │ │ cbz r0, 2a174e │ │ │ │ mov r1, r5 │ │ │ │ bl 2a1658 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a1774 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -92012,79 +92012,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 72dd2c │ │ │ │ + bl 72dd1c │ │ │ │ b.n 2a173a │ │ │ │ ldr r3, [pc, #44] @ (2a17a4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (2a17a8 ) │ │ │ │ ldr r1, [pc, #48] @ (2a17ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a173a │ │ │ │ nop │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #840 @ 0x348 │ │ │ │ + add r5, sp, #776 @ 0x308 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r7, r6] │ │ │ │ + strb r4, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sp, #392 @ 0x188 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a17b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2a1800 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2a17ec │ │ │ │ ldr.w ip, [pc, #52] @ 2a1804 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2a1808 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r2, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #1016 @ 0x3f8 │ │ │ │ + add r4, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a180c : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -92095,67 +92095,67 @@ │ │ │ │ cbz r0, 2a1844 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2a1850 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r4, sp, #872 @ 0x368 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1854 : │ │ │ │ cbz r0, 2a1880 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (2a18a8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2a188a │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (2a18ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #536 @ 0x218 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a18b0 : │ │ │ │ cbz r0, 2a18c6 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -92174,56 +92174,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a18f0 ) │ │ │ │ ldr r0, [pc, #20] @ (2a18f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r2, [r3, r1] │ │ │ │ + strb r2, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #336 @ 0x150 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a18f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2a1a44 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a19b8 │ │ │ │ ldr r4, [pc, #300] @ (2a1a48 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2a1a4c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a1a10 │ │ │ │ ldr r2, [pc, #276] @ (2a1a50 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2a1a54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #264] @ (2a1a58 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a19ee │ │ │ │ ldr r7, [pc, #256] @ (2a1a5c ) │ │ │ │ @@ -92231,25 +92231,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2a196a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a19ee │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr r2, [pc, #236] @ (2a1a60 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2a1962 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2a1962 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -92262,36 +92262,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260cb4 │ │ │ │ ldr r4, [pc, #172] @ (2a1a68 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2a1a00 │ │ │ │ ldr r0, [pc, #164] @ (2a1a6c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2a1a70 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 2aa0dc │ │ │ │ cbz r0, 2a1a00 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 263218 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a19e4 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ b.n 2a19e4 │ │ │ │ ldr r0, [pc, #112] @ (2a1a74 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260cb4 │ │ │ │ @@ -92307,45 +92307,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2a19aa │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #664 @ 0x298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + ldrsh r6, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2a1818 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r4, [r3, r7] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ + add r6, sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r5, sp, #544 @ 0x220 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r5, r5] │ │ │ │ + strh r2, [r3, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r2, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r2, #28] │ │ │ │ + strh r6, [r0, #28] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002a1a7c : │ │ │ │ cbz r0, 2a1a82 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -92358,45 +92358,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2a1ae8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2a1ac6 │ │ │ │ ldr.w ip, [pc, #64] @ 2a1aec │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2a1af0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #144 @ 0x90 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1af4 : │ │ │ │ cbz r0, 2a1b12 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a1b1e │ │ │ │ @@ -92578,28 +92578,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 2a1caa │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a1d7a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a1ca2 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 2a1ca2 │ │ │ │ ldr r3, [pc, #292] @ (2a1de4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2a1de8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e5adc │ │ │ │ + bl 5e5acc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a1ca2 │ │ │ │ ldr r3, [pc, #280] @ (2a1dec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a1d96 │ │ │ │ @@ -92617,27 +92617,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2a1df8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a1d28 │ │ │ │ ldr r3, [pc, #204] @ (2a1de4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2a1dfc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5e548c │ │ │ │ + bl 5e547c │ │ │ │ ldr r2, [pc, #212] @ (2a1e00 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2a0654 │ │ │ │ mov r1, r0 │ │ │ │ @@ -92650,15 +92650,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -92668,15 +92668,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a1db6 │ │ │ │ ldr r0, [pc, #132] @ (2a1e08 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a1cf0 │ │ │ │ ldr r3, [pc, #116] @ (2a1e0c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1cdc │ │ │ │ @@ -92684,66 +92684,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a1cdc │ │ │ │ ldr r0, [pc, #104] @ (2a1e14 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a1cdc │ │ │ │ ldr r3, [pc, #96] @ (2a1e18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1d82 │ │ │ │ ldr r3, [pc, #76] @ (2a1e10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a1d82 │ │ │ │ ldr r0, [pc, #80] @ (2a1e1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a1d82 │ │ │ │ b.n 2a2530 │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r0, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r0, [r4, r2] │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #344 @ 0x158 │ │ │ │ lsls r3, r1, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #824 @ 0x338 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #896 @ (adr r7, 2a2178 ) │ │ │ │ + add r7, pc, #832 @ (adr r7, 2a2138 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r7, pc, #976 @ (adr r7, 2a21cc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #456 @ 0x1c8 │ │ │ │ + add r1, sp, #392 @ 0x188 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r1, r0] │ │ │ │ + ldr r7, [pc, #1000] @ (2a21ec ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vqshl.u32 q13, q12, #31 │ │ │ │ + @ instruction: 0xffffa768 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1e20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92765,15 +92765,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2a1ec4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (2a1ec8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e548c │ │ │ │ + bl 5e547c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (2a1ecc ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -92800,33 +92800,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a1e54 │ │ │ │ ldr r0, [pc, #40] @ (2a1edc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a1e54 │ │ │ │ ldrh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #208 @ 0xd0 │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [pc, #824] @ (2a2208 ) │ │ │ │ + ldr r6, [pc, #760] @ (2a21c8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #720] @ (2a21a4 ) │ │ │ │ + ldr r6, [pc, #656] @ (2a2164 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #656 @ 0x290 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1ee0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92838,15 +92838,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2a1f04 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2a1f2c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a1efe │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2a1efe │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -92869,15 +92869,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ b.n 2a21d0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r6, pc, #40 @ (adr r6, 2a1f7c ) │ │ │ │ + add r5, pc, #1000 @ (adr r5, 2a233c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1f54 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92888,15 +92888,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2a1fd2 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2a1fa4 │ │ │ │ cbz r7, 2a1f90 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -92932,21 +92932,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a1ff8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #600 @ (adr r5, 2a2248 ) │ │ │ │ + add r5, pc, #536 @ (adr r5, 2a2208 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #368] @ (2a2164 ) │ │ │ │ + ldr r5, [pc, #304] @ (2a2124 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #344 @ (adr r5, 2a2150 ) │ │ │ │ + add r5, pc, #280 @ (adr r5, 2a2110 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #560 @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1ffc : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -93026,19 +93026,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ strh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r4, [pc, #552] @ (2a22ec ) │ │ │ │ + ldr r4, [pc, #488] @ (2a22ac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #528 @ (adr r4, 2a22d8 ) │ │ │ │ + add r4, pc, #464 @ (adr r4, 2a2298 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #920 @ (adr r7, 2a2464 ) │ │ │ │ + add r7, pc, #856 @ (adr r7, 2a2424 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a20cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -93085,54 +93085,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (2a219c ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2a21a0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 72a158 │ │ │ │ + bl 72a148 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a2172 │ │ │ │ ldr r2, [pc, #64] @ (2a21a4 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a2110 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 2a2114 │ │ │ │ b.n 2a2102 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2a2160 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #32] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r0, [r7, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r4, [pc, #296] @ (2a22b8 ) │ │ │ │ + ldr r4, [pc, #232] @ (2a2278 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldrh r4, [r1, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #416 @ (adr r7, 2a2344 ) │ │ │ │ + add r7, pc, #352 @ (adr r7, 2a2304 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a21a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93191,54 +93191,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (2a22dc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (2a22e0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 72a158 │ │ │ │ + bl 72a148 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a2286 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (2a22e4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a21e4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [pc, #124] @ (2a22e8 ) │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ cbnz r0, 2a2292 │ │ │ │ ldr r2, [pc, #120] @ (2a22ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (2a22f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 2a2248 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [pc, #88] @ (2a22f4 ) │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a2272 │ │ │ │ ldr r2, [pc, #80] @ (2a22f8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -93262,33 +93262,33 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldrh r0, [r7, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r2, [r3, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #504 @ (adr r6, 2a24dc ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 2a249c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r0, #2 │ │ │ │ - cmp r2, #26 │ │ │ │ + cmp r2, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, pc, #304 @ (adr r6, 2a2420 ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 2a23e0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #648 @ (adr r6, 2a257c ) │ │ │ │ + add r6, pc, #584 @ (adr r6, 2a253c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #448 @ (adr r6, 2a24b8 ) │ │ │ │ + add r6, pc, #384 @ (adr r6, 2a2478 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #208 @ (adr r6, 2a23cc ) │ │ │ │ + add r6, pc, #144 @ (adr r6, 2a238c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #520] @ (2a2508 ) │ │ │ │ + ldr r2, [pc, #456] @ (2a24c8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #496 @ (adr r2, 2a24f4 ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 2a24b4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #184 @ (adr r6, 2a23c0 ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 2a2380 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2308 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93328,25 +93328,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r1, [pc, #944] @ (2a272c ) │ │ │ │ + ldr r1, [pc, #880] @ (2a26ec ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #920 @ (adr r1, 2a2718 ) │ │ │ │ + add r1, pc, #856 @ (adr r1, 2a26d8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #608 @ (adr r5, 2a25e4 ) │ │ │ │ + add r5, pc, #544 @ (adr r5, 2a25a4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #848] @ (2a26d8 ) │ │ │ │ + ldr r1, [pc, #784] @ (2a2698 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #824 @ (adr r1, 2a26c4 ) │ │ │ │ + add r1, pc, #760 @ (adr r1, 2a2684 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #992 @ (adr r5, 2a2770 ) │ │ │ │ + add r5, pc, #928 @ (adr r5, 2a2730 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2390 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93386,23 +93386,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r5, pc, #760 @ (adr r5, 2a26f8 ) │ │ │ │ + add r5, pc, #696 @ (adr r5, 2a26b8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #696 @ (adr r5, 2a26bc ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 2a267c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #312] @ (2a2540 ) │ │ │ │ + ldr r1, [pc, #248] @ (2a2500 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #288 @ (adr r1, 2a252c ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 2a24ec ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, pc, #1000 @ (adr r4, 2a27f8 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 2a27b8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2410 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -93429,30 +93429,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 261460 │ │ │ │ ldr r3, [pc, #140] @ (2a24e0 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2a246a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ adds r4, #1 │ │ │ │ blx 261460 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2a2496 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a2458 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72a158 │ │ │ │ + bl 72a148 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a24b8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a2458 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -93468,36 +93468,36 @@ │ │ │ │ bne.n 2a24c0 │ │ │ │ ldr r0, [pc, #60] @ (2a24e8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 26145c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 2a248a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r7, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #376 @ (adr r5, 2a2648 ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 2a2608 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ strh r0, [r4, #30] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r4, pc, #464 @ (adr r4, 2a26ac ) │ │ │ │ + add r4, pc, #400 @ (adr r4, 2a266c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r2, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r1, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r5, pc, #16 @ (adr r5, 2a24fc ) │ │ │ │ + add r4, pc, #976 @ (adr r4, 2a28bc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2a2714 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -93716,41 +93716,41 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ strh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r5, r6, #1 │ │ │ │ strh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #200 @ (adr r5, 2a27ec ) │ │ │ │ + add r5, pc, #136 @ (adr r5, 2a27ac ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #328 @ (adr r5, 2a2870 ) │ │ │ │ + add r5, pc, #264 @ (adr r5, 2a2830 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #336 @ (adr r5, 2a287c ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 2a283c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r2, [r6, r5] │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #136 @ (adr r5, 2a27bc ) │ │ │ │ + add r5, pc, #72 @ (adr r5, 2a277c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r4, pc, #280 @ (adr r4, 2a2858 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 2a2818 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ ldrsh r2, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #320 @ (adr r4, 2a288c ) │ │ │ │ + ldrsh r2, [r1, r3] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + add r4, pc, #256 @ (adr r4, 2a284c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r1, r1] │ │ │ │ + ldrsh r0, [r7, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #104 @ (adr r4, 2a27bc ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 2a277c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, pc, #136 @ (adr r4, 2a27e0 ) │ │ │ │ + add r4, pc, #72 @ (adr r4, 2a27a0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2758 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2a281c ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -93826,17 +93826,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #720 @ (adr r3, 2a2af8 ) │ │ │ │ + add r3, pc, #656 @ (adr r3, 2a2ab8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #760 @ (adr r3, 2a2b24 ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 2a2ae4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a282c : │ │ │ │ ldr r0, [pc, #4] @ (2a2834 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2a24ec │ │ │ │ nop │ │ │ │ @@ -94203,19 +94203,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a2bb4 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2bb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #568 @ (adr r2, 2a2df0 ) │ │ │ │ + add r2, pc, #504 @ (adr r2, 2a2db0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #608 @ (adr r2, 2a2e1c ) │ │ │ │ + add r2, pc, #544 @ (adr r2, 2a2ddc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2bbc : │ │ │ │ cbz r0, 2a2bc2 │ │ │ │ b.w 260f74 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -94242,19 +94242,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2c0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r0, r6] │ │ │ │ + ldr r2, [r6, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #240 @ (adr r2, 2a2cfc ) │ │ │ │ + add r2, pc, #176 @ (adr r2, 2a2cbc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #480 @ (adr r2, 2a2df0 ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 2a2db0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2c10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94298,25 +94298,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2a2c98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #832 @ (adr r1, 2a2fcc ) │ │ │ │ + add r1, pc, #768 @ (adr r1, 2a2f8c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #48 @ (adr r2, 2a2cc0 ) │ │ │ │ + add r1, pc, #1008 @ (adr r1, 2a3080 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #752 @ (adr r1, 2a2f88 ) │ │ │ │ + add r1, pc, #688 @ (adr r1, 2a2f48 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #32 @ (adr r2, 2a2cbc ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 2a307c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2c9c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94348,19 +94348,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2cfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r2, r2] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #304 @ (adr r1, 2a2e2c ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 2a2dec ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #544 @ (adr r1, 2a2f20 ) │ │ │ │ + add r1, pc, #480 @ (adr r1, 2a2ee0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2d00 : │ │ │ │ cbz r0, 2a2d10 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94377,19 +94377,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2d3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r2, r1] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #48 @ (adr r1, 2a2d6c ) │ │ │ │ + add r0, pc, #1008 @ (adr r0, 2a312c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #288 @ (adr r1, 2a2e60 ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 2a2e20 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2d40 : │ │ │ │ cbz r0, 2a2d50 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94406,19 +94406,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2d7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ + ldr r2, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #816 @ (adr r0, 2a30ac ) │ │ │ │ + add r0, pc, #752 @ (adr r0, 2a306c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #32 @ (adr r1, 2a2da0 ) │ │ │ │ + add r0, pc, #992 @ (adr r0, 2a3160 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2d80 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94437,19 +94437,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a2dbc ) │ │ │ │ ldr r0, [pc, #20] @ (2a2dc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrsb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 2a2fd8 ) │ │ │ │ + add r0, pc, #472 @ (adr r0, 2a2f98 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #776 @ (adr r0, 2a30cc ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 2a308c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2dc4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94468,19 +94468,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a2e00 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2e04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrsb r0, [r1, r6] │ │ │ │ + ldrsb r0, [r7, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #264 @ (adr r0, 2a2f0c ) │ │ │ │ + add r0, pc, #200 @ (adr r0, 2a2ecc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #504 @ (adr r0, 2a3000 ) │ │ │ │ + add r0, pc, #440 @ (adr r0, 2a2fc0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2e08 : │ │ │ │ cbz r0, 2a2e18 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94497,19 +94497,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2e44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #16 @ (adr r0, 2a2e54 ) │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #256 @ (adr r0, 2a2f48 ) │ │ │ │ + add r0, pc, #192 @ (adr r0, 2a2f08 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2e48 : │ │ │ │ cbz r0, 2a2e58 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94526,19 +94526,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2e84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r1, r4] │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #784] @ 0x310 │ │ │ │ + ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #0 @ (adr r0, 2a2e88 ) │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2e88 : │ │ │ │ cbz r0, 2a2e98 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -94554,19 +94554,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r1, r3] │ │ │ │ + ldrsb r2, [r7, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #768] @ 0x300 │ │ │ │ + ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2ec8 : │ │ │ │ cbz r0, 2a2ed8 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94583,19 +94583,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2f04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #272] @ 0x110 │ │ │ │ + ldr r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #512] @ 0x200 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2f08 : │ │ │ │ cbz r0, 2a2f18 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94611,19 +94611,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a2f40 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2f44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrsb r2, [r1, r1] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #248] @ 0xf8 │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2f48 : │ │ │ │ cbz r0, 2a2f58 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94639,19 +94639,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a2f80 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2f84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrsb r2, [r1, r0] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #784] @ 0x310 │ │ │ │ + ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2f88 : │ │ │ │ cbz r0, 2a2f98 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94667,19 +94667,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a2fc0 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2fc8 : │ │ │ │ cbz r0, 2a2fd8 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94695,19 +94695,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a3000 ) │ │ │ │ ldr r0, [pc, #20] @ (2a3004 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r2, [r1, r6] │ │ │ │ + strb r2, [r7, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3008 : │ │ │ │ cbz r0, 2a301a │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94724,19 +94724,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3048 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a304c : │ │ │ │ cbz r0, 2a305c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94752,19 +94752,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a3084 ) │ │ │ │ ldr r0, [pc, #20] @ (2a3088 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r6, [r0, r4] │ │ │ │ + strb r6, [r6, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a308c : │ │ │ │ cbz r0, 2a309c │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94780,19 +94780,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a30c4 ) │ │ │ │ ldr r0, [pc, #20] @ (2a30c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r6, [r0, r3] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a30cc : │ │ │ │ cbz r0, 2a30de │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94809,19 +94809,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a310c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + ldr r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3110 : │ │ │ │ cbz r0, 2a3122 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94838,19 +94838,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3150 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r0, r1] │ │ │ │ + strb r0, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3154 : │ │ │ │ cbz r0, 2a3166 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94868,19 +94868,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3194 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r7, r7] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3198 : │ │ │ │ cbz r0, 2a31aa │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94898,19 +94898,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a31d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strh r0, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a31dc : │ │ │ │ cbz r0, 2a31ee │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94928,19 +94928,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a321c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r6, r5] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r4, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3220 : │ │ │ │ cbz r0, 2a3234 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94958,19 +94958,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3264 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + strh r4, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #920] @ 0x398 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3268 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2a327c │ │ │ │ ldr r3, [pc, #20] @ (2a3284 ) │ │ │ │ add r3, pc │ │ │ │ @@ -94978,15 +94978,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r4, [r7, r5] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a3288 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95013,15 +95013,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 2637a8 │ │ │ │ - strb r4, [r5, r4] │ │ │ │ + strb r4, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a32dc : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2a32f0 │ │ │ │ ldr r3, [pc, #20] @ (2a32f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -95029,15 +95029,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r2, [r1, r4] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a32fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95067,21 +95067,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a335c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r1, r3] │ │ │ │ + strb r2, [r7, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r5, r2] │ │ │ │ + strb r4, [r3, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3360 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95140,15 +95140,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 2637a8 │ │ │ │ nop │ │ │ │ - strb r4, [r5, r1] │ │ │ │ + strb r4, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a34a6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2a347e │ │ │ │ cmp r3, #1 │ │ │ │ @@ -95264,17 +95264,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a346e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2a344e │ │ │ │ nop │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r1, #182 @ 0xb6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #52 @ 0x34 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -95356,24 +95356,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2a35f8 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a361c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 261020 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a35f2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a35f2 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -95581,15 +95581,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldmia r1!, {r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2a3820 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ lsrs r6, r6, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2a38a8 │ │ │ │ @@ -95655,125 +95655,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2a3974 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #148] @ (2a3978 ) │ │ │ │ ldr r3, [pc, #148] @ (2a397c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2a3980 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2a3984 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r3, [pc, #140] @ (2a3988 ) │ │ │ │ ldr r2, [pc, #140] @ (2a398c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2a3990 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r3, [pc, #132] @ (2a3994 ) │ │ │ │ ldr r2, [pc, #136] @ (2a3998 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2a399c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r3, [pc, #128] @ (2a39a0 ) │ │ │ │ ldr r2, [pc, #128] @ (2a39a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2a39a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r3, [pc, #120] @ (2a39ac ) │ │ │ │ ldr r2, [pc, #124] @ (2a39b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2a39b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r3, [pc, #116] @ (2a39b8 ) │ │ │ │ ldr r2, [pc, #116] @ (2a39bc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2a39c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r3, [pc, #108] @ (2a39c4 ) │ │ │ │ ldr r2, [pc, #112] @ (2a39c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2a39cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e5f88 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + b.w 5e5f78 │ │ │ │ + cmp r5, #64 @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r5, #4] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #18 │ │ │ │ + lsls r6, r4, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a3640 │ │ │ │ + b.n 2a3620 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r5, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #592] @ 0x250 │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (2a3ab8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -95783,61 +95783,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3a84 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (2a3ac4 ) │ │ │ │ ldr r6, [pc, #188] @ (2a3ac8 ) │ │ │ │ - bl 5eedbc │ │ │ │ + bl 5eedac │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #168] @ (2a3acc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2ccc │ │ │ │ + bl 5f2cbc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 5eef7c │ │ │ │ + bl 5eef6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3a6e │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f3640 │ │ │ │ + bl 5f3630 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #112] @ (2a3ad0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -95848,41 +95848,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (2a3ad8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #680] @ 0x2a8 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #568] @ 0x238 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3b1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -95890,29 +95890,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3b24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3b28 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260cb4 │ │ │ │ - cmp r3, #46 @ 0x2e │ │ │ │ + cmp r3, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #72] @ 0x48 │ │ │ │ + str r4, [sp, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r8, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3b6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -95920,29 +95920,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3b74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3b78 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260cb4 │ │ │ │ - cmp r2, #222 @ 0xde │ │ │ │ + cmp r2, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #704] @ 0x2c0 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #776] @ 0x308 │ │ │ │ + str r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, r8 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3bbc │ │ │ │ sub sp, #12 │ │ │ │ @@ -95950,29 +95950,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3bc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3bc8 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260cb4 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #126 @ 0x7e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #384] @ 0x180 │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #456] @ 0x1c8 │ │ │ │ + str r3, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r8, lr │ │ │ │ + add r8, ip │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3c0c │ │ │ │ sub sp, #12 │ │ │ │ @@ -95980,29 +95980,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3c14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3c18 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260cb4 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r8, r4 │ │ │ │ + add r8, r2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2a3cc8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -96019,22 +96019,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3cd4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3cd8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 723484 │ │ │ │ + bl 723474 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3c7a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2a3c9a │ │ │ │ @@ -96045,15 +96045,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3ce4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #76] @ (2a3ce8 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3cd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96065,29 +96065,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #240 @ 0xf0 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r4, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #158 @ 0x9e │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #928] @ 0x3a0 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r6, [r0, #1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96106,22 +96106,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3da4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3da8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 723484 │ │ │ │ + bl 723474 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3d4a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2a3d6a │ │ │ │ @@ -96132,15 +96132,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3db4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #76] @ (2a3db8 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3da0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96152,29 +96152,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #32 │ │ │ │ + cmp r1, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r2, #124] @ 0x7c │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #952] @ 0x3b8 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #864] @ 0x360 │ │ │ │ + str r1, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #288] @ 0x120 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #624] @ 0x270 │ │ │ │ + str r1, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r6, #116] @ 0x74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96193,22 +96193,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3e74 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3e78 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 723484 │ │ │ │ + bl 723474 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3e1a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2a3e3a │ │ │ │ @@ -96219,15 +96219,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3e84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #76] @ (2a3e88 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3e70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96239,29 +96239,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + cmp r0, #64 @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #254 @ 0xfe │ │ │ │ + movs r7, #238 @ 0xee │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #816] @ 0x330 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96280,22 +96280,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3f44 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3f48 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 723484 │ │ │ │ + bl 723474 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3eea │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2a3f0a │ │ │ │ @@ -96306,15 +96306,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3f54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #76] @ (2a3f58 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3f40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96326,29 +96326,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #128 @ 0x80 │ │ │ │ + movs r7, #112 @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r6, #96] @ 0x60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #312] @ 0x138 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #46 @ 0x2e │ │ │ │ + movs r7, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r7, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96358,24 +96358,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a3f9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r2, #60] @ 0x3c │ │ │ │ + ldrh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a3fd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96383,24 +96383,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a3fe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ - movs r6, #106 @ 0x6a │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a401c │ │ │ │ sub sp, #12 │ │ │ │ @@ -96408,24 +96408,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a4024 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ - movs r6, #38 @ 0x26 │ │ │ │ + movs r6, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, #54] @ 0x36 │ │ │ │ + ldrh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r1, #56] @ 0x38 │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a4078 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96434,34 +96434,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a4080 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r5, #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a40d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96470,34 +96470,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a40dc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r3, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r5, #50] @ 0x32 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2a415c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -96505,58 +96505,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2a4164 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2a4150 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2a4138 │ │ │ │ ldr.w ip, [pc, #84] @ 2a4168 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2a416c ) │ │ │ │ ldr r1, [pc, #84] @ (2a4170 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f314c │ │ │ │ + bl 5f313c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260f74 │ │ │ │ blx 2612ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2a410c │ │ │ │ nop │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r2, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #10 │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2a41f0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96567,15 +96567,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2a41c6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 26321c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -96590,30 +96590,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2a41fc ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r0, [r6, #42] @ 0x2a │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #134 @ 0x86 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r6, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2a42a8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96623,15 +96623,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2a42b4 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #140] @ (2a42b8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2a423c │ │ │ │ ldr r3, [pc, #132] @ (2a42bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -96679,29 +96679,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2a5fd4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2a423c │ │ │ │ nop │ │ │ │ - movs r4, #12 │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #96] @ 0x60 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldrh r6, [r7, #46] @ 0x2e │ │ │ │ + ldrh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 10, cr0, cr10, cr6, {3} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -96731,19 +96731,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5f2fb0 │ │ │ │ + bl 5f2fa0 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a434c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2a437c │ │ │ │ @@ -96766,20 +96766,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5f2fb0 │ │ │ │ + bl 5f2fa0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a434c │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2a4468 │ │ │ │ ldr.w r2, [pc, #1192] @ 2a484c │ │ │ │ movs r4, #0 │ │ │ │ @@ -96923,19 +96923,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2a4860 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5f3048 │ │ │ │ + bl 5f3038 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2a434c │ │ │ │ movs r0, #1 │ │ │ │ b.n 2a4352 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2a434c │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -97235,42 +97235,42 @@ │ │ │ │ b.n 2a46fe │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r7, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r4, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #16 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r4, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [r1, #24] │ │ │ │ lsls r5, r6, #1 │ │ │ │ stc2l 0, cr0, [r4], #408 @ 0x198 │ │ │ │ - ldrh r6, [r5, #30] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r6, #28] │ │ │ │ + ldrh r6, [r4, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #46 @ 0x2e │ │ │ │ + movs r1, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r2, #18] │ │ │ │ + ldrh r2, [r0, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r2, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, r6, #6 │ │ │ │ + subs r2, r4, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r5, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #88] @ (2a48d4 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2a48ae │ │ │ │ @@ -97338,15 +97338,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2a4940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -97378,15 +97378,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2a498c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2a4990 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 72f7f0 │ │ │ │ + b.w 72f7e0 │ │ │ │ ldr r0, [pc, #24] @ (2a4994 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2a4950 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2a4966 │ │ │ │ @@ -97412,15 +97412,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2a49d0 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 72f7f0 │ │ │ │ + b.w 72f7e0 │ │ │ │ ldr r2, [pc, #16] @ (2a49d4 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2a49a2 │ │ │ │ nop │ │ │ │ @ instruction: 0xb7b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -97442,15 +97442,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [pc, #20] @ (2a4a14 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 72f7f0 │ │ │ │ + b.w 72f7e0 │ │ │ │ ldr r1, [pc, #12] @ (2a4a18 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2a49f0 │ │ │ │ nop │ │ │ │ ldrsh r0, [r0, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ @@ -97495,15 +97495,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2a4a58 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #40] @ 0x28 │ │ │ │ @@ -97532,15 +97532,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2a4cc4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [pc, #488] @ (2a4cc8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a4c96 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -97575,15 +97575,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2a4aee │ │ │ │ ldr r3, [pc, #404] @ (2a4ccc ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #384] @ (2a4cc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4aec │ │ │ │ ldr r3, [pc, #384] @ (2a4cd0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97596,24 +97596,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2a4aec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2a4cd8 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4aee │ │ │ │ ldr r2, [pc, #356] @ (2a4cdc ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [pc, #320] @ (2a4cc8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a4aec │ │ │ │ ldr r2, [pc, #332] @ (2a4ce0 ) │ │ │ │ @@ -97627,24 +97627,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a4aec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2a4ce4 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4aee │ │ │ │ ldr r2, [pc, #264] @ (2a4cc4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [pc, #252] @ (2a4cc8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a4aec │ │ │ │ ldr r2, [pc, #272] @ (2a4ce8 ) │ │ │ │ @@ -97658,24 +97658,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2a4aec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2a4cec ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4aee │ │ │ │ ldr r2, [pc, #200] @ (2a4cc4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [pc, #188] @ (2a4cc8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a4aec │ │ │ │ ldr r2, [pc, #212] @ (2a4cf0 ) │ │ │ │ @@ -97689,25 +97689,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2a4aec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2a4cf4 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4aee │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2a32dc │ │ │ │ ldr r3, [pc, #128] @ (2a4ccc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r2, [pc, #112] @ (2a4cc8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a4aec │ │ │ │ ldr r3, [pc, #148] @ (2a4cf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97723,15 +97723,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2a4cfc ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4aee │ │ │ │ ldr r2, [pc, #104] @ (2a4d00 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a4aec │ │ │ │ @@ -97741,52 +97741,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2a4aec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2a4d04 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a4aec │ │ │ │ nop │ │ │ │ str r4, [r6, #32] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #128] @ (2a4d54 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #256 @ (adr r1, 2a4ddc ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 2a4d9c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ tst r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #216 @ (adr r1, 2a4dc0 ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 2a4d80 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #128 @ (adr r1, 2a4d70 ) │ │ │ │ + add r1, pc, #64 @ (adr r1, 2a4d30 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #16 @ (adr r1, 2a4d08 ) │ │ │ │ + add r0, pc, #976 @ (adr r0, 2a50c8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r7, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r1, #1 │ │ │ │ mov ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #728 @ (adr r0, 2a4fe0 ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 2a4fa0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4d08 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97823,19 +97823,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2a4d74 ) │ │ │ │ ldr r0, [pc, #16] @ (2a4d78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r1, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #208 @ (adr r0, 2a4e48 ) │ │ │ │ + add r0, pc, #144 @ (adr r0, 2a4e08 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #248 @ (adr r0, 2a4e74 ) │ │ │ │ + add r0, pc, #184 @ (adr r0, 2a4e34 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -97868,30 +97868,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2a4dfe │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2a4e44 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2a4e0c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2a4d08 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 70e190 │ │ │ │ + bl 70e180 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2a4e60 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -97946,25 +97946,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ ldrh r0, [r3, r2] │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldrh r6, [r7, r1] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - adds r4, r2, r2 │ │ │ │ + adds r4, r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r7, r1 │ │ │ │ + adds r4, r5, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4eb8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -98003,27 +98003,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2a4f2c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a4ed2 │ │ │ │ ldr r0, [pc, #28] @ (2a4f30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a4ed2 │ │ │ │ ldrsh r2, [r3, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ uxth r0, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ asrs r4, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #192] @ 0xc0 │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4f34 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98122,15 +98122,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 44d0ec │ │ │ │ cbz r0, 2a5032 │ │ │ │ bl 4a60e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 70e190 │ │ │ │ + b.w 70e180 │ │ │ │ nop │ │ │ │ cbz r4, 2a5076 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r6, [r3, r2] │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a5048 : │ │ │ │ @@ -98185,25 +98185,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2a51b4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2a51b8 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #228] @ (2a51bc ) │ │ │ │ ldr r1, [pc, #232] @ (2a51c0 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #216] @ (2a51c4 ) │ │ │ │ ldr r3, [pc, #188] @ (2a51ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -98227,26 +98227,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2a51d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a50ea │ │ │ │ bl 44d284 │ │ │ │ cbnz r0, 2a5148 │ │ │ │ movs r0, #12 │ │ │ │ bl 44d0ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a50ea │ │ │ │ bl 4a60e4 │ │ │ │ b.n 2a50ea │ │ │ │ mov r0, r9 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2a50ea │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a5168 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a4d08 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -98283,27 +98283,27 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r5, [pc, #544] @ (2a53d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #648] @ 0x288 │ │ │ │ + ldr r5, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r6, [r6, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r4, r3, #23 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a51d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -98408,26 +98408,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 44d0ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a525a │ │ │ │ b.n 2a52b4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #48] @ (2a5338 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -98436,15 +98436,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2a533c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2a5264 │ │ │ │ strb r0, [r5, r7] │ │ │ │ lsls r5, r0, #2 │ │ │ │ strb r6, [r3, r7] │ │ │ │ lsls r5, r0, #2 │ │ │ │ @@ -98620,15 +98620,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -98729,15 +98729,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -98882,15 +98882,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -98933,21 +98933,21 @@ │ │ │ │ strb r2, [r1, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a5818 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2a5824 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72f7b8 │ │ │ │ + b.w 72f7a8 │ │ │ │ nop │ │ │ │ str r0, [r5, r0] │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a5828 : │ │ │ │ - b.w 72f7d0 │ │ │ │ + b.w 72f7c0 │ │ │ │ │ │ │ │ 002a582c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2a58a8 ) │ │ │ │ @@ -99022,15 +99022,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2a5900 │ │ │ │ bl 2a4944 │ │ │ │ ldr r0, [pc, #96] @ (2a5944 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -99043,45 +99043,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2a5950 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a58ee │ │ │ │ ldr r3, [pc, #48] @ (2a5954 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2a5958 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2a595c ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a591e │ │ │ │ add r0, sp, #616 @ 0x268 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r7, [pc, #376] @ (2a5ac0 ) │ │ │ │ lsls r5, r0, #2 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r5, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #568] @ 0x238 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + str r5, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #392] @ 0x188 │ │ │ │ + str r5, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -99345,15 +99345,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2a5c3c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 72e778 │ │ │ │ + b.w 72e768 │ │ │ │ movs r0, #12 │ │ │ │ blx 260c44 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -99376,26 +99376,26 @@ │ │ │ │ bpl.n 2a5bce │ │ │ │ ldr r0, [pc, #36] @ (2a5c4c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ str r4, [r6, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r2, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2a5cf0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -99666,102 +99666,102 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (2a5fb0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a5eba │ │ │ │ ldr r3, [pc, #160] @ (2a5fb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5d64 │ │ │ │ ldr r3, [pc, #152] @ (2a5fb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a5d64 │ │ │ │ ldr r0, [pc, #144] @ (2a5fbc ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a5d64 │ │ │ │ ldr r2, [pc, #136] @ (2a5fc0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (2a5fc4 ) │ │ │ │ ldr r1, [pc, #140] @ (2a5fc8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a5ec0 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (2a5fcc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (2a5fd0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72deb4 │ │ │ │ b.n 2a5f4c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #808] @ (2a62a4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #728] @ (2a625c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r4, #85 @ 0x55 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ + sub.w r0, r4, #85 @ 0x55 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #960] @ (2a6358 ) │ │ │ │ + ldr r1, [pc, #896] @ (2a6318 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r2, r4] │ │ │ │ + ldrb r6, [r0, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [pc, #104] @ (2a6010 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r0, [sp, #624] @ 0x270 │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsrs r6, r1, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #16] │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r4, #32 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r0, #62] @ 0x3e │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a5fd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99876,15 +99876,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2a612c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a6106 │ │ │ │ ldr r0, [pc, #52] @ (2a6130 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a6080 │ │ │ │ ldr r3, [pc, #44] @ (2a6134 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a60f8 │ │ │ │ @@ -99892,28 +99892,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a60f8 │ │ │ │ ldr r0, [pc, #32] @ (2a613c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a60f8 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #616] @ (2a6394 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6140 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -99949,15 +99949,15 @@ │ │ │ │ blx 260b00 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7290e0 │ │ │ │ + b.w 7290d0 │ │ │ │ │ │ │ │ 002a61a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -100094,17 +100094,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a6344 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r4, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6348 : │ │ │ │ cbz r1, 2a6358 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2a6370 │ │ │ │ @@ -100131,15 +100131,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r6, r0, #16 │ │ │ │ + lsls r6, r6, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002a6394 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -100405,19 +100405,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a663c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r0, #16] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6640 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -100621,15 +100621,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 728f7c │ │ │ │ + bl 728f6c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2a68be │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -100639,15 +100639,15 @@ │ │ │ │ cbz r0, 2a68c2 │ │ │ │ ldr r1, [pc, #156] @ (2a6910 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 261b28 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #140] @ (2a6914 ) │ │ │ │ ldr r3, [pc, #124] @ (2a6904 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100676,19 +100676,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a6928 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7290e0 │ │ │ │ + bl 7290d0 │ │ │ │ b.n 2a68be │ │ │ │ ldr r1, [pc, #64] @ (2a692c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2a6930 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -100703,24 +100703,24 @@ │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ add ip, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ add r4, fp │ │ │ │ lsls r5, r6, #1 │ │ │ │ - mcr2 0, 6, r0, cr4, cr12, {2} │ │ │ │ - strh r2, [r1, #60] @ 0x3c │ │ │ │ + mrc2 0, 5, r0, cr4, cr12, {2} │ │ │ │ + strh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mcr2 0, 5, r0, cr14, cr12, {2} │ │ │ │ - strh r2, [r0, #60] @ 0x3c │ │ │ │ + mrc2 0, 4, r0, cr14, cr12, {2} │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r1, #58] @ 0x3a │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mcr2 0, 4, r0, cr10, cr12, {2} │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + mrc2 0, 3, r0, cr10, cr12, {2} │ │ │ │ + strh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -100736,25 +100736,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2a69f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #128] @ (2a69f4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #120] @ (2a69f8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 2628bc <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -100788,33 +100788,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2a5340 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2a4f34 │ │ │ │ nop │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, #54] @ 0x36 │ │ │ │ + strh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a69fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2a6a4c ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2a6a50 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 71e3d8 │ │ │ │ + bl 71e3c8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2a6a36 │ │ │ │ ldr r1, [pc, #48] @ (2a6a54 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -100830,15 +100830,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ subs r6, #62 @ 0x3e │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + strh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r7, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a6a58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100854,15 +100854,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 71e3d8 │ │ │ │ + bl 71e3c8 │ │ │ │ mov r1, sp │ │ │ │ bl 2a58ac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #56] @ (2a6ad4 ) │ │ │ │ ldr r3, [pc, #44] @ (2a6acc ) │ │ │ │ @@ -100883,15 +100883,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ negs r4, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #140 @ 0x8c │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ negs r6, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a6ad8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100924,35 +100924,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a6b06 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70de84 │ │ │ │ + b.w 70de74 │ │ │ │ ldr r1, [pc, #24] @ (2a6b60 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a38fc │ │ │ │ - blxns r1 │ │ │ │ + b.w 6a38ec │ │ │ │ + bxns pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r3, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6b64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -100996,15 +100996,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a6d40 │ │ │ │ ldr r3, [pc, #480] @ (2a6dc8 ) │ │ │ │ ldr r1, [pc, #484] @ (2a6dcc ) │ │ │ │ ldr.w r9, [pc, #484] @ 2a6dd0 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -101015,100 +101015,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2a6dd8 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2a6c28 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2a6ddc ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2a6de0 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2a6de4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2a6c76 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2a6de8 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a6c08 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #392] @ (2a6dec ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ b.n 2a6c12 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a6cee │ │ │ │ ldr.w r8, [pc, #364] @ 2a6df0 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2a6cac │ │ │ │ ldr r1, [pc, #352] @ (2a6df4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2a6ce4 │ │ │ │ ldr r1, [pc, #344] @ (2a6df8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2a6cea │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2a6dfc ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a6c90 │ │ │ │ ldr r2, [pc, #288] @ (2a6e00 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2a6c90 │ │ │ │ ldr r2, [pc, #284] @ (2a6e04 ) │ │ │ │ @@ -101120,22 +101120,22 @@ │ │ │ │ cbz r3, 2a6d46 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2a6d04 │ │ │ │ ldr r1, [pc, #268] @ (2a6e08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a6bca │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 70de0c │ │ │ │ + bl 70ddfc │ │ │ │ ldr r2, [pc, #244] @ (2a6e0c ) │ │ │ │ ldr r3, [pc, #152] @ (2a6db4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -101155,103 +101155,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2a6d72 │ │ │ │ ldr r3, [pc, #120] @ (2a6dc8 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2a6e10 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2a6e14 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 2a6cf4 │ │ │ │ ldr r3, [pc, #84] @ (2a6dc8 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #108] @ (2a6dec ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ b.n 2a6d60 │ │ │ │ ldr r2, [pc, #52] @ (2a6dcc ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2a6c80 │ │ │ │ ldr r1, [pc, #120] @ (2a6e18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 2a6d16 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ adcs r0, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adcs r4, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r1, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mov ip, r9 │ │ │ │ + mov ip, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (2a7160 ) │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r3 │ │ │ │ + mov ip, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #224 @ 0xe0 │ │ │ │ + adds r5, #208 @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r0, #32] │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #38] @ 0x26 │ │ │ │ + strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #36] @ 0x24 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r3, #36] @ 0x24 │ │ │ │ + strh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r5, #32] │ │ │ │ + strh r2, [r3, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #16 │ │ │ │ + adds r5, #0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #10 │ │ │ │ + adds r4, #250 @ 0xfa │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #202 @ 0xca │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r4, #146 @ 0x92 │ │ │ │ + adds r4, #130 @ 0x82 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r2, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6e1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -101264,51 +101264,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a6fa8 │ │ │ │ ldr r1, [pc, #380] @ (2a6fc4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a6f74 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a6f56 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a6f50 │ │ │ │ ldr r2, [pc, #356] @ (2a6fc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2a6fcc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #348] @ (2a6fd0 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #340] @ (2a6fd4 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [pc, #332] @ (2a6fd8 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [pc, #324] @ (2a6fdc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a6f92 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a6f92 │ │ │ │ ldr.w r9, [pc, #300] @ 2a6fe0 │ │ │ │ @@ -101317,47 +101317,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2a6ed2 │ │ │ │ ldr r1, [pc, #296] @ (2a6fec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a6f9c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2a6ff0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2a6ff4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2a6ff8 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2a6ffc │ │ │ │ ldr r2, [pc, #212] @ (2a7000 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -101376,92 +101376,92 @@ │ │ │ │ b.n 2a6e66 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2a700c ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a6e62 │ │ │ │ b.n 2a6f50 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2a7010 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a6e5c │ │ │ │ b.n 2a6f56 │ │ │ │ ldr r1, [pc, #128] @ (2a7014 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70dbf0 │ │ │ │ + b.w 70dbe0 │ │ │ │ ldr r1, [pc, #108] @ (2a7018 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70dbf0 │ │ │ │ + b.w 70dbe0 │ │ │ │ nop │ │ │ │ subs r6, #170 @ 0xaa │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r7, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r5, #26] │ │ │ │ + strh r2, [r3, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r5, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r4, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r5, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mvns r0, r2 │ │ │ │ + mvns r0, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r6, #20] │ │ │ │ + strh r6, [r4, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r3, #26] │ │ │ │ + strh r4, [r1, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r0, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r1, #26] │ │ │ │ + strh r6, [r7, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2a6fd0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, pc, #712 @ (adr r2, 2a72d4 ) │ │ │ │ + add r2, pc, #648 @ (adr r2, 2a7294 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + strh r0, [r0, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r3, #16] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r1, #20] │ │ │ │ + strh r6, [r7, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r0, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a701c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -101476,30 +101476,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2a7110 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #192] @ (2a7114 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #184] @ (2a7118 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ ldr r1, [pc, #176] @ (2a711c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2a7120 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -101507,15 +101507,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 717ad0 │ │ │ │ + bl 717ac0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2a70d2 │ │ │ │ mov r0, r7 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #120] @ (2a7124 ) │ │ │ │ ldr r3, [pc, #92] @ (2a7108 ) │ │ │ │ @@ -101537,15 +101537,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2a7128 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 717ad0 │ │ │ │ + bl 717ac0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a70a2 │ │ │ │ cbnz r0, 2a70f2 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -101555,23 +101555,23 @@ │ │ │ │ b.n 2a70a2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #176 @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #240 @ 0xf0 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, #162 @ 0xa2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r7, sp, #568 @ 0x238 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r7, #16] │ │ │ │ + strh r6, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + strb r6, [r0, #17] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r4, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r5, #20 │ │ │ │ ... │ │ │ │ @@ -101592,37 +101592,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2a71f0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #144] @ (2a71f4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #136] @ (2a71f8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2a71fc ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 717ad0 │ │ │ │ + bl 717ac0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2a71ca │ │ │ │ mov r0, r9 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #92] @ (2a7200 ) │ │ │ │ ldr r3, [pc, #68] @ (2a71e8 ) │ │ │ │ @@ -101651,21 +101651,21 @@ │ │ │ │ b.n 2a719a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #160 @ 0xa0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #224 @ 0xe0 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r3, #146 @ 0x92 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r5, #8] │ │ │ │ + strh r6, [r3, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #64 @ 0x40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a7204 : │ │ │ │ @@ -101703,15 +101703,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72ddac │ │ │ │ + b.w 72dd9c │ │ │ │ ldr r1, [pc, #56] @ (2a72a4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 48a60c │ │ │ │ @@ -101719,28 +101719,28 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2a72ac ) │ │ │ │ ldr r1, [pc, #40] @ (2a72b0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2a725a │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #784 @ 0x310 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r5, #2] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rsb r0, r6, #14417920 @ 0xdc0000 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + subs.w r0, r6, #14417920 @ 0xdc0000 │ │ │ │ + strh r0, [r0, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 1692a6 │ │ │ │ - strh r4, [r5, #2] │ │ │ │ + strh r4, [r3, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf592005c │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + @ instruction: 0xf582005c │ │ │ │ + strh r4, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a72b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -101757,38 +101757,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2a743c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 71e2e8 │ │ │ │ + bl 71e2d8 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2a735e │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 723484 │ │ │ │ + bl 723474 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a73a6 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2a7416 │ │ │ │ bne.n 2a73a6 │ │ │ │ @@ -101818,15 +101818,15 @@ │ │ │ │ beq.n 2a739e │ │ │ │ movs r0, #16 │ │ │ │ blx 260c44 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7232c0 │ │ │ │ + bl 7232b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a7318 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a35d4 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2a73a6 │ │ │ │ @@ -101839,20 +101839,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2a7374 │ │ │ │ ldr r1, [pc, #156] @ (2a7444 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70df38 │ │ │ │ + bl 70df28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70df74 │ │ │ │ + bl 70df64 │ │ │ │ ldr r2, [pc, #132] @ (2a7448 ) │ │ │ │ ldr r3, [pc, #104] @ (2a7430 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -101891,30 +101891,30 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ subs r2, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, #0] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r6, r5] │ │ │ │ + strb r2, [r4, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r2, #30] │ │ │ │ + ldrb r2, [r0, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r1, #30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xf3fc005c │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + @ instruction: 0xf3ec005c │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r5, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7458 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -101931,37 +101931,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 2622a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7457ec │ │ │ │ + bl 7457dc │ │ │ │ ldr r3, [pc, #76] @ (2a74e0 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2a749e │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a74ca │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 261020 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a7498 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 745728 │ │ │ │ + bl 745718 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2a749e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -101988,44 +101988,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2a75c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #176] @ (2a75cc ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ ldr r1, [pc, #168] @ (2a75d0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2a75d4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ ldr r3, [pc, #148] @ (2a75d8 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 717ad0 │ │ │ │ + bl 717ac0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2a758e │ │ │ │ mov r0, r6 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #116] @ (2a75dc ) │ │ │ │ ldr r3, [pc, #88] @ (2a75c0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -102062,23 +102062,23 @@ │ │ │ │ b.n 2a755e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r0, #10] │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r7, #218 @ 0xda │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r2, [r6, r5] │ │ │ │ + str r2, [r4, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #124 @ 0x7c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a75e0 : │ │ │ │ @@ -102098,48 +102098,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2a76d8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #196] @ (2a76dc ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2a76e0 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e2e8 │ │ │ │ + bl 71e2d8 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e2e8 │ │ │ │ + bl 71e2d8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ ldr r1, [pc, #128] @ (2a76e4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e6b0 │ │ │ │ + bl 71e6a0 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -102176,23 +102176,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ adds r6, #236 @ 0xec │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r1, sp, #256 @ 0x100 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2a7170 │ │ │ │ + b.n 2a7150 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r4, [r5, #20] │ │ │ │ + ldrb r4, [r3, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r3, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r6, #66 @ 0x42 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a76ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -102228,15 +102228,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2a77fc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102265,15 +102265,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2a7810 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102284,51 +102284,51 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2a781c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd2c │ │ │ │ + bl 72dd1c │ │ │ │ b.n 2a771c │ │ │ │ ldr r3, [pc, #68] @ (2a7820 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2a7824 ) │ │ │ │ ldr r0, [pc, #68] @ (2a7828 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #226 @ 0xe2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xf0fc005c │ │ │ │ - ldrb r2, [r3, #19] │ │ │ │ + @ instruction: 0xf0ec005c │ │ │ │ + ldrb r2, [r1, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r1, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a0005c │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + eors.w r0, r0, #92 @ 0x5c │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r7, #16] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orn r0, sl, #92 @ 0x5c │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + orrs.w r0, sl, #92 @ 0x5c │ │ │ │ + ldrb r2, [r1, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orrs.w r0, r6, #92 @ 0x5c │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + orr.w r0, r6, #92 @ 0x5c │ │ │ │ + ldrb r0, [r5, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a782c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -102411,27 +102411,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2a79b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a78a2 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2a792e │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72392c │ │ │ │ + bl 72391c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a7958 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -102448,27 +102448,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2a79c0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72dd2c │ │ │ │ + bl 72dd1c │ │ │ │ b.n 2a78a2 │ │ │ │ ldr r3, [pc, #104] @ (2a79c4 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2a79c8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2a79cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a78a2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2a79d0 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2a79d4 ) │ │ │ │ ldr r0, [pc, #88] @ (2a79d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -102476,45 +102476,45 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, #144 @ 0x90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #62 @ 0x3e │ │ │ │ lsls r5, r6, #1 │ │ │ │ - vqadd.s8 q8, q5, q6 │ │ │ │ - ldrb r0, [r7, #14] │ │ │ │ + vqadd.s64 q0, q5, q6 │ │ │ │ + ldrb r0, [r5, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r5, #11] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r0, #10] │ │ │ │ + ldrb r4, [r6, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mcr 0, 7, r0, cr12, cr12, {2} │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + mrc 0, 6, r0, cr12, cr12, {2} │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mrc 0, 6, r0, cr6, cr12, {2} │ │ │ │ - ldrb r0, [r3, #12] │ │ │ │ + mcr 0, 6, r0, cr6, cr12, {2} │ │ │ │ + ldrb r0, [r1, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mrc 0, 5, r0, cr8, cr12, {2} │ │ │ │ - ldrb r2, [r3, #9] │ │ │ │ + mcr 0, 5, r0, cr8, cr12, {2} │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r5, #9] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a79dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102539,28 +102539,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2a7a48 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - mrc 0, 0, r0, cr14, cr12, {2} │ │ │ │ - ldrb r4, [r7, #8] │ │ │ │ + mcr 0, 0, r0, cr14, cr12, {2} │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r7, #6] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7a4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -102597,15 +102597,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2a7b00 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72dd2c │ │ │ │ + bl 72dd1c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102616,31 +102616,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a7b0c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a7aba │ │ │ │ adds r2, #126 @ 0x7e │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #4] │ │ │ │ + ldrb r0, [r2, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc 0, cr0, [lr, #368] @ 0x170 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldcl 0, cr0, [lr, #-368]! @ 0xfffffe90 │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stcl 0, cr0, [r0, #-368]! @ 0xfffffe90 │ │ │ │ - ldrb r2, [r6, #7] │ │ │ │ + ldcl 0, cr0, [r0, #-368] @ 0xfffffe90 │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7b10 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102683,15 +102683,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a7bb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 72dd2c │ │ │ │ + bl 72dd1c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102699,18 +102699,18 @@ │ │ │ │ nop │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4], {92} @ 0x5c │ │ │ │ - ldrb r6, [r1, #6] │ │ │ │ + ldc 0, cr0, [r4], #368 @ 0x170 │ │ │ │ + ldrb r6, [r7, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7bb4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102801,15 +102801,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72ddac │ │ │ │ + b.w 72dd9c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -102832,59 +102832,59 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72ddac │ │ │ │ + b.w 72dd9c │ │ │ │ ldr r1, [pc, #88] @ (2a7d48 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2a7d4c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2a7d50 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72dd2c │ │ │ │ - ldrsh r0, [r1, r5] │ │ │ │ + b.w 72dd1c │ │ │ │ + ldrsh r0, [r7, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ adds r0, #186 @ 0xba │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #3] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #164 @ 0xa4 │ │ │ │ + cmp r5, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub.w r0, r8, ip, lsr #1 │ │ │ │ - ldrb r0, [r5, #3] │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - strb r2, [r0, #29] │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - sbcs.w r0, r2, ip, lsr #1 │ │ │ │ - ldrb r4, [r0, #2] │ │ │ │ + @ instruction: 0xeb98005c │ │ │ │ + ldrb r0, [r3, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r2, #28] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ sbc.w r0, r2, ip, lsr #1 │ │ │ │ - ldrb r0, [r1, #1] │ │ │ │ + ldrb r4, [r6, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r2, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + adcs.w r0, r2, ip, lsr #1 │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + strb r2, [r6, #27] │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + strb r4, [r0, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xeb3c005c │ │ │ │ - strb r4, [r5, #26] │ │ │ │ + @ instruction: 0xeb2c005c │ │ │ │ + strb r4, [r3, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7d54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -102922,15 +102922,15 @@ │ │ │ │ beq.w 2a80a2 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2623b8 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 722d4c │ │ │ │ + bl 722d3c │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2a80dc │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -103030,15 +103030,15 @@ │ │ │ │ b.w 2a66d4 │ │ │ │ blx 26139c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 263688 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5ed93c │ │ │ │ + bl 5ed92c │ │ │ │ ldr r3, [pc, #828] @ (2a8240 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a8158 │ │ │ │ ldr r0, [pc, #820] @ (2a8244 ) │ │ │ │ @@ -103058,23 +103058,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2622a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5f3d1c │ │ │ │ + bl 5f3d0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a8054 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a65f0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -103094,40 +103094,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2a6640 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 260d70 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 260b00 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5f3d1c │ │ │ │ + bl 5f3d0c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2a7f7a │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2a7fd0 │ │ │ │ mov r0, fp │ │ │ │ bl 2a66d4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 260f78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a7fe2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2a8066 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2a7eca │ │ │ │ ldr r2, [pc, #612] @ (2a8254 ) │ │ │ │ ldr r3, [pc, #572] @ (2a822c ) │ │ │ │ add r2, pc │ │ │ │ @@ -103172,17 +103172,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2a8098 │ │ │ │ mov r0, fp │ │ │ │ blx 260f78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a8066 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 722e1c │ │ │ │ + bl 722e0c │ │ │ │ b.n 2a7ec4 │ │ │ │ ldr r2, [pc, #504] @ (2a8268 ) │ │ │ │ ldr r3, [pc, #440] @ (2a822c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -103197,15 +103197,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72ddac │ │ │ │ + b.w 72dd9c │ │ │ │ ldr r2, [pc, #468] @ (2a8278 ) │ │ │ │ ldr r3, [pc, #388] @ (2a822c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -103219,15 +103219,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72ddac │ │ │ │ + b.w 72dd9c │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a7fc4 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2612f8 │ │ │ │ ldr r2, [pc, #416] @ (2a8288 ) │ │ │ │ @@ -103238,15 +103238,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2a8290 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2a7fec │ │ │ │ ldr r2, [pc, #388] @ (2a8294 ) │ │ │ │ ldr r3, [pc, #284] @ (2a822c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -103265,15 +103265,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2a82a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2a8066 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a66d4 │ │ │ │ b.n 2a8066 │ │ │ │ ldr r3, [pc, #328] @ (2a82a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -103285,24 +103285,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a7f0e │ │ │ │ ldr r0, [pc, #312] @ (2a82ac ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a7f0e │ │ │ │ cbz r0, 2a819a │ │ │ │ bl 2a66d4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 260f78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2a7ec4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ b.n 2a7ec4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 260f78 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a8192 │ │ │ │ b.n 2a7ec4 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ @@ -103315,29 +103315,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2a82b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a8150 │ │ │ │ b.n 2a8066 │ │ │ │ ldr r3, [pc, #232] @ (2a82bc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2a82c0 ) │ │ │ │ ldr r1, [pc, #232] @ (2a82c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, fp │ │ │ │ blx 260e74 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a8150 │ │ │ │ b.n 2a8066 │ │ │ │ ldr r3, [pc, #204] @ (2a82c8 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -103345,107 +103345,107 @@ │ │ │ │ ldr r1, [pc, #208] @ (2a82d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, fp │ │ │ │ blx 260e74 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 260a94 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a8150 │ │ │ │ b.n 2a8066 │ │ │ │ cmp r7, #122 @ 0x7a │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #90 @ 0x5a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r3, #0] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r6, #22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #31] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmdb r4, {r2, r3, r4, r6} │ │ │ │ - str r6, [r2, r0] │ │ │ │ + stmdb r4, {r2, r3, r4, r6} │ │ │ │ + str r6, [r0, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r3, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, #244 @ 0xf4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #184 @ 0xb8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 2a8248 │ │ │ │ + b.n 2a8228 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #22] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r2, #14] │ │ │ │ + strb r0, [r0, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, #114 @ 0x72 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 2a81c4 │ │ │ │ + b.n 2a81a4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r7, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r6, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, #62 @ 0x3e │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 2a8174 │ │ │ │ + b.n 2a8154 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r7, #20] │ │ │ │ + strb r0, [r5, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r0, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r1, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a8110 │ │ │ │ + b.n 2a80f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + strb r4, [r1, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r4, #10] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a8090 │ │ │ │ + b.n 2a8070 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [pc, #208] @ (2a8378 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #21] │ │ │ │ + strb r2, [r3, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r6, #17] │ │ │ │ + strb r6, [r4, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r4, #8] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a7fa8 │ │ │ │ + b.n 2a7f88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a7f7c │ │ │ │ + b.n 2a7f5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r0, #18] │ │ │ │ + strb r0, [r6, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r7, #7] │ │ │ │ + strb r2, [r5, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a7f3c │ │ │ │ + b.n 2a7f1c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, #7] │ │ │ │ + strb r6, [r0, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -103457,23 +103457,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #120] @ (2a8380 ) │ │ │ │ ldr r1, [pc, #120] @ (2a8384 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2a8326 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a82d4 │ │ │ │ mov r0, r6 │ │ │ │ blx 2622a0 │ │ │ │ @@ -103502,24 +103502,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 2a7fe0 │ │ │ │ + b.n 2a7fc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf5e2004a │ │ │ │ - bics r2, r3 │ │ │ │ + rsbs r0, r2, #13238272 @ 0xca0000 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #15] │ │ │ │ + strb r6, [r5, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #86 @ 0x56 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r5, #15] │ │ │ │ + strb r4, [r3, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a838c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -103532,26 +103532,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e5adc │ │ │ │ + bl 5e5acc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2a8450 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2a8454 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #140] @ (2a8458 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2a8400 │ │ │ │ ldr r1, [pc, #132] @ (2a845c ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 261a9c │ │ │ │ @@ -103571,15 +103571,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2a8464 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103588,51 +103588,51 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2a846c ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2a8416 │ │ │ │ nop │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ lsls r5, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r4 │ │ │ │ + cmn r6, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds.w r0, r4, #13238272 @ 0xca0000 │ │ │ │ - b.n 2a7f1c │ │ │ │ + add.w r0, r4, #13238272 @ 0xca0000 │ │ │ │ + b.n 2a7efc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #13] │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r2, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r6, [r5, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r4, #13] │ │ │ │ + strb r6, [r3, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r0, #12] │ │ │ │ + strb r0, [r2, #13] │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + strb r4, [r6, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2a8480 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ bcs.n 2a8420 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2a8490 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ nop │ │ │ │ bcs.n 2a8418 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -103736,29 +103736,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a7e80 │ │ │ │ + b.n 2a7e60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #68 @ 0x44 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r7, #176 @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 2a8db8 │ │ │ │ + b.n 2a8d98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a7fc0 │ │ │ │ + b.n 2a7fa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2a8d40 │ │ │ │ + b.n 2a8d20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r0, #9] │ │ │ │ + strb r6, [r6, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2a8688 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -103766,39 +103766,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69fb58 │ │ │ │ + bl 69fb48 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 72d8b0 │ │ │ │ + bl 72d8a0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2a865a │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 72d754 │ │ │ │ + bl 72d744 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 69fba8 │ │ │ │ + bl 69fb98 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 69fb58 │ │ │ │ + bl 69fb48 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -103841,74 +103841,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 260c44 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 6a04d8 │ │ │ │ + bl 6a04c8 │ │ │ │ ldr r1, [pc, #124] @ (2a873c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ cbz r0, 2a86d6 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2a8740 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ cbz r0, 2a86f0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2a8744 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ cbz r0, 2a870c │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2a8748 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ cbz r0, 2a8728 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #488] @ (2a8928 ) │ │ │ │ + ldr r5, [pc, #424] @ (2a88e8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #88] @ (2a879c ) │ │ │ │ + ldr r0, [pc, #24] @ (2a875c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #212 @ 0xd4 │ │ │ │ + movs r5, #196 @ 0xc4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb838 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2a87ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -103916,15 +103916,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2a87b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w ip, [pc, #60] @ 2a87b8 │ │ │ │ ldr r3, [pc, #60] @ (2a87bc ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2a87c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2a87c4 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -103938,19 +103938,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 2a8b94 │ │ │ │ + b.n 2a8b74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, #2] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #182 @ 0xb6 │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -103981,15 +103981,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104015,31 +104015,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2a8898 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2a8a88 │ │ │ │ + b.n 2a8a68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a88d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -104047,24 +104047,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2a88dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2a85d0 │ │ │ │ - b.n 2a8a18 │ │ │ │ + b.n 2a89f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r4, #112] @ 0x70 │ │ │ │ + ldr r6, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2a8940 ) │ │ │ │ add r4, pc │ │ │ │ @@ -104078,24 +104078,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ subs r4, r4, #5 │ │ │ │ lsls r5, r0, #2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2a89c0 ) │ │ │ │ @@ -104105,56 +104105,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a89c8 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 72d4fc │ │ │ │ + bl 72d4ec │ │ │ │ ldr r1, [pc, #80] @ (2a89cc ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #56] @ (2a89d0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 250 @ 0xfa │ │ │ │ + svc 234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #240 @ 0xf0 │ │ │ │ + subs r5, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #118 @ 0x76 │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -104167,15 +104167,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2a8a60 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 2a180c │ │ │ │ cbz r0, 2a8a42 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -104199,19 +104199,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + svc 90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2a8bd4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -104220,15 +104220,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2a8bdc ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a8bc0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 26139c │ │ │ │ @@ -104338,23 +104338,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a8be0 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2a8be4 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - udf #218 @ 0xda │ │ │ │ + udf #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #88 @ 0x58 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #92 @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -104375,15 +104375,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2a8ca2 │ │ │ │ @@ -104404,15 +104404,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -104427,33 +104427,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - subs r0, #130 @ 0x82 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 2a8c94 │ │ │ │ + bgt.n 2a8c74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -104487,15 +104487,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2a8ee4 ) │ │ │ │ ldr r7, [pc, #404] @ (2a8ee8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8e78 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -104514,37 +104514,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a8e94 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a8e4e │ │ │ │ ldr r0, [pc, #348] @ (2a8ef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r3, [pc, #344] @ (2a8ef4 ) │ │ │ │ ldr r2, [pc, #344] @ (2a8ef8 ) │ │ │ │ ldr r1, [pc, #348] @ (2a8efc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2a8f00 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2a8f04 ) │ │ │ │ ldr r1, [pc, #332] @ (2a8f08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a0558 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -104566,15 +104566,15 @@ │ │ │ │ blx 260cb8 │ │ │ │ mov r4, r0 │ │ │ │ blx 2622a0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69fa50 │ │ │ │ + bl 69fa40 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -104589,24 +104589,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a8eba │ │ │ │ ldr r4, [pc, #192] @ (2a8f10 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r3, [pc, #176] @ (2a8f14 ) │ │ │ │ ldr r2, [pc, #180] @ (2a8f18 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a8db2 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8d6a │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -104626,71 +104626,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2a8d8e │ │ │ │ ldr r0, [pc, #116] @ (2a8f24 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a8d8e │ │ │ │ ldr r3, [pc, #96] @ (2a8f1c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a8e4e │ │ │ │ ldr r3, [pc, #88] @ (2a8f20 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a8e4e │ │ │ │ ldr r0, [pc, #88] @ (2a8f28 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a8e4e │ │ │ │ nop │ │ │ │ - bgt.n 2a8f10 │ │ │ │ + bgt.n 2a8ef0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r3, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r0, #44] @ 0x2c │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r1, #6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 2a8e68 │ │ │ │ + blt.n 2a8e48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #40 @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 2a8e40 │ │ │ │ + blt.n 2a8e20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + adds r7, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #252 @ 0xfc │ │ │ │ + subs r0, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 2a8efc │ │ │ │ + bge.n 2a8edc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #24] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r6, #20] │ │ │ │ + ldr r6, [r4, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2a905c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -104699,15 +104699,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2a9064 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2a9006 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2a8fc6 │ │ │ │ @@ -104751,15 +104751,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2a9070 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 2a1044 │ │ │ │ @@ -104784,45 +104784,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2a907c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 2a0ff4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bge.n 2a9088 │ │ │ │ + bge.n 2a9068 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #150 @ 0x96 │ │ │ │ + adds r5, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #6 │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 2a8f80 │ │ │ │ + bls.n 2a9160 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #12 │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #32 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 2a90d8 │ │ │ │ + bls.n 2a90b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #198 @ 0xc6 │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2a91b8 ) │ │ │ │ @@ -104843,15 +104843,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -104874,15 +104874,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2a91cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a8494 │ │ │ │ ldr r2, [pc, #152] @ (2a91d0 ) │ │ │ │ @@ -104925,15 +104925,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a8494 │ │ │ │ b.n 2a9134 │ │ │ │ @@ -104941,29 +104941,29 @@ │ │ │ │ nop │ │ │ │ adds r4, r1, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #29 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - bhi.n 2a9254 │ │ │ │ + bhi.n 2a9234 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #220 @ 0xdc │ │ │ │ + adds r3, #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r5, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r2, r1, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bvc.n 2a9174 │ │ │ │ + bvc.n 2a9154 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #76 @ 0x4c │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #96 @ 0x60 │ │ │ │ + adds r3, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2a93b8 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -104981,15 +104981,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 2a1ffc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a93a6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -105002,15 +105002,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 26139c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 263688 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -105056,15 +105056,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2a8494 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -105090,15 +105090,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2a93e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 26139c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 263688 │ │ │ │ movs r2, #0 │ │ │ │ @@ -105133,37 +105133,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ subs r0, r5, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #234 @ 0xea │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvc.n 2a9464 │ │ │ │ + bvc.n 2a9444 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bvs.n 2a92fc │ │ │ │ + bvs.n 2a92dc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #16 │ │ │ │ + adds r2, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #10 │ │ │ │ + adds r1, #250 @ 0xfa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 2a9400 │ │ │ │ + bvs.n 2a93e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #148 @ 0x94 │ │ │ │ + adds r1, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #168 @ 0xa8 │ │ │ │ + adds r1, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, r5, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r6, #64] @ 0x40 │ │ │ │ + str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2a944c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -105173,42 +105173,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #60] @ (2a9458 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2a9432 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a91e4 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 2a8a64 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a91e4 │ │ │ │ - adds r3, #76 @ 0x4c │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bpl.n 2a94f0 │ │ │ │ + bpl.n 2a94d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #206 @ 0xce │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2a964c ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -105243,15 +105243,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2a950c │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -105310,15 +105310,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2a1ffc │ │ │ │ @@ -105340,15 +105340,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 261bcc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -105390,23 +105390,23 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ adds r0, r6, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #31 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bcc.n 2a9640 │ │ │ │ + bcc.n 2a9620 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r2, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2aa0a0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -105420,15 +105420,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2aa0ac │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -105645,15 +105645,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2a99fa │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -105737,15 +105737,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2aa0bc │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2a1b64 │ │ │ │ mov r0, r9 │ │ │ │ @@ -105777,15 +105777,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a96fa │ │ │ │ ldr.w r0, [pc, #1676] @ 2aa0c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a96fa │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -105919,15 +105919,15 @@ │ │ │ │ blx 260cb8 │ │ │ │ mov r6, r0 │ │ │ │ blx 2622a0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 69fba8 │ │ │ │ + bl 69fb98 │ │ │ │ b.n 2a96fc │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -106190,22 +106190,22 @@ │ │ │ │ bpl.w 2a9830 │ │ │ │ ldr r0, [pc, #536] @ (2aa0d4 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2a9830 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2aa0d8 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 69fba8 │ │ │ │ + bl 69fb98 │ │ │ │ b.n 2a96fa │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2a96fa │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -106261,15 +106261,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -106302,15 +106302,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -106368,43 +106368,43 @@ │ │ │ │ bgt.w 2a96fa │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2aa07c │ │ │ │ b.w 2a96fa │ │ │ │ - bcs.n 2aa048 │ │ │ │ + bcs.n 2aa028 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r0, #24] │ │ │ │ + str r4, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r0, #25 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r2, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #24 │ │ │ │ + cmp r3, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r0, r2] │ │ │ │ + ldrsh r6, [r6, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldr r2, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aa0dc : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2aa0e4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -106450,22 +106450,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2aa2b8 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72d8a4 │ │ │ │ + bl 72d894 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72d59c │ │ │ │ + bl 72d58c │ │ │ │ mov r0, r4 │ │ │ │ bl 2a85d0 │ │ │ │ b.n 2aa19e │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2aa198 │ │ │ │ @@ -106584,40 +106584,40 @@ │ │ │ │ beq.n 2aa2ce │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 69fa50 │ │ │ │ + bl 69fa40 │ │ │ │ b.n 2aa156 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2aa156 │ │ │ │ ldr r1, [pc, #48] @ (2aa300 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 69fa50 │ │ │ │ + bl 69fa40 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2aa150 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #15 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #13 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r0, [r4, #52] @ 0x34 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 002aa304 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -106633,24 +106633,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ lsls r0, r0, #21 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002aa368 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -106662,47 +106662,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2aa3ac ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a10a8 │ │ │ │ nop │ │ │ │ - stmia r5!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #80 @ 0x50 │ │ │ │ + movs r1, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #102 @ 0x66 │ │ │ │ + movs r1, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aa3b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2aa3e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e2c70 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2aa3d6 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2aa3e8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5e25b4 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + b.w 5e25a4 │ │ │ │ + strb r0, [r1, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r4, 2aa446 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -106712,29 +106712,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2aa430 ) │ │ │ │ ldr r1, [pc, #44] @ (2aa434 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r4, [r1, r4] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 2aa520 │ │ │ │ + bvs.n 2aa500 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, r3] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -106748,18 +106748,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2aa478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ - strb r4, [r0, r3] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aa47c : │ │ │ │ ldr r3, [pc, #48] @ (2aa4b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2aa486 │ │ │ │ @@ -106779,15 +106779,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2aa4bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ cbz r2, 2aa512 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2aa52c │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2aa51e │ │ │ │ @@ -106875,15 +106875,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2a54ac │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2aa502 │ │ │ │ - bpl.n 2aa680 │ │ │ │ + bpl.n 2aa660 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -106892,41 +106892,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 260c44 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 6a04d8 │ │ │ │ + bl 6a04c8 │ │ │ │ ldr r1, [pc, #52] @ (2aa60c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ ldr r1, [pc, #40] @ (2aa610 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r6, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r4, r4] │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2aa674 │ │ │ │ sub sp, #12 │ │ │ │ @@ -106934,15 +106934,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2aa67c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w ip, [pc, #60] @ 2aa680 │ │ │ │ ldr r3, [pc, #60] @ (2aa684 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2aa688 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2aa68c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -106957,19 +106957,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bmi.n 2aa75c │ │ │ │ + bmi.n 2aa73c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r1, r7] │ │ │ │ + str r0, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r5, r3 │ │ │ │ + adds r6, r3, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -107027,26 +107027,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2aa73c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa6b0 │ │ │ │ ldr r0, [pc, #24] @ (2aa740 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2aa6b0 │ │ │ │ nop │ │ │ │ lsls r4, r7, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r0] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aa7d4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -107064,33 +107064,33 @@ │ │ │ │ b.n 2aa79c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 69fba8 │ │ │ │ + bl 69fb98 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 2620f4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2aa7be │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 69fb58 │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 69fb48 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2aa772 │ │ │ │ @@ -107105,19 +107105,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bcc.n 2aa858 │ │ │ │ + bcc.n 2aa838 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r0, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r7, #30 │ │ │ │ + asrs r2, r5, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -107213,19 +107213,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2aa920 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa844 │ │ │ │ ldr r0, [pc, #64] @ (2aa924 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2aa844 │ │ │ │ ldr r0, [pc, #56] @ (2aa928 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2aa896 │ │ │ │ ldr r1, [pc, #52] @ (2aa92c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2aa83a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r2, #19 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -107235,25 +107235,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #840 @ 0x348 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #17 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r0, [r4, r2] │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [pc, #416] @ (2aaac0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r6, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r0, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + str r4, [r3, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -107581,15 +107581,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2aabe8 │ │ │ │ ldr r0, [pc, #804] @ (2aafa8 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2aabe8 │ │ │ │ ldr r3, [pc, #792] @ (2aafac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107598,15 +107598,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2aab52 │ │ │ │ ldr r0, [pc, #772] @ (2aafb0 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2aab52 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2aae22 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -107785,15 +107785,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2aadb8 │ │ │ │ ldr r1, [pc, #316] @ (2aafd8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2aafdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2aadd8 │ │ │ │ ldr r2, [pc, #296] @ (2aafd4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2aadd8 │ │ │ │ @@ -107811,15 +107811,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2aafa4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2aad52 │ │ │ │ ldr r0, [pc, #264] @ (2aafe4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2aad52 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 29f840 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -107846,15 +107846,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2aae70 │ │ │ │ ldr r0, [pc, #192] @ (2aafec ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2aae70 │ │ │ │ bl 29f610 │ │ │ │ b.n 2aae70 │ │ │ │ ldr.w sl, [pc, #180] @ 2aaff0 │ │ │ │ add sl, pc │ │ │ │ b.n 2aaf0e │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -107872,79 +107872,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (2aafa4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aaef6 │ │ │ │ ldr r0, [pc, #132] @ (2aaff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2aaef6 │ │ │ │ nop │ │ │ │ lsls r2, r3, #7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #808 @ 0x328 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r4, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r5, [pc, #600] @ (2ab1e8 ) │ │ │ │ + ldr r5, [pc, #536] @ (2ab1a8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #624] @ (2ab204 ) │ │ │ │ + ldr r5, [pc, #560] @ (2ab1c4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r5, [pc, #24] @ (2aafb8 ) │ │ │ │ + ldr r4, [pc, #984] @ (2ab378 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #256] @ (2ab0ac ) │ │ │ │ + ldr r5, [pc, #192] @ (2ab06c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #640] @ (2ab230 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #976] @ (2ab384 ) │ │ │ │ + ldr r4, [pc, #912] @ (2ab344 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #512] @ (2ab1b8 ) │ │ │ │ + ldr r4, [pc, #448] @ (2ab178 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #792] @ (2ab2d4 ) │ │ │ │ + ldr r7, [pc, #728] @ (2ab294 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r2, sp, #344 @ 0x158 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [pc, #728] @ (2ab29c ) │ │ │ │ + ldr r3, [pc, #664] @ (2ab25c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #352] @ (2ab12c ) │ │ │ │ + ldr r4, [pc, #288] @ (2ab0ec ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, sp, #784 @ 0x310 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [pc, #72] @ (2ab01c ) │ │ │ │ + ldr r3, [pc, #8] @ (2aafdc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #800] @ (2ab2fc ) │ │ │ │ + ldr r2, [pc, #736] @ (2ab2bc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #672] @ (2ab280 ) │ │ │ │ + ldr r3, [pc, #608] @ (2ab240 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #56] @ (2ab020 ) │ │ │ │ + ldr r2, [pc, #1016] @ (2ab3e0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp ip, sp │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #912] @ (2ab380 ) │ │ │ │ + ldr r2, [pc, #848] @ (2ab340 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #152] @ (2ab08c ) │ │ │ │ + ldr r2, [pc, #88] @ (2ab04c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #984] @ (2ab3d4 ) │ │ │ │ + ldr r2, [pc, #920] @ (2ab394 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -107966,22 +107966,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (2ab178 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 2ab01a │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69f9f4 │ │ │ │ + b.w 69f9e4 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -108089,19 +108089,19 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2ab0b6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ab13a │ │ │ │ b.n 2ab0e6 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blx r8 │ │ │ │ + blx r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + lsrs r2, r3, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2ab334 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -108113,15 +108113,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2ab340 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2ab22a │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -108236,85 +108236,85 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2ab348 ) │ │ │ │ ldr r0, [pc, #132] @ (2ab34c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ab29a │ │ │ │ b.n 2ab29e │ │ │ │ ldr r1, [pc, #112] @ (2ab350 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2ab354 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2ab2a4 │ │ │ │ ldr r3, [pc, #100] @ (2ab358 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab24c │ │ │ │ ldr r3, [pc, #92] @ (2ab35c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ab24c │ │ │ │ ldr r0, [pc, #84] @ (2ab360 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2ab24c │ │ │ │ mov r0, r5 │ │ │ │ bl 2aaaf0 │ │ │ │ b.n 2ab2a4 │ │ │ │ ldr r3, [pc, #68] @ (2ab364 ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (2ab368 ) │ │ │ │ ldr r0, [pc, #68] @ (2ab36c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #928] @ (2ab6dc ) │ │ │ │ + ldr r0, [pc, #864] @ (2ab69c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #984] @ (2ab718 ) │ │ │ │ + ldr r0, [pc, #920] @ (2ab6d8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xfb3c0074 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #216] @ (2ab428 ) │ │ │ │ + ldr r0, [pc, #152] @ (2ab3e8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blx pc │ │ │ │ + blx sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blx r7 │ │ │ │ + blx r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r7!, {r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bx fp │ │ │ │ + bx r9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + bx lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ab3a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -108322,24 +108322,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2ab3b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2aa744 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r4} │ │ │ │ + stmia r7!, {r1, r2} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r8, pc │ │ │ │ + mov r8, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bx r0 │ │ │ │ + mov lr, lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2ab418 │ │ │ │ sub sp, #28 │ │ │ │ @@ -108347,15 +108347,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2ab420 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 262a90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2ab424 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -108369,19 +108369,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov ip, r6 │ │ │ │ + mov ip, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov lr, r7 │ │ │ │ + mov lr, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r4, pc, #56 @ (adr r4, 2ab460 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -108391,15 +108391,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2ab490 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ bl 2aa694 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2ab462 │ │ │ │ bl 2a49d8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -108412,19 +108412,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2ab540 │ │ │ │ sub sp, #20 │ │ │ │ @@ -108434,15 +108434,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ab544 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2ab548 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2ab50e │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -108484,19 +108484,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp lr, fp │ │ │ │ + cmp lr, r9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp ip, r9 │ │ │ │ + cmp ip, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r3, pc, #104 @ (adr r3, 2ab5b8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -108506,15 +108506,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2ab5ec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2ab58a │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2ab5b0 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -108547,24 +108547,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 29f4a4 │ │ │ │ b.n 2ab59c │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, r2 │ │ │ │ + add r2, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 66b5fa │ │ │ │ + bl 66b5fa │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2ab6d0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2ab6d4 ) │ │ │ │ @@ -108574,15 +108574,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2ab6dc ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #176] @ (2ab6e0 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2ab680 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -108599,15 +108599,15 @@ │ │ │ │ cbnz r2, 2ab6ac │ │ │ │ mov r0, r3 │ │ │ │ bl 2aa694 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69f9f4 │ │ │ │ + b.w 69f9e4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108624,15 +108624,15 @@ │ │ │ │ bpl.n 2ab638 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2ab6ec ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ab638 │ │ │ │ ldr r2, [pc, #64] @ (2ab6f0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ab658 │ │ │ │ @@ -108640,36 +108640,36 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ab658 │ │ │ │ ldr r0, [pc, #48] @ (2ab6f4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2ab658 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp │ │ │ │ + add r4, fp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc │ │ │ │ + add r2, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf6b40074 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc │ │ │ │ + add r0, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, lr │ │ │ │ + add r0, ip │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 2ab7e0 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -108690,15 +108690,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 262a78 │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 2ab788 │ │ │ │ @@ -108719,15 +108719,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (2ab7fc ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5eab5c │ │ │ │ + bl 5eab4c │ │ │ │ ldr r2, [pc, #116] @ (2ab800 ) │ │ │ │ ldr r3, [pc, #96] @ (2ab7ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -108752,23 +108752,23 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2ab76a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ rsb r0, sl, #15990784 @ 0xf40000 │ │ │ │ subs.w r0, lr, #15990784 @ 0xf40000 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - muls r4, r3 │ │ │ │ + muls r4, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - muls r6, r4 │ │ │ │ + muls r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #536 @ (adr r0, 2aba18 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adcs.w r0, r8, #15990784 @ 0xf40000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -108790,15 +108790,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (2ab920 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 262a78 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -108831,15 +108831,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5e9808 │ │ │ │ + bl 5e97f8 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2ab904 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab85e │ │ │ │ @@ -108871,38 +108871,38 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (2ab934 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 29f4a4 │ │ │ │ b.n 2ab88e │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 2ab860 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4b80074 │ │ │ │ - negs r0, r3 │ │ │ │ + negs r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - negs r6, r4 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ eor.w r0, r0, #15990784 @ 0xf40000 │ │ │ │ ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r2, r6 │ │ │ │ + lsrs r2, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 1b5932 │ │ │ │ bl 349936 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ab944 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ add r0, pc, #792 @ (adr r0, 2abc60 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -108911,44 +108911,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2ab9ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #128] @ (2ab9f0 ) │ │ │ │ ldr r3, [pc, #128] @ (2ab9f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2ab9f8 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2ab9fc ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2aba00 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r3, [pc, #120] @ (2aba04 ) │ │ │ │ ldr r2, [pc, #124] @ (2aba08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2aba0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6070 │ │ │ │ + bl 5e6060 │ │ │ │ ldr r3, [pc, #112] @ (2aba10 ) │ │ │ │ ldr r2, [pc, #116] @ (2aba14 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2aba18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6070 │ │ │ │ + bl 5e6060 │ │ │ │ ldr r2, [pc, #108] @ (2aba1c ) │ │ │ │ ldr r3, [pc, #108] @ (2aba20 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2aba24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -108956,59 +108956,59 @@ │ │ │ │ ldr r4, [pc, #104] @ (2aba28 ) │ │ │ │ ldr r2, [pc, #104] @ (2aba2c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e6158 │ │ │ │ + bl 5e6148 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r1!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r4, #32 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r6 │ │ │ │ + add ip, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3500074 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r4 │ │ │ │ + add sl, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r2, #68 @ 0x44 │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r3 │ │ │ │ + add sl, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc │ │ │ │ + add r4, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -109074,15 +109074,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -109101,15 +109101,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 2635ac │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 2abc48 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 726eb4 │ │ │ │ + bl 726ea4 │ │ │ │ cbnz r0, 2abb64 │ │ │ │ ldr r2, [pc, #744] @ (2abe24 ) │ │ │ │ ldr r3, [pc, #728] @ (2abe14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -109210,15 +109210,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72deb4 │ │ │ │ b.n 2abb38 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 261f10 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -109231,33 +109231,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (2abe30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 261994 │ │ │ │ b.n 2abb38 │ │ │ │ ldr r4, [pc, #392] @ (2abe34 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2abb38 │ │ │ │ ldr r1, [pc, #372] @ (2abe38 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 73b958 │ │ │ │ + bl 73b948 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2abd56 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (2abe3c ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -109276,15 +109276,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (2abe40 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2abca0 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -109339,85 +109339,85 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (2abe4c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2abca0 │ │ │ │ ldr r2, [pc, #132] @ (2abe50 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (2abe54 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (2abe58 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2abca0 │ │ │ │ ldr r2, [pc, #112] @ (2abe5c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (2abe60 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (2abe64 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2abca0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf2240074 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bics r6, r2 │ │ │ │ + bics r6, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bics r4, r4 │ │ │ │ + bics r4, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ sub.w r0, r8, #116 @ 0x74 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bkpt 0x00aa │ │ │ │ + bkpt 0x009a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rors r6, r0 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rors r4, r1 │ │ │ │ + sbcs r4, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ add sl, sl │ │ │ │ lsls r5, r6, #1 │ │ │ │ - sbcs r4, r2 │ │ │ │ + sbcs r4, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adcs r6, r2 │ │ │ │ + adcs r6, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r7, pc} │ │ │ │ + pop {r1, r4, r5, r6, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r3 │ │ │ │ + lsls r6, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r4 │ │ │ │ + lsrs r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r5, r6, pc} │ │ │ │ + pop {r1, r4, r6, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - eors r6, r7 │ │ │ │ + eors r6, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r5 │ │ │ │ + lsrs r6, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r6, pc} │ │ │ │ + pop {r1, r4, r5, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - eors r6, r3 │ │ │ │ + eors r6, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2ac1d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109606,15 +109606,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 262de0 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73b958 │ │ │ │ + bl 73b948 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 261990 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2abf0e │ │ │ │ b.n 2ac044 │ │ │ │ @@ -109733,17 +109733,17 @@ │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ bl 2a5340 │ │ │ │ b.n 2abe88 │ │ │ │ mcr 0, 3, r0, cr4, cr4, {3} │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r1 │ │ │ │ + hlt 0x003e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ac22c │ │ │ │ sub sp, #8 │ │ │ │ @@ -109752,30 +109752,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ac234 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 2ac240 │ │ │ │ + cbnz r2, 2ac23c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #110 @ 0x6e │ │ │ │ + subs r4, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ac27c │ │ │ │ sub sp, #12 │ │ │ │ @@ -109783,29 +109783,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2ac284 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + @ instruction: 0xb8de │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #8 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r4, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ac2cc │ │ │ │ sub sp, #8 │ │ │ │ @@ -109814,29 +109814,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2ac2d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #184 @ 0xb8 │ │ │ │ + subs r3, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #202 @ 0xca │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ac318 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109844,28 +109844,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2ac320 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb83e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #104 @ 0x68 │ │ │ │ + subs r3, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #122 @ 0x7a │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ac368 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109874,29 +109874,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2ac370 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb802 │ │ │ │ + @ instruction: 0xb7f2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #28 │ │ │ │ + subs r3, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #46 @ 0x2e │ │ │ │ + subs r3, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ac3b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109904,28 +109904,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2ac3bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb7b2 │ │ │ │ + @ instruction: 0xb7a2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #204 @ 0xcc │ │ │ │ + subs r2, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r2, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ac3f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109933,24 +109933,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2ac400 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ - @ instruction: 0xb766 │ │ │ │ + @ instruction: 0xb756 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2ac46c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109958,44 +109958,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2ac474 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2ac458 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2ac464 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 73b958 │ │ │ │ + bl 73b948 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 261994 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260f74 │ │ │ │ ldr r1, [pc, #16] @ (2ac478 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2ac440 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + @ instruction: 0xb714 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #64 @ 0x40 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r5, #82 @ 0x52 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -110008,15 +110008,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2ac4ce │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 26321c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -110031,30 +110031,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2ac504 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r1, #204 @ 0xcc │ │ │ │ + subs r1, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb6aa │ │ │ │ + @ instruction: 0xb69a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #210 @ 0xd2 │ │ │ │ + subs r1, #194 @ 0xc2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ac508 : │ │ │ │ ldr r3, [pc, #124] @ (2ac588 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2ac522 │ │ │ │ @@ -110092,33 +110092,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2612f8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2ac598 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ subs r4, #182 @ 0xb6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 2ac434 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r2, #64 @ 0x40 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2ac3d8 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r2, #28 │ │ │ │ + subs r2, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ac61e │ │ │ │ @@ -110299,53 +110299,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2ac780 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp, #264 @ 0x108 │ │ │ │ + add r4, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #76 @ 0x4c │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #68 @ 0x44 │ │ │ │ + subs r1, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r1, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r2, #18] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r4, sp, #96 @ 0x60 │ │ │ │ + add r4, sp, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 2ac7bc │ │ │ │ + blt.n 2ac79c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #190 @ 0xbe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r0, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + subs r0, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + subs r1, #68 @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #94 @ 0x5e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #14 │ │ │ │ + subs r0, #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #240 @ 0xf0 │ │ │ │ + subs r0, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #210 @ 0xd2 │ │ │ │ + subs r0, #194 @ 0xc2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #64 @ 0x40 │ │ │ │ + subs r1, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2ac7a2 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -110538,26 +110538,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2ac9ce │ │ │ │ ldr r2, [pc, #152] @ (2ac9d8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [pc, #144] @ (2ac9dc ) │ │ │ │ ldr r3, [pc, #144] @ (2ac9e0 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2ac9e4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -110600,19 +110600,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ b.n 2ad14c │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + adds r7, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sxtb r2, r2 │ │ │ │ + sxtb r2, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #28 │ │ │ │ + adds r7, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2aca98 ) │ │ │ │ @@ -110624,32 +110624,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5eed9c │ │ │ │ + bl 5eed8c │ │ │ │ cbz r0, 2aca46 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 260c44 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac914 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2aca70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dd58 │ │ │ │ + bl 70dd48 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2acaa0 ) │ │ │ │ ldr r3, [pc, #80] @ (2aca9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -110745,25 +110745,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2acb7c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2acb0c │ │ │ │ b.n 2acfbc │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2acc44 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -110775,35 +110775,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2acc22 │ │ │ │ - bl 5f52d4 │ │ │ │ + bl 5f52c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2acc22 │ │ │ │ movs r0, #20 │ │ │ │ blx 260c44 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5f52d8 │ │ │ │ + bl 5f52c8 │ │ │ │ cbz r0, 2acc26 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5eed9c │ │ │ │ + bl 5eed8c │ │ │ │ cbz r0, 2acbe2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2ac914 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ac62c │ │ │ │ blx 26321c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2acc16 │ │ │ │ ldr r2, [pc, #88] @ (2acc4c ) │ │ │ │ @@ -110819,114 +110819,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 70dc68 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ movs r4, #0 │ │ │ │ b.n 2acbf2 │ │ │ │ ldr r3, [pc, #40] @ (2acc50 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2acc54 ) │ │ │ │ ldr r1, [pc, #40] @ (2acc58 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2acbe2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ b.n 2acee4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ace2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #4 │ │ │ │ + adds r4, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #66 @ 0x42 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2acca6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5f4e20 │ │ │ │ + bl 5f4e10 │ │ │ │ ldr r1, [pc, #128] @ (2accfc ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 5f4e7c │ │ │ │ + bl 5f4e6c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5f4f58 │ │ │ │ + bl 5f4f48 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2acce8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2acc82 │ │ │ │ ldr r1, [pc, #100] @ (2acd00 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5f5088 │ │ │ │ + bl 5f5078 │ │ │ │ cbz r5, 2accda │ │ │ │ - bl 5f4e20 │ │ │ │ + bl 5f4e10 │ │ │ │ ldr r1, [pc, #84] @ (2acd04 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 5f4e7c │ │ │ │ + bl 5f4e6c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5f4f58 │ │ │ │ + bl 5f4f48 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2acce8 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2accb6 │ │ │ │ ldr r1, [pc, #56] @ (2acd08 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5f5088 │ │ │ │ + bl 5f5078 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - adds r4, #216 @ 0xd8 │ │ │ │ + adds r4, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #176 @ 0xb0 │ │ │ │ + adds r4, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -111011,15 +111011,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 724198 │ │ │ │ + bl 724188 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2acf56 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -111086,18 +111086,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2acf98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ b.n 2acd7c │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2acf1e │ │ │ │ ldr r0, [pc, #220] @ (2acf9c ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -111120,115 +111120,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2acfa8 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2aceac │ │ │ │ ldr r3, [pc, #168] @ (2acfac ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2acfb0 ) │ │ │ │ ldr r1, [pc, #168] @ (2acfb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2aceac │ │ │ │ ldr r3, [pc, #152] @ (2acfb8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2acfbc ) │ │ │ │ ldr r1, [pc, #152] @ (2acfc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2aceac │ │ │ │ ldr r3, [pc, #136] @ (2acfc4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2acfc8 ) │ │ │ │ ldr r1, [pc, #136] @ (2acfcc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2aceac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2acfd0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2acfd4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2acfd8 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2aceac │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ svc 180 @ 0xb4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r4, #20 │ │ │ │ + adds r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ svc 100 @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - uxth r4, r1 │ │ │ │ + sxtb r4, r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #1016 @ 0x3f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r1, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r2, 2acfd6 │ │ │ │ + cbz r2, 2acfd2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r4, sp, #752 @ 0x2f0 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #38 @ 0x26 │ │ │ │ + adds r3, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #568 @ 0x238 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #520 @ 0x208 │ │ │ │ + add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #58 @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #408 @ 0x198 │ │ │ │ + add r4, sp, #344 @ 0x158 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #92 @ 0x5c │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #288 @ 0x120 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r2, #130 @ 0x82 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -111259,20 +111259,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ad0c4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr r1, [pc, #136] @ (2ad0c8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2ad09a │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2ad064 │ │ │ │ cbz r5, 2ad070 │ │ │ │ @@ -111294,82 +111294,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2ad00e │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2ad00e │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r3, [pc, #40] @ (2ad0cc ) │ │ │ │ ldr r2, [pc, #44] @ (2ad0d0 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2ad0d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ad010 │ │ │ │ - adds r1, #254 @ 0xfe │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r1, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r2, sp, #960 @ 0x3c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #164 @ 0xa4 │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2ad0f6 │ │ │ │ - bl 5f52b8 │ │ │ │ + bl 5f52a8 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2ad108 │ │ │ │ - bl 5f52b8 │ │ │ │ + bl 5f52a8 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2ad12c │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2ad13c │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2ad17e │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2ad15e │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -111383,15 +111383,15 @@ │ │ │ │ bl 2a37a4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2ad14e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ad194 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72f3b8 │ │ │ │ + b.w 72f3a8 │ │ │ │ adds r0, #94 @ 0x5e │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2ad1a8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -111422,19 +111422,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ad200 ) │ │ │ │ ldr r0, [pc, #20] @ (2ad204 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r1, sp, #672 @ 0x2a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #134 @ 0x86 │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + adds r0, #106 @ 0x6a │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2ad2ec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -111451,15 +111451,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2ad26c │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2ad24c │ │ │ │ - bl 5fe888 │ │ │ │ + bl 5fe878 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2ad25e │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2ad25e │ │ │ │ blx 26321c │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -111473,30 +111473,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 260c44 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5eedac │ │ │ │ + bl 5eed9c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2ad29c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2ac914 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ad236 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 70dca4 │ │ │ │ + bl 70dc94 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ad26c │ │ │ │ ldr r2, [pc, #52] @ (2ad2f4 ) │ │ │ │ ldr r3, [pc, #44] @ (2ad2f0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -111585,15 +111585,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c978 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2ad3a2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -111712,15 +111712,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2ad542 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f314c │ │ │ │ + bl 5f313c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -111754,26 +111754,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ad4e6 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2ad58c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ad4e6 │ │ │ │ nop │ │ │ │ bhi.n 2ad590 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #22 │ │ │ │ + cmp r5, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2ad644 ) │ │ │ │ @@ -111785,26 +111785,26 @@ │ │ │ │ beq.n 2ad5d2 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ad618 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2ad648 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ad61e │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2ad5d2 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad4c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -111824,15 +111824,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ad5c8 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2ad654 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ad5c8 │ │ │ │ ldr r0, [pc, #60] @ (2ad658 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ad5c0 │ │ │ │ ldr r3, [pc, #60] @ (2ad65c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111844,32 +111844,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ad5c8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2ad660 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ad5c8 │ │ │ │ nop │ │ │ │ bvc.n 2ad6c4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #204 @ 0xcc │ │ │ │ + cmp r4, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #210 @ 0xd2 │ │ │ │ + cmp r4, #194 @ 0xc2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2ad7d8 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -111891,15 +111891,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ad736 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5f3048 │ │ │ │ + bl 5f3038 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2ad75c │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2ad6cc │ │ │ │ @@ -111908,15 +111908,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 7412c8 │ │ │ │ + bl 7412b8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2ad6f2 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2ad768 │ │ │ │ cbnz r3, 2ad70e │ │ │ │ @@ -111926,15 +111926,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2ad7e4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2ad7e8 ) │ │ │ │ ldr r3, [pc, #204] @ (2ad7e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -111951,15 +111951,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ad6a4 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5f3048 │ │ │ │ + bl 5f3038 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2ad75c │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2ad6ba │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -111982,15 +111982,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ad6f2 │ │ │ │ ldr r0, [pc, #112] @ (2ad7f8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ad70e │ │ │ │ b.n 2ad6f4 │ │ │ │ blx 2612ac │ │ │ │ b.n 2ad6fa │ │ │ │ ldr r2, [pc, #72] @ (2ad7ec ) │ │ │ │ @@ -112009,15 +112009,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2ad6ca │ │ │ │ ldr r0, [pc, #60] @ (2ad800 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ad6ca │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2ad8ac │ │ │ │ lsls r4, r6, #1 │ │ │ │ bvs.n 2ad8a0 │ │ │ │ @@ -112030,19 +112030,19 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #24 │ │ │ │ + cmp r4, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + cmp r3, #122 @ 0x7a │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2add6c │ │ │ │ @@ -112068,28 +112068,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2a59c8 │ │ │ │ ldr.w r7, [pc, #1308] @ 2add70 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ada24 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2add74 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2add78 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a5998 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -112535,15 +112535,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2adb20 │ │ │ │ ldr r0, [pc, #188] @ (2add88 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2adb20 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2a5998 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2adabc │ │ │ │ @@ -112561,68 +112561,68 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2adb86 │ │ │ │ ldr r0, [pc, #128] @ (2add90 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2adb86 │ │ │ │ ldr r3, [pc, #100] @ (2add80 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb20 │ │ │ │ ldr r3, [pc, #88] @ (2add84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2adb20 │ │ │ │ ldr r0, [pc, #92] @ (2add94 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2adb20 │ │ │ │ ldr r3, [pc, #72] @ (2add8c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adb86 │ │ │ │ ldr r3, [pc, #48] @ (2add84 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2adb86 │ │ │ │ ldr r0, [pc, #56] @ (2add98 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2adb86 │ │ │ │ nop │ │ │ │ bmi.n 2adcf8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cdp 0, 15, cr0, cr10, cr10, {2} │ │ │ │ - stcl 0, cr0, [r6], #-296 @ 0xfffffed8 │ │ │ │ - add r3, pc, #176 @ (adr r3, 2ade2c ) │ │ │ │ + cdp 0, 14, cr0, cr10, cr10, {2} │ │ │ │ + mrrc 0, 4, r0, r6, cr10 │ │ │ │ + add r3, pc, #112 @ (adr r3, 2addec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #992] @ (2ae164 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r6, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #230 @ 0xe6 │ │ │ │ + movs r6, #214 @ 0xd6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #146 @ 0x92 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2ade48 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -112647,15 +112647,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a32dc │ │ │ │ ldr r2, [pc, #100] @ (2ade4c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r2, [pc, #92] @ (2ade50 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2ade22 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -112682,27 +112682,27 @@ │ │ │ │ bpl.n 2addfa │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2ade5c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2addfa │ │ │ │ ldmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #252 @ 0xfc │ │ │ │ + movs r5, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ade60 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112717,21 +112717,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 2ade96 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2ade96 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5f52d4 │ │ │ │ + bl 5f52c4 │ │ │ │ cbnz r0, 2adeb6 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112742,46 +112742,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 2ad208 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5f52f0 │ │ │ │ + bl 5f52e0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2adf0c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2adf46 │ │ │ │ bls.n 2adf1c │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2adf62 │ │ │ │ ldr r3, [pc, #136] @ (2adf70 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #128] @ (2adf74 ) │ │ │ │ ldr r2, [pc, #132] @ (2adf78 ) │ │ │ │ ldr r1, [pc, #132] @ (2adf7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70dd1c │ │ │ │ + bl 70dd0c │ │ │ │ movs r4, #0 │ │ │ │ b.n 2adea2 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -112813,19 +112813,19 @@ │ │ │ │ nop │ │ │ │ ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ movs r3, #106 @ 0x6a │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #140 @ 0x8c │ │ │ │ + movs r1, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #118 @ 0x76 │ │ │ │ + movs r1, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002adf80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112861,58 +112861,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2ac784 │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2ae016 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5e5adc │ │ │ │ + bl 5e5acc │ │ │ │ cbz r0, 2ae016 │ │ │ │ ldr r2, [pc, #184] @ (2ae0b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2ae04a │ │ │ │ - bl 5f52d4 │ │ │ │ + bl 5f52c4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2ae04a │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5f52d8 │ │ │ │ + bl 5f52c8 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2ac9e8 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 2ae026 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 2ae07e │ │ │ │ - bl 5f52d4 │ │ │ │ + bl 5f52c4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2ae07e │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 5f52d8 │ │ │ │ + bl 5f52c8 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2ac9e8 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -112934,19 +112934,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2ade7c │ │ │ │ + b.n 2ade5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [sp, #816] @ 0x330 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002ae0bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -112968,15 +112968,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ae0de │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2ae116 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5fbb38 │ │ │ │ + b.w 5fbb28 │ │ │ │ cbz r4, 2ae144 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ae0fc │ │ │ │ ldr r3, [pc, #76] @ (2ae164 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -112984,15 +112984,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2ae16c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -113003,29 +113003,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ae178 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ae130 │ │ │ │ movs r1, #28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r2, [sp, #552] @ 0x228 │ │ │ │ + ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + subs r2, r0, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #42 @ 0x2a │ │ │ │ + movs r3, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r4, #4 │ │ │ │ + subs r4, r2, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ae17c : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 260afc │ │ │ │ │ │ │ │ @@ -113190,24 +113190,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2ae35e │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2acb80 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ae35e │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 713d88 │ │ │ │ + bl 713d78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70dc68 │ │ │ │ + bl 70dc58 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 70dca4 │ │ │ │ + bl 70dc94 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b45ec │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b80a0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2bd290 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113238,32 +113238,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ae44c │ │ │ │ ldr r1, [pc, #156] @ (2ae488 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2ae406 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 29f7ac │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 728020 │ │ │ │ + bl 728010 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2ae418 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 260f74 │ │ │ │ @@ -113282,31 +113282,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ae31e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2ae494 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ae31e │ │ │ │ ldmia r1, {r1, r4, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #194 @ 0xc2 │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #6 │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #60 @ 0x3c │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2aeef0 │ │ │ │ @@ -113441,15 +113441,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 72d1ac │ │ │ │ + bl 72d19c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2ae828 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -113627,25 +113627,25 @@ │ │ │ │ b.n 2ae5cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 72d1ac │ │ │ │ + bl 72d19c │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2ae6c2 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2a66d4 │ │ │ │ ldr.w r1, [pc, #1756] @ 2aef08 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2aeb2c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -113797,35 +113797,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 72d1ac │ │ │ │ + bl 72d19c │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2aea9a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 72d264 │ │ │ │ + bl 72d254 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72cb24 │ │ │ │ + bl 72cb14 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2aea78 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -113833,15 +113833,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2aea6e │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 72cb24 │ │ │ │ + bl 72cb14 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2aea78 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2aea5c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -113908,15 +113908,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ae896 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2aef1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ae896 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -114042,21 +114042,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 7571a8 │ │ │ │ + bl 757198 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 7571a8 │ │ │ │ + bl 757198 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -114159,15 +114159,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c978 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2aee16 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2aede6 │ │ │ │ @@ -114219,15 +114219,15 @@ │ │ │ │ bpl.w 2ae896 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2aef28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ae896 │ │ │ │ ldr r3, [pc, #92] @ (2aef2c ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (2aef30 ) │ │ │ │ ldr r0, [pc, #92] @ (2aef34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -114244,41 +114244,41 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r0!, {r3, r5} │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #4 │ │ │ │ + subs r4, r6, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r5!, {r1, r3, r4} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r0, r1, #3 │ │ │ │ + adds r0, r7, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ eors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + adds r4, r4, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r1!, {r3, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #27 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r2, #38] @ 0x26 │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r4, #6 │ │ │ │ + asrs r0, r2, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aef38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -114340,24 +114340,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af072 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7411e8 │ │ │ │ + bl 7411d8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5f2fb0 │ │ │ │ + bl 5f2fa0 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2af118 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -114380,15 +114380,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af122 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af02e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7412c8 │ │ │ │ + bl 7412b8 │ │ │ │ b.n 2af032 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2aefa6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad4c8 │ │ │ │ b.n 2aefa6 │ │ │ │ @@ -114427,22 +114427,22 @@ │ │ │ │ cbnz r3, 2af12a │ │ │ │ ldr r2, [pc, #180] @ (2af17c ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (2af180 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ b.n 2aef96 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2af102 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2af102 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2af102 │ │ │ │ @@ -114493,30 +114493,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r4, r6, #1 │ │ │ │ pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #17 │ │ │ │ + asrs r6, r6, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - asrs r0, r3, #16 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #18] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r6, #28 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r5, #4 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r2, #18] │ │ │ │ + ldrh r0, [r0, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r3, #28 │ │ │ │ + lsrs r6, r1, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r2, #4 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002af19c : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2af1ae │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -114551,15 +114551,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5f3048 │ │ │ │ + bl 5f3038 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2af224 │ │ │ │ ldr r2, [pc, #64] @ (2af240 ) │ │ │ │ ldr r3, [pc, #56] @ (2af23c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114611,15 +114611,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5f2fb0 │ │ │ │ + bl 5f2fa0 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2af2b0 │ │ │ │ ldr r2, [pc, #64] @ (2af2cc ) │ │ │ │ ldr r3, [pc, #56] @ (2af2c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114681,53 +114681,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2af3a4 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2af360 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7411dc │ │ │ │ + bl 7411cc │ │ │ │ cbz r0, 2af360 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af3ba │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2af3dc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 74128c │ │ │ │ + b.w 74127c │ │ │ │ ldr r2, [pc, #108] @ (2af3e0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2af3ae │ │ │ │ ldr r2, [pc, #104] @ (2af3e4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2af3ae │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2af3e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2af3ae │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -114756,23 +114756,23 @@ │ │ │ │ cbnz r2, 2af416 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ ldr r1, [pc, #480] @ (2af5c4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r1, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r5, #18 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2af47c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -115213,15 +115213,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2af9b0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ ldr r3, [pc, #228] @ (2af9a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2af9b4 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -115303,21 +115303,21 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r5, lr} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #19 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r2, r3, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r4, r1, #17 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r4, #16 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r2, 2afa20 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cbz r4, 2afa1c │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -115532,15 +115532,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2afc24 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2afc00 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2afc00 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2afc0e │ │ │ │ mov r0, r4 │ │ │ │ @@ -115552,17 +115552,17 @@ │ │ │ │ bl 2bfaf0 │ │ │ │ b.n 2afbce │ │ │ │ nop │ │ │ │ cbz r0, 2afc2a │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #4 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2afedc ) │ │ │ │ @@ -115702,15 +115702,15 @@ │ │ │ │ bl 2af2d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2afb98 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2afe18 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2afe50 │ │ │ │ - bl 5fe888 │ │ │ │ + bl 5fe878 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2afdfc │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2afdfc │ │ │ │ blx 26321c │ │ │ │ @@ -115718,17 +115718,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2afe18 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2acb80 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2afe18 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 713c10 │ │ │ │ + bl 713c00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dc68 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r3, [pc, #216] @ (2afef4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2afc9a │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad4c8 │ │ │ │ @@ -115807,31 +115807,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #96 @ 0x60 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add sp, #280 @ 0x118 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #5 │ │ │ │ + lsrs r6, r4, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r6, #19] │ │ │ │ + ldrb r4, [r4, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r0, #30 │ │ │ │ + lsls r4, r6, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + ldrb r4, [r1, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsls r4, r7, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2b0034 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -115922,30 +115922,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2af604 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r7 │ │ │ │ bl 2afb98 │ │ │ │ b.n 2aff60 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r7, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2b0120 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -116000,15 +116000,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2af2d0 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r2, [pc, #52] @ (2b0134 ) │ │ │ │ ldr r3, [pc, #36] @ (2b0124 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116023,15 +116023,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #496 @ 0x1f0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #17 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r3, sp, #912 @ 0x390 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -116076,25 +116076,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b0156 │ │ │ │ ldr r0, [pc, #36] @ (2b01c8 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b0156 │ │ │ │ add r3, sp, #600 @ 0x258 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #976] @ (2b0594 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2b0284 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -116140,15 +116140,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2af2d0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r2, [pc, #56] @ (2b0298 ) │ │ │ │ ldr r3, [pc, #36] @ (2b0288 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116164,15 +116164,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #1000 @ 0x3e8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + lsls r2, r4, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r2, sp, #520 @ 0x208 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -116246,15 +116246,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d0 │ │ │ │ ldr r1, [pc, #180] @ (2b0420 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r2, [pc, #168] @ (2b0424 ) │ │ │ │ ldr r3, [pc, #144] @ (2b040c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116277,15 +116277,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b0368 │ │ │ │ ldr r0, [pc, #120] @ (2b0430 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b0368 │ │ │ │ ldr r3, [pc, #112] @ (2b0434 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b02f6 │ │ │ │ ldr r3, [pc, #92] @ (2b042c ) │ │ │ │ @@ -116295,15 +116295,15 @@ │ │ │ │ bpl.n 2b02f6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2b0438 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b02f6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2b043c ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2b0440 ) │ │ │ │ ldr r0, [pc, #76] @ (2b0444 ) │ │ │ │ add r3, pc │ │ │ │ @@ -116318,34 +116318,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #15 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #13 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2l 0, cr0, [lr], #-296 @ 0xfffffed8 │ │ │ │ - cdp2 0, 7, cr0, cr0, cr10, {2} │ │ │ │ + stc2l 0, cr0, [lr], #-296 @ 0xfffffed8 │ │ │ │ + cdp2 0, 6, cr0, cr0, cr10, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2b0628 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w ip, [pc, #460] @ 2b062c │ │ │ │ @@ -116404,15 +116404,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r2, [pc, #316] @ (2b0640 ) │ │ │ │ ldr r3, [pc, #296] @ (2b062c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116472,15 +116472,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r2, [pc, #164] @ (2b064c ) │ │ │ │ ldr r3, [pc, #128] @ (2b062c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116498,15 +116498,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b054e │ │ │ │ ldr r0, [pc, #132] @ (2b0658 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b054e │ │ │ │ ldr r2, [pc, #116] @ (2b065c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b04aa │ │ │ │ @@ -116516,15 +116516,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2b04aa │ │ │ │ ldr r0, [pc, #96] @ (2b0660 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b04aa │ │ │ │ ldr r3, [pc, #84] @ (2b0664 ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2b0668 ) │ │ │ │ ldr r0, [pc, #84] @ (2b066c ) │ │ │ │ add r3, pc │ │ │ │ @@ -116539,37 +116539,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #408 @ 0x198 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, r7 │ │ │ │ + movs r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r7, pc, #896 @ (adr r7, 2b09c4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r7, pc, #768 @ (adr r7, 2b0948 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - vmla.i16 q0, q4, d2[1] │ │ │ │ + vmla.i q0, q4, d2[2] │ │ │ │ add r7, pc, #232 @ (adr r7, 2b0738 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #9 │ │ │ │ + lsls r4, r7, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r6, r1, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r2, #22] │ │ │ │ + strb r0, [r0, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfa5e004a │ │ │ │ - mrrc2 0, 4, r0, r0, cr10 @ │ │ │ │ + @ instruction: 0xfa4e004a │ │ │ │ + mcrr2 0, 4, r0, r0, cr10 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2b081c ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #408] @ (2b0820 ) │ │ │ │ @@ -116683,15 +116683,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2af2d0 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r2, [pc, #112] @ (2b0834 ) │ │ │ │ ldr r3, [pc, #88] @ (2b0820 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116716,35 +116716,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2b0840 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b06aa │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #368 @ (adr r6, 2b0990 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #344 @ (adr r6, 2b0980 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 3, cr0, cr10, cr10, {2} │ │ │ │ + cdp2 0, 2, cr0, cr10, cr10, {2} │ │ │ │ add r5, pc, #120 @ (adr r5, 2b08b0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #832] @ (2b0b7c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2b0a38 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -116828,15 +116828,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2af604 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r2, [pc, #248] @ (2b0a50 ) │ │ │ │ ldr r3, [pc, #228] @ (2b0a3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116881,15 +116881,15 @@ │ │ │ │ bpl.n 2b08e2 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2b0a60 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b08e2 │ │ │ │ ldr r2, [pc, #136] @ (2b0a64 ) │ │ │ │ ldr r3, [pc, #92] @ (2b0a3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -116929,34 +116929,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #496 @ (adr r4, 2b0c34 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6], {74} @ 0x4a │ │ │ │ + @ instruction: 0xfbf6004a │ │ │ │ add r3, pc, #560 @ (adr r3, 2b0c84 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r3, pc, #432 @ (adr r3, 2b0c08 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ eors r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u q0, q3, q5 │ │ │ │ + vhadd.u32 q0, q3, q5 │ │ │ │ add r3, pc, #24 @ (adr r3, 2b0a80 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r0, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf664004a │ │ │ │ - stc2 0, cr0, [r6], {74} @ 0x4a │ │ │ │ - strb r6, [r7, #5] │ │ │ │ + @ instruction: 0xf654004a │ │ │ │ + ldc2l 0, cr0, [r6], #-296 @ 0xfffffed8 │ │ │ │ + strb r6, [r5, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movw r0, #51274 @ 0xc84a │ │ │ │ - cdp2 0, 9, cr0, cr14, cr10, {2} │ │ │ │ + @ instruction: 0xf63c004a │ │ │ │ + cdp2 0, 8, cr0, cr14, cr10, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2b1698 │ │ │ │ ldr.w r3, [pc, #3076] @ 2b169c │ │ │ │ @@ -117013,15 +117013,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1c8a │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b19a6 │ │ │ │ ldr.w r0, [pc, #2940] @ 2b16a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f12 │ │ │ │ b.n 2b1118 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b1820 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -117052,15 +117052,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2b1b94 │ │ │ │ ldr.w r0, [pc, #2828] @ 2b16ac │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2b0f12 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b1586 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -117136,15 +117136,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 757510 │ │ │ │ + bl 757500 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -117152,18 +117152,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 757510 │ │ │ │ + bl 757500 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 757510 │ │ │ │ + bl 757500 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2b0cce │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -117536,15 +117536,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2af604 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r5 │ │ │ │ bl 2afb98 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2b0e10 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2b10ee │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -117764,15 +117764,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2b16d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -117931,15 +117931,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b0d48 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2b16e8 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2b0d48 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2b10d6 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -117949,15 +117949,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2b10d6 │ │ │ │ movs r0, #8 │ │ │ │ b.n 2b0f26 │ │ │ │ ldr r0, [pc, #352] @ (2b16ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f12 │ │ │ │ b.n 2b1118 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2b1826 │ │ │ │ ldr r3, [pc, #256] @ (2b16a4 ) │ │ │ │ @@ -117973,15 +117973,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2b10ee │ │ │ │ ldr r0, [pc, #284] @ (2b16f0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f12 │ │ │ │ b.n 2b1118 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -118053,43 +118053,43 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #248 @ (adr r2, 2b179c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r7, #20 │ │ │ │ + lsls r4, r5, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2b13be │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ @ instruction: 0xffff9db6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4aa004a │ │ │ │ + eors.w r0, sl, #13238272 @ 0xca0000 │ │ │ │ vqadd.s64 q8, q4, q10 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r4, sl] │ │ │ │ - @ instruction: 0xf120004a │ │ │ │ + vst4.16 {d0-d3}, [r4], sl │ │ │ │ + adds.w r0, r0, #74 @ 0x4a │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf65c004a │ │ │ │ - vld1.8 {d0[2]}, [r0], sl │ │ │ │ - @ instruction: 0xf7da004a │ │ │ │ + movw r0, #51274 @ 0xc84a │ │ │ │ + ldrsb.w r0, [r0, #74] @ 0x4a │ │ │ │ + @ instruction: 0xf7ca004a │ │ │ │ adds r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2b16f2 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -118163,45 +118163,45 @@ │ │ │ │ bl 2af2d0 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2b1754 │ │ │ │ ldr.w r1, [pc, #1560] @ 2b1df0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ b.w 2b0d52 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b0670 │ │ │ │ b.w 2b0f12 │ │ │ │ movs r0, #4 │ │ │ │ b.w 2b0f26 │ │ │ │ ldr.w r0, [pc, #1528] @ 2b1df4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f12 │ │ │ │ b.n 2b1118 │ │ │ │ ldr.w r0, [pc, #1512] @ 2b1df8 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f12 │ │ │ │ b.n 2b1118 │ │ │ │ movs r0, #2 │ │ │ │ b.w 2b0f26 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2b0f26 │ │ │ │ ldr.w r0, [pc, #1484] @ 2b1dfc │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b0f12 │ │ │ │ b.n 2b1118 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2b0cdc │ │ │ │ @@ -118217,15 +118217,15 @@ │ │ │ │ bpl.w 2b0fc0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2b1e08 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -118267,15 +118267,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -118299,28 +118299,28 @@ │ │ │ │ bpl.w 2b0f06 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2b1e1c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2b0f06 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a32dc │ │ │ │ ldr.w r3, [pc, #1188] @ 2b1e20 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1d4c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -118396,15 +118396,15 @@ │ │ │ │ bpl.w 2b0f12 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2b1e30 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2b0f12 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2b1a28 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2b1a28 │ │ │ │ @@ -118443,15 +118443,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2b1e38 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2b11ac │ │ │ │ ldr r2, [pc, #812] @ (2b1e3c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b1292 │ │ │ │ ldr r2, [pc, #740] @ (2b1e04 ) │ │ │ │ @@ -118460,15 +118460,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2b1292 │ │ │ │ ldr r0, [pc, #788] @ (2b1e40 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2b1292 │ │ │ │ ldr r3, [pc, #768] @ (2b1e44 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -118480,15 +118480,15 @@ │ │ │ │ bpl.w 2b1612 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2b1e48 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -118518,15 +118518,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 41a87c │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b0f12 │ │ │ │ ldr r0, [pc, #652] @ (2b1e58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.w 2b0f12 │ │ │ │ ldr r2, [pc, #592] @ (2b1e28 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b19de │ │ │ │ @@ -118561,34 +118561,34 @@ │ │ │ │ bpl.w 2b0bee │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2b1e60 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2b0bee │ │ │ │ ldr r0, [pc, #516] @ (2b1e64 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b19de │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2b1e68 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2b0c1a │ │ │ │ ldr r3, [pc, #480] @ (2b1e6c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -118601,22 +118601,22 @@ │ │ │ │ bpl.w 2b0b22 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2b1e70 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2b0b22 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2b1e74 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -118624,15 +118624,15 @@ │ │ │ │ bne.w 2b1506 │ │ │ │ b.w 2b0d48 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2b1e78 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -118642,15 +118642,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2b1e7c ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -118671,15 +118671,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2b1e84 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b1996 │ │ │ │ ldr r3, [pc, #264] @ (2b1e88 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b0b88 │ │ │ │ ldr r3, [pc, #116] @ (2b1e04 ) │ │ │ │ @@ -118687,15 +118687,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2b0b88 │ │ │ │ ldr r0, [pc, #240] @ (2b1e8c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2b0b88 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2b1e90 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1ac2 │ │ │ │ @@ -118704,85 +118704,85 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2b1ac2 │ │ │ │ ldr r0, [pc, #200] @ (2b1e94 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b1ac2 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1a28 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad4c8 │ │ │ │ b.n 2b1a28 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4, #296]! @ 0x128 │ │ │ │ - ldc 0, cr0, [ip, #-296] @ 0xfffffed8 │ │ │ │ - @ instruction: 0xf634004a │ │ │ │ - @ instruction: 0xf5f0004a │ │ │ │ - ldrh.w r0, [r4, sl] │ │ │ │ + ldcl 0, cr0, [r4, #296] @ 0x128 │ │ │ │ + stc 0, cr0, [ip, #-296] @ 0xfffffed8 │ │ │ │ + @ instruction: 0xf624004a │ │ │ │ + @ instruction: 0xf5e0004a │ │ │ │ + strh.w r0, [r4, sl] │ │ │ │ subs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4d6004a │ │ │ │ + @ instruction: 0xf4c6004a │ │ │ │ add ip, sl │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #592] @ (2b2064 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0d0004a │ │ │ │ + @ instruction: 0xf0c0004a │ │ │ │ movs r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf396004a │ │ │ │ + usat r0, #10, r6, lsl #1 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #240] @ (2b1f18 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6dc004a │ │ │ │ + movt r0, #51274 @ 0xc84a │ │ │ │ add r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6bc004a │ │ │ │ + subw r0, ip, #2122 @ 0x84a │ │ │ │ asrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3b2004a │ │ │ │ + usat r0, #10, r2, asr #1 │ │ │ │ ldr r1, [pc, #976] @ (2b2218 ) │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r0, #13238272 @ 0xca0000 │ │ │ │ + orrs.w r0, r0, #13238272 @ 0xca0000 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vabal.u , d15, d26 │ │ │ │ + vsli.32 d31, d10, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf23e004a │ │ │ │ - vext.8 q0, q5, q5, #0 │ │ │ │ - stcl 0, cr0, [r4], #296 @ 0x128 │ │ │ │ + @ instruction: 0xf22e004a │ │ │ │ + vmla.i32 d0, d10, d10[0] │ │ │ │ + ldcl 0, cr0, [r4], {74} @ 0x4a │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r4, #74 @ 0x4a │ │ │ │ - cdp 0, 1, cr0, cr0, cr10, {2} │ │ │ │ - cdp 0, 4, cr0, cr12, cr10, {2} │ │ │ │ - ldcl 0, cr0, [sl, #-296] @ 0xfffffed8 │ │ │ │ + @ instruction: 0xf294004a │ │ │ │ + cdp 0, 0, cr0, cr0, cr10, {2} │ │ │ │ + cdp 0, 3, cr0, cr12, cr10, {2} │ │ │ │ + stcl 0, cr0, [sl, #-296] @ 0xfffffed8 │ │ │ │ add ip, pc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2ba004a │ │ │ │ + subw r0, sl, #74 @ 0x4a │ │ │ │ subs r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2f0004a │ │ │ │ + @ instruction: 0xf2e0004a │ │ │ │ lsls r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sbfx r0, r0, #1, #11 │ │ │ │ + @ instruction: 0xf330004a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2b1f54 │ │ │ │ mov.w r3, #16777216 @ 0x1000000 │ │ │ │ @@ -118855,15 +118855,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r6, [r4, r1] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2b233c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -118903,15 +118903,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b1fc2 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2b205a │ │ │ │ mov r0, r4 │ │ │ │ @@ -118939,15 +118939,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b2016 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2a66d4 │ │ │ │ @@ -119023,15 +119023,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2af604 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af48c │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afb98 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2b216c │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2b216c │ │ │ │ @@ -119174,15 +119174,15 @@ │ │ │ │ bpl.w 2b20b4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2b2370 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b20b4 │ │ │ │ ldr r3, [pc, #100] @ (2b2374 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2236 │ │ │ │ ldr r3, [pc, #80] @ (2b236c ) │ │ │ │ @@ -119192,46 +119192,46 @@ │ │ │ │ bpl.n 2b2236 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2b2378 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b2236 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #42] @ 0x2a │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b1dcc │ │ │ │ + b.n 2b1dac │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b1d1c │ │ │ │ + b.n 2b1cfc │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b1b68 │ │ │ │ + b.n 2b2b48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bne.n 2b2346 │ │ │ │ vtbl.8 d24, {d31- │ │ │ │ vcvt.f32.u32 q10, q14, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q8, q0, q5 │ │ │ │ + vhadd.s32 q8, q0, q5 │ │ │ │ movs r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 15, cr0, cr10, cr10, {2} │ │ │ │ + cdp 0, 14, cr0, cr10, cr10, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2b267c ) │ │ │ │ add r6, sp, #16 │ │ │ │ @@ -119302,23 +119302,23 @@ │ │ │ │ bne.n 2b242e │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5f9154 │ │ │ │ + bl 5f9144 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b251a │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5f93d8 │ │ │ │ + bl 5f93c8 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b2576 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 2629d8 │ │ │ │ @@ -119337,15 +119337,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2afb98 │ │ │ │ ldr r3, [pc, #460] @ (2b268c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5f9414 │ │ │ │ + bl 5f9404 │ │ │ │ ldr r2, [pc, #448] @ (2b2690 ) │ │ │ │ ldr r3, [pc, #432] @ (2b2680 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -119360,33 +119360,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b25ea │ │ │ │ mov r0, r7 │ │ │ │ bl 2b1e98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5f9414 │ │ │ │ + bl 5f9404 │ │ │ │ b.n 2b24cc │ │ │ │ ldr r3, [pc, #380] @ (2b2688 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b25b8 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2b24fc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr r3, [pc, #352] @ (2b2688 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b261c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ b.n 2b2516 │ │ │ │ ldr r3, [pc, #332] @ (2b2688 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2516 │ │ │ │ ldr r3, [pc, #332] @ (2b2694 ) │ │ │ │ @@ -119404,25 +119404,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2b26a0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2b26a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b2516 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr r3, [pc, #264] @ (2b2688 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b264a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ b.n 2b24fc │ │ │ │ ldr r3, [pc, #276] @ (2b26a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b24a8 │ │ │ │ ldr r3, [pc, #248] @ (2b2698 ) │ │ │ │ @@ -119430,15 +119430,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b24a8 │ │ │ │ ldr r0, [pc, #256] @ (2b26ac ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b24a8 │ │ │ │ ldr r3, [pc, #216] @ (2b2694 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2516 │ │ │ │ ldr r3, [pc, #208] @ (2b2698 ) │ │ │ │ @@ -119451,15 +119451,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2b26b4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2b26b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b2516 │ │ │ │ ldr r3, [pc, #168] @ (2b2694 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b24fc │ │ │ │ ldr r3, [pc, #160] @ (2b2698 ) │ │ │ │ @@ -119472,15 +119472,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2b26c0 ) │ │ │ │ ldr r0, [pc, #184] @ (2b26c4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b24fc │ │ │ │ ldr r3, [pc, #116] @ (2b2694 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2530 │ │ │ │ ldr r3, [pc, #108] @ (2b2698 ) │ │ │ │ @@ -119491,15 +119491,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2b26c8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2b26cc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b2530 │ │ │ │ ldr r3, [pc, #72] @ (2b2694 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2588 │ │ │ │ ldr r3, [pc, #64] @ (2b2698 ) │ │ │ │ @@ -119510,15 +119510,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2b26d0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2b26d4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b2588 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #10] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -119529,33 +119529,33 @@ │ │ │ │ bvc.n 2b2756 │ │ │ │ vqshrun.s64 d24, q2, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldcl 0, cr0, [r4, #-296] @ 0xfffffed8 │ │ │ │ - stcl 0, cr0, [r6, #-296]! @ 0xfffffed8 │ │ │ │ + stcl 0, cr0, [r4, #-296] @ 0xfffffed8 │ │ │ │ + ldcl 0, cr0, [r6, #-296] @ 0xfffffed8 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4, #296]! @ 0x128 │ │ │ │ - ldrh r4, [r6, #36] @ 0x24 │ │ │ │ + ldcl 0, cr0, [r4, #296] @ 0x128 │ │ │ │ + ldrh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [r4, #-296] @ 0xfffffed8 │ │ │ │ - ldcl 0, cr0, [r2], #296 @ 0x128 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldc 0, cr0, [r4, #-296]! @ 0xfffffed8 │ │ │ │ + stcl 0, cr0, [r2], #296 @ 0x128 │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [r6, #-296]! @ 0xfffffed8 │ │ │ │ - stcl 0, cr0, [r2], {74} @ 0x4a │ │ │ │ - ldcl 0, cr0, [r8], #296 @ 0x128 │ │ │ │ - ldc 0, cr0, [r2], {74} @ 0x4a │ │ │ │ - stcl 0, cr0, [r4], #296 @ 0x128 │ │ │ │ - stcl 0, cr0, [r6], #-296 @ 0xfffffed8 │ │ │ │ + ldcl 0, cr0, [r6, #-296] @ 0xfffffed8 │ │ │ │ + ldc 0, cr0, [r2], #296 @ 0x128 │ │ │ │ + stcl 0, cr0, [r8], #296 @ 0x128 │ │ │ │ + stc 0, cr0, [r2], {74} @ 0x4a │ │ │ │ + ldcl 0, cr0, [r4], {74} @ 0x4a │ │ │ │ + mrrc 0, 4, r0, r6, cr10 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ ldr.w r2, [pc, #1040] @ 2b2b00 │ │ │ │ @@ -119582,94 +119582,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b2aca │ │ │ │ add r3, pc, #968 @ (adr r3, 2b2af8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 5e3098 │ │ │ │ + bl 5e3088 │ │ │ │ ldr r3, [pc, #976] @ (2b2b10 ) │ │ │ │ ldr r2, [pc, #976] @ (2b2b14 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (2b2b18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 5e3098 │ │ │ │ + bl 5e3088 │ │ │ │ ldr r1, [pc, #952] @ (2b2b1c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #928] @ (2b2b20 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #920] @ (2b2b24 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #908] @ (2b2b28 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #900] @ (2b2b2c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #888] @ (2b2b30 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #876] @ (2b2b34 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #864] @ (2b2b38 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #856] @ (2b2b3c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #844] @ (2b2b40 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #836] @ (2b2b44 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r1, [pc, #824] @ (2b2b48 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2b29ba │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -119677,15 +119677,15 @@ │ │ │ │ bl 2a0cb0 │ │ │ │ ldr r3, [pc, #784] @ (2b2b4c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5f30e0 │ │ │ │ + bl 5f30d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b2a8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b2a32 │ │ │ │ @@ -119699,75 +119699,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 260c44 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5eedac │ │ │ │ + bl 5eed9c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2b28b2 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 2ac914 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2b28d4 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 70dca4 │ │ │ │ + bl 70dc94 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2b28f4 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2acb80 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2b28f4 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 713a98 │ │ │ │ + bl 713a88 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70dc68 │ │ │ │ + bl 70dc58 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac5a0 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ ldr r2, [pc, #556] @ (2b2b54 ) │ │ │ │ ldr r0, [pc, #556] @ (2b2b58 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -119825,15 +119825,15 @@ │ │ │ │ bl 2a0cb0 │ │ │ │ ldr r3, [pc, #368] @ (2b2b4c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5f30e0 │ │ │ │ + bl 5f30d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b285e │ │ │ │ blx 2612ac │ │ │ │ b.n 2b285e │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -119846,34 +119846,34 @@ │ │ │ │ bl 2a0cb0 │ │ │ │ ldr r3, [pc, #304] @ (2b2b4c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5f30e0 │ │ │ │ + bl 5f30d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b2abc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2b2b60 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ b.n 2b2886 │ │ │ │ ldr r2, [pc, #284] @ (2b2b64 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ b.n 2b2886 │ │ │ │ ldr r1, [pc, #268] @ (2b2b68 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2af2d0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -119922,68 +119922,68 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2b272c │ │ │ │ ldr r0, [pc, #152] @ (2b2b80 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b272c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2b2b72 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ strh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, pc, #976 @ (adr r7, 2b2ee8 ) │ │ │ │ + add r7, pc, #912 @ (adr r7, 2b2ea8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #24 │ │ │ │ + add r7, pc, #984 @ (adr r7, 2b2ef4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc 0, cr0, [lr], {74} @ 0x4a │ │ │ │ + stc 0, cr0, [lr], {74} @ 0x4a │ │ │ │ + stc 0, cr0, [r4], {74} @ 0x4a │ │ │ │ + stc 0, cr0, [r6], {74} @ 0x4a │ │ │ │ + stc 0, cr0, [ip], {74} @ 0x4a │ │ │ │ + stc 0, cr0, [lr], {74} @ 0x4a │ │ │ │ ldc 0, cr0, [r4], {74} @ 0x4a │ │ │ │ - ldc 0, cr0, [r6], {74} @ 0x4a │ │ │ │ - ldc 0, cr0, [ip], {74} @ 0x4a │ │ │ │ - ldc 0, cr0, [lr], {74} @ 0x4a │ │ │ │ + ldc 0, cr0, [sl], {74} @ 0x4a │ │ │ │ + stc 0, cr0, [r0], #296 @ 0x128 │ │ │ │ + stc 0, cr0, [r6], #296 @ 0x128 │ │ │ │ stc 0, cr0, [r4], #296 @ 0x128 │ │ │ │ - stc 0, cr0, [sl], #296 @ 0x128 │ │ │ │ - ldc 0, cr0, [r0], #296 @ 0x128 │ │ │ │ - ldc 0, cr0, [r6], #296 @ 0x128 │ │ │ │ - ldc 0, cr0, [r4], #296 @ 0x128 │ │ │ │ - ldc 0, cr0, [r2], #296 @ 0x128 │ │ │ │ - ldc 0, cr0, [r2], #296 @ 0x128 │ │ │ │ + stc 0, cr0, [r2], #296 @ 0x128 │ │ │ │ + stc 0, cr0, [r2], #296 @ 0x128 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r0, sl, lsl #1 │ │ │ │ + sub.w r0, r0, sl, lsl #1 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vrsra.u32 q12, q1, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vmls.i q9, , d0[0] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r8, sl, lsl #1 │ │ │ │ + orns r0, r8, sl, lsl #1 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2b2a96 │ │ │ │ vmlal.u q12, d15, d2[0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #64] @ (2b2bbc ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r4], #296 @ 0x128 │ │ │ │ + @ instruction: 0xe8d4004a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2b2c00 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [r2, #32] │ │ │ │ @@ -119995,59 +119995,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2b2bfa │ │ │ │ ldr r1, [pc, #76] @ (2b2c0c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2ccc │ │ │ │ + bl 5f2cbc │ │ │ │ ldr r1, [pc, #72] @ (2b2c10 ) │ │ │ │ ldr r2, [pc, #76] @ (2b2c14 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2b2c18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f3640 │ │ │ │ + bl 5f3630 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2b26d8 │ │ │ │ ldr r1, [pc, #32] @ (2b2c1c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b2bc0 │ │ │ │ - str r6, [r0, r0] │ │ │ │ + ldr r7, [pc, #984] @ (2b2fdc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, pc, #664 @ (adr r3, 2b2ea0 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 2b2e60 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #584 @ (adr r3, 2b2e54 ) │ │ │ │ + add r3, pc, #520 @ (adr r3, 2b2e14 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strd r0, r0, [sl, #-296] @ 0x128 │ │ │ │ - ldr r7, [pc, #888] @ (2b2f8c ) │ │ │ │ + ldmdb sl!, {r1, r3, r6} │ │ │ │ + ldr r7, [pc, #824] @ (2b2f4c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, pc, #408 @ (adr r3, 2b2db0 ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 2b2d70 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #496 @ (adr r3, 2b2e0c ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 2b2dcc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrd r0, r0, [ip], #296 @ 0x128 │ │ │ │ + strd r0, r0, [ip], #296 @ 0x128 │ │ │ │ │ │ │ │ 002b2c20 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ @@ -120094,15 +120094,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 74c548 │ │ │ │ + bl 74c538 │ │ │ │ cbnz r0, 2b2ce0 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afb98 │ │ │ │ @@ -120125,21 +120125,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr r3, [pc, #84] @ (2b2d40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b2d00 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b1e98 │ │ │ │ b.n 2b2cb8 │ │ │ │ ldr r3, [pc, #64] @ (2b2d44 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120152,15 +120152,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2b2d4c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2b2d50 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b2cf2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r5, #2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #2] │ │ │ │ @@ -120170,17 +120170,17 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2d3c │ │ │ │ + b.n 2b2d1c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b28bc │ │ │ │ + b.n 2b289c │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2b2f34 ) │ │ │ │ @@ -120250,15 +120250,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2b2f54 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2b2f58 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2af2d0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -120348,15 +120348,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b2dda │ │ │ │ ldr r0, [pc, #112] @ (2b2f6c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b2dda │ │ │ │ ldr r3, [pc, #96] @ (2b2f70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120366,49 +120366,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b2ed4 │ │ │ │ ldr r0, [pc, #80] @ (2b2f74 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b2ed4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r7, #29] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #29] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b2e68 │ │ │ │ + b.n 2b2e48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2b2e40 │ │ │ │ + b.n 2b2e20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b28f8 │ │ │ │ + b.n 2b28d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r4, [r7, #26] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vsubl.u q10, d15, d24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2bec │ │ │ │ + b.n 2b2bcc │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2850 │ │ │ │ + b.n 2b2830 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2b31f4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -120512,15 +120512,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2b2fb8 │ │ │ │ ldr r0, [pc, #388] @ (2b3214 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b2fb8 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2af2d0 │ │ │ │ @@ -120597,15 +120597,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2b3224 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2b3228 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b2fb8 │ │ │ │ ldr r3, [pc, #208] @ (2b322c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b306e │ │ │ │ ldr r3, [pc, #168] @ (2b3210 ) │ │ │ │ @@ -120613,20 +120613,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b306e │ │ │ │ ldr r0, [pc, #188] @ (2b3230 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b306e │ │ │ │ ldr r0, [pc, #176] @ (2b3234 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2b3124 │ │ │ │ add r1, pc, #8 @ (adr r1, 2b31a0 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -120664,31 +120664,31 @@ │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vshr.u32 d21, d20, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2c2c │ │ │ │ + b.n 2b2c0c │ │ │ │ lsls r2, r1, #1 │ │ │ │ tst r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2b2b60 │ │ │ │ + b.n 2b2b40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b3530 │ │ │ │ + b.n 2b3510 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b366c │ │ │ │ + b.n 2b364c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b39a8 │ │ │ │ + b.n 2b3988 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b3238 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -120821,15 +120821,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a5818 │ │ │ │ - b.n 2b3684 │ │ │ │ + b.n 2b3664 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x2b33c2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002b33c4 : │ │ │ │ @@ -120905,15 +120905,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3402 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ bl 2be608 │ │ │ │ ldr r2, [pc, #132] @ (2b3524 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2a0928 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -120948,15 +120948,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b3538 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2b347a │ │ │ │ ldr r0, [pc, #60] @ (2b353c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2b347a │ │ │ │ nop │ │ │ │ ldmia r6!, {r1, r4} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrb r6, [r0, #4] │ │ │ │ @@ -120968,23 +120968,23 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #194 @ 0xc2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 2b37f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vsra.u32 d30, d30, #1 │ │ │ │ + vaddw.u q15, , d30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b374c │ │ │ │ + b.n 2b372c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b3540 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121020,24 +121020,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2b35b4 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2b3578 │ │ │ │ ldr r0, [pc, #24] @ (2b35c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a3b54 │ │ │ │ + bl 6a3b44 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldmia r4, {r1, r3, r4, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b36b8 │ │ │ │ + b.n 2b3698 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b35cc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -121100,17 +121100,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 2b3698 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2b3686 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5f52b8 │ │ │ │ + bl 5f52a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -121130,25 +121130,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (2b36d8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ b.n 2b3698 │ │ │ │ nop │ │ │ │ ldmia r3, {r2, r3, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add ip, lr │ │ │ │ + add ip, ip │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r5!, {r1, r6, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b36dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -121180,94 +121180,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b3722 │ │ │ │ ldr.w r0, [pc, #2368] @ 2b4080 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 730c80 │ │ │ │ + bl 730c70 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad0d8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2b393e │ │ │ │ ldr.w r1, [pc, #2344] @ 2b4084 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 2b4088 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 2b408c │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ ldr.w r1, [pc, #2332] @ 2b4090 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ ldr.w r1, [pc, #2256] @ 2b4094 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3db4 │ │ │ │ ldr.w r1, [pc, #2236] @ 2b4098 │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b396e │ │ │ │ ldr.w r1, [pc, #2224] @ 2b409c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ cbz r0, 2b3802 │ │ │ │ movs r0, #1 │ │ │ │ - bl 5ff2dc │ │ │ │ + bl 5ff2cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3e34 │ │ │ │ ldr.w r2, [pc, #2204] @ 2b40a0 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 730638 │ │ │ │ + bl 730628 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2b3868 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -121287,15 +121287,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 73064c │ │ │ │ + bl 73063c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b3830 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2b3886 │ │ │ │ @@ -121305,15 +121305,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 2b40a4 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 730638 │ │ │ │ + bl 730628 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2b38fa │ │ │ │ @@ -121345,37 +121345,37 @@ │ │ │ │ bne.w 2b3eac │ │ │ │ movs r0, #8 │ │ │ │ blx 260c44 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 73064c │ │ │ │ + bl 73063c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b38ae │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2b3972 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 730c80 │ │ │ │ + bl 730c70 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2b374c │ │ │ │ ldr.w r3, [pc, #1928] @ 2b40a8 │ │ │ │ ldr.w r2, [pc, #1928] @ 2b40ac │ │ │ │ ldr.w r1, [pc, #1928] @ 2b40b0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr.w r2, [pc, #1908] @ 2b40b4 │ │ │ │ ldr.w r3, [pc, #1848] @ 2b407c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121390,39 +121390,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 2b40b8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3d70 │ │ │ │ ldr.w r1, [pc, #1844] @ 2b40bc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ cbz r0, 2b39f0 │ │ │ │ ldr.w r3, [pc, #1832] @ 2b40c0 │ │ │ │ ldr.w r2, [pc, #1832] @ 2b40c4 │ │ │ │ ldr.w r1, [pc, #1832] @ 2b40c8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad0d8 │ │ │ │ cbz r7, 2b39c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb4ac │ │ │ │ + bl 6fb49c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b393e │ │ │ │ ldr.w r2, [pc, #1792] @ 2b40cc │ │ │ │ ldr.w r3, [pc, #1708] @ 2b407c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121430,98 +121430,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2b3de4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6fb4ac │ │ │ │ + b.w 6fb49c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5faf34 │ │ │ │ + bl 5faf24 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b39b6 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5f9124 │ │ │ │ + bl 5f9114 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3e8e │ │ │ │ ldr.w r1, [pc, #1720] @ 2b40d0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 2b40d4 │ │ │ │ add r1, pc │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ ldr.w r1, [pc, #1712] @ 2b40d8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ ldr.w r1, [pc, #1696] @ 2b40dc │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b3a90 │ │ │ │ - bl 5e58e4 │ │ │ │ + bl 5e58d4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e56b4 │ │ │ │ + bl 5e56a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3ec4 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3ee4 │ │ │ │ - bl 5e3098 │ │ │ │ + bl 5e3088 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5fba4c │ │ │ │ + bl 5fba3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b39b6 │ │ │ │ ldr.w r1, [pc, #1612] @ 2b40e0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b3aae │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b3f04 │ │ │ │ ldr.w r1, [pc, #1588] @ 2b40e4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2b3e70 │ │ │ │ ldr.w r1, [pc, #1560] @ 2b40e8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3dfe │ │ │ │ ldr.w r1, [pc, #1544] @ 2b40ec │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121541,37 +121541,37 @@ │ │ │ │ bne.w 2b3fe6 │ │ │ │ ldr.w r1, [pc, #1500] @ 2b40f8 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ ldr.w r1, [pc, #1488] @ 2b40fc │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ ldr.w r1, [pc, #1472] @ 2b4100 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 2b4104 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2b3b7c │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -121621,35 +121621,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b3f30 │ │ │ │ ldr.w r1, [pc, #1284] @ 2b410c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3f3e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 41b364 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b39b6 │ │ │ │ ldr.w r1, [pc, #1252] @ 2b4110 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3f48 │ │ │ │ ldr.w r1, [pc, #1236] @ 2b4114 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2a170c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121679,100 +121679,100 @@ │ │ │ │ beq.w 2b3f50 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b4018 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b4050 │ │ │ │ - bl 5eedbc │ │ │ │ + bl 5eedac │ │ │ │ ldr.w r3, [pc, #1120] @ 2b4118 │ │ │ │ ldr.w r2, [pc, #1120] @ 2b411c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2b4120 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [pc, #1100] @ 2b4124 │ │ │ │ add r1, pc │ │ │ │ - bl 5f2ccc │ │ │ │ + bl 5f2cbc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 5eef7c │ │ │ │ + bl 5eef6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b4042 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b26d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ ldr.w r1, [pc, #1056] @ 2b4128 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ cbz r0, 2b3d4c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2b3d4c │ │ │ │ - bl 5f52d4 │ │ │ │ + bl 5f52c4 │ │ │ │ cbz r0, 2b3d4c │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5f52f0 │ │ │ │ + bl 5f52e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3f6c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2b3d40 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (2b412c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a3b54 │ │ │ │ + bl 6a3b44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ cbz r7, 2b3d4c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb4ac │ │ │ │ + bl 6fb49c │ │ │ │ ldr r2, [pc, #992] @ (2b4130 ) │ │ │ │ ldr r3, [pc, #812] @ (2b407c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2b39e4 │ │ │ │ b.n 2b3de4 │ │ │ │ ldr r0, [pc, #972] @ (2b4134 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 730c80 │ │ │ │ + bl 730c70 │ │ │ │ b.n 2b391c │ │ │ │ ldr r1, [pc, #964] @ (2b4138 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 73077c │ │ │ │ + bl 73076c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b3a04 │ │ │ │ b.n 2b3a14 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2b3de8 │ │ │ │ - bl 6fb4ac │ │ │ │ + bl 6fb49c │ │ │ │ ldr r2, [pc, #932] @ (2b413c ) │ │ │ │ ldr r3, [pc, #740] @ (2b407c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121784,20 +121784,20 @@ │ │ │ │ b.w 2ad0d8 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2b3972 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3d8c │ │ │ │ - bl 6fb4ac │ │ │ │ + bl 6fb49c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b3d94 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6fb4ac │ │ │ │ + bl 6fb49c │ │ │ │ ldr r2, [pc, #876] @ (2b4140 ) │ │ │ │ ldr r3, [pc, #680] @ (2b407c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121830,64 +121830,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (2b4150 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b3bf2 │ │ │ │ ldr r3, [pc, #796] @ (2b4154 ) │ │ │ │ ldr r2, [pc, #800] @ (2b4158 ) │ │ │ │ ldr r1, [pc, #800] @ (2b415c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #780] @ (2b4160 ) │ │ │ │ ldr r3, [pc, #552] @ (2b407c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b3da8 │ │ │ │ b.n 2b3de4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 730c80 │ │ │ │ + bl 730c70 │ │ │ │ b.n 2b391c │ │ │ │ ldr r3, [pc, #752] @ (2b4164 ) │ │ │ │ ldr r2, [pc, #756] @ (2b4168 ) │ │ │ │ ldr r1, [pc, #756] @ (2b416c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2b39b6 │ │ │ │ ldr r3, [pc, #736] @ (2b4170 ) │ │ │ │ ldr r2, [pc, #736] @ (2b4174 ) │ │ │ │ ldr r1, [pc, #740] @ (2b4178 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2b39b6 │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 26321c │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2b38ee │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121902,40 +121902,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2b4184 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2b39b6 │ │ │ │ ldr r3, [pc, #672] @ (2b4188 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (2b418c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2b4190 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2b39b6 │ │ │ │ ldr r3, [pc, #652] @ (2b4194 ) │ │ │ │ ldr r2, [pc, #656] @ (2b4198 ) │ │ │ │ ldr r1, [pc, #656] @ (2b419c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2b39b6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2bfa24 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b3bfa │ │ │ │ b.n 2b39b6 │ │ │ │ ldr r0, [pc, #620] @ (2b41a0 ) │ │ │ │ @@ -121956,30 +121956,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2acc5c │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2b4004 │ │ │ │ ldr r1, [pc, #576] @ (2b41a4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ cbnz r0, 2b3f74 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b3d46 │ │ │ │ b.n 2b3d4c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3f6c │ │ │ │ - bl 5f52d4 │ │ │ │ + bl 5f52c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b3d1c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b3d46 │ │ │ │ b.n 2b3d4c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2b39b6 │ │ │ │ ldr r3, [pc, #432] @ (2b4148 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b3bc4 │ │ │ │ ldr r3, [pc, #424] @ (2b414c ) │ │ │ │ @@ -121990,15 +121990,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2b41a8 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2b3bc4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b393e │ │ │ │ ldr r2, [pc, #480] @ (2b41ac ) │ │ │ │ ldr r3, [pc, #172] @ (2b407c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -122016,232 +122016,232 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2b39b6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad0d8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b39ca │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb4ac │ │ │ │ + bl 6fb49c │ │ │ │ b.n 2b39ca │ │ │ │ ldr r3, [pc, #416] @ (2b41bc ) │ │ │ │ ldr r2, [pc, #420] @ (2b41c0 ) │ │ │ │ ldr r1, [pc, #420] @ (2b41c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad0d8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb4ac │ │ │ │ + bl 6fb49c │ │ │ │ b.n 2b39ca │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad0d8 │ │ │ │ b.n 2b39ca │ │ │ │ ldr r3, [pc, #372] @ (2b41c8 ) │ │ │ │ ldr r2, [pc, #376] @ (2b41cc ) │ │ │ │ ldr r1, [pc, #376] @ (2b41d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2b4048 │ │ │ │ nop │ │ │ │ strb r4, [r5, #23] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r4, [r3, #23] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b4454 │ │ │ │ + b.n 2b4434 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 28 │ │ │ │ + svc 12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 26 │ │ │ │ + svc 10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r4, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ + udf #166 @ 0xa6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #144 @ 0x90 │ │ │ │ + subs r2, #128 @ 0x80 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #16 │ │ │ │ + udf #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, r0 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 2b4154 │ │ │ │ + ble.n 2b4134 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r6, [r3, #14] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ble.n 2b418c │ │ │ │ + ble.n 2b416c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b3d90 │ │ │ │ + b.n 2b3d70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - tst r0, r1 │ │ │ │ + rors r0, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 2b4164 │ │ │ │ + ble.n 2b4144 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r2, [r2, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ble.n 2b413c │ │ │ │ + ble.n 2b411c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2b4144 │ │ │ │ + ble.n 2b4124 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + subs r0, #122 @ 0x7a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 2b40a0 │ │ │ │ + bgt.n 2b4080 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2b4170 │ │ │ │ + ble.n 2b4150 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r4, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 2b4194 │ │ │ │ + ble.n 2b4174 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2b4184 │ │ │ │ + ble.n 2b4164 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2b4184 │ │ │ │ + ble.n 2b4164 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r1, r3] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 2b4190 │ │ │ │ + ble.n 2b4170 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2b417c │ │ │ │ + ble.n 2b415c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2b4170 │ │ │ │ + ble.n 2b4150 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b40c4 │ │ │ │ + bgt.n 2b40a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cpsid │ │ │ │ + cpsie │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfa200056 │ │ │ │ - subs r6, #228 @ 0xe4 │ │ │ │ + @ instruction: 0xfa100056 │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 2b4204 │ │ │ │ + bgt.n 2b41e4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r4, #16 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 2b4168 │ │ │ │ + bgt.n 2b4148 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r4!, {r2, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b4638 │ │ │ │ + b.n 2b4618 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b4244 │ │ │ │ + bge.n 2b4224 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #110 @ 0x6e │ │ │ │ + subs r5, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2b4244 │ │ │ │ + bhi.n 2b4224 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2b4084 │ │ │ │ + bls.n 2b4264 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2b4094 │ │ │ │ + bhi.n 2b4274 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 2b40e8 │ │ │ │ + bhi.n 2b40c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #210 @ 0xd2 │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2b40f4 │ │ │ │ + bhi.n 2b40d4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #178 @ 0xb2 │ │ │ │ + subs r4, #162 @ 0xa2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2b411c │ │ │ │ + bhi.n 2b40fc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - vtbx.8 d16, {d31- instruction: 0xffff09bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 2b417c │ │ │ │ + bhi.n 2b415c │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r3, #188 @ 0xbc │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2b429c │ │ │ │ + bhi.n 2b427c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2b415c │ │ │ │ + bhi.n 2b413c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #82 @ 0x52 │ │ │ │ + subs r3, #66 @ 0x42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bhi.n 2b4158 │ │ │ │ + bhi.n 2b4138 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b41d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -122261,78 +122261,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b41fa │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5eeef8 │ │ │ │ + bl 5eeee8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b425a │ │ │ │ ldr r3, [pc, #80] @ (2b4270 ) │ │ │ │ ldr r2, [pc, #80] @ (2b4274 ) │ │ │ │ ldr r1, [pc, #84] @ (2b4278 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #68] @ (2b427c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2ccc │ │ │ │ + bl 5f2cbc │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b26d8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e31b8 │ │ │ │ + b.w 5e31a8 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b4212 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ stmia r0!, {} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r1, #132 @ 0x84 │ │ │ │ + subs r1, #116 @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r5, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 2b4220 │ │ │ │ + bcs.n 2b4200 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b4280 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2b42e0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 72f1dc │ │ │ │ + bl 72f1cc │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2b42c4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2b42c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 731244 │ │ │ │ + bl 731234 │ │ │ │ cbz r0, 2b42da │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -122346,17 +122346,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2b42a6 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ - adds r0, #12 │ │ │ │ + cmp r7, #252 @ 0xfc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r2, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b42e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -122369,15 +122369,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2b43c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730fac │ │ │ │ + bl 730f9c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2b4360 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2b33c4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -122404,15 +122404,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2b43cc ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2b43d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f1dc │ │ │ │ + bl 72f1cc │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 263434 │ │ │ │ ldr r3, [pc, #92] @ (2b43d4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -122426,38 +122426,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 260cb8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730c80 │ │ │ │ + bl 730c70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b4386 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 730fb0 │ │ │ │ + bl 730fa0 │ │ │ │ b.n 2b431c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b4338 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r3, #28] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r7, #42 @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 2b43ec │ │ │ │ + bpl.n 2b43cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 2b43c8 │ │ │ │ + bpl.n 2b43a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b43d8 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 260c40 │ │ │ │ @@ -122496,15 +122496,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2afa20 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -122560,15 +122560,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -122634,21 +122634,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2b45a2 │ │ │ │ nop │ │ │ │ ldr r2, [r2, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - bmi.n 2b454c │ │ │ │ + bmi.n 2b452c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 2b45fc │ │ │ │ + bcc.n 2b45dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2b4570 │ │ │ │ + bcc.n 2b4550 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b45ec : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2b461e │ │ │ │ push {lr} │ │ │ │ @@ -122659,17 +122659,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 262f90 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7411fc │ │ │ │ + b.w 7411ec │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 7411fc │ │ │ │ + b.w 7411ec │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -123231,19 +123231,19 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r1, #164 @ 0xa4 │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -123772,19 +123772,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrsh r4, [r5, r1] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r4, #44 @ 0x2c │ │ │ │ + cmp r4, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r1, r4, r7} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b517c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -123903,15 +123903,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 63f2b2 │ │ │ │ + bl 63f2b2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -124042,28 +124042,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -124389,15 +124389,15 @@ │ │ │ │ bl 2b55f4 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 263628 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a65f0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 260d70 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -124417,15 +124417,15 @@ │ │ │ │ blx 26284c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 263628 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a65f0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 260d70 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -124479,15 +124479,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b54b8 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2b5954 ) │ │ │ │ ldr r3, [pc, #108] @ (2b5934 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -124527,17 +124527,17 @@ │ │ │ │ b.n 2b58c2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r2, [r0, r1] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r7, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -124550,15 +124550,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 260d0c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 261a50 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -124603,15 +124603,15 @@ │ │ │ │ blx 261088 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b5b02 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -124639,15 +124639,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2b54b8 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2af2d0 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124710,21 +124710,21 @@ │ │ │ │ nop │ │ │ │ strh r0, [r4, r4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + bkpt 0x00a6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - itee cc │ │ │ │ - lslcc r2, r1, #1 │ │ │ │ - bkpt 0x007c │ │ │ │ + ittt cs │ │ │ │ + lslcs r2, r1, #1 │ │ │ │ + bkpt 0x006c │ │ │ │ lslcs r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2b5d38 ) │ │ │ │ @@ -124858,15 +124858,15 @@ │ │ │ │ bgt.n 2b5bce │ │ │ │ cbz r5, 2b5d08 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b5d08 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -124883,15 +124883,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b5cec │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ b.n 2b5d0a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b5d40 ) │ │ │ │ ldr r3, [pc, #44] @ (2b5d3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -125047,15 +125047,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2b5f10 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b5f10 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -125072,15 +125072,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b5ef4 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ b.n 2b5f12 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b5f48 ) │ │ │ │ ldr r3, [pc, #44] @ (2b5f44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -125201,15 +125201,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2b5fc6 │ │ │ │ cbz r6, 2b60b4 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2b60b4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -125227,15 +125227,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b6094 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ b.n 2b60b6 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b60ec ) │ │ │ │ ldr r3, [pc, #44] @ (2b60e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -125263,15 +125263,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -125409,23 +125409,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2b616e │ │ │ │ - subs r0, r7, r6 │ │ │ │ + subs r0, r5, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r3, r6 │ │ │ │ + subs r6, r1, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r2, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r0, r5 │ │ │ │ + subs r2, r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2b63a0 ) │ │ │ │ @@ -125510,15 +125510,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2b52b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2b62f8 │ │ │ │ nop │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -125565,15 +125565,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b654a │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 26295c │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 262920 │ │ │ │ @@ -125646,15 +125646,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2b54b8 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af2d0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2b6578 ) │ │ │ │ ldr r3, [pc, #68] @ (2b6568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -125883,15 +125883,15 @@ │ │ │ │ b.n 2b667c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bx sl │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, r0 │ │ │ │ + asrs r6, r7, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov ip, sl │ │ │ │ lsls r4, r6, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ cmp lr, sp │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -126426,15 +126426,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2b6cf0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r0, pc │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #21 │ │ │ │ + asrs r0, r6, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ negs r4, r3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -126468,15 +126468,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2af604 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -126528,15 +126528,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (2b7054 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2b702c │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -126685,17 +126685,17 @@ │ │ │ │ b.n 2b7070 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #46 @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r0, #23 │ │ │ │ + lsrs r2, r6, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 2b735c │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 2b7068 │ │ │ │ @@ -126849,15 +126849,15 @@ │ │ │ │ bl 2afb64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2b76a8 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -126957,15 +126957,15 @@ │ │ │ │ blx 263434 │ │ │ │ ldr r3, [pc, #456] @ (2b7508 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2b7524 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 728a40 │ │ │ │ + bl 728a30 │ │ │ │ b.n 2b6dda │ │ │ │ mov r3, r4 │ │ │ │ b.n 2b6f8a │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b6f00 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b707a │ │ │ │ @@ -127131,28 +127131,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #254 @ 0xfe │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #17 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r3, #128 @ 0x80 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r0, r3, #16 │ │ │ │ + lsrs r0, r1, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2b7792 │ │ │ │ vtbx.8 d19, {d15}, d28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ blx 262a78 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -127238,15 +127238,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2b72a0 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -127434,15 +127434,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b78da │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -127501,15 +127501,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -127561,15 +127561,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -127884,15 +127884,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2af604 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -128245,17 +128245,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ae17c │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2b805c │ │ │ │ b.n 2b7ab0 │ │ │ │ - lsls r6, r3, #17 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r4, #16 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002b8084 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2b7904 │ │ │ │ nop │ │ │ │ @@ -128279,24 +128279,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2b80c2 │ │ │ │ blx 262f90 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b80b8 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7411fc │ │ │ │ + b.w 7411ec │ │ │ │ │ │ │ │ 002b80f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128570,23 +128570,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -128696,15 +128696,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2b847e │ │ │ │ - mrrc2 0, 5, r0, lr, cr11 │ │ │ │ + mcrr2 0, 5, r0, lr, cr11 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #800] @ (2b8834 ) │ │ │ │ @@ -129008,21 +129008,21 @@ │ │ │ │ nop │ │ │ │ movs r7, #196 @ 0xc4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9e0005b │ │ │ │ + ldr??.w r0, [r0, #91] @ 0x5b │ │ │ │ movs r5, #18 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - vst4.16 {d0-d3}, [r6 :64], fp │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr??.w r0, [r6, #91] @ 0x5b │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -129240,23 +129240,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2b8bc4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2b8b70 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -129300,15 +129300,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b8bc0 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2b8ae2 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2b8b46 │ │ │ │ @@ -130089,23 +130089,23 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ adds r2, r5, #2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s64 q8, q0, │ │ │ │ + vqadd.s32 q8, q0, │ │ │ │ subs r4, r7, r1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r4, r1, r1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldc 0, cr0, [r4, #364] @ 0x16c │ │ │ │ - strh r6, [r6, #52] @ 0x34 │ │ │ │ + stc 0, cr0, [r4, #364] @ 0x16c │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -130438,21 +130438,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r7, r3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, sl, fp, lsr #1 │ │ │ │ + subs.w r0, sl, fp, lsr #1 │ │ │ │ asrs r4, r1, #28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrd r0, r0, [r2, #364]! @ 0x16c │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strd r0, r0, [r2, #364]! @ 0x16c │ │ │ │ + strh r4, [r0, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -130785,22 +130785,22 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ asrs r4, r3, #21 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe82c005b │ │ │ │ + @ instruction: 0xe81c005b │ │ │ │ asrs r6, r5, #13 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b97a4 │ │ │ │ + b.n 2b9784 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r7, #29] │ │ │ │ + ldrb r2, [r5, #29] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -131522,25 +131522,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ lsrs r2, r6, #22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ba398 │ │ │ │ + b.n 2ba378 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r4, r0, #14 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r4, r2, #13 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - udf #156 @ 0x9c │ │ │ │ + udf #140 @ 0x8c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -131873,23 +131873,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r0, #8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2ba5f0 │ │ │ │ + bgt.n 2ba5d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r4, r2, #32 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bge.n 2ba648 │ │ │ │ + bge.n 2ba628 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r3, #16] │ │ │ │ + strb r4, [r1, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r6, #16] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -132222,23 +132222,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ lsls r4, r4, #25 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2baa4c │ │ │ │ + bls.n 2baa2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r6, r6, #17 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bvc.n 2baaac │ │ │ │ + bvc.n 2baa8c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r0, #2] │ │ │ │ + strb r2, [r6, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r2, #2] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -132955,23 +132955,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r7, #10 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2bb264 │ │ │ │ + bne.n 2bb244 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldc2l 0, cr0, [sl], #-460 @ 0xfffffe34 │ │ │ │ mcrr2 0, 7, r0, r6, cr3 │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -133687,23 +133687,23 @@ │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfab20073 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r5} │ │ │ │ + ldmia r1!, {r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ orn r0, lr, #15925248 @ 0xf30000 │ │ │ │ bics.w r0, sl, #15925248 @ 0xf30000 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + str r0, [r4, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r6, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -134421,23 +134421,23 @@ │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subw r0, r6, #115 @ 0x73 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ mrrc 0, 7, r0, ip, cr3 │ │ │ │ stc 0, cr0, [r8], #-460 @ 0xfffffe34 │ │ │ │ - itt cc │ │ │ │ - lslcc r3, r3, #1 │ │ │ │ - ldrcc r6, [r3, r1] │ │ │ │ + ite cs │ │ │ │ + lslcs r3, r3, #1 │ │ │ │ + ldrcc r6, [r1, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r6, r1] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -135155,25 +135155,25 @@ │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ eors.w r0, r2, r3, ror #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2bca22 │ │ │ │ + @ instruction: 0xb8fa │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 2bc2b4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ b.n 2bc250 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xb728 │ │ │ │ + @ instruction: 0xb718 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r1, r1] │ │ │ │ + str r2, [r7, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r3, r1] │ │ │ │ + str r4, [r1, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -135194,15 +135194,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2bcd9c │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -135283,15 +135283,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2bcbcc │ │ │ │ ldr.w r3, [pc, #1660] @ 2bd208 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -135313,15 +135313,15 @@ │ │ │ │ blx 262330 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2bd1ee │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -135938,21 +135938,21 @@ │ │ │ │ b.n 2bd1e8 │ │ │ │ b.n 2bd714 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #872] @ (2bd57c ) │ │ │ │ + ldr r5, [pc, #808] @ (2bd53c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #664] @ (2bd4b4 ) │ │ │ │ + ldr r0, [pc, #600] @ (2bd474 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blxns r2 │ │ │ │ + blxns r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bd220 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -136002,20 +136002,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2bd2ae │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 262f90 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7411fc │ │ │ │ + b.w 7411ec │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2bd3c8 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -136083,15 +136083,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2bd3dc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2bd390 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2bd338 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136112,35 +136112,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2bd3e8 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2bd3ec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bd2f8 │ │ │ │ bge.n 2bd3cc │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bx r5 │ │ │ │ + bx r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - udf #212 @ 0xd4 │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bx r8 │ │ │ │ + bx r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r7, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2bd604 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -136203,55 +136203,55 @@ │ │ │ │ bne.n 2bd50c │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5f05ac │ │ │ │ + bl 5f059c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bd568 │ │ │ │ ldr r2, [pc, #356] @ (2bd618 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2bd61c ) │ │ │ │ ldr r7, [pc, #360] @ (2bd620 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #344] @ (2bd624 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2ccc │ │ │ │ + bl 5f2cbc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd5b2 │ │ │ │ mov r0, sl │ │ │ │ - bl 5f090c │ │ │ │ + bl 5f08fc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2bd628 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5f07e4 │ │ │ │ + bl 5f07d4 │ │ │ │ b.n 2bd44e │ │ │ │ blx 2612ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2bd492 │ │ │ │ ldr r3, [pc, #276] @ (2bd62c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -136282,33 +136282,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2bd63c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2bd640 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bd43a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd5d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1b4 │ │ │ │ b.n 2bd44e │ │ │ │ ldr r0, [pc, #184] @ (2bd644 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2bd47a │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136326,15 +136326,15 @@ │ │ │ │ bpl.n 2bd4ee │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2bd64c ) │ │ │ │ ldr r0, [pc, #132] @ (2bd650 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bd4ee │ │ │ │ ldr r3, [pc, #88] @ (2bd634 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bd57a │ │ │ │ ldr r3, [pc, #76] @ (2bd630 ) │ │ │ │ @@ -136345,58 +136345,58 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2bd654 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2bd658 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bd57a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bhi.n 2bd5c0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2bd5b4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2bd53c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xfa840049 │ │ │ │ - @ instruction: 0xfa9a0049 │ │ │ │ - cbz r2, 2bd650 │ │ │ │ + @ instruction: 0xfa740049 │ │ │ │ + @ instruction: 0xfa8a0049 │ │ │ │ + cbz r2, 2bd64c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mov lr, r9 │ │ │ │ + mov lr, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2bd6a4 │ │ │ │ + ble.n 2bd684 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mov r6, r0 │ │ │ │ + cmp lr, lr │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #116 @ 0x74 │ │ │ │ + subs r5, #100 @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp sl, r0 │ │ │ │ + cmp r2, lr │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r8, fp │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp r6, pc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r4, #204 @ 0xcc │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2bd7cc ) │ │ │ │ @@ -136408,28 +136408,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2bd7d4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5f5880 │ │ │ │ + bl 5f5870 │ │ │ │ cbnz r0, 2bd6cc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2bd6c6 │ │ │ │ ldr r2, [pc, #324] @ (2bd7d8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2bd738 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -136438,24 +136438,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 2612ac │ │ │ │ b.n 2bd692 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr r3, [pc, #256] @ (2bd7dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd770 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1b4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ ldr r2, [pc, #236] @ (2bd7e0 ) │ │ │ │ ldr r3, [pc, #224] @ (2bd7d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136517,15 +136517,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2bd7f0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2bd7f4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bd6e4 │ │ │ │ ldr r3, [pc, #76] @ (2bd7e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bd740 │ │ │ │ ldr r3, [pc, #72] @ (2bd7ec ) │ │ │ │ @@ -136538,15 +136538,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2bd800 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bd740 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2bd8b4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bvs.n 2bd8a4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -136554,29 +136554,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2bd7c4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, fp │ │ │ │ + add r2, r9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bge.n 2bd7b0 │ │ │ │ + bge.n 2bd790 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, r9 │ │ │ │ + add r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #24 │ │ │ │ + subs r3, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bd804 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136606,26 +136606,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5f5880 │ │ │ │ + bl 5f5870 │ │ │ │ cbnz r0, 2bd8b0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2bd8aa │ │ │ │ ldr r2, [pc, #92] @ (2bd8cc ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2bd8d0 ) │ │ │ │ ldr r3, [pc, #64] @ (2bd8c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136641,15 +136641,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2612ac │ │ │ │ b.n 2bd86e │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ b.n 2bd882 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 2bd7f0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -136671,20 +136671,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2bd970 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5f5880 │ │ │ │ + bl 5f5870 │ │ │ │ cbz r0, 2bd93a │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1b4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ ldr r2, [pc, #96] @ (2bd974 ) │ │ │ │ ldr r3, [pc, #88] @ (2bd970 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136706,15 +136706,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2bd912 │ │ │ │ blx 2612ac │ │ │ │ b.n 2bd944 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2bd960 │ │ │ │ @@ -136740,49 +136740,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bda28 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2bda0c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f2974 │ │ │ │ + bl 5f2964 │ │ │ │ ldr r6, [pc, #176] @ (2bda5c ) │ │ │ │ ldr r2, [pc, #180] @ (2bda60 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2bda64 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #164] @ (2bda68 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2ccc │ │ │ │ + bl 5f2cbc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #140] @ (2bda6c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bda32 │ │ │ │ ldr r1, [pc, #132] @ (2bda70 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5f2a4c │ │ │ │ + bl 5f2a3c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -136813,34 +136813,34 @@ │ │ │ │ bpl.n 2bd9e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2bda7c ) │ │ │ │ ldr r0, [pc, #52] @ (2bda80 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bd9e8 │ │ │ │ bcc.n 2bdaf8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r4, sp, #944 @ 0x3b0 │ │ │ │ + add r4, sp, #880 @ 0x370 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf58a0049 │ │ │ │ - @ instruction: 0xf59e0049 │ │ │ │ - negs r0, r3 │ │ │ │ + sbcs.w r0, sl, #13172736 @ 0xc90000 │ │ │ │ + @ instruction: 0xf58e0049 │ │ │ │ + negs r0, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r9 │ │ │ │ + add lr, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adcs r0, r3 │ │ │ │ + adcs r0, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bda84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136866,58 +136866,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5f05ac │ │ │ │ + bl 5f059c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bdb68 │ │ │ │ ldr r2, [pc, #208] @ (2bdbb4 ) │ │ │ │ ldr r1, [pc, #212] @ (2bdbb8 ) │ │ │ │ ldr r3, [pc, #212] @ (2bdbbc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #196] @ (2bdbc0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2ccc │ │ │ │ + bl 5f2cbc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #168] @ (2bdbc4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bdb7e │ │ │ │ mov r0, r5 │ │ │ │ - bl 5f090c │ │ │ │ + bl 5f08fc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2bdbc8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5f07e4 │ │ │ │ + bl 5f07d4 │ │ │ │ ldr r2, [pc, #140] @ (2bdbcc ) │ │ │ │ ldr r3, [pc, #104] @ (2bdbac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136928,15 +136928,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ mov r0, r4 │ │ │ │ bl 2af1b4 │ │ │ │ b.n 2bdb3e │ │ │ │ blx 2612ac │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2bdab8 │ │ │ │ ldr r3, [pc, #80] @ (2bdbd0 ) │ │ │ │ @@ -136951,41 +136951,41 @@ │ │ │ │ bpl.n 2bdb22 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2bdbd8 ) │ │ │ │ ldr r0, [pc, #68] @ (2bdbdc ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bdb22 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bcs.n 2bdc34 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2bdc28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - orrs.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ - orn r0, ip, #13172736 @ 0xc90000 │ │ │ │ - add r3, sp, #704 @ 0x2c0 │ │ │ │ + orr.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ + orrs.w r0, ip, #13172736 @ 0xc90000 │ │ │ │ + add r3, sp, #640 @ 0x280 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r7 │ │ │ │ + asrs r0, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ bne.n 2bdb14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ + ldr r2, [r1, #84] @ 0x54 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ands r4, r1 │ │ │ │ + subs r7, #252 @ 0xfc │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -137045,15 +137045,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bdc6c │ │ │ │ ldr.w r4, [pc, #1120] @ 2be0f4 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2be1ea │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -137079,15 +137079,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bdd7a │ │ │ │ ldr.w r1, [pc, #1032] @ 2be0fc │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (2be100 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -137099,17 +137099,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (2be104 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7284e8 │ │ │ │ + bl 7284d8 │ │ │ │ mov r0, r7 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (2be108 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (2be0dc ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -137126,36 +137126,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 7411dc │ │ │ │ + bl 7411cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2be15c │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (2be10c ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (2be110 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 741048 │ │ │ │ + bl 741038 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 2be0d0 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -137275,15 +137275,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (2be120 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bdea6 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2bdc90 │ │ │ │ ldr.w lr, [pc, #480] @ 2be124 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -137296,15 +137296,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (2be128 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -137341,21 +137341,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2bdd04 │ │ │ │ mov r5, sl │ │ │ │ @@ -137371,15 +137371,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 2be130 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -137399,106 +137399,106 @@ │ │ │ │ beq.n 2be138 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7413c0 │ │ │ │ + bl 7413b0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 73aa44 │ │ │ │ + bl 73aa34 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (2be134 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ b.n 2bdd04 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2be14a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ beq.n 2be078 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2be040 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + subs r7, #220 @ 0xdc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #224 @ 0xe0 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #176 @ 0xb0 │ │ │ │ + subs r7, #160 @ 0xa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #28 │ │ │ │ + cmp r0, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #250 @ 0xfa │ │ │ │ + movs r7, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r7, #42 @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r7, {r2, r4, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r7, #92 @ 0x5c │ │ │ │ + movs r7, #76 @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r6, #176 @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #28 │ │ │ │ + subs r5, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #24 │ │ │ │ + movs r5, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r4, #186 @ 0xba │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7411f4 │ │ │ │ + bl 7411e4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 7411fc │ │ │ │ + bl 7411ec │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2be0b6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 7412f8 │ │ │ │ + bl 7412e8 │ │ │ │ b.n 2bdd8e │ │ │ │ ldr.w ip, [pc, #140] @ 2be204 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2bde8e │ │ │ │ ldr.w ip, [pc, #124] @ 2be208 │ │ │ │ @@ -137509,15 +137509,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2be20c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2bde8e │ │ │ │ ldr r3, [pc, #84] @ (2be210 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2be028 │ │ │ │ @@ -137532,15 +137532,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2be032 │ │ │ │ ldr r0, [pc, #60] @ (2be218 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2be032 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bdd44 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2be21c ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2be220 ) │ │ │ │ @@ -137548,44 +137548,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r3, #36 @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #160] @ (2be2b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r3, #142 @ 0x8e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #688 @ (adr r4, 2be4d0 ) │ │ │ │ + add r4, pc, #624 @ (adr r4, 2be490 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #90 @ 0x5a │ │ │ │ + subs r2, #74 @ 0x4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 728d2c │ │ │ │ + bl 728d1c │ │ │ │ mov r0, r4 │ │ │ │ bl 2bdbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2be23a │ │ │ │ ldr r5, [pc, #36] @ (2be26c ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 728460 │ │ │ │ + bl 728450 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 728020 │ │ │ │ + bl 728010 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137628,15 +137628,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -137651,21 +137651,21 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #752 @ (adr r3, 2be5fc ) │ │ │ │ + add r3, pc, #688 @ (adr r3, 2be5bc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #90 @ 0x5a │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r7, #5 │ │ │ │ + subs r6, r5, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be314 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137708,15 +137708,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2be3e8 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137735,36 +137735,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2be3f4 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2be342 │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r5} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #232 @ 0xe8 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #238 @ 0xee │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be3f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137789,39 +137789,39 @@ │ │ │ │ cbz r2, 2be442 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 7284e8 │ │ │ │ + bl 7284d8 │ │ │ │ b.n 2be448 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [pc, #36] @ (2be470 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2be474 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r0!, {r3, r4, r6} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #42 @ 0x2a │ │ │ │ + subs r0, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r0!, {r1, r3, r4} │ │ │ │ lsls r3, r0, #2 │ │ │ │ - adds r7, #248 @ 0xf8 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be478 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137842,19 +137842,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2be4e4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2be4c4 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 7411dc │ │ │ │ + bl 7411cc │ │ │ │ cbnz r0, 2be518 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7413c0 │ │ │ │ + bl 7413b0 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -137862,53 +137862,53 @@ │ │ │ │ cbz r3, 2be506 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2be506 │ │ │ │ ldr r1, [pc, #92] @ (2be54c ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2afb98 │ │ │ │ ldr r1, [pc, #72] @ (2be550 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2be538 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2be4c4 │ │ │ │ ldr r2, [pc, #48] @ (2be554 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2be4c4 │ │ │ │ blx 2612ac │ │ │ │ b.n 2be51c │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r4, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #84 @ 0x54 │ │ │ │ + movs r0, #68 @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #4 │ │ │ │ + subs r4, r6, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r5, #7 │ │ │ │ + subs r4, r3, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ ... │ │ │ │ │ │ │ │ 002be558 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -137959,34 +137959,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2be5a2 │ │ │ │ ldr r1, [pc, #48] @ (2be604 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2be478 │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ - adds r6, #180 @ 0xb4 │ │ │ │ + adds r6, #164 @ 0xa4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be608 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -138002,45 +138002,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 260c44 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 7283b0 │ │ │ │ + bl 7283a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2be684 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2be688 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 728a58 │ │ │ │ + bl 728a48 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stmia r6!, {r1, r2, r3, r6} │ │ │ │ lsls r3, r0, #2 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -138137,15 +138137,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af2d0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r5 │ │ │ │ bl 2afb98 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #128] @ (2be838 ) │ │ │ │ ldr r3, [pc, #108] @ (2be824 ) │ │ │ │ add r2, pc │ │ │ │ @@ -138190,19 +138190,19 @@ │ │ │ │ b.n 2be720 │ │ │ │ stmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r4, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r2, #140 @ 0x8c │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r5!, {r2, r3, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -138244,25 +138244,25 @@ │ │ │ │ bl 2afa8c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2be898 │ │ │ │ ldr r1, [pc, #32] @ (2be8c8 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2afb98 │ │ │ │ stmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, #2 │ │ │ │ + adds r6, r7, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r1, #1 │ │ │ │ + adds r4, r7, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2be930 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138609,15 +138609,15 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r4, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r1!, {r1, r4, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r1!, {r2, r4, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -138723,15 +138723,15 @@ │ │ │ │ stmia r0!, {r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ itet gt │ │ │ │ lslgt r3, r6, #1 │ │ │ │ pushle {r4, r5, lr} │ │ │ │ movgt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -138800,15 +138800,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2beddc │ │ │ │ ldr r0, [pc, #48] @ (2bee34 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2beddc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ it vs │ │ │ │ lslvs r3, r6, #1 │ │ │ │ ittt pl │ │ │ │ lslpl r3, r6, #1 │ │ │ │ @@ -138818,15 +138818,15 @@ │ │ │ │ lslmi r3, r6, #1 │ │ │ │ cmpmi r2, #84 @ 0x54 │ │ │ │ movpl r0, r0 │ │ │ │ movs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #2 │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2bef34 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138901,15 +138901,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bee68 │ │ │ │ ldr r0, [pc, #76] @ (2bef48 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bee68 │ │ │ │ ldr r3, [pc, #64] @ (2bef4c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2beed4 │ │ │ │ ldr r3, [pc, #48] @ (2bef44 ) │ │ │ │ @@ -138920,34 +138920,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2bef50 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2bef54 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2beed4 │ │ │ │ nop │ │ │ │ bkpt 0x008a │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #102 @ 0x66 │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r3, #156 @ 0x9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2bf020 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -139002,15 +139002,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2bf03c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2befa6 │ │ │ │ ldr r3, [pc, #60] @ (2bf02c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2befa6 │ │ │ │ ldr r3, [pc, #52] @ (2bf030 ) │ │ │ │ @@ -139024,36 +139024,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2bf048 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2befa6 │ │ │ │ pop {r1, r2, r4, r5, r6, pc} │ │ │ │ lsls r3, r6, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r7} │ │ │ │ + stmia r2!, {r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #170 @ 0xaa │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r2, #172 @ 0xac │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -139087,15 +139087,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bf0fc │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2bf0d0 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 5ffae0 │ │ │ │ + bl 5ffad0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bf184 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf162 │ │ │ │ @@ -139126,15 +139126,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bf130 │ │ │ │ ldr r0, [pc, #344] @ (2bf268 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bf1e0 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2bf0ba │ │ │ │ @@ -139153,15 +139153,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2bf0d0 │ │ │ │ ldr r0, [pc, #280] @ (2bf270 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf0d0 │ │ │ │ ldr r3, [pc, #264] @ (2bf26c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf0ce │ │ │ │ ldr r3, [pc, #244] @ (2bf264 ) │ │ │ │ @@ -139169,24 +139169,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bf0ce │ │ │ │ ldr r0, [pc, #252] @ (2bf274 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf0ce │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf220 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bf0d0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 261d1c │ │ │ │ ldr r3, [pc, #168] @ (2bf258 ) │ │ │ │ @@ -139208,15 +139208,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2bf27c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2bf280 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf19a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf140 │ │ │ │ b.n 2bf0d0 │ │ │ │ ldr r3, [pc, #108] @ (2bf258 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -139238,15 +139238,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2bf288 ) │ │ │ │ ldr r0, [pc, #124] @ (2bf28c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf19a │ │ │ │ ldr r3, [pc, #84] @ (2bf278 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf194 │ │ │ │ ldr r3, [pc, #56] @ (2bf264 ) │ │ │ │ @@ -139257,15 +139257,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2bf290 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2bf294 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf194 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ pop {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r3, r5, r6} │ │ │ │ @@ -139274,37 +139274,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r4} │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #244 @ 0xf4 │ │ │ │ + cmp r5, #228 @ 0xe4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r4, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #242 @ 0xf2 │ │ │ │ + cmp r5, #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r5, #208 @ 0xd0 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #0 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #220 @ 0xdc │ │ │ │ + cmp r4, #204 @ 0xcc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #190 @ 0xbe │ │ │ │ + movs r0, #174 @ 0xae │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r5, #64 @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #148 @ 0x94 │ │ │ │ + movs r0, #132 @ 0x84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139427,15 +139427,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2bf550 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf300 │ │ │ │ ldr r3, [pc, #368] @ (2bf554 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf35c │ │ │ │ ldr r3, [pc, #352] @ (2bf54c ) │ │ │ │ @@ -139443,15 +139443,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bf35c │ │ │ │ ldr r0, [pc, #352] @ (2bf558 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf35c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bf434 │ │ │ │ ldr r3, [pc, #336] @ (2bf55c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bf434 │ │ │ │ @@ -139465,15 +139465,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2bf564 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2bf568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afa8c │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afa8c │ │ │ │ ldr r1, [pc, #292] @ (2bf56c ) │ │ │ │ @@ -139518,15 +139518,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2bf578 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf476 │ │ │ │ ldr r3, [pc, #120] @ (2bf53c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bf4fc │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bf476 │ │ │ │ @@ -139543,15 +139543,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2bf57c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2bf580 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf476 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2bf55c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf4ca │ │ │ │ @@ -139566,15 +139566,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bf588 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2bf58c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf476 │ │ │ │ nop │ │ │ │ rev r4, r5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ rev r0, r5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -139585,45 +139585,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r3, #248 @ 0xf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #6 │ │ │ │ + subs r0, r1, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x005a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r4, #2 │ │ │ │ + subs r6, r2, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #74 @ 0x4a │ │ │ │ + cmp r4, #58 @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r6, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #168 @ 0xa8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r3, #0 │ │ │ │ + subs r4, r1, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #102 @ 0x66 │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r4, #7 │ │ │ │ + adds r4, r2, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + cmp r2, #146 @ 0x92 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r4, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bf62c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -139679,30 +139679,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bf648 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf5ee │ │ │ │ @ instruction: 0xb73e │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #126 @ 0x7e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r6, #2 │ │ │ │ + adds r0, r4, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139827,15 +139827,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2bf928 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf6b0 │ │ │ │ ldr r3, [pc, #388] @ (2bf92c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf70c │ │ │ │ ldr r3, [pc, #368] @ (2bf924 ) │ │ │ │ @@ -139843,15 +139843,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bf70c │ │ │ │ ldr r0, [pc, #368] @ (2bf930 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf70c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bf800 │ │ │ │ ldr r3, [pc, #352] @ (2bf934 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bf800 │ │ │ │ @@ -139865,15 +139865,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2bf93c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2bf940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afa8c │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afa8c │ │ │ │ ldr r1, [pc, #304] @ (2bf944 ) │ │ │ │ @@ -139918,15 +139918,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2bf950 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf842 │ │ │ │ ldr r3, [pc, #128] @ (2bf914 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bf8d2 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bf842 │ │ │ │ @@ -139943,15 +139943,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2bf954 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2bf958 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf842 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2bf934 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf89c │ │ │ │ @@ -139966,15 +139966,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bf960 ) │ │ │ │ ldr r0, [pc, #108] @ (2bf964 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf842 │ │ │ │ cpsid ai │ │ │ │ lsls r3, r6, #1 │ │ │ │ cpsid i │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -139984,45 +139984,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #864] @ (2bfc84 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, r7 │ │ │ │ + subs r0, r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x001e │ │ │ │ + hlt 0x000e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #126 @ 0x7e │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rev r6, r1 │ │ │ │ + cbnz r6, 2bf98a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #232 @ 0xe8 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r1, r1 │ │ │ │ + subs r4, r7, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + cmp r0, #108 @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #198 @ 0xc6 │ │ │ │ + movs r6, #182 @ 0xb6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #166 @ 0xa6 │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bfa04 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -140078,30 +140078,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bfa20 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bf9c6 │ │ │ │ cbz r6, 2bfa60 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb89c │ │ │ │ + @ instruction: 0xb88c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r3, r3 │ │ │ │ + adds r0, r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bfa24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140129,31 +140129,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2bfa98 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r4, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #0 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bfa9c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140216,15 +140216,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5f32a4 │ │ │ │ + bl 5f3294 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -140241,15 +140241,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bfc3c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 7412c8 │ │ │ │ + bl 7412b8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2bfbb8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2bfc06 │ │ │ │ movs r2, #0 │ │ │ │ @@ -140291,15 +140291,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2bfbb8 │ │ │ │ ldr r0, [pc, #92] @ (2bfc88 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2bfbb8 │ │ │ │ ldr r3, [pc, #60] @ (2bfc7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bfb98 │ │ │ │ @@ -140313,33 +140313,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bfb98 │ │ │ │ ldr r0, [pc, #44] @ (2bfc90 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2bfb98 │ │ │ │ nop │ │ │ │ cbz r2, 2bfcae │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #29 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bfc94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -140394,19 +140394,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 26245c │ │ │ │ cbnz r0, 2bfd4a │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 7411c0 │ │ │ │ + bl 7411b0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 74128c │ │ │ │ + bl 74127c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2bfce4 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2af19c │ │ │ │ b.n 2bfce4 │ │ │ │ @@ -140440,43 +140440,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2c0248 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5eed9c │ │ │ │ + bl 5eed8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bff3a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2bfdd0 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2c024c │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5eedac │ │ │ │ + bl 5eed9c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bffce │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bff30 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2c0250 │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2c0254 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -140501,30 +140501,30 @@ │ │ │ │ bne.n 2bfe56 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2c004c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5eed9c │ │ │ │ + bl 5eed8c │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2bfe6a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5eed9c │ │ │ │ + bl 5eed8c │ │ │ │ cbz r0, 2bfe8e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2c0002 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2bfff2 │ │ │ │ @@ -140581,29 +140581,29 @@ │ │ │ │ bl 2afb98 │ │ │ │ ldr r1, [pc, #832] @ (2c0264 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2af244 │ │ │ │ b.n 2bff62 │ │ │ │ - bl 6fb470 │ │ │ │ + bl 6fb460 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2bfe02 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr r3, [pc, #788] @ (2c0260 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c00ba │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ mov r0, r6 │ │ │ │ bl 2af1b4 │ │ │ │ ldr r2, [pc, #772] @ (2c0268 ) │ │ │ │ ldr r3, [pc, #732] @ (2c0244 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -140641,15 +140641,15 @@ │ │ │ │ bne.w 2c0140 │ │ │ │ mov r0, fp │ │ │ │ blx 2630d0 │ │ │ │ b.n 2bffa4 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr r3, [pc, #640] @ (2c0260 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c01b8 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ @@ -140683,20 +140683,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2c0274 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2c0278 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bffc6 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 5fe828 │ │ │ │ + bl 5fe818 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2c0170 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -140725,15 +140725,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2c027c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2c0280 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bffc6 │ │ │ │ ldr r3, [pc, #432] @ (2c026c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bff56 │ │ │ │ ldr r3, [pc, #420] @ (2c0270 ) │ │ │ │ @@ -140744,15 +140744,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2c0284 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2c0288 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bff56 │ │ │ │ ldr r3, [pc, #416] @ (2c028c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2c0102 │ │ │ │ ldr r3, [pc, #376] @ (2c0270 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140777,15 +140777,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2c0294 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2c0298 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bffc6 │ │ │ │ ldr r3, [pc, #296] @ (2c026c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffc6 │ │ │ │ ldr r3, [pc, #288] @ (2c0270 ) │ │ │ │ @@ -140796,19 +140796,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2c029c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2c02a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bffc6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 72dbcc │ │ │ │ + bl 72dbbc │ │ │ │ ldr r3, [pc, #228] @ (2c0260 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffc6 │ │ │ │ ldr r3, [pc, #224] @ (2c026c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140823,15 +140823,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2c02a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2c02a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bffc6 │ │ │ │ ldr r3, [pc, #176] @ (2c026c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffea │ │ │ │ ldr r3, [pc, #168] @ (2c0270 ) │ │ │ │ @@ -140842,15 +140842,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2c02ac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2c02b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bffea │ │ │ │ ldr r3, [pc, #128] @ (2c026c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bffa4 │ │ │ │ ldr r3, [pc, #120] @ (2c0270 ) │ │ │ │ @@ -140861,21 +140861,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2c02b4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2c02b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2bffa4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2c02bc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bfef8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140884,70 +140884,70 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #384 @ 0x180 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #256 @ 0x100 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r3, #226 @ 0xe2 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r5, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 2c02cc │ │ │ │ + cbz r0, 2c02c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bl 2ee266 │ │ │ │ add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #22 │ │ │ │ + movs r2, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r0, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #104 @ 0x68 │ │ │ │ + movs r1, #88 @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r4, #8 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + movs r0, #192 @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r6, #7 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ands r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2c02aa │ │ │ │ + cbz r4, 2c02a6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r3, #6 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #128 @ 0x80 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #78 @ 0x4e │ │ │ │ + movs r0, #62 @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r4, #4 │ │ │ │ + asrs r4, r2, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r5, #7 │ │ │ │ + subs r2, r3, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r6, #3 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + subs r2, r0, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r0, #3 │ │ │ │ + asrs r4, r6, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #86 @ 0x56 │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -141006,15 +141006,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2c03aa │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 723778 │ │ │ │ + bl 723768 │ │ │ │ cbnz r0, 2c03be │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2c03ce │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -141041,15 +141041,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 723778 │ │ │ │ + bl 723768 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2c03c2 │ │ │ │ movs r0, #3 │ │ │ │ b.n 2c0384 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -141131,15 +141131,15 @@ │ │ │ │ nop │ │ │ │ add r0, sp, #928 @ 0x3a0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #672 @ 0x2a0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r1, #20] │ │ │ │ + strh r0, [r7, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c04a2 │ │ │ │ @@ -141521,15 +141521,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2c0898 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2c0852 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 72392c │ │ │ │ + bl 72391c │ │ │ │ cbz r0, 2c0892 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 262ca4 │ │ │ │ b.n 2c0814 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -141547,15 +141547,15 @@ │ │ │ │ b.n 2c07da │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2c07da │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 723778 │ │ │ │ + bl 723768 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c0852 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2c07da │ │ │ │ bl 2c03e4 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -141589,25 +141589,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #512 @ (adr r4, 2c0ae4 ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ add r4, pc, #472 @ (adr r4, 2c0ac0 ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ add r4, pc, #816 @ (adr r4, 2c0c1c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r0, [r7, #24] │ │ │ │ + ldrb r0, [r5, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r7, r0 │ │ │ │ + subs r6, r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r4, r0 │ │ │ │ + subs r6, r2, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r3, #24] │ │ │ │ + ldrb r2, [r1, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r7, r0 │ │ │ │ + subs r4, r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + adds r0, r7, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c0904 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141657,19 +141657,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ add r3, pc, #392 @ (adr r3, 2c0b18 ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r0, [r5, #21] │ │ │ │ + ldrb r0, [r3, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r0, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c099c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -142020,15 +142020,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c0cfc │ │ │ │ ldr r0, [pc, #100] @ (2c0d84 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c0cfc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -142050,23 +142050,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #248 @ (adr r1, 2c0e64 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #720 @ (adr r0, 2c1044 ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r2, #30 │ │ │ │ + asrs r2, r0, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r0, pc, #624 @ (adr r0, 2c0fec ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #24 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c0d88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -142093,50 +142093,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c0da4 │ │ │ │ ldr r0, [pc, #24] @ (2c0de8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c0da4 │ │ │ │ ldr r7, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #368] @ (2c0f54 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r7, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2c0e1c ) │ │ │ │ add r0, pc │ │ │ │ bl 2c0d88 │ │ │ │ ldr r0, [pc, #28] @ (2c0e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #0 │ │ │ │ bl 2c4450 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2c4544 │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #18] │ │ │ │ + ldrh r4, [r7, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c0e2c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r4, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c4638 │ │ │ │ @@ -142165,19 +142165,19 @@ │ │ │ │ bl 4a76c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c0e5e │ │ │ │ ldr r0, [pc, #16] @ (2c0e98 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ - add r4, pc, #128 @ (adr r4, 2c0f14 ) │ │ │ │ + add r4, pc, #64 @ (adr r4, 2c0ed4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r6, #20 │ │ │ │ + asrs r4, r4, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r4, #20 │ │ │ │ + asrs r2, r2, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -142231,19 +142231,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c0f38 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c0d88 │ │ │ │ ldr r5, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrh r4, [r0, #10] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r2, #18 │ │ │ │ + asrs r6, r0, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r7, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -142294,17 +142294,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c0d88 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r6, #15 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r5, #15 │ │ │ │ + asrs r2, r3, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2c1070 ) │ │ │ │ ldr r1, [pc, #132] @ (2c1074 ) │ │ │ │ @@ -142355,23 +142355,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 2624e0 │ │ │ │ b.n 2c103a │ │ │ │ nop │ │ │ │ ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r3, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r0, r5, #13 │ │ │ │ + asrs r0, r3, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (2c12f8 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -142604,53 +142604,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2624e0 │ │ │ │ b.n 2c1172 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r3, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r5, #10 │ │ │ │ + asrs r4, r3, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r6, r5, #9 │ │ │ │ + asrs r6, r3, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r6, #5 │ │ │ │ + asrs r2, r4, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r6, #4 │ │ │ │ + asrs r0, r4, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r0, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r7, #3 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2c1384 ) │ │ │ │ add r4, pc │ │ │ │ @@ -142666,17 +142666,17 @@ │ │ │ │ blx 261b1c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2c0d88 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r2, #3 │ │ │ │ + asrs r4, r0, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r3, #3 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2c13c0 ) │ │ │ │ ldr r1, [pc, #32] @ (2c13c4 ) │ │ │ │ @@ -142689,15 +142689,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2c0d88 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldcl 0, cr0, [r0, #-312]! @ 0xfffffec8 │ │ │ │ + stcl 0, cr0, [r0, #-312]! @ 0xfffffec8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2c1430 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #88] @ (2c1434 ) │ │ │ │ @@ -142733,23 +142733,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 2616d0 │ │ │ │ b.n 2c13f4 │ │ │ │ ldr r0, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r1, #2 │ │ │ │ + asrs r2, r7, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r5, #1 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r6, r3, #1 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2c145a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142807,15 +142807,15 @@ │ │ │ │ b.w 2c0d88 │ │ │ │ ldrh r0, [r5, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r0, r2, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2c14f6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142875,15 +142875,15 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r1, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r4, r6, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r7, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142911,19 +142911,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c15e4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ nop │ │ │ │ str r6, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r0, r6, #23 │ │ │ │ + lsrs r0, r4, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r6, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142951,19 +142951,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c1648 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ nop │ │ │ │ str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r4, r1, #22 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r4, #16] │ │ │ │ + strh r0, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c1676 │ │ │ │ ldr r3, [pc, #48] @ (2c1684 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -142982,17 +142982,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r0, [r4, #14] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r7, #20 │ │ │ │ + lsrs r0, r5, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2c16b0 │ │ │ │ @@ -143013,15 +143013,15 @@ │ │ │ │ bne.n 2c16a2 │ │ │ │ ldr r0, [pc, #12] @ (2c16d4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ ldr r2, [r4, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c16d8 : │ │ │ │ ldr r3, [pc, #12] @ (2c16e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -143356,23 +143356,23 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r5, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r4, r0, #7 │ │ │ │ + lsrs r4, r6, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2c1c30 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -143571,40 +143571,40 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2c0d88 │ │ │ │ nop │ │ │ │ str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r6, r0, #8 │ │ │ │ + lsrs r6, r6, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsls r4, r7, #17 │ │ │ │ + lsls r4, r5, #17 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r2, #9] │ │ │ │ + strb r0, [r0, #9] │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #4 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - lsrs r0, r0, #5 │ │ │ │ + lsrs r0, r1, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r2, r0, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r6, r0, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2c1d40 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ add r3, pc │ │ │ │ @@ -143738,27 +143738,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2c1de0 ) │ │ │ │ ldr r0, [pc, #36] @ (2c1de4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c0d88 │ │ │ │ - lsls r6, r3, #24 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r6, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r2, [r3, #10] │ │ │ │ + ldrb r2, [r1, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r7, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c1e18 │ │ │ │ @@ -143773,17 +143773,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ ldr r0, [pc, #12] @ (2c1e28 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r4, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r1, #22 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2c1f40 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -143809,19 +143809,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 2c1ed8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2c1ed8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ - bl 5e2c68 │ │ │ │ + bl 5e2c48 │ │ │ │ + bl 5e2c58 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c1f1a │ │ │ │ ldr r1, [pc, #172] @ (2c1f48 ) │ │ │ │ add r1, pc │ │ │ │ @@ -143886,44 +143886,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (2c1f70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c1efa │ │ │ │ ldr r0, [pc, #60] @ (2c1f74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2c1efa │ │ │ │ ldrh r2, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r2, #26 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r1, #8] │ │ │ │ + ldrh r0, [r7, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r2, #25 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r0, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r2, #24 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r0, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2c21f8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -144070,15 +144070,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 723778 │ │ │ │ + bl 723768 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c21ce │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2c4994 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -144188,21 +144188,21 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r6, [r2, #30] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r0, [r3, #26] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r0, [r5, #26] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsls r2, r3, #8 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r4, [r3, #22] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r4, [r6, #24] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c222c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -144259,15 +144259,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r4, r6, #11 │ │ │ │ + lsls r4, r4, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c22cc : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -144366,17 +144366,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c22cc │ │ │ │ nop │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r3, #9 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c23d0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -144422,15 +144422,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + lsls r0, r2, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c2450 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -144465,17 +144465,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 260c5c │ │ │ │ ldrh r6, [r7, #2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp2 0, 3, cr0, cr8, cr9, {2} │ │ │ │ + cdp2 0, 2, cr0, cr8, cr9, {2} │ │ │ │ │ │ │ │ 002c24b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #156] @ (2c2568 ) │ │ │ │ @@ -144647,18 +144647,18 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 260c5c │ │ │ │ strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r0, #2 │ │ │ │ strh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - str r6, [r1, #8] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vrev64.32 q8, │ │ │ │ - ldc2l 0, cr0, [sl], #-292 @ 0xfffffedc │ │ │ │ + vmla.i32 q8, q4, d9[0] │ │ │ │ + stc2l 0, cr0, [sl], #-292 @ 0xfffffedc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ cbz r3, 2c26cc │ │ │ │ @@ -144689,15 +144689,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c0d88 │ │ │ │ nop │ │ │ │ strh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldc2l 0, cr0, [lr], {73} @ 0x49 │ │ │ │ + stc2l 0, cr0, [lr], {73} @ 0x49 │ │ │ │ │ │ │ │ 002c26e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ bgt.n 2c272e │ │ │ │ @@ -144792,15 +144792,15 @@ │ │ │ │ bne.n 2c27a2 │ │ │ │ ldr r0, [pc, #12] @ (2c27dc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ strh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + strb r6, [r4, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c27ee │ │ │ │ ldr r0, [pc, #84] @ (2c283c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ @@ -144830,18 +144830,18 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2c26e4 │ │ │ │ ldr r0, [pc, #20] @ (2c2844 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c0d88 │ │ │ │ - @ instruction: 0xfbc00049 │ │ │ │ + @ instruction: 0xfbb00049 │ │ │ │ strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r0, [r3, #0] │ │ │ │ + strb r0, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002c2848 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -144929,17 +144929,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #32] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r0, [r3, r7] │ │ │ │ + ldrb r0, [r1, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vst1.8 {d16[2]}, [r8], r9 │ │ │ │ + ldrsh.w r0, [r8, #73] @ 0x49 │ │ │ │ │ │ │ │ 002c2938 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145015,25 +145015,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2c2a18 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e70c │ │ │ │ + b.w 72e6fc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r2, #28] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #26] │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r4, [r0, #24] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #-292 @ 0xfffffedc │ │ │ │ + stc2l 0, cr0, [ip], #-292 @ 0xfffffedc │ │ │ │ │ │ │ │ 002c2a1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145089,16 +145089,16 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2616cc │ │ │ │ nop │ │ │ │ strh r4, [r2, #16] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldc2 0, cr0, [ip], {73} @ 0x49 │ │ │ │ - asrs r6, r1, #5 │ │ │ │ + stc2 0, cr0, [ip], {73} @ 0x49 │ │ │ │ + asrs r6, r7, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2c2b54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -145150,15 +145150,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2c2b28 │ │ │ │ nop │ │ │ │ strh r6, [r3, #12] │ │ │ │ lsls r3, r0, #2 │ │ │ │ strh r0, [r2, #12] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - @ instruction: 0xfbc40049 │ │ │ │ + @ instruction: 0xfbb40049 │ │ │ │ strh r6, [r1, #10] │ │ │ │ lsls r3, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #224] @ (2c2c54 ) │ │ │ │ @@ -145251,18 +145251,18 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 262ac8 │ │ │ │ b.n 2c2c20 │ │ │ │ nop │ │ │ │ strh r0, [r0, #8] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh.w r0, [sl, r9] │ │ │ │ + ldrb.w r0, [sl, r9] │ │ │ │ strh r4, [r5, #4] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - @ instruction: 0xfacc0049 │ │ │ │ + @ instruction: 0xfabc0049 │ │ │ │ strh r4, [r2, #2] │ │ │ │ lsls r3, r0, #2 │ │ │ │ strh r0, [r1, #2] │ │ │ │ lsls r3, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -145293,16 +145293,16 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2c2ccc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ ldrb r4, [r7, #31] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - @ instruction: 0xf2f80050 │ │ │ │ - str r6, [r4, #12] │ │ │ │ + @ instruction: 0xf2e80050 │ │ │ │ + str r6, [r2, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2c2d14 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -145354,15 +145354,15 @@ │ │ │ │ bl 2c2a50 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2c0d88 │ │ │ │ ldrb r0, [r1, #29] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - vst1.8 {d0[2]}, [r6], r9 │ │ │ │ + ldr??.w r0, [r6, r9] │ │ │ │ │ │ │ │ 002c2d6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ (2c2e04 ) │ │ │ │ @@ -145608,15 +145608,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c2f4a │ │ │ │ ldr.w r0, [pc, #1468] @ 2c35a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c2f4a │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 260ec0 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -145735,15 +145735,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2c2f06 │ │ │ │ ldr.w r0, [pc, #1156] @ 2c35c8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c2f06 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2c3230 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2c34a8 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2c3084 │ │ │ │ @@ -145800,15 +145800,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2c2f02 │ │ │ │ ldr r0, [pc, #1016] @ (2c35dc ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2c2f02 │ │ │ │ ldr r3, [pc, #1004] @ (2c35e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c2f5a │ │ │ │ @@ -145816,15 +145816,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2c2f5a │ │ │ │ ldr r0, [pc, #984] @ (2c35e4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 2c2f5a │ │ │ │ ldr r3, [pc, #888] @ (2c3594 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145897,15 +145897,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2c3074 │ │ │ │ ldr r0, [pc, #812] @ (2c35f8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3074 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c3074 │ │ │ │ b.n 2c32b2 │ │ │ │ ldr r3, [pc, #792] @ (2c35fc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -145916,15 +145916,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2c2fbe │ │ │ │ ldr r0, [pc, #772] @ (2c3600 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2c2fbe │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -146031,15 +146031,15 @@ │ │ │ │ b.n 2c339c │ │ │ │ ldr r4, [pc, #556] @ (2c3628 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2c339c │ │ │ │ ldr r0, [pc, #548] @ (2c362c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #0 │ │ │ │ bl 2c4450 │ │ │ │ movs r0, #0 │ │ │ │ bl 2c4544 │ │ │ │ b.n 2c3226 │ │ │ │ ldr r4, [pc, #532] @ (2c3630 ) │ │ │ │ add r4, pc │ │ │ │ @@ -146123,74 +146123,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2c35a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c3074 │ │ │ │ ldr r0, [pc, #400] @ (2c3674 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3074 │ │ │ │ ldr r2, [pc, #396] @ (2c3678 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c3074 │ │ │ │ ldr r2, [pc, #172] @ (2c35a4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2c3074 │ │ │ │ ldr r0, [pc, #376] @ (2c367c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3074 │ │ │ │ ldr r3, [pc, #368] @ (2c3680 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c30f2 │ │ │ │ ldr r3, [pc, #136] @ (2c35a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c30f2 │ │ │ │ ldr r0, [pc, #348] @ (2c3684 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c30f2 │ │ │ │ ldr r3, [pc, #340] @ (2c3688 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3226 │ │ │ │ ldr r3, [pc, #100] @ (2c35a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2c3226 │ │ │ │ ldr r0, [pc, #320] @ (2c368c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3226 │ │ │ │ ldr r3, [pc, #312] @ (2c3690 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3322 │ │ │ │ ldr r3, [pc, #64] @ (2c35a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c3322 │ │ │ │ ldr r0, [pc, #292] @ (2c3694 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3322 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #24] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrb r6, [r6, #22] │ │ │ │ @@ -146205,75 +146205,75 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrb r6, [r6, #19] │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7700049 │ │ │ │ + @ instruction: 0xf7600049 │ │ │ │ ldrb r6, [r3, #17] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r7, #15] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r4, #14] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r6, #13] │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6680049 │ │ │ │ + @ instruction: 0xf6580049 │ │ │ │ ldrb r0, [r2, #12] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r2, [r5, #11] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r7, #10] │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5380049 │ │ │ │ + @ instruction: 0xf5280049 │ │ │ │ ldr r2, [pc, #176] @ (2c3694 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f60049 │ │ │ │ + @ instruction: 0xf4e60049 │ │ │ │ ldrb r6, [r1, #9] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r4, [r0, #9] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r3, #8] │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r2, #13172736 @ 0xc90000 │ │ │ │ + rsb r0, r2, #13172736 @ 0xc90000 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3d80049 │ │ │ │ + ubfx r0, r8, #1, #10 │ │ │ │ ldrb r4, [r2, #5] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r5, #27] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r4, #128 @ 0x80 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrb r0, [r3, #3] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r0, [r0, #27] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r4, #66 @ 0x42 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, #46 @ 0x2e │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, #38 @ 0x26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - vhadd.s q8, q1, │ │ │ │ + vhadd.s32 q8, q1, │ │ │ │ subs r3, #252 @ 0xfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #242 @ 0xf2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #232 @ 0xe8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #222 @ 0xde │ │ │ │ @@ -146290,37 +146290,37 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 2c3a1c │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r3, #156 @ 0x9c │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #146 @ 0x92 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ + str r0, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #126 @ 0x7e │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #118 @ 0x76 │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r4, [r1, #31] │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #9, sl, lsl #1 │ │ │ │ + @ instruction: 0xf37a0049 │ │ │ │ adds r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #10, sl, asr #1 │ │ │ │ + @ instruction: 0xf31a0049 │ │ │ │ adds r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ubfx r0, r2, #1, #10 │ │ │ │ + @ instruction: 0xf3b20049 │ │ │ │ subs r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r4, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf2940049 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3ea0049 │ │ │ │ + @ instruction: 0xf3da0049 │ │ │ │ │ │ │ │ 002c3698 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (2c3718 ) │ │ │ │ @@ -146368,18 +146368,18 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r1, #23] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r7, [pc, #872] @ (2c3a88 ) │ │ │ │ + ldr r7, [pc, #808] @ (2c3a48 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rsb r0, ip, r9, lsl #1 │ │ │ │ - @ instruction: 0xf2700049 │ │ │ │ + subs.w r0, ip, r9, lsl #1 │ │ │ │ + @ instruction: 0xf2600049 │ │ │ │ │ │ │ │ 002c3728 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #96] @ (2c3798 ) │ │ │ │ @@ -146532,15 +146532,15 @@ │ │ │ │ beq.n 2c38cc │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2c3998 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c386a │ │ │ │ ldr r0, [pc, #260] @ (2c399c ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -146641,30 +146641,30 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #18] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xf25c0049 │ │ │ │ + movw r0, #49225 @ 0xc049 │ │ │ │ strb r6, [r0, #17] │ │ │ │ lsls r5, r0, #2 │ │ │ │ strb r6, [r7, #16] │ │ │ │ lsls r3, r6, #1 │ │ │ │ strb r4, [r7, #15] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r4, [r0, #15] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r7, r1, #1 │ │ │ │ strb r2, [r2, #14] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xf1840049 │ │ │ │ + sbcs.w r0, r4, #73 @ 0x49 │ │ │ │ │ │ │ │ 002c39bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -146768,15 +146768,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ strb r4, [r0, #12] │ │ │ │ lsls r5, r0, #2 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #9] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - orns r0, ip, #73 @ 0x49 │ │ │ │ + orn r0, ip, #73 @ 0x49 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #32 │ │ │ │ @@ -146823,15 +146823,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c3b3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ adds r6, #234 @ 0xea │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -146839,15 +146839,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c3b94 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2c3b98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #48] @ (2c3b9c ) │ │ │ │ ldr r3, [pc, #52] @ (2c3ba0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -146857,19 +146857,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #136] @ (2c3c1c ) │ │ │ │ + ldr r4, [pc, #72] @ (2c3bdc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r0, #30] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2c3bb6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -146930,28 +146930,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2c3ce8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2c3cc0 │ │ │ │ ldr r3, [pc, #136] @ (2c3cec ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2c3cf0 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 260ca8 │ │ │ │ @@ -146979,30 +146979,30 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2c3cf4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e2f3c │ │ │ │ + b.w 5e2f2c │ │ │ │ ldr r1, [pc, #36] @ (2c3cf8 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2c3cfc ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cdp 0, 11, cr0, cr10, cr9, {2} │ │ │ │ - ldr r3, [pc, #72] @ (2c3d38 ) │ │ │ │ + cdp 0, 10, cr0, cr10, cr9, {2} │ │ │ │ + ldr r3, [pc, #8] @ (2c3cf8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 10, cr0, cr14, cr9, {2} │ │ │ │ + cdp 0, 9, cr0, cr14, cr9, {2} │ │ │ │ vminnm.f16 , , │ │ │ │ - cdp 0, 5, cr0, cr10, cr9, {2} │ │ │ │ - cdp 0, 6, cr0, cr12, cr9, {2} │ │ │ │ + cdp 0, 4, cr0, cr10, cr9, {2} │ │ │ │ + cdp 0, 5, cr0, cr12, cr9, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2c3d48 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147022,15 +147022,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (2c4048 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -147234,85 +147234,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c3e32 │ │ │ │ ldr r0, [pc, #300] @ (2c4070 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3e32 │ │ │ │ ldr r3, [pc, #292] @ (2c4074 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3e74 │ │ │ │ ldr r3, [pc, #276] @ (2c406c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2c3e74 │ │ │ │ ldr r0, [pc, #276] @ (2c4078 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3e74 │ │ │ │ ldr r3, [pc, #272] @ (2c407c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3e82 │ │ │ │ ldr r3, [pc, #244] @ (2c406c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2c3e82 │ │ │ │ ldr r0, [pc, #256] @ (2c4080 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3e82 │ │ │ │ ldr r3, [pc, #248] @ (2c4084 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3ea0 │ │ │ │ ldr r3, [pc, #216] @ (2c406c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c3ea0 │ │ │ │ ldr r0, [pc, #232] @ (2c4088 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3ea0 │ │ │ │ ldr r3, [pc, #228] @ (2c408c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3e92 │ │ │ │ ldr r3, [pc, #184] @ (2c406c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2c3e92 │ │ │ │ ldr r0, [pc, #208] @ (2c4090 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3e92 │ │ │ │ ldr r3, [pc, #200] @ (2c4094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3eb0 │ │ │ │ ldr r3, [pc, #148] @ (2c406c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c3eb0 │ │ │ │ ldr r0, [pc, #180] @ (2c4098 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3eb0 │ │ │ │ ldr r3, [pc, #176] @ (2c409c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3edc │ │ │ │ ldr r3, [pc, #116] @ (2c406c ) │ │ │ │ @@ -147325,15 +147325,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2c3edc │ │ │ │ ldr r3, [pc, #124] @ (2c40a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -147342,57 +147342,57 @@ │ │ │ │ ldr r3, [pc, #56] @ (2c406c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c3f18 │ │ │ │ ldr r0, [pc, #104] @ (2c40a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c3f18 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 12, cr0, cr6, cr9, {2} │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + cdp 0, 11, cr0, cr6, cr9, {2} │ │ │ │ + strb r2, [r5, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stcl 0, cr0, [lr], {73} @ 0x49 │ │ │ │ - lsrs r6, r7, #31 │ │ │ │ + ldc 0, cr0, [lr], #292 @ 0x124 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [pc, #64] @ (2c40a8 ) │ │ │ │ + ldr r7, [pc, #0] @ (2c4068 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8, #292] @ 0x124 │ │ │ │ + stc 0, cr0, [r8, #292] @ 0x124 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6, #-292] @ 0xfffffedc │ │ │ │ + stc 0, cr0, [r6, #-292] @ 0xfffffedc │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0], #292 @ 0x124 │ │ │ │ + ldc 0, cr0, [r0], {73} @ 0x49 │ │ │ │ subs r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r6, #-292] @ 0xfffffedc │ │ │ │ + ldcl 0, cr0, [r6], #292 @ 0x124 │ │ │ │ asrs r4, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8], #-292 @ 0xfffffedc │ │ │ │ + stc 0, cr0, [r8], #-292 @ 0xfffffedc │ │ │ │ asrs r4, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl], #-292 @ 0xfffffedc │ │ │ │ + mrrc 0, 4, r0, sl, cr9 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r4, r9, lsl #1 │ │ │ │ + adcs.w r0, r4, r9, lsl #1 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb960049 │ │ │ │ + @ instruction: 0xeb860049 │ │ │ │ │ │ │ │ 002c40ac : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c40b4 : │ │ │ │ @@ -147400,15 +147400,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c40b8 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c40c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 698458 │ │ │ │ + b.w 698448 │ │ │ │ ldr r2, [r5, #80] @ 0x50 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002c40c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -147492,24 +147492,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2c43d8 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a07b8 │ │ │ │ + bl 6a07a8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 48ab70 │ │ │ │ - bl 5e4d5c │ │ │ │ + bl 5e4d4c │ │ │ │ ldr r1, [pc, #556] @ (2c43dc ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f3c │ │ │ │ + bl 5e2f2c │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 2c41cc │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2c43e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -147522,29 +147522,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2c43e4 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 698988 │ │ │ │ + bl 698978 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2c43e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2c43ec ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2c43f0 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ ldr r3, [pc, #484] @ (2c43f4 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2c37bc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -147556,15 +147556,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (2c4400 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2c42ee │ │ │ │ ldr r2, [pc, #444] @ (2c4404 ) │ │ │ │ ldr r3, [pc, #364] @ (2c43b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147587,15 +147587,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (2c4410 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2c4240 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c43a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 2622a0 │ │ │ │ @@ -147614,49 +147614,49 @@ │ │ │ │ beq.n 2c435e │ │ │ │ ldr r0, [pc, #348] @ (2c4418 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 6a0bc0 │ │ │ │ + bl 6a0bb0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c416e │ │ │ │ ldr r3, [pc, #324] @ (2c441c ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (2c4420 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (2c4424 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r6, #0 │ │ │ │ b.n 2c421c │ │ │ │ ldr r3, [pc, #308] @ (2c4428 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (2c442c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (2c4430 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2c421c │ │ │ │ ldr r0, [pc, #288] @ (2c4434 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 698d24 │ │ │ │ + bl 698d14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -147700,15 +147700,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c415c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2c4448 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2c415c │ │ │ │ ldr r1, [pc, #168] @ (2c444c ) │ │ │ │ add r1, pc │ │ │ │ blx 2624f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c42aa │ │ │ │ @@ -147720,61 +147720,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + str r2, [r0, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl], #292 @ 0x124 │ │ │ │ + ldc 0, cr0, [sl], {73} @ 0x49 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ ldr r4, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r0, #2 │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xeb280049 │ │ │ │ - stmdb r0, {r0, r3, r6} │ │ │ │ + adds.w r0, r8, r9, lsl #1 │ │ │ │ + ldrd r0, r0, [r0], #292 @ 0x124 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add lr, pc │ │ │ │ + add lr, sp │ │ │ │ lsls r3, r3, #1 │ │ │ │ - eors.w r0, r8, r9, lsl #1 │ │ │ │ - ldmia.w r4!, {r0, r3, r6} │ │ │ │ - @ instruction: 0xfa1a0053 │ │ │ │ - @ instruction: 0xeb860049 │ │ │ │ - add ip, r3 │ │ │ │ + eor.w r0, r8, r9, lsl #1 │ │ │ │ + stmia.w r4!, {r0, r3, r6} │ │ │ │ + @ instruction: 0xfa0a0053 │ │ │ │ + sbcs.w r0, r6, r9, lsl #1 │ │ │ │ + add ip, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xeb3a0049 │ │ │ │ - @ instruction: 0xe8520049 │ │ │ │ - add r6, pc │ │ │ │ + @ instruction: 0xeb2a0049 │ │ │ │ + strex r0, r0, [r2, #292] @ 0x124 │ │ │ │ + add r6, sp │ │ │ │ lsls r3, r3, #1 │ │ │ │ - eors.w r0, ip, r9, lsl #1 │ │ │ │ - @ instruction: 0xe8340049 │ │ │ │ + eor.w r0, ip, r9, lsl #1 │ │ │ │ + @ instruction: 0xe8240049 │ │ │ │ ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xeaa60049 │ │ │ │ + eors.w r0, r6, r9, lsl #1 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, sl, r9, lsl #1 │ │ │ │ - orrs.w r0, r2, r9, lsl #1 │ │ │ │ + ands.w r0, sl, r9, lsl #1 │ │ │ │ + orr.w r0, r2, r9, lsl #1 │ │ │ │ │ │ │ │ 002c4450 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -147817,15 +147817,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 2c44ca │ │ │ │ ldr r0, [pc, #112] @ (2c4530 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 698d24 │ │ │ │ + bl 698d14 │ │ │ │ b.n 2c4484 │ │ │ │ ldr r1, [pc, #104] @ (2c4534 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -147848,15 +147848,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c44b2 │ │ │ │ ldr r0, [pc, #56] @ (2c4540 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2c44b2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r7, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -147866,20 +147866,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xe9ae0049 │ │ │ │ + @ instruction: 0xe99e0049 │ │ │ │ asrs r0, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2, #-292] @ 0x124 │ │ │ │ + ldmdb r2!, {r0, r3, r6} │ │ │ │ │ │ │ │ 002c4544 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 44dcd0 │ │ │ │ │ │ │ │ 002c454c : │ │ │ │ @@ -147943,39 +147943,39 @@ │ │ │ │ │ │ │ │ 002c45e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr.w ip, [pc, #48] @ 2c462c │ │ │ │ ldr r2, [pc, #48] @ (2c4630 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c4634 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adcs r2, r7 │ │ │ │ + adcs r2, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #156 @ 0x9c │ │ │ │ + adds r2, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r5, #26] │ │ │ │ + strh r6, [r3, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002c4638 : │ │ │ │ ldr r3, [pc, #24] @ (2c4654 ) │ │ │ │ ldr r2, [pc, #28] @ (2c4658 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -148014,15 +148014,15 @@ │ │ │ │ nop │ │ │ │ str r6, [r6, #100] @ 0x64 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #116] @ 0x74 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - subs r2, #40 @ 0x28 │ │ │ │ + subs r2, #24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002c46a0 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c46bc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2c46c4 ) │ │ │ │ @@ -148036,17 +148036,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2c0d88 │ │ │ │ ldr r0, [pc, #12] @ (2c46cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ str r4, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - str r2, [r3, r6] │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 2c46a4 │ │ │ │ + bgt.n 2c4684 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c46d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -148088,15 +148088,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 261c60 │ │ │ │ ldr r3, [pc, #128] @ (2c47bc ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 69fba8 │ │ │ │ + bl 69fb98 │ │ │ │ ldr r0, [pc, #116] @ (2c47c0 ) │ │ │ │ add r0, pc │ │ │ │ bl 2c0d88 │ │ │ │ ldr r2, [pc, #112] @ (2c47c4 ) │ │ │ │ ldr r3, [pc, #96] @ (2c47b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148140,34 +148140,34 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #104] @ 0x68 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r5, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r2, #88] @ 0x58 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bgt.n 2c4828 │ │ │ │ + bgt.n 2c4808 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c45d8 │ │ │ │ + b.n 2c45b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #224 @ 0xe0 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c45b4 │ │ │ │ + b.n 2c4594 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4f08 │ │ │ │ + b.n 2c4ee8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c47dc : │ │ │ │ ldr r0, [pc, #4] @ (2c47e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d88 │ │ │ │ - asrs r2, r6, #6 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c47e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -148196,25 +148196,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2c484c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c481a │ │ │ │ ldr r0, [pc, #24] @ (2c4850 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2c481a │ │ │ │ str r4, [r5, #76] @ 0x4c │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c4544 │ │ │ │ + b.n 2c4524 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c4854 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -148285,15 +148285,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c48c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c4872 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 73dc14 │ │ │ │ + bl 73dc04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c4872 │ │ │ │ ldr r2, [pc, #96] @ (2c4978 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2c494c │ │ │ │ mov r0, r4 │ │ │ │ @@ -148311,15 +148311,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2c48de │ │ │ │ ldr r0, [pc, #72] @ (2c4988 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c48de │ │ │ │ ldr r2, [pc, #60] @ (2c498c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c491c │ │ │ │ @@ -148327,15 +148327,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c491c │ │ │ │ ldr r0, [pc, #44] @ (2c4990 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c491c │ │ │ │ nop │ │ │ │ str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -148343,19 +148343,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c44c0 │ │ │ │ + b.n 2c44a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmn r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c44d4 │ │ │ │ + b.n 2c44b4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c4994 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2c49a0 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -148633,21 +148633,21 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r0, #24] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #20] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2c5348 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ b.n 2c5328 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c52f4 │ │ │ │ + b.n 2c5308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5254 │ │ │ │ + b.n 2c52d4 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + b.n 2c5234 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -148742,25 +148742,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ ldr r1, [pc, #604] @ (2c4fd4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ ldr r1, [pc, #596] @ (2c4fd8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2c4f4c │ │ │ │ ldr r1, [pc, #580] @ (2c4fdc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ @@ -148830,30 +148830,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2c4eb4 │ │ │ │ ldr r1, [pc, #428] @ (2c4ff8 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ ldr r1, [pc, #416] @ (2c4ffc ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 73078c │ │ │ │ + bl 73077c │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 26321c │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #372] @ (2c5000 ) │ │ │ │ ldr r3, [pc, #308] @ (2c4fc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -148866,32 +148866,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (2c5004 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730584 │ │ │ │ + bl 730574 │ │ │ │ cbnz r0, 2c4f18 │ │ │ │ ldr r1, [pc, #324] @ (2c5008 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730584 │ │ │ │ + bl 730574 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c4e7a │ │ │ │ ldr r2, [pc, #316] @ (2c500c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2c5010 ) │ │ │ │ ldr r1, [pc, #316] @ (2c5014 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c4e82 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2c4e26 │ │ │ │ ldr r1, [pc, #288] @ (2c5018 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -148901,167 +148901,167 @@ │ │ │ │ bne.n 2c4f9a │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2c4da6 │ │ │ │ ldr r1, [pc, #268] @ (2c501c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72da3c │ │ │ │ + bl 72da2c │ │ │ │ b.n 2c4ee6 │ │ │ │ ldr r2, [pc, #260] @ (2c5020 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (2c5024 ) │ │ │ │ ldr r1, [pc, #264] @ (2c5028 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2c4ee6 │ │ │ │ ldr r4, [pc, #248] @ (2c502c ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (2c5030 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (2c5034 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2c4ee6 │ │ │ │ ldr r2, [pc, #232] @ (2c5038 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (2c503c ) │ │ │ │ ldr r1, [pc, #236] @ (2c5040 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r1, [pc, #220] @ (2c5044 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ b.n 2c4ee6 │ │ │ │ ldr r2, [pc, #212] @ (2c5048 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (2c504c ) │ │ │ │ ldr r1, [pc, #216] @ (2c5050 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r1, [pc, #200] @ (2c5054 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ b.n 2c4ee6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2c5058 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2c505c ) │ │ │ │ ldr r1, [pc, #188] @ (2c5060 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r1, [pc, #172] @ (2c5064 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ b.n 2c4ee6 │ │ │ │ ldrsh r0, [r4, r6] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r1, r6] │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c5400 │ │ │ │ + b.n 2c53e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2c53e0 │ │ │ │ + b.n 2c53c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #704 @ 0x2c0 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2c5548 │ │ │ │ + b.n 2c5528 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5540 │ │ │ │ + b.n 2c5520 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5534 │ │ │ │ + b.n 2c5514 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5454 │ │ │ │ + b.n 2c5434 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5450 │ │ │ │ + b.n 2c5430 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + strh r2, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2c553c │ │ │ │ + b.n 2c551c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5524 │ │ │ │ + b.n 2c5504 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsh r6, [r2, r1] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2c5480 │ │ │ │ + b.n 2c5460 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c547c │ │ │ │ + b.n 2c545c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c54cc │ │ │ │ + b.n 2c54ac │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #4 │ │ │ │ + subs r0, #244 @ 0xf4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c5188 │ │ │ │ + b.n 2c5168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5288 │ │ │ │ + b.n 2c5268 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c53a0 │ │ │ │ + b.n 2c5380 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c53ec │ │ │ │ + b.n 2c53cc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r0, #170 @ 0xaa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c5108 │ │ │ │ + b.n 2c50e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #696 @ (adr r0, 2c52e8 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 2c52a8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #140 @ 0x8c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c50d8 │ │ │ │ + b.n 2c50b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c50e4 │ │ │ │ + b.n 2c50c4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #118 @ 0x76 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c50b8 │ │ │ │ + b.n 2c5098 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5108 │ │ │ │ + b.n 2c50e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5254 │ │ │ │ + b.n 2c5234 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ + subs r0, #82 @ 0x52 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c507c │ │ │ │ + b.n 2c505c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5274 │ │ │ │ + b.n 2c5254 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5190 │ │ │ │ + b.n 2c5170 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #56 @ 0x38 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 234 @ 0xea │ │ │ │ + svc 218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5088 │ │ │ │ + b.n 2c5068 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2c5164 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -149166,21 +149166,21 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r4, r1] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - udf #82 @ 0x52 │ │ │ │ + udf #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + udf #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #60 @ 0x3c │ │ │ │ + udf #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #56 @ 0x38 │ │ │ │ + udf #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2c52dc ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -149289,15 +149289,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2c5304 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c5218 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -149310,15 +149310,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2c5310 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 261994 │ │ │ │ b.n 2c529a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -149332,25 +149332,25 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - udf #254 @ 0xfe │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #84 @ 0x54 │ │ │ │ + adds r5, #68 @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 2c5314 │ │ │ │ + bgt.n 2c52f4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #32 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 2c52b8 │ │ │ │ + bgt.n 2c5298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -149480,36 +149480,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c547c ) │ │ │ │ ldr r0, [pc, #56] @ (2c5480 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - udf #134 @ 0x86 │ │ │ │ + udf #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + udf #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stcl 0, cr0, [r8], {80} @ 0x50 │ │ │ │ - @ instruction: 0xb742 │ │ │ │ + ldc 0, cr0, [r8], #320 @ 0x140 │ │ │ │ + @ instruction: 0xb732 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2c541c │ │ │ │ + ble.n 2c53fc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n 2c5534 │ │ │ │ + blt.n 2c5514 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2c53d0 │ │ │ │ + ble.n 2c53b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #148 @ 0x94 │ │ │ │ + adds r3, #132 @ 0x84 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blt.n 2c5514 │ │ │ │ + blt.n 2c54f4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2c53b0 │ │ │ │ + ble.n 2c5390 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c5490 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 26333c <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -149551,29 +149551,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2632ec │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c5510 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2c550c │ │ │ │ - b.w 723000 │ │ │ │ + b.w 722ff0 │ │ │ │ b.w 262fb4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 262cb0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2c5536 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 723000 │ │ │ │ + b.w 722ff0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 262fb4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -149615,17 +149615,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - bgt.n 2c567c │ │ │ │ + bgt.n 2c565c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2c56a4 │ │ │ │ + bgt.n 2c5684 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -149703,17 +149703,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2c55e8 │ │ │ │ b.n 2c5648 │ │ │ │ nop │ │ │ │ - blt.n 2c5638 │ │ │ │ + blt.n 2c5618 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2c5734 │ │ │ │ + blt.n 2c5714 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2c57a4 ) │ │ │ │ @@ -149796,30 +149796,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c4ac0 │ │ │ │ b.n 2c56f0 │ │ │ │ ldr r1, [pc, #44] @ (2c57b0 ) │ │ │ │ ldr r0, [pc, #44] @ (2c57b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e980 │ │ │ │ + bl 72e970 │ │ │ │ mov r0, r5 │ │ │ │ blx 261994 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c56f0 │ │ │ │ bl 263804 │ │ │ │ nop │ │ │ │ ldrsb r2, [r4, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, r7] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bge.n 2c58a8 │ │ │ │ + bge.n 2c5888 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsb r0, [r1, r2] │ │ │ │ lsls r5, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -150115,59 +150115,59 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xf7120053 │ │ │ │ - bls.n 2c5a40 │ │ │ │ + @ instruction: 0xf7020053 │ │ │ │ + bls.n 2c5a20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5b30 │ │ │ │ + bge.n 2c5b10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5b68 │ │ │ │ + bge.n 2c5b48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5b40 │ │ │ │ + bge.n 2c5b20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5b2c │ │ │ │ + bge.n 2c5b0c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ite vs │ │ │ │ - lslvs r6, r2, #1 │ │ │ │ - bhi.n 2c5aac @ unpredictable │ │ │ │ + itt pl │ │ │ │ + lslpl r6, r2, #1 │ │ │ │ + bhi.n 2c5a8c @ unpredictable │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2c5bc0 │ │ │ │ + bls.n 2c5ba0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2c5bc0 │ │ │ │ + bls.n 2c5ba0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2c5bbc │ │ │ │ + bls.n 2c5b9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2c5bb8 │ │ │ │ + bls.n 2c5b98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r1, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bvc.n 2c5ab8 │ │ │ │ + bvc.n 2c5a98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2c5a84 │ │ │ │ + bvc.n 2c5a64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds.w r0, ip, #13828096 @ 0xd30000 │ │ │ │ - bkpt 0x0028 │ │ │ │ + add.w r0, ip, #13828096 @ 0xd30000 │ │ │ │ + bkpt 0x0018 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bkpt 0x0012 │ │ │ │ + bkpt 0x0002 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n 2c5b10 │ │ │ │ + bmi.n 2c5af0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2c5b2c │ │ │ │ + bhi.n 2c5b0c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #56 @ 0x38 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bmi.n 2c5af0 │ │ │ │ + bmi.n 2c5ad0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2c5b2c │ │ │ │ + bvc.n 2c5b0c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2c5c0c ) │ │ │ │ @@ -150261,15 +150261,15 @@ │ │ │ │ nop │ │ │ │ str r6, [r6, r6] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bvc.n 2c5c74 │ │ │ │ + bvc.n 2c5c54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c5c1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -150349,15 +150349,15 @@ │ │ │ │ beq.n 2c5d3c │ │ │ │ mov r5, r9 │ │ │ │ b.n 2c5c72 │ │ │ │ ldr r1, [pc, #220] @ (2c5dcc ) │ │ │ │ ldr r0, [pc, #224] @ (2c5dd0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e980 │ │ │ │ + bl 72e970 │ │ │ │ mov r0, r4 │ │ │ │ blx 261994 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -150436,31 +150436,31 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bl 263804 │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, r2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bpl.n 2c5df0 │ │ │ │ + bpl.n 2c5dd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [r3, r4] │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r7, [pc, #808] @ (2c6100 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bne.n 2c5dc8 │ │ │ │ + bne.n 2c5da8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bpl.n 2c5cec │ │ │ │ + bpl.n 2c5ecc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r2, #42 @ 0x2a │ │ │ │ + cmp r2, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bne.n 2c5dac │ │ │ │ + bne.n 2c5d8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bpl.n 2c5ea8 │ │ │ │ + bpl.n 2c5e88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -150643,17 +150643,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - bcs.n 2c6088 │ │ │ │ + bcs.n 2c6068 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 2c6060 │ │ │ │ + bcs.n 2c6040 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -150809,21 +150809,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 261994 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c6034 │ │ │ │ nop │ │ │ │ - bne.n 2c60f8 │ │ │ │ + bne.n 2c60d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2c6104 │ │ │ │ + bne.n 2c60e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2c618c │ │ │ │ + beq.n 2c616c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2c6128 │ │ │ │ + beq.n 2c6108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2c6260 ) │ │ │ │ @@ -151018,17 +151018,17 @@ │ │ │ │ b.n 2c6310 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c634e │ │ │ │ nop │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2c6654 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -151248,15 +151248,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2c651c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2c6668 ) │ │ │ │ ldr r0, [pc, #88] @ (2c666c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e980 │ │ │ │ + bl 72e970 │ │ │ │ mov r0, r5 │ │ │ │ blx 261994 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -151275,25 +151275,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2c6616 │ │ │ │ bl 263804 │ │ │ │ ldr r1, [pc, #48] @ (2c6688 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #824] @ (2c699c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ blxns pc │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ blxns r8 │ │ │ │ lsls r5, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151485,21 +151485,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 261994 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c6714 │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r1, r2} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1!, {r2, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2c6acc ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -151686,15 +151686,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c6a64 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2c6ae0 ) │ │ │ │ ldr r0, [pc, #80] @ (2c6ae4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e980 │ │ │ │ + bl 72e970 │ │ │ │ mov r0, r4 │ │ │ │ blx 261994 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -151708,21 +151708,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2c695a │ │ │ │ bl 263804 │ │ │ │ add r0, r7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mvns r6, r7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ muls r4, r7 │ │ │ │ lsls r5, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -151977,17 +151977,17 @@ │ │ │ │ b.n 2c6cec │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c6d30 │ │ │ │ ... │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -152467,63 +152467,63 @@ │ │ │ │ ... │ │ │ │ subs r4, #196 @ 0xc4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #84 @ 0x54 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x005a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x005c │ │ │ │ + bkpt 0x004c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x004e │ │ │ │ + bkpt 0x003e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x0044 │ │ │ │ + bkpt 0x0034 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2c7214 │ │ │ │ + ble.n 2c71f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - itt hi │ │ │ │ - lslhi r1, r1, #1 │ │ │ │ - bgt.n 2c7260 @ unpredictable │ │ │ │ + ite vc │ │ │ │ + lslvc r1, r1, #1 │ │ │ │ + bgt.n 2c7240 @ unpredictable │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002c72b4 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2c5c1c │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2c72c8 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8b20 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c72d4 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8b20 │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c72e0 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8a9c │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c72ec ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8a9c │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c7334 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152544,15 +152544,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c738e │ │ │ │ mov lr, r3 │ │ │ │ @@ -152586,15 +152586,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c7380 │ │ │ │ - stmia r0!, {r1, r4} │ │ │ │ + stmia r0!, {r1} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c73f4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152615,16 +152615,16 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - itet vc │ │ │ │ - lslvc r1, r1, #1 │ │ │ │ + itte vs │ │ │ │ + lslvs r1, r1, #1 │ │ │ │ pushvs {r4, lr} │ │ │ │ movvc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c7446 │ │ │ │ mov lr, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152655,18 +152655,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c7438 │ │ │ │ - itee cs │ │ │ │ - lslcs r1, r1, #1 │ │ │ │ - ldrcc r2, [r2, #0] │ │ │ │ - movcc r0, #0 │ │ │ │ + ittt ne │ │ │ │ + lslne r1, r1, #1 │ │ │ │ + ldrne r2, [r2, #0] │ │ │ │ + movne r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2c74b8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ @@ -152743,17 +152743,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2c7550 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #6 │ │ │ │ + lsrs r4, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2c7568 ) │ │ │ │ ldr r2, [pc, #20] @ (2c756c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2c7570 ) │ │ │ │ @@ -152761,15 +152761,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #6 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -152834,15 +152834,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c764e │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -153288,15 +153288,15 @@ │ │ │ │ beq.n 2c7b96 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c7bf6 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2c7bb0 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c7b4a │ │ │ │ ldr r3, [pc, #224] @ (2c7c20 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -153310,15 +153310,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2c7b66 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c7b52 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7c10 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2c7b88 │ │ │ │ dmb ish │ │ │ │ @@ -153379,15 +153379,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2c7b2e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2c7c2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ b.n 2c7b88 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bl 263834 │ │ │ │ adds r1, #230 @ 0xe6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153534,15 +153534,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2c7ec4 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c7dde │ │ │ │ ldr r3, [pc, #244] @ (2c7ec8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -153556,15 +153556,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2c7df6 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2c7de6 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7ec0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2c7e6a │ │ │ │ cmp r4, #0 │ │ │ │ @@ -153610,15 +153610,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c7e06 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2c7ecc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c7e0a │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -153640,19 +153640,19 @@ │ │ │ │ bl 263834 │ │ │ │ cmp r7, #38 @ 0x26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r5, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r3, r4, lr} │ │ │ │ + push {r3, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {lr} │ │ │ │ + push {r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c7edc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -153748,20 +153748,20 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r5, #238 @ 0xee │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #242 @ 0xf2 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - vmla.i q8, q7, d0[2] │ │ │ │ + vmla.i q0, q7, d8[0] │ │ │ │ cmp r6, #194 @ 0xc2 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - push {r1, r5, r7} │ │ │ │ + push {r1, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #744] @ (2c82cc ) │ │ │ │ + ldr r7, [pc, #680] @ (2c828c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #126 @ 0x7e │ │ │ │ lsls r5, r0, #2 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 002c7fec : │ │ │ │ @@ -153843,15 +153843,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c80d8 │ │ │ │ adds r4, #4 │ │ │ │ @@ -153870,15 +153870,15 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r4, #222 @ 0xde │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #226 @ 0xe2 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - cdp2 0, 11, cr0, cr14, cr8, {2} │ │ │ │ + cdp2 0, 10, cr0, cr14, cr8, {2} │ │ │ │ cmp r5, #188 @ 0xbc │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r5, #140 @ 0x8c │ │ │ │ lsls r5, r0, #2 │ │ │ │ strh r6, [r6, #30] │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -153899,15 +153899,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2c831c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -154086,71 +154086,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #28] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r3, #166 @ 0xa6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - uxth r4, r7 │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [pc, #840] @ (2c866c ) │ │ │ │ + ldr r5, [pc, #776] @ (2c862c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r1 │ │ │ │ + sxtb r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxtb r6, r2 │ │ │ │ + sxtb r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bl 61e332 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ + bl 61e332 │ │ │ │ + ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - sxth r2, r5 │ │ │ │ + sxth r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + sxth r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxth r4, r2 │ │ │ │ + sxth r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #138 @ 0x8a │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 2c835e │ │ │ │ + cbz r0, 2c835a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r1, #23 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 2c8364 │ │ │ │ + cbz r2, 2c8360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #760 @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r4, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #736 @ 0x2e0 │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r3, #22 │ │ │ │ + lsls r4, r1, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #408 @ 0x198 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #648 @ 0x288 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r6, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #320 @ 0x140 │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #560 @ 0x230 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r6, #21 │ │ │ │ + lsls r0, r4, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #232 @ 0xe8 │ │ │ │ + sub sp, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c8394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -154333,83 +154333,83 @@ │ │ │ │ bne.n 2c845a │ │ │ │ ldr r0, [pc, #144] @ (2c85dc ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c845e │ │ │ │ ldr.w lr, [pc, #140] @ 2c85e0 │ │ │ │ add lr, pc │ │ │ │ b.n 2c83ba │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #136 @ 0x88 │ │ │ │ + sub sp, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #136 @ 0x88 │ │ │ │ + sub sp, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + sub sp, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + sub sp, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #76 @ 0x4c │ │ │ │ + cmp r6, #60 @ 0x3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #112 @ 0x70 │ │ │ │ + sub sp, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #218 @ 0xda │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - cmp r5, #210 @ 0xd2 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - cmp r5, #200 @ 0xc8 │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #174 @ 0xae │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #162 @ 0xa2 │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #152 @ 0x98 │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #144 @ 0x90 │ │ │ │ + cmp r5, #146 @ 0x92 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r5, #136 @ 0x88 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #122 @ 0x7a │ │ │ │ + cmp r5, #120 @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #736 @ 0x2e0 │ │ │ │ + cmp r5, #106 @ 0x6a │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + cmp r5, #88 @ 0x58 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #74 @ 0x4a │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #16 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -154449,17 +154449,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c8636 │ │ │ │ nop │ │ │ │ - add r7, sp, #0 │ │ │ │ + add r6, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154487,15 +154487,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154523,15 +154523,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #184 @ 0xb8 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2c8764 ) │ │ │ │ @@ -154553,15 +154553,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, sp, #848 @ 0x350 │ │ │ │ + add r5, sp, #784 @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c8768 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -155165,15 +155165,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ subs r2, r5, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb96005a │ │ │ │ + @ instruction: 0xfb86005a │ │ │ │ subs r0, r6, #6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ cmpeq ip, r0 │ │ │ │ @@ -155438,18 +155438,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c900c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh.w r0, [r2, #90] @ 0x5a │ │ │ │ - add r5, pc, #272 @ (adr r5, 2c911c ) │ │ │ │ + ldrb.w r0, [r2, #90] @ 0x5a │ │ │ │ + add r5, pc, #208 @ (adr r5, 2c90dc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #320 @ (adr r5, 2c9150 ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 2c9110 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2c90b8 ) │ │ │ │ @@ -155478,23 +155478,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 7445a0 │ │ │ │ + bl 744590 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 744724 │ │ │ │ + bl 744714 │ │ │ │ ldr r2, [pc, #56] @ (2c90c0 ) │ │ │ │ ldr r3, [pc, #48] @ (2c90bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -155646,18 +155646,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c921c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf692005a │ │ │ │ - add r3, pc, #208 @ (adr r3, 2c92ec ) │ │ │ │ + @ instruction: 0xf682005a │ │ │ │ + add r3, pc, #144 @ (adr r3, 2c92ac ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #320 @ (adr r3, 2c9360 ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 2c9320 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -155947,21 +155947,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2c954c ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 420018 │ │ │ │ b.n 2c94ae │ │ │ │ nop │ │ │ │ - add r3, sp, #792 @ 0x318 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r0, pc, #464 @ (adr r0, 2c9718 ) │ │ │ │ + add r0, pc, #400 @ (adr r0, 2c96d8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #272 @ (adr r0, 2c965c ) │ │ │ │ + add r0, pc, #208 @ (adr r0, 2c961c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #328 @ (adr r0, 2c9698 ) │ │ │ │ + add r0, pc, #264 @ (adr r0, 2c9658 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -156072,21 +156072,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 262ad4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c970a │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c971a │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -156100,34 +156100,34 @@ │ │ │ │ ldr r0, [pc, #64] @ (2c9740 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 73c2dc │ │ │ │ + bl 73c2cc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c96d0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 73c2dc │ │ │ │ + bl 73c2cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf19a005a │ │ │ │ - ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + @ instruction: 0xf18a005a │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #288] @ 0x120 │ │ │ │ + ldr r6, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2c97c4 ) │ │ │ │ @@ -156151,15 +156151,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2c9798 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2c9798 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c97cc ) │ │ │ │ ldr r2, [pc, #44] @ (2c97c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -156214,15 +156214,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2c9c4e │ │ │ │ ldr.w r0, [pc, #1116] @ 2c9c80 │ │ │ │ ldr.w r1, [pc, #1116] @ 2c9c84 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 72ea28 │ │ │ │ + bl 72ea18 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -156264,15 +156264,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 734ef4 │ │ │ │ + bl 734ee4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c9b10 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -156337,15 +156337,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734ef4 │ │ │ │ + bl 734ee4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2c99e6 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -156386,23 +156386,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2c9550 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 734efc │ │ │ │ + bl 734eec │ │ │ │ b.n 2c99b8 │ │ │ │ ldr r3, [pc, #576] @ (2c9c8c ) │ │ │ │ ldr r1, [pc, #580] @ (2c9c90 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ea28 │ │ │ │ + bl 72ea18 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -156444,15 +156444,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 734ef4 │ │ │ │ + bl 734ee4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2c9b64 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2c9842 │ │ │ │ movs r0, #16 │ │ │ │ blx 260c44 │ │ │ │ @@ -156470,15 +156470,15 @@ │ │ │ │ bl 2c9550 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 734efc │ │ │ │ + bl 734eec │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -156553,51 +156553,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 734efc │ │ │ │ + bl 734eec │ │ │ │ b.n 2c9b06 │ │ │ │ ldr r0, [pc, #68] @ (2c9c94 ) │ │ │ │ ldr r1, [pc, #68] @ (2c9c98 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 72e980 │ │ │ │ + bl 72e970 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2c9878 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2c9c9c ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72e980 │ │ │ │ + bl 72e970 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2c9878 │ │ │ │ asrs r0, r7, #19 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #24 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r6, [sp, #568] @ 0x238 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r4, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r5, #15 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r4, #7 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + ldr r1, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c9ca0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -156898,17 +156898,17 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #27 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #25 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r6, [r0, #21] │ │ │ │ + strb r6, [r6, #20] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r1, pc, #136 @ (adr r1, 2ca054 ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 2ca014 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c9fcc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -157034,30 +157034,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2ca1a8 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2ca1c6 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2ca0da │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #244] @ (2ca214 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2ca218 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r5, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ca1f6 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -157074,15 +157074,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ca152 │ │ │ │ mov r5, r1 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r2, [pc, #156] @ (2ca21c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -157120,36 +157120,36 @@ │ │ │ │ b.n 2ca112 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2ca16a │ │ │ │ ldr r0, [pc, #48] @ (2ca220 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2ca16c │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ b.n 2ca19e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r7, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r0, r6, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r6, r5, #21 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r3, [pc, #864] @ (2ca578 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r0, r7, #18 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ca224 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ca25c │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -157219,19 +157219,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ blx 260c5c │ │ │ │ - b.n 2c9e8c │ │ │ │ + b.n 2c9e6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2ca474 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -157317,15 +157317,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 73c1e8 │ │ │ │ + bl 73c1d8 │ │ │ │ cbz r0, 2ca3e4 │ │ │ │ ldr r2, [pc, #216] @ (2ca490 ) │ │ │ │ ldr r3, [pc, #192] @ (2ca478 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -157378,15 +157378,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ca382 │ │ │ │ ldr r0, [pc, #104] @ (2ca4a0 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2ca382 │ │ │ │ ldr r3, [pc, #92] @ (2ca4a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca418 │ │ │ │ @@ -157395,46 +157395,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ca418 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2ca4a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2ca418 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r6, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2c9f6c │ │ │ │ + b.n 2c9f4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r5, #4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r4, r7, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [pc, #128] @ (2ca51c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #928] @ 0x3a0 │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #656] @ 0x290 │ │ │ │ + str r3, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2ca2d8 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2ca2d8 │ │ │ │ nop │ │ │ │ @@ -157716,15 +157716,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ca540 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2ca7d4 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ca6c4 │ │ │ │ @@ -157752,39 +157752,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ca82a │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2ca5dc │ │ │ │ b.n 2ca5fc │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c984 │ │ │ │ + bl 73c974 │ │ │ │ b.n 2ca7fc │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2ca816 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #32 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r3, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r5, #26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ands r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #608] @ 0x260 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157925,15 +157925,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ca8c6 │ │ │ │ ldr r0, [pc, #108] @ (2caa30 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2ca8c6 │ │ │ │ ldr r3, [pc, #92] @ (2caa34 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca984 │ │ │ │ @@ -157947,40 +157947,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2caa38 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ca984 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r6, r4, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2caa64 │ │ │ │ + b.n 2caa44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #15 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r0, [r1, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [pc, #336] @ (2cab7c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #54] @ 0x36 │ │ │ │ + ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2cab4c │ │ │ │ sub sp, #16 │ │ │ │ @@ -158082,35 +158082,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2caa86 │ │ │ │ ldr r0, [pc, #48] @ (2cab6c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2caa86 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r2, #10 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #116 @ 0x74 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r0, r0, #10 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ muls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2cac48 │ │ │ │ sub sp, #16 │ │ │ │ @@ -158188,35 +158188,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2cabba │ │ │ │ ldr r0, [pc, #48] @ (2cac68 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2cabba │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r3, #5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2cacd4 │ │ │ │ + ble.n 2cacb4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r4, r1, #5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r8, pc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #38] @ 0x26 │ │ │ │ + ldrh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 2caf10 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -158277,15 +158277,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2cae0e │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c90c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ca2d8 │ │ │ │ ldr r2, [pc, #500] @ (2caf24 ) │ │ │ │ ldr r3, [pc, #480] @ (2caf14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158304,50 +158304,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2cad14 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ b.n 2cad88 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2cadc8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744a84 │ │ │ │ + bl 744a74 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744724 │ │ │ │ + bl 744714 │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2d0418 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cad6e │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2cadc0 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cad9e │ │ │ │ mov r0, r9 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ b.n 2cad18 │ │ │ │ ldr r2, [pc, #348] @ (2caf28 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2c8df4 │ │ │ │ @@ -158369,15 +158369,15 @@ │ │ │ │ bpl.n 2cadc0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (2caf34 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cadc0 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -158460,46 +158460,46 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2caf40 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2cacfc │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2cad18 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r4, r4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u32 q0, q9, #14 │ │ │ │ - blt.n 2caf2c │ │ │ │ + bge.n 2caf0c │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #28] │ │ │ │ + ldrh r2, [r6, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2cae54 │ │ │ │ + bge.n 2cb034 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (2cb250 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -158616,15 +158616,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 41f7fc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2cafd4 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -158716,15 +158716,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2cb3c6 │ │ │ │ ldr r1, [pc, #260] @ (2cb27c ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -158767,15 +158767,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cb28e │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2cb3f8 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 41ffec │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 41ffec │ │ │ │ @@ -158796,38 +158796,38 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ stc2 0, cr0, [r6, #456] @ 0x1c8 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r8, #-456] @ 0xfffffe38 │ │ │ │ - ldrh r6, [r0, #14] │ │ │ │ + ldrh r6, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r0], #456 @ 0x1c8 │ │ │ │ - bhi.n 2cb368 │ │ │ │ + bhi.n 2cb348 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #640 @ (adr r0, 2cb4f4 ) │ │ │ │ + add r0, pc, #576 @ (adr r0, 2cb4b4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #6] │ │ │ │ + ldrh r2, [r0, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2cb2d4 │ │ │ │ + bvc.n 2cb2b4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c2f4 │ │ │ │ + bl 73c2e4 │ │ │ │ b.n 2cb120 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c57c │ │ │ │ + bl 73c56c │ │ │ │ b.n 2cb208 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -158839,15 +158839,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2c9010 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ b.n 2cb2ea │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -158855,38 +158855,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2cb3d2 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 744a84 │ │ │ │ + bl 744a74 │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744724 │ │ │ │ + bl 744714 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2d04b8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cb2ce │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2cb322 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb300 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ b.n 2cafd4 │ │ │ │ ldr r3, [pc, #336] @ (2cb484 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cafae │ │ │ │ ldr r3, [pc, #328] @ (2cb488 ) │ │ │ │ @@ -158899,24 +158899,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2cb48c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2cafae │ │ │ │ ldr r0, [pc, #288] @ (2cb490 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (2cb494 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 72ea28 │ │ │ │ + bl 72ea18 │ │ │ │ b.n 2cafe0 │ │ │ │ ldr r3, [pc, #276] @ (2cb498 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cafde │ │ │ │ ldr r3, [pc, #248] @ (2cb488 ) │ │ │ │ @@ -158927,26 +158927,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2cb49c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cafe0 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2cb048 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c57c │ │ │ │ + bl 73c56c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2cb186 │ │ │ │ ldr r2, [pc, #204] @ (2cb4a0 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -158983,15 +158983,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cb474 │ │ │ │ ldr r1, [pc, #108] @ (2cb4a4 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2cf8b0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 41ffec │ │ │ │ @@ -159003,34 +159003,34 @@ │ │ │ │ bl 41ffec │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 41ffec │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 260f78 │ │ │ │ b.n 2cb19a │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c57c │ │ │ │ + bl 73c56c │ │ │ │ b.n 2cb442 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xfac40084 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #52] @ 0x34 │ │ │ │ + strh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 2cb490 │ │ │ │ + bmi.n 2cb470 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 2cb8e8 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -159257,15 +159257,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (2cb90c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2cb550 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -159437,28 +159437,28 @@ │ │ │ │ b.n 2cb684 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ strh.w r0, [r0, r2, lsl #3] │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7f40072 │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf76e0072 │ │ │ │ - strh r0, [r6, #32] │ │ │ │ + strh r0, [r4, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #28] │ │ │ │ + strh r0, [r0, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2cb92c │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -159514,43 +159514,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2cb684 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cb684 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c984 │ │ │ │ + bl 73c974 │ │ │ │ b.n 2cb660 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cb77a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c984 │ │ │ │ + bl 73c974 │ │ │ │ b.n 2cb756 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2cb6be │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cb83c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c984 │ │ │ │ + bl 73c974 │ │ │ │ b.n 2cb818 │ │ │ │ ldr r3, [pc, #76] @ (2cba68 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cb6be │ │ │ │ ldr r3, [pc, #68] @ (2cba6c ) │ │ │ │ @@ -159564,27 +159564,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2cba70 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cb6be │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c984 │ │ │ │ + bl 73c974 │ │ │ │ b.n 2cb9aa │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2cc29c │ │ │ │ @@ -159766,30 +159766,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 263250 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr.w r2, [pc, #1592] @ 2cc2b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2cc2bc │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2cbdec │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -159906,15 +159906,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2cbc3e │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2cbbb8 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2c90c4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 260f78 │ │ │ │ @@ -159960,24 +159960,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2cc2cc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cbbc8 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2cbdf4 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2cbfea │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -160091,15 +160091,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2cbf14 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cbf6e │ │ │ │ b.n 2cbf14 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2cbdf0 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2c90c4 │ │ │ │ b.n 2cbdfc │ │ │ │ @@ -160236,15 +160236,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2cc2e0 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cc0d4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2c9670 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2cc18c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -160324,15 +160324,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2cbc3e │ │ │ │ mov r5, r7 │ │ │ │ b.n 2cc0ce │ │ │ │ ldr r2, [pc, #180] @ (2cc2ec ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -160342,80 +160342,80 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2cc2f0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2cbc3e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2cc040 │ │ │ │ b.n 2cbdf4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cc082 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c984 │ │ │ │ + bl 73c974 │ │ │ │ b.n 2cc060 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2cbea4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movw r0, #57458 @ 0xe072 │ │ │ │ @ instruction: 0xf23c0072 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r2, #16] │ │ │ │ + strh r0, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0ea0072 │ │ │ │ ldr r3, [pc, #864] @ (2cc61c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r5, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ + movs r2, #68 @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r2, r5] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r4, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r2, #5] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r3, #4] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orrs.w r0, r0, #80 @ 0x50 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + orr.w r0, r0, #80 @ 0x50 │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2cc584 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -160571,15 +160571,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2cc5ac ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1529 @ 0x5f9 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 4673e0 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -160615,15 +160615,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2cc5b8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2cc388 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 262d30 │ │ │ │ mov r6, r0 │ │ │ │ @@ -160653,47 +160653,47 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2cc5c4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cc408 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, r0, [r8, #456] @ 0x1c8 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9820072 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r4, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + subs r0, r1, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia.w ip!, {r1, r4, r5, r6} │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r2, #29] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r4, #2] │ │ │ │ + strb r2, [r2, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + strb r4, [r1, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2cc748 ) │ │ │ │ @@ -160787,22 +160787,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2cc650 │ │ │ │ ldr r0, [pc, #172] @ (2cc76c ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2cc678 │ │ │ │ ldr r0, [pc, #164] @ (2cc770 ) │ │ │ │ ldr r1, [pc, #164] @ (2cc774 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 72ea28 │ │ │ │ + bl 72ea18 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2cc65c │ │ │ │ ldr r1, [pc, #152] @ (2cc778 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 420018 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160820,15 +160820,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2cc784 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cc622 │ │ │ │ ldr r3, [pc, #112] @ (2cc788 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cc678 │ │ │ │ ldr r3, [pc, #92] @ (2cc780 ) │ │ │ │ @@ -160839,53 +160839,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2cc78c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cc678 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2cc554 │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2cc530 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r1, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #26] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r1, #26] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r0, r6] │ │ │ │ + str r4, [r6, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2cc420 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2cc648 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - strb r2, [r2, #25] │ │ │ │ + strb r2, [r0, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r2, #68 @ 0x44 │ │ │ │ + cmp r2, #52 @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #22] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #26] │ │ │ │ + strb r6, [r2, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2cc8d4 │ │ │ │ @@ -161008,15 +161008,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2cc7ec │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ b.n 2cc34c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r3, #25] │ │ │ │ + strb r0, [r1, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cc2b0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161206,15 +161206,15 @@ │ │ │ │ bl 2c90c4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2cca5a │ │ │ │ b.n 2cca4e │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c984 │ │ │ │ + bl 73c974 │ │ │ │ b.n 2cc9ea │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2c90c4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -161222,15 +161222,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2cc948 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2cca62 │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -161326,30 +161326,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c90c4 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2cc944 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cc944 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2cc944 │ │ │ │ b.n 2ccc04 │ │ │ │ b.n 2cd3bc │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #19] │ │ │ │ + strb r4, [r2, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2cd338 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [pc, #768] @ (2ccf34 ) │ │ │ │ + ldr r0, [pc, #704] @ (2ccef4 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -161488,15 +161488,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2cce1c ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90c4 │ │ │ │ b.n 2cccbc │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2ccd1a │ │ │ │ @@ -161520,42 +161520,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2cce24 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2cccb4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ccf20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ccf04 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r4, #6] │ │ │ │ + strb r6, [r2, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cce3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r0, r4, #22 │ │ │ │ + asrs r0, r2, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #3] │ │ │ │ + strb r6, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #1] │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2ccf64 │ │ │ │ @@ -161675,36 +161675,36 @@ │ │ │ │ bpl.n 2cce84 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2ccf84 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2cce84 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #164 @ 0xa4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + strb r0, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ udf #114 @ 0x72 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ udf #70 @ 0x46 │ │ │ │ lsls r2, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2cd10c ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -161825,15 +161825,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2cd130 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2ccffe │ │ │ │ ldr r3, [pc, #100] @ (2cd134 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cd050 │ │ │ │ @@ -161849,41 +161849,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2cd138 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cd050 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2cd198 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2cd184 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r2, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ bgt.n 2cd21c │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #560] @ (2cd35c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [pc, #880] @ (2cd4a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #96] @ 0x60 │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2cd2a0 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -162005,15 +162005,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cd1b6 │ │ │ │ ldr r3, [pc, #76] @ (2cd2c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cd234 │ │ │ │ ldr r3, [pc, #60] @ (2cd2c0 ) │ │ │ │ @@ -162022,40 +162022,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cd234 │ │ │ │ ldr r0, [pc, #60] @ (2cd2cc ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cd234 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ blt.n 2cd1c4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2cd1ac │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r0, #96] @ 0x60 │ │ │ │ + ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2cd2d8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r2, 2cd32c │ │ │ │ + cbnz r2, 2cd328 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #80] @ 0x50 │ │ │ │ + ldr r2, [r3, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2cd3b0 │ │ │ │ @@ -162134,36 +162134,36 @@ │ │ │ │ bpl.n 2cd326 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2cd3d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2cd326 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 2cd3a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r3, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2cd37c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2cd2d4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2cd6b8 ) │ │ │ │ @@ -162306,15 +162306,15 @@ │ │ │ │ b.n 2cd4ee │ │ │ │ ldr r0, [pc, #376] @ (2cd6d4 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2cd6d8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 72ea28 │ │ │ │ + bl 72ea18 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca2d8 │ │ │ │ ldr r2, [pc, #348] @ (2cd6dc ) │ │ │ │ @@ -162337,23 +162337,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2cd6e0 ) │ │ │ │ ldr r1, [pc, #308] @ (2cd6e4 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 72ea28 │ │ │ │ + bl 72ea18 │ │ │ │ b.n 2cd44c │ │ │ │ ldr r0, [pc, #296] @ (2cd6e8 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2cd6ec ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 72ea28 │ │ │ │ + bl 72ea18 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90c4 │ │ │ │ b.n 2cd574 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -162399,15 +162399,15 @@ │ │ │ │ bpl.n 2cd56c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2cd6fc ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cd56c │ │ │ │ ldr r3, [pc, #168] @ (2cd700 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cd442 │ │ │ │ ldr r3, [pc, #148] @ (2cd6f8 ) │ │ │ │ @@ -162419,15 +162419,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2cd704 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2cd442 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2cd5e6 │ │ │ │ @@ -162443,49 +162443,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2cd60c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bhi.n 2cd6a4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bhi.n 2cd674 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #56] @ 0x38 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [r1, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bhi.n 2cd684 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bvc.n 2cd7a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bhi.n 2cd5f4 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bhi.n 2cd7d0 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxth r4, r7 │ │ │ │ + uxth r4, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r2, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2cd868 │ │ │ │ @@ -162609,36 +162609,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2cd888 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2cd770 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ bpl.n 2cd7f4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #32] │ │ │ │ + ldr r6, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bpl.n 2cd794 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2cd8f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #944] @ (2cdc34 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2cdb44 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -162855,15 +162855,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2cdb6c ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2cd8ee │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 262d30 │ │ │ │ @@ -162895,46 +162895,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2cdb74 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c90c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2cd9b6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bmi.n 2cdbc8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2cdb8c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2cdb90 │ │ │ │ + cbnz r4, 2cdb8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ bcc.n 2cdb80 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r6, 2cdb66 │ │ │ │ + @ instruction: 0xb8fe │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #104] @ 0x68 │ │ │ │ + str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -163141,15 +163141,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2cdde8 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2cdbd4 │ │ │ │ ldr r3, [pc, #76] @ (2cddec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cdcae │ │ │ │ @@ -163158,39 +163158,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cdcae │ │ │ │ ldr r0, [pc, #56] @ (2cddf0 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cdcae │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 2cde6c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2cde58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [r2, #100] @ 0x64 │ │ │ │ + str r4, [r0, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2cde18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #68] @ 0x44 │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #944] @ (2ce1a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #76] @ 0x4c │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -163273,15 +163273,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2cdeec │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -163381,15 +163381,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2ce07c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2cde70 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2cdf60 │ │ │ │ ldr r2, [pc, #120] @ (2ce080 ) │ │ │ │ @@ -163409,15 +163409,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2ce084 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2cdf7c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -163426,31 +163426,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r4, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r2, #68] @ 0x44 │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r7] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldmia r5!, {r4, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #40] @ 0x28 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ + str r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2ce1ac │ │ │ │ @@ -163542,15 +163542,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ce0da │ │ │ │ ldr r0, [pc, #92] @ (2ce1d0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2ce0da │ │ │ │ ldr r3, [pc, #80] @ (2ce1d4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ce11c │ │ │ │ @@ -163560,41 +163560,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ce11c │ │ │ │ ldr r0, [pc, #64] @ (2ce1d8 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ce11c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4!, {r1, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r4, {r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r2] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #24] │ │ │ │ + str r4, [r4, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #336] @ (2ce328 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #24] │ │ │ │ + str r4, [r4, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2ce324 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -163709,29 +163709,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2ce2b8 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2ce2b8 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2ce2f0 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c984 │ │ │ │ + bl 73c974 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2ce2d8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r2] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmia r2!, {r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -163890,15 +163890,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2ce554 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90c4 │ │ │ │ b.n 2ce3c8 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2ce426 │ │ │ │ @@ -163923,40 +163923,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2ce55c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ce3be │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh r0, [r6, r7] │ │ │ │ + ldrsh r0, [r4, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r3} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cdp2 0, 6, cr0, cr6, cr10, {2} │ │ │ │ + cdp2 0, 5, cr0, cr6, cr10, {2} │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r1] │ │ │ │ + ldrsh r4, [r2, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -164096,15 +164096,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2ce750 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c90c4 │ │ │ │ b.n 2ce5f0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2ce654 │ │ │ │ @@ -164128,40 +164128,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2ce758 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2ce5e8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r3, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrsh r0, [r0, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stc2l 0, cr0, [r8], #-296 @ 0xfffffed8 │ │ │ │ + mrrc2 0, 4, r0, r8, cr10 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, r5] │ │ │ │ + ldrb r6, [r5, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r4, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -164288,15 +164288,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2ce984 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ce7d6 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2c8ce0 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -164364,41 +164364,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2ce990 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ce856 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r4, [r5, r3] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r0] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r0, r7] │ │ │ │ + str r4, [r6, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2cec24 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -164563,15 +164563,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2cec48 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2cea38 │ │ │ │ ldr r2, [pc, #228] @ (2cec4c ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -164609,15 +164609,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2cec54 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2cea22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c8ce0 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2ceac0 │ │ │ │ @@ -164647,34 +164647,34 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r3, r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r2, r3, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [pc, #776] @ (2cef48 ) │ │ │ │ + ldr r7, [pc, #712] @ (2cef08 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc 0, cr0, [r6, #288]! @ 0x120 │ │ │ │ + stc 0, cr0, [r6, #288]! @ 0x120 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldr r2, [r0, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [pc, #832] @ (2cef9c ) │ │ │ │ + ldr r6, [pc, #768] @ (2cef5c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -164712,15 +164712,15 @@ │ │ │ │ bl 2d065c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2ced40 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ced7e │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -164729,25 +164729,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2ced98 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -164788,17 +164788,17 @@ │ │ │ │ b.n 2cecd8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #240] @ 0xf0 │ │ │ │ + ldr r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r5, r1] │ │ │ │ + ldr r4, [r3, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ite hi │ │ │ │ lslhi r2, r6, #1 │ │ │ │ pushls {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164843,17 +164843,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73c0c8 │ │ │ │ + bl 73c0b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73c1e8 │ │ │ │ + bl 73c1d8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2cee5e │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca2d8 │ │ │ │ ldr r2, [pc, #160] @ (2ceed8 ) │ │ │ │ ldr r3, [pc, #140] @ (2ceec8 ) │ │ │ │ @@ -164889,15 +164889,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cee30 │ │ │ │ ldr r0, [pc, #80] @ (2ceedc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cee30 │ │ │ │ ldr r3, [pc, #72] @ (2ceee0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cedfc │ │ │ │ @@ -164906,39 +164906,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cedfc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2ceee8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2cedfc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ itet cs │ │ │ │ lslcs r2, r6, #1 │ │ │ │ lslcc r4, r6 │ │ │ │ movcs r0, r0 │ │ │ │ - cmp r2, #136 @ 0x88 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ lsls r6, r2, #1 │ │ │ │ itet ne │ │ │ │ lslne r2, r6, #1 │ │ │ │ cmpeq r2, #84 @ 0x54 │ │ │ │ movne r0, r0 │ │ │ │ bkpt 0x00aa │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb r4, [r0, r5] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r7, r3] │ │ │ │ + ldrsb r0, [r5, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ceeec : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -164982,20 +164982,20 @@ │ │ │ │ bmi.n 2cef52 │ │ │ │ ldr r5, [pc, #108] @ (2cefb8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cef52 │ │ │ │ ldr r5, [pc, #108] @ (2cefbc ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 73c0bc │ │ │ │ + bl 73c0ac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73bb74 │ │ │ │ + bl 73bb64 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73bf18 │ │ │ │ + b.w 73bf08 │ │ │ │ ldr r5, [pc, #84] @ (2cefc0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cef52 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -165066,38 +165066,38 @@ │ │ │ │ cbz r3, 2cf032 │ │ │ │ ldr r1, [pc, #96] @ (2cf07c ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 735258 │ │ │ │ + bl 735248 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 734c88 │ │ │ │ + bl 734c78 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2cf04e │ │ │ │ ldr r1, [pc, #68] @ (2cf080 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 735258 │ │ │ │ + bl 735248 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 734c88 │ │ │ │ + bl 734c78 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2cf06e │ │ │ │ ldr r1, [pc, #44] @ (2cf084 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 735258 │ │ │ │ + bl 735248 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 734c88 │ │ │ │ + bl 734c78 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 260f74 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -165201,15 +165201,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 262498 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7ac │ │ │ │ + bl 73c79c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -165243,29 +165243,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2cf3bc ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 734bc8 │ │ │ │ + bl 734bb8 │ │ │ │ ldr r1, [pc, #452] @ (2cf3c0 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 734bc8 │ │ │ │ + bl 734bb8 │ │ │ │ ldr r1, [pc, #432] @ (2cf3c4 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 734bc8 │ │ │ │ + bl 734bb8 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2cf398 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2cf3a0 │ │ │ │ @@ -165276,15 +165276,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #356] @ (2cf3c8 ) │ │ │ │ ldr r3, [pc, #328] @ (2cf3ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -165305,15 +165305,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4356 @ 0x1104 │ │ │ │ ldr r1, [pc, #304] @ (2cf3d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2cefd8 │ │ │ │ b.n 2cf24a │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2612f8 │ │ │ │ @@ -165324,15 +165324,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4348 @ 0x10fc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2cf2ac │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cf378 │ │ │ │ ldr r3, [pc, #252] @ (2cf3e4 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -165340,62 +165340,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2cf3ec ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4302 @ 0x10ce │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2cf2ac │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2cf3f0 ) │ │ │ │ ldr r3, [pc, #232] @ (2cf3f4 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2cf3f8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4320 @ 0x10e0 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2cf2ac │ │ │ │ ldr r2, [pc, #208] @ (2cf3fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2cf400 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4353 @ 0x1101 │ │ │ │ ldr r1, [pc, #196] @ (2cf404 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2cf2ac │ │ │ │ ldr r1, [pc, #188] @ (2cf408 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 72da3c │ │ │ │ + bl 72da2c │ │ │ │ b.n 2cf2ac │ │ │ │ ldr r2, [pc, #176] @ (2cf40c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2cf410 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4310 @ 0x10d6 │ │ │ │ ldr r1, [pc, #168] @ (2cf414 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2cf2ac │ │ │ │ ldr r1, [pc, #156] @ (2cf418 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2cf2e6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2cf41c ) │ │ │ │ movw r2, #4284 @ 0x10bc │ │ │ │ @@ -165415,66 +165415,66 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + ldrh r4, [r3, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vtbl.8 d27, {d31- │ │ │ │ + bpl.n 2cf3f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + str r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sbcs r6, r5 │ │ │ │ + sbcs r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf428 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -165490,30 +165490,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 262a78 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2cf46e │ │ │ │ - bl 73b470 │ │ │ │ + bl 73b460 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72522c │ │ │ │ + bl 72521c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cf45e │ │ │ │ ldr r0, [pc, #88] @ (2cf4c8 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 73bb74 │ │ │ │ - bl 73bf18 │ │ │ │ + bl 73bb64 │ │ │ │ + bl 73bf08 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2cf494 │ │ │ │ - bl 73b470 │ │ │ │ + bl 73b460 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72522c │ │ │ │ + bl 72521c │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cf482 │ │ │ │ ldr r2, [pc, #52] @ (2cf4cc ) │ │ │ │ ldr r3, [pc, #44] @ (2cf4c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -165549,42 +165549,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2cf564 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2cf55c │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #112] @ (2cf568 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2cf56c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r7, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2cf54e │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -165598,15 +165598,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cf53c │ │ │ │ nop │ │ │ │ @ instruction: 0xb7fe │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cf8cc ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf570 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -165625,29 +165625,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2cf7ea │ │ │ │ mov r9, r0 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #588] @ (2cf804 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2cf808 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r7, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -165797,23 +165797,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cf7c6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2cf818 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2c9d54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r2, [pc, #156] @ (2cf81c ) │ │ │ │ ldr r3, [pc, #116] @ (2cf7f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -165838,19 +165838,19 @@ │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2cf6bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 73c57c │ │ │ │ + bl 73c56c │ │ │ │ b.n 2cf768 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 73c2f4 │ │ │ │ + bl 73c2e4 │ │ │ │ b.n 2cf624 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cf742 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2cf742 │ │ │ │ @@ -165863,23 +165863,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb758 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb752 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfb68 ) │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r5 │ │ │ │ + rors r4, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r6 │ │ │ │ + add r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #24] @ (2cf830 ) │ │ │ │ + ldr r1, [pc, #984] @ (2cfbf0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmn r6, r5 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r5, r6, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002cf820 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -165889,42 +165889,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2cf8a4 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2cf898 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #100] @ (2cf8a8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2cf8ac ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2cf884 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -165932,15 +165932,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2cf888 │ │ │ │ nop │ │ │ │ push {r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfc0c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #88 @ 0x58 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf8b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165958,44 +165958,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #68] @ (2cf934 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2cf938 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 73bf70 │ │ │ │ + b.w 73bf60 │ │ │ │ nop │ │ │ │ push {r2, r3, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfc98 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf93c : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2cf9ac ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2cf952 │ │ │ │ @@ -166009,43 +166009,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2cf9b0 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2cf9b4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73bf70 │ │ │ │ + b.w 73bf60 │ │ │ │ cbz r4, 2cfa18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfd14 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r6, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf9b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -166081,42 +166081,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfada │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #232] @ (2cfb08 ) │ │ │ │ ldr r2, [pc, #232] @ (2cfb0c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r7, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cfa94 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cface │ │ │ │ ldr r2, [pc, #160] @ (2cfb10 ) │ │ │ │ ldr r3, [pc, #140] @ (2cfb00 ) │ │ │ │ add r2, pc │ │ │ │ @@ -166148,25 +166148,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2cfae6 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c9d54 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cfa6e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cfa6e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2cfa1a │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2cfabe │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cfa6e │ │ │ │ @@ -166176,15 +166176,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 2cfb4a │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cfe6c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #132 @ 0x84 │ │ │ │ + subs r5, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ sxtb r2, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002cfb14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166198,38 +166198,38 @@ │ │ │ │ bne.n 2cfbfa │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2cfbce │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #196] @ (2cfc04 ) │ │ │ │ ldr r2, [pc, #196] @ (2cfc08 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cfba6 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfbda │ │ │ │ ldr r3, [pc, #136] @ (2cfc0c ) │ │ │ │ ldr r2, [pc, #136] @ (2cfc10 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -166244,15 +166244,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cfbe6 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2cfb82 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -166260,34 +166260,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2cfb3a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cfb82 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cfbb6 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca04c │ │ │ │ b.n 2cfb96 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2cfb98 │ │ │ │ cbz r4, 2cfc32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2cff68 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #100 @ 0x64 │ │ │ │ + subs r4, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ ... │ │ │ │ │ │ │ │ 002cfc14 : │ │ │ │ @@ -166299,40 +166299,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2cfcac ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cfca6 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #120] @ (2cfcb0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2cfcb4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cfc72 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ cbnz r4, 2cfc92 │ │ │ │ ldr r3, [pc, #60] @ (2cfcb8 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -166344,27 +166344,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2cfc78 │ │ │ │ ldr r0, [pc, #28] @ (2cfcbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2cfc82 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cfc82 │ │ │ │ sub sp, #240 @ 0xf0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0014 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + subs r3, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #760] @ (2cffb8 ) │ │ │ │ + ldr r2, [pc, #696] @ (2cff78 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfcc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166380,51 +166380,51 @@ │ │ │ │ beq.n 2cfd5c │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfd70 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #176] @ (2cfda8 ) │ │ │ │ ldr r2, [pc, #180] @ (2cfdac ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r5, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2cfd48 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2cfd7c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2cfd36 │ │ │ │ b.n 2cfd7c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -166432,19 +166432,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2cfcf0 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166452,15 +166452,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2cfd36 │ │ │ │ nop │ │ │ │ add sp, #56 @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d010c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #174 @ 0xae │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfdb0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166472,58 +166472,58 @@ │ │ │ │ bne.n 2cfe5c │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfe32 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #140] @ (2cfe68 ) │ │ │ │ ldr r2, [pc, #140] @ (2cfe6c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cfe18 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cfe3e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2cfdd6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166531,15 +166531,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cfe22 │ │ │ │ nop │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d01cc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r1, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfe70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166550,48 +166550,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cff10 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #128] @ (2cff1c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2cff20 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2cfee8 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2cfed6 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -166604,15 +166604,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2cfed6 │ │ │ │ nop │ │ │ │ add r6, sp, #376 @ 0x178 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0280 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #2 │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cff24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166625,41 +166625,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2cfff8 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #208] @ (2d0024 ) │ │ │ │ ldr r2, [pc, #208] @ (2d0028 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2cffce │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cffc2 │ │ │ │ ldr r3, [pc, #140] @ (2d002c ) │ │ │ │ ldr r2, [pc, #144] @ (2d0030 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -166674,19 +166674,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cff9c │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0004 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2cff9c │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -166694,31 +166694,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2cff4e │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2cffde │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca04c │ │ │ │ b.n 2cffb0 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2cffb2 │ │ │ │ nop │ │ │ │ add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0388 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r0, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ ... │ │ │ │ │ │ │ │ 002d0034 : │ │ │ │ @@ -166762,29 +166762,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2d01a8 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #336] @ (2d0200 ) │ │ │ │ ldr r2, [pc, #340] @ (2d0204 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov fp, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, fp │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -166795,15 +166795,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d0160 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d014e │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2d0128 │ │ │ │ ldr r3, [pc, #240] @ (2d0208 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -166829,15 +166829,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2d0114 │ │ │ │ b.n 2d0128 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c9d48 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -166864,29 +166864,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c9d54 │ │ │ │ b.n 2d0104 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c984 │ │ │ │ + bl 73c974 │ │ │ │ b.n 2d00a8 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c9d54 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2d0128 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2d0128 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2ca04c │ │ │ │ b.n 2d0128 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2c9fcc │ │ │ │ @@ -166898,15 +166898,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #520 @ 0x208 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0564 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r6, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -166920,40 +166920,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2d02ac ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d02a6 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #120] @ (2d02b0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2d02b4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0272 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ cbnz r4, 2d0292 │ │ │ │ ldr r3, [pc, #60] @ (2d02b8 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -166965,27 +166965,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2d0278 │ │ │ │ ldr r0, [pc, #28] @ (2d02bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2d0282 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0282 │ │ │ │ add r2, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0614 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, lr │ │ │ │ + add sl, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d02c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166994,56 +166994,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2d0340 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d0338 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #92] @ (2d0344 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2d0348 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0324 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0328 │ │ │ │ nop │ │ │ │ add r2, sp, #64 @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d06a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #184 @ 0xb8 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d034c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167056,74 +167056,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d03da │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #148] @ (2d0410 ) │ │ │ │ ldr r2, [pc, #148] @ (2d0414 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d03be │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d03e6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d0376 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d03c8 │ │ │ │ add r1, sp, #520 @ 0x208 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0774 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #40 @ 0x28 │ │ │ │ + adds r4, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0418 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167136,57 +167136,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 41f660 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #100] @ (2d04b0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2d04b4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r5, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0490 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0494 │ │ │ │ add r0, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0814 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d04b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167199,57 +167199,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 41f660 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #100] @ (2d0550 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2d0554 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0530 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0534 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d08b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #180 @ 0xb4 │ │ │ │ + adds r2, #164 @ 0xa4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0558 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167261,30 +167261,30 @@ │ │ │ │ bne.n 2d064a │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d062e │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #204] @ (2d0654 ) │ │ │ │ ldr r2, [pc, #208] @ (2d0658 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 263434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -167295,15 +167295,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2d05f2 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2d063a │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d060e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -167312,47 +167312,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2d05e0 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d0580 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r7 │ │ │ │ blx 263434 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2d05b6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d05e0 │ │ │ │ add r7, pc, #472 @ (adr r7, 2d082c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d09b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #26 │ │ │ │ + adds r2, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d065c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167364,58 +167364,58 @@ │ │ │ │ bne.n 2d0708 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d06de │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #140] @ (2d0714 ) │ │ │ │ ldr r2, [pc, #140] @ (2d0718 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d06c4 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d06ea │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d0682 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167423,15 +167423,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d06ce │ │ │ │ nop │ │ │ │ add r6, pc, #464 @ (adr r6, 2d08e4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0a78 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r1, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d071c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -167458,41 +167458,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2c9d28 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d07da │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #152] @ (2d0808 ) │ │ │ │ ldr r2, [pc, #152] @ (2d080c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d07ac │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d07e6 │ │ │ │ ldr r2, [pc, #88] @ (2d0810 ) │ │ │ │ ldr r3, [pc, #72] @ (2d0804 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167506,32 +167506,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d076a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2d07b6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d07b6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #688 @ (adr r5, 2d0ab0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, pc, #664 @ (adr r5, 2d0a9c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #864] @ (2d0b6c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, pc, #168 @ (adr r5, 2d08bc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d0814 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167545,58 +167545,58 @@ │ │ │ │ bne.n 2d08c0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0896 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #140] @ (2d08cc ) │ │ │ │ ldr r2, [pc, #140] @ (2d08d0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d087c │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d08a2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d083a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167604,15 +167604,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0886 │ │ │ │ nop │ │ │ │ add r4, pc, #752 @ (adr r4, 2d0bbc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0c30 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d08d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167621,56 +167621,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2d0954 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d094c │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #92] @ (2d0958 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2d095c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0938 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d093c │ │ │ │ nop │ │ │ │ add r3, pc, #1008 @ (adr r3, 2d0d48 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0cbc ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0960 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -167699,41 +167699,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0a24 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #152] @ (2d0a54 ) │ │ │ │ ldr r2, [pc, #156] @ (2d0a58 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d09f6 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0a30 │ │ │ │ ldr r2, [pc, #88] @ (2d0a5c ) │ │ │ │ ldr r3, [pc, #72] @ (2d0a4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167747,33 +167747,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d09b4 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2d0a00 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0a00 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #440 @ (adr r3, 2d0c04 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #408 @ (adr r3, 2d0bec ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0db8 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #234 @ 0xea │ │ │ │ + cmp r5, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r2, pc, #896 @ (adr r2, 2d0de0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d0a60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167789,59 +167789,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0aec │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #144] @ (2d0b24 ) │ │ │ │ ldr r2, [pc, #148] @ (2d0b28 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0ad0 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0af8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d0a8c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167849,15 +167849,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0ada │ │ │ │ nop │ │ │ │ add r2, pc, #432 @ (adr r2, 2d0cd4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0e88 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r5, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0b2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167866,57 +167866,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2d0bb8 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2d0bb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #100] @ (2d0bbc ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2d0bc0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0b9a │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0b9e │ │ │ │ nop │ │ │ │ add r1, pc, #648 @ (adr r1, 2d0e44 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d0f20 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r4, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0bc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -167953,42 +167953,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0cee │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #232] @ (2d0d1c ) │ │ │ │ ldr r2, [pc, #232] @ (2d0d20 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r7, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d0ca8 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0ce2 │ │ │ │ ldr r2, [pc, #160] @ (2d0d24 ) │ │ │ │ ldr r3, [pc, #140] @ (2d0d14 ) │ │ │ │ add r2, pc │ │ │ │ @@ -168020,25 +168020,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2d0cfa │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c9d54 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2d0c82 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2d0c82 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d0c2e │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2d0cd2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0c82 │ │ │ │ @@ -168048,15 +168048,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #0 @ (adr r1, 2d0d1c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1080 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #112 @ 0x70 │ │ │ │ + cmp r3, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r0, pc, #376 @ (adr r0, 2d0ea0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d0d28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -168069,57 +168069,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d0dd0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0da6 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #136] @ (2d0ddc ) │ │ │ │ ldr r2, [pc, #140] @ (2d0de0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0d8c │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0db2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d0d4c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168127,15 +168127,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0d96 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1140 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #82 @ 0x52 │ │ │ │ + cmp r2, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0de4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168148,59 +168148,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0e70 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #148] @ (2d0ea8 ) │ │ │ │ ldr r2, [pc, #148] @ (2d0eac ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0e54 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0e7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d0e0e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168208,15 +168208,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0e5e │ │ │ │ nop │ │ │ │ ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d120c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #144 @ 0x90 │ │ │ │ + cmp r1, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0eb0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168225,55 +168225,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2d0f2c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d0f26 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #88] @ (2d0f30 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2d0f34 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0f12 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0f16 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1294 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #198 @ 0xc6 │ │ │ │ + cmp r0, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0f38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -168283,29 +168283,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d0fbe │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #100] @ (2d0fc8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2d0fcc ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r4, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -168313,29 +168313,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0fa8 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0fac │ │ │ │ ldr r5, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d132c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0fd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -168372,43 +168372,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d10fc │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #232] @ (2d1128 ) │ │ │ │ ldr r2, [pc, #232] @ (2d112c ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r9, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d10b6 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d10f0 │ │ │ │ ldr r2, [pc, #156] @ (2d1130 ) │ │ │ │ ldr r3, [pc, #140] @ (2d1120 ) │ │ │ │ add r2, pc │ │ │ │ @@ -168440,25 +168440,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2d1108 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2c9d54 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2d1090 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ b.n 2d1090 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d103a │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2d10e0 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d1090 │ │ │ │ @@ -168467,15 +168467,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d148c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d1134 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -168504,42 +168504,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d1200 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r2, [pc, #132] @ (2d120c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2d1210 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r5, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d11c8 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168558,36 +168558,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d1162 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1570 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #20 │ │ │ │ + movs r6, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.w 73bf18 │ │ │ │ + b.w 73bf08 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 73bf18 │ │ │ │ + bl 73bf08 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002d1238 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2d1248 ) │ │ │ │ ldr r0, [pc, #12] @ (2d124c ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 73d3f4 │ │ │ │ + b.w 73d3e4 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002d1250 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168601,59 +168601,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d12dc │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #148] @ (2d1314 ) │ │ │ │ ldr r2, [pc, #148] @ (2d1318 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d12c0 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d12e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d127a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168661,15 +168661,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d12ca │ │ │ │ nop │ │ │ │ ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1678 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #36 @ 0x24 │ │ │ │ + movs r5, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d131c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168682,61 +168682,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d13ac │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #152] @ (2d13e4 ) │ │ │ │ ldr r2, [pc, #152] @ (2d13e8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d1390 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d13b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d1346 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168744,15 +168744,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d139a │ │ │ │ nop │ │ │ │ ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d1748 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + movs r4, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d13ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168765,29 +168765,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d1480 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #156] @ (2d14b8 ) │ │ │ │ ldr r2, [pc, #156] @ (2d14bc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -168796,32 +168796,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d1464 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d148c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d1416 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168829,15 +168829,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d146e │ │ │ │ nop │ │ │ │ ldr r0, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d181c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #136 @ 0x88 │ │ │ │ + movs r3, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d14c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168849,73 +168849,73 @@ │ │ │ │ bne.n 2d156e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d1544 │ │ │ │ - bl 73cf10 │ │ │ │ + bl 73cf00 │ │ │ │ ldr r3, [pc, #140] @ (2d1578 ) │ │ │ │ ldr r2, [pc, #140] @ (2d157c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ mov r6, r0 │ │ │ │ - bl 73aa44 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73aa34 │ │ │ │ + bl 73bf60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d152a │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73bf70 │ │ │ │ + bl 73bf60 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d1550 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c7d0 │ │ │ │ + bl 73c7c0 │ │ │ │ b.n 2d14e6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73c8ac │ │ │ │ + bl 73c89c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d1534 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #864] @ (2d18dc ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #184 @ 0xb8 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1580 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168939,15 +168939,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d15cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168971,15 +168971,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1618 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168999,15 +168999,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + adds r1, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d165c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169033,15 +169033,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r1, #78 @ 0x4e │ │ │ │ + adds r1, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d16ac : │ │ │ │ b.w 262774 │ │ │ │ │ │ │ │ 002d16b0 : │ │ │ │ bx lr │ │ │ │ @@ -169049,72 +169049,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2d16d8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrb r4, [r1, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002d16dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2d1744 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #80] @ (2d1748 ) │ │ │ │ ldr r2, [pc, #80] @ (2d174c ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2d172e │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2d1750 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r6, [r4, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r0, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r0, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1754 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -169132,60 +169132,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2d17fc ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2d17d8 │ │ │ │ ldr r6, [pc, #92] @ (2d1800 ) │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2d17d8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d177e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r6, [r7, #7] │ │ │ │ + strb r6, [r5, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r3, #20] │ │ │ │ + str r4, [r1, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #170 @ 0xaa │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #158 @ 0x9e │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -169362,25 +169362,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2d19e8 ) │ │ │ │ ldr r0, [pc, #28] @ (2d19ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r6, [r3, #0] │ │ │ │ + strb r6, [r1, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #184 @ 0xb8 │ │ │ │ + cmp r6, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #194 @ 0xc2 │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169407,21 +169407,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (2d1a4c ) │ │ │ │ ldr r0, [pc, #24] @ (2d1a50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - cmp r6, #148 @ 0x94 │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r4, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #98 @ 0x62 │ │ │ │ + cmp r6, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -169541,23 +169541,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ str r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r1, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r2, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r4, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #50 @ 0x32 │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2d1c10 │ │ │ │ @@ -169592,15 +169592,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #172 @ 0xac │ │ │ │ + movs r4, #156 @ 0x9c │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -169666,19 +169666,19 @@ │ │ │ │ nop │ │ │ │ str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r6, #80] @ 0x50 │ │ │ │ + ldr r0, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #58 @ 0x3a │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2d1dd0 ) │ │ │ │ @@ -170425,19 +170425,19 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d24c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170474,19 +170474,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldrh r0, [r7, #10] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - str r0, [r7, #72] @ 0x48 │ │ │ │ + str r0, [r5, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #82 @ 0x52 │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #234 @ 0xea │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d253c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170507,15 +170507,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r0, [r0, #8] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - bl 5c657e │ │ │ │ + bl 5c657e │ │ │ │ │ │ │ │ 002d2580 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (2d26e4 ) │ │ │ │ @@ -170648,17 +170648,17 @@ │ │ │ │ blx 260c5c │ │ │ │ strh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #152 @ 0x98 │ │ │ │ + movs r1, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -171529,15 +171529,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r6, [r4, #26] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - asrs r6, r6, #2 │ │ │ │ + asrs r6, r4, #2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d2ff4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171576,19 +171576,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #24] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r7, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r4, r0 │ │ │ │ + adds r4, r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, r1, r3 │ │ │ │ + adds r0, r7, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d306c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -172405,15 +172405,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ strb r4, [r1, #26] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3800 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -172445,15 +172445,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strb r2, [r6, #24] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r4, r0, #1 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3860 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -172490,15 +172490,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ strb r2, [r2, #23] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d38cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172540,15 +172540,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r4, #21] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r2, r6, #29 │ │ │ │ + lsls r2, r4, #29 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3944 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172593,15 +172593,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r5, #19] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r2, r7, #27 │ │ │ │ + lsls r2, r5, #27 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d39c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172649,15 +172649,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r5, #17] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + lsls r2, r5, #25 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3a4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172708,15 +172708,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r4, #15] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3adc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -173005,23 +173005,23 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ strb r0, [r5, #7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #12] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r4, r7, #11 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [pc, #1008] @ (2d41f0 ) │ │ │ │ + ldr r3, [pc, #944] @ (2d41b0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r2, #10 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ + lsrs r6, r6, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d3e08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173267,19 +173267,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [pc, #248] @ (2d41b4 ) │ │ │ │ + ldr r1, [pc, #184] @ (2d4174 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsls r0, r1, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r4, #2 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d40c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173459,19 +173459,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bx r9 │ │ │ │ + bx r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #23 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r7, #26 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d42b8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173845,22 +173845,22 @@ │ │ │ │ nop │ │ │ │ str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xfa9e004f │ │ │ │ + @ instruction: 0xfa8e004f │ │ │ │ str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bics r6, r5 │ │ │ │ + bics r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r1, #9 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r5, #12 │ │ │ │ + lsls r4, r3, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d4658 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174193,15 +174193,15 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xf74e004f │ │ │ │ + @ instruction: 0xf73e004f │ │ │ │ str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d4998 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174396,15 +174396,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r6, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - adc.w r0, ip, #13565952 @ 0xcf0000 │ │ │ │ + @ instruction: 0xf53c004f │ │ │ │ str r2, [r2, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d4b90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174481,15 +174481,15 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r7, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - orrs.w r0, lr, #13565952 @ 0xcf0000 │ │ │ │ + orr.w r0, lr, #13565952 @ 0xcf0000 │ │ │ │ str r4, [r7, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d4c64 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174531,15 +174531,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r6, [r1, #28] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ubfx r0, r4, #1, #16 │ │ │ │ + @ instruction: 0xf3b4004f │ │ │ │ │ │ │ │ 002d4cd8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174579,15 +174579,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r2, [r3, #20] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xf350004f │ │ │ │ + sbfx r0, r0, #1, #16 │ │ │ │ │ │ │ │ 002d4d4c : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174699,18 +174699,18 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r6, #0] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #114 @ 0x72 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfa1c0048 │ │ │ │ - @ instruction: 0xfb100048 │ │ │ │ + @ instruction: 0xfa0c0048 │ │ │ │ + @ instruction: 0xfb000048 │ │ │ │ │ │ │ │ 002d4e74 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -174966,18 +174966,18 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r3, r1] │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldrb r2, [r7, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r0, #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb.w r0, [lr, #72] @ 0x48 │ │ │ │ - @ instruction: 0xf7940048 │ │ │ │ + strb.w r0, [lr, #72] @ 0x48 │ │ │ │ + @ instruction: 0xf7840048 │ │ │ │ │ │ │ │ 002d510c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -175195,18 +175195,18 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, r6] │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r0, [r4, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf53a0048 │ │ │ │ - movw r0, #59464 @ 0xe848 │ │ │ │ + @ instruction: 0xf52a0048 │ │ │ │ + @ instruction: 0xf63e0048 │ │ │ │ │ │ │ │ 002d5360 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2d5428 ) │ │ │ │ @@ -175547,34 +175547,34 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, r7] │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldrsb r4, [r7, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r3, #46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rsbs r0, r8, #72 @ 0x48 │ │ │ │ - @ instruction: 0xf33a0048 │ │ │ │ - adds r3, #38 @ 0x26 │ │ │ │ + rsb r0, r8, #72 @ 0x48 │ │ │ │ + ssat r0, #9, sl, asr #1 │ │ │ │ + adds r3, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rsb r0, r0, #72 @ 0x48 │ │ │ │ - @ instruction: 0xf3120048 │ │ │ │ - adds r3, #14 │ │ │ │ + subs.w r0, r0, #72 @ 0x48 │ │ │ │ + ssat r0, #9, r2, lsl #1 │ │ │ │ + adds r2, #254 @ 0xfe │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sub.w r0, r8, #72 @ 0x48 │ │ │ │ - @ instruction: 0xf2ea0048 │ │ │ │ - adds r2, #246 @ 0xf6 │ │ │ │ + @ instruction: 0xf1980048 │ │ │ │ + @ instruction: 0xf2da0048 │ │ │ │ + adds r2, #230 @ 0xe6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf1900048 │ │ │ │ - movt r0, #8264 @ 0x2048 │ │ │ │ - adds r2, #222 @ 0xde │ │ │ │ + @ instruction: 0xf1800048 │ │ │ │ + @ instruction: 0xf2b20048 │ │ │ │ + adds r2, #206 @ 0xce │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sbcs.w r0, r8, #72 @ 0x48 │ │ │ │ - @ instruction: 0xf2960048 │ │ │ │ + sbc.w r0, r8, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf2860048 │ │ │ │ │ │ │ │ 002d5754 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #156] @ (2d5804 ) │ │ │ │ @@ -175842,22 +175842,22 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ strh r0, [r6, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, r4] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - b.n 2d57dc │ │ │ │ + b.n 2d57bc │ │ │ │ lsls r7, r1, #1 │ │ │ │ strh r2, [r7, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r7, #250 @ 0xfa │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 9, cr0, cr4, cr8, {2} │ │ │ │ - and.w r0, r6, #72 @ 0x48 │ │ │ │ + cdp 0, 8, cr0, cr4, cr8, {2} │ │ │ │ + vext.8 q8, q3, q4, #0 │ │ │ │ │ │ │ │ 002d5a0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #196] @ (2d5ae4 ) │ │ │ │ @@ -176057,15 +176057,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ strh r0, [r2, r2] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - b.n 2d5590 │ │ │ │ + b.n 2d5570 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002d5c1c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -176219,21 +176219,21 @@ │ │ │ │ blx 260c5c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r1, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4], #288 @ 0x120 │ │ │ │ + ldcl 0, cr0, [r4], {72} @ 0x48 │ │ │ │ ldr r7, [pc, #560] @ (2d5fe0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r4, #82 @ 0x52 │ │ │ │ + cmp r4, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldcl 0, cr0, [ip], #-288 @ 0xfffffee0 │ │ │ │ - @ instruction: 0xeae40048 │ │ │ │ + stcl 0, cr0, [ip], #-288 @ 0xfffffee0 │ │ │ │ + @ instruction: 0xead40048 │ │ │ │ │ │ │ │ 002d5dbc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, ip, [r1, #16] │ │ │ │ @@ -176252,15 +176252,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - mcrr 0, 4, r0, r2, cr8 │ │ │ │ + ldc 0, cr0, [r2], #-288 @ 0xfffffee0 │ │ │ │ │ │ │ │ 002d5e04 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -176298,18 +176298,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2d5e7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #116 @ 0x74 │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - and.w r0, lr, r8, lsl #1 │ │ │ │ - rsb r0, ip, r8, lsl #1 │ │ │ │ + ldrd r0, r0, [lr, #288]! @ 0x120 │ │ │ │ + subs.w r0, ip, r8, lsl #1 │ │ │ │ │ │ │ │ 002d5e80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #80] @ 2d5ee0 │ │ │ │ @@ -176609,37 +176609,37 @@ │ │ │ │ blx 260c5c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #192] @ (2d625c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeab20048 │ │ │ │ - @ instruction: 0xeaae0048 │ │ │ │ - bics.w r0, sl, r8, lsl #1 │ │ │ │ - strd r0, r0, [r8, #288] @ 0x120 │ │ │ │ - bic.w r0, r6, r8, lsl #1 │ │ │ │ - strd r0, r0, [lr, #288] @ 0x120 │ │ │ │ - ldrd r0, r0, [r8, #-288] @ 0x120 │ │ │ │ - @ instruction: 0xe9900048 │ │ │ │ + @ instruction: 0xeaa20048 │ │ │ │ + eors.w r0, lr, r8, lsl #1 │ │ │ │ + bic.w r0, sl, r8, lsl #1 │ │ │ │ + @ instruction: 0xe9b80048 │ │ │ │ + ands.w r0, r6, r8, lsl #1 │ │ │ │ + @ instruction: 0xe9be0048 │ │ │ │ + strd r0, r0, [r8, #-288] @ 0x120 │ │ │ │ + @ instruction: 0xe9800048 │ │ │ │ ldr r3, [pc, #824] @ (2d64fc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r0, #124 @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmdb r2, {r3, r6} │ │ │ │ - b.n 2d600c │ │ │ │ + stmdb r2, {r3, r6} │ │ │ │ + b.n 2d5fec │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + cmp r0, #94 @ 0x5e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2d5fe4 │ │ │ │ + b.n 2d5fc4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #90 @ 0x5a │ │ │ │ + cmp r0, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrd r0, r0, [ip], #288 @ 0x120 │ │ │ │ - b.n 2d5fbc │ │ │ │ + strd r0, r0, [ip], #288 @ 0x120 │ │ │ │ + b.n 2d5f9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d61e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176724,16 +176724,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #880] @ (2d6640 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia.w r8, {r3, r6} │ │ │ │ - b.n 2d629c │ │ │ │ + stmia.w r8, {r3, r6} │ │ │ │ + b.n 2d627c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #288] @ (2d63fc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d62dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176820,17 +176820,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (2d6758 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2d631c │ │ │ │ + b.n 2d62fc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d61a4 │ │ │ │ + b.n 2d6184 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #320] @ (2d6514 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d63d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -177242,19 +177242,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ cmp ip, fp │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add lr, r8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r1, #134 @ 0x86 │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2d68b4 │ │ │ │ + b.n 2d6894 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d6d4c │ │ │ │ + b.n 2d6d2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6878 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -177359,23 +177359,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ add r4, r9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d6db8 │ │ │ │ + b.n 2d6d98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bics r2, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r0, #82 @ 0x52 │ │ │ │ + movs r0, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #236 @ 0xec │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d6c54 │ │ │ │ + b.n 2d6c34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d69b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -177652,15 +177652,15 @@ │ │ │ │ b.n 2d6be4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orrs r2, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d6f08 │ │ │ │ + b.n 2d6ee8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r4, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d6ce0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -177679,25 +177679,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #516] @ (2d6f24 ) │ │ │ │ ldr r2, [pc, #520] @ (2d6f28 ) │ │ │ │ ldr r1, [pc, #520] @ (2d6f2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2d6f30 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -177881,41 +177881,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #218 @ 0xda │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r4, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r0, #14 │ │ │ │ + lsrs r0, r6, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrb r6, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 2d6ed0 │ │ │ │ + ble.n 2d6eb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r6, #60 @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r4, r7, r3 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 2d6e6c │ │ │ │ + bls.n 2d6e4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2d6e5c │ │ │ │ + bgt.n 2d703c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r4, r3 │ │ │ │ + subs r4, r2, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 2d7048 │ │ │ │ + bls.n 2d7028 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2d6fe0 │ │ │ │ + bgt.n 2d6fc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r7, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 2d7024 │ │ │ │ + bls.n 2d7004 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2d6f64 │ │ │ │ + blt.n 2d6f44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6f5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178516,31 +178516,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ subs r5, #108 @ 0x6c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2d7630 │ │ │ │ + blt.n 2d7610 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bge.n 2d76c4 │ │ │ │ + bge.n 2d76a4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bge.n 2d7658 │ │ │ │ + bls.n 2d7638 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2d7598 │ │ │ │ + bpl.n 2d7578 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #304] @ (2d777c ) │ │ │ │ + ldr r7, [pc, #240] @ (2d773c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r7, #38 @ 0x26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r4, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 2d76f8 │ │ │ │ + bcs.n 2d76d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2d7748 │ │ │ │ + bpl.n 2d7728 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d765c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178562,24 +178562,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ ldr r3, [pc, #488] @ (2d788c ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2d7890 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #472] @ (2d7894 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -178613,15 +178613,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 26262c │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2d770e │ │ │ │ ldr r1, [pc, #368] @ (2d7898 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d7832 │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -178712,25 +178712,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2d78ac ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d7734 │ │ │ │ ldr r1, [pc, #104] @ (2d78b0 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d773c │ │ │ │ ldr r3, [pc, #80] @ (2d78b4 ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2d78b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -178740,41 +178740,41 @@ │ │ │ │ blx 260c5c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2d78d8 │ │ │ │ + bpl.n 2d78b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, #4 │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 2d78a0 │ │ │ │ + bmi.n 2d7880 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2d78b0 │ │ │ │ + bmi.n 2d7890 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2d77f0 │ │ │ │ + bmi.n 2d77d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2d78f8 │ │ │ │ + bmi.n 2d78d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2d78a8 │ │ │ │ + bcc.n 2d7888 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 2d7908 │ │ │ │ + bcs.n 2d78e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bcc.n 2d77fc │ │ │ │ + bcc.n 2d77dc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2d77ec │ │ │ │ + bcc.n 2d77cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r4, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 2d78cc │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d78bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -179212,19 +179212,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ adds r5, #90 @ 0x5a │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vcvt.f16.u16 d16, d30, #1 │ │ │ │ + vdup.8 d16, d30[7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d7dc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179499,25 +179499,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #40 @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r3, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #132 @ 0x84 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4, {r1, r4, r6} │ │ │ │ + ldmia r4!, {r1, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d80ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179691,25 +179691,25 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #142 @ 0x8e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r3, #4 │ │ │ │ + lsrs r4, r1, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r4} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d82c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -179846,43 +179846,43 @@ │ │ │ │ nop │ │ │ │ cmp r2, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #100 @ 0x64 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + lsls r2, r4, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1!, {r4, r7} │ │ │ │ + ldmia r1!, {r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r3, r5, r7} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r1, #31 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r4, r7} │ │ │ │ + ldmia r0!, {r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1!, {r5} │ │ │ │ + ldmia r1!, {r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r7} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r4, #30 │ │ │ │ + lsls r2, r2, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r4, r4] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002d8458 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -180064,49 +180064,49 @@ │ │ │ │ nop │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #126 @ 0x7e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r1, #24 │ │ │ │ + lsls r4, r7, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r1, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r5, #23 │ │ │ │ + lsls r6, r3, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r1, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r5, r7} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r4, r6, r7} │ │ │ │ + stmia r7!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r5, #22 │ │ │ │ + lsls r4, r3, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r2, #22 │ │ │ │ + lsls r6, r0, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r5, r6} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r3} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8670 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -180226,46 +180226,46 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #80 @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r5, #182 @ 0xb6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r3, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r2, #16 │ │ │ │ + lsls r6, r0, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d87ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72f3b8 │ │ │ │ + b.w 72f3a8 │ │ │ │ ldrb r2, [r1, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -180299,15 +180299,15 @@ │ │ │ │ beq.n 2d885e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 6fa52c │ │ │ │ + bl 6fa51c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 44da18 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 44d854 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -180341,29 +180341,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d8920 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d8920 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -180398,22 +180398,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 716948 │ │ │ │ + bl 716938 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 703acc │ │ │ │ + bl 703abc │ │ │ │ mov r0, r6 │ │ │ │ - bl 718050 │ │ │ │ + bl 718040 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8c68 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -180468,23 +180468,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, fp │ │ │ │ blx 261994 │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r7 │ │ │ │ blx 26361c │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 703810 │ │ │ │ + bl 703800 │ │ │ │ ldr r2, [pc, #780] @ (2d8d5c ) │ │ │ │ ldr r3, [pc, #756] @ (2d8d48 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -180609,15 +180609,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2d8bb6 │ │ │ │ ldr r0, [pc, #452] @ (2d8d70 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2d8bca │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -180671,30 +180671,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2d8d7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2d8a3a │ │ │ │ ldr r3, [pc, #272] @ (2d8d80 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2d8d84 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2d8d88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2d8a3a │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 2612f8 │ │ │ │ ldr r3, [pc, #236] @ (2d8d8c ) │ │ │ │ @@ -180704,28 +180704,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2d8d94 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2d8a3a │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d8c12 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2d8c22 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2d8c2a │ │ │ │ ldr r0, [pc, #196] @ (2d8d98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ b.n 2d8c2a │ │ │ │ ldr r3, [pc, #188] @ (2d8d9c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2d8ace │ │ │ │ @@ -180738,15 +180738,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2d8da8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2d8a3a │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 260c44 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2d8aea │ │ │ │ ldr r3, [pc, #140] @ (2d8dac ) │ │ │ │ @@ -180758,71 +180758,71 @@ │ │ │ │ ldr r3, [pc, #136] @ (2d8db4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2d8a3a │ │ │ │ mov r3, sl │ │ │ │ b.n 2d8c48 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ movs r3, #146 @ 0x92 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r1, #8 │ │ │ │ + lsls r0, r7, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r3, #118 @ 0x76 │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r3, #10 │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vshr.u8 q8, , #2 │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + vshr.u32 q0, , #2 │ │ │ │ + stmia r2!, {r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r2!, {r1, r5} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vshr.u32 q0, , #20 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + vshr.u16 q0, , #4 │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r2!, {r3, r6} │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vqadd.u64 q8, q1, │ │ │ │ - stmia r3!, {r3} │ │ │ │ + vqadd.u32 q8, q1, │ │ │ │ + stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vqadd.u8 q8, q3, │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + vqadd.u64 q0, q3, │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r1!, {r3, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vqadd.u32 q0, q3, │ │ │ │ - stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + vqadd.u16 q0, q3, │ │ │ │ + stmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mrc2 0, 7, r0, cr4, cr9, {2} │ │ │ │ + mcr2 0, 7, r0, cr4, cr9, {2} │ │ │ │ │ │ │ │ 002d8db8 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002d8dc0 : │ │ │ │ @@ -180927,33 +180927,33 @@ │ │ │ │ 002d8e9c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2d8f18 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2d8f18 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -181064,15 +181064,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2d89bc │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002d9028 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181085,59 +181085,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d9088 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d9088 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73de9c │ │ │ │ + b.w 73de8c │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002d9090 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2d90f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2d90f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181209,15 +181209,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 437a44 │ │ │ │ vldr d7, [pc, #64] @ 2d9200 │ │ │ │ ldr r2, [pc, #72] @ (2d920c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2d9210 ) │ │ │ │ @@ -181247,23 +181247,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 12520a │ │ │ │ b.n 2d97f0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bkpt 0x0048 │ │ │ │ + bkpt 0x0038 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d9214 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2d9228 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 73de9c │ │ │ │ + b.w 73de8c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002d9230 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2d925c │ │ │ │ cbz r1, 2d924e │ │ │ │ @@ -181383,18 +181383,18 @@ │ │ │ │ subs r4, r4, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bl 9f372 │ │ │ │ b.n 2d9754 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - pop {r1, r4, r6, pc} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vld4.16 {d0-d3}, [sl :64], r9 │ │ │ │ - pop {r3, pc} │ │ │ │ + ldrsb.w r0, [sl, r9, lsl #1] │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, r6, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d9388 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -181504,15 +181504,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d9474 │ │ │ │ ldr r0, [pc, #72] @ (2d94e8 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d9474 │ │ │ │ ldr r3, [pc, #60] @ (2d94ec ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9444 │ │ │ │ @@ -181520,31 +181520,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d9444 │ │ │ │ ldr r0, [pc, #40] @ (2d94f0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d9444 │ │ │ │ blx 262e94 │ │ │ │ adds r2, r7, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d9560 │ │ │ │ + cbnz r4, 2d955c │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2d9552 │ │ │ │ + cbnz r2, 2d954e │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d94f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181592,15 +181592,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d9528 │ │ │ │ ldr r0, [pc, #72] @ (2d95b8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d9528 │ │ │ │ ldr r3, [pc, #60] @ (2d95bc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9528 │ │ │ │ @@ -181608,32 +181608,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d9528 │ │ │ │ ldr r0, [pc, #40] @ (2d95c0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d9528 │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ asrs r6, r2, #31 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2d9616 │ │ │ │ + cbnz r6, 2d9612 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d9608 │ │ │ │ + cbnz r4, 2d9604 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d95c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181650,15 +181650,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -181752,27 +181752,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2d9720 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260c5c │ │ │ │ - cbz r4, 2d977e │ │ │ │ + cbz r4, 2d977a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - hlt 0x0038 │ │ │ │ + hlt 0x0028 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r3, r5} │ │ │ │ + push {r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rev16 r6, r2 │ │ │ │ + rev16 r6, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf58c0059 │ │ │ │ - rev16 r0, r0 │ │ │ │ + sbcs.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ + rev r0, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sbcs.w r0, sl, #14221312 @ 0xd90000 │ │ │ │ - rev r6, r5 │ │ │ │ + sbc.w r0, sl, #14221312 @ 0xd90000 │ │ │ │ + rev r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d9724 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002d9728 : │ │ │ │ @@ -181824,21 +181824,21 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002d9758 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d9764 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ble.n 2d973c │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2d9774 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ nop │ │ │ │ ble.n 2d9734 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -181846,164 +181846,164 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d97d8 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #64] @ (2d97dc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #56] @ (2d97e0 ) │ │ │ │ ldr r0, [pc, #56] @ (2d97e4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d97e8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ ldr r2, [pc, #40] @ (2d97ec ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e66f8 │ │ │ │ - cbnz r6, 2d980a │ │ │ │ + b.w 5e66e8 │ │ │ │ + cbnz r6, 2d9806 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d9810 │ │ │ │ + cbnz r4, 2d980c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r2, r6 │ │ │ │ + subs r6, r0, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbnz r4, 2d9820 │ │ │ │ + cbnz r4, 2d981c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (2d984c ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d9850 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #64] @ (2d9854 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #56] @ (2d9858 ) │ │ │ │ ldr r0, [pc, #56] @ (2d985c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d9860 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ ldr r2, [pc, #40] @ (2d9864 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e66f8 │ │ │ │ - cbnz r2, 2d987c │ │ │ │ + b.w 5e66e8 │ │ │ │ + cbnz r2, 2d9878 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2d9882 │ │ │ │ + cbnz r0, 2d987e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r3, r4 │ │ │ │ + subs r6, r1, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #656 @ 0x290 │ │ │ │ + add r1, sp, #592 @ 0x250 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbnz r0, 2d989a │ │ │ │ + cbnz r0, 2d9896 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (2d9954 ) │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r5, [pc, #208] @ (2d9958 ) │ │ │ │ ldr r2, [pc, #212] @ (2d995c ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (2d9960 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (2d9964 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2d990e │ │ │ │ ldr r2, [pc, #188] @ (2d9968 ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d9924 │ │ │ │ ldr r1, [pc, #156] @ (2d996c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d9934 │ │ │ │ ldr r3, [pc, #144] @ (2d9970 ) │ │ │ │ ldr r1, [pc, #144] @ (2d9974 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e4a54 │ │ │ │ + bl 5e4a44 │ │ │ │ ldr r1, [pc, #136] @ (2d9978 ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e4a54 │ │ │ │ + bl 5e4a44 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 2d9944 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -182016,107 +182016,107 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (2d997c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #72] @ (2d9980 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #60] @ (2d9984 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - eor.w r0, r0, #14221312 @ 0xd90000 │ │ │ │ - cbnz r4, 2d998a │ │ │ │ + orns r0, r0, #14221312 @ 0xd90000 │ │ │ │ + cbnz r4, 2d9986 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d9988 │ │ │ │ + b.n 2d9968 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #230 @ 0xe6 │ │ │ │ + adds r0, #214 @ 0xd6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r1, #17 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r4, 2d9998 │ │ │ │ + cbnz r4, 2d9994 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r4, [r3, r1] │ │ │ │ + ldrsh r4, [r1, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2d99b0 │ │ │ │ + cbnz r6, 2d99ac │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #1016] @ (2d9d74 ) │ │ │ │ + ldr r6, [pc, #952] @ (2d9d34 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbnz r0, 2d9994 │ │ │ │ + cbnz r0, 2d9990 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r4, 2d999c │ │ │ │ + cbnz r4, 2d9998 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 2d99a8 │ │ │ │ + cbnz r2, 2d99a4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (2d9a4c ) │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r5, [pc, #168] @ (2d9a50 ) │ │ │ │ ldr r2, [pc, #172] @ (2d9a54 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (2d9a58 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (2d9a5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2d9a16 │ │ │ │ ldr r2, [pc, #148] @ (2d9a60 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d9a2c │ │ │ │ ldr r1, [pc, #120] @ (2d9a64 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ cbz r0, 2d9a3c │ │ │ │ ldr r3, [pc, #108] @ (2d9a68 ) │ │ │ │ ldr r1, [pc, #112] @ (2d9a6c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4a54 │ │ │ │ + bl 5e4a44 │ │ │ │ ldr r2, [pc, #100] @ (2d9a70 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2d66f0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -182126,45 +182126,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (2d9a74 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #56] @ (2d9a78 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ - bfi r0, r0, #1, #25 │ │ │ │ - cbnz r0, 2d9a64 │ │ │ │ + @ instruction: 0xf3500059 │ │ │ │ + cbnz r0, 2d9a60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + udf #228 @ 0xe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r5, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r4, 2d9a74 │ │ │ │ + cbnz r4, 2d9a70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d9a86 │ │ │ │ + cbnz r4, 2d9a82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r6, 2d9a88 │ │ │ │ + cbnz r6, 2d9a84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb8d8 │ │ │ │ + @ instruction: 0xb8c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + @ instruction: 0xb8e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d9ac4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182172,30 +182172,30 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (2d9acc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf2720059 │ │ │ │ - @ instruction: 0xb7cc │ │ │ │ + @ instruction: 0xf2620059 │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb7b2 │ │ │ │ + @ instruction: 0xb7a2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d9b18 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182203,30 +182203,30 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (2d9b20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf21e0059 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + addw r0, lr, #89 @ 0x59 │ │ │ │ + @ instruction: 0xb768 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb802 │ │ │ │ + @ instruction: 0xb7f2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d9b5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -182234,23 +182234,23 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (2d9b64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260f74 │ │ │ │ - rsb r0, sl, #89 @ 0x59 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + subs.w r0, sl, #89 @ 0x59 │ │ │ │ + @ instruction: 0xb714 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb6fa │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d9ba0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182258,23 +182258,23 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (2d9ba8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260f74 │ │ │ │ - @ instruction: 0xf1860059 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + sbcs.w r0, r6, #89 @ 0x59 │ │ │ │ + @ instruction: 0xb6d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb75a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2d9c50 │ │ │ │ sub sp, #20 │ │ │ │ @@ -182292,23 +182292,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 718b3c │ │ │ │ + bl 718b2c │ │ │ │ cbz r0, 2d9c16 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 2d9c3e │ │ │ │ ldr r2, [pc, #76] @ (2d9c64 ) │ │ │ │ @@ -182328,31 +182328,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (2d9c68 ) │ │ │ │ ldr r0, [pc, #40] @ (2d9c6c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ - adc.w r0, r2, #89 @ 0x59 │ │ │ │ + @ instruction: 0xf1320059 │ │ │ │ asrs r6, r1, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb704 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb682 │ │ │ │ + cpsid i │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r2, r1, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb71c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d9cbc │ │ │ │ sub sp, #12 │ │ │ │ @@ -182361,31 +182361,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d9cc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - orns r0, lr, #89 @ 0x59 │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + orn r0, lr, #89 @ 0x59 │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d9d14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182394,31 +182394,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d9d1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bic.w r0, r6, #89 @ 0x59 │ │ │ │ - push {r7, lr} │ │ │ │ + ands.w r0, r6, #89 @ 0x59 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (2d9de4 ) │ │ │ │ @@ -182438,32 +182438,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r2, [pc, #140] @ (2d9df8 ) │ │ │ │ ldr r1, [pc, #140] @ (2d9dfc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 718b3c │ │ │ │ + bl 718b2c │ │ │ │ cbz r0, 2d9da4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 2d9dd2 │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -182487,34 +182487,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2d9e04 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ nop │ │ │ │ lsrs r4, r5, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, lr} │ │ │ │ + push {lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vmov.i32 q8, #41 @ 0x00000029 │ │ │ │ - push {r4, lr} │ │ │ │ + vshr.s32 q0, , #14 │ │ │ │ + push {lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 2d9e64 │ │ │ │ + blt.n 2d9e44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r7, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d9e08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -182601,36 +182601,36 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #27 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r6, lr} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r4, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d9ef8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4d5c │ │ │ │ + bl 5e4d4c │ │ │ │ ldr r1, [pc, #24] @ (2d9f28 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f44 │ │ │ │ - bl 5e4d5c │ │ │ │ + bl 5e2f34 │ │ │ │ + bl 5e4d4c │ │ │ │ ldr r1, [pc, #16] @ (2d9f2c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e2f44 │ │ │ │ + b.w 5e2f34 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 002d9f30 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182800,23 +182800,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - push {r3, r4, r6} │ │ │ │ - lsls r0, r1, #1 │ │ │ │ push {r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r2, r3, r4} │ │ │ │ + push {r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r3, r4} │ │ │ │ + push {r2, r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r4, 2da19a │ │ │ │ + push {r1, r3} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + cbz r4, 2da196 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002da11c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182826,16 +182826,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - stc 0, cr0, [sl], #-356 @ 0xfffffe9c │ │ │ │ - uxth r6, r5 │ │ │ │ + ldc 0, cr0, [sl], {89} @ 0x59 │ │ │ │ + uxth r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002da148 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -182880,15 +182880,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2da288 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2da28c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #244] @ (2da290 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2da1da │ │ │ │ @@ -182938,20 +182938,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da1c6 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2da2a0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2da2a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2da278 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -182962,32 +182962,32 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2da212 │ │ │ │ b.n 2da1c6 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stc 0, cr0, [lr], #-356 @ 0xfffffe9c │ │ │ │ - sxtb r0, r6 │ │ │ │ + ldc 0, cr0, [lr], {89} @ 0x59 │ │ │ │ + sxtb r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sxtb r6, r6 │ │ │ │ + sxtb r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r2, r1, #13 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r6, r1 │ │ │ │ + cbz r6, 2da2e2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r0, 2da2de │ │ │ │ + cbz r0, 2da2da │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2da3a4 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -183065,34 +183065,34 @@ │ │ │ │ bpl.n 2da2d6 │ │ │ │ ldr r0, [pc, #48] @ (2da3b4 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2da2d6 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2da330 │ │ │ │ nop │ │ │ │ lsrs r2, r4, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #344 @ 0x158 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2da3c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ bcs.n 2da3d0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -183121,15 +183121,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #760] @ (2da714 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2da5b8 │ │ │ │ @@ -183142,20 +183142,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 4531fc │ │ │ │ ldr r1, [pc, #720] @ (2da718 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 5e460c │ │ │ │ + bl 5e45fc │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2da4b6 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #692] @ (2da71c ) │ │ │ │ ldr r3, [pc, #664] @ (2da704 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -183166,27 +183166,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ ldr r3, [pc, #644] @ (2da720 ) │ │ │ │ ldr r2, [pc, #648] @ (2da724 ) │ │ │ │ ldr r1, [pc, #648] @ (2da728 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2da45e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 43b3b4 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -183208,15 +183208,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2da734 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2da45e │ │ │ │ vldr d7, [pc, #484] @ 2da6f0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2da738 ) │ │ │ │ @@ -183267,41 +183267,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2da45e │ │ │ │ ldr r0, [pc, #444] @ (2da74c ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2da45e │ │ │ │ ldr r3, [pc, #432] @ (2da750 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2da754 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2da758 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2da45e │ │ │ │ ldr r3, [pc, #416] @ (2da75c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2da42a │ │ │ │ ldr r3, [pc, #384] @ (2da748 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2da42a │ │ │ │ ldr r0, [pc, #396] @ (2da760 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2da42a │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -183309,30 +183309,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2da6b2 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2da6b2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2da6b2 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2da6b2 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -183344,15 +183344,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2da76c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2da500 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -183367,20 +183367,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2da4d8 │ │ │ │ ldr r3, [pc, #188] @ (2da770 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -183388,15 +183388,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2da778 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2da500 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2da77c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2da780 ) │ │ │ │ ldr r1, [pc, #168] @ (2da784 ) │ │ │ │ add r3, pc │ │ │ │ @@ -183415,73 +183415,74 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9ba0059 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + @ instruction: 0xe9aa0059 │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #976 @ 0x3d0 │ │ │ │ + add r7, sp, #912 @ 0x390 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #3 │ │ │ │ + subs r4, r4, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsrs r2, r7, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmdb r6, {r0, r3, r4, r6} │ │ │ │ - add sp, #240 @ 0xf0 │ │ │ │ + stmdb r6, {r0, r3, r4, r6} │ │ │ │ + add sp, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #328 @ 0x148 │ │ │ │ + add r7, sp, #264 @ 0x108 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe8c80059 │ │ │ │ - add r7, sp, #24 │ │ │ │ + ldmia.w r8!, {r0, r3, r4, r6} │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sp, #240 @ 0xf0 │ │ │ │ + add sp, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ beq.n 2da690 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r6, sp, #936 @ 0x3a8 │ │ │ │ + add r6, sp, #872 @ 0x368 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sp, #480 @ 0x1e0 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #368] @ (2da8b8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #224 @ 0xe0 │ │ │ │ + add sp, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe80c0059 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ + b.n 2da74c │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + add r7, sp, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bx sp │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #760 @ 0x2f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2da63c │ │ │ │ + b.n 2da61c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r7, sp, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2da568 │ │ │ │ + b.n 2da548 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #528 @ 0x210 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2da530 │ │ │ │ + b.n 2da510 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2da87c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -183490,26 +183491,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2da884 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #212] @ (2da888 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2da88c ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2da890 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #200] @ (2da894 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2da83c │ │ │ │ ldr r3, [pc, #192] @ (2da898 ) │ │ │ │ @@ -183521,26 +183522,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #160] @ (2da8a0 ) │ │ │ │ ldr r1, [pc, #164] @ (2da8a4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2da8a8 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -183561,15 +183562,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2da8b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2da7d6 │ │ │ │ ldr r0, [pc, #96] @ (2da8b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2da7d6 │ │ │ │ ldr r3, [pc, #92] @ (2da8b8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2da828 │ │ │ │ ldr r3, [pc, #72] @ (2da8b0 ) │ │ │ │ @@ -183577,46 +183578,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da828 │ │ │ │ ldr r0, [pc, #76] @ (2da8bc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7338dc │ │ │ │ - b.n 2da4a8 │ │ │ │ + b.w 7338cc │ │ │ │ + b.n 2da488 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 2da8e0 │ │ │ │ + bne.n 2da8c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r0, r3, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ + add r6, sp, #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #432] @ (2daa40 ) │ │ │ │ + ldr r7, [pc, #368] @ (2daa00 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r0, r3, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r6, sp, #104 @ 0x68 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #0 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2da8f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -183627,19 +183628,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - b.n 2da2a4 │ │ │ │ + b.n 2da284 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #696 @ 0x2b8 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r3, sp, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -183791,27 +183792,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2daa70 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2daab8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2daa70 │ │ │ │ bl 2da8c0 │ │ │ │ nop │ │ │ │ lsls r0, r2, #10 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #1016 @ 0x3f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2dafc8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183893,15 +183894,15 @@ │ │ │ │ bpl.n 2daaec │ │ │ │ ldr.w r0, [pc, #1072] @ 2dafd8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2daaec │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2dab78 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2dab78 │ │ │ │ @@ -183960,15 +183961,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2dafe4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #1 │ │ │ │ bl 38923c │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2dab78 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -184289,21 +184290,21 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, pc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2db288 │ │ │ │ + b.n 2db268 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #808] @ (2db310 ) │ │ │ │ + ldr r2, [pc, #744] @ (2db2d0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dafe8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -184332,15 +184333,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (2db334 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ bl 38923c │ │ │ │ vldr d7, [pc, #724] @ 2db318 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2db338 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -184602,15 +184603,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2db118 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2db34c ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2db118 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2db350 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2db354 ) │ │ │ │ ldr r1, [pc, #80] @ (2db358 ) │ │ │ │ add r3, pc │ │ │ │ @@ -184623,37 +184624,37 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r4], #452 @ 0x1c4 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2db244 │ │ │ │ + ble.n 2db424 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 2db680 ) │ │ │ │ + add r5, pc, #784 @ (adr r5, 2db640 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bx r0 │ │ │ │ + mov sl, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldc2 0, cr0, [r2], {113} @ 0x71 │ │ │ │ - add r6, pc, #784 @ (adr r6, 2db64c ) │ │ │ │ + add r6, pc, #720 @ (adr r6, 2db60c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa360071 │ │ │ │ subs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #184 @ (adr r4, 2db408 ) │ │ │ │ + add r4, pc, #120 @ (adr r4, 2db3c8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bge.n 2db2b0 │ │ │ │ + bge.n 2db290 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #256 @ (adr r4, 2db458 ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 2db418 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, pc, #936 @ (adr r0, 2db704 ) │ │ │ │ + add r0, pc, #872 @ (adr r0, 2db6c4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002db35c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002db360 : │ │ │ │ @@ -184681,15 +184682,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2dbc30 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4488 │ │ │ │ + bl 5e4478 │ │ │ │ cbnz r0, 2db3de │ │ │ │ ldr.w r2, [pc, #2180] @ 2dbc34 │ │ │ │ ldr.w r3, [pc, #2160] @ 2dbc24 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -185474,52 +185475,52 @@ │ │ │ │ movs r0, r0 │ │ │ │ vld4.16 {d16-d19}, [r0 :256], r1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r6, r1, lsl #3] │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r2, #166 @ 0xa6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ vld4.16 {d0-d3}, [lr :256], r1 │ │ │ │ - add r4, pc, #24 @ (adr r4, 2dbc54 ) │ │ │ │ + add r3, pc, #984 @ (adr r3, 2dc014 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #928 @ (adr r3, 2dbfe0 ) │ │ │ │ + add r3, pc, #864 @ (adr r3, 2dbfa0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #760 @ (adr r3, 2dbf3c ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 2dbefc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #848 @ (adr r3, 2dbf98 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 2dbf58 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #704 @ (adr r3, 2dbf0c ) │ │ │ │ + add r3, pc, #640 @ (adr r3, 2dbecc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #656 @ (adr r3, 2dbee0 ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 2dbea0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #528 @ (adr r3, 2dbe64 ) │ │ │ │ + add r3, pc, #464 @ (adr r3, 2dbe24 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #400 @ (adr r3, 2dbde8 ) │ │ │ │ + add r3, pc, #336 @ (adr r3, 2dbda8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #192 @ (adr r3, 2dbd1c ) │ │ │ │ + add r3, pc, #128 @ (adr r3, 2dbcdc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #96 @ (adr r3, 2dbcc0 ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 2dbc80 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #816 @ (adr r2, 2dbf94 ) │ │ │ │ + add r2, pc, #752 @ (adr r2, 2dbf54 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #776 @ (adr r2, 2dbf70 ) │ │ │ │ + add r2, pc, #712 @ (adr r2, 2dbf30 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r5, [sp, #800] @ 0x320 │ │ │ │ + str r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #128 @ (adr r2, 2dbcf0 ) │ │ │ │ + add r2, pc, #64 @ (adr r2, 2dbcb0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r3, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #784 @ (adr r1, 2dbf88 ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 2dbf48 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, pc, #568 @ (adr r1, 2dbeb4 ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 2dbe74 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #336] @ 0x150 │ │ │ │ + ldr r5, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add.w r0, r0, #113 @ 0x71 │ │ │ │ │ │ │ │ 002dbc84 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -185530,29 +185531,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (2dbcc8 ) │ │ │ │ ldr r1, [pc, #44] @ (2dbccc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #224] @ 0xe0 │ │ │ │ + ldr r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bne.n 2dbc08 │ │ │ │ + bne.n 2dbbe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbcd0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -185572,35 +185573,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ cbz r0, 2dbd70 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2dbda0 ) │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #132] @ (2dbda4 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #116] @ (2dbda8 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2dbdac ) │ │ │ │ ldr r3, [pc, #72] @ (2dbd94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -185623,36 +185624,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2dbdb8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2dbd48 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vshr.s32 q8, , #4 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r7, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf592004f │ │ │ │ - bne.n 2dbe1c │ │ │ │ + @ instruction: 0xf582004f │ │ │ │ + bne.n 2dbdfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r6, #20] │ │ │ │ + ldrh r4, [r4, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #816] @ 0x330 │ │ │ │ + ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ vshr.s16 q0, , #8 │ │ │ │ - beq.n 2dbd78 │ │ │ │ + beq.n 2dbd58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbdbc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185679,19 +185680,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2dbe1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ eor.w r0, lr, #131 @ 0x83 │ │ │ │ - beq.n 2dbd38 │ │ │ │ + beq.n 2dbd18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbe20 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185717,19 +185718,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2dbe7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bic.w r0, sl, #131 @ 0x83 │ │ │ │ - beq.n 2dbed8 │ │ │ │ + beq.n 2dbeb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #920] @ 0x398 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbe80 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185760,19 +185761,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2dbee4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 26145c │ │ │ │ vaddl.s8 q8, d28, d3 │ │ │ │ - ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbee8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185801,28 +185802,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2dbf60 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ bl 2dbe80 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #24] @ (2dbf64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ vhadd.s32 d16, d20, d3 │ │ │ │ vhadd.s d0, d30, d3 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r2, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbf68 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -185831,67 +185832,67 @@ │ │ │ │ ldr r5, [pc, #124] @ (2dbff8 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 2dbfe4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 2dbfd6 │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #100] @ (2dbffc ) │ │ │ │ ldr r2, [pc, #104] @ (2dc000 ) │ │ │ │ ldr r1, [pc, #104] @ (2dc004 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #92] @ (2dc008 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 448f1c │ │ │ │ ldr r1, [pc, #84] @ (2dc00c ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6b8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dea6c │ │ │ │ + b.w 5dea5c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cdp 0, 14, cr0, cr0, cr3, {4} │ │ │ │ stcl 0, cr0, [r6, #-452]! @ 0xfffffe3c │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 2dc012 │ │ │ │ + cbnz r0, 2dc00e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r6, #27 │ │ │ │ + lsls r0, r4, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r4] │ │ │ │ + ldr r2, [r3, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -185901,15 +185902,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dc054 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2dc13c │ │ │ │ cmp r3, #4 │ │ │ │ @@ -186182,31 +186183,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2dc354 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ ldr r2, [pc, #24] @ (2dc358 ) │ │ │ │ ldr r1, [pc, #24] @ (2dc35c ) │ │ │ │ ldr r0, [pc, #28] @ (2dc360 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbe20 │ │ │ │ nop │ │ │ │ cbz r4, 2dc3a4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -186310,15 +186311,15 @@ │ │ │ │ ldrb r3, [r4, #11] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2dc404 │ │ │ │ b.n 2dc44e │ │ │ │ strd r0, r0, [r4, #-452]! @ 0x1c4 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r6} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sl, {r0, r4, r5, r6} │ │ │ │ ldmia.w r2!, {r0, r4, r5, r6} │ │ │ │ ldmia.w r2, {r0, r4, r5, r6} │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2dc4b6 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -186331,17 +186332,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 41a41c │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 41a358 │ │ │ │ ldr r0, [pc, #8] @ (2dc4cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72e70c │ │ │ │ + b.w 72e6fc │ │ │ │ nop │ │ │ │ - str r5, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -186477,25 +186478,25 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ b.n 2dc590 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2dc4f4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #800] @ 0x320 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -186540,27 +186541,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2dc76c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #116] @ (2dc770 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2dc774 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #92] @ (2dc778 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2dc77c ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -186576,37 +186577,37 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r1, [pc, #52] @ (2dc78c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dee64 │ │ │ │ - stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ + b.w 5dee54 │ │ │ │ + stmia r7!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 2dc7a4 │ │ │ │ + cbz r6, 2dc7a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vmla.i16 q0, q7, d2[1] │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + vmla.i q0, q7, d2[2] │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + adds r0, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r4, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186614,15 +186615,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dc7c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2dc7f6 │ │ │ │ @@ -186798,15 +186799,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dc9da │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2dc9ec │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2dca28 │ │ │ │ @@ -187379,15 +187380,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2dd044 │ │ │ │ ldr r0, [pc, #100] @ (2dd058 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72e70c │ │ │ │ + b.w 72e6fc │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (2dd05c ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -187414,15 +187415,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2dd050 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ble.n 2dd060 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ bgt.n 2dcff0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2dce14 │ │ │ │ nop │ │ │ │ @@ -187616,33 +187617,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (2dd2e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 419ac8 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 418a8c │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 419ac8 │ │ │ │ nop │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + pop {r2, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + strh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (2dd3d8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -187735,34 +187736,34 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (2dd43c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 2dc4d0 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 2dc4d0 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 2dc4d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2dd2ec │ │ │ │ nop │ │ │ │ - revsh r4, r4 │ │ │ │ + revsh r4, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (2dd528 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -187771,15 +187772,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (2dd530 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 41a808 │ │ │ │ cbnz r0, 2dd48e │ │ │ │ add sp, #20 │ │ │ │ @@ -187833,41 +187834,41 @@ │ │ │ │ ldr r2, [pc, #64] @ (2dd540 ) │ │ │ │ ldr r1, [pc, #64] @ (2dd544 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2dd3e4 │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0008 │ │ │ │ + rev16 r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r7, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r1, #48] @ 0x30 │ │ │ │ + strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r1, pc, #752 @ (adr r1, 2dd828 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ + strh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #832 @ (adr r3, 2dd884 ) │ │ │ │ + add r3, pc, #768 @ (adr r3, 2dd844 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf188004a │ │ │ │ + sbcs.w r0, r8, #74 @ 0x4a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (2dd87c ) │ │ │ │ mov r1, r3 │ │ │ │ @@ -187880,15 +187881,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dd598 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2dd5ca │ │ │ │ cmp r4, #4 │ │ │ │ @@ -188181,21 +188182,21 @@ │ │ │ │ bvs.n 2dd95c │ │ │ │ lsls r1, r6, #1 │ │ │ │ bpl.n 2dd850 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bpl.n 2dd814 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str.w pc, [pc, #4095] @ 2de89f │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + strh r0, [r4, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - strh r4, [r1, #22] │ │ │ │ + strh r4, [r7, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ bmi.n 2dd81c │ │ │ │ lsls r1, r6, #1 │ │ │ │ bmi.n 2dd7e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -188212,37 +188213,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - setend le │ │ │ │ + @ instruction: 0xb640 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -188252,31 +188253,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2dd97c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ ldr r2, [pc, #24] @ (2dd980 ) │ │ │ │ ldr r1, [pc, #24] @ (2dd984 ) │ │ │ │ ldr r0, [pc, #28] @ (2dd988 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbe20 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + strh r0, [r0, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r2, #18] │ │ │ │ + strh r2, [r0, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r5, #18] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -188479,15 +188480,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2ddab4 │ │ │ │ ldr r0, [pc, #132] @ (2ddc40 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2ddab4 │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2dda5e │ │ │ │ ldr r2, [pc, #104] @ (2ddc44 ) │ │ │ │ @@ -188513,43 +188514,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ bcs.n 2ddb60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - push {r2, r4, r7} │ │ │ │ + push {r2, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #8] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2ddba4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r5, #2] │ │ │ │ + strh r4, [r3, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strh r0, [r1, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #2] │ │ │ │ + strh r4, [r7, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r4, #0] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188686,15 +188687,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ddd34 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2ddef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2ddd34 │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2ddee4 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -188761,15 +188762,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2ddeec ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dddee │ │ │ │ ldr r0, [pc, #96] @ (2ddef8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2dddf0 │ │ │ │ ldr r1, [pc, #84] @ (2ddefc ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188783,36 +188784,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2ddf00 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2ddd34 │ │ │ │ nop │ │ │ │ ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r5, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r3, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #22] │ │ │ │ + ldrb r0, [r7, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2ddfa8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -188821,15 +188822,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ddfb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 41a808 │ │ │ │ cbnz r0, 2ddf54 │ │ │ │ add sp, #28 │ │ │ │ @@ -188869,23 +188870,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2dd98c │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #8 │ │ │ │ + add r7, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r1, #23] │ │ │ │ + ldrb r0, [r7, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r4, [r6, #17] │ │ │ │ + ldrb r4, [r4, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (2de058 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188894,26 +188895,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2de060 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #124] @ (2de064 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2de068 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #104] @ (2de06c ) │ │ │ │ ldr r3, [pc, #108] @ (2de070 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -188931,38 +188932,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r1, [pc, #56] @ (2de080 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ - add r7, sp, #304 @ 0x130 │ │ │ │ + b.w 5ddae4 │ │ │ │ + add r7, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2dddc8 │ │ │ │ + b.n 2ddda8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r0, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #28 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #248 @ 0xf8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189189,15 +189190,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 2de1ee │ │ │ │ ldr r0, [pc, #160] @ (2de3bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 2de220 │ │ │ │ ldr r1, [pc, #132] @ (2de3b4 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -189215,15 +189216,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2de30a │ │ │ │ ldr r0, [pc, #120] @ (2de3c8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2de30a │ │ │ │ ldr r1, [pc, #104] @ (2de3cc ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -189242,15 +189243,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (2de3d0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2de230 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2de1ca │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4!, {r1, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -189258,25 +189259,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r1, r4, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrb r6, [r3, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #704] @ (2de690 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r4, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2de4e8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -189410,24 +189411,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2de558 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2dd98c │ │ │ │ nop │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r1, sp, #888 @ 0x378 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r6, #30] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r6, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (2de5b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -189435,33 +189436,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (2de5b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 418a8c │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 418a8c │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 419ac8 │ │ │ │ nop │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r6, #29] │ │ │ │ + strb r6, [r4, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ + strb r2, [r6, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2de8ac ) │ │ │ │ @@ -189596,15 +189597,15 @@ │ │ │ │ bpl.n 2de672 │ │ │ │ ldr r0, [pc, #436] @ (2de8bc ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -189742,36 +189743,36 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2de672 │ │ │ │ ldr r0, [pc, #56] @ (2de8cc ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2de7d8 │ │ │ │ b.n 2de84a │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r3} │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #25] │ │ │ │ + strb r0, [r0, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r0, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r0, #1912] @ 0x778 │ │ │ │ movs r0, #0 │ │ │ │ @@ -189780,102 +189781,102 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2de930 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ ldr r2, [pc, #20] @ (2de934 ) │ │ │ │ ldr r1, [pc, #24] @ (2de938 ) │ │ │ │ ldr r0, [pc, #24] @ (2de93c ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbdbc │ │ │ │ ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r3, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r7, #21] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 71e058 │ │ │ │ + bl 71e048 │ │ │ │ ldr r2, [pc, #108] @ (2de9c8 ) │ │ │ │ ldr r1, [pc, #112] @ (2de9cc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (2de9d0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 71e1f4 │ │ │ │ + bl 71e1e4 │ │ │ │ ldr r3, [pc, #104] @ (2de9d4 ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 44902c │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (2de9d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #84] @ (2de9dc ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6b8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5dea6c │ │ │ │ + bl 5dea5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ cbz r5, 2de9b0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 71eaf0 │ │ │ │ + b.w 71eae0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r1, #21] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #56] @ (2dea08 ) │ │ │ │ + ldr r6, [pc, #1016] @ (2dedc8 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r4, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #92 @ 0x5c │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2dea60 ) │ │ │ │ @@ -189883,59 +189884,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2dea68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #100] @ (2dea6c ) │ │ │ │ ldr r1, [pc, #100] @ (2dea70 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #84] @ (2dea74 ) │ │ │ │ ldr r3, [pc, #88] @ (2dea78 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2dea7c ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #60] @ (2dea80 ) │ │ │ │ ldr r1, [pc, #60] @ (2dea84 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - add r5, pc, #400 @ (adr r5, 2debf4 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 2debb4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r3, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2de990 │ │ │ │ + bgt.n 2de970 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r3, #20 │ │ │ │ + lsrs r6, r1, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -190080,57 +190081,57 @@ │ │ │ │ b.n 2deb52 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2deb3a │ │ │ │ stmia r2!, {r3, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r2, #14] │ │ │ │ + strb r4, [r0, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #88 @ (adr r4, 2dec4c ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 2dec0c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r4, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #888 @ (adr r3, 2def74 ) │ │ │ │ + add r3, pc, #824 @ (adr r3, 2def34 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldcl 0, cr0, [r4, #332]! @ 0x14c │ │ │ │ - strb r0, [r7, #12] │ │ │ │ + stcl 0, cr0, [r4, #332]! @ 0x14c │ │ │ │ + strb r0, [r5, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r2, r5, r7} │ │ │ │ + push {r1, r2, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldc 0, cr0, [r0, #332]! @ 0x14c │ │ │ │ - add r3, pc, #584 @ (adr r3, 2dee58 ) │ │ │ │ + stc 0, cr0, [r0, #332]! @ 0x14c │ │ │ │ + add r3, pc, #520 @ (adr r3, 2dee18 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r6, #11] │ │ │ │ + strb r0, [r4, #11] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2dea88 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -190155,20 +190156,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2ded16 │ │ │ │ @@ -190190,15 +190191,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2dee0a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2ded12 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dee3e │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2dee74 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -190249,22 +190250,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #208] @ (2dee90 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr r2, [pc, #192] @ (2dee94 ) │ │ │ │ ldr r3, [pc, #196] @ (2dee98 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2dee9c ) │ │ │ │ @@ -190286,18 +190287,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2ded04 │ │ │ │ ldr r1, [pc, #136] @ (2deea0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2dede0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2deea4 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -190313,51 +190314,51 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #9] │ │ │ │ + strb r2, [r7, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #792 @ (adr r2, 2df188 ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 2df148 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r3, #9] │ │ │ │ + strb r4, [r1, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r3, #9] │ │ │ │ + strb r4, [r1, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r2, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r2, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, pc, #712 @ (adr r1, 2df150 ) │ │ │ │ + add r1, pc, #648 @ (adr r1, 2df110 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2dee4c │ │ │ │ + bhi.n 2dee2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r3, #7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ nop │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r7, #3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r2, #3] │ │ │ │ + strb r0, [r0, #3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, pc, #80 @ (adr r1, 2deefc ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 2deebc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r2, #2] │ │ │ │ + strb r2, [r0, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r3, #4] │ │ │ │ + strb r2, [r1, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2dea88 │ │ │ │ nop │ │ │ │ b.n 2dea88 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -190378,23 +190379,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2def10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5de9a0 │ │ │ │ - add r0, pc, #448 @ (adr r0, 2df0cc ) │ │ │ │ + b.w 5de990 │ │ │ │ + add r0, pc, #384 @ (adr r0, 2df08c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r4, #14] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2dee4c │ │ │ │ + bvc.n 2dee2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2def4c │ │ │ │ sub sp, #12 │ │ │ │ @@ -190402,24 +190403,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2def54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 385714 │ │ │ │ nop │ │ │ │ - add r0, pc, #184 @ (adr r0, 2df008 ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 2defc8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r5, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r7, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -190573,15 +190574,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 262de0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2df088 │ │ │ │ ldr r0, [pc, #160] @ (2df1a8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2df07e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190622,37 +190623,37 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r0, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add sp, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #704 @ 0x2c0 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r5, #112] @ 0x70 │ │ │ │ + ldr r4, [r3, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #432 @ 0x1b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r1, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #104 @ 0x68 │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r4, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (2df3c0 ) │ │ │ │ @@ -190838,29 +190839,29 @@ │ │ │ │ b.n 2df248 │ │ │ │ cbnz r4, 2df406 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ lsls r3, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #784 @ 0x310 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r7, #72] @ 0x48 │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, sp, #792 @ 0x318 │ │ │ │ + add r4, sp, #728 @ 0x2d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r1, #68] @ 0x44 │ │ │ │ + ldr r0, [r7, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2df488 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -190868,15 +190869,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2df490 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #124] @ (2df494 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2df42c │ │ │ │ @@ -190884,15 +190885,15 @@ │ │ │ │ cbz r2, 2df42c │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2df420 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2df47a │ │ │ │ ldr r6, [pc, #80] @ (2df498 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2df49c │ │ │ │ ldr r7, [pc, #80] @ (2df4a0 ) │ │ │ │ @@ -190901,57 +190902,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2df456 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2dea88 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r4, #44] @ 0x2c │ │ │ │ + ldr r6, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r2, #64] @ 0x40 │ │ │ │ + ldr r0, [r0, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #64] @ 0x40 │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2df4f8 │ │ │ │ ldr r2, [pc, #64] @ (2df4fc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2df500 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #52] @ (2df504 ) │ │ │ │ ldr r3, [pc, #56] @ (2df508 ) │ │ │ │ ldr r1, [pc, #56] @ (2df50c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -190961,28 +190962,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ - ldr r2, [sp, #632] @ 0x278 │ │ │ │ + b.w 5ddae4 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #32] │ │ │ │ + strh r4, [r0, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2df498 │ │ │ │ + bne.n 2df478 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2df580 ) │ │ │ │ @@ -190990,25 +190991,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2df588 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #80] @ (2df58c ) │ │ │ │ ldr r1, [pc, #80] @ (2df590 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2df594 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -191019,25 +191020,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r2, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2df648 │ │ │ │ + bne.n 2df628 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r7, #8] │ │ │ │ + str r6, [r5, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #48] @ 0x30 │ │ │ │ + ldr r4, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2df604 ) │ │ │ │ @@ -191045,25 +191046,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2df60c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #80] @ (2df610 ) │ │ │ │ ldr r1, [pc, #80] @ (2df614 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2df618 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -191074,25 +191075,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r2, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2df5c4 │ │ │ │ + beq.n 2df5a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r5, #5 │ │ │ │ + lsls r0, r3, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, #44] @ 0x2c │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -191246,17 +191247,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6ac │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xb6a6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #856 @ 0x358 │ │ │ │ + add r1, sp, #792 @ 0x318 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r4, r5, r6, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191309,19 +191310,19 @@ │ │ │ │ blx 262de0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2df7de │ │ │ │ nop │ │ │ │ push {r1, r3, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 2df768 │ │ │ │ + bvc.n 2df948 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2df8de │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -191338,23 +191339,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2df8f4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2df8c2 │ │ │ │ @@ -191372,19 +191373,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r4, #124] @ 0x7c │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r5, #124] @ 0x7c │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2dfa2c ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -191498,25 +191499,25 @@ │ │ │ │ blx 262de0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2df986 │ │ │ │ nop │ │ │ │ cbz r2, 2dfaa4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #680 @ (adr r6, 2dfce0 ) │ │ │ │ + add r6, pc, #616 @ (adr r6, 2dfca0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #504 @ (adr r6, 2dfc38 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 2dfbf8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r3, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #344 @ (adr r6, 2dfba0 ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 2dfb60 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r2, #108] @ 0x6c │ │ │ │ + str r6, [r0, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2dfab0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -191525,22 +191526,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2dfa9a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -191548,19 +191549,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r7, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -191589,15 +191590,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2dfdac ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2dfb20 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -191836,33 +191837,33 @@ │ │ │ │ b.n 2dfce0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ sxth r4, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [sp, #392] @ 0x188 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r4, 2dfde6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cbz r0, 2dfdde │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, pc, #896 @ (adr r4, 2e0138 ) │ │ │ │ + add r4, pc, #832 @ (adr r4, 2e00f8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #424 @ (adr r3, 2dff6c ) │ │ │ │ + add r3, pc, #360 @ (adr r3, 2dff2c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r3, #68] @ 0x44 │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2dfe78 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -191874,33 +191875,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #136] @ (2dfe84 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -191919,37 +191920,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2dfe90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r0, #28] │ │ │ │ + str r0, [r6, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r6, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -191972,15 +191973,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2e00c4 │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2e007c │ │ │ │ @@ -192259,59 +192260,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2dea88 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #680] @ 0x2a8 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r6, sp, #152 @ 0x98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #128 @ 0x80 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r7, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #336 @ (adr r0, 2e0380 ) │ │ │ │ + add r0, pc, #272 @ (adr r0, 2e0340 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r3, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r4, sp, #576 @ 0x240 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [sp, #800] @ 0x320 │ │ │ │ + ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r4, sp, #280 @ 0x118 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ + str r0, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r4, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r2, #12] │ │ │ │ + str r2, [r0, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r3, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r2, sp, #992 @ 0x3e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -192337,26 +192338,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2e02f2 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2e02ae │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -192406,33 +192407,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2e038c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2e032a │ │ │ │ nop │ │ │ │ add r2, sp, #384 @ 0x180 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r7, #36] @ 0x24 │ │ │ │ + ldrh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrb r6, [r5, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r2, r7] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + ldr r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r4, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r4, [r0, r5] │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ + ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r0, #32] │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r2, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2e05c0 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -192633,47 +192634,47 @@ │ │ │ │ nop │ │ │ │ add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r0, #28] │ │ │ │ + ldrh r0, [r6, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r6, [r4, r1] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r1, #18] │ │ │ │ + ldrh r6, [r7, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r2, r6] │ │ │ │ + ldrb r6, [r0, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r3, #16] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r3, r4] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r4, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r0, r4] │ │ │ │ + ldrb r6, [r6, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2e0622 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -192720,27 +192721,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2e06b4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e06b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -192759,15 +192760,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2e070e │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2e06e2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -192777,19 +192778,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrh r4, [r0, #4] │ │ │ │ + ldrh r4, [r6, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, r6] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r3, r6] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e072c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -192803,29 +192804,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2e0778 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #0] │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldr r0, [r0, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e077c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -192841,31 +192842,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r1, r0] │ │ │ │ + ldrsb r2, [r7, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r7, r2] │ │ │ │ + ldr r4, [r5, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2e07e4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -192874,22 +192875,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2e081c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ add r6, sp, #128 @ 0x80 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2e08bc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -193016,21 +193017,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr.w ip, [pc, #96] @ 2e09e4 │ │ │ │ add ip, pc │ │ │ │ b.n 2e0944 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr.w ip, [pc, #80] @ 2e09e8 │ │ │ │ add ip, pc │ │ │ │ b.n 2e0910 │ │ │ │ ldr r2, [pc, #76] @ (2e09ec ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -193047,15 +193048,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2e09f8 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e0902 │ │ │ │ nop │ │ │ │ add r4, pc, #8 @ (adr r4, 2e09e0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -193067,15 +193068,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #928] @ (2e0d90 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #384 @ 0x180 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrsh r6, [r3, r5] │ │ │ │ + ldrsh r6, [r1, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -193216,15 +193217,15 @@ │ │ │ │ b.n 2e0b4a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2e0c28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -193241,15 +193242,15 @@ │ │ │ │ bpl.n 2e0b6a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2e0c34 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [pc, #72] @ (2e0c38 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e0b54 │ │ │ │ ldr r3, [pc, #52] @ (2e0c30 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -193257,34 +193258,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0b54 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2e0c3c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e0b54 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e0b4a │ │ │ │ nop │ │ │ │ add r2, pc, #272 @ (adr r2, 2e0d38 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r5] │ │ │ │ + ldrb r4, [r2, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2e0cbc ) │ │ │ │ @@ -193292,61 +193293,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2e0cc4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #96] @ (2e0cc8 ) │ │ │ │ ldr r1, [pc, #96] @ (2e0ccc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #80] @ (2e0cd0 ) │ │ │ │ ldr r2, [pc, #84] @ (2e0cd4 ) │ │ │ │ ldr r3, [pc, #84] @ (2e0cd8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2e0cdc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #60] @ (2e0ce0 ) │ │ │ │ ldr r1, [pc, #64] @ (2e0ce4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #68] @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rev r2, r6 │ │ │ │ + rev r2, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + strh r2, [r4, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r1, r0] │ │ │ │ + strh r0, [r7, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -193479,27 +193480,27 @@ │ │ │ │ bne.n 2e0eb6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 2e0e72 │ │ │ │ cbz r3, 2e0e9e │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2e0ee0 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 73e044 │ │ │ │ + bl 73e034 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2e0e84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 41a358 │ │ │ │ @@ -193511,15 +193512,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e0e84 │ │ │ │ b.n 2e0e7a │ │ │ │ ldr r1, [pc, #56] @ (2e0ef0 ) │ │ │ │ @@ -193533,28 +193534,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e0e30 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2e0ef8 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e0e30 │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldr r6, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -193773,19 +193774,19 @@ │ │ │ │ blx 262de0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e108c │ │ │ │ nop │ │ │ │ ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r2, #29] │ │ │ │ + ldrb r4, [r0, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x0098 │ │ │ │ + bkpt 0x0088 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2e1644 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -193796,15 +193797,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2e164c │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 2e1650 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -194265,82 +194266,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (2e16b4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e15e4 │ │ │ │ ldr r2, [pc, #120] @ (2e16b8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2e15dc │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r0, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r2, r1] │ │ │ │ + ldr r6, [r0, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + ldr r2, [r3, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r2, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r6, #30] │ │ │ │ + ldrh r0, [r4, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r7, #15] │ │ │ │ + ldrb r2, [r5, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r2, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r1, r3] │ │ │ │ + strb r2, [r7, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + ldrh r2, [r0, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r5, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r2, #7 │ │ │ │ + adds r6, r0, #7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + strb r4, [r5, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strh r0, [r5, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r7, r0] │ │ │ │ + strb r4, [r5, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r2, r6] │ │ │ │ + strh r6, [r0, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r6, [r0, r6] │ │ │ │ + strh r6, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r0, r6] │ │ │ │ + strh r0, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r5, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -194361,22 +194362,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 2e1808 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 2e1808 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2e17cc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -194435,27 +194436,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73e044 │ │ │ │ + b.w 73e034 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -194475,22 +194476,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2e1950 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2e1950 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2e190e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -194547,15 +194548,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73e044 │ │ │ │ + b.w 73e034 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -194568,52 +194569,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2e19bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #64] @ (2e19c0 ) │ │ │ │ ldr r1, [pc, #64] @ (2e19c4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #48] @ (2e19c8 ) │ │ │ │ ldr r3, [pc, #52] @ (2e19cc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r1, #28] │ │ │ │ + strb r0, [r7, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r2, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov sl, fp │ │ │ │ + mov sl, r9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r8, lr │ │ │ │ + mov r8, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r0, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2e1a2c ) │ │ │ │ @@ -194621,52 +194622,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2e1a34 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #64] @ (2e1a38 ) │ │ │ │ ldr r1, [pc, #64] @ (2e1a3c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #48] @ (2e1a40 ) │ │ │ │ ldr r3, [pc, #52] @ (2e1a44 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r2, #26] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #648 @ 0x288 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mov r2, ip │ │ │ │ + mov r2, sl │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r0, pc │ │ │ │ + mov r0, sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, r3] │ │ │ │ + str r4, [r6, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2e1aa4 ) │ │ │ │ @@ -194674,52 +194675,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2e1aac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #64] @ (2e1ab0 ) │ │ │ │ ldr r1, [pc, #64] @ (2e1ab4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #48] @ (2e1ab8 ) │ │ │ │ ldr r3, [pc, #52] @ (2e1abc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r3, #24] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #168 @ 0xa8 │ │ │ │ + add r4, sp, #104 @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp sl, sp │ │ │ │ + cmp sl, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r0, r0 │ │ │ │ + cmp r8, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r1] │ │ │ │ + str r4, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -194820,30 +194821,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e1bba │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2e1c2c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e1bba │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e1bb0 │ │ │ │ nop │ │ │ │ str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #432] @ (2e1de0 ) │ │ │ │ + ldr r5, [pc, #368] @ (2e1da0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2e1cb4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -194855,15 +194856,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -194889,19 +194890,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r6, [r5, #16] │ │ │ │ + strb r6, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #560] @ (2e1eec ) │ │ │ │ + ldr r5, [pc, #496] @ (2e1eac ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #440] @ (2e1e78 ) │ │ │ │ + ldr r5, [pc, #376] @ (2e1e38 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (2e1d50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194909,15 +194910,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2e1d58 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2e1d5c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2e1d2a │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -194952,27 +194953,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 262de0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e1cf8 │ │ │ │ nop │ │ │ │ - strb r0, [r4, #14] │ │ │ │ + strb r0, [r2, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #920] @ (2e20f0 ) │ │ │ │ + ldr r4, [pc, #856] @ (2e20b0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #1000] @ (2e2144 ) │ │ │ │ + ldr r4, [pc, #936] @ (2e2104 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r2, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sxtb r4, r7 │ │ │ │ + sxtb r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (2e1e28 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194980,15 +194981,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (2e1e30 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (2e1e34 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2e1e04 │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -194997,15 +194998,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 2e1dde │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2e1dcc │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 2e1dfe │ │ │ │ bl 418a8c │ │ │ │ @@ -195034,27 +195035,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (2e1e40 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 262de0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e1da6 │ │ │ │ - strb r2, [r6, #11] │ │ │ │ + strb r2, [r4, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #224] @ (2e1f10 ) │ │ │ │ + ldr r4, [pc, #160] @ (2e1ed0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #304] @ (2e1f64 ) │ │ │ │ + ldr r4, [pc, #240] @ (2e1f24 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #18] │ │ │ │ + strh r0, [r7, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r2, 2e1e6c │ │ │ │ + cbz r2, 2e1e68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (2e1fdc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -195066,15 +195067,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (2e1fe8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 41a808 │ │ │ │ cbnz r0, 2e1e98 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -195082,15 +195083,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e1f9e │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -195144,15 +195145,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -195180,15 +195181,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ b.n 2e1f42 │ │ │ │ ldr r2, [pc, #84] @ (2e1ff4 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (2e1ff8 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -195208,35 +195209,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e2004 ) │ │ │ │ ldr r0, [pc, #56] @ (2e2008 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #368] @ (2e2154 ) │ │ │ │ + ldr r3, [pc, #304] @ (2e2114 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #456] @ (2e21b0 ) │ │ │ │ + ldr r3, [pc, #392] @ (2e2170 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bl 269fee │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r3, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #488] @ (2e21e8 ) │ │ │ │ + ldr r3, [pc, #424] @ (2e21a8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r5, #2] │ │ │ │ + strb r0, [r3, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #968] @ (2e23d0 ) │ │ │ │ + ldr r1, [pc, #904] @ (2e2390 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #424] @ (2e21b4 ) │ │ │ │ + ldr r3, [pc, #360] @ (2e2174 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2e2070 │ │ │ │ sub sp, #12 │ │ │ │ @@ -195246,15 +195247,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2e205a │ │ │ │ ldr r1, [pc, #52] @ (2e207c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -195267,19 +195268,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e1e44 │ │ │ │ nop │ │ │ │ - strb r2, [r2, #1] │ │ │ │ + strb r2, [r0, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #600] @ (2e22d0 ) │ │ │ │ + ldr r1, [pc, #536] @ (2e2290 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #688] @ (2e232c ) │ │ │ │ + ldr r1, [pc, #624] @ (2e22ec ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -195293,15 +195294,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2e20d2 │ │ │ │ ldr r1, [pc, #52] @ (2e20f4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -195314,19 +195315,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e1e44 │ │ │ │ nop │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #120] @ (2e2168 ) │ │ │ │ + ldr r1, [pc, #56] @ (2e2128 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #208] @ (2e21c4 ) │ │ │ │ + ldr r1, [pc, #144] @ (2e2184 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -195340,15 +195341,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2e214a │ │ │ │ ldr r1, [pc, #52] @ (2e216c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -195361,19 +195362,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e1e44 │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + ldr r2, [r2, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #664] @ (2e2400 ) │ │ │ │ + ldr r0, [pc, #600] @ (2e23c0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #752] @ (2e245c ) │ │ │ │ + ldr r0, [pc, #688] @ (2e241c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r4, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -195435,49 +195436,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2e2224 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [pc, #32] @ (2e2220 ) │ │ │ │ + ldr r2, [pc, #992] @ (2e25e0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #624] @ (2e2474 ) │ │ │ │ + ldr r3, [pc, #560] @ (2e2434 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #496] @ (2e23f8 ) │ │ │ │ + ldr r3, [pc, #432] @ (2e23b8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #240] @ (2e22fc ) │ │ │ │ + ldr r3, [pc, #176] @ (2e22bc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #320] @ (2e2350 ) │ │ │ │ + ldr r3, [pc, #256] @ (2e2310 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #64] @ (2e2254 ) │ │ │ │ + ldr r3, [pc, #0] @ (2e2214 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #768] @ (2e2518 ) │ │ │ │ + ldr r2, [pc, #704] @ (2e24d8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #504] @ (2e2414 ) │ │ │ │ + ldr r3, [pc, #440] @ (2e23d4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #568] @ (2e2458 ) │ │ │ │ + ldr r3, [pc, #504] @ (2e2418 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #536] @ (2e243c ) │ │ │ │ + ldr r3, [pc, #472] @ (2e23fc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #808] @ (2e2550 ) │ │ │ │ + ldr r2, [pc, #744] @ (2e2510 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2e2234 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25d0 │ │ │ │ + b.w 5e25c0 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (2e2244 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2e225c ) │ │ │ │ ldr r2, [pc, #20] @ (2e2260 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2e2264 ) │ │ │ │ @@ -195485,15 +195486,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r2] │ │ │ │ + ldrb r6, [r1, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -195505,15 +195506,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2e22f4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #92] @ (2e22f8 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -195536,32 +195537,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e22ac │ │ │ │ ldr r0, [pc, #44] @ (2e2304 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2e22ac │ │ │ │ - ldr r3, [pc, #0] @ (2e22ec ) │ │ │ │ + ldr r2, [pc, #960] @ (2e26ac ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #72] @ (2e233c ) │ │ │ │ + ldr r3, [pc, #8] @ (2e22fc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r2, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #848] @ (2e2658 ) │ │ │ │ + ldr r2, [pc, #784] @ (2e2618 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2e2378 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -195581,15 +195582,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2e2384 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [pc, #52] @ (2e2380 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e232e │ │ │ │ ldr r1, [pc, #44] @ (2e2388 ) │ │ │ │ @@ -195600,27 +195601,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e232e │ │ │ │ ldr r0, [pc, #32] @ (2e238c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ nop │ │ │ │ ldrh r0, [r1, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #656] @ (2e2618 ) │ │ │ │ + ldr r2, [pc, #592] @ (2e25d8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r6, [pc, #832] @ (2e26cc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #680] @ (2e2638 ) │ │ │ │ + ldr r2, [pc, #616] @ (2e25f8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #84] @ (2e23e8 ) │ │ │ │ ldr r3, [pc, #88] @ (2e23ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2e23ac │ │ │ │ @@ -195641,41 +195642,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2e23f4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e239e │ │ │ │ ldr r0, [pc, #48] @ (2e23f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [pc, #44] @ (2e23fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e239e │ │ │ │ ldr r3, [pc, #28] @ (2e23f4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e239e │ │ │ │ ldr r0, [pc, #28] @ (2e2400 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldrh r0, [r2, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #728] @ (2e26d4 ) │ │ │ │ + ldr r2, [pc, #664] @ (2e2694 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #424] @ (2e25ac ) │ │ │ │ + ldr r2, [pc, #360] @ (2e256c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2e2498 │ │ │ │ sub sp, #12 │ │ │ │ @@ -195686,15 +195687,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2e24a4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #112] @ (2e24a8 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e246c │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -195725,32 +195726,32 @@ │ │ │ │ bpl.n 2e2440 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2e24b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e2440 │ │ │ │ nop │ │ │ │ - strb r6, [r2, #3] │ │ │ │ + strb r6, [r0, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #368] @ (2e2610 ) │ │ │ │ + ldr r1, [pc, #304] @ (2e25d0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #448] @ (2e2664 ) │ │ │ │ + ldr r1, [pc, #384] @ (2e2624 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r5, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #120] @ (2e2530 ) │ │ │ │ + ldr r2, [pc, #56] @ (2e24f0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2e255c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -195759,34 +195760,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (2e2564 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #132] @ (2e2568 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (2e256c ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (2e2570 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #100] @ (2e2574 ) │ │ │ │ ldr r2, [pc, #100] @ (2e2578 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (2e257c ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -195812,23 +195813,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r4, #0] │ │ │ │ + strb r4, [r2, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strh r6, [r5, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #728 @ (adr r1, 2e2840 ) │ │ │ │ + add r1, pc, #664 @ (adr r1, 2e2800 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #40] @ (2e2594 ) │ │ │ │ + ldr r1, [pc, #1000] @ (2e2954 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #152] @ (2e2608 ) │ │ │ │ + ldr r2, [pc, #88] @ (2e25c8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r5, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -196002,15 +196003,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -196042,31 +196043,31 @@ │ │ │ │ nop │ │ │ │ strh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #360] @ (2e2930 ) │ │ │ │ + ldr r0, [pc, #296] @ (2e28f0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #160] @ (2e2870 ) │ │ │ │ + ldr r0, [pc, #96] @ (2e2830 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r0, r0 │ │ │ │ + cmp r8, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r2, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp lr, fp │ │ │ │ + cmp lr, r9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 2e290c │ │ │ │ sub sp, #28 │ │ │ │ @@ -196086,15 +196087,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2e28f4 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2e2856 │ │ │ │ @@ -196115,19 +196116,19 @@ │ │ │ │ cbz r1, 2e286e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e289c │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cd99c │ │ │ │ + bl 5cd98c │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e2842 │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -196136,15 +196137,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2e287a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce518 │ │ │ │ + bl 5ce508 │ │ │ │ ldr r2, [pc, #108] @ (2e2920 ) │ │ │ │ ldr r3, [pc, #96] @ (2e2914 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -196174,33 +196175,33 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r7, #76] @ 0x4c │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, sp │ │ │ │ + cmp r4, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r0, sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r6, #32] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov ip, r0 │ │ │ │ + mov r4, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sl, r3 │ │ │ │ + add sl, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2e2a1c ) │ │ │ │ @@ -196223,31 +196224,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e29f2 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cd99c │ │ │ │ + bl 5cd98c │ │ │ │ ldr r0, [pc, #156] @ (2e2a24 ) │ │ │ │ ldr r2, [pc, #156] @ (2e2a28 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2e2a2c ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce518 │ │ │ │ + bl 5ce508 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2e2a04 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2e29ac │ │ │ │ @@ -196293,19 +196294,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2e29ba │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r3, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, ip │ │ │ │ + cmp r0, sl │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp r6, sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r2, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196355,15 +196356,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2e2b28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -196373,47 +196374,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2e2b30 ) │ │ │ │ ldr r1, [pc, #80] @ (2e2b34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #64] @ (2e2b38 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5cf5ac │ │ │ │ + bl 5cf59c │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2e2b3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2e2ac4 │ │ │ │ ldr r0, [pc, #32] @ (2e2b40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2e2ac4 │ │ │ │ - cmp r2, r1 │ │ │ │ + add sl, pc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ + ldr r0, [r0, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, r1 │ │ │ │ + mvns r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, r4 │ │ │ │ + add r4, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add ip, r0 │ │ │ │ + add r4, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sl, sl │ │ │ │ + add sl, r8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r8, r0 │ │ │ │ + add r0, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -196431,47 +196432,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2e2b9a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2e2b9a │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e2c36 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 5cd99c │ │ │ │ + bl 5cd98c │ │ │ │ ldr r0, [pc, #164] @ (2e2c58 ) │ │ │ │ ldr r2, [pc, #168] @ (2e2c5c ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2e2c60 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce518 │ │ │ │ + bl 5ce508 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2e2c22 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2e2bd6 │ │ │ │ @@ -196518,19 +196519,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2e2ba4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r7, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #16] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - orrs r6, r6 │ │ │ │ + orrs r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - muls r4, r2 │ │ │ │ + muls r4, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r4, [r5, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -196541,15 +196542,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e2d14 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 2e2d18 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2e2cf8 │ │ │ │ ldr r3, [pc, #120] @ (2e2d1c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -196586,27 +196587,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #1352 @ 0x548 │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ - asrs r0, r0 │ │ │ │ + lsrs r0, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r2 │ │ │ │ + asrs r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r1, #2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, r1] │ │ │ │ + strh r0, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r6, r0 │ │ │ │ + cmn r6, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2e2ddc ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -196627,24 +196628,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e2b44 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2e2dd0 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 5ccf60 │ │ │ │ + bl 5ccf50 │ │ │ │ cbz r0, 2e2dd0 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2d5c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2e2dbe │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -196671,15 +196672,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2e2238 │ │ │ │ ldrb r4, [r4, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r6] │ │ │ │ + str r0, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -196711,15 +196712,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #516] @ 2e3050 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5ccf60 │ │ │ │ + bl 5ccf50 │ │ │ │ cbz r0, 2e2eae │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2ed6 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -196778,28 +196779,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2e2ff8 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cd99c │ │ │ │ + bl 5cd98c │ │ │ │ ldr r2, [pc, #372] @ (2e307c ) │ │ │ │ ldr r1, [pc, #376] @ (2e3080 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce518 │ │ │ │ + bl 5ce508 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2e2fe4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2e2f26 │ │ │ │ @@ -196825,27 +196826,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e3018 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cd99c │ │ │ │ + bl 5cd98c │ │ │ │ ldr r1, [pc, #264] @ (2e3084 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce518 │ │ │ │ + bl 5ce508 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2e300a │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2e2f9a │ │ │ │ @@ -196866,15 +196867,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2e2e6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -196926,35 +196927,35 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #27] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r3] │ │ │ │ + str r0, [r0, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r7, #104] @ 0x68 │ │ │ │ + str r0, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r5 │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r6, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r7, #232 @ 0xe8 │ │ │ │ + subs r7, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ands r6, r0 │ │ │ │ + subs r7, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r5, #64 @ 0x40 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #224 @ 0xe0 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -196979,15 +196980,15 @@ │ │ │ │ cbz r1, 2e30d4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2e311c │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2e3124 │ │ │ │ ldr r3, [pc, #248] @ (2e31e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -197054,72 +197055,72 @@ │ │ │ │ b.n 2e30f4 │ │ │ │ ldr r1, [pc, #116] @ (2e31f8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e3132 │ │ │ │ ldr r0, [pc, #112] @ (2e31fc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2e30ee │ │ │ │ bl 41a358 │ │ │ │ b.n 2e317c │ │ │ │ ldr r1, [pc, #100] @ (2e3200 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2e3204 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e30ee │ │ │ │ ldr r3, [pc, #88] @ (2e3208 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e313c │ │ │ │ ldr r3, [pc, #36] @ (2e31e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e313c │ │ │ │ ldr r0, [pc, #72] @ (2e320c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2e313c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #15] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r4, #20 │ │ │ │ + subs r4, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #592] @ (2e3448 ) │ │ │ │ + ldr r5, [pc, #528] @ (2e3408 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + subs r7, #52 @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r2, #52] @ 0x34 │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2e33c0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -197138,20 +197139,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5ccf60 │ │ │ │ + bl 5ccf50 │ │ │ │ cbnz r0, 2e3290 │ │ │ │ ldr r2, [pc, #368] @ (2e33d8 ) │ │ │ │ ldr r3, [pc, #356] @ (2e33cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -197180,29 +197181,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d09e8 │ │ │ │ + bl 5d09d8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e3372 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e32d6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e3382 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e32a2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e32a2 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -197224,15 +197225,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 260c44 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -197247,15 +197248,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2e2238 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d09e8 │ │ │ │ + bl 5d09d8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e32ca │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e3264 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -197273,45 +197274,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (2e33ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e329c │ │ │ │ ldr r0, [pc, #72] @ (2e33f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e329c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r6, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #74 @ 0x4a │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r3, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r7, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #864] @ (2e3748 ) │ │ │ │ + ldr r3, [pc, #800] @ (2e3708 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #320] @ (2e352c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r5, #50 @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2e3ad0 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -197382,15 +197383,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e34f2 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2e36b8 │ │ │ │ ldr.w r3, [pc, #1568] @ 2e3af8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2e373c │ │ │ │ @@ -197434,28 +197435,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2e3732 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 5cd99c │ │ │ │ + bl 5cd98c │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 5ce518 │ │ │ │ + bl 5ce508 │ │ │ │ b.n 2e34e2 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -197537,15 +197538,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2e37c0 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2e37e6 │ │ │ │ ldr.w r3, [pc, #1168] @ 2e3af8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2e3886 │ │ │ │ @@ -197593,15 +197594,15 @@ │ │ │ │ bpl.w 2e3508 │ │ │ │ mov r0, r1 │ │ │ │ bl 2e2178 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2e3b0c │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2e3510 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2e3766 │ │ │ │ ldr r3, [pc, #1004] @ (2e3af8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -197615,27 +197616,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2e375c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e375c │ │ │ │ ldr r0, [pc, #1000] @ (2e3b14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e375c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2e3556 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2e3b18 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e34e2 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2e3766 │ │ │ │ ldr r3, [pc, #932] @ (2e3af8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -197643,41 +197644,41 @@ │ │ │ │ bmi.n 2e383a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2e3536 │ │ │ │ ldr r0, [pc, #948] @ (2e3b1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2e3674 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e3828 │ │ │ │ ldr r3, [pc, #880] @ (2e3af8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e3674 │ │ │ │ ldr r1, [pc, #908] @ (2e3b20 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2e3b24 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e3674 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2e3628 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e3622 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -197699,41 +197700,41 @@ │ │ │ │ bl 2e2a34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2e3536 │ │ │ │ ldr r7, [pc, #808] @ (2e3b28 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r3, [pc, #804] @ (2e3b2c ) │ │ │ │ ldr r2, [pc, #804] @ (2e3b30 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2e3b34 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5cf5ac │ │ │ │ + bl 5cf59c │ │ │ │ b.n 2e3674 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e359c │ │ │ │ ldr r0, [pc, #776] @ (2e3b38 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2e3716 │ │ │ │ ldr r0, [pc, #768] @ (2e3b3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e375c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e38e8 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e38e2 │ │ │ │ @@ -197762,45 +197763,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2e3b48 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2e3b4c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e3674 │ │ │ │ ldr r3, [pc, #688] @ (2e3b50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e37ee │ │ │ │ ldr r3, [pc, #592] @ (2e3af8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e37ee │ │ │ │ ldr r0, [pc, #672] @ (2e3b54 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2e37ee │ │ │ │ ldr r3, [pc, #664] @ (2e3b58 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e35a4 │ │ │ │ ldr r3, [pc, #556] @ (2e3af8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e35a4 │ │ │ │ ldr r0, [pc, #644] @ (2e3b5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e35a4 │ │ │ │ ldr r7, [pc, #636] @ (2e3b60 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2e3856 │ │ │ │ ldr r3, [pc, #632] @ (2e3b64 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -197811,15 +197812,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e384a │ │ │ │ ldr r0, [pc, #616] @ (2e3b68 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e384a │ │ │ │ ldr r2, [pc, #608] @ (2e3b6c ) │ │ │ │ ldr r3, [pc, #456] @ (2e3ad4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -197847,45 +197848,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2e3988 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e3996 │ │ │ │ ldr r3, [pc, #396] @ (2e3af8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e3a8c │ │ │ │ ldr r1, [pc, #504] @ (2e3b70 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2e3b74 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e3a8c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2e3a74 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 260e14 │ │ │ │ @@ -197944,28 +197945,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ b.n 2e3536 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2e3b7c ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 260f78 │ │ │ │ b.n 2e3536 │ │ │ │ @@ -197977,112 +197978,112 @@ │ │ │ │ ldr r3, [pc, #76] @ (2e3af8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e39ea │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e39ea │ │ │ │ ldr r0, [pc, #196] @ (2e3b84 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2e3a8e │ │ │ │ nop │ │ │ │ ldrb r6, [r2, #3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - ldr r2, [pc, #672] @ (2e3d88 ) │ │ │ │ + ldr r2, [pc, #608] @ (2e3d48 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r1, #8] │ │ │ │ + str r2, [r7, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #156 @ 0x9c │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r2, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r7, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #144] @ (2e3b94 ) │ │ │ │ + ldr r1, [pc, #80] @ (2e3b54 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ strb r2, [r1, #25] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r3, [pc, #416] @ (2e3cac ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #40 @ 0x28 │ │ │ │ + subs r2, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r1, #12 │ │ │ │ + subs r0, #252 @ 0xfc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #252 @ 0xfc │ │ │ │ + subs r3, #236 @ 0xec │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r3, r5] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #178 @ 0xb2 │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #226 @ 0xe2 │ │ │ │ + adds r6, #210 @ 0xd2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r6, #238 @ 0xee │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #192 @ 0xc0 │ │ │ │ + subs r2, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r1, #24 │ │ │ │ + subs r1, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 3c1b42 │ │ │ │ - mov ip, r2 │ │ │ │ + mov ip, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r4, r1] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #188 @ 0xbc │ │ │ │ + adds r7, #172 @ 0xac │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #80 @ 0x50 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #112 @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 541b62 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #192 @ 0xc0 │ │ │ │ + subs r1, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r0, [r3, #15] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldrh r2, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #208 @ 0xd0 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r6, #242 @ 0xf2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #14 │ │ │ │ + adds r5, #254 @ 0xfe │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (2e3d24 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -198091,25 +198092,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (2e3d2c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #376] @ (2e3d30 ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #376] @ (2e3d34 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r9, [pc, #360] @ 2e3d38 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 44d4cc │ │ │ │ ldr r3, [pc, #348] @ (2e3d3c ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -198162,15 +198163,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2e2238 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 2e3cd6 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2e3ce8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 728020 │ │ │ │ + bl 728010 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -198181,27 +198182,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 728020 │ │ │ │ + bl 728010 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 5ce468 │ │ │ │ + bl 5ce458 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 5ce468 │ │ │ │ + bl 5ce458 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 5ce468 │ │ │ │ + bl 5ce458 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 5ce468 │ │ │ │ + bl 5ce458 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cecec │ │ │ │ + b.w 5cecdc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 418a8c │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2e3c68 │ │ │ │ @@ -198222,41 +198223,41 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e3bec │ │ │ │ ldr r0, [pc, #60] @ (2e3d58 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e3bec │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldr r2, [r0, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #76 @ 0x4c │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #106 @ 0x6a │ │ │ │ + adds r3, #90 @ 0x5a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r1, #182 @ 0xb6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r1, #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r6, [r0, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f16 , , │ │ │ │ ldc 15, cr15, [pc, #-1020] @ 2e394c │ │ │ │ - cmn r6, r3 │ │ │ │ + cmn r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #240] @ (2e3e44 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #112 @ 0x70 │ │ │ │ + adds r6, #96 @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -198284,25 +198285,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #652] @ (2e4048 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (2e404c ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (2e4050 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -198343,51 +198344,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 260e14 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ced44 │ │ │ │ + bl 5ced34 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (2e4058 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 5ce3f0 │ │ │ │ + bl 5ce3e0 │ │ │ │ ldr r2, [pc, #456] @ (2e405c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce3f0 │ │ │ │ + bl 5ce3e0 │ │ │ │ ldr r2, [pc, #444] @ (2e4060 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce3f0 │ │ │ │ + bl 5ce3e0 │ │ │ │ ldr r2, [pc, #432] @ (2e4064 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce3f0 │ │ │ │ + bl 5ce3e0 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -198416,33 +198417,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r8 │ │ │ │ bl 2e3b88 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2e3f72 │ │ │ │ ldr r3, [pc, #292] @ (2e4074 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (2e4078 ) │ │ │ │ ldr r1, [pc, #296] @ (2e407c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #268] @ (2e4080 ) │ │ │ │ ldr r3, [pc, #192] @ (2e4038 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -198462,124 +198463,124 @@ │ │ │ │ ldr r1, [pc, #232] @ (2e408c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e3f6a │ │ │ │ ldr r3, [pc, #208] @ (2e4090 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2e4094 ) │ │ │ │ ldr r1, [pc, #212] @ (2e4098 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e3f6a │ │ │ │ ldr r3, [pc, #188] @ (2e409c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3dec │ │ │ │ ldr r3, [pc, #180] @ (2e40a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e3dec │ │ │ │ ldr r0, [pc, #168] @ (2e40a4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e3dec │ │ │ │ ldr r1, [pc, #160] @ (2e40a8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (2e40ac ) │ │ │ │ ldr r3, [pc, #164] @ (2e40b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2e40b4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e3f3c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r3, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #4 │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #234 @ 0xea │ │ │ │ + cmp r7, #218 @ 0xda │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r1, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #78 @ 0x4e │ │ │ │ + adds r1, #62 @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e3b2a │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e3936 │ │ │ │ @ instruction: 0xfffff363 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r7] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r5, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r4, r6] │ │ │ │ + strb r0, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #190 @ 0xbe │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r6, [r5, #84] @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #50 @ 0x32 │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r5, #196 @ 0xc4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r6, r4] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + adds r4, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r8, sl │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r4, #86 @ 0x56 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #100 @ 0x64 │ │ │ │ + cmp r5, #84 @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2e4184 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198590,35 +198591,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2e4190 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #168] @ (2e4194 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e4162 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ccf60 │ │ │ │ + bl 5ccf50 │ │ │ │ cbnz r0, 2e4114 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d09e8 │ │ │ │ + bl 5d09d8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2e4156 │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 260c44 │ │ │ │ mov r3, r0 │ │ │ │ @@ -198628,15 +198629,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 5d09e8 │ │ │ │ + bl 5d09d8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e4126 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e33f4 │ │ │ │ @@ -198650,31 +198651,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e40f6 │ │ │ │ ldr r0, [pc, #40] @ (2e41a0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e40f6 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #166 @ 0xa6 │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #384] @ (2e4338 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -198693,20 +198694,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5ccf60 │ │ │ │ + bl 5ccf50 │ │ │ │ cbnz r0, 2e4224 │ │ │ │ ldr r2, [pc, #340] @ (2e4350 ) │ │ │ │ ldr r3, [pc, #328] @ (2e4344 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -198735,29 +198736,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d09e8 │ │ │ │ + bl 5d09d8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e42f4 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e426a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e42ec │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e4236 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e4236 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -198778,15 +198779,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ adds r0, #24 │ │ │ │ blx 260c44 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #100] @ 2e4330 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -198817,45 +198818,45 @@ │ │ │ │ ldr r3, [pc, #80] @ (2e4364 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e4230 │ │ │ │ ldr r0, [pc, #72] @ (2e4368 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e4230 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r0, [r7, r4] │ │ │ │ + strh r0, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #182 @ 0xb6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #66 @ 0x42 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #202 @ 0xca │ │ │ │ + adds r1, #186 @ 0xba │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2e4398 ) │ │ │ │ add r0, pc │ │ │ │ @@ -198867,19 +198868,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbe20 │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r1, #172 @ 0xac │ │ │ │ + adds r1, #156 @ 0x9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #186 @ 0xba │ │ │ │ + adds r1, #170 @ 0xaa │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r7 │ │ │ │ + asrs r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ @@ -198888,58 +198889,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (2e4428 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2e442c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #92] @ (2e4430 ) │ │ │ │ ldr r1, [pc, #96] @ (2e4434 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2e4438 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5de9ac │ │ │ │ + b.w 5de99c │ │ │ │ nop │ │ │ │ - strh r0, [r1, r5] │ │ │ │ + strh r0, [r7, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #146 @ 0x92 │ │ │ │ + adds r1, #130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #106 @ 0x6a │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r4, #236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r4, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2e44d4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -198948,41 +198949,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2e44dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (2e44e0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2e44e4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #100] @ (2e44e8 ) │ │ │ │ ldr r1, [pc, #104] @ (2e44ec ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #88] @ (2e44f0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #80] @ (2e44f4 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2e44f8 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -198994,30 +198995,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r7, r2] │ │ │ │ + strh r0, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #106 @ 0x6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #32 │ │ │ │ + adds r1, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r4, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - uxth r2, r4 │ │ │ │ + uxth r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcrr 0, 6, r0, sl, cr14 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -199026,31 +199027,31 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (2e4548 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #36] @ (2e454c ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cecf4 │ │ │ │ - str r6, [r6, r7] │ │ │ │ + b.w 5cece4 │ │ │ │ + str r6, [r4, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #64 @ 0x40 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #22 │ │ │ │ + adds r0, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #92 @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4550 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -199090,15 +199091,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 696760 │ │ │ │ + bl 696750 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2e4712 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2e46cc │ │ │ │ @@ -199108,15 +199109,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2e4742 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 630fb8 │ │ │ │ + bl 630fa8 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2e4588 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -199146,69 +199147,69 @@ │ │ │ │ beq.n 2e4588 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 693d34 │ │ │ │ + bl 693d24 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e468a │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2e4620 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6968d4 │ │ │ │ + bl 6968c4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e4620 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 5df460 │ │ │ │ + bl 5df450 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r3, [pc, #184] @ (2e4764 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2e4768 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2e476c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ b.n 2e458e │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5df460 │ │ │ │ + bl 5df450 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ ldr r3, [pc, #132] @ (2e4770 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2e4774 ) │ │ │ │ ldr r3, [pc, #128] @ (2e4778 ) │ │ │ │ @@ -199218,34 +199219,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e458e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2e477c ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2e4780 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2e4784 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ b.n 2e458e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2e4788 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2e478c ) │ │ │ │ ldr r0, [pc, #68] @ (2e4790 ) │ │ │ │ add r3, pc │ │ │ │ @@ -199256,37 +199257,37 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r4, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #250 @ 0xfa │ │ │ │ + cmp r6, #234 @ 0xea │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r2, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #252 @ 0xfc │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #184 @ 0xb8 │ │ │ │ + cmp r6, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #160 @ 0xa0 │ │ │ │ + cmp r6, #144 @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #100 @ 0x64 │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #228 @ 0xe4 │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4794 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -199316,29 +199317,29 @@ │ │ │ │ cbnz r5, 2e47dc │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2e4864 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e489c │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2e4920 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e4940 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2e4814 │ │ │ │ mov r1, r5 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e495a │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2e4998 ) │ │ │ │ ldr r3, [pc, #376] @ (2e4994 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199354,15 +199355,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e498a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 633d5c │ │ │ │ + bl 633d4c │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4910 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e47dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e47d6 │ │ │ │ @@ -199376,46 +199377,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2e49a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e4816 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e47dc │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e47ec │ │ │ │ ldr r3, [pc, #264] @ (2e49a8 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2e49ac ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2e49b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e487c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 633d5c │ │ │ │ + bl 633d4c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 630fb8 │ │ │ │ + bl 630fa8 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2e4902 │ │ │ │ cbnz r5, 2e48d6 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2e497e │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -199458,39 +199459,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e49bc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e487c │ │ │ │ ldr r3, [pc, #124] @ (2e49c0 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2e49c4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2e49c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e487c │ │ │ │ ldr r3, [pc, #112] @ (2e49cc ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2e49d0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2e49d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e487c │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e48d6 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -199500,43 +199501,43 @@ │ │ │ │ nop │ │ │ │ str r2, [r7, #80] @ 0x50 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [pc, #968] @ (2e4d68 ) │ │ │ │ + ldr r6, [pc, #904] @ (2e4d28 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #20 │ │ │ │ + cmp r6, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #60 @ 0x3c │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #744] @ (2e4c94 ) │ │ │ │ + ldr r6, [pc, #680] @ (2e4c54 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #20 │ │ │ │ + cmp r6, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #4 │ │ │ │ + cmp r4, #244 @ 0xf4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #208] @ (2e4a88 ) │ │ │ │ + ldr r6, [pc, #144] @ (2e4a48 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #182 @ 0xb6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #126 @ 0x7e │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #88] @ (2e4a1c ) │ │ │ │ + ldr r6, [pc, #24] @ (2e49dc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r5, #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #96 @ 0x60 │ │ │ │ + cmp r4, #80 @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #1008] @ (2e4dc0 ) │ │ │ │ + ldr r5, [pc, #944] @ (2e4d80 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r5, #230 @ 0xe6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r4, #54 @ 0x36 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e49d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -199559,49 +199560,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 631378 │ │ │ │ + bl 631368 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2e4a84 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2e4a3c │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2e4a3c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e4ab8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6328bc │ │ │ │ + bl 6328ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2e4aa8 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e4a98 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6328c4 │ │ │ │ + bl 6328b4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63267c │ │ │ │ + bl 63266c │ │ │ │ mov r0, r6 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 62bad8 │ │ │ │ + bl 62bac8 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -199612,22 +199613,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6326d8 │ │ │ │ + bl 6326c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e4a48 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6326d8 │ │ │ │ + bl 6326c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2e4a42 │ │ │ │ blx 262e94 │ │ │ │ │ │ │ │ 002e4abc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -199680,27 +199681,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e4b56 │ │ │ │ ldr r3, [pc, #148] @ (2e4bd0 ) │ │ │ │ ldr r2, [pc, #148] @ (2e4bd4 ) │ │ │ │ ldr r1, [pc, #152] @ (2e4bd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -199735,34 +199736,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e4b56 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #256] @ (2e4cc8 ) │ │ │ │ + ldr r4, [pc, #192] @ (2e4c88 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #184 @ 0xb8 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #136 @ 0x88 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #128] @ (2e4c54 ) │ │ │ │ + ldr r4, [pc, #64] @ (2e4c14 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #728] @ (2e4eb8 ) │ │ │ │ + ldr r3, [pc, #664] @ (2e4e78 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #16 │ │ │ │ + cmp r4, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #252 @ 0xfc │ │ │ │ + cmp r1, #236 @ 0xec │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4be8 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2e4cca │ │ │ │ @@ -199939,25 +199940,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 262a78 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 6968d4 │ │ │ │ + bl 6968c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e4e78 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2e4e78 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -199972,15 +199973,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2e4e72 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e4ea6 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2e4e48 │ │ │ │ @@ -200023,15 +200024,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e4ec2 │ │ │ │ ldr r0, [pc, #44] @ (2e4f0c ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e4ec2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r1, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r7, r3] │ │ │ │ @@ -200040,15 +200041,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #24 │ │ │ │ + cmp r1, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4f10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -200069,15 +200070,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 633dd0 │ │ │ │ + bl 633dc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e4fd8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -200127,15 +200128,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2e516c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e4f76 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e4dc0 │ │ │ │ adds r0, #1 │ │ │ │ @@ -200150,15 +200151,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2e4f66 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -200206,15 +200207,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2e4f68 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -200274,15 +200275,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r0, #76 @ 0x4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e5170 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -200303,15 +200304,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2e51b0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25d0 │ │ │ │ + b.w 5e25c0 │ │ │ │ nop │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -200331,15 +200332,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 696dc8 │ │ │ │ + bl 696db8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e5218 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -200348,17 +200349,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 2612f8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2e5230 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e70c │ │ │ │ + b.w 72e6fc │ │ │ │ nop │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2e5294 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -200386,53 +200387,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e525e │ │ │ │ ldr r0, [pc, #28] @ (2e52a4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e525e │ │ │ │ nop │ │ │ │ ldrh r4, [r2, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #238 @ 0xee │ │ │ │ + movs r5, #222 @ 0xde │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2e530c ) │ │ │ │ ldr r2, [pc, #84] @ (2e5310 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e5314 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #72] @ (2e5318 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #68] @ (2e531c ) │ │ │ │ ldr r1, [pc, #68] @ (2e5320 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #56] @ (2e5324 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -200440,19 +200441,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r0, r0 │ │ │ │ + add r8, lr │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #18 │ │ │ │ + movs r6, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r7, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ udf #98 @ 0x62 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -200622,15 +200623,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2e5528 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e5426 │ │ │ │ ldr r0, [pc, #92] @ (2e552c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e53e4 │ │ │ │ ldr r0, [pc, #72] @ (2e5524 ) │ │ │ │ @@ -200643,38 +200644,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2e5530 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e53e4 │ │ │ │ ldr r6, [r2, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - muls r4, r0 │ │ │ │ + orrs r4, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #12 │ │ │ │ + movs r4, #252 @ 0xfc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orrs r6, r5 │ │ │ │ + orrs r6, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r4, #230 @ 0xe6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #96] @ (2e5584 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #132 @ 0x84 │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ blx lr │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #244 @ 0xf4 │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -200703,15 +200704,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2e560e │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e57ee │ │ │ │ @@ -200731,15 +200732,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2e5894 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 43cc64 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2e5628 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #692] @ (2e5898 ) │ │ │ │ ldr r3, [pc, #668] @ (2e5884 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -200757,46 +200758,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2e58a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e55da │ │ │ │ mov r0, r9 │ │ │ │ bl 43b3b4 │ │ │ │ ldr r2, [pc, #628] @ (2e58a4 ) │ │ │ │ ldr r1, [pc, #628] @ (2e58a8 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r9 │ │ │ │ bl 2ff5d4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e5822 │ │ │ │ - bl 6327bc │ │ │ │ + bl 6327ac │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e5842 │ │ │ │ vldr d7, [pc, #508] @ 2e5870 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 631378 │ │ │ │ + bl 631368 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e55da │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2e56a2 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -200812,29 +200813,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2e583c │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e5828 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -200894,43 +200895,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 263434 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2e55e2 │ │ │ │ ldr r2, [pc, #188] @ (2e58ac ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2e58b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e55da │ │ │ │ ldr r2, [pc, #168] @ (2e58b4 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2e58b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2e55da │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2e56a2 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2e56fc │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2e56dc │ │ │ │ @@ -200943,15 +200944,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2e58c4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 47e418 │ │ │ │ b.n 2e55da │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -200962,45 +200963,45 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r1, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r4 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #62 @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #32 │ │ │ │ + movs r4, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrsb r6, [r7, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #50 @ 0x32 │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #72 @ 0x48 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + movs r2, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r1, #212 @ 0xd4 │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r2, #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + subs r7, #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #128 @ 0x80 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2e59b8 │ │ │ │ @@ -201058,15 +201059,15 @@ │ │ │ │ bpl.n 2e5924 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2e59c8 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e5924 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2e5918 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -201100,23 +201101,23 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, #44 @ 0x2c │ │ │ │ + subs r6, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r6, #7 │ │ │ │ + subs r4, r4, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, #22 │ │ │ │ + subs r6, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r3, #7 │ │ │ │ + subs r6, r1, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2e5a68 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -201126,15 +201127,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2e5a74 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #112] @ (2e5a78 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e5a46 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -201163,31 +201164,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5a10 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2e5a84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e5a10 │ │ │ │ - subs r5, #204 @ 0xcc │ │ │ │ + subs r5, #188 @ 0xbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, r5, #6 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r4, [r4, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #116 @ 0x74 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -201246,15 +201247,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e5ca0 │ │ │ │ ldr.w r0, [pc, #1656] @ 2e61c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5c94 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2e5c52 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e5fa0 │ │ │ │ @@ -201370,15 +201371,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 2e61cc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e5c3c │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2e603c │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -201543,15 +201544,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5e72 │ │ │ │ ldr r0, [pc, #764] @ (2e61d4 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e5e72 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2e5ce2 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2e5ce2 │ │ │ │ @@ -201610,15 +201611,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 2e5ca0 │ │ │ │ ldr r0, [pc, #592] @ (2e61dc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5c94 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -201696,15 +201697,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e5ca0 │ │ │ │ ldr r0, [pc, #356] @ (2e61e0 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5c94 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (2e61b8 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -201719,15 +201720,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e5d6c │ │ │ │ ldr r0, [pc, #308] @ (2e61e8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e5d6c │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2e5c24 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2e5ce2 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -201746,15 +201747,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e5ca0 │ │ │ │ ldr r0, [pc, #236] @ (2e61f0 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5c94 │ │ │ │ ldr r3, [pc, #216] @ (2e61ec ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -201763,15 +201764,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e5e72 │ │ │ │ ldr r0, [pc, #200] @ (2e61f4 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e5e72 │ │ │ │ ldr r0, [pc, #152] @ (2e61d8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -201781,15 +201782,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e5dba │ │ │ │ ldr r0, [pc, #156] @ (2e61f8 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e5dba │ │ │ │ ldr r2, [pc, #80] @ (2e61b8 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2e5c94 │ │ │ │ @@ -201803,15 +201804,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e5c6e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (2e6200 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2e5c6e │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2e5cdc │ │ │ │ mov r6, r7 │ │ │ │ @@ -201821,45 +201822,45 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #624] @ (2e6430 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r1, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, #6 │ │ │ │ + subs r0, r2, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r3, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmn r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r3, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r7, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r1 │ │ │ │ + subs r0, r7, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r3, r0 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r1, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r0, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -202000,15 +202001,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2e6af8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e6262 │ │ │ │ b.n 2e6270 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2e6550 │ │ │ │ @@ -202085,15 +202086,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e6402 │ │ │ │ ldr.w r2, [pc, #1592] @ 2e6b00 │ │ │ │ ldr.w r0, [pc, #1592] @ 2e6b04 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e6402 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2e66bc │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -202121,15 +202122,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e62e0 │ │ │ │ ldr.w r2, [pc, #1480] @ 2e6b08 │ │ │ │ ldr.w r0, [pc, #1480] @ 2e6b0c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e62e0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e692e │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -202154,15 +202155,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2e6af0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e62cc │ │ │ │ ldr.w r0, [pc, #1388] @ 2e6b18 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e62cc │ │ │ │ ldr.w r2, [pc, #1336] @ 2e6af0 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -202188,15 +202189,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e658c │ │ │ │ ldr.w r2, [pc, #1296] @ 2e6b1c │ │ │ │ ldr.w r0, [pc, #1296] @ 2e6b20 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e62c6 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2e66a8 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2e66a8 │ │ │ │ @@ -202216,15 +202217,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e658c │ │ │ │ ldr.w r2, [pc, #1220] @ 2e6b24 │ │ │ │ ldr.w r0, [pc, #1220] @ 2e6b28 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e62c6 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2e62b0 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -202281,15 +202282,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2e6b30 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e62be │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6402 │ │ │ │ ldr r3, [pc, #948] @ (2e6afc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -202301,15 +202302,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e6402 │ │ │ │ ldr r2, [pc, #980] @ (2e6b34 ) │ │ │ │ ldr r0, [pc, #984] @ (2e6b38 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e6402 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e695c │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -202352,15 +202353,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e658c │ │ │ │ ldr r2, [pc, #832] @ (2e6b3c ) │ │ │ │ ldr r0, [pc, #836] @ (2e6b40 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e62c6 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -202400,15 +202401,15 @@ │ │ │ │ beq.w 2e65c8 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e65c8 │ │ │ │ ldr r0, [pc, #712] @ (2e6b44 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e65c8 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 262a78 │ │ │ │ @@ -202427,15 +202428,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e645a │ │ │ │ ldr r0, [pc, #644] @ (2e6b4c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e645a │ │ │ │ ldr r2, [pc, #548] @ (2e6afc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e6686 │ │ │ │ @@ -202446,15 +202447,15 @@ │ │ │ │ bpl.w 2e6686 │ │ │ │ ldr r2, [pc, #608] @ (2e6b50 ) │ │ │ │ ldr r0, [pc, #608] @ (2e6b54 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e6686 │ │ │ │ ldr r3, [pc, #500] @ (2e6afc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6500 │ │ │ │ @@ -202464,15 +202465,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e6500 │ │ │ │ ldr r2, [pc, #568] @ (2e6b58 ) │ │ │ │ ldr r0, [pc, #572] @ (2e6b5c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e6500 │ │ │ │ ldr r3, [pc, #460] @ (2e6afc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e655a │ │ │ │ ldr r3, [pc, #436] @ (2e6af0 ) │ │ │ │ @@ -202481,15 +202482,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e655a │ │ │ │ ldr r2, [pc, #536] @ (2e6b60 ) │ │ │ │ ldr r0, [pc, #536] @ (2e6b64 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e655a │ │ │ │ ldr r3, [pc, #412] @ (2e6afc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e677c │ │ │ │ @@ -202499,15 +202500,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e677c │ │ │ │ ldr r2, [pc, #496] @ (2e6b68 ) │ │ │ │ ldr r0, [pc, #500] @ (2e6b6c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e677c │ │ │ │ ldr r3, [pc, #372] @ (2e6afc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e699e │ │ │ │ ldr r3, [pc, #348] @ (2e6af0 ) │ │ │ │ @@ -202528,15 +202529,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e683e │ │ │ │ ldr r2, [pc, #432] @ (2e6b70 ) │ │ │ │ ldr r0, [pc, #436] @ (2e6b74 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e683e │ │ │ │ ldr r2, [pc, #424] @ (2e6b78 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e67a4 │ │ │ │ ldr r2, [pc, #276] @ (2e6af0 ) │ │ │ │ @@ -202545,15 +202546,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e67a4 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2e6b7c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e67a4 │ │ │ │ ldr r3, [pc, #256] @ (2e6afc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6402 │ │ │ │ ldr r3, [pc, #232] @ (2e6af0 ) │ │ │ │ @@ -202562,20 +202563,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e6402 │ │ │ │ ldr r2, [pc, #364] @ (2e6b80 ) │ │ │ │ ldr r0, [pc, #364] @ (2e6b84 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e6402 │ │ │ │ ldr r0, [pc, #348] @ (2e6b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e62c6 │ │ │ │ ldr r1, [pc, #328] @ (2e6b8c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -202588,23 +202589,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e66cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e6b90 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e66cc │ │ │ │ ldr r2, [pc, #288] @ (2e6b94 ) │ │ │ │ ldr r0, [pc, #288] @ (2e6b98 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2e62c6 │ │ │ │ ldr r3, [pc, #268] @ (2e6b9c ) │ │ │ │ ldr r2, [pc, #268] @ (2e6ba0 ) │ │ │ │ @@ -202631,117 +202632,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e658c │ │ │ │ ldr r2, [pc, #212] @ (2e6ba8 ) │ │ │ │ ldr r0, [pc, #216] @ (2e6bac ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2e62c6 │ │ │ │ ldr r2, [pc, #784] @ (2e6dfc ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r3 │ │ │ │ + adds r4, r4, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r2 │ │ │ │ + adds r2, r5, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r0, r1 │ │ │ │ + adds r4, r6, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r7, r3 │ │ │ │ + adds r2, r5, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #31 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r7 │ │ │ │ + adds r0, r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + asrs r4, r3, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r0, #28 │ │ │ │ + asrs r6, r6, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r4, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #156 @ 0x9c │ │ │ │ + adds r0, #140 @ 0x8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r0, r0 │ │ │ │ + asrs r2, r6, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r3, #22 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r5, #23 │ │ │ │ + asrs r4, r3, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r3, #20 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r4, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #112] @ (2e6bbc ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #20 │ │ │ │ + asrs r6, r0, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #15 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r1, #18 │ │ │ │ + asrs r2, r7, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r1, #15 │ │ │ │ + asrs r0, r7, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + asrs r0, r5, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r1, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r3, #15 │ │ │ │ + asrs r0, r1, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #13 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #848] @ (2e6ecc ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r4, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r5, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #15 │ │ │ │ + asrs r2, r4, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r6, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r2, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r5, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r6, #28 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r1, #17 │ │ │ │ + asrs r4, r7, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e6bb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -202762,166 +202763,166 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2e6c0e │ │ │ │ ldr r1, [pc, #264] @ (2e6d10 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2fe6c8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2e6cf2 │ │ │ │ ldr r1, [pc, #244] @ (2e6d14 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd60c │ │ │ │ + bl 5dd5fc │ │ │ │ ldr r1, [pc, #236] @ (2e6d18 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd68c │ │ │ │ + bl 5dd67c │ │ │ │ ldr r1, [pc, #224] @ (2e6d1c ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2e6d20 ) │ │ │ │ - bl 5dd58c │ │ │ │ + bl 5dd57c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2e6d24 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2e6d28 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ ldr r1, [pc, #208] @ (2e6d2c ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5dd5cc │ │ │ │ + bl 5dd5bc │ │ │ │ ldr r1, [pc, #196] @ (2e6d30 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5dd5cc │ │ │ │ + bl 5dd5bc │ │ │ │ ldr r1, [pc, #188] @ (2e6d34 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 5dd5cc │ │ │ │ + bl 5dd5bc │ │ │ │ ldr r1, [pc, #176] @ (2e6d38 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 5dd5cc │ │ │ │ + bl 5dd5bc │ │ │ │ ldr r1, [pc, #164] @ (2e6d3c ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6b8 │ │ │ │ ldr r2, [pc, #156] @ (2e6d40 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #140] @ (2e6d44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ff920 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2ff320 │ │ │ │ ldr r2, [pc, #108] @ (2e6d48 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2e6d4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5e29f4 │ │ │ │ + b.w 5e29e4 │ │ │ │ ldr r3, [pc, #92] @ (2e6d50 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2e6d54 ) │ │ │ │ ldr r0, [pc, #92] @ (2e6d58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ asrs r0, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r3, #23 │ │ │ │ + lsrs r4, r1, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #25 │ │ │ │ + asrs r0, r0, #25 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + asrs r0, r5, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r4, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r7, #124] @ 0x7c │ │ │ │ + str r6, [r5, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r4, #14 │ │ │ │ + asrs r4, r2, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r3, #5 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r7, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r1, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r6, r0, #23 │ │ │ │ + lsrs r6, r6, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #19 │ │ │ │ + lsrs r2, r6, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r1, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #196 @ 0xc4 │ │ │ │ + cmp r2, #180 @ 0xb4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r2, #19 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #10 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e6d5c : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -202948,44 +202949,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2e6dec │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e568 │ │ │ │ + bl 72e558 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 730fa4 │ │ │ │ + bl 730f94 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2e6e14 │ │ │ │ ldr r3, [pc, #120] @ (2e6e30 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2e6e34 ) │ │ │ │ ldr r2, [pc, #124] @ (2e6e38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 631160 │ │ │ │ + bl 631150 │ │ │ │ ldr r3, [pc, #100] @ (2e6e3c ) │ │ │ │ ldr r1, [pc, #104] @ (2e6e40 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2fe660 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e580 │ │ │ │ + bl 72e570 │ │ │ │ ldr r2, [pc, #84] @ (2e6e44 ) │ │ │ │ ldr r3, [pc, #60] @ (2e6e2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -202997,37 +202998,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2e6e48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ nop │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r7, #86 @ 0x56 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #4 │ │ │ │ + cmp r1, #244 @ 0xf4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r0, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r2, #12 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #17 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r6, #244 @ 0xf4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r6, r6, #7 │ │ │ │ + asrs r6, r4, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ @@ -203078,26 +203079,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 262a78 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2e6ee6 │ │ │ │ ldr r2, [pc, #68] @ (2e6f50 ) │ │ │ │ ldr r3, [pc, #48] @ (2e6f3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -203117,15 +203118,15 @@ │ │ │ │ nop │ │ │ │ subs r6, #36 @ 0x24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r2, #7 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #112] @ (2e6fc0 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r5, #216 @ 0xd8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -203136,47 +203137,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 632844 │ │ │ │ + bl 632834 │ │ │ │ cbnz r0, 2e6f8a │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 263434 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (2e6fec ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -203192,15 +203193,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260f74 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -203257,15 +203258,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2e7130 │ │ │ │ ldr r0, [pc, #364] @ (2e7200 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 2e70b0 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 2e70b8 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -203289,41 +203290,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 262a78 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 2e7130 │ │ │ │ - bl 632844 │ │ │ │ + bl 632834 │ │ │ │ cbz r0, 2e7130 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e71e0 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 263434 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (2e7204 ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -203347,21 +203348,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 2e7082 │ │ │ │ ldr r0, [pc, #160] @ (2e720c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e70c2 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 2e71a4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (2e71f8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203377,15 +203378,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 2e7096 │ │ │ │ b.n 2e7130 │ │ │ │ ldr r0, [pc, #92] @ (2e7214 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e7082 │ │ │ │ ldr r3, [pc, #68] @ (2e7208 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e70c2 │ │ │ │ ldr r3, [pc, #44] @ (2e71fc ) │ │ │ │ @@ -203405,30 +203406,30 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ subs r4, #184 @ 0xb8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #2 │ │ │ │ + asrs r4, r4, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ subs r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r4, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + lsrs r4, r7, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r3, #29 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r0, #30 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r2, #30 │ │ │ │ + lsrs r2, r0, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (2e72e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203438,35 +203439,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #152] @ (2e72ec ) │ │ │ │ ldr r1, [pc, #152] @ (2e72f0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #136] @ (2e72f4 ) │ │ │ │ ldr r1, [pc, #136] @ (2e72f8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #120] @ (2e72fc ) │ │ │ │ ldr r1, [pc, #120] @ (2e7300 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (2e7304 ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -203479,19 +203480,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (2e730c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r1, [pc, #96] @ (2e7310 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (2e7314 ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -203499,41 +203500,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r2, #26 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r1, r1] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r0, #29 │ │ │ │ + lsrs r0, r6, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + lsrs r4, r0, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r6, #27 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #320] @ (2e7450 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #28 │ │ │ │ + lsrs r2, r6, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2e7358 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -203573,15 +203574,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cbnz r6, 2e73b8 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -203594,21 +203595,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2e73d8 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r3, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #22 │ │ │ │ + movs r5, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r1, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (2e7550 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203620,68 +203621,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (2e7558 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (2e755c ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e74ec │ │ │ │ - bl 6327bc │ │ │ │ + bl 6327ac │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 2e7456 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 2e7548 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 631378 │ │ │ │ + bl 631368 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e74d8 │ │ │ │ ldr r3, [pc, #244] @ (2e7560 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e7506 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 633808 │ │ │ │ + bl 6337f8 │ │ │ │ ldr r1, [pc, #228] @ (2e7564 ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (2e7568 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (2e756c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -203694,15 +203695,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2e7578 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #180] @ (2e757c ) │ │ │ │ ldr r1, [pc, #180] @ (2e7580 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -203716,15 +203717,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (2e7560 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e7526 │ │ │ │ movs r0, #0 │ │ │ │ - bl 633808 │ │ │ │ + bl 6337f8 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 262a78 │ │ │ │ b.n 2e74ae │ │ │ │ ldr r3, [pc, #124] @ (2e7584 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -203735,70 +203736,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e7474 │ │ │ │ ldr r0, [pc, #112] @ (2e758c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e7474 │ │ │ │ ldr r3, [pc, #104] @ (2e7590 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e74f4 │ │ │ │ ldr r3, [pc, #84] @ (2e7588 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e74f4 │ │ │ │ ldr r0, [pc, #88] @ (2e7594 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 2e74f4 │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #166 @ 0xa6 │ │ │ │ + movs r4, #150 @ 0x96 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #172 @ 0xac │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #22 │ │ │ │ + movs r4, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ + lsls r4, r6, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r7, r7] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #224 @ 0xe0 │ │ │ │ + movs r3, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r2, r7] │ │ │ │ + str r2, [r0, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r6, #21 │ │ │ │ + lsrs r6, r4, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ cmp r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + lsrs r6, r5, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #19 │ │ │ │ + lsrs r6, r7, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -203839,19 +203840,19 @@ │ │ │ │ bmi.n 2e75f2 │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r2, #206 @ 0xce │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r6, #14 │ │ │ │ + lsrs r0, r4, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r1, #18 │ │ │ │ + lsrs r0, r7, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (2e771c ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -203920,15 +203921,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e7728 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7664 │ │ │ │ ldr r0, [pc, #60] @ (2e772c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 2e765a │ │ │ │ @@ -203941,15 +203942,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #13 │ │ │ │ + lsrs r6, r4, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e7778 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203957,29 +203958,29 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (2e7780 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2e7620 │ │ │ │ nop │ │ │ │ - movs r1, #76 @ 0x4c │ │ │ │ + movs r1, #60 @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r2, #5 │ │ │ │ + lsrs r0, r0, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -204424,15 +204425,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2e7b16 │ │ │ │ ldr r0, [pc, #396] @ (2e7d14 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 2e7b16 │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -204503,15 +204504,15 @@ │ │ │ │ bpl.w 2e792c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (2e7d1c ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 2e792c │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 2e7c0c │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 2e7c0c │ │ │ │ @@ -204559,21 +204560,21 @@ │ │ │ │ b.n 2e7ce2 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r4, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + lsls r4, r0, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r3, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2e7dec │ │ │ │ sub sp, #20 │ │ │ │ @@ -204584,15 +204585,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (2e7df8 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 2e7db4 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e7de2 │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -204640,39 +204641,39 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e7da0 │ │ │ │ ldr r0, [pc, #56] @ (2e7e10 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e7da0 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2e7888 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7d62 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r1, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r4, #16 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #148 @ 0x94 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r1, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3300] @ 2e8b0c │ │ │ │ sub sp, #28 │ │ │ │ @@ -204683,15 +204684,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3280] @ 2e8b18 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [pc, #3276] @ 2e8b1c │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -204735,15 +204736,15 @@ │ │ │ │ ldr.w r3, [pc, #3152] @ 2e8b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e7e9e │ │ │ │ ldr.w r0, [pc, #3144] @ 2e8b24 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e7e9e │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e82ce │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -204777,15 +204778,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7f5c │ │ │ │ ldr.w r0, [pc, #3040] @ 2e8b2c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8104 │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -204800,15 +204801,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e815e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -204817,15 +204818,15 @@ │ │ │ │ ldr.w r3, [pc, #2920] @ 2e8b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 2e80b0 │ │ │ │ ldr.w r0, [pc, #2924] @ 2e8b30 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e80b0 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -204866,15 +204867,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 2e8246 │ │ │ │ @@ -204936,15 +204937,15 @@ │ │ │ │ ldr.w r3, [pc, #2584] @ 2e8b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 2e80b0 │ │ │ │ ldr.w r0, [pc, #2596] @ 2e8b38 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e80b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -204967,28 +204968,28 @@ │ │ │ │ ldr.w r3, [pc, #2488] @ 2e8b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e80b0 │ │ │ │ ldr.w r0, [pc, #2504] @ 2e8b3c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e80b0 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2480] @ 2e8b40 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 2e8708 │ │ │ │ add r2, pc, #8 @ (adr r2, 2e81b8 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -205013,15 +205014,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 2e7fda │ │ │ │ ldr.w r0, [pc, #2388] @ 2e8b48 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e7fda │ │ │ │ ldr.w r3, [pc, #2372] @ 2e8b4c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8136 │ │ │ │ @@ -205031,15 +205032,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e8136 │ │ │ │ ldr.w r0, [pc, #2352] @ 2e8b50 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 2e8136 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -205059,15 +205060,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e806e │ │ │ │ ldr.w r0, [pc, #2280] @ 2e8b58 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 2e806e │ │ │ │ mov r0, r4 │ │ │ │ @@ -205083,20 +205084,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e7f06 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2220] @ 2e8b60 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e7f06 │ │ │ │ ldr.w r0, [pc, #2208] @ 2e8b64 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e7e9e │ │ │ │ ldr.w r3, [pc, #2200] @ 2e8b68 │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2196] @ 2e8b6c │ │ │ │ ldr.w r0, [pc, #2196] @ 2e8b70 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -205635,15 +205636,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7620 │ │ │ │ b.w 2e7ea8 │ │ │ │ ldr.w r0, [pc, #1084] @ 2e8b78 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e8306 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e831e │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -205653,15 +205654,15 @@ │ │ │ │ ldr r3, [pc, #956] @ (2e8b20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e831e │ │ │ │ ldr.w r0, [pc, #1036] @ 2e8b7c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e831e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 2e7ea8 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -205707,15 +205708,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #892] @ (2e8b80 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -205883,15 +205884,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #376] @ (2e8b84 ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 2e8a2c │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 2e8a44 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -205899,15 +205900,15 @@ │ │ │ │ ldr r3, [pc, #240] @ (2e8b20 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #332] @ (2e8b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e8a82 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -205978,72 +205979,72 @@ │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ strb.w r3, [r4, #149] @ 0x95 │ │ │ │ strd r2, r2, [r4, #140] @ 0x8c │ │ │ │ strb.w r1, [r4, #120] @ 0x78 │ │ │ │ b.w 2e7ea8 │ │ │ │ - subs r4, r4, r1 │ │ │ │ + subs r4, r2, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r3, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #146 @ 0x92 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r3, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #17 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r2, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r0, #10 │ │ │ │ + lsls r0, r6, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r0, #7 │ │ │ │ + lsls r0, r6, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp ip, ip │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r5, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #6 │ │ │ │ + lsls r4, r2, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #11 │ │ │ │ + lsls r6, r5, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r2, #7 │ │ │ │ + lsls r6, r0, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r7, #22 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 8, cr0, cr12, cr7, {2} │ │ │ │ - lsls r4, r7, #10 │ │ │ │ + cdp2 0, 7, cr0, cr12, cr7, {2} │ │ │ │ + lsls r4, r5, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r4, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 9, cr0, cr14, cr7, {2} │ │ │ │ - cdp2 0, 9, cr0, cr14, cr7, {2} │ │ │ │ - cdp2 0, 7, cr0, cr0, cr7, {2} │ │ │ │ - ldc2l 0, cr0, [ip, #284]! @ 0x11c │ │ │ │ - stc2 0, cr0, [sl, #284]! @ 0x11c │ │ │ │ + cdp2 0, 8, cr0, cr14, cr7, {2} │ │ │ │ + cdp2 0, 8, cr0, cr14, cr7, {2} │ │ │ │ + cdp2 0, 6, cr0, cr0, cr7, {2} │ │ │ │ + stc2l 0, cr0, [ip, #284]! @ 0x11c │ │ │ │ + ldc2 0, cr0, [sl, #284] @ 0x11c │ │ │ │ ldr.w r0, [r4, #160] @ 0xa0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -206056,15 +206057,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr.w r0, [pc, #1316] @ 2e90e8 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 2e890c │ │ │ │ bhi.n 2e8c04 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e8c14 │ │ │ │ @@ -206129,15 +206130,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr.w r0, [pc, #1124] @ 2e90ec │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -206203,15 +206204,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #908] @ (2e90f0 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 2e8aca │ │ │ │ b.n 2e8c5e │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -206223,27 +206224,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (2e90e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #856] @ (2e90f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8726 │ │ │ │ ldr r3, [pc, #816] @ (2e90e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e8726 │ │ │ │ ldr r0, [pc, #824] @ (2e90f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e8726 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (2e90e4 ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -206251,15 +206252,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #788] @ (2e90fc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8d8e │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -206297,15 +206298,15 @@ │ │ │ │ ldr r3, [pc, #644] @ (2e90e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #660] @ (2e9100 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 2e7ea8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8e5c │ │ │ │ @@ -206377,15 +206378,15 @@ │ │ │ │ ldr r3, [pc, #416] @ (2e90e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #436] @ (2e9104 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7ea8 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2e89e0 │ │ │ │ @@ -206394,15 +206395,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (2e90e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #396] @ (2e9108 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 2e8f9a │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7014 │ │ │ │ @@ -206416,15 +206417,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e8f8c │ │ │ │ ldr r0, [pc, #352] @ (2e9110 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e8f8c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 2e7ea8 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 2e8b90 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -206435,15 +206436,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #300] @ (2e9114 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 2e8ec4 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -206452,15 +206453,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #256] @ (2e9118 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 2e8af6 │ │ │ │ bhi.n 2e909c │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e90aa │ │ │ │ @@ -206482,30 +206483,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e7ea8 │ │ │ │ ldr r0, [pc, #180] @ (2e911c ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 2e7ea8 │ │ │ │ ldr r2, [pc, #168] @ (2e9120 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8ef2 │ │ │ │ ldr r2, [pc, #96] @ (2e90e4 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e8ef2 │ │ │ │ ldr r0, [pc, #148] @ (2e9124 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 2e8ef2 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 2e904a │ │ │ │ bhi.n 2e90b2 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -206530,32 +206531,32 @@ │ │ │ │ b.w 2e87de │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 2e8c14 │ │ │ │ b.n 2e8bf6 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfada0047 │ │ │ │ - @ instruction: 0xfa160047 │ │ │ │ - ldr.w r0, [lr, #71] @ 0x47 │ │ │ │ - ldrsh.w r0, [r4, r7] │ │ │ │ - ldr.w r0, [r2, r7] │ │ │ │ - @ instruction: 0xfa200047 │ │ │ │ - ldrb.w r0, [r2, #71] @ 0x47 │ │ │ │ - ldrb.w r0, [r2, r7] │ │ │ │ - str.w r0, [r0, r7] │ │ │ │ + @ instruction: 0xfaca0047 │ │ │ │ + @ instruction: 0xfa060047 │ │ │ │ + str.w r0, [lr, #71] @ 0x47 │ │ │ │ + vld4.16 {d0-d3}, [r4], r7 │ │ │ │ + str.w r0, [r2, r7] │ │ │ │ + @ instruction: 0xfa100047 │ │ │ │ + strb.w r0, [r2, #71] @ 0x47 │ │ │ │ + strb.w r0, [r2, r7] │ │ │ │ + ldrh.w r0, [r0, r7] │ │ │ │ ldr r6, [pc, #544] @ (2e9330 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7e60047 │ │ │ │ - @ instruction: 0xf6ba0047 │ │ │ │ - @ instruction: 0xf65c0047 │ │ │ │ - addw r0, lr, #2119 @ 0x847 │ │ │ │ + @ instruction: 0xf7d60047 │ │ │ │ + subw r0, sl, #2119 @ 0x847 │ │ │ │ + movw r0, #51271 @ 0xc847 │ │ │ │ + @ instruction: 0xf5fe0047 │ │ │ │ bics r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf69c0047 │ │ │ │ + @ instruction: 0xf68c0047 │ │ │ │ │ │ │ │ 002e9128 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2e916c │ │ │ │ @@ -206564,149 +206565,149 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (2e9174 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r0, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bic.w r0, r2, #71 @ 0x47 │ │ │ │ - vhadd.s16 q8, q4, │ │ │ │ + ands.w r0, r2, #71 @ 0x47 │ │ │ │ + vhadd.s8 q8, q4, │ │ │ │ │ │ │ │ 002e9178 : │ │ │ │ ldr r3, [pc, #8] @ (2e9184 ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r4, r4, #31 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9188 : │ │ │ │ ldr r3, [pc, #12] @ (2e9198 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsls r6, r0, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e919c : │ │ │ │ ldr r3, [pc, #12] @ (2e91ac ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r2, r0, #31 │ │ │ │ + lsls r2, r6, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e91b0 : │ │ │ │ ldr r3, [pc, #16] @ (2e91c4 ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e91c8 : │ │ │ │ ldr r3, [pc, #16] @ (2e91dc ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r0, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e91e0 : │ │ │ │ ldr r3, [pc, #16] @ (2e91f4 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e91f8 : │ │ │ │ ldr r3, [pc, #12] @ (2e9208 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r2, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e920c : │ │ │ │ ldr r3, [pc, #12] @ (2e921c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r2, r2, #29 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9220 : │ │ │ │ ldr r3, [pc, #12] @ (2e9230 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r6, r7, #28 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9234 : │ │ │ │ ldr r3, [pc, #12] @ (2e9244 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9248 : │ │ │ │ ldr r3, [pc, #12] @ (2e9258 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r0, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e9268 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ cmp r5, #38 @ 0x26 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -206743,15 +206744,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (2e9438 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -206770,23 +206771,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e9330 │ │ │ │ add r1, pc, #256 @ (adr r1, 2e9428 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r3, [pc, #248] @ (2e9444 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e93fc │ │ │ │ mov r7, r2 │ │ │ │ @@ -206817,24 +206818,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 2e93e8 │ │ │ │ add r1, pc, #152 @ (adr r1, 2e9430 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 6985d4 │ │ │ │ + bl 6985c4 │ │ │ │ ldr r2, [pc, #132] @ (2e9448 ) │ │ │ │ ldr r3, [pc, #120] @ (2e943c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -206866,15 +206867,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e9356 │ │ │ │ ldr r0, [pc, #64] @ (2e9454 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e9356 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -206893,25 +206894,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbfa0047 │ │ │ │ + @ instruction: 0xfbea0047 │ │ │ │ b.n 2e92e8 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 5e0944 │ │ │ │ + bl 5e0934 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -206919,15 +206920,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e94c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206961,15 +206962,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2e926c │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -206979,15 +206980,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cbz r0, 2e95c0 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 2e957a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206995,25 +206996,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 698440 │ │ │ │ + bl 698430 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e95d8 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 2e95a6 │ │ │ │ ldr r2, [pc, #96] @ (2e95f8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 698de0 │ │ │ │ + bl 698dd0 │ │ │ │ cbz r0, 2e95c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e926c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -207053,25 +207054,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2e9670 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #80] @ (2e9674 ) │ │ │ │ ldr r1, [pc, #80] @ (2e9678 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #64] @ (2e967c ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (2e9680 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (2e9684 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (2e9688 ) │ │ │ │ @@ -207083,25 +207084,25 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - asrs r0, r2, #32 │ │ │ │ + asrs r0, r0, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2e9bec │ │ │ │ + b.n 2e9bcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2e9c04 │ │ │ │ + b.n 2e9be4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e9c38 │ │ │ │ + b.n 2e9c18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r1, #74 @ 0x4a │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -207185,24 +207186,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e9544 │ │ │ │ ldr r0, [pc, #28] @ (2e9784 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2e9732 │ │ │ │ nop │ │ │ │ asrs r2, r1, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [sl, #71] @ 0x47 │ │ │ │ + ldrh.w r0, [sl, #71] @ 0x47 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 2e9968 │ │ │ │ mov r6, r2 │ │ │ │ ldr r1, [pc, #460] @ (2e996c ) │ │ │ │ @@ -207246,16 +207247,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (2e9984 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5de9a8 │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5de998 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e97c0 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -207291,15 +207292,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e97cc │ │ │ │ ldr r1, [pc, #280] @ (2e9988 ) │ │ │ │ ldr r0, [pc, #284] @ (2e998c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e97ca │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -207351,21 +207352,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 2e9862 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6985d4 │ │ │ │ + bl 6985c4 │ │ │ │ b.n 2e9862 │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 2e9960 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 6987f8 │ │ │ │ + bl 6987e8 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 2e9904 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 2e9862 │ │ │ │ movs r2, #1 │ │ │ │ @@ -207382,23 +207383,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2e9b34 │ │ │ │ + b.n 2e9b14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #146 @ 0x92 │ │ │ │ + cmp r6, #130 @ 0x82 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r4, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf7e20047 │ │ │ │ + @ instruction: 0xf7d20047 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -207437,15 +207438,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (2e9a60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #60] @ 2e9a50 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -207459,104 +207460,104 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - lsrs r6, r4, #16 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf6740047 │ │ │ │ - @ instruction: 0xf6960047 │ │ │ │ + @ instruction: 0xf6640047 │ │ │ │ + @ instruction: 0xf6860047 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2e9ac0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #72] @ (2e9ac4 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (2e9ac8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #40] @ 2e9ab8 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 6987f8 │ │ │ │ + bl 6987e8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e926c │ │ │ │ nop │ │ │ │ ... │ │ │ │ - lsrs r6, r4, #14 │ │ │ │ + lsrs r6, r2, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf5f40047 │ │ │ │ - @ instruction: 0xf6160047 │ │ │ │ + @ instruction: 0xf5e40047 │ │ │ │ + addw r0, r6, #2119 @ 0x847 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 2e9b4c │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #108] @ (2e9b50 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (2e9b54 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #88] @ (2e9b58 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (2e9b5c ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (2e9b60 ) │ │ │ │ ldr r1, [pc, #56] @ (2e9b64 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + lsrs r6, r5, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf58c0047 │ │ │ │ - sub.w r0, lr, #13041664 @ 0xc70000 │ │ │ │ + sbcs.w r0, ip, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf59e0047 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -207570,26 +207571,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (2e9c48 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (2e9c4c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (2e9c50 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #136] @ 2e9c38 │ │ │ │ ldr r2, [pc, #160] @ (2e9c54 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (2e9c58 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -207609,28 +207610,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (2e9c5c ) │ │ │ │ ldr r1, [pc, #120] @ (2e9c60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #108] @ (2e9c64 ) │ │ │ │ ldr r1, [pc, #112] @ (2e9c68 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e0d8c │ │ │ │ + bl 5e0d7c │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e0944 │ │ │ │ + bl 5e0934 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -207640,31 +207641,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #230 @ 0xe6 │ │ │ │ + udf #214 @ 0xd6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + udf #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf4da0047 │ │ │ │ - @ instruction: 0xf4f80047 │ │ │ │ + @ instruction: 0xf4ca0047 │ │ │ │ + @ instruction: 0xf4e80047 │ │ │ │ movs r3, #206 @ 0xce │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xf4e00047 │ │ │ │ - bgt.n 2e9c34 │ │ │ │ + @ instruction: 0xf4d00047 │ │ │ │ + bgt.n 2e9c14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #164 @ 0xa4 │ │ │ │ + cmp r2, #148 @ 0x94 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - @ instruction: 0xf4ae0047 │ │ │ │ + eors.w r0, lr, #13041664 @ 0xc70000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 2e9d54 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #212] @ (2e9d58 ) │ │ │ │ @@ -207709,16 +207710,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e9d70 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5de9a8 │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5de998 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9ca6 │ │ │ │ cbz r6, 2e9d18 │ │ │ │ ldr r2, [pc, #120] @ (2e9d74 ) │ │ │ │ ldr r3, [pc, #92] @ (2e9d58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207748,40 +207749,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (2e9d7c ) │ │ │ │ ldr r0, [pc, #64] @ (2e9d80 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r4, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 2e9d54 │ │ │ │ + blt.n 2e9d34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #172 @ 0xac │ │ │ │ + cmp r1, #156 @ 0x9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r0, r5, #31 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r2, r7, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r2, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf3140047 │ │ │ │ + ssat r0, #8, r4, lsl #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #152] @ (2e9e34 ) │ │ │ │ @@ -207807,16 +207808,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (2e9e44 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5de9a8 │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5de998 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9da4 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -207843,29 +207844,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2e9e48 ) │ │ │ │ ldr r0, [pc, #36] @ (2e9e4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e9dae │ │ │ │ lsrs r6, r0, #29 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #1 │ │ │ │ + lsrs r6, r1, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 2e9e50 │ │ │ │ + bge.n 2e9e30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #192 @ 0xc0 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf22a0047 │ │ │ │ + @ instruction: 0xf21a0047 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ mov r7, r3 │ │ │ │ @@ -207893,16 +207894,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (2e9f5c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5de9a8 │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5de998 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9e74 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -207927,15 +207928,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2e9f60 ) │ │ │ │ ldr r0, [pc, #112] @ (2e9f64 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2e9e7e │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -207953,53 +207954,53 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 6987f8 │ │ │ │ + bl 6987e8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 2e9f18 │ │ │ │ nop │ │ │ │ lsrs r6, r6, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 2e9fd0 │ │ │ │ + bge.n 2e9fb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + movs r7, #228 @ 0xe4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r4, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbc.w r0, r0, #71 @ 0x47 │ │ │ │ + adcs.w r0, r0, #71 @ 0x47 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e9fa2 │ │ │ │ ldrh.w r1, [r0, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #56 @ (adr r1, 2e9fc8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #44 @ (adr r1, 2e9fd0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -208012,53 +208013,53 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e9fe0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ movs r0, #82 @ 0x52 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r1, r3, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1036] @ 0x40c │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr.w r0, [r4, #1040] @ 0x410 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #4 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr.w r0, [r4, #1048] @ 0x418 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ beq.n 2ea050 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2e9fe4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -208087,25 +208088,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r2, #980] @ 0x3d4 │ │ │ │ sub sp, #8 │ │ │ │ add.w r0, r2, #1004 @ 0x3ec │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea18e │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ea154 │ │ │ │ add.w r3, r4, #920 @ 0x398 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 698440 │ │ │ │ + bl 698430 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ea108 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r4, #936] @ 0x3a8 │ │ │ │ adds r1, r3, r0 │ │ │ │ @@ -208163,15 +208164,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #68] @ (2ea1ec ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 698de0 │ │ │ │ + bl 698dd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea18e │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq.n 2ea13a │ │ │ │ ubfx r1, r6, #5, #2 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -208196,47 +208197,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2ea258 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2ea25c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #72] @ (2ea260 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #68] @ (2ea264 ) │ │ │ │ ldr r0, [pc, #68] @ (2ea268 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #68] @ (2ea26c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + lsls r0, r2, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 2ea1f0 │ │ │ │ + bvs.n 2ea1d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #130 @ 0x82 │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r1, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, #0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ @@ -208288,15 +208289,15 @@ │ │ │ │ lsls r0, r2, #30 │ │ │ │ bpl.n 2ea2c4 │ │ │ │ ldr.w r2, [r4, #940] @ 0x3ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ea2c4 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6987f8 │ │ │ │ + bl 6987e8 │ │ │ │ ldr.w r1, [r4, #940] @ 0x3ac │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ subs r1, #1 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ bic.w r2, r2, #2 │ │ │ │ str.w r1, [r4, #940] @ 0x3ac │ │ │ │ cbnz r1, 2ea318 │ │ │ │ @@ -208311,15 +208312,15 @@ │ │ │ │ bpl.n 2ea2c4 │ │ │ │ ldr r1, [pc, #216] @ (2ea408 ) │ │ │ │ ldr r0, [pc, #216] @ (2ea40c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea2c4 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ b.n 2ea2c4 │ │ │ │ ldr r1, [pc, #184] @ (2ea404 ) │ │ │ │ ldrd r3, r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ @@ -208334,45 +208335,45 @@ │ │ │ │ bpl.n 2ea2c4 │ │ │ │ ldr r1, [pc, #164] @ (2ea410 ) │ │ │ │ ldr r0, [pc, #164] @ (2ea414 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea2c4 │ │ │ │ ldr r2, [pc, #132] @ (2ea404 ) │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #21 │ │ │ │ bpl.n 2ea2c4 │ │ │ │ ldr r1, [pc, #136] @ (2ea418 ) │ │ │ │ ldr r0, [pc, #136] @ (2ea41c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea2c4 │ │ │ │ ldr r2, [pc, #96] @ (2ea404 ) │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #21 │ │ │ │ bpl.n 2ea2c4 │ │ │ │ ldr r1, [pc, #108] @ (2ea420 ) │ │ │ │ ldr r0, [pc, #108] @ (2ea424 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea2c4 │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ b.n 2ea2c4 │ │ │ │ ldr.w r3, [r4, #964] @ 0x3c4 │ │ │ │ b.n 2ea2c4 │ │ │ │ ldr r1, [pc, #48] @ (2ea404 ) │ │ │ │ @@ -208381,45 +208382,45 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 2ea2c2 │ │ │ │ ldr r1, [pc, #68] @ (2ea428 ) │ │ │ │ ldr r0, [pc, #72] @ (2ea42c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ea2c2 │ │ │ │ ldr r1, [pc, #60] @ (2ea430 ) │ │ │ │ ldr r0, [pc, #64] @ (2ea434 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ea2c2 │ │ │ │ lsrs r4, r2, #9 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #13 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - cdp 0, 3, cr0, cr6, cr7, {2} │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r6, r4, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [r2, #284]! @ 0x11c │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + cdp 0, 2, cr0, cr6, cr7, {2} │ │ │ │ + lsls r2, r5, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc 0, cr0, [lr, #284] @ 0x11c │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + ldc 0, cr0, [r2, #284] @ 0x11c │ │ │ │ + lsls r6, r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc 0, cr0, [r6, #284] @ 0x11c │ │ │ │ - lsls r4, r0, #11 │ │ │ │ + stc 0, cr0, [lr, #284] @ 0x11c │ │ │ │ + lsls r2, r4, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [sl, #284]! @ 0x11c │ │ │ │ + stc 0, cr0, [r6, #284] @ 0x11c │ │ │ │ lsls r4, r6, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [r2, #-284] @ 0xfffffee4 │ │ │ │ + ldc 0, cr0, [sl, #284] @ 0x11c │ │ │ │ + lsls r4, r4, #10 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldcl 0, cr0, [r2], #284 @ 0x11c │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ ittte ne │ │ │ │ ldrbne.w r0, [r0, #972] @ 0x3cc │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -208552,15 +208553,15 @@ │ │ │ │ bpl.n 2ea5ac │ │ │ │ ldr r1, [pc, #928] @ (2ea938 ) │ │ │ │ ldr r0, [pc, #928] @ (2ea93c ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ lsls r1, r3, #27 │ │ │ │ bmi.w 2ea82e │ │ │ │ lsls r6, r3, #26 │ │ │ │ bpl.w 2ea83e │ │ │ │ ldr r1, [pc, #872] @ (2ea924 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -208580,22 +208581,22 @@ │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2ea606 │ │ │ │ ldrh.w r1, [r4, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #788 @ (adr r1, 2ea908 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #776 @ (adr r1, 2ea910 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ b.n 2ea4f4 │ │ │ │ ldr r3, [pc, #772] @ (2ea924 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -208627,15 +208628,15 @@ │ │ │ │ bpl.n 2ea670 │ │ │ │ ldr r1, [pc, #748] @ (2ea94c ) │ │ │ │ ldr r0, [pc, #748] @ (2ea950 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r4, #936] @ 0x3a8 │ │ │ │ b.n 2ea4f4 │ │ │ │ ldr r3, [pc, #676] @ (2ea924 ) │ │ │ │ @@ -208655,15 +208656,15 @@ │ │ │ │ ldr r1, [pc, #696] @ (2ea958 ) │ │ │ │ ldr r0, [pc, #696] @ (2ea95c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [pc, #620] @ (2ea924 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2ea4f4 │ │ │ │ ldr r2, [pc, #668] @ (2ea960 ) │ │ │ │ @@ -208716,15 +208717,15 @@ │ │ │ │ ldr r1, [pc, #584] @ (2ea97c ) │ │ │ │ ldr r0, [pc, #588] @ (2ea980 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 2ea6a6 │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ ubfx r5, r3, #5, #2 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #16 │ │ │ │ it ne │ │ │ │ @@ -208734,15 +208735,15 @@ │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ands.w r2, r2, #2048 @ 0x800 │ │ │ │ beq.n 2ea776 │ │ │ │ ldr r0, [pc, #536] @ (2ea984 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 261a50 │ │ │ │ @@ -208780,15 +208781,15 @@ │ │ │ │ adcs r3, r3 │ │ │ │ adds r1, r1, r1 │ │ │ │ adcs r3, r3 │ │ │ │ adds r2, r1, r6 │ │ │ │ adc.w r3, r3, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ ldr r3, [pc, #300] @ (2ea924 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2ea4f4 │ │ │ │ ldr r2, [pc, #392] @ (2ea98c ) │ │ │ │ ldr r3, [pc, #280] @ (2ea91c ) │ │ │ │ @@ -208804,15 +208805,15 @@ │ │ │ │ ldr r0, [pc, #376] @ (2ea994 ) │ │ │ │ mov r3, ip │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r1, [pc, #244] @ (2ea924 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #21 │ │ │ │ bmi.n 2ea8ec │ │ │ │ lsls r1, r3, #26 │ │ │ │ bmi.w 2ea5c4 │ │ │ │ @@ -208825,43 +208826,43 @@ │ │ │ │ bpl.w 2ea5c4 │ │ │ │ ldr r1, [pc, #324] @ (2ea998 ) │ │ │ │ ldr r0, [pc, #328] @ (2ea99c ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ea5c4 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ b.n 2ea794 │ │ │ │ ldr r1, [pc, #296] @ (2ea9a0 ) │ │ │ │ ldr r0, [pc, #296] @ (2ea9a4 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ tst.w r3, #768 @ 0x300 │ │ │ │ beq.w 2ea5d6 │ │ │ │ ldr r1, [pc, #140] @ (2ea924 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2ea5d6 │ │ │ │ ldr r1, [pc, #260] @ (2ea9a8 ) │ │ │ │ ldr r0, [pc, #264] @ (2ea9ac ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2ea5d6 │ │ │ │ ldr r2, [pc, #248] @ (2ea9b0 ) │ │ │ │ ldr r3, [pc, #100] @ (2ea91c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -208876,24 +208877,24 @@ │ │ │ │ b.n 2ea6a6 │ │ │ │ ldr r1, [pc, #228] @ (2ea9bc ) │ │ │ │ ldr r0, [pc, #232] @ (2ea9c0 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ea83e │ │ │ │ ldr r1, [pc, #212] @ (2ea9c4 ) │ │ │ │ ldr r0, [pc, #216] @ (2ea9c8 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ea5b2 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ @@ -208913,78 +208914,77 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r6, r6, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r2, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r2, r6, #29 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r1, #4 │ │ │ │ + lsls r6, r7, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [r8], {71} @ 0x47 │ │ │ │ + @ instruction: 0xebf80047 │ │ │ │ lsls r0, r7, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mrrc 0, 4, r0, sl, cr7 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ + mcrr 0, 4, r0, sl, cr7 │ │ │ │ + movs r6, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xeaae0047 │ │ │ │ + eors.w r0, lr, r7, lsl #1 │ │ │ │ lsls r0, r3, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r6, r0 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - mcrr 0, 4, r0, r8, cr7 │ │ │ │ + vshr.u32 q8, q4, #10 │ │ │ │ + ldc 0, cr0, [r8], #-284 @ 0xfffffee4 │ │ │ │ lsls r6, r3, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vshr.u8 q8, q4, #4 │ │ │ │ - orrs.w r0, r6, r7, lsl #1 │ │ │ │ + vshr.u32 q0, q4, #4 │ │ │ │ + orr.w r0, r6, r7, lsl #1 │ │ │ │ lsls r2, r6, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vshr.u32 q0, q4, #32 │ │ │ │ - stc 0, cr0, [r2], {71} @ 0x47 │ │ │ │ + vshr.u16 q0, q4, #16 │ │ │ │ + @ instruction: 0xebf20047 │ │ │ │ lsls r6, r0, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vqadd.u64 q8, q2, q4 │ │ │ │ - @ instruction: 0xeb820047 │ │ │ │ - sbc.w r0, r6, r7, lsl #1 │ │ │ │ + vqadd.u32 q8, q2, q4 │ │ │ │ + sbcs.w r0, r2, r7, lsl #1 │ │ │ │ + adcs.w r0, r6, r7, lsl #1 │ │ │ │ lsls r2, r4, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r4, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - mcr2 0, 4, r0, cr10, cr8, {2} │ │ │ │ - ldrd r0, r0, [r0, #-284]! @ 0x11c │ │ │ │ - mrc2 0, 2, r0, cr4, cr8, {2} │ │ │ │ - strd r0, r0, [r2, #284] @ 0x11c │ │ │ │ - mcr2 0, 1, r0, cr14, cr8, {2} │ │ │ │ - strd r0, r0, [r8, #284] @ 0x11c │ │ │ │ - mcr2 0, 0, r0, cr4, cr8, {2} │ │ │ │ - strd r0, r0, [ip, #284] @ 0x11c │ │ │ │ + mrc2 0, 3, r0, cr10, cr8, {2} │ │ │ │ + strd r0, r0, [r0, #-284]! @ 0x11c │ │ │ │ + mcr2 0, 2, r0, cr4, cr8, {2} │ │ │ │ + @ instruction: 0xe9b20047 │ │ │ │ + mrc2 0, 0, r0, cr14, cr8, {2} │ │ │ │ + @ instruction: 0xe9b80047 │ │ │ │ + ldc2l 0, cr0, [r4, #352]! @ 0x160 │ │ │ │ + @ instruction: 0xe9bc0047 │ │ │ │ lsls r4, r5, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldc2l 0, cr0, [sl, #352] @ 0x160 │ │ │ │ - ldmia.w ip, {r0, r1, r2, r6} │ │ │ │ - ldc2l 0, cr0, [r0, #352] @ 0x160 │ │ │ │ - ldmdb r6, {r0, r1, r2, r6} │ │ │ │ - ldc2 0, cr0, [r8, #352]! @ 0x160 │ │ │ │ - @ instruction: 0xe8d60047 │ │ │ │ + stc2l 0, cr0, [sl, #352] @ 0x160 │ │ │ │ + stmia.w ip, {r0, r1, r2, r6} │ │ │ │ + stc2l 0, cr0, [r0, #352] @ 0x160 │ │ │ │ + stmdb r6, {r0, r1, r2, r6} │ │ │ │ + stc2 0, cr0, [r8, #352]! @ 0x160 │ │ │ │ + @ instruction: 0xe8c60047 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2eaa38 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #88] @ (2eaa3c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #88] @ (2eaa40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #52] @ 2eaa30 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ strd r3, r3, [r0, #960] @ 0x3c0 │ │ │ │ strd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ movw r2, #43400 @ 0xa988 │ │ │ │ strd r3, r3, [r0, #976] @ 0x3d0 │ │ │ │ @@ -208994,69 +208994,69 @@ │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2e9fe4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stc2l 0, cr0, [r2], {88} @ 0x58 │ │ │ │ - ldmdb r8!, {r0, r1, r2, r6} │ │ │ │ - ldrd r0, r0, [r6, #-284] @ 0x11c │ │ │ │ + ldc2 0, cr0, [r2], #352 @ 0x160 │ │ │ │ + stmdb r8!, {r0, r1, r2, r6} │ │ │ │ + strd r0, r0, [r6, #-284] @ 0x11c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2eaac0 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #108] @ (2eaac4 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #108] @ (2eaac8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r4, #0 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #84] @ (2eaacc ) │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ ldr r2, [pc, #68] @ (2eaad0 ) │ │ │ │ ldr r1, [pc, #68] @ (2eaad4 ) │ │ │ │ movs r0, #1 │ │ │ │ str.w r6, [r5, #944] @ 0x3b0 │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r5, #1004 @ 0x3ec │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mcrr2 0, 5, r0, ip, cr8 │ │ │ │ - @ instruction: 0xe8c60047 │ │ │ │ - strd r0, r0, [r2], #284 @ 0x11c │ │ │ │ + ldc2 0, cr0, [ip], #-352 @ 0xfffffea0 │ │ │ │ + ldmia.w r6!, {r0, r1, r2, r6} │ │ │ │ + @ instruction: 0xe8d20047 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ bl ccad2 │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -209068,72 +209068,72 @@ │ │ │ │ add r9, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #232] @ (2eabf4 ) │ │ │ │ ldr r1, [pc, #236] @ (2eabf8 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #216] @ (2eabfc ) │ │ │ │ ldr r1, [pc, #220] @ (2eac00 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r7, [pc, #220] @ (2eac04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #220] @ (2eac08 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5e0d8c │ │ │ │ + bl 5e0d7c │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ str.w r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 5e0944 │ │ │ │ + bl 5e0934 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ addw r1, r5, #1036 @ 0x40c │ │ │ │ bl 2ff524 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r5, #1040 @ 0x410 │ │ │ │ bl 2ff524 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ addw r1, r5, #1044 @ 0x414 │ │ │ │ bl 2ff524 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r5, #1048 @ 0x418 │ │ │ │ bl 2ff524 │ │ │ │ vldr d7, [pc, #60] @ 2eabe0 │ │ │ │ ldr r2, [pc, #100] @ (2eac0c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -209143,37 +209143,37 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 4372b0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2ff5d4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8500047 │ │ │ │ - @ instruction: 0xfbb20058 │ │ │ │ - @ instruction: 0xe8260047 │ │ │ │ - ldmia r5!, {r1, r6, r7} │ │ │ │ + strex r0, r0, [r0, #284] @ 0x11c │ │ │ │ + @ instruction: 0xfba20058 │ │ │ │ + @ instruction: 0xe8160047 │ │ │ │ + ldmia r5, {r1, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bl fff28bfe <__bss_end__@@Base+0xff3e8aba> │ │ │ │ - @ instruction: 0xe8240047 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5} │ │ │ │ + @ instruction: 0xe8140047 │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r6, r7, #17 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2eac24 │ │ │ │ ldr r2, [pc, #24] @ (2eac30 ) │ │ │ │ @@ -209185,15 +209185,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - @ instruction: 0xfae40058 │ │ │ │ + @ instruction: 0xfad40058 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ @@ -209205,15 +209205,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2eac64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ asrs r2, r6, #17 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2eacd0 │ │ │ │ @@ -209224,15 +209224,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -209242,20 +209242,20 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2eacc4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa7a0058 │ │ │ │ - b.n 2eabe0 │ │ │ │ + @ instruction: 0xfa6a0058 │ │ │ │ + b.n 2eabc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eac10 │ │ │ │ + b.n 2eabf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2eaeec │ │ │ │ sub sp, #28 │ │ │ │ @@ -209265,15 +209265,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -209323,15 +209323,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6987f8 │ │ │ │ + bl 6987e8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2eade8 │ │ │ │ @@ -209411,29 +209411,29 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6987f8 │ │ │ │ + bl 6987e8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2eade8 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2eadd4 │ │ │ │ - @ instruction: 0xfa040058 │ │ │ │ - b.n 2ead70 │ │ │ │ + ldr??.w r0, [r4, #88] @ 0x58 │ │ │ │ + b.n 2ead50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ead98 │ │ │ │ + b.n 2ead78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -209507,18 +209507,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2eafe4 ) │ │ │ │ ldr r0, [pc, #20] @ (2eafe8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf7280058 │ │ │ │ - b.n 2ea8ac │ │ │ │ + @ instruction: 0xf7180058 │ │ │ │ + b.n 2ea88c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ea8f0 │ │ │ │ + b.n 2ea8d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2eb0a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -209527,25 +209527,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2eb0b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #156] @ (2eb0b4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2eb0b8 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #140] @ (2eb0bc ) │ │ │ │ ldr r1, [pc, #144] @ (2eb0c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2eb0c4 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2eb0c8 ) │ │ │ │ @@ -209577,36 +209577,36 @@ │ │ │ │ ldr r0, [pc, #116] @ (2eb0ec ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #100] @ (2eb0f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6f80058 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + @ instruction: 0xf6e80058 │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2eb894 │ │ │ │ + b.n 2eb874 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ea8c8 │ │ │ │ + b.n 2eb8a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -209618,15 +209618,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #336 @ (adr r4, 2eb23c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2ea8f8 │ │ │ │ + b.n 2eb8d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r0, #1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -209714,31 +209714,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eb21c ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2eb220 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ - b.n 2eb6dc │ │ │ │ + add.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ + b.n 2eb6bc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb6ac │ │ │ │ + b.n 2eb68c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2eb270 │ │ │ │ sub sp, #12 │ │ │ │ @@ -209748,31 +209748,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eb274 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2eb278 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4c00058 │ │ │ │ - b.n 2eb684 │ │ │ │ + @ instruction: 0xf4b00058 │ │ │ │ + b.n 2eb664 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb654 │ │ │ │ + b.n 2eb634 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2eb2e8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -209781,15 +209781,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2eb2f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2eb2c6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -209806,18 +209806,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - orn r0, r6, #14155776 @ 0xd80000 │ │ │ │ - b.n 2eb628 │ │ │ │ + orrs.w r0, r6, #14155776 @ 0xd80000 │ │ │ │ + b.n 2eb608 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb658 │ │ │ │ + b.n 2eb638 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2eb388 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -209829,56 +209829,56 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2eb398 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2eb39c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2eb33e │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2eb370 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eb338 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2eb33e │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3ee0058 │ │ │ │ - b.n 2eb5cc │ │ │ │ + @ instruction: 0xf3de0058 │ │ │ │ + b.n 2eb5ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb5f8 │ │ │ │ + b.n 2eb5d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2eb794 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -209899,15 +209899,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2eb61c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2eb620 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -209955,15 +209955,15 @@ │ │ │ │ bpl.n 2eb53e │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 698458 │ │ │ │ + bl 698448 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2eb42c │ │ │ │ b.n 2eb426 │ │ │ │ @@ -210093,21 +210093,21 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2eb576 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2eb478 │ │ │ │ - sbfx r0, r2, #1, #25 │ │ │ │ + @ instruction: 0xf3320058 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb.w r0, [sl, r0, lsl #3] │ │ │ │ - b.n 2eb70c │ │ │ │ + b.n 2eb6ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb6dc │ │ │ │ + b.n 2eb6bc │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh.w r0, [r4, #112] @ 0x70 │ │ │ │ @ instruction: 0xf7a20070 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2eb652 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -210156,34 +210156,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 73e1b4 │ │ │ │ + b.w 73e1a4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 72d888 │ │ │ │ + bl 72d878 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 72d888 │ │ │ │ + bl 72d878 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -210196,15 +210196,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2eb730 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2eb744 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2eb77e │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2eb77e │ │ │ │ @@ -210213,15 +210213,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2eb75c │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2eb736 │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2eb778 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -210236,15 +210236,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2eb74e │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2eb830 ) │ │ │ │ @@ -210256,15 +210256,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2eb834 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6985d4 │ │ │ │ + bl 6985c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -210273,15 +210273,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 6985d4 │ │ │ │ + bl 6985c4 │ │ │ │ ldr r2, [pc, #52] @ (2eb838 ) │ │ │ │ ldr r3, [pc, #44] @ (2eb834 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210345,31 +210345,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 7575f8 │ │ │ │ + bl 7575e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 7575f8 │ │ │ │ + bl 7575e8 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6985d4 │ │ │ │ + bl 6985c4 │ │ │ │ ldr r3, [pc, #128] @ (2eb98c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2eb94a │ │ │ │ ldr r2, [pc, #124] @ (2eb990 ) │ │ │ │ ldr r3, [pc, #108] @ (2eb984 ) │ │ │ │ add r2, pc │ │ │ │ @@ -210404,15 +210404,15 @@ │ │ │ │ bpl.n 2eb912 │ │ │ │ ldr r0, [pc, #60] @ (2eb99c ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2eb912 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2ebb34 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2ebbac ) │ │ │ │ eors.w r0, r0, #15728640 @ 0xf00000 │ │ │ │ @@ -210422,15 +210422,15 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3ce0070 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2eb9d8 │ │ │ │ + bgt.n 2eb9b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2eba9c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210440,19 +210440,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6985d4 │ │ │ │ + bl 6985c4 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2eba40 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -210507,28 +210507,28 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2eba30 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ b.n 2eba40 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf32e0070 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subw r0, r0, #112 @ 0x70 │ │ │ │ ldr r0, [pc, #4] @ (2ebab0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ lsls r2, r3, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210549,31 +210549,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 72d4f0 │ │ │ │ + bl 72d4e0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d4f0 │ │ │ │ + bl 72d4e0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb9a0 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -210602,21 +210602,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2ebc34 ) │ │ │ │ ldr r2, [pc, #152] @ (2ebc38 ) │ │ │ │ ldr r1, [pc, #152] @ (2ebc3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb83c │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6985d4 │ │ │ │ + bl 6985c4 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2eb9a0 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210636,15 +210636,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2612ac │ │ │ │ ldr r2, [pc, #60] @ (2ebc40 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 698de0 │ │ │ │ + bl 698dd0 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -210670,33 +210670,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (2ebc94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2ebc98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #44] @ (2ebc9c ) │ │ │ │ ldr r3, [pc, #48] @ (2ebca0 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2ebca4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ - @ instruction: 0xeaf60058 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + b.w 5ddae4 │ │ │ │ + @ instruction: 0xeae60058 │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r5, #8 │ │ │ │ + lsrs r2, r3, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #320] @ 0x140 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -210744,29 +210744,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72d894 │ │ │ │ + bl 72d884 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2ebd4a │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2eb704 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72d53c │ │ │ │ + bl 72d52c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2ebd38 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -210776,40 +210776,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (2ebe18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #140] @ (2ebe1c ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #112] @ (2ebe20 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ ldr r0, [pc, #96] @ (2ebe24 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2fea24 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2ebe28 ) │ │ │ │ @@ -210819,29 +210819,29 @@ │ │ │ │ ldr r2, [pc, #80] @ (2ebe30 ) │ │ │ │ ldr r1, [pc, #84] @ (2ebe34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 72d4fc │ │ │ │ + bl 72d4ec │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 72d4fc │ │ │ │ + bl 72d4ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2ebab4 │ │ │ │ - strd r0, r0, [r0, #352]! @ 0x160 │ │ │ │ - bhi.n 2ebd24 │ │ │ │ + ldrd r0, r0, [r0, #352] @ 0x160 │ │ │ │ + bhi.n 2ebf04 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb9c0 │ │ │ │ + b.n 2eb9a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -210857,45 +210857,45 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (2ebeb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 698d24 │ │ │ │ + bl 698d14 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2ebe7a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2ebe8c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260f78 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 72d534 │ │ │ │ + bl 72d524 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d534 │ │ │ │ + bl 72d524 │ │ │ │ ldr r0, [pc, #24] @ (2ebeb8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2feb50 │ │ │ │ - stmdb r4, {r3, r4, r6} │ │ │ │ - bvc.n 2ebe08 │ │ │ │ + ldrd r0, r0, [r4], #352 @ 0x160 │ │ │ │ + bvc.n 2ebde8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eb8a4 │ │ │ │ + b.n 2eb884 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -210915,42 +210915,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2ebf44 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2eb704 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2ebef6 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 72d894 │ │ │ │ + bl 72d884 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ebf34 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72d53c │ │ │ │ + bl 72d52c │ │ │ │ b.n 2ebf40 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -210999,15 +210999,15 @@ │ │ │ │ beq.n 2ec088 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2ebfb6 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 698440 │ │ │ │ + bl 698430 │ │ │ │ cbz r0, 2ec014 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2ebfbc │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2ebfbc │ │ │ │ @@ -211018,33 +211018,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ec0d0 │ │ │ │ ldr r2, [pc, #232] @ (2ec110 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 698de0 │ │ │ │ + bl 698dd0 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ebfbc │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d888 │ │ │ │ + bl 72d878 │ │ │ │ cbnz r0, 2ec0bc │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d648 │ │ │ │ + bl 72d638 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2ec07e │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2ebfe4 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -211054,15 +211054,15 @@ │ │ │ │ bne.n 2ebfee │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2eb704 │ │ │ │ b.n 2ebfee │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -211105,37 +211105,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ebe38 │ │ │ │ + b.n 2ebe18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2ec1c0 │ │ │ │ + bpl.n 2ec1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2ec054 │ │ │ │ + bpl.n 2ec034 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebe18 │ │ │ │ + b.n 2ebdf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2ec1a0 │ │ │ │ + bpl.n 2ec180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2ec074 │ │ │ │ + bpl.n 2ec054 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebdfc │ │ │ │ + b.n 2ebddc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2ec184 │ │ │ │ + bpl.n 2ec164 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2ec1e0 │ │ │ │ + bpl.n 2ec1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebde0 │ │ │ │ + b.n 2ebdc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2ec168 │ │ │ │ + bpl.n 2ec148 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2ec18c │ │ │ │ + bpl.n 2ec16c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -211180,15 +211180,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ec270 │ │ │ │ ldr r2, [pc, #188] @ (2ec288 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 698de0 │ │ │ │ + bl 698dd0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -211217,52 +211217,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ec1de │ │ │ │ ldr r0, [pc, #76] @ (2ec28c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2ec26a │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2ec21e │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2ec21e │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2ec21e │ │ │ │ ldr r0, [pc, #44] @ (2ec290 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ec226 │ │ │ │ ldr r3, [pc, #32] @ (2ec294 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2ec298 ) │ │ │ │ ldr r0, [pc, #32] @ (2ec29c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - bmi.n 2ec1c4 │ │ │ │ + bmi.n 2ec1a4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2ec2fc │ │ │ │ + bmi.n 2ec2dc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebc4c │ │ │ │ + b.n 2ebc2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 2ec1d4 │ │ │ │ + bcc.n 2ec1b4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2ec2a8 │ │ │ │ + bcc.n 2ec288 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211412,15 +211412,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2ec320 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 6985d4 │ │ │ │ + bl 6985c4 │ │ │ │ b.n 2ec320 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2ec320 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -211431,15 +211431,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ec320 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb79c │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr r2, [pc, #520] @ (2ec6a0 ) │ │ │ │ ldr r3, [pc, #492] @ (2ec688 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -211448,25 +211448,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 72d4f0 │ │ │ │ + bl 72d4e0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2ec3ca │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2ec5c8 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -211505,15 +211505,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2ec2fa │ │ │ │ ldr r0, [pc, #332] @ (2ec6b0 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ec2fa │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2ec38a │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2ec320 │ │ │ │ @@ -211536,15 +211536,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72d4f0 │ │ │ │ + bl 72d4e0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2ec3d0 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2ec6b4 ) │ │ │ │ @@ -211573,36 +211573,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2ec5ee │ │ │ │ b.n 2ec3a8 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d894 │ │ │ │ + bl 72d884 │ │ │ │ cbnz r0, 2ec662 │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d53c │ │ │ │ + bl 72d52c │ │ │ │ b.n 2ec504 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2ec394 │ │ │ │ b.n 2ec386 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2ec40c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2ec40c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d648 │ │ │ │ + bl 72d638 │ │ │ │ b.n 2ec62c │ │ │ │ ldr r3, [pc, #76] @ (2ec6bc ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2ec6c0 ) │ │ │ │ ldr r0, [pc, #76] @ (2ec6c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211622,25 +211622,25 @@ │ │ │ │ strex r0, r0, [sl, #448] @ 0x1c0 │ │ │ │ b.n 2ec620 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2ec648 │ │ │ │ + bne.n 2ec628 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ec4c8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2ec464 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2ec87c │ │ │ │ + b.n 2ec85c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7, {r5, r7} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2ec600 │ │ │ │ + beq.n 2ec5e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -211686,15 +211686,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ec76a │ │ │ │ ldr r0, [pc, #416] @ (2ec8e0 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ec76a │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -211763,15 +211763,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb704 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2ec760 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 6987f8 │ │ │ │ + bl 6987e8 │ │ │ │ b.n 2ec760 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2ec848 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2ec722 │ │ │ │ @@ -211781,46 +211781,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2eb704 │ │ │ │ b.n 2ec760 │ │ │ │ bl 2eb9a0 │ │ │ │ b.n 2ec82c │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72d888 │ │ │ │ + bl 72d878 │ │ │ │ cbz r0, 2ec87a │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2ec886 │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2ec80c │ │ │ │ mov r0, r7 │ │ │ │ - bl 72d648 │ │ │ │ + bl 72d638 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2ec860 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ b.n 2ec872 │ │ │ │ ldr r3, [pc, #40] @ (2ec8e4 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2ec8e8 ) │ │ │ │ ldr r0, [pc, #40] @ (2ec8ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211832,26 +211832,26 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2ec914 │ │ │ │ + beq.n 2ec8f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #146 @ 0x92 │ │ │ │ + udf #130 @ 0x82 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r2, r4, r6} │ │ │ │ + ldmia r5!, {r2, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2ec8fc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25d0 │ │ │ │ + b.w 5e25c0 │ │ │ │ nop │ │ │ │ @ instruction: 0xfb540062 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -211859,20 +211859,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2ec95c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2ec960 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #56] @ (2ec964 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2ec968 ) │ │ │ │ ldr r2, [pc, #48] @ (2ec96c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -211881,19 +211881,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - udf #178 @ 0xb2 │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #736 @ 0x2e0 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stc2l 0, cr0, [lr, #-292]! @ 0xfffffedc │ │ │ │ + ldc2l 0, cr0, [lr, #-292] @ 0xfffffedc │ │ │ │ str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @ instruction: 0xfb0e0062 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -211908,15 +211908,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2ec9e0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2ec9e4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #72] @ (2ec9e8 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -211930,19 +211930,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5} │ │ │ │ + ldmia r7!, {r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r1, r4, r6} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ed074 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -211958,15 +211958,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2eca6c ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #84] @ (2eca70 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -211983,19 +211983,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ble.n 2ec9f0 │ │ │ │ + ble.n 2ec9d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ed000 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -212008,47 +212008,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2ecadc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #64] @ (2ecae0 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ ldr r2, [pc, #44] @ (2ecae4 ) │ │ │ │ ldr r1, [pc, #44] @ (2ecae8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddc68 │ │ │ │ - ble.n 2ecb58 │ │ │ │ + b.w 5ddc58 │ │ │ │ + ble.n 2ecb38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5} │ │ │ │ + ldmia r6!, {r1, r2, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6, {r1, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2eca2c │ │ │ │ + bhi.n 2eca0c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #96 @ 0x60 │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfbd00049 │ │ │ │ + @ instruction: 0xfbc00049 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2ecbc0 ) │ │ │ │ sub sp, #28 │ │ │ │ mov r6, r1 │ │ │ │ @@ -212057,28 +212057,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #176] @ (2ecbcc ) │ │ │ │ ldr r1, [pc, #180] @ (2ecbd0 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5de9ac │ │ │ │ + bl 5de99c │ │ │ │ cbnz r0, 2ecb50 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -212110,43 +212110,43 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r7 │ │ │ │ bl 2ff5d4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff524 │ │ │ │ nop │ │ │ │ - bgt.n 2ecb54 │ │ │ │ + bgt.n 2ecb34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r6, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #656 @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfb6c0049 │ │ │ │ + @ instruction: 0xfb5c0049 │ │ │ │ str??.w r0, [r2, #98] @ 0x62 │ │ │ │ - bvc.n 2ecb7c │ │ │ │ + bvc.n 2ecb5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #896 @ 0x380 │ │ │ │ + add r6, sp, #832 @ 0x340 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ecbe4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -212154,110 +212154,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2ecd2c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2ecd30 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2ecd34 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2ecd38 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #256] @ (2ecd3c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2ecd40 │ │ │ │ - bl 5dd58c │ │ │ │ + bl 5dd57c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #232] @ (2ecd44 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd60c │ │ │ │ + bl 5dd5fc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #208] @ (2ecd48 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2fe734 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 5de95c │ │ │ │ + bl 5de94c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r7, [pc, #160] @ (2ecd4c ) │ │ │ │ ldr r1, [pc, #164] @ (2ecd50 ) │ │ │ │ ldr r6, [pc, #164] @ (2ecd54 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5dd58c │ │ │ │ + bl 5dd57c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #140] @ (2ecd58 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2ff920 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff278 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff634 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -212267,43 +212267,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #800 @ 0x320 │ │ │ │ + add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2ecca4 │ │ │ │ + blt.n 2ecc84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa740049 │ │ │ │ - ldmia r4, {r2, r4, r5, r7} │ │ │ │ + @ instruction: 0xfa640049 │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ece50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subw r0, lr, #78 @ 0x4e │ │ │ │ - add r5, sp, #760 @ 0x2f8 │ │ │ │ + @ instruction: 0xf29e004e │ │ │ │ + add r5, sp, #696 @ 0x2b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2ecd9c │ │ │ │ + bgt.n 2ecd7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ecd68 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ @ instruction: 0xf7ea0062 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -212314,19 +212314,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ece18 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2ece1c ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 5de9ac │ │ │ │ + bl 5de99c │ │ │ │ cbnz r0, 2ecdba │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -212360,24 +212360,24 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 389f10 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2ecf04 │ │ │ │ + bge.n 2ecee4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vst4.16 {d0-d3}, [r2], r9 │ │ │ │ + ldr??.w r0, [r2, #73] @ 0x49 │ │ │ │ svc 70 @ 0x46 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2ecef4 │ │ │ │ + bpl.n 2eced4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2eceb0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212386,26 +212386,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2eceb8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #104] @ (2ecebc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2ecec0 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #88] @ (2ecec4 ) │ │ │ │ ldr r3, [pc, #88] @ (2ecec8 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -212424,22 +212424,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bls.n 2ece34 │ │ │ │ + bls.n 2ece14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str.w r0, [r6, r9] │ │ │ │ - strh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh.w r0, [r6, r9] │ │ │ │ + strh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r0, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6bc0062 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -212452,24 +212452,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (2ecf10 ) │ │ │ │ ldr r0, [pc, #40] @ (2ecf14 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5dea9c │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5dea8c │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0324 │ │ │ │ - add r1, sp, #936 @ 0x3a8 │ │ │ │ + b.w 5e0314 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf7a40049 │ │ │ │ - bls.n 2ecf3c │ │ │ │ + @ instruction: 0xf7940049 │ │ │ │ + bls.n 2ecf1c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2ecf74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212478,59 +212478,59 @@ │ │ │ │ ldr r1, [pc, #76] @ (2ecf7c ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #60] @ (2ecf80 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ ldr r2, [pc, #44] @ (2ecf84 ) │ │ │ │ ldr r1, [pc, #44] @ (2ecf88 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddc68 │ │ │ │ - bhi.n 2ecf18 │ │ │ │ + b.w 5ddc58 │ │ │ │ + bhi.n 2ecef8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2ecf88 │ │ │ │ + bcc.n 2ecf68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #480 @ 0x1e0 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf7300049 │ │ │ │ + @ instruction: 0xf7200049 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ecfb4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ @ instruction: 0xf6280062 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 2ecfe2 │ │ │ │ addw r3, r0, #3620 @ 0xe24 │ │ │ │ @@ -212554,17 +212554,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - bhi.n 2ed084 │ │ │ │ + bhi.n 2ed064 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1, {r1, r5} │ │ │ │ + ldmia r1, {r1, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed09c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -212583,16 +212583,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5dea9c │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5dea8c │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 43b9bc │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 260f78 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -212609,39 +212609,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bvc.n 2ed0a8 │ │ │ │ + bvc.n 2ed088 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #544 @ 0x220 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movw r0, #10313 @ 0x2849 │ │ │ │ + @ instruction: 0xf6320049 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 2ed218 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #324] @ (2ed21c ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (2ed220 ) │ │ │ │ ldr r1, [pc, #324] @ (2ed224 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2ed1f2 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -212683,18 +212683,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5de9ac │ │ │ │ + bl 5de99c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ed1fc │ │ │ │ ldr r0, [pc, #184] @ (2ed238 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -212749,28 +212749,28 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2ed234 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvc.n 2ed2d4 │ │ │ │ + bvc.n 2ed2b4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #74 @ 0x4a │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2ed270 │ │ │ │ + bvc.n 2ed250 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4} │ │ │ │ + ldmia r0!, {r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #504 @ (adr r7, 2ed42c ) │ │ │ │ + add r7, pc, #440 @ (adr r7, 2ed3ec ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf5340049 │ │ │ │ - stmia r7!, {r3, r6, r7} │ │ │ │ + @ instruction: 0xf5240049 │ │ │ │ + stmia r7!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212781,27 +212781,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2ed2dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #116] @ (2ed2e0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2ed2e4 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #92] @ (2ed2e8 ) │ │ │ │ ldr r2, [pc, #96] @ (2ed2ec ) │ │ │ │ ldr r3, [pc, #96] @ (2ed2f0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -212812,34 +212812,34 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bpl.n 2ed298 │ │ │ │ + bpl.n 2ed278 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #472 @ (adr r6, 2ed4b4 ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 2ed474 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bic.w r0, lr, #13172736 @ 0xc90000 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + ands.w r0, lr, #13172736 @ 0xc90000 │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #186 @ 0xba │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ @ instruction: 0xf32a0062 │ │ │ │ ldrh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -212853,25 +212853,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (2ed398 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (2ed39c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2ed3a0 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #104] @ (2ed3a4 ) │ │ │ │ ldr r3, [pc, #108] @ (2ed3a8 ) │ │ │ │ ldr r1, [pc, #108] @ (2ed3ac ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2ed3b0 ) │ │ │ │ @@ -212886,35 +212886,35 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bpl.n 2ed3e4 │ │ │ │ + bpl.n 2ed3c4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #760 @ (adr r5, 2ed690 ) │ │ │ │ + add r5, pc, #696 @ (adr r5, 2ed650 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf3760049 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + bfi r0, r6, #1, #9 │ │ │ │ + strh r6, [r0, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ @ instruction: 0xf2860062 │ │ │ │ ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -212931,22 +212931,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 2ed46a │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 2ed470 │ │ │ │ ldr.w fp, [pc, #116] @ 2ed480 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -212960,23 +212960,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e012c │ │ │ │ + bl 5e011c │ │ │ │ ldr r2, [pc, #84] @ (2ed48c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 2ed424 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -212984,38 +212984,38 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 2ed408 │ │ │ │ bl 2ecfe8 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #96 @ 0x60 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2ed548 │ │ │ │ + bmi.n 2ed528 │ │ │ │ lsls r0, r3, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - stmia r5!, {r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ed4b4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ @ instruction: 0xf1e00062 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (2ed530 ) │ │ │ │ @@ -213023,25 +213023,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2ed538 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #92] @ (2ed53c ) │ │ │ │ ldr r1, [pc, #92] @ (2ed540 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2ed544 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2ed548 ) │ │ │ │ ldr r1, [pc, #76] @ (2ed54c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -213058,23 +213058,23 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ - bcc.n 2ed4dc │ │ │ │ + b.w 5ddae4 │ │ │ │ + bcc.n 2ed4bc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #8 @ (adr r4, 2ed540 ) │ │ │ │ + add r3, pc, #968 @ (adr r3, 2ed900 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs.w r0, sl, #73 @ 0x49 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + sub.w r0, sl, #73 @ 0x49 │ │ │ │ + stmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -213096,31 +213096,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2ed5b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcc.n 2ed600 │ │ │ │ + bcc.n 2ed5e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ed5ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -213128,24 +213128,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2ed5f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6987f8 │ │ │ │ - bcs.n 2ed59c │ │ │ │ + b.w 6987e8 │ │ │ │ + bcs.n 2ed57c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r2} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ed630 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213153,24 +213153,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2ed638 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5b0de4 │ │ │ │ + b.w 5b0dd4 │ │ │ │ nop │ │ │ │ - bcs.n 2ed558 │ │ │ │ + bcs.n 2ed538 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r3, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ed68c │ │ │ │ sub sp, #8 │ │ │ │ @@ -213181,31 +213181,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b0ec0 │ │ │ │ + bl 5b0eb0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bcs.n 2ed72c │ │ │ │ + bcs.n 2ed70c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ed6e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213213,33 +213213,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2ed6f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ed6de │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2612a8 │ │ │ │ - bne.n 2ed6d0 │ │ │ │ + bne.n 2ed6b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r5} │ │ │ │ + stmia r3!, {r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2ed768 │ │ │ │ sub sp, #16 │ │ │ │ @@ -213250,27 +213250,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2ed770 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2ed774 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #80] @ (2ed778 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2ed740 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5b0d14 │ │ │ │ + b.w 5b0d04 │ │ │ │ ldr r2, [pc, #56] @ (2ed77c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ed730 │ │ │ │ ldr r2, [pc, #52] @ (2ed780 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -213278,33 +213278,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ed730 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ed784 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ed730 │ │ │ │ nop │ │ │ │ - bne.n 2ed698 │ │ │ │ + bne.n 2ed678 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bpl.n 2ed6f4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r5, r7} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2ed838 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213315,15 +213315,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2ed844 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #140] @ (2ed848 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ed814 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -213331,66 +213331,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2ed7de │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ed7fe │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5b0c94 │ │ │ │ + b.w 5b0c84 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5b0c60 │ │ │ │ + b.w 5b0c50 │ │ │ │ blx 2612ac │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5b0c94 │ │ │ │ + b.w 5b0c84 │ │ │ │ ldr r3, [pc, #52] @ (2ed84c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed7c4 │ │ │ │ ldr r3, [pc, #48] @ (2ed850 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ed7c4 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2ed854 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ed7c4 │ │ │ │ nop │ │ │ │ - bne.n 2ed840 │ │ │ │ + beq.n 2ed820 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r2!, {r2} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bpl.n 2ed89c │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #448] @ (2eda10 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2ed93c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213402,69 +213402,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2ed948 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cbnz r0, 2ed8aa │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 698440 │ │ │ │ + bl 698430 │ │ │ │ ldr r3, [pc, #148] @ (2ed94c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ed916 │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2ed894 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #124] @ (2ed950 ) │ │ │ │ ldr r2, [pc, #124] @ (2ed954 ) │ │ │ │ ldr r1, [pc, #128] @ (2ed958 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ed894 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5b0ec0 │ │ │ │ + bl 5b0eb0 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ed894 │ │ │ │ ldr r2, [pc, #88] @ (2ed95c ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 698de0 │ │ │ │ + bl 698dd0 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2ed894 │ │ │ │ ldr r3, [pc, #72] @ (2ed960 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed8c0 │ │ │ │ @@ -213474,38 +213474,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ed8c0 │ │ │ │ ldr r0, [pc, #60] @ (2ed968 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ed8c0 │ │ │ │ - beq.n 2ed9a4 │ │ │ │ + beq.n 2ed984 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bmi.n 2ed9fc │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2ed564 │ │ │ │ subs r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r5} │ │ │ │ + stmia r1!, {r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2eda0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213515,73 +213515,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #124] @ (2eda18 ) │ │ │ │ ldr r1, [pc, #124] @ (2eda1c ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #96] @ (2eda20 ) │ │ │ │ ldr r1, [pc, #100] @ (2eda24 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2ed9fc │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2ed9e6 │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6cc1e8 │ │ │ │ + b.w 6cc1d8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 698b94 │ │ │ │ + bl 698b84 │ │ │ │ b.n 2ed9d2 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r7!, {r1, r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [sp, #200] @ 0xc8 │ │ │ │ + ldr r7, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stcl 0, cr0, [sl], #292 @ 0x124 │ │ │ │ - ittt le │ │ │ │ - lslle r7, r0, #1 │ │ │ │ - ittt @ unpredictable │ │ │ │ - lsl r7, r0, #1 │ │ │ │ + ldcl 0, cr0, [sl], {73} @ 0x49 │ │ │ │ + itee gt │ │ │ │ + lslgt r7, r0, #1 │ │ │ │ + itee al @ unpredictable │ │ │ │ + lslal r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2edb00 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #200] @ (2edb04 ) │ │ │ │ @@ -213591,36 +213591,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5e2c48 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2edaac │ │ │ │ ldr r2, [pc, #152] @ (2edb0c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2edb10 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2edb14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2edad6 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -213635,40 +213635,40 @@ │ │ │ │ ldr r3, [pc, #96] @ (2edb1c ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2edb20 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2edb24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eda98 │ │ │ │ blx 2612ac │ │ │ │ ldr r2, [pc, #76] @ (2edb28 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 698de0 │ │ │ │ + bl 698dd0 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r6, {r2, r5, r6} │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itte pl │ │ │ │ - lslpl r7, r0, #1 │ │ │ │ - itt vc @ unpredictable │ │ │ │ - lslvc r7, r0, #1 │ │ │ │ + itet mi │ │ │ │ + lslmi r7, r0, #1 │ │ │ │ + ite vs @ unpredictable │ │ │ │ + lslvs r7, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @ instruction: 0xfb2dffff │ │ │ │ @@ -213688,42 +213688,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #240] @ (2edc54 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2edba2 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2edc18 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cbz r0, 2edc02 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2edbe0 │ │ │ │ ldr r1, [pc, #164] @ (2edc58 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -213732,32 +213732,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2edc60 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5b0c60 │ │ │ │ + b.w 5b0c50 │ │ │ │ ldr r5, [pc, #128] @ (2edc64 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2edc68 ) │ │ │ │ ldr r1, [pc, #128] @ (2edc6c ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2edc70 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213765,42 +213765,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2edc74 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bkpt 0x005a │ │ │ │ + bkpt 0x004a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x007c │ │ │ │ + bkpt 0x006c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x0074 │ │ │ │ + bkpt 0x0064 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x007a │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - bkpt 0x0076 │ │ │ │ + bkpt 0x0066 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2edd38 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -213810,79 +213810,79 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cbz r0, 2edcf2 │ │ │ │ cbz r4, 2edd08 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #136] @ (2edd44 ) │ │ │ │ ldr r1, [pc, #136] @ (2edd48 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2edd34 │ │ │ │ ldr r3, [pc, #120] @ (2edd4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2edd50 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2edd54 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2edd58 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2edcd4 │ │ │ │ - ldmia r4, {r1, r4} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r4, r5, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r3, r4, r6, pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {pc} │ │ │ │ + pop {r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -213893,15 +213893,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2edd7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrd r0, r0, [r2, #-392]! @ 0x188 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 2eddf2 │ │ │ │ push {lr} │ │ │ │ @@ -213921,18 +213921,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2ede2a │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 6987f8 │ │ │ │ + bl 6987e8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213979,15 +213979,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 2ededc │ │ │ │ ldr r3, [pc, #156] @ (2edf1c ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 2edf08 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -214010,15 +214010,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2edf20 ) │ │ │ │ ldr r2, [pc, #108] @ (2edf24 ) │ │ │ │ ldr r1, [pc, #108] @ (2edf28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214027,41 +214027,41 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (2edf30 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + pop {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ strd r0, r0, [r0], #-392 @ 0x188 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - pop {r1, r2, r4, r5, r6} │ │ │ │ + pop {r1, r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2edf84 │ │ │ │ sub sp, #20 │ │ │ │ @@ -214069,35 +214069,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2edf8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #44] @ (2edf90 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (2edf94 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (2edf98 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2eddfc │ │ │ │ + b.n 2edddc │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ strh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -214111,62 +214111,62 @@ │ │ │ │ ldr r1, [pc, #84] @ (2ee008 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (2ee00c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #72] @ (2ee010 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 2ff524 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff5d4 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r2, 2ee05c │ │ │ │ + cbnz r2, 2ee058 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r2, 2ee068 │ │ │ │ + cbnz r2, 2ee064 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 2ee07c │ │ │ │ ldr r2, [pc, #84] @ (2ee080 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (2ee084 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -214180,19 +214180,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - revsh r0, r3 │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - revsh r6, r6 │ │ │ │ + revsh r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (2ee1d8 ) │ │ │ │ @@ -214235,15 +214235,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 2ee166 │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2ee16e │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r2, [pc, #200] @ (2ee1e4 ) │ │ │ │ ldr r3, [pc, #188] @ (2ee1dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -214281,15 +214281,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 2ee0ec │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 698458 │ │ │ │ + bl 698448 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2ee0ec │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -214298,31 +214298,31 @@ │ │ │ │ b.n 2ee0ec │ │ │ │ ldr r1, [pc, #40] @ (2ee1ec ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2ee1f0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ee184 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 2ee22a │ │ │ │ + cbnz r6, 2ee226 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2ee248 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -214339,34 +214339,34 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldr r0, [pc, #4] @ (2ee250 ) │ │ │ │ add r0, pc │ │ │ │ b.w 26145c │ │ │ │ - cbnz r2, 2ee272 │ │ │ │ + cbnz r2, 2ee26e │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ee274 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ b.n 2edc94 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -214380,15 +214380,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2ee2c8 ) │ │ │ │ ldr r1, [pc, #44] @ (2ee2cc ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214408,25 +214408,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2ee35c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #104] @ (2ee360 ) │ │ │ │ ldr r1, [pc, #104] @ (2ee364 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #88] @ (2ee368 ) │ │ │ │ ldr r2, [pc, #92] @ (2ee36c ) │ │ │ │ ldr r3, [pc, #92] @ (2ee370 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (2ee374 ) │ │ │ │ strd r1, r2, [r4, #72] @ 0x48 │ │ │ │ @@ -214438,35 +214438,35 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2eeaa4 │ │ │ │ + b.n 2eea84 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2edc34 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -214486,25 +214486,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2ee3c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72d534 │ │ │ │ + b.w 72d524 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb85e │ │ │ │ + @ instruction: 0xb84e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2ee404 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214512,25 +214512,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2ee40c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e00cc │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + b.w 5e00bc │ │ │ │ + stmia r5!, {r1, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7f8 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb816 │ │ │ │ + @ instruction: 0xb806 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2ee478 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214538,36 +214538,36 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #84] @ (2ee480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #48] @ 2ee470 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ strd r2, r2, [r3, #960] @ 0x3c0 │ │ │ │ strd r2, r2, [r3, #968] @ 0x3c8 │ │ │ │ strb.w r2, [r3, #992] @ 0x3e0 │ │ │ │ str.w r2, [r3, #984] @ 0x3d8 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ vstr d7, [r3, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72d4f0 │ │ │ │ + b.w 72d4e0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r5!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb7b0 │ │ │ │ + @ instruction: 0xb7a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb7be │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2ee508 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -214576,26 +214576,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (2ee510 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #100] @ (2ee514 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (2ee518 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #56] @ 2ee500 │ │ │ │ ldr r2, [pc, #80] @ (2ee51c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -214613,23 +214613,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff524 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + str r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #888] @ 0x378 │ │ │ │ + str r5, [sp, #824] @ 0x338 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb74a │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb726 │ │ │ │ + @ instruction: 0xb716 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2eea70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -214639,33 +214639,33 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #152] @ (2ee5d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 72d4fc │ │ │ │ + bl 72d4ec │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #120] @ (2ee5d8 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ str.w r6, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cbnz r0, 2ee594 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214681,28 +214681,28 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ee5e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #60] @ (2ee5e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb6a0 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb6be │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ @@ -214711,54 +214711,54 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ ldrh.w r6, [r4, #974] @ 0x3ce │ │ │ │ ldrh.w r5, [r4, #978] @ 0x3d2 │ │ │ │ - bl 72d8b0 │ │ │ │ + bl 72d8a0 │ │ │ │ and.w r6, r6, #7 │ │ │ │ ldrb.w r3, [r4, #992] @ 0x3e0 │ │ │ │ and.w r5, r5, #7 │ │ │ │ cmp r6, r0 │ │ │ │ bhi.n 2ee638 │ │ │ │ cmp r3, r5 │ │ │ │ it ls │ │ │ │ movls r1, #0 │ │ │ │ bls.n 2ee62c │ │ │ │ ldr.w r2, [r4, #964] @ 0x3c4 │ │ │ │ ubfx r1, r2, #1, #1 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldr.w r2, [r4, #964] @ 0x3c4 │ │ │ │ cmp r3, r5 │ │ │ │ and.w r1, r2, #1 │ │ │ │ bls.n 2ee62c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ee628 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ nop │ │ │ │ ldrb.w r3, [r0, #992] @ 0x3e0 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2ee672 │ │ │ │ add.w ip, r3, #1 │ │ │ │ add r3, r0 │ │ │ │ strb.w ip, [r0, #992] @ 0x3e0 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ strb.w r2, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2ee5ec │ │ │ │ ldr r0, [pc, #8] @ (2ee67c ) │ │ │ │ add r0, pc │ │ │ │ b.w 26145c │ │ │ │ nop │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ @@ -214769,19 +214769,19 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #192] @ (2ee764 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ee73e │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d888 │ │ │ │ + bl 72d878 │ │ │ │ cbz r0, 2ee6e6 │ │ │ │ ldr r2, [pc, #168] @ (2ee768 ) │ │ │ │ ldr r3, [pc, #160] @ (2ee764 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -214794,52 +214794,52 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d8b0 │ │ │ │ + bl 72d8a0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d6e8 │ │ │ │ + bl 72d6d8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 698440 │ │ │ │ + bl 698430 │ │ │ │ subs r1, r0, #0 │ │ │ │ bge.n 2ee746 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d888 │ │ │ │ + bl 72d878 │ │ │ │ cbnz r0, 2ee722 │ │ │ │ ldr r2, [pc, #88] @ (2ee76c ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 698de0 │ │ │ │ + bl 698dd0 │ │ │ │ cbz r0, 2ee73e │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d894 │ │ │ │ + bl 72d884 │ │ │ │ cbnz r0, 2ee736 │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee5ec │ │ │ │ b.n 2ee6be │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d4f0 │ │ │ │ + bl 72d4e0 │ │ │ │ b.n 2ee6be │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d754 │ │ │ │ + bl 72d744 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d888 │ │ │ │ + bl 72d878 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ee722 │ │ │ │ b.n 2ee710 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -214937,41 +214937,41 @@ │ │ │ │ b.n 2ee7bc │ │ │ │ str.w r1, [r4, #976] @ 0x3d0 │ │ │ │ b.n 2ee7bc │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 2ee7bc │ │ │ │ movs r0, #1 │ │ │ │ add.w r6, r4, #996 @ 0x3e4 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #996 @ 0x3e4 │ │ │ │ mov r8, r1 │ │ │ │ - bl 72d8a4 │ │ │ │ + bl 72d894 │ │ │ │ movs r2, #1 │ │ │ │ cbz r0, 2ee8cc │ │ │ │ add.w r1, sp, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72d59c │ │ │ │ + bl 72d58c │ │ │ │ mov r0, r6 │ │ │ │ - bl 72d894 │ │ │ │ + bl 72d884 │ │ │ │ cbz r0, 2ee8ae │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 73e1b4 │ │ │ │ + bl 73e1a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ee7bc │ │ │ │ adds.w r2, r7, #100 @ 0x64 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ adc.w r3, r8, #0 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ b.n 2ee7bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 72d8a4 │ │ │ │ + bl 72d894 │ │ │ │ ldr r3, [pc, #68] @ (2ee918 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bmi.n 2ee8f8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -214979,39 +214979,39 @@ │ │ │ │ b.n 2ee890 │ │ │ │ ldr r4, [pc, #56] @ (2ee920 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #56] @ (2ee924 ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ee7bc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #44] @ (2ee928 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2ee8de │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r2, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r2, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 2ee97a │ │ │ │ + cbz r0, 2ee976 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r0, 2ee972 │ │ │ │ + cbz r0, 2ee96e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #384] @ (2eeabc ) │ │ │ │ cmp r2, #25 │ │ │ │ @@ -215075,15 +215075,15 @@ │ │ │ │ ldrh.w r3, [r4, #974] @ 0x3ce │ │ │ │ add.w r0, r4, #996 @ 0x3e4 │ │ │ │ ldrh.w r2, [r4, #978] @ 0x3d2 │ │ │ │ and.w r3, r3, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ and.w r2, r2, #7 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72d8b0 │ │ │ │ + bl 72d8a0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #992] @ 0x3e0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ @@ -215128,15 +215128,15 @@ │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 261a84 │ │ │ │ ldrb.w r2, [r4, #992] @ 0x3e0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ subs r2, #1 │ │ │ │ strb.w r2, [r4, #992] @ 0x3e0 │ │ │ │ - bl 6987f8 │ │ │ │ + bl 6987e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee5ec │ │ │ │ ldr r0, [sp, #0] │ │ │ │ b.n 2ee9d0 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -215145,24 +215145,24 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (2eeac4 ) │ │ │ │ ldr r0, [pc, #24] @ (2eeac8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2ee954 │ │ │ │ nop │ │ │ │ stmia r3!, {r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00d6 │ │ │ │ + bkpt 0x00c6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 2eeaf6 │ │ │ │ + cbz r0, 2eeaf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eeacc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -215174,25 +215174,25 @@ │ │ │ │ mov sl, r3 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [pc, #124] @ (2eeb70 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r2, [pc, #120] @ (2eeb74 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #120] @ (2eeb78 ) │ │ │ │ movs r3, #19 │ │ │ │ add.w r6, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #104] @ (2eeb7c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #100] @ 2eeb80 │ │ │ │ bl 2fe734 │ │ │ │ @@ -215220,31 +215220,31 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5e29f4 │ │ │ │ + b.w 5e29e4 │ │ │ │ nop │ │ │ │ - cbz r4, 2eeb76 │ │ │ │ + cbz r4, 2eeb72 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x007a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2eeba0 │ │ │ │ + bmi.n 2eeb80 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmia r1!, {r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #24 │ │ │ │ + add sp, #472 @ 0x1d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -215263,15 +215263,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2eebe8 ) │ │ │ │ ldr r1, [pc, #44] @ (2eebec ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215314,28 +215314,28 @@ │ │ │ │ beq.n 2eec5c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2eec68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - add sp, #336 @ 0x150 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1000] @ (2ef068 ) │ │ │ │ @@ -215420,15 +215420,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2eedf4 │ │ │ │ ldr r0, [pc, #824] @ (2ef07c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r8, #0 │ │ │ │ bfc r3, #0, #16 │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, r8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215456,15 +215456,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.w 2ef03e │ │ │ │ ldr r0, [pc, #744] @ (2ef084 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ strd r5, r3, [r4, #16] │ │ │ │ b.n 2eecd6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215485,23 +215485,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2eed28 │ │ │ │ uxtb.w r5, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ strb.w r5, [sp, #72] @ 0x48 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 698458 │ │ │ │ + bl 698448 │ │ │ │ orr.w r7, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2eed52 │ │ │ │ mov r5, sl │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2eefa0 │ │ │ │ ands.w r2, fp, #1 │ │ │ │ @@ -215617,15 +215617,15 @@ │ │ │ │ orr.w r1, r1, r3, lsl #31 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 44dcd0 │ │ │ │ ldr r0, [pc, #348] @ (2ef0b4 ) │ │ │ │ strd r3, r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldrd r3, r1, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2eed4c │ │ │ │ ldr r2, [pc, #328] @ (2ef0b8 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -215638,22 +215638,22 @@ │ │ │ │ bpl.w 2eed4c │ │ │ │ ldr r0, [pc, #304] @ (2ef0bc ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2eed4c │ │ │ │ ldr r0, [pc, #284] @ (2ef0c0 ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2eed4c │ │ │ │ mov r1, r6 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 262a78 │ │ │ │ @@ -215673,15 +215673,15 @@ │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2eed52 │ │ │ │ ldr r0, [pc, #216] @ (2ef0c4 ) │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2eed52 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 2eefda │ │ │ │ @@ -215698,29 +215698,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ strb.w sl, [sp, #72] @ 0x48 │ │ │ │ bl 443d84 │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 698458 │ │ │ │ + bl 698448 │ │ │ │ uxtb.w r2, fp │ │ │ │ ldr r3, [sp, #32] │ │ │ │ orr.w r7, r2, #256 @ 0x100 │ │ │ │ b.n 2eed52 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 2612f8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #116] @ (2ef0c8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r5, r6} │ │ │ │ @@ -215729,53 +215729,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmia r0!, {r1, r3} │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ittt pl │ │ │ │ lslpl r0, r6, #1 │ │ │ │ - addpl sp, #184 @ 0xb8 │ │ │ │ + addpl sp, #120 @ 0x78 │ │ │ │ lslpl r7, r0, #1 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #880 @ 0x370 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #164 @ 0xa4 │ │ │ │ + cmp r1, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r7, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r5, [pc, #216] @ (2ef180 ) │ │ │ │ + ldr r5, [pc, #152] @ (2ef140 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #192] @ (2ef16c ) │ │ │ │ + ldr r5, [pc, #128] @ (2ef12c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r5, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ pop {r2, r4, r5, r7, pc} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r5, sp, #888 @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #600 @ 0x258 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #608 @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2ef0e2 │ │ │ │ ldr.w r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ bfc r3, #0, #16 │ │ │ │ orr.w r2, r2, #256 @ 0x100 │ │ │ │ @@ -215824,15 +215824,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ orrs r3, r6 │ │ │ │ strd r0, r1, [r2, #32] │ │ │ │ beq.n 2ef122 │ │ │ │ ldr r0, [pc, #116] @ (2ef1cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #104] @ (2ef1d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ blx 2628e4 │ │ │ │ cbz r0, 2ef18c │ │ │ │ @@ -215858,37 +215858,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #48] @ (2ef1e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ nop │ │ │ │ - add r4, sp, #944 @ 0x3b0 │ │ │ │ + add r4, sp, #880 @ 0x370 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r5, r6, r7, pc} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r4, r5, r7, pc} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r4, sp, #816 @ 0x330 │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ + add r4, sp, #800 @ 0x320 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #880 @ 0x370 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r3, r4, r5, r6, pc} │ │ │ │ lsls r2, r0, #2 │ │ │ │ pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r4, sp, #312 @ 0x138 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef1e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -215947,28 +215947,28 @@ │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ vstr d7, [r0, #32] │ │ │ │ movs r4, #0 │ │ │ │ vstr d7, [r0, #-208] @ 0xffffff30 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 698988 │ │ │ │ + bl 698978 │ │ │ │ ldr r3, [pc, #168] @ (2ef33c ) │ │ │ │ add.w r0, r6, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #164] @ (2ef340 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #164] @ (2ef344 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #164] @ (2ef348 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #144] @ (2ef34c ) │ │ │ │ add.w r4, r6, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #144] @ (2ef350 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ @@ -216001,42 +216001,42 @@ │ │ │ │ ldrd r5, r1, [r1, #32] │ │ │ │ adds.w ip, r2, #8 │ │ │ │ adc.w r6, r3, #0 │ │ │ │ orrs.w r0, r5, r1 │ │ │ │ bne.n 2ef220 │ │ │ │ ldr r0, [pc, #64] @ (2ef358 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ revsh r6, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ pop {r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w pc, [fp, #4095] @ 0xfff │ │ │ │ mcr2 15, 1, pc, cr9, cr15, {7} @ │ │ │ │ str??.w pc, [r9, #4095] @ 0xfff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ - add r3, sp, #792 @ 0x318 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bpl.n 2ef408 │ │ │ │ lsls r2, r4, #1 │ │ │ │ pop {r2} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r3, sp, #288 @ 0x120 │ │ │ │ + add r3, sp, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ef368 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ bmi.n 2ef348 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2ef378 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2feb50 │ │ │ │ nop │ │ │ │ @@ -216063,15 +216063,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (2ef63c ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 2ef620 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -216160,15 +216160,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (2ef654 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef462 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2ef462 │ │ │ │ ldr r3, [pc, #388] @ (2ef658 ) │ │ │ │ @@ -216177,15 +216177,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (2ef660 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef462 │ │ │ │ ldr r3, [pc, #376] @ (2ef664 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -216201,15 +216201,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (2ef670 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef462 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -216235,21 +216235,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (2ef67c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef462 │ │ │ │ ldr r1, [pc, #260] @ (2ef680 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 72da3c │ │ │ │ + bl 72da2c │ │ │ │ b.n 2ef462 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ef49a │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ef602 │ │ │ │ @@ -216260,28 +216260,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (2ef688 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef462 │ │ │ │ ldr r3, [pc, #212] @ (2ef68c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2ef690 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (2ef694 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef462 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -216300,78 +216300,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (2ef69c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef462 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ cbnz r6, 2ef63e │ │ │ │ lsls r0, r6, #1 │ │ │ │ cbnz r6, 2ef640 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xb64c │ │ │ │ + @ instruction: 0xb63c │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #928 @ 0x3a0 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r2, sp, #1000 @ 0x3e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb87e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #1008 @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r4, lr} │ │ │ │ + push {r1, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r2, sp, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #848 @ 0x350 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r6, r7} │ │ │ │ + push {r2, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r7} │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #152 @ 0x98 │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #752 @ 0x2f0 │ │ │ │ + add r2, sp, #688 @ 0x2b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #96 @ 0x60 │ │ │ │ + add r1, sp, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + push {r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #248 @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #928 @ 0x3a0 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #720 @ 0x2d0 │ │ │ │ + add r0, sp, #656 @ 0x290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ef70c │ │ │ │ sub sp, #20 │ │ │ │ @@ -216379,25 +216379,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2ef714 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w ip, [pc, #72] @ 2ef718 │ │ │ │ ldr r3, [pc, #72] @ (2ef71c ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2ef720 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2ef724 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216406,40 +216406,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbz r2, 2ef75c │ │ │ │ + cbz r2, 2ef758 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r2, #16] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r1, r3, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ strb r6, [r7, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2ef7ec │ │ │ │ ldr r2, [pc, #176] @ (2ef7f0 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2ef7f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2ef7be │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2ef7ae │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2ef7d6 │ │ │ │ @@ -216490,29 +216490,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (2ef800 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - uxth r2, r5 │ │ │ │ + uxth r2, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #336 @ (adr r7, 2ef944 ) │ │ │ │ + add r7, pc, #272 @ (adr r7, 2ef904 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #456 @ (adr r7, 2ef9c0 ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 2ef980 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sxth r6, r1 │ │ │ │ + cbz r6, 2ef83a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #912 @ (adr r6, 2efb90 ) │ │ │ │ + add r6, pc, #848 @ (adr r6, 2efb50 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ef80c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ beq.n 2ef90c │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #624] @ (2efa94 ) │ │ │ │ @@ -216529,15 +216529,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #616] @ (2efaa8 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2ef972 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216553,26 +216553,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f2b60 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2ef9ea │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r3, [pc, #544] @ (2efab0 ) │ │ │ │ ldr r2, [pc, #548] @ (2efab4 ) │ │ │ │ ldr r1, [pc, #548] @ (2efab8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #532] @ (2efabc ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -216632,15 +216632,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #412] @ (2efad4 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #400] @ (2efad8 ) │ │ │ │ ldr r3, [pc, #336] @ (2efa9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -216668,15 +216668,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #332] @ (2efae0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 2ef868 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef928 │ │ │ │ ldr r1, [pc, #308] @ (2efae4 ) │ │ │ │ @@ -216697,15 +216697,15 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #280] @ (2efaf0 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef928 │ │ │ │ ldr r2, [pc, #264] @ (2efaf4 ) │ │ │ │ ldr r3, [pc, #172] @ (2efa9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -216714,142 +216714,142 @@ │ │ │ │ bne.n 2efa8e │ │ │ │ ldr r1, [pc, #248] @ (2efaf8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72da3c │ │ │ │ + b.w 72da2c │ │ │ │ ldr r3, [pc, #232] @ (2efafc ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #232] @ (2efb00 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #232] @ (2efb04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef946 │ │ │ │ ldr r4, [pc, #220] @ (2efb08 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #216] @ (2efb0c ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef928 │ │ │ │ ldr r4, [pc, #204] @ (2efb10 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #200] @ (2efb14 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef928 │ │ │ │ ldr r4, [pc, #184] @ (2efb18 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (2efb1c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef946 │ │ │ │ ldr r4, [pc, #168] @ (2efb20 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (2efb24 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ef928 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sxth r0, r2 │ │ │ │ + sxth r0, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2efade │ │ │ │ + cbz r2, 2efada │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 2efa7c │ │ │ │ + beq.n 2efa5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, sp, #0 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + strb r4, [r5, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r0, r1, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ + add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #32 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #760 @ (adr r7, 2efdcc ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 2efd8c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #648 @ (adr r7, 2efd60 ) │ │ │ │ + add r7, pc, #584 @ (adr r7, 2efd20 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ cbz r2, 2efb42 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r7, pc, #952 @ (adr r7, 2efe98 ) │ │ │ │ + add r7, pc, #888 @ (adr r7, 2efe58 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #280 @ (adr r7, 2efbfc ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 2efbbc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r2, r1, #22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #120 @ 0x78 │ │ │ │ + add r0, sp, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #8 @ (adr r7, 2efafc ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 2efebc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ uxtb r6, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r6, pc, #224 @ (adr r6, 2efbdc ) │ │ │ │ + add r6, pc, #160 @ (adr r6, 2efb9c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add sp, #72 @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #240 @ (adr r7, 2efbf4 ) │ │ │ │ + add r7, pc, #176 @ (adr r7, 2efbb4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #768 @ (adr r6, 2efe08 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 2efdc8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #576 @ (adr r7, 2efd4c ) │ │ │ │ + add r7, pc, #512 @ (adr r7, 2efd0c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #672 @ (adr r6, 2efdb0 ) │ │ │ │ + add r6, pc, #608 @ (adr r6, 2efd70 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #688 @ (adr r7, 2efdc4 ) │ │ │ │ + add r7, pc, #624 @ (adr r7, 2efd84 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #576 @ (adr r6, 2efd58 ) │ │ │ │ + add r6, pc, #512 @ (adr r6, 2efd18 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #792 @ (adr r6, 2efe34 ) │ │ │ │ + add r6, pc, #728 @ (adr r6, 2efdf4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #472 @ (adr r6, 2efcf8 ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 2efcb8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #600 @ (adr r7, 2efd7c ) │ │ │ │ + add r7, pc, #536 @ (adr r7, 2efd3c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #376 @ (adr r6, 2efca0 ) │ │ │ │ + add r6, pc, #312 @ (adr r6, 2efc60 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2efb8c │ │ │ │ sub sp, #20 │ │ │ │ @@ -216857,23 +216857,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2efb94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #64] @ (2efb98 ) │ │ │ │ ldr r1, [pc, #68] @ (2efb9c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (2efba0 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216882,28 +216882,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r7, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldr r6, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r6, pc, #784 @ (adr r6, 2efeb4 ) │ │ │ │ + add r6, pc, #720 @ (adr r6, 2efe74 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2efbac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldmia r5!, {r1, r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -216926,15 +216926,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 2efbfe │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 2efbe6 │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 72c988 │ │ │ │ + bl 72c978 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2ff174 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2efbce │ │ │ │ movs r0, #0 │ │ │ │ @@ -216955,25 +216955,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (2efcfc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #184] @ (2efd00 ) │ │ │ │ ldr r1, [pc, #184] @ (2efd04 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (2efd08 ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -217022,25 +217022,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 262a78 │ │ │ │ b.n 2efcce │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 2efcca │ │ │ │ nop │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #320 @ 0x140 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #24] │ │ │ │ + ldrb r2, [r4, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #216 @ (adr r6, 2efddc ) │ │ │ │ + add r6, pc, #152 @ (adr r6, 2efd9c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #320 @ (adr r6, 2efe48 ) │ │ │ │ + add r6, pc, #256 @ (adr r6, 2efe08 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, pc, #288 @ (adr r6, 2efe2c ) │ │ │ │ + add r6, pc, #224 @ (adr r6, 2efdec ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2efd54 │ │ │ │ @@ -217049,30 +217049,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2efd5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #32] @ (2efd60 ) │ │ │ │ ldr r1, [pc, #36] @ (2efd64 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r4, #14] │ │ │ │ + ldrb r4, [r2, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002efd68 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -217130,15 +217130,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (2efe38 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (2efe3c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e5adc │ │ │ │ + bl 5e5acc │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 2efe20 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -217148,23 +217148,23 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (2efe40 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e4a54 │ │ │ │ + b.w 5e4a44 │ │ │ │ nop │ │ │ │ add r7, sp, #16 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #240 @ 0xf0 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strd r0, r0, [sl, #304] @ 0x130 │ │ │ │ + @ instruction: 0xe9ba004c │ │ │ │ │ │ │ │ 002efe44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #400] @ (2effe8 ) │ │ │ │ @@ -217185,15 +217185,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 2ff1c8 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 2efec0 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 72d264 │ │ │ │ + bl 72d254 │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 2effd4 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -217299,33 +217299,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (2efff4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #32] @ (2efff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #544 @ 0x220 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #288 @ 0x120 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, pc, #128 @ (adr r3, 2f0078 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 2f0038 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #952 @ (adr r2, 2f03b4 ) │ │ │ │ + add r2, pc, #888 @ (adr r2, 2f0374 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -217441,15 +217441,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2f0140 │ │ │ │ @@ -217506,15 +217506,15 @@ │ │ │ │ b.n 2f0116 │ │ │ │ ldr r3, [pc, #184] @ (2f02ac ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f0274 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217539,15 +217539,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2f012a │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2f0140 │ │ │ │ @@ -217574,19 +217574,19 @@ │ │ │ │ b.n 2f018e │ │ │ │ add r4, sp, #816 @ 0x330 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #688 @ (adr r1, 2f0568 ) │ │ │ │ + add r1, pc, #624 @ (adr r1, 2f0528 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [pc, #960] @ (2f067c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #696 @ (adr r0, 2f0578 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 2f0538 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f02c0 : │ │ │ │ ldr r3, [pc, #580] @ (2f0508 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -217607,15 +217607,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -217673,15 +217673,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 2f03ac │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 2f0496 │ │ │ │ @@ -217722,15 +217722,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 2f04f2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217782,21 +217782,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f044c │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f044c │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 2f03e0 │ │ │ │ add r2, sp, #120 @ 0x78 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r7, [pc, #960] @ (2f08d0 ) │ │ │ │ @@ -217830,19 +217830,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f0568 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #488 @ (adr r5, 2f074c ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 2f070c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #256] @ 0x100 │ │ │ │ + ldr r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f056c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217913,21 +217913,21 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ add r7, pc, #400 @ (adr r7, 2f07ac ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #768 @ (adr r4, 2f092c ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 2f08ec ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0634 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217943,15 +217943,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2f02c0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217964,19 +217964,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f06a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #232 @ (adr r4, 2f078c ) │ │ │ │ + add r4, pc, #168 @ (adr r4, 2f074c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #0] │ │ │ │ + ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f06ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218008,19 +218008,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f0714 ) │ │ │ │ ldr r0, [pc, #20] @ (2f0718 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - add r3, pc, #800 @ (adr r3, 2f0a34 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 2f09f4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r4, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f071c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218057,19 +218057,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f0790 ) │ │ │ │ ldr r0, [pc, #20] @ (2f0794 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - add r3, pc, #304 @ (adr r3, 2f08c0 ) │ │ │ │ + add r3, pc, #240 @ (adr r3, 2f0880 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #72] @ 0x48 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0798 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218079,21 +218079,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 2f02c0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 2f0810 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 2f0818 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 2f07e4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218113,19 +218113,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - add r2, pc, #816 @ (adr r2, 2f0b54 ) │ │ │ │ + add r2, pc, #752 @ (adr r2, 2f0b14 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f082c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218151,19 +218151,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f0884 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #376 @ (adr r2, 2f09f8 ) │ │ │ │ + add r2, pc, #312 @ (adr r2, 2f09b8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0888 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -218192,15 +218192,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2f08fe │ │ │ │ movs r5, #0 │ │ │ │ b.n 2f08f8 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f0000 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218221,19 +218221,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f092c ) │ │ │ │ ldr r0, [pc, #20] @ (2f0930 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - add r1, pc, #704 @ (adr r1, 2f0bec ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 2f0bac ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 2f09b2 │ │ │ │ @@ -218296,15 +218296,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 2f0a32 │ │ │ │ @@ -218331,109 +218331,109 @@ │ │ │ │ ldr r0, [pc, #36] @ (2f0a60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - add r0, pc, #664 @ (adr r0, 2f0ce8 ) │ │ │ │ + add r0, pc, #600 @ (adr r0, 2f0ca8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, pc, #576 @ (adr r0, 2f0c9c ) │ │ │ │ + add r0, pc, #512 @ (adr r0, 2f0c5c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0a64 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 2f0a96 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260f74 │ │ │ │ mov r0, r3 │ │ │ │ b.w 260f74 │ │ │ │ ldr r0, [pc, #4] @ (2f0aa4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ bkpt 0x008e │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f0aa8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #40] @ (2f0af0 ) │ │ │ │ ldr r2, [pc, #44] @ (2f0af4 ) │ │ │ │ ldr r1, [pc, #44] @ (2f0af8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - add r0, pc, #808 @ (adr r0, 2f0e1c ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 2f0ddc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #592] @ 0x250 │ │ │ │ + ldr r1, [sp, #528] @ 0x210 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r1, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0afc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #56] @ (2f0b50 ) │ │ │ │ ldr r2, [pc, #56] @ (2f0b54 ) │ │ │ │ ldr r1, [pc, #60] @ (2f0b58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2f0b3c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -218442,19 +218442,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r0, pc, #480 @ (adr r0, 2f0d34 ) │ │ │ │ + add r0, pc, #416 @ (adr r0, 2f0cf4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #344] @ 0x158 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218533,38 +218533,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #424 @ (adr r1, 2f0dd4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r0, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #296] @ 0x128 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r4, r1 │ │ │ │ + cmn r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r0, pc, #944 @ (adr r0, 2f0ff8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (2f0ce8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 2628e4 │ │ │ │ cbnz r0, 2f0c7c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2f0cb0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -218580,20 +218580,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #100] @ (2f0cf4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 2fc6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (2f0cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r3, [pc, #72] @ (2f0cfc ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -218614,29 +218614,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2f0d08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ pop {r1, pc} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r4, 2f0d36 │ │ │ │ + cbnz r4, 2f0d32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r3, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r6, [sp, #824] @ 0x338 │ │ │ │ + ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #134 @ 0x86 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2f0dc0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -218704,21 +218704,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #664] @ 0x298 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #624] @ 0x270 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs r6, r2 │ │ │ │ + adcs r6, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f0ddc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218808,21 +218808,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 44f9d4 │ │ │ │ bl 2ff9bc │ │ │ │ mov r1, r7 │ │ │ │ - bl 5debdc │ │ │ │ + bl 5debcc │ │ │ │ ldr r2, [pc, #144] @ (2f0f58 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #132] @ (2f0f5c ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -218853,40 +218853,40 @@ │ │ │ │ ldr r0, [pc, #64] @ (2f0f68 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #664] @ 0x298 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2f0efc │ │ │ │ + beq.n 2f0edc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #952] @ 0x3b8 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #624] @ 0x270 │ │ │ │ + str r6, [sp, #560] @ 0x230 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r5, [sp, #544] @ 0x220 │ │ │ │ + str r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218993,29 +218993,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f108c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2f1090 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r3, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1094 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -219138,19 +219138,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f11e0 ) │ │ │ │ ldr r0, [pc, #20] @ (2f11e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #712] @ 0x2c8 │ │ │ │ + str r3, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f11e8 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2f11f4 │ │ │ │ @@ -219239,24 +219239,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2f12d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2f12d4 ) │ │ │ │ ldr r1, [pc, #32] @ (2f12d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6070 │ │ │ │ + bl 5e6060 │ │ │ │ ldr r1, [pc, #24] @ (2f12dc ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - str r3, [sp, #232] @ 0xe8 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002f12e0 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -219278,31 +219278,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2f1328 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260c5c │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #440] @ 0x1b8 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f132c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 44354c │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e3098 │ │ │ │ + b.w 5e3088 │ │ │ │ │ │ │ │ 002f134c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f13d0 │ │ │ │ @@ -219312,16 +219312,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f13d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5de4fc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5de4ec │ │ │ │ cbz r0, 2f13b4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2f13a0 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -219343,19 +219343,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2f13dc ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 47a560 │ │ │ │ b.n 2f137e │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r2, 2f1424 │ │ │ │ + cbz r2, 2f1420 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r5, r6, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f13e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -219376,16 +219376,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f1450 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5de4fc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5de4ec │ │ │ │ cbz r0, 2f1436 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219394,85 +219394,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (2f1454 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 47a774 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r0, #76] @ 0x4c │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxtb r6, r7 │ │ │ │ + sxtb r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f1460 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ @ instruction: 0xb622 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f1464 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #36] @ (2f14a4 ) │ │ │ │ ldr r2, [pc, #36] @ (2f14a8 ) │ │ │ │ ldr r1, [pc, #40] @ (2f14ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + str r7, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f14b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2f150c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2f14fa │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #56] @ (2f1510 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2f1514 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -219480,19 +219480,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #560] @ 0x230 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #848] @ 0x350 │ │ │ │ + str r1, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -219554,15 +219554,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2f161e │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e01d4 │ │ │ │ + bl 5e01c4 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2f1618 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2f1600 │ │ │ │ ldr.w r9, [pc, #96] @ 2f1634 │ │ │ │ @@ -219573,15 +219573,15 @@ │ │ │ │ blx 260cb8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e5214 │ │ │ │ + bl 5e5204 │ │ │ │ mov r0, sl │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2f15d6 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -219602,23 +219602,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2f1644 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r1, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #1016] @ 0x3f8 │ │ │ │ + str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1648 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219687,15 +219687,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ mov r0, r7 │ │ │ │ blx 260f78 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2f16d8 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -219721,29 +219721,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [sp, #680] @ 0x2a8 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #608] @ (2f19b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #520] @ 0x208 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #296] @ 0x128 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f176c : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2f1678 │ │ │ │ │ │ │ │ @@ -219815,41 +219815,41 @@ │ │ │ │ cbz r3, 2f1838 │ │ │ │ ldr r1, [pc, #60] @ (2f1854 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e548c │ │ │ │ + bl 5e547c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 260f74 │ │ │ │ ldr r1, [pc, #36] @ (2f1858 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f1806 │ │ │ │ ldr r0, [pc, #32] @ (2f185c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5def3c │ │ │ │ + bl 5def2c │ │ │ │ ldr r1, [pc, #28] @ (2f1860 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e5214 │ │ │ │ + bl 5e5204 │ │ │ │ b.n 2f1816 │ │ │ │ str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #56] @ 0x38 │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1864 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219859,31 +219859,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2f18ac ) │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5adc │ │ │ │ + bl 5e5acc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260f78 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2f18b0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f1878 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r5, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f18b4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -219897,22 +219897,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e5adc │ │ │ │ + bl 5e5acc │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2f18f6 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e548c │ │ │ │ + bl 5e547c │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2f17ec │ │ │ │ @@ -219923,17 +219923,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2f1928 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f18d0 │ │ │ │ nop │ │ │ │ - ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f192c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2f17ec │ │ │ │ @@ -219966,15 +219966,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 260cb8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e65fc │ │ │ │ + bl 5e65ec │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2f1968 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -219993,15 +219993,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 260cb8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e65fc │ │ │ │ + bl 5e65ec │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2f19a8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2f19de │ │ │ │ @@ -220023,47 +220023,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r6, #44] @ 0x2c │ │ │ │ + ldrh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r2, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r4, #46] @ 0x2e │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f1a28 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f1a2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #56] @ (2f1a80 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1a84 ) │ │ │ │ ldr r1, [pc, #60] @ (2f1a88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2f1a6c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220072,40 +220072,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r2, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1a8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #56] @ (2f1ae0 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1ae4 ) │ │ │ │ ldr r1, [pc, #60] @ (2f1ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f1acc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220114,40 +220114,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #40] @ 0x28 │ │ │ │ + ldrh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1aec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #56] @ (2f1b40 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1b44 ) │ │ │ │ ldr r1, [pc, #60] @ (2f1b48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2f1b2c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220156,40 +220156,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r1, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1b4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #56] @ (2f1ba0 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1ba4 ) │ │ │ │ ldr r1, [pc, #60] @ (2f1ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2f1b8c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220198,19 +220198,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r1, [sp, #448] @ 0x1c0 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #34] @ 0x22 │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2f1c12 │ │ │ │ @@ -220252,18 +220252,18 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #544] @ 0x220 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ + str r6, [sp, #416] @ 0x1a0 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2f1c42 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ @@ -220318,17 +220318,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2f1cd0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2f1ca0 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r5, [sp, #784] @ 0x310 │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -220574,15 +220574,15 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldmia.w sl, {r4, r5, r6} │ │ │ │ strex r0, r0, [ip, #448] @ 0x1c0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -220761,15 +220761,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2f21ec ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 2f2088 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -220843,28 +220843,28 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #54] @ 0x36 │ │ │ │ + strh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f21f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 722cd4 │ │ │ │ + bl 722cc4 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2f2260 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -220891,24 +220891,24 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (2f2274 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f222e │ │ │ │ nop │ │ │ │ - strh r6, [r7, #46] @ 0x2e │ │ │ │ + strh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r2, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002f2278 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -220973,27 +220973,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2f2330 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r1, #44] @ 0x2c │ │ │ │ + strh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + strh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r1, #44] @ 0x2c │ │ │ │ + strh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2334 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221038,15 +221038,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (2f24d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r7 │ │ │ │ blx 261994 │ │ │ │ ldr r2, [pc, #296] @ (2f24dc ) │ │ │ │ ldr r3, [pc, #276] @ (2f24cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -221073,15 +221073,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (2f24e8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ b.n 2f23ac │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2f2392 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2f2392 │ │ │ │ @@ -221121,28 +221121,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (2f24f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ b.n 2f23b2 │ │ │ │ ldr r3, [pc, #124] @ (2f24f8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (2f24fc ) │ │ │ │ ldr r1, [pc, #128] @ (2f2500 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2f23ac │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (2f2504 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -221151,53 +221151,53 @@ │ │ │ │ ldr r1, [pc, #92] @ (2f250c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ b.n 2f23ac │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r6, #44] @ 0x2c │ │ │ │ + strh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r6, [r5, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r6, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r5, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r7, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r1, #4] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r7, #2] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r5, #28] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r2, #36] @ 0x24 │ │ │ │ + strh r0, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r1, #2] │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r7, #26] │ │ │ │ + strh r6, [r5, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2510 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -221337,25 +221337,25 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bl 296666 │ │ │ │ - @ instruction: 0xf3e00046 │ │ │ │ + @ instruction: 0xf3d00046 │ │ │ │ pld [r7, #255]! │ │ │ │ strh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r2, [r6, #28] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r6, #26] │ │ │ │ + strh r6, [r4, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #24] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2684 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221458,15 +221458,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r0, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2790 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221594,23 +221594,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 262de0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2f28a6 │ │ │ │ nop │ │ │ │ strh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r1, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + strh r4, [r2, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #14] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f28f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -221628,26 +221628,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2f2b24 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5deee8 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5deed8 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #492] @ (2f2b28 ) │ │ │ │ ldr r2, [pc, #492] @ (2f2b2c ) │ │ │ │ ldr r1, [pc, #496] @ (2f2b30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 262a78 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -221835,41 +221835,41 @@ │ │ │ │ nop │ │ │ │ strh r0, [r2, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + strh r0, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #384] @ (2f2cb0 ) │ │ │ │ + ldr r7, [pc, #320] @ (2f2c70 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #200 @ (adr r0, 2f2bfc ) │ │ │ │ + add r0, pc, #136 @ (adr r0, 2f2bbc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2f2d70 │ │ │ │ + b.n 2f2d50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r5, #8] │ │ │ │ + strh r6, [r3, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r4, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r2, [r6, #6] │ │ │ │ + strh r2, [r4, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r6, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r6, [r7, #2] │ │ │ │ + strh r6, [r5, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + ldrb r6, [r3, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r4, #0] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2b60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -221906,41 +221906,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 724414 │ │ │ │ + bl 724404 │ │ │ │ ldr r3, [pc, #96] @ (2f2c34 ) │ │ │ │ ldr r4, [pc, #100] @ (2f2c38 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (2f2c3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f2bb2 │ │ │ │ ldr r3, [pc, #76] @ (2f2c40 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (2f2c44 ) │ │ │ │ ldr r1, [pc, #76] @ (2f2c48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2f2bec │ │ │ │ ldr r3, [pc, #60] @ (2f2c4c ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (2f2c50 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -221948,34 +221948,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2f2bec │ │ │ │ nop │ │ │ │ - strh r0, [r4, #8] │ │ │ │ + strh r0, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r2, #17] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #6] │ │ │ │ + strh r6, [r5, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r1, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r6, #16] │ │ │ │ + ldrb r4, [r4, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #6] │ │ │ │ + strh r6, [r1, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + ldrb r6, [r3, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r2, #16] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2c58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222083,24 +222083,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5deee8 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5deed8 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #288] @ (2f2e9c ) │ │ │ │ ldr r1, [pc, #288] @ (2f2ea0 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 260c44 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 26321c │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -222201,33 +222201,33 @@ │ │ │ │ b.n 2f2e08 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r3, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #30] │ │ │ │ + ldrb r6, [r1, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #136] @ (2f2f28 ) │ │ │ │ + ldr r3, [pc, #72] @ (2f2ee8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r2, #10] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r4, [r3, #23] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r6, [r0, #8] │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r2, [r7, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + ldrb r6, [r7, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + ldrb r6, [r7, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r5, #4] │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 002f2ec4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -222265,15 +222265,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strd r0, r0, [r8, #292]! @ 0x124 │ │ │ │ + ldrd r0, r0, [r8, #292] @ 0x124 │ │ │ │ │ │ │ │ 002f2f30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -222753,23 +222753,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, #13] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb r2, [r6, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r7, #5] │ │ │ │ + ldrb r4, [r5, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r5, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r2, #3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f3400 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223723,20 +223723,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2f3c68 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2f3dc2 │ │ │ │ b.n 2f3c72 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -223876,23 +223876,23 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2f46c2 │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vmla.i q10, , d12[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #12] │ │ │ │ + strb r0, [r3, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r3, #11] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r0, #1] │ │ │ │ + strb r6, [r6, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r2, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r3, #1] │ │ │ │ + strb r4, [r1, #1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2f48cc │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -224663,23 +224663,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2f451c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -224988,33 +224988,33 @@ │ │ │ │ b.w 2f3646 │ │ │ │ bgt.n 2f4bb6 │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vmla.i q10, , d12[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #116] @ 0x74 │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r0, #120] @ 0x78 │ │ │ │ + str r0, [r6, #116] @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r4, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r5, #28] │ │ │ │ + str r0, [r3, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r0, #28] │ │ │ │ + str r0, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r2, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r5, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4ba4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -225106,15 +225106,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r0, #12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4c98 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -225134,15 +225134,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r6, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4cdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -225243,49 +225243,49 @@ │ │ │ │ beq.n 2f4e30 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f4e36 │ │ │ │ ldr r0, [pc, #140] @ (2f4e60 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2f4e64 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f4d24 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2f4da0 │ │ │ │ ldr r0, [pc, #76] @ (2f4e68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r0, [pc, #72] @ (2f4e6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e324 │ │ │ │ + bl 72e314 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f4dca │ │ │ │ ldr r1, [pc, #60] @ (2f4e70 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f4dd0 │ │ │ │ ldr r1, [pc, #60] @ (2f4e74 ) │ │ │ │ @@ -225302,25 +225302,25 @@ │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2f4e56 │ │ │ │ vsra.u64 d22, d22, #1 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrsh r6, [r5, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r1, #12] │ │ │ │ + str r4, [r7, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r6, #12] │ │ │ │ + str r4, [r4, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r0, [r6, r4] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r4, [r1, r5] │ │ │ │ + ldrsh r4, [r7, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r6, [r1, r4] │ │ │ │ + ldrsh r6, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r0, [r1, r4] │ │ │ │ + ldrsh r0, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4e78 : │ │ │ │ ldr r3, [pc, #8] @ (2f4e84 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -226170,19 +226170,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f56e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r5, r0] │ │ │ │ + ldrsb r6, [r3, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r2, r1] │ │ │ │ + ldr r0, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f56e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -226227,15 +226227,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f57f4 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226261,15 +226261,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 436910 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2f5808 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f573a │ │ │ │ @@ -226282,15 +226282,15 @@ │ │ │ │ beq.n 2f573a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2f583c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f573a │ │ │ │ ldr r3, [pc, #72] @ (2f5840 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -226316,19 +226316,19 @@ │ │ │ │ strb r6, [r4, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 2f5930 │ │ │ │ + blt.n 2f5910 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2f575c │ │ │ │ + blt.n 2f593c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f5850 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -226368,15 +226368,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 2616d0 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f5898 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71cc2c │ │ │ │ + bl 71cc1c │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2f58d0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 260ac8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -226397,27 +226397,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2f5924 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 2616d0 │ │ │ │ b.n 2f5894 │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, r0] │ │ │ │ + ldrh r0, [r3, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r6, sp, #904 @ 0x388 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r6, [r6, r3] │ │ │ │ + ldrsb r6, [r4, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + ldrsb r4, [r3, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r1, #24 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + subs r1, #68 @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5928 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226493,46 +226493,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 268e08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 5db070 │ │ │ │ + bl 5db060 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f59de │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6d7338 │ │ │ │ - strb r2, [r7, r6] │ │ │ │ + b.w 6d7328 │ │ │ │ + strb r2, [r5, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5a44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226570,15 +226570,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2f5c2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2f5c12 │ │ │ │ ldr.w r8, [pc, #368] @ 2f5c30 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2f5c34 ) │ │ │ │ ldr.w r9, [pc, #368] @ 2f5c38 │ │ │ │ add r8, pc │ │ │ │ @@ -226612,145 +226612,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2f5c12 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2f5b3e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2f5c3c ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5ad0 │ │ │ │ ldr r1, [pc, #236] @ (2f5c40 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5ad6 │ │ │ │ ldr r1, [pc, #220] @ (2f5c44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5ade │ │ │ │ ldr r1, [pc, #204] @ (2f5c48 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5ae6 │ │ │ │ ldr r1, [pc, #184] @ (2f5c4c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5aee │ │ │ │ ldr r1, [pc, #168] @ (2f5c50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5af6 │ │ │ │ ldr r1, [pc, #148] @ (2f5c54 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5afe │ │ │ │ ldr r1, [pc, #132] @ (2f5c58 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5b06 │ │ │ │ ldr r1, [pc, #112] @ (2f5c5c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5b0e │ │ │ │ ldr r1, [pc, #96] @ (2f5c60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f5b14 │ │ │ │ mov r0, sl │ │ │ │ - bl 6d7914 │ │ │ │ + bl 6d7904 │ │ │ │ b.n 2f5a7e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r1, r2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r2, r4] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r1, r4] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r6, r4] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r2, r3] │ │ │ │ + strb r4, [r0, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r2, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r4, r3] │ │ │ │ + strb r0, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5c64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -226786,99 +226786,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2f5d66 │ │ │ │ ldr r2, [pc, #348] @ (2f5e20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2f5e24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5da4 │ │ │ │ ldr r2, [pc, #332] @ (2f5e28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2f5e2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5db0 │ │ │ │ ldr r2, [pc, #320] @ (2f5e30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2f5e34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5daa │ │ │ │ ldr r2, [pc, #304] @ (2f5e38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2f5e3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2f5d2e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5db6 │ │ │ │ ldr r2, [pc, #288] @ (2f5e40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2f5e44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r1, [pc, #272] @ (2f5e48 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 717f94 │ │ │ │ + bl 717f84 │ │ │ │ ldr r1, [pc, #256] @ (2f5e4c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260f78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 718050 │ │ │ │ + bl 718040 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2f5dbc │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 71cb54 │ │ │ │ + bl 71cb44 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a8234 │ │ │ │ + bl 6a8224 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f5cc2 │ │ │ │ ldr r2, [pc, #176] @ (2f5e50 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f5cc6 │ │ │ │ @@ -226894,17 +226894,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2f5e60 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f5d22 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2f5e64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r0, r6 │ │ │ │ - bl 6d7860 │ │ │ │ + bl 6d7850 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #144] @ (2f5e68 ) │ │ │ │ ldr r3, [pc, #44] @ (2f5e08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -226926,55 +226926,55 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r1] │ │ │ │ + strb r4, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r1] │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - push {r6, lr} │ │ │ │ - lsls r7, r1, #1 │ │ │ │ - strb r2, [r3, r1] │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ - lsls r7, r1, #1 │ │ │ │ - strb r4, [r2, r1] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r4, lr} │ │ │ │ + push {r4, r5, lr} │ │ │ │ lsls r7, r1, #1 │ │ │ │ strb r2, [r1, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r7, r1, #1 │ │ │ │ strb r4, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r5, r6, r7} │ │ │ │ + push {r2, lr} │ │ │ │ lsls r7, r1, #1 │ │ │ │ strb r2, [r7, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ + push {r1, r2, r3, r5, r6, r7} │ │ │ │ + lsls r7, r1, #1 │ │ │ │ strb r4, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r6, r0] │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ + lsls r7, r1, #1 │ │ │ │ + strb r2, [r5, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + strb r4, [r4, r0] │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + strb r0, [r4, r0] │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #768] @ 0x300 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #720] @ 0x2d0 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #824 @ 0x338 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r7, [pc, #40] @ (2f5e94 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f5e6c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226983,47 +226983,47 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2f7274 │ │ │ │ ldr r1, [pc, #68] @ (2f5ec8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2f5eb4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2f5eae │ │ │ │ ldr r2, [pc, #52] @ (2f5ecc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f5ed0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 702d1c │ │ │ │ + b.w 702d0c │ │ │ │ ldr r2, [pc, #36] @ (2f5ed4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f5e9a │ │ │ │ ldr r1, [pc, #32] @ (2f5ed8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 702d1c │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + b.w 702d0c │ │ │ │ + strh r4, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r4, 2f5f0a │ │ │ │ + cbz r4, 2f5f06 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r4, #4] │ │ │ │ + strb r2, [r2, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcc.n 2f5eb8 │ │ │ │ + bcc.n 2f5e98 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5edc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -227038,52 +227038,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (2f5f64 ) │ │ │ │ ldr.w r8, [pc, #100] @ 2f5f68 │ │ │ │ ldr.w r9, [pc, #100] @ 2f5f6c │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 2f5f24 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2f5f54 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 2f5f10 │ │ │ │ mov r1, r2 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f5f24 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 702d94 │ │ │ │ + b.w 702d84 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #936] @ (2f630c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r4, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r3, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5f70 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227091,20 +227091,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2f72c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2f5fa0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6d74dc │ │ │ │ + b.w 6d74cc │ │ │ │ nop │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r4, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002f5fa4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227129,17 +227129,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2f602c ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 6d7950 │ │ │ │ + bl 6d7940 │ │ │ │ ldr r2, [pc, #52] @ (2f6030 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6028 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227154,15 +227154,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #168] @ (2f60d0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + str r0, [r1, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [pc, #928] @ (2f63d4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f6034 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2f7304 │ │ │ │ @@ -227187,31 +227187,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e3d8 │ │ │ │ + bl 71e3c8 │ │ │ │ ldr r1, [pc, #152] @ (2f6110 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #144] @ (2f6114 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 71e3d8 │ │ │ │ + bl 71e3c8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 5db070 │ │ │ │ + bl 5db060 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2f60f2 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -227242,30 +227242,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2f611c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 2f60c8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #544] @ (2f6328 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf2be004c │ │ │ │ + subw r0, lr, #76 @ 0x4c │ │ │ │ ldr r4, [pc, #96] @ (2f617c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r6, [r4, r3] │ │ │ │ + str r6, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f6120 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -227278,26 +227278,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e3d8 │ │ │ │ + bl 71e3c8 │ │ │ │ ldr r1, [pc, #104] @ (2f61b8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #96] @ (2f61bc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 71e3d8 │ │ │ │ + bl 71e3c8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 42f698 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -227322,19 +227322,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #696] @ (2f6468 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #32] │ │ │ │ + str r2, [r6, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf1e4004c │ │ │ │ + rsbs r0, r4, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #392] @ (2f634c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f61c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227439,15 +227439,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2f6310 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e3d8 │ │ │ │ + bl 71e3c8 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 42d6e4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487c00 │ │ │ │ @@ -227470,15 +227470,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #200] @ (2f63d4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ + lsrs r4, r4, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r2, [pc, #24] @ (2f6330 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f6318 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227521,71 +227521,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2f664c ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f660e │ │ │ │ ldr r1, [pc, #692] @ (2f6650 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #688] @ (2f6654 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #676] @ (2f6658 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #668] @ (2f665c ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #656] @ (2f6660 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #648] @ (2f6664 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f65ec │ │ │ │ ldr r2, [pc, #628] @ (2f6668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2f666c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f65e6 │ │ │ │ ldr r2, [pc, #612] @ (2f6670 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2f6674 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f635e │ │ │ │ mov r0, r7 │ │ │ │ - bl 6d7d4c │ │ │ │ + bl 6d7d3c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #584] @ (2f6678 ) │ │ │ │ ldr r3, [pc, #528] @ (2f6640 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227604,166 +227604,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2f664c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6602 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f65f2 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f6418 │ │ │ │ ldr r1, [pc, #476] @ (2f667c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 2f6418 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2f664c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6608 │ │ │ │ ldr r1, [pc, #440] @ (2f6680 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #432] @ (2f6684 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #424] @ (2f6688 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #412] @ (2f668c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #404] @ (2f6690 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #392] @ (2f6694 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #384] @ (2f6698 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #372] @ (2f669c ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 2f6418 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2f664c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6614 │ │ │ │ ldr r1, [pc, #332] @ (2f66a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #328] @ (2f66a4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #316] @ (2f66a8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #308] @ (2f66ac ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 2f6418 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2f664c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f661a │ │ │ │ ldr r1, [pc, #268] @ (2f66b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #260] @ (2f66b4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #252] @ (2f66b8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #240] @ (2f66bc ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #232] @ (2f66c0 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 2f6418 │ │ │ │ ldr r2, [pc, #220] @ (2f66c4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f640e │ │ │ │ ldr r2, [pc, #216] @ (2f66c8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f63f6 │ │ │ │ ldr r1, [pc, #216] @ (2f66cc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 2f6488 │ │ │ │ ldr r3, [pc, #204] @ (2f66d0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f6476 │ │ │ │ ldr r3, [pc, #200] @ (2f66d4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f64c6 │ │ │ │ @@ -227787,97 +227787,97 @@ │ │ │ │ blx 260c5c │ │ │ │ ldr r1, [pc, #720] @ (2f690c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r1, [pc, #680] @ (2f68e8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #600] @ (2f68a0 ) │ │ │ │ + ldr r6, [pc, #536] @ (2f6860 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #336] @ (2f679c ) │ │ │ │ + ldr r7, [pc, #272] @ (2f675c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #336] @ (2f67a4 ) │ │ │ │ + ldr r6, [pc, #272] @ (2f6764 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #400] @ (2f67e8 ) │ │ │ │ + ldr r6, [pc, #336] @ (2f67a8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #408] @ (2f67f4 ) │ │ │ │ + ldr r6, [pc, #344] @ (2f67b4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #416] @ (2f6800 ) │ │ │ │ + ldr r6, [pc, #352] @ (2f67c0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #424] @ (2f680c ) │ │ │ │ + ldr r6, [pc, #360] @ (2f67cc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #424] @ (2f6810 ) │ │ │ │ + ldr r6, [pc, #360] @ (2f67d0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [pc, #392] @ (2f67f8 ) │ │ │ │ + ldr r6, [pc, #328] @ (2f67b8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #992 @ 0x3e0 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [pc, #376] @ (2f67f0 ) │ │ │ │ + ldr r6, [pc, #312] @ (2f67b0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #720] @ (2f694c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [pc, #688] @ (2f6930 ) │ │ │ │ + ldr r5, [pc, #624] @ (2f68f0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #152] @ (2f671c ) │ │ │ │ + ldr r5, [pc, #88] @ (2f66dc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #696] @ (2f6940 ) │ │ │ │ + ldr r5, [pc, #632] @ (2f6900 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #288] @ (2f67ac ) │ │ │ │ + ldr r5, [pc, #224] @ (2f676c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #664] @ (2f6928 ) │ │ │ │ + ldr r5, [pc, #600] @ (2f68e8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #240] @ (2f6784 ) │ │ │ │ + ldr r5, [pc, #176] @ (2f6744 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #648] @ (2f6920 ) │ │ │ │ + ldr r5, [pc, #584] @ (2f68e0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #672] @ (2f693c ) │ │ │ │ + ldr r5, [pc, #608] @ (2f68fc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #128] @ (2f6720 ) │ │ │ │ + ldr r5, [pc, #64] @ (2f66e0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #624] @ (2f6914 ) │ │ │ │ + ldr r4, [pc, #560] @ (2f68d4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #144] @ (2f6738 ) │ │ │ │ + ldr r5, [pc, #80] @ (2f66f8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #824] @ (2f69e4 ) │ │ │ │ + ldr r4, [pc, #760] @ (2f69a4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #824] @ (2f69e8 ) │ │ │ │ + ldr r4, [pc, #760] @ (2f69a8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #296] @ (2f67dc ) │ │ │ │ + ldr r4, [pc, #232] @ (2f679c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #840] @ (2f6a00 ) │ │ │ │ + ldr r4, [pc, #776] @ (2f69c0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #496] @ (2f68ac ) │ │ │ │ + ldr r4, [pc, #432] @ (2f686c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #376] @ (2f6838 ) │ │ │ │ + ldr r4, [pc, #312] @ (2f67f8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #440] @ (2f687c ) │ │ │ │ + ldr r4, [pc, #376] @ (2f683c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, #26] │ │ │ │ + ldrh r6, [r5, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #552] @ (2f68f8 ) │ │ │ │ + ldr r4, [pc, #488] @ (2f68b8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #544] @ (2f68f4 ) │ │ │ │ + ldr r4, [pc, #480] @ (2f68b4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #520] @ (2f68e0 ) │ │ │ │ + ldr r4, [pc, #456] @ (2f68a0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #496] @ (2f68cc ) │ │ │ │ + ldr r4, [pc, #432] @ (2f688c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #472] @ (2f68b8 ) │ │ │ │ + ldr r4, [pc, #408] @ (2f6878 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #448] @ (2f68a4 ) │ │ │ │ + ldr r4, [pc, #384] @ (2f6864 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bx lr │ │ │ │ + bx ip │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #664] @ (2f6984 ) │ │ │ │ + ldr r4, [pc, #600] @ (2f6944 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f66ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227896,20 +227896,20 @@ │ │ │ │ bl 2f74e8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2f6728 │ │ │ │ ldr r1, [pc, #76] @ (2f676c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 487c00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6d7518 │ │ │ │ + bl 6d7508 │ │ │ │ ldr r2, [pc, #56] @ (2f6770 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6768 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227925,15 +227925,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp sl, ip │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r1, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp sl, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f6774 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227954,19 +227954,19 @@ │ │ │ │ bl 2f7378 │ │ │ │ cbz r0, 2f67bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2f6808 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2f67ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 6d79c8 │ │ │ │ + bl 6d79b8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #68] @ (2f680c ) │ │ │ │ ldr r3, [pc, #60] @ (2f6804 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227983,26 +227983,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2f6810 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 2f67b6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ cmp r2, fp │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #296] @ (2f6934 ) │ │ │ │ + ldr r3, [pc, #232] @ (2f68f4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [pc, #80] @ (2f6864 ) │ │ │ │ + ldr r3, [pc, #16] @ (2f6824 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (2f6980 ) │ │ │ │ @@ -228016,91 +228016,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (2f698c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f6932 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ blx 26321c │ │ │ │ ldr r3, [pc, #300] @ (2f6990 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (2f6994 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5e4a54 │ │ │ │ + bl 5e4a44 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (2f6998 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4488 │ │ │ │ + bl 5e4478 │ │ │ │ ldr r1, [pc, #280] @ (2f699c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4488 │ │ │ │ + bl 5e4478 │ │ │ │ ldr r1, [pc, #268] @ (2f69a0 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4488 │ │ │ │ + bl 5e4478 │ │ │ │ ldr r1, [pc, #260] @ (2f69a4 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4488 │ │ │ │ + bl 5e4478 │ │ │ │ ldr r1, [pc, #248] @ (2f69a8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5e4488 │ │ │ │ + bl 5e4478 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f695c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72e160 │ │ │ │ + bl 72e150 │ │ │ │ ldr r2, [pc, #224] @ (2f69ac ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (2f69b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e4b58 │ │ │ │ + bl 5e4b48 │ │ │ │ ldr r1, [pc, #216] @ (2f69b4 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e73a8 │ │ │ │ + bl 5e7398 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71abc4 │ │ │ │ + bl 71abb4 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 6a8234 │ │ │ │ + bl 6a8224 │ │ │ │ mov r0, r8 │ │ │ │ - bl 718050 │ │ │ │ + bl 718040 │ │ │ │ cbz r5, 2f6924 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2f696e │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -228131,59 +228131,59 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2f68ca │ │ │ │ mov r0, r5 │ │ │ │ - bl 71f8dc │ │ │ │ + bl 71f8cc │ │ │ │ b.n 2f6924 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2f69bc ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (2f69c0 ) │ │ │ │ ldr r0, [pc, #76] @ (2f69c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ add r8, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vhadd.s16 q8, q1, q3 │ │ │ │ + vhadd.s8 q8, q1, q3 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add sl, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldrh r6, [r0, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #336] @ (2f6aec ) │ │ │ │ + ldr r7, [pc, #272] @ (2f6aac ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r4, #52] @ 0x34 │ │ │ │ + str r4, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #98 @ 0x62 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #384] @ (2f6b28 ) │ │ │ │ + ldr r7, [pc, #320] @ (2f6ae8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #312] @ (2f6ae8 ) │ │ │ │ + ldr r2, [pc, #248] @ (2f6aa8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #27 │ │ │ │ + asrs r4, r2, #27 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #320] @ (2f6af8 ) │ │ │ │ + ldr r2, [pc, #256] @ (2f6ab8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r6, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r6, r8 │ │ │ │ + add r6, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r5, r5] │ │ │ │ + ldrsb r0, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r2, [r0, r6] │ │ │ │ + ldrsb r2, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2f6ad4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -228194,36 +228194,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2f6a46 │ │ │ │ ldr r6, [pc, #228] @ (2f6ae0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2f6ae4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #200] @ (2f6ae8 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2f6a70 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -228245,23 +228245,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r1, [pc, #120] @ (2f6af0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2616d0 │ │ │ │ b.n 2f6a46 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r1, [pc, #104] @ (2f6af4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2616d0 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -228289,125 +228289,125 @@ │ │ │ │ b.n 2f6aa4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orrs r4, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #344] @ (2f6c38 ) │ │ │ │ + ldr r1, [pc, #280] @ (2f6bf8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bics r2, r7 │ │ │ │ + bics r2, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #256] @ (2f6be8 ) │ │ │ │ + ldr r1, [pc, #192] @ (2f6ba8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #232] @ (2f6bd4 ) │ │ │ │ + ldr r1, [pc, #168] @ (2f6b94 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #144] @ (2f6b84 ) │ │ │ │ + ldr r1, [pc, #80] @ (2f6b44 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #944] @ (2f6ea8 ) │ │ │ │ + ldr r0, [pc, #880] @ (2f6e68 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #976] @ (2f6ecc ) │ │ │ │ + ldr r0, [pc, #912] @ (2f6e8c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2f6b88 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2f6b5c │ │ │ │ ldr r5, [pc, #108] @ (2f6b8c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2f6b90 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #80] @ (2f6b94 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f6b72 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r1, [pc, #28] @ (2f6b98 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2616d0 │ │ │ │ b.n 2f6b5c │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #160] @ (2f6c2c ) │ │ │ │ + ldr r0, [pc, #96] @ (2f6bec ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #112] @ (2f6c04 ) │ │ │ │ + ldr r0, [pc, #48] @ (2f6bc4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #88] @ (2f6bf0 ) │ │ │ │ + ldr r0, [pc, #24] @ (2f6bb0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #296] @ (2f6cc4 ) │ │ │ │ + ldr r0, [pc, #232] @ (2f6c84 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f6b9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 260c44 │ │ │ │ mov r6, r0 │ │ │ │ bl 4d7a70 │ │ │ │ ldr r5, [pc, #100] @ (2f6c20 ) │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #96] @ (2f6c24 ) │ │ │ │ ldr r2, [pc, #100] @ (2f6c28 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2f6c2c ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #84] @ (2f6c30 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ bl 29d9dc │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 2f6c04 │ │ │ │ blx 263434 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -228424,19 +228424,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ asrs r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - rors r6, r6 │ │ │ │ + rors r6, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bxns lr │ │ │ │ + bxns ip │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r4, r6, #29 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f6c34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -228453,30 +228453,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2f6d74 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 26a86c │ │ │ │ ldr r3, [pc, #220] @ (2f6d78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -228488,22 +228488,22 @@ │ │ │ │ blx 260c44 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5e53c0 │ │ │ │ + bl 5e53b0 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ blx 26321c │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2f6d0a │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 260c44 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -228551,19 +228551,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #17 │ │ │ │ + lsrs r2, r0, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adcs r4, r4 │ │ │ │ + adcs r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ eors r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #176 @ 0xb0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -228573,15 +228573,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 26a8f4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e2f4c │ │ │ │ + bl 5e2f3c │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f6ebc │ │ │ │ ldr r3, [pc, #308] @ (2f6edc ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -228627,15 +228627,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 5e38e8 │ │ │ │ + bl 5e38d8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2f6e44 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ @@ -228693,15 +228693,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 2f75a4 │ │ │ │ + b.n 2f7584 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f6ee0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -228738,88 +228738,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2f6fbc ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r2, [pc, #108] @ (2f6fc0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2f6fc4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2f6f92 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f9900 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (2f6fc8 ) │ │ │ │ ldr r4, [pc, #48] @ (2f6fcc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r6, #106 @ 0x6a │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r1, #5 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r3, r0] │ │ │ │ + ldrh r2, [r1, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bics r0, r5 │ │ │ │ + bics r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, ip │ │ │ │ + add r0, sl │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f6fd0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5df4ac │ │ │ │ + bl 5df49c │ │ │ │ cbnz r0, 2f7014 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r1, [pc, #80] @ (2f7044 ) │ │ │ │ ldr r2, [pc, #84] @ (2f7048 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2f704c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2fba5c │ │ │ │ ldr r3, [pc, #56] @ (2f7050 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -228827,34 +228827,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2f7058 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r5, #198 @ 0xc6 │ │ │ │ + subs r5, #182 @ 0xb6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r7, r5] │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r5, #156 @ 0x9c │ │ │ │ + subs r5, #140 @ 0x8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, r1 │ │ │ │ + mvns r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r6, r3 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f705c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228862,21 +228862,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2f70c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e58e4 │ │ │ │ + bl 5e58d4 │ │ │ │ ldr r1, [pc, #64] @ (2f70c4 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f3c │ │ │ │ + bl 5e2f2c │ │ │ │ ldr r2, [pc, #56] @ (2f70c8 ) │ │ │ │ ldr r3, [pc, #44] @ (2f70c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -228907,26 +228907,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2f7240 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2f7244 ) │ │ │ │ add r0, pc │ │ │ │ blx 2613f0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r1, [pc, #344] @ (2f7248 ) │ │ │ │ ldr r2, [pc, #344] @ (2f724c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2f7250 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f7234 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2f7254 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -229015,19 +229015,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2f716c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6d7338 │ │ │ │ + bl 6d7328 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71cc2c │ │ │ │ + bl 71cc1c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2f7210 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 260ac8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -229043,39 +229043,39 @@ │ │ │ │ blx 2616d0 │ │ │ │ b.n 2f7194 │ │ │ │ ldr r1, [pc, #56] @ (2f7270 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2616d0 │ │ │ │ b.n 2f71fe │ │ │ │ - sbcs r2, r5 │ │ │ │ + sbcs r2, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r3, #238 @ 0xee │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #200 @ 0xc8 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r4, #30 │ │ │ │ + lsls r6, r2, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - muls r4, r2 │ │ │ │ + muls r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - orrs r4, r4 │ │ │ │ + orrs r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r2, r5 │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + cmn r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmn r2, r3 │ │ │ │ + cmn r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - tst r0, r7 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f7274 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229100,15 +229100,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r2, #88 @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + movs r0, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002f72c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229118,15 +229118,15 @@ │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #36] @ (2f7300 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7325a8 │ │ │ │ + bl 732598 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -229164,53 +229164,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f7370 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r2, #120 @ 0x78 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs r2, r0 │ │ │ │ + adcs r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #250 @ 0xfa │ │ │ │ + subs r7, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f7374 : │ │ │ │ b.w 336c5c │ │ │ │ │ │ │ │ 002f7378 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 260c44 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr.w ip, [pc, #80] @ 2f73e8 │ │ │ │ ldr r2, [pc, #80] @ (2f73ec ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f73f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 336c60 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -229226,30 +229226,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r0, #20 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + strb r6, [r7, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f73f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 441f18 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71cc2c │ │ │ │ + bl 71cc1c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f741e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260ac8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229267,21 +229267,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f7484 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 2613f0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4d5c │ │ │ │ + bl 5e4d4c │ │ │ │ ldr r1, [pc, #56] @ (2f7488 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f44 │ │ │ │ + bl 5e2f34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71cc2c │ │ │ │ + bl 71cc1c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f746e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260ac8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229290,35 +229290,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ bl 6b48a │ │ │ │ │ │ │ │ 002f748c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f74e0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 2613f0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4d5c │ │ │ │ + bl 5e4d4c │ │ │ │ ldr r1, [pc, #56] @ (2f74e4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f44 │ │ │ │ + bl 5e2f34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71cc2c │ │ │ │ + bl 71cc1c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f74ca │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260ac8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229327,15 +229327,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r5, #222 @ 0xde │ │ │ │ lsls r6, r1, #1 │ │ │ │ bl 1434e6 │ │ │ │ │ │ │ │ 002f74e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -229344,31 +229344,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f756c ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f754a │ │ │ │ ldr r4, [pc, #96] @ (2f7570 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2f7574 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 260c44 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 7325a8 │ │ │ │ + bl 732598 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229381,55 +229381,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f7580 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2f7536 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #138 @ 0x8a │ │ │ │ + subs r5, #122 @ 0x7a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + subs r0, #152 @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ands r2, r2 │ │ │ │ + ands r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + subs r0, #88 @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #174 @ 0xae │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #232 @ 0xe8 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f7584 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5deee8 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5deed8 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #96] @ (2f7604 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f75d2 │ │ │ │ ldr r3, [pc, #88] @ (2f7608 ) │ │ │ │ ldr r2, [pc, #88] @ (2f760c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -229439,43 +229439,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f7618 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #146 @ 0x92 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #10 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + subs r7, #212 @ 0xd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f762c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strb r6, [r7, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229484,15 +229484,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2f7968 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2f796c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2f7958 │ │ │ │ add r3, pc │ │ │ │ @@ -229505,587 +229505,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (2f7978 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #744] @ (2f797c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2f7980 ) │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r3, [pc, #740] @ (2f7984 ) │ │ │ │ ldr r2, [pc, #740] @ (2f7988 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #728] @ (2f798c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2f7990 ) │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r3, [pc, #724] @ (2f7994 ) │ │ │ │ ldr r2, [pc, #724] @ (2f7998 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #712] @ (2f799c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2f79a0 ) │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r3, [pc, #708] @ (2f79a4 ) │ │ │ │ ldr r2, [pc, #708] @ (2f79a8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #696] @ (2f79ac ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2f79b0 ) │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r3, [pc, #692] @ (2f79b4 ) │ │ │ │ ldr r2, [pc, #692] @ (2f79b8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #680] @ (2f79bc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2f79c0 ) │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r3, [pc, #676] @ (2f79c4 ) │ │ │ │ ldr r2, [pc, #676] @ (2f79c8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #664] @ (2f79cc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r3, [pc, #656] @ (2f79d0 ) │ │ │ │ ldr r1, [pc, #656] @ (2f79d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2f79d8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2f79dc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ ldr r2, [pc, #640] @ (2f79e0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2f79e4 ) │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r3, [pc, #636] @ (2f79e8 ) │ │ │ │ ldr r1, [pc, #636] @ (2f79ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2f79f0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2f79f4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ ldr r2, [pc, #620] @ (2f79f8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r3, [pc, #612] @ (2f79fc ) │ │ │ │ ldr r1, [pc, #612] @ (2f7a00 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2f7a04 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2f7a08 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ ldr r2, [pc, #596] @ (2f7a0c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r3, [pc, #588] @ (2f7a10 ) │ │ │ │ ldr r1, [pc, #592] @ (2f7a14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2f7a18 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2f7a1c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ ldr r2, [pc, #576] @ (2f7a20 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #568] @ (2f7a24 ) │ │ │ │ ldr r3, [pc, #568] @ (2f7a28 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2f7a2c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #560] @ (2f7a30 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #552] @ (2f7a34 ) │ │ │ │ ldr r3, [pc, #552] @ (2f7a38 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2f7a3c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6070 │ │ │ │ + bl 5e6060 │ │ │ │ ldr r2, [pc, #544] @ (2f7a40 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #536] @ (2f7a44 ) │ │ │ │ ldr r3, [pc, #536] @ (2f7a48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2f7a4c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6070 │ │ │ │ + bl 5e6060 │ │ │ │ ldr r2, [pc, #528] @ (2f7a50 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #520] @ (2f7a54 ) │ │ │ │ ldr r3, [pc, #520] @ (2f7a58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (2f7a5c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6070 │ │ │ │ + bl 5e6060 │ │ │ │ ldr r2, [pc, #512] @ (2f7a60 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #504] @ (2f7a64 ) │ │ │ │ ldr r3, [pc, #504] @ (2f7a68 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (2f7a6c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6070 │ │ │ │ + bl 5e6060 │ │ │ │ ldr r2, [pc, #496] @ (2f7a70 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #488] @ (2f7a74 ) │ │ │ │ ldr r3, [pc, #488] @ (2f7a78 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (2f7a7c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6070 │ │ │ │ + bl 5e6060 │ │ │ │ ldr r2, [pc, #480] @ (2f7a80 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #472] @ (2f7a84 ) │ │ │ │ ldr r3, [pc, #472] @ (2f7a88 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (2f7a8c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #464] @ (2f7a90 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #456] @ (2f7a94 ) │ │ │ │ ldr r3, [pc, #456] @ (2f7a98 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (2f7a9c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6070 │ │ │ │ + bl 5e6060 │ │ │ │ ldr r2, [pc, #448] @ (2f7aa0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #440] @ (2f7aa4 ) │ │ │ │ ldr r3, [pc, #440] @ (2f7aa8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e523c │ │ │ │ + bl 5e522c │ │ │ │ ldr r2, [pc, #424] @ (2f7aac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r1, [pc, #416] @ (2f7ab0 ) │ │ │ │ ldr r3, [pc, #416] @ (2f7ab4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (2f7ab8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #408] @ (2f7abc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r2, [pc, #400] @ (2f7ac0 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (2f7ac4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e523c │ │ │ │ + bl 5e522c │ │ │ │ ldr r2, [pc, #384] @ (2f7ac8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e66f8 │ │ │ │ + bl 5e66e8 │ │ │ │ ldr r2, [pc, #376] @ (2f7acc ) │ │ │ │ b.n 2f7ad0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + subs r0, #152 @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r5, r4] │ │ │ │ + strh r2, [r3, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #188 @ 0xbc │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #54 @ 0x36 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #22 │ │ │ │ + subs r7, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #74 @ 0x4a │ │ │ │ + subs r7, #58 @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #18 │ │ │ │ + subs r7, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r7, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #62 @ 0x3e │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r7, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #46 @ 0x2e │ │ │ │ + subs r7, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #66 @ 0x42 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #54 @ 0x36 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #22 │ │ │ │ + subs r7, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #56 @ 0x38 │ │ │ │ + subs r7, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #94 @ 0x5e │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #92 @ 0x5c │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #118 @ 0x76 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r7, #138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #170 @ 0xaa │ │ │ │ + subs r7, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #168 @ 0xa8 │ │ │ │ + subs r7, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r7, #1 │ │ │ │ + subs r2, r5, #1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + subs r7, #176 @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + subs r7, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + subs r7, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #242 @ 0xf2 │ │ │ │ + subs r7, #226 @ 0xe2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + subs r7, #220 @ 0xdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + subs r7, #222 @ 0xde │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + subs r7, #220 @ 0xdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ands r4, r1 │ │ │ │ + subs r7, #252 @ 0xfc │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - ands r0, r2 │ │ │ │ + ands r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ands r6, r5 │ │ │ │ + ands r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r6 │ │ │ │ + ands r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #608] @ (2f7d24 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #78 @ 0x4e │ │ │ │ + udf #62 @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands r0, r6 │ │ │ │ + ands r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (2f7b00 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (2f7b04 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (2f7b08 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ ldr r2, [pc, #28] @ (2f7b0c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e66f8 │ │ │ │ + b.w 5e66e8 │ │ │ │ nop │ │ │ │ - str r1, [sp, #584] @ 0x248 │ │ │ │ + str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r6, #206 @ 0xce │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 5e58e4 │ │ │ │ + bl 5e58d4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e56b4 │ │ │ │ + bl 5e56a4 │ │ │ │ cbz r0, 2f7b46 │ │ │ │ ldr r1, [pc, #68] @ (2f7b78 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e548c │ │ │ │ + b.w 5e547c │ │ │ │ ldr r3, [pc, #52] @ (2f7b7c ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 2f7b80 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (2f7b84 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r5, #194 @ 0xc2 │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r3, #156 @ 0x9c │ │ │ │ + adds r3, #140 @ 0x8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, #170 @ 0xaa │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #146 @ 0x92 │ │ │ │ + subs r6, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2f7c64 ) │ │ │ │ @@ -230093,15 +230093,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2f7c6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230110,26 +230110,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 5e2c5c │ │ │ │ + bl 5e2c4c │ │ │ │ cbz r0, 2f7bea │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c68 │ │ │ │ + bl 5e2c58 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f7c38 │ │ │ │ blx 2622a0 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2f7c4e │ │ │ │ ldr r1, [pc, #112] @ (2f7c70 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -230167,47 +230167,47 @@ │ │ │ │ ldr r1, [pc, #36] @ (2f7c7c ) │ │ │ │ ldr r0, [pc, #40] @ (2f7c80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r3, #64 @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2 0, cr0, [r2, #-276] @ 0xfffffeec │ │ │ │ - ldr r5, [pc, #840] @ (2f7fb8 ) │ │ │ │ + ldc2l 0, cr0, [r2], #276 @ 0x114 │ │ │ │ + ldr r5, [pc, #776] @ (2f7f78 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r5, #13 │ │ │ │ + lsls r2, r3, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, #152 @ 0x98 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r5, #186 @ 0xba │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #124] @ (2f7d1c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2f7d20 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2f7d24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 260f78 │ │ │ │ @@ -230237,18 +230237,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + adds r2, #62 @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfbfa0045 │ │ │ │ - ldr r4, [pc, #816] @ (2f8058 ) │ │ │ │ + @ instruction: 0xfbea0045 │ │ │ │ + ldr r4, [pc, #752] @ (2f8018 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7d70 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230257,29 +230257,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7d78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb5c0045 │ │ │ │ - ldr r4, [pc, #184] @ (2f7e34 ) │ │ │ │ + @ instruction: 0xfb4c0045 │ │ │ │ + ldr r4, [pc, #120] @ (2f7df4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7dc4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230288,29 +230288,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7dcc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #74 @ 0x4a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb080045 │ │ │ │ - ldr r3, [pc, #872] @ (2f8138 ) │ │ │ │ + @ instruction: 0xfaf80045 │ │ │ │ + ldr r3, [pc, #808] @ (2f80f8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7e14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230318,28 +230318,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f7e1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r1, #6 │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfab40045 │ │ │ │ - ldr r3, [pc, #536] @ (2f8038 ) │ │ │ │ + @ instruction: 0xfaa40045 │ │ │ │ + ldr r3, [pc, #472] @ (2f7ff8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7e68 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230348,29 +230348,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7e70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfa640045 │ │ │ │ - ldr r3, [pc, #216] @ (2f7f4c ) │ │ │ │ + @ instruction: 0xfa540045 │ │ │ │ + ldr r3, [pc, #152] @ (2f7f0c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7eb8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230378,28 +230378,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f7ec0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfa100045 │ │ │ │ - ldr r2, [pc, #904] @ (2f824c ) │ │ │ │ + @ instruction: 0xfa000045 │ │ │ │ + ldr r2, [pc, #840] @ (2f820c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7f08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230407,28 +230407,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f7f10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #18 │ │ │ │ + adds r0, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vst1.8 {d16[2]}, [r0], r5 │ │ │ │ - ldr r2, [pc, #584] @ (2f815c ) │ │ │ │ + ldrsh.w r0, [r0, #69] @ 0x45 │ │ │ │ + ldr r2, [pc, #520] @ (2f811c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7f5c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230437,29 +230437,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7f64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #194 @ 0xc2 │ │ │ │ + cmp r7, #178 @ 0xb2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr??.w r0, [r0, r5] │ │ │ │ - ldr r2, [pc, #264] @ (2f8070 ) │ │ │ │ + vld4.16 {d16-d19}, [r0], r5 │ │ │ │ + ldr r2, [pc, #200] @ (2f8030 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7fac │ │ │ │ sub sp, #12 │ │ │ │ @@ -230467,28 +230467,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f7fb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb.w r0, [ip, r5] │ │ │ │ - ldr r1, [pc, #952] @ (2f8370 ) │ │ │ │ + vst4.16 {d0-d3}, [ip], r5 │ │ │ │ + ldr r1, [pc, #888] @ (2f8330 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7ffc │ │ │ │ sub sp, #12 │ │ │ │ @@ -230496,28 +230496,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8004 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r7, #30 │ │ │ │ + cmp r7, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str.w r0, [ip, #69] @ 0x45 │ │ │ │ - ldr r1, [pc, #632] @ (2f8280 ) │ │ │ │ + ldrh.w r0, [ip, #69] @ 0x45 │ │ │ │ + ldr r1, [pc, #568] @ (2f8240 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f8050 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230526,29 +230526,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f8058 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr??.w r0, [ip, r5] │ │ │ │ - ldr r1, [pc, #312] @ (2f8194 ) │ │ │ │ + str??.w r0, [ip, r5] │ │ │ │ + ldr r1, [pc, #248] @ (2f8154 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f80a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230556,28 +230556,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f80a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, #122 @ 0x7a │ │ │ │ + cmp r6, #106 @ 0x6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh.w r0, [r8, r5] │ │ │ │ - ldr r0, [pc, #1000] @ (2f8494 ) │ │ │ │ + ldrb.w r0, [r8, r5] │ │ │ │ + ldr r0, [pc, #936] @ (2f8454 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f80f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230586,29 +230586,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f80fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #42 @ 0x2a │ │ │ │ + cmp r6, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7d80045 │ │ │ │ - ldr r0, [pc, #680] @ (2f83a8 ) │ │ │ │ + @ instruction: 0xf7c80045 │ │ │ │ + ldr r0, [pc, #616] @ (2f8368 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f8144 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230616,28 +230616,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f814c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r5, #214 @ 0xd6 │ │ │ │ + cmp r5, #198 @ 0xc6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7840045 │ │ │ │ - ldr r0, [pc, #344] @ (2f82a8 ) │ │ │ │ + @ instruction: 0xf7740045 │ │ │ │ + ldr r0, [pc, #280] @ (2f8268 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f8198 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230646,29 +230646,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f81a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r5, #134 @ 0x86 │ │ │ │ + cmp r5, #118 @ 0x76 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7340045 │ │ │ │ - ldr r0, [pc, #24] @ (2f81bc ) │ │ │ │ + @ instruction: 0xf7240045 │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f81e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230676,28 +230676,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f81f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r5, #50 @ 0x32 │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf6e00045 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0xf6d00045 │ │ │ │ + @ instruction: 0x47a2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f823c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230706,29 +230706,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f8244 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r4, #226 @ 0xe2 │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf6900045 │ │ │ │ - bx ip │ │ │ │ + @ instruction: 0xf6800045 │ │ │ │ + bx sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f828c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230736,28 +230736,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8294 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r4, #142 @ 0x8e │ │ │ │ + cmp r4, #126 @ 0x7e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf63c0045 │ │ │ │ - bx r1 │ │ │ │ + @ instruction: 0xf62c0045 │ │ │ │ + mov lr, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f82e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230766,146 +230766,146 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f82f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf5ec0045 │ │ │ │ - mov lr, r7 │ │ │ │ + rsbs r0, ip, #12910592 @ 0xc50000 │ │ │ │ + mov lr, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #196] @ (2f83d8 ) │ │ │ │ ldr r2, [pc, #200] @ (2f83dc ) │ │ │ │ ldr r1, [pc, #200] @ (2f83e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f83cc │ │ │ │ ldr r0, [pc, #180] @ (2f83e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r1, [pc, #176] @ (2f83e8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4298 │ │ │ │ + bl 5e4288 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f835a │ │ │ │ ldr r1, [pc, #164] @ (2f83ec ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e4574 │ │ │ │ + bl 5e4564 │ │ │ │ cbnz r0, 2f8376 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5e58e4 │ │ │ │ + bl 5e58d4 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5e5214 │ │ │ │ + bl 5e5204 │ │ │ │ ldr r1, [pc, #104] @ (2f83f0 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e43f4 │ │ │ │ + bl 5e43e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8358 │ │ │ │ ldr r1, [pc, #92] @ (2f83f4 ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (2f83f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2f83fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e67f8 │ │ │ │ + bl 5e67e8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f835a │ │ │ │ ldr r1, [pc, #64] @ (2f8400 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e548c │ │ │ │ + bl 5e547c │ │ │ │ b.n 2f8358 │ │ │ │ ldr r0, [pc, #52] @ (2f8404 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f8346 │ │ │ │ - cmp r3, #218 @ 0xda │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf58a0045 │ │ │ │ - mov r2, fp │ │ │ │ + sbcs.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ + mov r2, r9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #50 @ 0x32 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #242 @ 0xf2 │ │ │ │ + subs r7, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r6, #242 @ 0xf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #64 @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #182 @ 0xb6 │ │ │ │ + subs r5, #166 @ 0xa6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2f838c │ │ │ │ + bcc.n 2f836c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2f8490 │ │ │ │ sub sp, #24 │ │ │ │ @@ -230923,25 +230923,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2f84a4 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #84] @ (2f84a8 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6dc4f8 │ │ │ │ + bl 6dc4e8 │ │ │ │ ldr r2, [pc, #64] @ (2f84ac ) │ │ │ │ ldr r3, [pc, #44] @ (2f8498 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -230951,23 +230951,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + cmp r2, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, #182 @ 0xb6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orn r0, r6, #12910592 @ 0xc50000 │ │ │ │ + orrs.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #120 @ 0x78 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -230990,25 +230990,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 7188e4 │ │ │ │ + bl 7188d4 │ │ │ │ ldr r2, [pc, #60] @ (2f8550 ) │ │ │ │ ldr r3, [pc, #44] @ (2f8544 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231019,23 +231019,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #38 @ 0x26 │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r0, #10 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r2 │ │ │ │ + add lr, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3ba0045 │ │ │ │ + usat r0, #5, sl, asr #1 │ │ │ │ movs r7, #206 @ 0xce │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #140] @ 2f85f0 │ │ │ │ @@ -231054,23 +231054,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #68] @ 2f85e8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7188e4 │ │ │ │ + bl 7188d4 │ │ │ │ cbz r0, 2f85bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (2f8604 ) │ │ │ │ ldr r3, [pc, #56] @ (2f85f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -231085,23 +231085,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r1, #130 @ 0x82 │ │ │ │ + cmp r1, #114 @ 0x72 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r7, #102 @ 0x66 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r2, r6 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3160045 │ │ │ │ + ssat r0, #6, r6, lsl #1 │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 2f86a0 │ │ │ │ @@ -231120,30 +231120,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6d7158 │ │ │ │ + bl 6d7148 │ │ │ │ cbz r0, 2f8676 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 269874 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6d6dec │ │ │ │ + bl 6d6ddc │ │ │ │ ldr r2, [pc, #60] @ (2f86b4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f86a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231154,23 +231154,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r6, #182 @ 0xb6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r6, r7 │ │ │ │ + orrs r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2640045 │ │ │ │ + @ instruction: 0xf2540045 │ │ │ │ movs r6, #106 @ 0x6a │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f86f0 │ │ │ │ @@ -231179,23 +231179,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f86f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rsb r0, ip, #69 @ 0x45 │ │ │ │ - cmp r6, r3 │ │ │ │ + subs.w r0, ip, #69 @ 0x45 │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f8734 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231203,23 +231203,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f873c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + movs r7, #202 @ 0xca │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf1880045 │ │ │ │ - negs r2, r3 │ │ │ │ + sbcs.w r0, r8, #69 @ 0x45 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f8778 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231227,23 +231227,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f8780 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ - movs r7, #150 @ 0x96 │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adc.w r0, r4, #69 @ 0x45 │ │ │ │ - tst r6, r2 │ │ │ │ + @ instruction: 0xf1340045 │ │ │ │ + tst r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f87bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -231251,23 +231251,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f87c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add.w r0, r0, #69 @ 0x45 │ │ │ │ - rors r2, r2 │ │ │ │ + @ instruction: 0xf0f00045 │ │ │ │ + rors r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f8800 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231275,23 +231275,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f8808 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ - movs r7, #14 │ │ │ │ + movs r6, #254 @ 0xfe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf0bc0045 │ │ │ │ - sbcs r6, r1 │ │ │ │ + @ instruction: 0xf0ac0045 │ │ │ │ + adcs r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f8848 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231299,24 +231299,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f8850 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ nop │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orns r0, r8, #69 @ 0x45 │ │ │ │ - adcs r2, r1 │ │ │ │ + orn r0, r8, #69 @ 0x45 │ │ │ │ + asrs r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f8890 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231324,24 +231324,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f8898 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ nop │ │ │ │ - movs r6, #130 @ 0x82 │ │ │ │ + movs r6, #114 @ 0x72 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bics.w r0, r0, #69 @ 0x45 │ │ │ │ - asrs r2, r0 │ │ │ │ + bic.w r0, r0, #69 @ 0x45 │ │ │ │ + lsrs r2, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f88d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231349,24 +231349,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f88e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ nop │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vmla.i32 d16, d8, d5[0] │ │ │ │ - lsls r2, r7 │ │ │ │ + vmla.i16 d16, d8, d5[0] │ │ │ │ + lsls r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f8920 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231374,24 +231374,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f8928 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ nop │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r5, #226 @ 0xe2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vmla.i32 d0, d0, d5[0] │ │ │ │ - eors r2, r6 │ │ │ │ + vmla.i16 d0, d0, d5[0] │ │ │ │ + eors r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2f896c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231399,25 +231399,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2f8974 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ nop │ │ │ │ - movs r5, #170 @ 0xaa │ │ │ │ + movs r5, #154 @ 0x9a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vhadd.s16 q8, q4, │ │ │ │ - ands r2, r5 │ │ │ │ + vhadd.s8 q8, q4, │ │ │ │ + ands r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2f8a1c │ │ │ │ sub sp, #20 │ │ │ │ @@ -231435,28 +231435,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6dc78c │ │ │ │ + bl 6dc77c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2f8a04 │ │ │ │ cbz r1, 2f89e0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6d7dc4 │ │ │ │ + bl 6d7db4 │ │ │ │ ldr r2, [pc, #76] @ (2f8a30 ) │ │ │ │ ldr r3, [pc, #64] @ (2f8a24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231471,26 +231471,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 2691cc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f89e0 │ │ │ │ - bl 6d7dc4 │ │ │ │ + bl 6d7db4 │ │ │ │ b.n 2f89e0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - movs r5, #94 @ 0x5e │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #204 @ 0xcc │ │ │ │ + subs r7, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp 0, 15, cr0, cr4, cr5, {2} │ │ │ │ + cdp 0, 14, cr0, cr4, cr5, {2} │ │ │ │ movs r3, #0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #192] @ 2f8b04 │ │ │ │ @@ -231509,15 +231509,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2f8b18 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -231544,15 +231544,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2f8b1c ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6dc984 │ │ │ │ + bl 6dc974 │ │ │ │ ldr r2, [pc, #68] @ (2f8b20 ) │ │ │ │ ldr r3, [pc, #44] @ (2f8b0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -231563,23 +231563,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r4, #162 @ 0xa2 │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp 0, 3, cr0, cr10, cr5, {2} │ │ │ │ + cdp 0, 2, cr0, cr10, cr5, {2} │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -231604,15 +231604,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 263434 │ │ │ │ @@ -231628,17 +231628,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2f8b72 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 6d7158 │ │ │ │ + bl 6d7148 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6d6dec │ │ │ │ + bl 6d6ddc │ │ │ │ ldr r2, [pc, #64] @ (2f8bf0 ) │ │ │ │ ldr r3, [pc, #52] @ (2f8be8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231649,23 +231649,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r1, #158 @ 0x9e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r6, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r4, #-276] @ 0xfffffeec │ │ │ │ + stcl 0, cr0, [r4, #-276] @ 0xfffffeec │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8c44 │ │ │ │ @@ -231674,32 +231674,32 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2f8c4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f8c32 │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 263218 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r2, #226 @ 0xe2 │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [r0], {69} @ 0x45 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + stc 0, cr0, [r0], {69} @ 0x45 │ │ │ │ + subs r5, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8ca0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231708,33 +231708,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8ca8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r2, #134 @ 0x86 │ │ │ │ + movs r2, #118 @ 0x76 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [r4], #-276 @ 0xfffffeec │ │ │ │ - subs r5, #6 │ │ │ │ + stc 0, cr0, [r4], #-276 @ 0xfffffeec │ │ │ │ + subs r4, #246 @ 0xf6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8cfc │ │ │ │ sub sp, #12 │ │ │ │ @@ -231743,33 +231743,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8d04 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r2, #42 @ 0x2a │ │ │ │ + movs r2, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rsbs r0, r8, r5, lsl #1 │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + rsb r0, r8, r5, lsl #1 │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8d58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231778,33 +231778,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8d60 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #206 @ 0xce │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs.w r0, ip, r5, lsl #1 │ │ │ │ - subs r4, #78 @ 0x4e │ │ │ │ + sbc.w r0, ip, r5, lsl #1 │ │ │ │ + subs r4, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8db4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231813,33 +231813,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8dbc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #114 @ 0x72 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xeb200045 │ │ │ │ - subs r3, #242 @ 0xf2 │ │ │ │ + adds.w r0, r0, r5, lsl #1 │ │ │ │ + subs r3, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8e14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231848,33 +231848,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8e1c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #22 │ │ │ │ + movs r1, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pkhbt r0, r4, r5, lsl #1 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + @ instruction: 0xeab40045 │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8e74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231883,33 +231883,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8e7c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r0, #182 @ 0xb6 │ │ │ │ + movs r0, #166 @ 0xa6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orn r0, r4, r5, lsl #1 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + orrs.w r0, r4, r5, lsl #1 │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8ed4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231918,33 +231918,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8edc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r0, #86 @ 0x56 │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - and.w r0, r4, r5, lsl #1 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + ldrd r0, r0, [r4, #276]! @ 0x114 │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8f34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231953,33 +231953,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8f3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r6, r6, #7 │ │ │ │ + subs r6, r4, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xe9a40045 │ │ │ │ - subs r2, #118 @ 0x76 │ │ │ │ + @ instruction: 0xe9940045 │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2f8f9c │ │ │ │ sub sp, #8 │ │ │ │ @@ -231989,15 +231989,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f8fa0 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2f8fa4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b364 │ │ │ │ cbz r0, 2f8f88 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 260f78 │ │ │ │ @@ -232008,34 +232008,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, r3, #6 │ │ │ │ + subs r0, r1, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r2, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmdb ip!, {r0, r2, r6} │ │ │ │ + stmdb ip!, {r0, r2, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2f9034 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #124] @ (2f9038 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2f903c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 260f78 │ │ │ │ @@ -232059,18 +232059,18 @@ │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260f74 │ │ │ │ - subs r0, r6, #4 │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [r2], #276 @ 0x114 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + @ instruction: 0xe8d20045 │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2f90e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -232080,15 +232080,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2f90f0 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #132] @ (2f90f4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ cbz r0, 2f90b6 │ │ │ │ ldr r1, [pc, #124] @ (2f90f8 ) │ │ │ │ @@ -232118,35 +232118,35 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (2f9100 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r0, r3, #2 │ │ │ │ + subs r0, r1, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #24 │ │ │ │ + subs r1, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strex r0, r0, [r0, #276] @ 0x114 │ │ │ │ - subs r3, #250 @ 0xfa │ │ │ │ + @ instruction: 0xe8300045 │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r2, #214 @ 0xd6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #240 @ 0xf0 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2f91ec │ │ │ │ @@ -232176,35 +232176,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6dc4f8 │ │ │ │ + bl 6dc4e8 │ │ │ │ cbz r0, 2f91b6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2f9198 │ │ │ │ mov r1, r4 │ │ │ │ bl 42d8e0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2f9196 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6d7d88 │ │ │ │ + bl 6d7d78 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2f91be │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2f91aa │ │ │ │ mov r1, r4 │ │ │ │ bl 42d8e0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -232212,15 +232212,15 @@ │ │ │ │ bne.n 2f9186 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2f7c84 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 261960 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #72] @ (2f9208 ) │ │ │ │ ldr r3, [pc, #44] @ (2f91f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232240,19 +232240,19 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f90a0 │ │ │ │ + b.n 2f9080 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r1, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #32 │ │ │ │ + subs r0, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, r4, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -232272,15 +232272,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2f9364 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -232345,15 +232345,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2f9368 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6dc78c │ │ │ │ + bl 6dc77c │ │ │ │ ldr r2, [pc, #64] @ (2f936c ) │ │ │ │ ldr r3, [pc, #44] @ (2f9358 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -232363,23 +232363,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - adds r2, r1, #3 │ │ │ │ + adds r2, r7, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r2, r6, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2f9028 │ │ │ │ + b.n 2f9008 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r0, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -232403,24 +232403,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 263434 │ │ │ │ movs r3, #0 │ │ │ │ @@ -232442,36 +232442,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2f952c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e5ff0 │ │ │ │ + bl 5e5fe0 │ │ │ │ ldr r2, [pc, #276] @ (2f9530 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5e65a8 │ │ │ │ + bl 5e6598 │ │ │ │ ldr r1, [pc, #268] @ (2f9534 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2f9538 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2f953c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e5ff0 │ │ │ │ + bl 5e5fe0 │ │ │ │ ldr r2, [pc, #252] @ (2f9540 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5e65a8 │ │ │ │ + bl 5e6598 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -232516,71 +232516,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2f9550 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e5ff0 │ │ │ │ + bl 5e5fe0 │ │ │ │ ldr r2, [pc, #116] @ (2f9554 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2f9558 ) │ │ │ │ - bl 5e65a8 │ │ │ │ + bl 5e6598 │ │ │ │ ldr r3, [pc, #108] @ (2f955c ) │ │ │ │ ldr r2, [pc, #112] @ (2f9560 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e5f08 │ │ │ │ + bl 5e5ef8 │ │ │ │ ldr r2, [pc, #100] @ (2f9564 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5e65a8 │ │ │ │ + bl 5e6598 │ │ │ │ b.n 2f93ee │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ adds r6, r3, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r3, r5 │ │ │ │ + subs r6, r1, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2f8f44 │ │ │ │ + b.n 2f8f24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + movs r7, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r1, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r6, #28 │ │ │ │ + movs r6, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 2f9158 │ │ │ │ - movs r6, #12 │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #52 @ 0x34 │ │ │ │ + movs r6, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff2d562 <__bss_end__@@Base+0xff3ed41e> │ │ │ │ - movs r6, #52 @ 0x34 │ │ │ │ + movs r6, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (2f9790 ) │ │ │ │ @@ -232614,30 +232614,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 6dc984 │ │ │ │ + bl 6dc974 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9684 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f96b6 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -232683,19 +232683,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6d7e00 │ │ │ │ + bl 6d7df0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #296] @ (2f97b8 ) │ │ │ │ ldr r3, [pc, #260] @ (2f9794 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -232734,15 +232734,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (2f97c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f9680 │ │ │ │ vldr d7, [pc, #128] @ 2f9788 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (2f97c8 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (2f97cc ) │ │ │ │ @@ -232751,15 +232751,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f9680 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (2f97d4 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (2f97d8 ) │ │ │ │ @@ -232768,15 +232768,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (2f97dc ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f9680 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2f97e0 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (2f97e4 ) │ │ │ │ @@ -232785,15 +232785,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2f97e8 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f9680 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -232801,51 +232801,51 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r3, #29 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r0, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2f9d88 │ │ │ │ + b.n 2f9d68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, r0, r2 │ │ │ │ + adds r6, r6, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #178 @ 0xb2 │ │ │ │ + movs r5, #162 @ 0xa2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r3, #108 @ 0x6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r2, #25 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + asrs r0, r6, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #74 @ 0x4a │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + movs r2, #228 @ 0xe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #6 │ │ │ │ + movs r4, #246 @ 0xf6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #18 │ │ │ │ + movs r5, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r5, #30 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r5, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #128 @ 0x80 │ │ │ │ + movs r2, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r0, #30 │ │ │ │ + asrs r0, r6, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002f97ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232874,25 +232874,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2f989c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2f988c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c4c │ │ │ │ - bl 5e2c70 │ │ │ │ + bl 5e2c3c │ │ │ │ + bl 5e2c60 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2f988c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232907,31 +232907,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 2f9d24 │ │ │ │ + b.n 2f9d04 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f98a0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e2c70 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 2f98ee │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232956,24 +232956,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2f99e8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #208] @ (2f99ec ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2f99f0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232999,15 +232999,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 263250 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2f9998 │ │ │ │ - bl 5e53c0 │ │ │ │ + bl 5e53b0 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 263434 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -233031,41 +233031,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + svc 114 @ 0x72 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f99f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2f9dd4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #964] @ (2f9dd8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2f9ddc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f9d5e │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233242,15 +233242,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (2f9de8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233261,27 +233261,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (2f9df4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2f9c10 │ │ │ │ ldr r3, [pc, #392] @ (2f9df8 ) │ │ │ │ ldr r2, [pc, #392] @ (2f9dfc ) │ │ │ │ ldr r1, [pc, #396] @ (2f9e00 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233292,15 +233292,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (2f9e0c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233311,15 +233311,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233330,15 +233330,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233349,15 +233349,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233366,120 +233366,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2f9e38 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2f9c10 │ │ │ │ ldr r3, [pc, #192] @ (2f9e3c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (2f9e40 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (2f9e44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2f9c10 │ │ │ │ ldr r3, [pc, #172] @ (2f9e48 ) │ │ │ │ ldr r2, [pc, #172] @ (2f9e4c ) │ │ │ │ ldr r1, [pc, #176] @ (2f9e50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2f9c10 │ │ │ │ ldr r1, [pc, #148] @ (2f9e54 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2f9e58 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r3, #19 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #138 @ 0x8a │ │ │ │ + udf #122 @ 0x7a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r7, #88 @ 0x58 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r6, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #12 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r7, #6 │ │ │ │ + adds r2, r5, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r1, #6 │ │ │ │ + adds r0, r7, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r7, #9 │ │ │ │ + asrs r4, r5, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + movs r1, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + adds r2, r4, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r1, #9 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #32 │ │ │ │ + movs r1, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r7, #4 │ │ │ │ + adds r6, r5, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #16 │ │ │ │ + movs r1, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r2, #4 │ │ │ │ + adds r2, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r3, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r4, #3 │ │ │ │ + adds r2, r2, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r7, #6 │ │ │ │ + asrs r4, r5, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #232 @ 0xe8 │ │ │ │ + movs r0, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r6, #2 │ │ │ │ + adds r2, r4, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + subs r2, r4, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #206 @ 0xce │ │ │ │ + movs r0, #190 @ 0xbe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r4, #1 │ │ │ │ + adds r0, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r2, #5 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #222 @ 0xde │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r0, #1 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r4, #0 │ │ │ │ + adds r2, r2, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r0, #7 │ │ │ │ + subs r0, r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f9e5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233488,28 +233488,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f9e98 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2f9e9c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5e5f88 │ │ │ │ + bl 5e5f78 │ │ │ │ ldr r2, [pc, #28] @ (2f9ea0 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e66f8 │ │ │ │ + b.w 5e66e8 │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bl 3c1e9a │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - movs r0, #58 @ 0x3a │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f9ea4 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -233553,22 +233553,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2f9f1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r1, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f9f20 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2f9f2a │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2f9f34 │ │ │ │ @@ -233584,25 +233584,25 @@ │ │ │ │ 002f9f3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #80] @ 2f9fa4 │ │ │ │ ldr r2, [pc, #80] @ (2f9fa8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f9fac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 2f9f7e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -233616,19 +233616,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2f9f8c │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r0, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 2fa030 │ │ │ │ + bls.n 2fa010 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, #20 │ │ │ │ + cmp r2, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f9fb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -233653,23 +233653,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r2, [pc, #2132] @ 2fa85c │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 2fa860 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 4a3ebc │ │ │ │ ldr.w r3, [pc, #2108] @ 2fa864 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2fa03e │ │ │ │ @@ -233682,15 +233682,15 @@ │ │ │ │ beq.w 2fa1f4 │ │ │ │ ldr.w r3, [pc, #2080] @ 2fa868 │ │ │ │ ldr.w r1, [pc, #2080] @ 2fa86c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4a54 │ │ │ │ + bl 5e4a44 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2fa274 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2fa07c │ │ │ │ mov r0, r4 │ │ │ │ bl 2fbe20 │ │ │ │ @@ -233701,29 +233701,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa23c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fa130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r3, [pc, #2012] @ 2fa870 │ │ │ │ ldr.w r2, [pc, #2012] @ 2fa874 │ │ │ │ ldr.w r1, [pc, #2012] @ 2fa878 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5e2c70 │ │ │ │ + bl 5e2c60 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2fa538 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2fa820 │ │ │ │ @@ -233731,15 +233731,15 @@ │ │ │ │ cbz r6, 2fa0e0 │ │ │ │ b.n 2fa834 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2fa6b2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa0d6 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa6b2 │ │ │ │ ldr.w r5, [pc, #1924] @ 2fa87c │ │ │ │ @@ -233748,74 +233748,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 2fa884 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fa80c │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2fa130 │ │ │ │ ldr.w r0, [pc, #1892] @ 2fa888 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2fa186 │ │ │ │ ldr.w r0, [pc, #1876] @ 2fa88c │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 2fa890 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 2fa894 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 2fa898 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [pc, #1856] @ 2fa89c │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 2fa8a0 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 5e2608 │ │ │ │ + bl 5e25f8 │ │ │ │ ldr.w r1, [pc, #1840] @ 2fa8a4 │ │ │ │ ldr.w r0, [pc, #1840] @ 2fa8a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 5e2608 │ │ │ │ + bl 5e25f8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r1, [pc, #1820] @ 2fa8ac │ │ │ │ ldr.w r2, [pc, #1820] @ 2fa8b0 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 2fa8b4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ bl 29da98 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 5df4c4 │ │ │ │ + bl 5df4b4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr.w r2, [pc, #1776] @ 2fa8b8 │ │ │ │ ldr.w r3, [pc, #1668] @ 2fa850 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233834,17 +233834,17 @@ │ │ │ │ beq.w 2fa064 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa064 │ │ │ │ bl 2fb0e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fa064 │ │ │ │ - bl 5e58e4 │ │ │ │ + bl 5e58d4 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 5e3a2c │ │ │ │ + bl 5e3a1c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fa74a │ │ │ │ ldr.w r3, [pc, #1688] @ 2fa8bc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -233864,45 +233864,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 2fa8c4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2fa1c4 │ │ │ │ ldr.w r3, [pc, #1616] @ 2fa8c8 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 2fa8cc │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 2fa8d0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fa26a │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 2fa8d4 │ │ │ │ blx 2613f0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r2, [pc, #1580] @ 2fa8d8 │ │ │ │ ldr.w r1, [pc, #1580] @ 2fa8dc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -234058,25 +234058,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 260ac8 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa07c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r3, [pc, #1144] @ 2fa904 │ │ │ │ ldr.w r2, [pc, #1144] @ 2fa908 │ │ │ │ ldr.w r1, [pc, #1144] @ 2fa90c │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 2fa900 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -234142,33 +234142,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 2fa61c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa54e │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 261b68 │ │ │ │ b.n 2fa0f6 │ │ │ │ ldr r1, [pc, #920] @ (2fa910 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 2616d0 │ │ │ │ b.n 2fa396 │ │ │ │ ldr r0, [pc, #912] @ (2fa914 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldr r0, [pc, #904] @ (2fa918 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ b.n 2fa470 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2fa45a │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -234185,15 +234185,15 @@ │ │ │ │ beq.n 2fa5b8 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2fa5b0 │ │ │ │ ldr r0, [pc, #840] @ (2fa91c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r1, [pc, #828] @ (2fa920 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2616d0 │ │ │ │ b.n 2fa41c │ │ │ │ @@ -234226,19 +234226,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r1, [pc, #760] @ (2fa940 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 2fa6a2 │ │ │ │ ldr r7, [pc, #748] @ (2fa944 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 2fa948 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 2fa94c │ │ │ │ @@ -234256,15 +234256,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 2fa66c │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -234282,23 +234282,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fa77a │ │ │ │ ldr r1, [pc, #628] @ (2fa95c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2fa738 │ │ │ │ ldr.w r9, [pc, #616] @ 2fa960 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (2fa964 ) │ │ │ │ ldr.w sl, [pc, #616] @ 2fa968 │ │ │ │ @@ -234312,26 +234312,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fa708 │ │ │ │ ldr r1, [pc, #560] @ (2fa96c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ mov r0, fp │ │ │ │ blx 260f78 │ │ │ │ b.n 2fa26a │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (2fa970 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -234339,29 +234339,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (2fa978 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r1, [pc, #528] @ (2fa97c ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ b.n 2fa26a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 268e08 │ │ │ │ ldr r1, [pc, #508] @ (2fa980 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ b.n 2fa742 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -234382,23 +234382,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2fa522 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (2fa988 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r1, [pc, #400] @ (2fa98c ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (2fa990 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -234429,198 +234429,198 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsrs r2, r1, #20 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 2fa784 │ │ │ │ + bhi.n 2fa764 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #98 @ 0x62 │ │ │ │ + cmp r1, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #242 @ 0xf2 │ │ │ │ + movs r2, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r2, #25 │ │ │ │ + lsrs r2, r0, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 2fa880 │ │ │ │ + bvc.n 2fa860 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r3, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 2fa7e8 │ │ │ │ + bvc.n 2fa7c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r3, #94 @ 0x5e │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r5, #22 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 2fa950 │ │ │ │ + bvc.n 2fa930 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + cmp r0, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2fb06c │ │ │ │ + b.n 2fb04c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r2, #56 @ 0x38 │ │ │ │ + movs r2, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2fa8fc │ │ │ │ + bmi.n 2fa8dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r2, #50 @ 0x32 │ │ │ │ + movs r2, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r2, r4, r7} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r2, #21 │ │ │ │ + lsrs r6, r0, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r1, r1 │ │ │ │ + adds r0, r7, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsrs r0, r3, #12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsrs r2, r0, #20 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r6, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #30 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r5, #17 │ │ │ │ + lsrs r2, r3, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r5, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r1, #17 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2fa8b8 │ │ │ │ + bpl.n 2fa898 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, r7, #7 │ │ │ │ + adds r2, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r0, #4 │ │ │ │ + adds r6, r6, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r7, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r5, #3 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r2, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r2, #3 │ │ │ │ + adds r2, r0, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r7, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 2fa924 │ │ │ │ + bcc.n 2fa904 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #222 @ 0xde │ │ │ │ + movs r4, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, r5, r4 │ │ │ │ + subs r2, r3, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r0, #0 │ │ │ │ + subs r4, r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r0, r5 │ │ │ │ + subs r4, r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #192] @ 0xc0 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #144] @ 0x90 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r6, #3 │ │ │ │ + adds r2, r4, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + asrs r0, r5, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r5, #0] │ │ │ │ + str r2, [r3, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r7, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r5, #32 │ │ │ │ + lsrs r6, r3, #32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r4, #1 │ │ │ │ + adds r0, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r1, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r6, #1 │ │ │ │ + adds r0, r4, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r1, #14 │ │ │ │ + lsrs r2, r7, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #80] @ 0x50 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r4, [r2, r5] │ │ │ │ + ldrsh r4, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r5, r0 │ │ │ │ + adds r4, r3, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r7, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r7, r1 │ │ │ │ + adds r2, r5, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r6, r6 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r1, r2 │ │ │ │ + subs r0, r7, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r6, r5 │ │ │ │ + adds r4, r4, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r5, #7 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r7, r1 │ │ │ │ + adds r6, r5, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #7 │ │ │ │ + asrs r4, r0, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, r5 │ │ │ │ + subs r6, r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r0, #7 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r5, #6 │ │ │ │ + asrs r4, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fa9ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2fa9ec ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 72f7b8 │ │ │ │ + bl 72f7a8 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5df4ac │ │ │ │ + bl 5df49c │ │ │ │ cbz r0, 2fa9dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -234629,15 +234629,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r4, r5, #21 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 002fa9f0 : │ │ │ │ - b.w 72f7d0 │ │ │ │ + b.w 72f7c0 │ │ │ │ │ │ │ │ 002fa9f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2faa98 ) │ │ │ │ @@ -234661,22 +234661,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2fea24 │ │ │ │ ldr r4, [pc, #108] @ (2faaa8 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 5df4c4 │ │ │ │ + bl 5df4b4 │ │ │ │ add r4, pc │ │ │ │ - bl 5deac4 │ │ │ │ + bl 5deab4 │ │ │ │ bl 2ff9bc │ │ │ │ bl 2fec94 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2faa6e │ │ │ │ ldr r3, [pc, #64] @ (2faaa0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -234713,61 +234713,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2fab20 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2faafa │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #80] @ (2fab24 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2fab28 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2fab1a │ │ │ │ ldr r1, [pc, #48] @ (2fab2c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f3c │ │ │ │ + bl 5e2f2c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2fab08 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r4, #23 │ │ │ │ + lsls r4, r2, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #168 @ 0xa8 │ │ │ │ + movs r3, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2fab38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ subs r6, r4, #7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002fab3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234780,24 +234780,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2fabd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e4d5c │ │ │ │ + bl 5e4d4c │ │ │ │ ldr r1, [pc, #104] @ (2fabd4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f3c │ │ │ │ + bl 5e2f2c │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2fabaa │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #84] @ (2fabd8 ) │ │ │ │ ldr r3, [pc, #72] @ (2fabd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -234817,33 +234817,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2fabe4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fab82 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r2, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ lsls r6, r3, #5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #220 @ 0xdc │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fabf0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ subs r2, r4, #5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234851,15 +234851,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2fac60 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2fac64 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #72] @ (2fac68 ) │ │ │ │ ldr r2, [pc, #76] @ (2fac6c ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2fac70 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -234875,25 +234875,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r2, r4, r7} │ │ │ │ + ldmia r4!, {r2, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r2, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -234916,25 +234916,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2facd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #16] @ (2facdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #12 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -234948,24 +234948,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2fafc4 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #688] @ (2fafc8 ) │ │ │ │ ldr r2, [pc, #688] @ (2fafcc ) │ │ │ │ ldr r1, [pc, #692] @ (2fafd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fae02 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -235027,45 +235027,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fae22 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2faf58 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2fad66 │ │ │ │ ldr r0, [pc, #488] @ (2fafe0 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 2fae22 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2fad40 │ │ │ │ ldr r3, [pc, #472] @ (2fafe4 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2fafe8 ) │ │ │ │ ldr r1, [pc, #476] @ (2fafec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #460] @ (2faff0 ) │ │ │ │ ldr r3, [pc, #412] @ (2fafc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235099,36 +235099,36 @@ │ │ │ │ bne.n 2faf22 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2faebe │ │ │ │ ldr r6, [pc, #380] @ (2faffc ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2faf72 │ │ │ │ - bl 5e3098 │ │ │ │ + bl 5e3088 │ │ │ │ ldr r1, [pc, #364] @ (2fb000 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4a54 │ │ │ │ + bl 5e4a44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2fb004 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2fb008 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2fb00c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235141,15 +235141,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2fae22 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2fae22 │ │ │ │ ldr r3, [pc, #292] @ (2fb010 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2fb014 ) │ │ │ │ ldr r1, [pc, #292] @ (2fb018 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -235167,15 +235167,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2fb024 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fae22 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2faf08 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235189,133 +235189,133 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fae76 │ │ │ │ ldr r0, [pc, #220] @ (2fb02c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ b.n 2fae76 │ │ │ │ ldr r3, [pc, #212] @ (2fb030 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2fb034 ) │ │ │ │ ldr r1, [pc, #216] @ (2fb038 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fae22 │ │ │ │ ldr r3, [pc, #200] @ (2fb03c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2fb040 ) │ │ │ │ ldr r1, [pc, #200] @ (2fb044 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fae22 │ │ │ │ ldr r3, [pc, #180] @ (2fb048 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2fb04c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2fb050 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r1, [pc, #164] @ (2fb054 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ b.n 2fae22 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ vmla.i32 q8, q4, d15[1] │ │ │ │ vmla.i32 q8, q0, d15[1] │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r2, #1 │ │ │ │ + adds r6, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r5, #12 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #220 @ 0xdc │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r1, #176 @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #94 @ 0x5e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r2, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #138 @ 0x8a │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #120 @ 0x78 │ │ │ │ + movs r1, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cdp2 0, 11, cr0, cr14, cr15, {3} │ │ │ │ lsls r2, r4, #3 │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsls r4, r1, #3 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r1, sp, #32 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r3, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r6, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r5, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + movs r0, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #134 @ 0x86 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #194 @ 0xc2 │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #118 @ 0x76 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #52 @ 0x34 │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r2, #6 │ │ │ │ + lsls r0, r0, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + movs r0, #110 @ 0x6e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r6, #5 │ │ │ │ + lsls r6, r4, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #8 │ │ │ │ + subs r0, r7, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r0, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #132 @ 0x84 │ │ │ │ + movs r1, #116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + subs r0, r3, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #164 @ 0xa4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -235469,15 +235469,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2fb6a8 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fb5a8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2fb5ea │ │ │ │ @@ -235509,29 +235509,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2fb6b4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ ldr.w r3, [pc, #1080] @ 2fb6b8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2fb6bc │ │ │ │ ldr.w r1, [pc, #1076] @ 2fb6c0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr.w r2, [pc, #1056] @ 2fb6c4 │ │ │ │ ldr r3, [pc, #1012] @ (2fb69c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235551,41 +235551,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2fb6d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ ldr r3, [pc, #996] @ (2fb6d4 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2fb6d8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2fb6dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ ldr r3, [pc, #980] @ (2fb6e0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2fb6e4 ) │ │ │ │ ldr r1, [pc, #984] @ (2fb6e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -235663,15 +235663,15 @@ │ │ │ │ bcs.n 2fb3a4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -235802,27 +235802,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2fb6f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ ldr r3, [pc, #332] @ (2fb6f8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2fb6fc ) │ │ │ │ ldr r1, [pc, #336] @ (2fb700 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2fb41a │ │ │ │ ldr r3, [pc, #308] @ (2fb704 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -235830,27 +235830,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2fb70c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ ldr r3, [pc, #292] @ (2fb710 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2fb714 ) │ │ │ │ ldr r1, [pc, #292] @ (2fb718 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2fb71c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2fb720 ) │ │ │ │ @@ -235858,15 +235858,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2fb724 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2fb728 ) │ │ │ │ @@ -235880,15 +235880,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2fb72c ) │ │ │ │ ldr r1, [pc, #224] @ (2fb730 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2fb734 ) │ │ │ │ @@ -235902,86 +235902,86 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2fb738 ) │ │ │ │ ldr r1, [pc, #184] @ (2fb73c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb2a2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbcc006f │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 q0, q0, │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + mrc2 0, 7, r0, cr0, cr7, {2} │ │ │ │ + movs r1, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r1, #6 │ │ │ │ + adds r4, r7, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mcr2 0, 4, r0, cr10, cr7, {2} │ │ │ │ - movs r2, #30 │ │ │ │ + mrc2 0, 3, r0, cr10, cr7, {2} │ │ │ │ + movs r2, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r3, #4 │ │ │ │ + adds r0, r1, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mcr2 0, 3, r0, cr4, cr7, {2} │ │ │ │ - subs r2, r6, #5 │ │ │ │ + mrc2 0, 2, r0, cr4, cr7, {2} │ │ │ │ + subs r2, r4, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r7, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfa3c006f │ │ │ │ - mrc2 0, 0, r0, cr6, cr7, {2} │ │ │ │ - subs r4, r0, #7 │ │ │ │ + mcr2 0, 0, r0, cr6, cr7, {2} │ │ │ │ + subs r4, r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r5, #2 │ │ │ │ + adds r4, r3, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2l 0, cr0, [sl, #348]! @ 0x15c │ │ │ │ - subs r0, r5, #5 │ │ │ │ + stc2l 0, cr0, [sl, #348]! @ 0x15c │ │ │ │ + subs r0, r3, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc2l 0, cr0, [r0, #348]! @ 0x15c │ │ │ │ - subs r6, r3, #4 │ │ │ │ + ldc2l 0, cr0, [r0, #348] @ 0x15c │ │ │ │ + subs r6, r1, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r6, #1 │ │ │ │ + adds r4, r4, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb580057 │ │ │ │ - adds r6, r6, #4 │ │ │ │ + @ instruction: 0xfb480057 │ │ │ │ + adds r6, r4, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r5, r7 │ │ │ │ + adds r6, r3, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb400057 │ │ │ │ - subs r2, r7, #0 │ │ │ │ + @ instruction: 0xfb300057 │ │ │ │ + subs r2, r5, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb160057 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + @ instruction: 0xfb060057 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r5, r6 │ │ │ │ + adds r4, r3, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfafe0057 │ │ │ │ - subs r4, r2, #0 │ │ │ │ + @ instruction: 0xfaee0057 │ │ │ │ + subs r4, r0, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r2, r6 │ │ │ │ + adds r2, r0, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfadc0057 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + @ instruction: 0xfacc0057 │ │ │ │ + subs r2, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r5, r5 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfab00057 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + @ instruction: 0xfaa00057 │ │ │ │ + subs r4, r6, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r5, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa7e0057 │ │ │ │ - adds r6, r5, #3 │ │ │ │ + @ instruction: 0xfa6e0057 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r0, r4 │ │ │ │ + adds r6, r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fb740 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -236090,15 +236090,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2fb9f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236111,15 +236111,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236132,15 +236132,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236153,15 +236153,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236178,15 +236178,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb88e │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2fba2c ) │ │ │ │ ldr r4, [pc, #176] @ (2fba30 ) │ │ │ │ ldr r1, [pc, #176] @ (2fba34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -236196,27 +236196,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb88e │ │ │ │ ldr r3, [pc, #144] @ (2fba38 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2fba3c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2fba40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fb88e │ │ │ │ ldr r3, [pc, #124] @ (2fba44 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2fba48 ) │ │ │ │ ldr r0, [pc, #124] @ (2fba4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236228,58 +236228,58 @@ │ │ │ │ ldr r1, [pc, #112] @ (2fba54 ) │ │ │ │ ldr r0, [pc, #116] @ (2fba58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr??.w r0, [r2, r7, lsl #1] │ │ │ │ - adds r0, r7, #3 │ │ │ │ + str??.w r0, [r2, r7, lsl #1] │ │ │ │ + adds r0, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r1, #28 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str.w r0, [r0, r7, lsl #1] │ │ │ │ - adds r6, r2, #2 │ │ │ │ + ldrh.w r0, [r0, r7, lsl #1] │ │ │ │ + adds r6, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r0, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb.w r0, [r8, r7, lsl #1] │ │ │ │ - adds r2, r7, #3 │ │ │ │ + @ instruction: 0xf7f80057 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #26 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf7d20057 │ │ │ │ - adds r0, r6, #5 │ │ │ │ + @ instruction: 0xf7c20057 │ │ │ │ + adds r0, r4, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r5, #25 │ │ │ │ + asrs r0, r3, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r5, #6 │ │ │ │ + adds r4, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r6, #24 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf7900057 │ │ │ │ - @ instruction: 0xf76e0057 │ │ │ │ - adds r0, r3, #7 │ │ │ │ + @ instruction: 0xf7800057 │ │ │ │ + @ instruction: 0xf75e0057 │ │ │ │ + adds r0, r1, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + asrs r4, r6, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf73e0057 │ │ │ │ - adds r4, r4, #4 │ │ │ │ + @ instruction: 0xf72e0057 │ │ │ │ + adds r4, r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf7220057 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + @ instruction: 0xf7120057 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf70c0057 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + @ instruction: 0xf6fc0057 │ │ │ │ + asrs r6, r2, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + adds r6, r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fba5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -236374,15 +236374,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2fbc84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -236391,26 +236391,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2fbc8c ) │ │ │ │ ldr r1, [pc, #260] @ (2fbc90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fbb72 │ │ │ │ ldr r3, [pc, #244] @ (2fbc94 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2fbc98 ) │ │ │ │ ldr r1, [pc, #244] @ (2fbc9c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fbb72 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2fbbf8 │ │ │ │ ldr.w ip, [pc, #224] @ 2fbca0 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2fbca4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -236419,26 +236419,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fbb72 │ │ │ │ ldr r3, [pc, #204] @ (2fbcb0 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2fbcb4 ) │ │ │ │ ldr r1, [pc, #208] @ (2fbcb8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fbb72 │ │ │ │ ldr.w ip, [pc, #192] @ 2fbcbc │ │ │ │ add ip, pc │ │ │ │ b.n 2fbbc2 │ │ │ │ ldr r3, [pc, #188] @ (2fbcc0 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2fbcc4 ) │ │ │ │ @@ -236446,103 +236446,103 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fbb72 │ │ │ │ ldr r3, [pc, #172] @ (2fbccc ) │ │ │ │ ldr r4, [pc, #172] @ (2fbcd0 ) │ │ │ │ ldr r1, [pc, #176] @ (2fbcd4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fbb72 │ │ │ │ ldr r3, [pc, #152] @ (2fbcd8 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2fbcdc ) │ │ │ │ ldr r1, [pc, #152] @ (2fbce0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fbb72 │ │ │ │ ldr r3, [pc, #136] @ (2fbce4 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2fbce8 ) │ │ │ │ ldr r1, [pc, #140] @ (2fbcec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fbb72 │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5900057 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + @ instruction: 0xf5800057 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #16 │ │ │ │ + asrs r4, r2, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbc.w r0, r4, #14090240 @ 0xd70000 │ │ │ │ - asrs r2, r2, #17 │ │ │ │ + adcs.w r0, r4, #14090240 @ 0xd70000 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r7, #15 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adc.w r0, sl, #14090240 @ 0xd70000 │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + @ instruction: 0xf53a0057 │ │ │ │ + asrs r0, r5, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r4, #15 │ │ │ │ + asrs r0, r2, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2fbca4 │ │ │ │ + ldmia r7, {r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf5260057 │ │ │ │ - adds r4, r2, #0 │ │ │ │ + adds.w r0, r6, #14090240 @ 0xd70000 │ │ │ │ + adds r4, r0, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r7, #14 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add.w r0, r8, #14090240 @ 0xd70000 │ │ │ │ - adds r2, r5, #0 │ │ │ │ + @ instruction: 0xf4f80057 │ │ │ │ + adds r2, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #14 │ │ │ │ + asrs r6, r1, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7, {r4, r6, r7} │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf4e80057 │ │ │ │ - adds r2, r5, #1 │ │ │ │ + @ instruction: 0xf4d80057 │ │ │ │ + adds r2, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf4cc0057 │ │ │ │ - adds r2, r3, #3 │ │ │ │ + @ instruction: 0xf4bc0057 │ │ │ │ + adds r2, r1, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r4, #13 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf4a80057 │ │ │ │ - adds r2, r2, #2 │ │ │ │ + eors.w r0, r8, #14090240 @ 0xd70000 │ │ │ │ + adds r2, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors.w r0, r0, #14090240 @ 0xd70000 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + eor.w r0, r0, #14090240 @ 0xd70000 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #12 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (2fbdfc ) │ │ │ │ @@ -236562,35 +236562,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 716948 │ │ │ │ + bl 716938 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 6da430 │ │ │ │ + bl 6da420 │ │ │ │ mov r0, r7 │ │ │ │ - bl 718050 │ │ │ │ + bl 718040 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fbdf0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2fbd92 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fbdba │ │ │ │ - bl 6d7554 │ │ │ │ + bl 6d7544 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fbde8 │ │ │ │ ldr r2, [pc, #164] @ (2fbe10 ) │ │ │ │ ldr r3, [pc, #144] @ (2fbe00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236608,20 +236608,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fbd5a │ │ │ │ ldr r1, [pc, #120] @ (2fbe14 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 7305c0 │ │ │ │ + bl 7305b0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 724128 │ │ │ │ + bl 724118 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fbdc8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fbd60 │ │ │ │ mov r1, r0 │ │ │ │ @@ -236637,37 +236637,37 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ b.n 2fbdb2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2fbd6a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vmla.i16 d16, d12, d7[3] │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3de0057 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + ubfx r0, lr, #1, #24 │ │ │ │ + lsrs r6, r1, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r4, 2fbe6e │ │ │ │ + cbnz r4, 2fbe6a │ │ │ │ lsls r5, r0, #1 │ │ │ │ vhadd.s q8, q3, │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r4, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fbe20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -236678,24 +236678,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2fc160 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #788] @ (2fc164 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2fc168 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2fc16c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2fbea0 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2fc0a4 │ │ │ │ @@ -236935,38 +236935,38 @@ │ │ │ │ ble.n 2fc07e │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2fc0cc │ │ │ │ b.n 2fc07e │ │ │ │ ldr r0, [pc, #160] @ (2fc180 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #148] @ (2fc184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #140] @ (2fc188 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #128] @ (2fc18c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2fc190 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r3, [pc, #100] @ (2fc194 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2fc198 ) │ │ │ │ ldr r0, [pc, #100] @ (2fc19c ) │ │ │ │ add r3, pc │ │ │ │ @@ -236983,68 +236983,68 @@ │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ cdp 0, 10, cr0, cr12, cr15, {3} │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 10, cr0, cr8, cr15, {3} │ │ │ │ - @ instruction: 0xf29e0057 │ │ │ │ - rev16 r4, r1 │ │ │ │ + @ instruction: 0xf28e0057 │ │ │ │ + rev r4, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r3, #12 │ │ │ │ + lsrs r6, r1, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, r2, #129 @ 0x81 │ │ │ │ bic.w r0, r8, #129 @ 0x81 │ │ │ │ stcl 0, cr0, [r2], #-444 @ 0xfffffe44 │ │ │ │ - adds r4, r3, r3 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r4, r0 │ │ │ │ + subs r2, r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r1, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + adds r0, r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r5, r3 │ │ │ │ + adds r0, r3, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vshr.s32 q0, , #6 │ │ │ │ - lsrs r4, r2, #25 │ │ │ │ + vshr.s32 q0, , #22 │ │ │ │ + lsrs r4, r0, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r4, r1 │ │ │ │ + adds r0, r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vshr.s32 q0, , #28 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + vshr.s16 q0, , #12 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r0, r2 │ │ │ │ + adds r6, r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc1ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2fc1e0 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2fc1e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f1dc │ │ │ │ + bl 72f1cc │ │ │ │ ldr r3, [pc, #28] @ (2fc1e8 ) │ │ │ │ ldr r1, [pc, #28] @ (2fc1ec ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 731604 │ │ │ │ + b.w 7315f4 │ │ │ │ @ instruction: 0xeb26006f │ │ │ │ - bpl.n 2fc298 │ │ │ │ + bpl.n 2fc278 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 002fc1f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237062,15 +237062,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2fc2ac ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5e460c │ │ │ │ + bl 5e45fc │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2fc27c │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237091,15 +237091,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2fc2b8 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237107,32 +237107,32 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc236 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e4574 │ │ │ │ + bl 5e4564 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xeadc006f │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r5 │ │ │ │ + adds r6, r3, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mrc 0, 4, r0, cr14, cr7, {2} │ │ │ │ - adds r6, r6, r4 │ │ │ │ + mcr 0, 4, r0, cr14, cr7, {2} │ │ │ │ + adds r6, r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r6, #20 │ │ │ │ + lsrs r0, r4, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc2bc : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fc43c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -237182,15 +237182,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fc2f4 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6d7d4c │ │ │ │ + bl 6d7d3c │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -237278,16 +237278,16 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 260c5c │ │ │ │ ... │ │ │ │ - ldc 0, cr0, [ip], {87} @ 0x57 │ │ │ │ - lsrs r4, r6, #12 │ │ │ │ + stc 0, cr0, [ip], {87} @ 0x57 │ │ │ │ + lsrs r4, r4, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc470 : │ │ │ │ ldr r3, [pc, #48] @ (2fc4a4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2fc4a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237496,78 +237496,78 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2fc634 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #48] @ (2fc694 ) │ │ │ │ ldr r2, [pc, #48] @ (2fc698 ) │ │ │ │ ldr r1, [pc, #52] @ (2fc69c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc640 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fc612 │ │ │ │ b.n 2fc640 │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #9] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xeb880057 │ │ │ │ - sxtb r2, r5 │ │ │ │ + sbcs.w r0, r8, r7, lsr #1 │ │ │ │ + sxtb r2, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldc2 0, cr0, [lr], {72} @ 0x48 │ │ │ │ + stc2 0, cr0, [lr], {72} @ 0x48 │ │ │ │ │ │ │ │ 002fc6a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #60] @ 2fc6f4 │ │ │ │ ldr r2, [pc, #60] @ (2fc6f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2fc6fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2fc6e8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e2c4c │ │ │ │ - @ instruction: 0xeb300057 │ │ │ │ - sxth r6, r1 │ │ │ │ + b.w 5e2c3c │ │ │ │ + @ instruction: 0xeb200057 │ │ │ │ + cbz r6, 2fc73a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vmla.i q8, q4, d0[2] │ │ │ │ + vrev64.32 q0, q4 │ │ │ │ │ │ │ │ 002fc700 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2f14b0 │ │ │ │ nop │ │ │ │ @@ -237626,38 +237626,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2fc7fc ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2fc7e8 │ │ │ │ ldr r2, [pc, #80] @ (2fc800 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2fc804 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 2fc7e8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -237665,55 +237665,55 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r1, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #384 @ 0x180 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - orrs.w r0, ip, r7, lsr #1 │ │ │ │ + orr.w r0, ip, r7, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2fc8f0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #204] @ (2fc8f4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2fc8f8 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2fc8ce │ │ │ │ cbz r6, 2fc8a4 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2fc870 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #168] @ (2fc8fc ) │ │ │ │ ldr r1, [pc, #168] @ (2fc900 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2fc88e │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2fc88e │ │ │ │ ldr r3, [pc, #144] @ (2fc904 ) │ │ │ │ @@ -237723,15 +237723,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2fc90c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -237739,71 +237739,71 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2fc788 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fc88e │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2fc910 ) │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r1, [pc, #92] @ (2fc914 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fc88c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2fc918 ) │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r1, [pc, #68] @ (2fc91c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fc88c │ │ │ │ nop │ │ │ │ - strd r0, r0, [ip, #348]! @ 0x15c │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + ldrd r0, r0, [ip, #348] @ 0x15c │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cdp2 0, 5, cr0, cr12, cr8, {2} │ │ │ │ - svc 86 @ 0x56 │ │ │ │ + cdp2 0, 4, cr0, cr12, cr8, {2} │ │ │ │ + svc 70 @ 0x46 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 108 @ 0x6c │ │ │ │ + svc 92 @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xe99a0057 │ │ │ │ - asrs r6, r6, #13 │ │ │ │ + @ instruction: 0xe98a0057 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #13 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #11 │ │ │ │ + asrs r4, r4, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + asrs r0, r4, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #11 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc920 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2fc808 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2fc962 │ │ │ │ @@ -237815,57 +237815,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2fc9b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fc94c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2fc9b8 ) │ │ │ │ ldr r5, [pc, #68] @ (2fc9bc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc94c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - movs r2, r2 │ │ │ │ + movs r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #168 @ 0xa8 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia.w r6, {r0, r1, r2, r4, r6} │ │ │ │ + stmia.w r6, {r0, r1, r2, r4, r6} │ │ │ │ │ │ │ │ 002fc9c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5dee2c │ │ │ │ + bl 5dee1c │ │ │ │ cbz r0, 2fc9ea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237903,26 +237903,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002fca38 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5dea9c │ │ │ │ + b.w 5dea8c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 5dd88c │ │ │ │ + bl 5dd87c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fcad6 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -237938,15 +237938,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2fcaf4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237957,15 +237957,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2fcb00 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237975,24 +237975,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xe8080057 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + b.n 2fcae0 │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + asrs r2, r7, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r5, #7 │ │ │ │ + asrs r2, r3, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r3, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2fcaa4 │ │ │ │ + b.n 2fca84 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r3, #6 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2fcd10 ) │ │ │ │ @@ -238013,28 +238014,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cbnz r0, 2fcb98 │ │ │ │ ldr r2, [pc, #436] @ (2fcd24 ) │ │ │ │ ldr r3, [pc, #420] @ (2fcd14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238061,117 +238062,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fcb6c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2fcbf4 │ │ │ │ - bl 633814 │ │ │ │ + bl 633804 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 61542c │ │ │ │ + bl 61541c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fcb6c │ │ │ │ - bl 6166a0 │ │ │ │ + bl 616690 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2fcc22 │ │ │ │ ldr r5, [pc, #328] @ (2fcd28 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2fcd2c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fcb6c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2fcc18 │ │ │ │ - bl 630da4 │ │ │ │ + bl 630d94 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2fcc2e │ │ │ │ mov r1, sl │ │ │ │ - bl 631438 │ │ │ │ + bl 631428 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fccb2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 260f78 │ │ │ │ b.n 2fcb6c │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2fcb6c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 631328 │ │ │ │ + bl 631318 │ │ │ │ b.n 2fcb6c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 61542c │ │ │ │ + bl 61541c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2fcc7e │ │ │ │ - bl 6166a0 │ │ │ │ + bl 616690 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2fcce4 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 630b0c │ │ │ │ + bl 630afc │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 631228 │ │ │ │ + bl 631218 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fcc76 │ │ │ │ cbz r6, 2fcc80 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 631438 │ │ │ │ + bl 631428 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2fccb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 634288 │ │ │ │ + bl 634278 │ │ │ │ b.n 2fcc10 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2fcd30 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2fcd34 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2fcd38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2fcc76 │ │ │ │ b.n 2fcc10 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 631094 │ │ │ │ + bl 631084 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2fccc2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2fccea │ │ │ │ ldr r3, [pc, #120] @ (2fcd3c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2fcd40 ) │ │ │ │ @@ -238179,68 +238180,68 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2fcd44 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2fcc76 │ │ │ │ b.n 2fcc10 │ │ │ │ - bl 73b470 │ │ │ │ + bl 73b460 │ │ │ │ b.n 2fcc44 │ │ │ │ ldr r3, [pc, #92] @ (2fcd48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fcd4c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2fcd50 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2fcc76 │ │ │ │ b.n 2fcc10 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ b.n 2fd0a4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2fcbd0 │ │ │ │ + b.n 2fcbb0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb620048 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + @ instruction: 0xfb520048 │ │ │ │ + add r5, sp, #552 @ 0x228 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 2fd010 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r5, #3 │ │ │ │ + asrs r2, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r4, #1 │ │ │ │ + asrs r6, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2fc908 │ │ │ │ + b.n 2fc8e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r5, #30 │ │ │ │ + lsrs r6, r3, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2fc8b4 │ │ │ │ + b.n 2fc894 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r0, #30 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r4, #3 │ │ │ │ + asrs r6, r2, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2fc870 │ │ │ │ + b.n 2fc850 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r1, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r6, #32 │ │ │ │ + asrs r2, r4, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -238286,34 +238287,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fce42 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2fce48 │ │ │ │ mov r0, r3 │ │ │ │ blx 26321c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #80] @ (2fce6c ) │ │ │ │ ldr r3, [pc, #72] @ (2fce68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238330,30 +238331,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2fce70 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2fce00 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 630fb8 │ │ │ │ + bl 630fa8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fce00 │ │ │ │ - bl 615624 │ │ │ │ + bl 615614 │ │ │ │ mov r3, r0 │ │ │ │ b.n 2fce00 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ udf #198 @ 0xc6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fc704 │ │ │ │ + b.n 2fc6e4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2fcefc ) │ │ │ │ @@ -238363,28 +238364,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fcef2 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2fceec │ │ │ │ blx 26321c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #60] @ (2fcf04 ) │ │ │ │ ldr r3, [pc, #56] @ (2fcf00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238409,17 +238410,17 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ udf #88 @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ udf #28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fd648 │ │ │ │ + b.n 2fd628 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2fd640 │ │ │ │ + b.n 2fd620 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2fcf8c ) │ │ │ │ @@ -238429,25 +238430,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fcf82 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 26321c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #56] @ (2fcf94 ) │ │ │ │ ldr r3, [pc, #48] @ (2fcf90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238469,25 +238470,25 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ble.n 2fcf08 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2fcea4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fd5ac │ │ │ │ + b.n 2fd58c │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 698d24 │ │ │ │ + b.w 698d14 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2fd0e0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -238511,26 +238512,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cbnz r0, 2fd04c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #204] @ (2fd0f0 ) │ │ │ │ ldr r3, [pc, #188] @ (2fd0e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238551,77 +238552,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2fca40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fd01a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2fd0b6 │ │ │ │ - bl 6a0718 │ │ │ │ + bl 6a0708 │ │ │ │ cbz r0, 2fd08a │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 698988 │ │ │ │ + bl 698978 │ │ │ │ cbz r0, 2fd0c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260f78 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 2fd022 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2fd0f4 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fd0f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2fd0fc ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fd07a │ │ │ │ blx 260f78 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2fd01a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr r1, [pc, #56] @ (2fd100 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 72da3c │ │ │ │ + bl 72da2c │ │ │ │ b.n 2fd07a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2fd104 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2fd0dc │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2fd070 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fd4c8 │ │ │ │ + b.n 2fd4a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r5, #14 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r3, #17 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r3, #20 │ │ │ │ + lsrs r4, r1, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -238633,23 +238634,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cbz r0, 2fd1ae │ │ │ │ mov fp, r5 │ │ │ │ blx 260ec0 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -238672,15 +238673,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2fd1dc │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 7236b0 │ │ │ │ + bl 7236a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fd1f6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2fd1f6 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -238708,15 +238709,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fd18a │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5dd470 │ │ │ │ + bl 5dd460 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260f78 │ │ │ │ b.n 2fd1ae │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2fd1de │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ @@ -238737,15 +238738,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -238768,15 +238769,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 2629e4 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ ldr r2, [pc, #48] @ (2fd2c0 ) │ │ │ │ ldr r3, [pc, #40] @ (2fd2b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238790,15 +238791,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bge.n 2fd238 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r5, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bge.n 2fd36c │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -238820,27 +238821,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 262a78 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cbnz r0, 2fd366 │ │ │ │ ldr r2, [pc, #284] @ (2fd450 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2fd44c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238908,15 +238909,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd470 │ │ │ │ + bl 5dd460 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 260f78 │ │ │ │ b.n 2fd332 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -238939,28 +238940,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2fd45c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fd404 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bls.n 2fd448 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2fd3a4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r0, r1, #8 │ │ │ │ + lsrs r0, r7, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r3, #32 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #74 @ 0x4a │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2fd4e4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -238970,23 +238971,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cbz r0, 2fd4b0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 41b364 │ │ │ │ cbz r0, 2fd4b0 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -239029,24 +239030,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 41b490 │ │ │ │ blx 26321c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #48] @ (2fd574 ) │ │ │ │ ldr r3, [pc, #44] @ (2fd570 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -239081,15 +239082,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ ldr r3, [pc, #160] @ (2fd648 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -239115,15 +239116,15 @@ │ │ │ │ blx 2629e4 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2fd628 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ ldr r2, [pc, #80] @ (2fd650 ) │ │ │ │ ldr r3, [pc, #68] @ (2fd644 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -239148,25 +239149,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 2fd6ec │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #3 │ │ │ │ + lsrs r4, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r2, #2 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bvs.n 2fd61c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bgt.n 2fd6fc │ │ │ │ + bgt.n 2fd6dc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r3, #24 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r1, #1 │ │ │ │ + lsrs r0, r7, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2fd728 │ │ │ │ sub sp, #24 │ │ │ │ @@ -239177,26 +239178,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71944c │ │ │ │ + bl 71943c │ │ │ │ cbz r0, 2fd6b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2fd6e0 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2fd730 ) │ │ │ │ ldr r3, [pc, #112] @ (2fd72c ) │ │ │ │ @@ -239211,59 +239212,59 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r3, [pc, #76] @ (2fd734 ) │ │ │ │ ldr r2, [pc, #80] @ (2fd738 ) │ │ │ │ ldr r1, [pc, #80] @ (2fd73c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #64] @ (2fd740 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2fd70a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2fd6b6 │ │ │ │ ldr r2, [pc, #56] @ (2fd744 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2fd748 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fd6b8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bvs.n 2fd804 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2fd784 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - blt.n 2fd66c │ │ │ │ + blt.n 2fd64c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, pc, #728 @ (adr r1, 2fda14 ) │ │ │ │ + add r1, pc, #664 @ (adr r1, 2fd9d4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf2860048 │ │ │ │ - lsls r6, r5, #30 │ │ │ │ + @ instruction: 0xf2760048 │ │ │ │ + lsls r6, r3, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r7, #20 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2fd7e0 ) │ │ │ │ @@ -239273,23 +239274,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ vldr d7, [pc, #92] @ 2fd7d8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 719020 │ │ │ │ + bl 719010 │ │ │ │ cbnz r0, 2fd7b8 │ │ │ │ ldr r2, [pc, #84] @ (2fd7e8 ) │ │ │ │ ldr r3, [pc, #80] @ (2fd7e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -239303,15 +239304,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 744f68 │ │ │ │ + bl 744f58 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fd790 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2fd790 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -239335,26 +239336,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ vldr d7, [pc, #356] @ 2fd980 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cbnz r0, 2fd868 │ │ │ │ ldr r2, [pc, #336] @ (2fd990 ) │ │ │ │ ldr r3, [pc, #332] @ (2fd98c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239370,15 +239371,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 72392c │ │ │ │ + bl 72391c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fd8fa │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2fd8a4 │ │ │ │ ldr r3, [pc, #272] @ (2fd994 ) │ │ │ │ @@ -239387,23 +239388,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2fd99c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260f78 │ │ │ │ b.n 2fd83c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 72392c │ │ │ │ + bl 72391c │ │ │ │ cbnz r0, 2fd918 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2fd882 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -239436,46 +239437,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (2fd9b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fd89c │ │ │ │ ldr r3, [pc, #156] @ (2fd9b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (2fd9bc ) │ │ │ │ ldr r1, [pc, #160] @ (2fd9c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fd89c │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 723580 │ │ │ │ + bl 723570 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fd89c │ │ │ │ ldr r3, [pc, #120] @ (2fd9c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (2fd9c8 ) │ │ │ │ ldr r1, [pc, #124] @ (2fd9cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fd89c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2fd9d0 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2fd9d4 ) │ │ │ │ ldr r0, [pc, #100] @ (2fd9d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239487,49 +239488,49 @@ │ │ │ │ ... │ │ │ │ bmi.n 2fd948 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2fd8dc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bls.n 2fd98c │ │ │ │ + bls.n 2fd96c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r5, #29 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r7, #14 │ │ │ │ + lsls r6, r5, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2fd8d0 │ │ │ │ + bls.n 2fd8b0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r0, r5, #25 │ │ │ │ + lsls r0, r3, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r7, #26 │ │ │ │ + lsls r0, r5, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2fd8b4 │ │ │ │ + bls.n 2fda94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r5, #23 │ │ │ │ + lsls r4, r3, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + lsls r4, r6, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2fda84 │ │ │ │ + bls.n 2fda64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2fda30 │ │ │ │ + bls.n 2fda10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r6, #25 │ │ │ │ + lsls r2, r4, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r4, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2fd9f8 │ │ │ │ + bls.n 2fd9d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r4, #23 │ │ │ │ + lsls r4, r2, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r7, #23 │ │ │ │ + lsls r0, r5, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (2fdb60 ) │ │ │ │ @@ -239542,24 +239543,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 718540 │ │ │ │ + bl 718530 │ │ │ │ cbz r0, 2fda62 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2fdafa │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2fda98 │ │ │ │ @@ -239572,18 +239573,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 718680 │ │ │ │ + bl 718670 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #260] @ (2fdb74 ) │ │ │ │ ldr r3, [pc, #240] @ (2fdb64 ) │ │ │ │ add r2, pc │ │ │ │ @@ -239601,15 +239602,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fda5a │ │ │ │ ldr r1, [pc, #204] @ (2fdb78 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -239644,15 +239645,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2fda5a │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 718e9c │ │ │ │ + bl 718e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fda5a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -239668,57 +239669,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (2fdb8c ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fda5a │ │ │ │ ldr r5, [pc, #76] @ (2fdb90 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fda3e │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 5dd470 │ │ │ │ + bl 5dd460 │ │ │ │ b.n 2fda5a │ │ │ │ ldr r5, [pc, #60] @ (2fdb94 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fdb1c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bcs.n 2fdb40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2fdbe8 │ │ │ │ + bhi.n 2fdbc8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r0, r2, #24 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ + lsls r2, r6, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bcs.n 2fdc5c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r0, r7, #21 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r5, #21 │ │ │ │ + lsls r2, r3, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r3, #20 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2fdc40 │ │ │ │ + bvc.n 2fdc20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r4, #4 │ │ │ │ + lsls r2, r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r1, r1 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #182 @ 0xb6 │ │ │ │ + adds r5, #166 @ 0xa6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r5, #144 @ 0x90 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2fdcc0 ) │ │ │ │ @@ -239729,23 +239730,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cbnz r0, 2fdc08 │ │ │ │ ldr r2, [pc, #232] @ (2fdcc8 ) │ │ │ │ ldr r3, [pc, #224] @ (2fdcc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239774,15 +239775,15 @@ │ │ │ │ beq.n 2fdc3a │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd470 │ │ │ │ + bl 5dd460 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 260f78 │ │ │ │ b.n 2fdbde │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -239859,26 +239860,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 71944c │ │ │ │ + bl 71943c │ │ │ │ cbz r0, 2fdd2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2fdd76 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -239939,15 +239940,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2fde26 │ │ │ │ @@ -239959,15 +239960,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71944c │ │ │ │ + bl 71943c │ │ │ │ ldr r2, [pc, #76] @ (2fde34 ) │ │ │ │ ldr r3, [pc, #68] @ (2fde30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240013,26 +240014,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 71944c │ │ │ │ + bl 71943c │ │ │ │ cbz r0, 2fde9a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2fdeea │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -240097,15 +240098,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2fdfb8 │ │ │ │ @@ -240130,15 +240131,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71944c │ │ │ │ + bl 71943c │ │ │ │ ldr r2, [pc, #76] @ (2fdfc4 ) │ │ │ │ ldr r3, [pc, #72] @ (2fdfc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240185,34 +240186,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cbz r0, 2fe032 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2fe084 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ cbz r0, 2fe05c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732620 │ │ │ │ + bl 732610 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fe064 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #84] @ (2fe088 ) │ │ │ │ ldr r3, [pc, #72] @ (2fe080 ) │ │ │ │ add r2, pc │ │ │ │ @@ -240227,31 +240228,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 732410 │ │ │ │ + bl 732400 │ │ │ │ b.n 2fe02c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd470 │ │ │ │ + bl 5dd460 │ │ │ │ b.n 2fe02c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5!, {} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #1 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240263,29 +240264,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 262a78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732508 │ │ │ │ + bl 7324f8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ ldr r2, [pc, #52] @ (2fe110 ) │ │ │ │ ldr r3, [pc, #44] @ (2fe10c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240305,25 +240306,25 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r1, r2} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [pc, #4] @ (2fe11c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 5e47a4 │ │ │ │ - vhadd.u q8, q5, q3 │ │ │ │ + b.w 5e4794 │ │ │ │ + vhadd.u32 q8, q5, q3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 70020c │ │ │ │ + bl 7001fc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240342,25 +240343,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 701ad4 │ │ │ │ + bl 701ac4 │ │ │ │ cbz r0, 2fe1aa │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 70020c │ │ │ │ + bl 7001fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fe1dc ) │ │ │ │ ldr r3, [pc, #40] @ (2fe1d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240389,31 +240390,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 701ad4 │ │ │ │ + b.w 701ac4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 700248 │ │ │ │ + bl 700238 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240432,25 +240433,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 701b64 │ │ │ │ + bl 701b54 │ │ │ │ cbz r0, 2fe29a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 700248 │ │ │ │ + bl 700238 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fe2cc ) │ │ │ │ ldr r3, [pc, #40] @ (2fe2c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240479,27 +240480,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 701b64 │ │ │ │ + b.w 701b54 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 2fe32a │ │ │ │ ldr r0, [pc, #52] @ (2fe350 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -240517,16 +240518,16 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [lr, #-280]! @ 0xfffffee8 │ │ │ │ - stc2l 0, cr0, [r4, #-280]! @ 0xfffffee8 │ │ │ │ + stc2l 0, cr0, [lr, #-280]! @ 0xfffffee8 │ │ │ │ + ldc2l 0, cr0, [r4, #-280] @ 0xfffffee8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2fe3c4 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ @@ -240535,44 +240536,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fe3ae │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 60ac38 │ │ │ │ + bl 60ac28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 634868 │ │ │ │ + b.w 634858 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r4} │ │ │ │ + ldmia r7!, {r1} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2fe9f8 │ │ │ │ + b.n 2fe9d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2fe4b0 ) │ │ │ │ @@ -240583,15 +240584,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 262a78 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -240628,15 +240629,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 2629e4 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ ldr r2, [pc, #88] @ (2fe4c8 ) │ │ │ │ ldr r3, [pc, #64] @ (2fe4b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -240660,25 +240661,25 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r3, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb200046 │ │ │ │ - @ instruction: 0xfb700046 │ │ │ │ - ldc2l 0, cr0, [r2], #-280 @ 0xfffffee8 │ │ │ │ + @ instruction: 0xfb100046 │ │ │ │ + @ instruction: 0xfb600046 │ │ │ │ + stc2l 0, cr0, [r2], #-280 @ 0xfffffee8 │ │ │ │ ldmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r5!, {r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfab20046 │ │ │ │ - @ instruction: 0xfac60046 │ │ │ │ + @ instruction: 0xfaa20046 │ │ │ │ + @ instruction: 0xfab60046 │ │ │ │ │ │ │ │ 002fe4d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -240726,15 +240727,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2fe59c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -240745,25 +240746,25 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2fe5a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2fe564 │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r4, r5} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfbb00046 │ │ │ │ - @ instruction: 0xf6f80046 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + @ instruction: 0xfba00046 │ │ │ │ + @ instruction: 0xf6e80046 │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb500046 │ │ │ │ - movt r0, #34886 @ 0x8846 │ │ │ │ + @ instruction: 0xfb400046 │ │ │ │ + @ instruction: 0xf6b80046 │ │ │ │ │ │ │ │ 002fe5ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -240804,15 +240805,15 @@ │ │ │ │ blx 2629e4 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2fe658 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5e4298 │ │ │ │ + bl 5e4288 │ │ │ │ ldr r2, [pc, #60] @ (2fe65c ) │ │ │ │ ldr r3, [pc, #48] @ (2fe650 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240829,15 +240830,15 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r1, r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r7!, {r1, r2, r3} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r4, r6] │ │ │ │ + strb.w r0, [r4, r6] │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r2, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002fe660 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -240847,43 +240848,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2fe696 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2fe6a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e4298 │ │ │ │ + b.w 5e4288 │ │ │ │ ldr r2, [pc, #44] @ (2fe6c4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e4298 │ │ │ │ + b.w 5e4288 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 630fb8 │ │ │ │ + bl 630fa8 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe688 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 615624 │ │ │ │ + bl 615614 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fe688 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fe6c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240891,46 +240892,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2fe704 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2fe70a │ │ │ │ ldr r3, [pc, #56] @ (2fe72c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e4298 │ │ │ │ + b.w 5e4288 │ │ │ │ ldr r2, [pc, #40] @ (2fe730 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe6f2 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 630fb8 │ │ │ │ + bl 630fa8 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe6f2 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 615624 │ │ │ │ + bl 615614 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fe6f2 │ │ │ │ nop │ │ │ │ stmia r6!, {r3} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fe734 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240941,15 +240942,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2fe768 │ │ │ │ ldr r3, [pc, #48] @ (2fe784 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e4298 │ │ │ │ + b.w 5e4288 │ │ │ │ ldr r2, [pc, #36] @ (2fe788 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe750 │ │ │ │ ldr r3, [pc, #32] @ (2fe78c ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (2fe790 ) │ │ │ │ ldr r0, [pc, #32] @ (2fe794 ) │ │ │ │ @@ -240958,20 +240959,20 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ stmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r3!, {r1, r4} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf4dc0046 │ │ │ │ - vst1.8 {d16[2]}, [r2], r6 │ │ │ │ + @ instruction: 0xf4cc0046 │ │ │ │ + ldrsh.w r0, [r2, #70] @ 0x46 │ │ │ │ │ │ │ │ 002fe798 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2fe7d0 │ │ │ │ @@ -240981,24 +240982,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2fe7cc │ │ │ │ ldr r3, [pc, #28] @ (2fe7d4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e4298 │ │ │ │ + b.w 5e4288 │ │ │ │ ldr r2, [pc, #16] @ (2fe7d8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe7b4 │ │ │ │ bl 26397c │ │ │ │ stmia r5!, {r3, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fe7dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241017,15 +241018,15 @@ │ │ │ │ cbz r2, 2fe866 │ │ │ │ ldr r3, [pc, #108] @ (2fe874 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2fe878 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e4298 │ │ │ │ + bl 5e4288 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2fe834 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241035,47 +241036,47 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2fe87c ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3a2c │ │ │ │ + bl 5e3a1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe81c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd60c │ │ │ │ + bl 5dd5fc │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 26397c │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r3} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d16-d19}, [r8], r6 │ │ │ │ - movs r0, #116 @ 0x74 │ │ │ │ + ldrsh.w r0, [r8, r6] │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fe88c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ b.n 2fe20c │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241083,58 +241084,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2fe8dc ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2fe8e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #40] @ (2fe8e4 ) │ │ │ │ ldr r3, [pc, #44] @ (2fe8e8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r3, {r1, r3} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2fe960 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr.w ip, [pc, #88] @ 2fe964 │ │ │ │ ldr r2, [pc, #88] @ (2fe968 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cbz r0, 2fe92c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2fe940 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241154,18 +241155,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cdp2 0, 2, cr0, cr8, cr6, {2} │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + cdp2 0, 1, cr0, cr8, cr6, {2} │ │ │ │ + ldmia r2, {r2, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp2 0, 2, cr0, cr0, cr6, {2} │ │ │ │ + cdp2 0, 1, cr0, cr0, cr6, {2} │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2fe9b0 │ │ │ │ @@ -241174,27 +241175,27 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2fe9b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r2!, {r1, r3, r5} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stc2 0, cr0, [r8, #280]! @ 0x118 │ │ │ │ - ldc2 0, cr0, [r6, #280] @ 0x118 │ │ │ │ + ldc2 0, cr0, [r8, #280] @ 0x118 │ │ │ │ + stc2 0, cr0, [r6, #280] @ 0x118 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2fea18 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -241202,15 +241203,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2fea20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2fe9fa │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -241221,137 +241222,137 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2l 0, cr0, [ip, #-280] @ 0xfffffee8 │ │ │ │ - stc2l 0, cr0, [sl, #-280] @ 0xfffffee8 │ │ │ │ + stc2l 0, cr0, [ip, #-280] @ 0xfffffee8 │ │ │ │ + ldc2 0, cr0, [sl, #-280]! @ 0xfffffee8 │ │ │ │ │ │ │ │ 002fea24 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2feaa0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2feaa4 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2feaa8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2feaac ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2fea74 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df6b4 │ │ │ │ + b.w 5df6a4 │ │ │ │ ldr r1, [pc, #56] @ (2feab0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r2, [pc, #48] @ (2feab4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df6b4 │ │ │ │ + b.w 5df6a4 │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [lr], #280 @ 0x118 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldc2l 0, cr0, [lr], {70} @ 0x46 │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stc2l 0, cr0, [r6], #280 @ 0x118 │ │ │ │ + ldc2l 0, cr0, [r6], {70} @ 0x46 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldc2l 0, cr0, [r0], {70} @ 0x46 │ │ │ │ - ldc2l 0, cr0, [r8], {70} @ 0x46 │ │ │ │ + stc2l 0, cr0, [r0], {70} @ 0x46 │ │ │ │ + stc2l 0, cr0, [r8], {70} @ 0x46 │ │ │ │ │ │ │ │ 002feab8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2feb38 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2feb3c ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2feb40 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2feb44 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2feb0e │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df6b4 │ │ │ │ + b.w 5df6a4 │ │ │ │ ldr r1, [pc, #56] @ (2feb48 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r2, [pc, #44] @ (2feb4c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df6b4 │ │ │ │ - mrrc2 0, 4, r0, sl, cr6 │ │ │ │ - ldmia r0!, {r2, r4, r6, r7} │ │ │ │ + b.w 5df6a4 │ │ │ │ + mcrr2 0, 4, r0, sl, cr6 │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mrrc2 0, 4, r0, r2, cr6 │ │ │ │ + mcrr2 0, 4, r0, r2, cr6 │ │ │ │ stmia r4!, {r3, r6} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldc2 0, cr0, [r6], #-280 @ 0xfffffee8 │ │ │ │ - ldc2 0, cr0, [lr], #-280 @ 0xfffffee8 │ │ │ │ + stc2 0, cr0, [r6], #-280 @ 0xfffffee8 │ │ │ │ + stc2 0, cr0, [lr], #-280 @ 0xfffffee8 │ │ │ │ │ │ │ │ 002feb50 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #248] @ (2fec58 ) │ │ │ │ @@ -241367,24 +241368,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2fec2e │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2fec64 ) │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #224] @ (2fec68 ) │ │ │ │ ldr r1, [pc, #224] @ (2fec6c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2fec70 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -241396,28 +241397,28 @@ │ │ │ │ cbz r4, 2febe6 │ │ │ │ ldr r3, [pc, #188] @ (2fec74 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2fec0e │ │ │ │ mov r1, r4 │ │ │ │ - bl 5df6fc │ │ │ │ + bl 5df6ec │ │ │ │ ldr r2, [pc, #176] @ (2fec78 ) │ │ │ │ ldr r3, [pc, #148] @ (2fec60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fec52 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e31b8 │ │ │ │ + b.w 5e31a8 │ │ │ │ ldr r2, [pc, #148] @ (2fec7c ) │ │ │ │ ldr r3, [pc, #116] @ (2fec60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241432,66 +241433,66 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2fec80 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r2, [pc, #100] @ (2fec84 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2febc0 │ │ │ │ ldr r4, [pc, #88] @ (2fec88 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r3, [pc, #80] @ (2fec8c ) │ │ │ │ ldr r2, [pc, #84] @ (2fec90 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2feb7e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r5} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r7, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ stmia r3!, {r3, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ stmia r1!, {r1, r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfb360046 │ │ │ │ - @ instruction: 0xfb3e0046 │ │ │ │ - @ instruction: 0xfb180046 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + @ instruction: 0xfb260046 │ │ │ │ + @ instruction: 0xfb2e0046 │ │ │ │ + @ instruction: 0xfb080046 │ │ │ │ + stmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb1e0046 │ │ │ │ + @ instruction: 0xfb0e0046 │ │ │ │ │ │ │ │ 002fec94 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #68] @ (2fece8 ) │ │ │ │ @@ -241499,40 +241500,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fecba │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df6b4 │ │ │ │ + b.w 5df6a4 │ │ │ │ ldr r1, [pc, #48] @ (2fecec ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r3, [pc, #40] @ (2fecf0 ) │ │ │ │ ldr r2, [pc, #40] @ (2fecf4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df6b4 │ │ │ │ + b.w 5df6a4 │ │ │ │ stmia r2!, {r3, r4, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xfa8c0046 │ │ │ │ - stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ + @ instruction: 0xfa7c0046 │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfa900046 │ │ │ │ + @ instruction: 0xfa800046 │ │ │ │ │ │ │ │ 002fecf8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #68] @ (2fed4c ) │ │ │ │ @@ -241540,40 +241541,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fed1e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df6fc │ │ │ │ + b.w 5df6ec │ │ │ │ ldr r1, [pc, #48] @ (2fed50 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r3, [pc, #40] @ (2fed54 ) │ │ │ │ ldr r2, [pc, #40] @ (2fed58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df6fc │ │ │ │ + b.w 5df6ec │ │ │ │ stmia r2!, {r2, r4, r5} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xfa280046 │ │ │ │ - stmia r6!, {r1, r2, r7} │ │ │ │ + @ instruction: 0xfa180046 │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfa2c0046 │ │ │ │ + @ instruction: 0xfa1c0046 │ │ │ │ │ │ │ │ 002fed5c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #68] @ (2fedb0 ) │ │ │ │ @@ -241581,40 +241582,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fed82 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dfdb8 │ │ │ │ + b.w 5dfda8 │ │ │ │ ldr r1, [pc, #48] @ (2fedb4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e37bc │ │ │ │ + bl 5e37ac │ │ │ │ ldr r3, [pc, #40] @ (2fedb8 ) │ │ │ │ ldr r2, [pc, #40] @ (2fedbc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dfdb8 │ │ │ │ + b.w 5dfda8 │ │ │ │ stmia r1!, {r4, r6, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - vst1.8 {d16[2]}, [r4], r6 │ │ │ │ - stmia r6!, {r1, r5} │ │ │ │ + ldrsh.w r0, [r4, #70] @ 0x46 │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - vst1.8 {d16[2]}, [r8], r6 │ │ │ │ + ldrsh.w r0, [r8, #70] @ 0x46 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241622,15 +241623,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2fee18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2fee1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #48] @ (2fee20 ) │ │ │ │ ldr r3, [pc, #52] @ (2fee24 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -241640,37 +241641,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r3, r5} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 2fed74 │ │ │ │ + bhi.n 2fed54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - vst1.8 {d0[2]}, [ip], r6 │ │ │ │ + ldr??.w r0, [ip, r6] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2fee78 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (2fee7c ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2fee80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #44] @ (2fee84 ) │ │ │ │ ldr r3, [pc, #44] @ (2fee88 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -241678,28 +241679,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r1, #20] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 2fee04 │ │ │ │ + bmi.n 2fede4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2fee98 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25d0 │ │ │ │ + b.w 5e25c0 │ │ │ │ nop │ │ │ │ udf #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241712,22 +241713,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2feeea │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2fef04 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -241770,32 +241771,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2fef78 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 260cb4 │ │ │ │ - stmia r5!, {r2, r4, r6} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r6, #28] │ │ │ │ + ldrh r6, [r4, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, #30] │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr??.w r0, [ip, r6] │ │ │ │ - str??.w r0, [r2, r6] │ │ │ │ - ldrh.w r0, [ip, r6] │ │ │ │ + str??.w r0, [ip, r6] │ │ │ │ + ldr.w r0, [r2, r6] │ │ │ │ + strh.w r0, [ip, r6] │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2fefc0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2fefb0 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -241803,16 +241804,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2fefc4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5e2f3c │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + b.w 5e2f2c │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241820,31 +241821,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2ff010 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2ff014 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r4, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 2fef64 │ │ │ │ + bvs.n 2fef44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2ff09c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -241855,15 +241856,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2ff0a4 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2ff086 │ │ │ │ ldr.w sl, [pc, #88] @ 2ff0a8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2ff0ac │ │ │ │ mov r4, r0 │ │ │ │ @@ -241877,35 +241878,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2ff05e │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r6, #16] │ │ │ │ + ldrh r0, [r4, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, #18] │ │ │ │ + ldrh r6, [r6, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r4, r5} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf7500046 │ │ │ │ + @ instruction: 0xf7400046 │ │ │ │ │ │ │ │ 002ff0b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2ff150 ) │ │ │ │ @@ -241916,29 +241917,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2ff158 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5def3c │ │ │ │ + bl 5def2c │ │ │ │ ldr r1, [pc, #124] @ (2ff15c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2ff130 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2ff160 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5def3c │ │ │ │ + bl 5def2c │ │ │ │ ldr r1, [pc, #108] @ (2ff164 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2ff13e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2ff168 ) │ │ │ │ ldr r3, [pc, #72] @ (2ff154 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241955,33 +241956,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2ff16c ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f3c │ │ │ │ + bl 5e2f2c │ │ │ │ b.n 2ff0ee │ │ │ │ ldr r1, [pc, #48] @ (2ff170 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f3c │ │ │ │ + bl 5e2f2c │ │ │ │ b.n 2ff108 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ pop {r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #936] @ 0x3a8 │ │ │ │ + str r0, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r4, #12] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf6d80046 │ │ │ │ - ldrh r2, [r1, #12] │ │ │ │ + movt r0, #34886 @ 0x8846 │ │ │ │ + ldrh r2, [r7, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbnz r0, 2ff1e2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002ff174 : │ │ │ │ @@ -241996,31 +241997,31 @@ │ │ │ │ ldr r0, [pc, #56] @ (2ff1c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3a2c │ │ │ │ + bl 5e3a1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260f78 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movw r0, #51270 @ 0xc846 │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xf63c0046 │ │ │ │ + push {r1, r3, r5, r6, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ff1c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242031,36 +242032,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ff220 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #44] @ (2ff224 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2f1864 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r2!, {r1, r2, r5} │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r4, #54] @ 0x36 │ │ │ │ + strh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 2ff164 │ │ │ │ + bmi.n 2ff144 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rsbs r0, lr, #12976128 @ 0xc60000 │ │ │ │ + rsb r0, lr, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 002ff228 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ff268 │ │ │ │ @@ -242070,60 +242071,60 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ff270 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #28] @ (2ff274 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f1864 │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 2ff300 │ │ │ │ + bmi.n 2ff2e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sbcs.w r0, lr, #12976128 @ 0xc60000 │ │ │ │ + sbc.w r0, lr, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 002ff278 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2ff2f8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #100] @ (2ff2fc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2ff300 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #84] @ (2ff304 ) │ │ │ │ ldr r1, [pc, #84] @ (2ff308 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #68] @ (2ff30c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f17ec │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2ff2e0 │ │ │ │ @@ -242137,25 +242138,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2ff2bc │ │ │ │ + bcc.n 2ff29c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add.w r0, lr, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf4fe0046 │ │ │ │ │ │ │ │ 002ff310 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ @@ -242222,18 +242223,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ff3bc ) │ │ │ │ ldr r0, [pc, #20] @ (2ff3c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - stmia r0!, {r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ + bic.w r0, r6, #12976128 @ 0xc60000 │ │ │ │ bics.w r0, r6, #12976128 @ 0xc60000 │ │ │ │ - orr.w r0, r6, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 002ff3c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [r0, #96] @ 0x60 │ │ │ │ @@ -242363,18 +242364,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ff51c ) │ │ │ │ ldr r0, [pc, #20] @ (2ff520 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - bkpt 0x00fc │ │ │ │ + bkpt 0x00ec │ │ │ │ lsls r7, r2, #1 │ │ │ │ + movt r0, #24646 @ 0x6046 │ │ │ │ @ instruction: 0xf2d60046 │ │ │ │ - @ instruction: 0xf2e60046 │ │ │ │ │ │ │ │ 002ff524 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ff564 │ │ │ │ @@ -242384,29 +242385,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ff56c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #28] @ (2ff570 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f1678 │ │ │ │ - bkpt 0x00ca │ │ │ │ + bkpt 0x00ba │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r2, #28] │ │ │ │ + strh r0, [r0, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 2ff604 │ │ │ │ + bne.n 2ff5e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf2800046 │ │ │ │ + @ instruction: 0xf2700046 │ │ │ │ │ │ │ │ 002ff574 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #64] @ (2ff5c4 ) │ │ │ │ @@ -242419,35 +242420,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #28] @ (2ff5d0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f1938 │ │ │ │ - bkpt 0x007a │ │ │ │ + bkpt 0x006a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - beq.n 2ff5c8 │ │ │ │ + beq.n 2ff5a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf2200046 │ │ │ │ + @ instruction: 0xf2100046 │ │ │ │ │ │ │ │ 002ff5d4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242472,18 +242473,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + pop {r2, r5, r6, r7, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - rsb r0, lr, #70 @ 0x46 │ │ │ │ - @ instruction: 0xf1fa0046 │ │ │ │ + subs.w r0, lr, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf1ea0046 │ │ │ │ │ │ │ │ 002ff634 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2ff64a │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242500,18 +242501,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ff670 ) │ │ │ │ ldr r0, [pc, #20] @ (2ff674 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r3, r4, r7, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf1820046 │ │ │ │ - rsb r0, lr, #70 @ 0x46 │ │ │ │ + sbcs.w r0, r2, #70 @ 0x46 │ │ │ │ + subs.w r0, lr, #70 @ 0x46 │ │ │ │ │ │ │ │ 002ff678 : │ │ │ │ cbz r2, 2ff6bc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242546,18 +242547,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ff6e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - pop {r1, r2, r4, r5, pc} │ │ │ │ + pop {r1, r2, r5, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds.w r0, r0, #70 @ 0x46 │ │ │ │ - sbcs.w r0, r8, #70 @ 0x46 │ │ │ │ + add.w r0, r0, #70 @ 0x46 │ │ │ │ + sbc.w r0, r8, #70 @ 0x46 │ │ │ │ │ │ │ │ 002ff6ec : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -242574,43 +242575,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r2, [pc, #288] @ (2ff850 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2ff854 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2ff858 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2ff85c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2ff860 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ff800 │ │ │ │ ldr r3, [pc, #260] @ (2ff864 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dea6c │ │ │ │ + bl 5dea5c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2ff7c0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -242673,15 +242674,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2ff870 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr r3, [pc, #84] @ (2ff874 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2ff75c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2ff878 ) │ │ │ │ @@ -242691,42 +242692,42 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7} │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r3, r6, r7, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #24] │ │ │ │ + strh r0, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, #26] │ │ │ │ + strh r4, [r7, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xb7fa │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r7, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7!, {r1, r6} │ │ │ │ + ldmia r7!, {r1, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r3, r6, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - orrs.w r0, lr, #70 @ 0x46 │ │ │ │ - vhadd.s32 q8, q7, q3 │ │ │ │ + orr.w r0, lr, #70 @ 0x46 │ │ │ │ + vhadd.s16 q8, q7, q3 │ │ │ │ adds r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2ff8f0 │ │ │ │ + cbnz r4, 2ff8ec │ │ │ │ lsls r7, r2, #1 │ │ │ │ + vmla.i16 d0, d14, d6[0] │ │ │ │ vmla.i32 d0, d14, d6[0] │ │ │ │ - vext.8 q0, q7, q3, #0 │ │ │ │ │ │ │ │ 002ff884 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2ff900 │ │ │ │ @@ -242738,59 +242739,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2ff90c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2ff910 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2ff8ce │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5de9ac │ │ │ │ + b.w 5de99c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 260c44 │ │ │ │ ldr r2, [pc, #60] @ (2ff914 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2ff918 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr r3, [pc, #48] @ (2ff91c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5de9ac │ │ │ │ - cbnz r4, 2ff95e │ │ │ │ + b.w 5de99c │ │ │ │ + cbnz r4, 2ff95a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r2, [r3, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r1, r2, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xb68a │ │ │ │ lsls r1, r0, #2 │ │ │ │ - vmla.i16 d0, d0, d6[0] │ │ │ │ - cdp 0, 10, cr0, cr0, cr6, {2} │ │ │ │ + vmla.i d0, d0, d2[1] │ │ │ │ + cdp 0, 9, cr0, cr0, cr6, {2} │ │ │ │ adds r0, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ff920 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242804,59 +242805,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2ff9a8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2ff9ac ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2ff96a │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dea6c │ │ │ │ + b.w 5dea5c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 260c44 │ │ │ │ ldr r2, [pc, #60] @ (2ff9b0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2ff9b4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr r3, [pc, #48] @ (2ff9b8 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dea6c │ │ │ │ - revsh r0, r2 │ │ │ │ + b.w 5dea5c │ │ │ │ + revsh r0, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r5, {r2, r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ cbz r2, 2ffa12 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cdp 0, 15, cr0, cr4, cr6, {2} │ │ │ │ - cdp 0, 0, cr0, cr4, cr6, {2} │ │ │ │ + cdp 0, 14, cr0, cr4, cr6, {2} │ │ │ │ + ldcl 0, cr0, [r4, #280]! @ 0x118 │ │ │ │ adds r0, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ff9bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242883,15 +242884,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2ffa30 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr r2, [pc, #44] @ (2ffa34 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242901,16 +242902,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ push {r2, r4, r5, r6, lr} │ │ │ │ lsls r1, r0, #2 │ │ │ │ cbz r2, 2ffa70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cdp 0, 7, cr0, cr4, cr6, {2} │ │ │ │ - stc 0, cr0, [r4, #280] @ 0x118 │ │ │ │ + cdp 0, 6, cr0, cr4, cr6, {2} │ │ │ │ + ldcl 0, cr0, [r4, #-280]! @ 0xfffffee8 │ │ │ │ adds r0, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ffa38 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242947,18 +242948,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ffaa0 ) │ │ │ │ ldr r0, [pc, #20] @ (2ffaa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - rev r0, r4 │ │ │ │ + rev r0, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp 0, 0, cr0, cr2, cr6, {2} │ │ │ │ - cdp 0, 2, cr0, cr2, cr6, {2} │ │ │ │ + ldcl 0, cr0, [r2, #280]! @ 0x118 │ │ │ │ + cdp 0, 1, cr0, cr2, cr6, {2} │ │ │ │ │ │ │ │ 002ffaa8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov lr, r1 │ │ │ │ @@ -243007,15 +243008,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ffb30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ bcc.n 2ffc28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -243033,23 +243034,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ffbf4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2ffbf8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #108] @ 2ffbe0 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 7188e4 │ │ │ │ + bl 7188d4 │ │ │ │ cbz r0, 2ffb96 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2ffbc0 │ │ │ │ ldr r2, [pc, #100] @ (2ffbfc ) │ │ │ │ @@ -243074,30 +243075,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ffc00 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2ffc04 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 2ffb96 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ cbz r2, 2ffc10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cbnz r0, 2ffc1a │ │ │ │ + cbnz r0, 2ffc16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r4, #280] @ 0x118 │ │ │ │ - ldcl 0, cr0, [sl, #-280]! @ 0xfffffee8 │ │ │ │ + stc 0, cr0, [r4, #280] @ 0x118 │ │ │ │ + stcl 0, cr0, [sl, #-280]! @ 0xfffffee8 │ │ │ │ cbz r2, 2ffc12 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldc 0, cr0, [r8, #-280]! @ 0xfffffee8 │ │ │ │ - stcl 0, cr0, [r6, #-280] @ 0xfffffee8 │ │ │ │ + stc 0, cr0, [r8, #-280]! @ 0xfffffee8 │ │ │ │ + ldc 0, cr0, [r6, #-280]! @ 0xfffffee8 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2ffc8c │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #112] @ (2ffc90 ) │ │ │ │ @@ -243105,15 +243106,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2ffc94 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #96] @ (2ffc98 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2ffc9c ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243122,67 +243123,67 @@ │ │ │ │ ldr r3, [pc, #84] @ (2ffca0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2ffca4 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ ldr r1, [pc, #72] @ (2ffca8 ) │ │ │ │ ldr r3, [pc, #76] @ (2ffcac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2ffcb0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 5e3940 │ │ │ │ + bl 5e3930 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r5, #18] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2, {r2, r5, r6} │ │ │ │ + ldmia r2, {r2, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp r6, pc │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [ip], {70} @ 0x46 │ │ │ │ + stcl 0, cr0, [ip], {70} @ 0x46 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [ip], {70} @ 0x46 │ │ │ │ + ldc 0, cr0, [ip], #280 @ 0x118 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2ffd04 │ │ │ │ ldr r2, [pc, #60] @ (2ffd08 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2ffd0c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2ffd10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #52] @ (2ffd14 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2ffcee │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -243191,18 +243192,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb82e │ │ │ │ + @ instruction: 0xb81e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc 0, cr0, [r2], {70} @ 0x46 │ │ │ │ - stc 0, cr0, [r8], #-280 @ 0xfffffee8 │ │ │ │ + stc 0, cr0, [r2], {70} @ 0x46 │ │ │ │ + ldc 0, cr0, [r8], {70} @ 0x46 │ │ │ │ add sp, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -243222,25 +243223,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 7188e4 │ │ │ │ + bl 7188d4 │ │ │ │ ldr r2, [pc, #60] @ (2ffdb4 ) │ │ │ │ ldr r3, [pc, #44] @ (2ffda8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243251,22 +243252,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7ca │ │ │ │ + @ instruction: 0xb7ba │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r7, sp, #680 @ 0x2a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r6, r6, lsl #1 │ │ │ │ - @ instruction: 0xeb960046 │ │ │ │ + sub.w r0, r6, r6, lsl #1 │ │ │ │ + @ instruction: 0xeb860046 │ │ │ │ add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -243284,25 +243285,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 7188e4 │ │ │ │ + bl 7188d4 │ │ │ │ ldr r2, [pc, #60] @ (2ffe54 ) │ │ │ │ ldr r3, [pc, #44] @ (2ffe48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243313,22 +243314,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + @ instruction: 0xb71a │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r6, r6, lsl #1 │ │ │ │ - @ instruction: 0xeaf60046 │ │ │ │ + add.w r0, r6, r6, lsl #1 │ │ │ │ + @ instruction: 0xeae60046 │ │ │ │ add r6, sp, #808 @ 0x328 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -243346,23 +243347,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #68] @ 2ffee8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7188e4 │ │ │ │ + bl 7188d4 │ │ │ │ cbz r0, 2ffebc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2fff04 ) │ │ │ │ ldr r3, [pc, #56] @ (2ffef8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243377,71 +243378,71 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xb68a │ │ │ │ + @ instruction: 0xb67a │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r6, r6, lsl #1 │ │ │ │ - orrs.w r0, r6, r6, lsl #1 │ │ │ │ + orn r0, r6, r6, lsl #1 │ │ │ │ + orr.w r0, r6, r6, lsl #1 │ │ │ │ add r6, sp, #144 @ 0x90 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fff10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (2fff4c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 2fff3c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r5!, {r1, r2, r6} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 2fffa8 │ │ │ │ ldr r2, [pc, #68] @ (2fffac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2fffb0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #56] @ (2fffb4 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2fffb8 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -243449,19 +243450,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r3, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r6, [r2, #5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243482,25 +243483,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 30003e │ │ │ │ ldr r1, [pc, #124] @ (300088 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2f44 │ │ │ │ + bl 5e2f34 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 300062 │ │ │ │ ldr r2, [pc, #112] @ (30008c ) │ │ │ │ ldr r3, [pc, #96] @ (300080 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243522,41 +243523,41 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 30001a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (300098 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (30009c ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - push {r2, r3, r4, r6, lr} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r5, sp, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #56 @ 0x38 │ │ │ │ + cmp r3, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #40 @ 0x28 │ │ │ │ + cmp r3, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ add r4, sp, #792 @ 0x318 │ │ │ │ lsls r7, r5, #1 │ │ │ │ + strd r0, r0, [sl], #280 @ 0x118 │ │ │ │ + ldrd r0, r0, [sl], #280 @ 0x118 │ │ │ │ + @ instruction: 0xe8c80046 │ │ │ │ ldrd r0, r0, [sl], #280 @ 0x118 │ │ │ │ - stmdb sl, {r1, r2, r6} │ │ │ │ - @ instruction: 0xe8d80046 │ │ │ │ - stmdb sl, {r1, r2, r6} │ │ │ │ │ │ │ │ 003000a0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 003000a4 : │ │ │ │ bx lr │ │ │ │ @@ -243571,15 +243572,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 003000b0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3000bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243588,15 +243589,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (300134 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 30010e │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -243613,18 +243614,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + push {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia.w lr!, {r1, r2, r6} │ │ │ │ - @ instruction: 0xe8dc0046 │ │ │ │ + stmia.w lr!, {r1, r2, r6} │ │ │ │ + @ instruction: 0xe8cc0046 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3001c0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (3001c4 ) │ │ │ │ @@ -243632,39 +243633,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (3001c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #104] @ (3001cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3001d0 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #88] @ (3001d4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #80] @ (3001d8 ) │ │ │ │ ldr r1, [pc, #84] @ (3001dc ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r1, [pc, #68] @ (3001e0 ) │ │ │ │ ldr r2, [pc, #72] @ (3001e4 ) │ │ │ │ ldr r3, [pc, #72] @ (3001e8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -243674,22 +243675,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - push {r2, r4, r6} │ │ │ │ + push {r2, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe85a0046 │ │ │ │ - strd r0, r0, [lr], #-280 @ 0x118 │ │ │ │ + strex r0, r0, [sl, #280] @ 0x118 │ │ │ │ + @ instruction: 0xe85e0046 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r1, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r4, [r6, #116] @ 0x74 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -243706,31 +243707,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (300234 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (300238 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbz r6, 30029a │ │ │ │ + cbz r6, 300296 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 300160 │ │ │ │ + b.n 300140 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 300198 │ │ │ │ + b.n 300178 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243738,93 +243739,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (300288 ) │ │ │ │ ldr r1, [pc, #52] @ (30028c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbz r4, 3002da │ │ │ │ + cbz r4, 3002d6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 300110 │ │ │ │ + b.n 3000f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 300148 │ │ │ │ + b.n 300128 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 3002cc │ │ │ │ ldr r2, [pc, #40] @ (3002d0 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (3002d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3003d4 │ │ │ │ nop │ │ │ │ - uxtb r2, r7 │ │ │ │ + uxtb r2, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 3000b4 │ │ │ │ + b.n 300094 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 3000ec │ │ │ │ + b.n 3000cc │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 300328 │ │ │ │ ldr r2, [pc, #60] @ (30032c ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (300330 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - uxth r2, r6 │ │ │ │ + uxth r2, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 300080 │ │ │ │ + b.n 300060 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 3000b8 │ │ │ │ + b.n 300098 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243869,15 +243870,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -243958,15 +243959,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -244518,19 +244519,19 @@ │ │ │ │ b.n 30065e │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 3006c2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 300686 │ │ │ │ b.n 3007fa │ │ │ │ - b.n 300748 │ │ │ │ + b.n 300728 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #336 @ 0x150 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00300b20 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 300b2a │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -244573,15 +244574,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 300bea │ │ │ │ + cbnz r2, 300be6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r4!, {r4} │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -244819,38 +244820,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (300e3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - bgt.n 300d9c │ │ │ │ + bgt.n 300d7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 300d3c │ │ │ │ + bgt.n 300f1c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #800 @ 0x320 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bgt.n 300ea0 │ │ │ │ + bgt.n 300e80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 300ec8 │ │ │ │ + bgt.n 300ea8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (300e48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -244860,15 +244861,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (300eb4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (300eb8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #68] @ (300ebc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -244884,19 +244885,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r1, sp, #512 @ 0x200 │ │ │ │ + add r1, sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bgt.n 300f0c │ │ │ │ + bgt.n 300eec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 300ef8 │ │ │ │ + bgt.n 300ed8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -244906,15 +244907,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (300f24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (300f28 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 300f2c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (300f30 ) │ │ │ │ @@ -244925,25 +244926,25 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + b.w 5ddae4 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r6, #28] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ - blt.n 300e94 │ │ │ │ + blt.n 300e74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -244952,54 +244953,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (300f7c ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (300f80 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blt.n 301000 │ │ │ │ + blt.n 300fe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 300fe8 │ │ │ │ + blt.n 300fc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 300fbc │ │ │ │ ldr r2, [pc, #36] @ (300fc0 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (300fc4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 300d40 │ │ │ │ nop │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bge.n 300fac │ │ │ │ + bge.n 300f8c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 300f94 │ │ │ │ + bge.n 300f74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ @@ -253079,27 +253080,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (3066d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ mov r6, r9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r4, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -253257,15 +253258,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3068ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ str r2, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253274,25 +253275,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (306950 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #124] @ (306954 ) │ │ │ │ ldr r1, [pc, #124] @ (306958 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #108] @ (30695c ) │ │ │ │ ldr r3, [pc, #112] @ (306960 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -253310,42 +253311,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #224] @ (306a2c ) │ │ │ │ + ldr r7, [pc, #160] @ (3069ec ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + lsrs r2, r7, #31 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r0, r7] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stc 0, cr0, [r2, #-276]! @ 0xfffffeec │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldc 0, cr0, [r2, #-276] @ 0xfffffeec │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - strh r4, [r2, #16] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r6, #116] @ 0x74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r6, [r1, #16] │ │ │ │ + strh r6, [r7, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r4, r7, #10 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -253458,15 +253459,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3069a8 │ │ │ │ ldr r0, [pc, #764] @ (306d94 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3069a8 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253641,15 +253642,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (306d90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 306998 │ │ │ │ ldr r0, [pc, #304] @ (306d98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 306998 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -253692,15 +253693,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (306d90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 306998 │ │ │ │ ldr r0, [pc, #172] @ (306d9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 306998 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 306d16 │ │ │ │ bhi.n 306c4c │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 306d16 │ │ │ │ bhi.n 306d7c │ │ │ │ @@ -253740,15 +253741,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (306d90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 306998 │ │ │ │ ldr r0, [pc, #56] @ (306da0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 306998 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 30699e │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -253759,21 +253760,21 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r0, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r5, #25] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r0, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 306f36 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -254230,35 +254231,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (3072bc ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 307172 │ │ │ │ ldr r0, [pc, #44] @ (3072c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 307172 │ │ │ │ ldr r0, [pc, #36] @ (3072cc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 307162 │ │ │ │ nop │ │ │ │ subs r3, #218 @ 0xda │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r3, #4] │ │ │ │ + ldrb r4, [r1, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -254378,24 +254379,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (307454 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 307410 │ │ │ │ ldr r0, [pc, #24] @ (307458 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 307410 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 3070f8 │ │ │ │ b.n 307412 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #31] │ │ │ │ + strb r4, [r0, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 3074a8 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ @@ -254984,25 +254985,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (307afc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #58 @ 0x3a │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + strb r4, [r3, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r0, #6] │ │ │ │ + strb r0, [r6, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r3, #5] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r0, #6] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -260960,15 +260961,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (30bd3c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 30bce6 │ │ │ │ ldr r0, [pc, #96] @ (30bd40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -260980,15 +260981,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (30bd3c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 30bce6 │ │ │ │ ldr r0, [pc, #48] @ (30bd44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 30bce6 │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -260997,17 +260998,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ orrs.w r0, lr, #110 @ 0x6e │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #160 @ 0xa0 │ │ │ │ + cmp r7, #144 @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #92 @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (30be58 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -285015,15 +285016,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 31cbf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 31c108 │ │ │ │ ldr.w r0, [pc, #2412] @ 31cbfc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 31c108 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 31c12a │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 31cc00 │ │ │ │ @@ -285085,15 +285086,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 31c62a │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -285105,15 +285106,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 31cbf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31c108 │ │ │ │ ldr.w r0, [pc, #2152] @ 31cc0c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 31c108 │ │ │ │ movs r3, #3 │ │ │ │ b.n 31c20c │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 31c5aa │ │ │ │ ldr.w r3, [pc, #2132] @ 31cc10 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -285177,47 +285178,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 31c4fe │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -285276,15 +285277,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 31cbf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 31c108 │ │ │ │ ldr.w r0, [pc, #1668] @ 31cc24 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 31c108 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 31c904 │ │ │ │ ldr.w r1, [pc, #1652] @ 31cc28 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -285499,15 +285500,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (31cc48 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 31c1f6 │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 31ca98 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -285555,15 +285556,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (31cbf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c108 │ │ │ │ ldr r0, [pc, #836] @ (31cc58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 31c108 │ │ │ │ ldr r0, [pc, #828] @ (31cc5c ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -285692,15 +285693,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 31c74e │ │ │ │ b.w 31c2a4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 31c512 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -285726,15 +285727,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 31c52a │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2a1b64 │ │ │ │ @@ -285799,30 +285800,30 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [sl], #508 @ 0x1fc │ │ │ │ lsrs r4, r3, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bics.w r0, r2, sp, asr #1 │ │ │ │ stc 0, cr0, [r8], #-508 @ 0xfffffe04 │ │ │ │ lsrs r2, r2, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #126 @ 0x7e │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xeb86007f │ │ │ │ lsrs r0, r6, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ bpl.n 31cb2e │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ @ instruction: 0xfffee76e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r7, #190 @ 0xbe │ │ │ │ + movs r7, #174 @ 0xae │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xe992007f │ │ │ │ lsrs r2, r6, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ b.n 31c954 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @ instruction: 0xe85e007f │ │ │ │ @@ -285830,32 +285831,32 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ b.n 31c748 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsrs r0, r6, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ asrs r0, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 31c94c │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r2, r5, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r2, r2, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #130 @ 0x82 │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r2, r4, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r2, r6, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldc 0, cr0, [r0], #-340 @ 0xfffffeac │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + stc 0, cr0, [r0], #-340 @ 0xfffffeac │ │ │ │ + movs r0, #82 @ 0x52 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r2, #2 │ │ │ │ + movs r1, #242 @ 0xf2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (31ce60 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -285926,15 +285927,15 @@ │ │ │ │ bpl.n 31cd44 │ │ │ │ ldr r0, [pc, #324] @ (31ce6c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r1, [pc, #312] @ (31ce70 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -285985,15 +285986,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31cc9c │ │ │ │ ldr r0, [pc, #180] @ (31ce78 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 31cc9c │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 31ce18 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -286042,21 +286043,21 @@ │ │ │ │ nop │ │ │ │ b.n 31cf20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #46 @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #114 @ 0x72 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (31cff8 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -286120,29 +286121,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31ce9e │ │ │ │ ldr r0, [pc, #248] @ (31d008 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31ce9e │ │ │ │ ldr r2, [pc, #232] @ (31d004 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31cee8 │ │ │ │ ldr r0, [pc, #228] @ (31d00c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 31cc70 │ │ │ │ mov r2, r5 │ │ │ │ @@ -286239,17 +286240,17 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r1, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r6, #5 │ │ │ │ + subs r2, r4, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -286383,15 +286384,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 31d17a │ │ │ │ ldr r0, [pc, #180] @ (31d250 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -286442,15 +286443,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 31d1f8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + adds r4, r4, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 31d83c │ │ │ │ @@ -286872,15 +286873,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 31d27e │ │ │ │ ldr r0, [pc, #520] @ (31d848 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -286988,15 +286989,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31d2a2 │ │ │ │ ldr r0, [pc, #188] @ (31d858 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31d2a2 │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 31d48a │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -287047,23 +287048,23 @@ │ │ │ │ b.n 31d27e │ │ │ │ bge.n 31d92c │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, r3 │ │ │ │ + adds r2, r4, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ blxns r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + asrs r6, r2, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 31d874 │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -287311,26 +287312,26 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 31dab0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ @ instruction: 0xf746005f │ │ │ │ - asrs r6, r2, #25 │ │ │ │ + asrs r6, r0, #25 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r4, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xf662005f │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r2, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r0, #22 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r7, #21 │ │ │ │ + asrs r4, r5, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 31de9a │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -287348,26 +287349,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #340] @ (31dd1c ) │ │ │ │ ldr r1, [pc, #344] @ (31dd20 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -287410,15 +287411,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (31dd28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2a1c6c │ │ │ │ vldr d7, [pc, #152] @ 31dd08 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -287458,43 +287459,43 @@ │ │ │ │ ldr r4, [pc, #84] @ (31dd30 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 31ddc8 │ │ │ │ + bgt.n 31dda8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strd r0, r0, [r4, #-272]! @ 0x110 │ │ │ │ - ldrb r4, [r6, #8] │ │ │ │ + ldrd r0, r0, [r4, #-272] @ 0x110 │ │ │ │ + ldrb r4, [r4, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r2, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #512] @ 0x200 │ │ │ │ + ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bics.w r0, r8, r6, lsl #1 │ │ │ │ - asrs r6, r4, #14 │ │ │ │ + bic.w r0, r8, r6, lsl #1 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31dd60 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -287562,20 +287563,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (31de0c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ @ instruction: 0xfbc4005f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #128] @ (31dea4 ) │ │ │ │ @@ -287583,35 +287584,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31deac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #116] @ (31deb0 ) │ │ │ │ ldr r1, [pc, #120] @ (31deb4 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #100] @ (31deb8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (31debc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (31dec0 ) │ │ │ │ ldr r5, [pc, #76] @ (31dec4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -287628,44 +287629,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bge.n 31df84 │ │ │ │ + bge.n 31df64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strd r0, r0, [r0], #-280 @ 0x118 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + @ instruction: 0xe8500046 │ │ │ │ + strb r6, [r5, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, r5, r3 │ │ │ │ + adds r2, r3, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r0, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfb3e005f │ │ │ │ ldmia r6, {r2, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (31dedc ) │ │ │ │ ldr r2, [pc, #16] @ (31dee0 ) │ │ │ │ ldr r1, [pc, #16] @ (31dee4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5e5ff0 │ │ │ │ + b.w 5e5fe0 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #12 │ │ │ │ + asrs r2, r3, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31df00 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -287780,52 +287781,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31e078 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #80] @ (31e07c ) │ │ │ │ ldr r1, [pc, #80] @ (31e080 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #64] @ (31e084 ) │ │ │ │ ldr r3, [pc, #68] @ (31e088 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (31e08c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r1, [pc, #44] @ (31e090 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dee64 │ │ │ │ - bhi.n 31e16c │ │ │ │ + b.w 5dee54 │ │ │ │ + bhi.n 31e14c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r0, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31dd58 │ │ │ │ + b.n 31dd38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r1, #23] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r7, #27 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -287841,73 +287842,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (31e11c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #100] @ (31e120 ) │ │ │ │ ldr r1, [pc, #100] @ (31e124 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #84] @ (31e128 ) │ │ │ │ ldr r1, [pc, #88] @ (31e12c ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (31e130 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (31e134 ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (31e138 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (31e13c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e6070 │ │ │ │ + b.w 5e6060 │ │ │ │ nop │ │ │ │ - bvc.n 31e0f0 │ │ │ │ + bvc.n 31e0d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31dcdc │ │ │ │ + b.n 31dcbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r7, #20] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + asrs r4, r3, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #3 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (31e198 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -287917,41 +287918,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #52] @ (31e1a4 ) │ │ │ │ ldr r1, [pc, #56] @ (31e1a8 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bvc.n 31e21c │ │ │ │ + bvc.n 31e1fc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r4, #18] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r7, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r5, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (31e204 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287959,42 +287960,42 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (31e20c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #56] @ (31e210 ) │ │ │ │ ldr r1, [pc, #56] @ (31e214 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bvs.n 31e1b0 │ │ │ │ + bvs.n 31e190 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r6, #16] │ │ │ │ + strb r6, [r4, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r2, #1 │ │ │ │ + asrs r0, r0, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r4, #1 │ │ │ │ + asrs r4, r2, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (31e264 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -288002,37 +288003,37 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (31e26c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #44] @ (31e270 ) │ │ │ │ ldr r1, [pc, #44] @ (31e274 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32218c │ │ │ │ nop │ │ │ │ - bvs.n 31e338 │ │ │ │ + bvs.n 31e318 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r7, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r6, #19 │ │ │ │ + asrs r4, r4, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r4, #31 │ │ │ │ + lsrs r4, r2, #31 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r7, #31 │ │ │ │ + lsrs r0, r5, #31 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 31e31c │ │ │ │ sub sp, #16 │ │ │ │ @@ -288040,15 +288041,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (31e324 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 2a1e20 │ │ │ │ @@ -288083,19 +288084,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 43b9bc │ │ │ │ nop │ │ │ │ - bvs.n 31e32c │ │ │ │ + bpl.n 31e30c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r0, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r5, #30 │ │ │ │ + lsrs r2, r3, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0031e328 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -288202,19 +288203,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf66c005f │ │ │ │ - lsrs r0, r7, #27 │ │ │ │ + lsrs r0, r5, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (31e578 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288225,15 +288226,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 31e584 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 322304 │ │ │ │ cbnz r0, 31e4c2 │ │ │ │ @@ -288251,15 +288252,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (31e58c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1c6c │ │ │ │ ldr r3, [pc, #164] @ (31e590 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -288309,29 +288310,29 @@ │ │ │ │ b.w 389f10 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 31e5a8 │ │ │ │ + bmi.n 31e588 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + lsrs r0, r3, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r5, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldmia r0!, {r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31e908 │ │ │ │ + b.n 31e8e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #22 │ │ │ │ + lsrs r6, r6, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (31e6d0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288344,15 +288345,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (31e6dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 322304 │ │ │ │ cbnz r0, 31e5f2 │ │ │ │ add sp, #28 │ │ │ │ @@ -288381,15 +288382,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (31e6e0 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (31e6e4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1c6c │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -288442,29 +288443,29 @@ │ │ │ │ b.w 389f10 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 31e6a4 │ │ │ │ + bcs.n 31e684 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r6, #17 │ │ │ │ + lsrs r0, r4, #17 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r6, #17 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r7!, {r1, r5} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31e7bc │ │ │ │ + b.n 31e79c │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r1, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 31e724 │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 31e710 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -288531,15 +288532,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31e7a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ usat r0, #31, lr, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (31e9e0 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -288762,25 +288763,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31ea8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #116] @ (31ea90 ) │ │ │ │ ldr r1, [pc, #116] @ (31ea94 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #100] @ (31ea98 ) │ │ │ │ ldr r2, [pc, #104] @ (31ea9c ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (31eaa0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -288795,39 +288796,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r6, {r2, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 31eb8c │ │ │ │ + bgt.n 31eb6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r1, #20 │ │ │ │ + lsrs r2, r7, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #1 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xf0ea005f │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -288841,46 +288842,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (31eb14 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #60] @ (31eb18 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (31eb1c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (31eb20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e5ff0 │ │ │ │ + bl 5e5fe0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #28 │ │ │ │ + lsls r2, r1, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31eb3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -288924,15 +288925,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (31ee2c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -288967,15 +288968,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1c6c │ │ │ │ ldr r3, [pc, #520] @ (31ee40 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -289054,24 +289055,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (31ee60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #328] @ (31ee64 ) │ │ │ │ ldr r1, [pc, #332] @ (31ee68 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38878c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31edb0 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -289085,15 +289086,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (31ee6c ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289101,15 +289102,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (31ee70 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289153,58 +289154,58 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6} │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 31eecc │ │ │ │ + blt.n 31eeac │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r1!, {r4, r5} │ │ │ │ lsls r5, r5, #1 │ │ │ │ vqadd.s16 q0, q3, │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 31ef28 │ │ │ │ + bge.n 31ef08 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #27 │ │ │ │ + lsls r2, r4, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r6, #23 │ │ │ │ + lsls r4, r4, #23 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #26 │ │ │ │ + lsls r6, r1, #26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r2, #30] │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 31ed70 │ │ │ │ + bls.n 31ef50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r3, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ite pl │ │ │ │ - lslpl r5, r0, #1 │ │ │ │ - lslmi r6, r5, #22 │ │ │ │ + itt mi │ │ │ │ + lslmi r5, r0, #1 │ │ │ │ + lslmi r6, r3, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r3, #21 │ │ │ │ + lsls r2, r1, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r6, #19 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31eec4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -289213,30 +289214,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (31eecc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r4, r6} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 31ef6c │ │ │ │ + bhi.n 31ef4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 31ef14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -289244,29 +289245,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (31ef1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r3, #15 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 31ef14 │ │ │ │ + bvc.n 31eef4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 31ef5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -289274,25 +289275,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (31ef64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a1e20 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r7, #13 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 31eebc │ │ │ │ + bvc.n 31ee9c │ │ │ │ lsls r4, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -289349,15 +289350,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 31f094 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 31f0b8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (31f0cc ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (31f0c4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -289382,32 +289383,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 31f0b8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ b.n 31f042 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ pop {r5, r6, pc} │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r1, r4, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -289569,15 +289570,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ bkpt 0x0088 │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 31f3aa │ │ │ │ @@ -289659,15 +289660,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r3, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r2, r3, r5, r6, pc} │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289759,15 +289760,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r6} │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289858,15 +289859,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ revsh r4, r6 │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -290423,15 +290424,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31fc94 │ │ │ │ ldr r0, [pc, #224] @ (31fda8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 31fc94 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -290500,15 +290501,15 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6d40044 │ │ │ │ + movt r0, #18500 @ 0x4844 │ │ │ │ │ │ │ │ 0031fdac : │ │ │ │ ldr r3, [pc, #152] @ (31fe48 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ bhi.n 31fe1c │ │ │ │ @@ -290540,15 +290541,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (31fe5c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -290570,23 +290571,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 31fe26 │ │ │ │ add r7, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cbnz r6, 31feb8 │ │ │ │ + cbnz r6, 31feb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #640] @ (3200d8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r6, #12845056 @ 0xc40000 │ │ │ │ + subs.w r0, r6, #12845056 @ 0xc40000 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ff74 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -290675,15 +290676,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 43b9bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 31fe84 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -290739,19 +290740,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (320014 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4fa0044 │ │ │ │ - cbnz r6, 32002c │ │ │ │ + @ instruction: 0xf4ea0044 │ │ │ │ + cbnz r6, 320028 │ │ │ │ lsls r5, r2, #1 │ │ │ │ + @ instruction: 0xf3dc0044 │ │ │ │ @ instruction: 0xf3ec0044 │ │ │ │ - @ instruction: 0xf3fc0044 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ ldr.w r3, [r5, #2208] @ 0x8a0 │ │ │ │ @@ -290763,22 +290764,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 320086 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -290946,15 +290947,15 @@ │ │ │ │ bls.n 320306 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 320310 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -291210,26 +291211,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 320470 │ │ │ │ ldr r0, [pc, #28] @ (320574 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 320470 │ │ │ │ add r0, sp, #664 @ 0x298 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 13, cr0, cr0, cr4, {2} │ │ │ │ + cdp 0, 12, cr0, cr0, cr4, {2} │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3205a8 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ @@ -291443,15 +291444,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 320920 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -291629,32 +291630,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 3209d2 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 320744 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1044 │ │ │ │ b.n 320744 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a0ff4 │ │ │ │ b.n 3208b6 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 32080e │ │ │ │ @@ -291666,19 +291667,19 @@ │ │ │ │ b.n 320850 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #808 @ (adr r6, 320d90 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 1, cr0, cr14, cr4, {2} │ │ │ │ - stcl 0, cr0, [r8, #272] @ 0x110 │ │ │ │ + cdp 0, 0, cr0, cr14, cr4, {2} │ │ │ │ + ldc 0, cr0, [r8, #272]! @ 0x110 │ │ │ │ add r5, pc, #624 @ (adr r5, 320ce8 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds.w r0, lr, r4, lsl #1 │ │ │ │ + add.w r0, lr, r4, lsl #1 │ │ │ │ │ │ │ │ 00320a7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ @@ -291851,15 +291852,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 320ab2 │ │ │ │ ldr r0, [pc, #188] @ (320d28 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 320ab2 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 320ba0 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -291908,23 +291909,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 320328 │ │ │ │ nop │ │ │ │ add r2, pc, #312 @ (adr r2, 320e4c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #32 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8180044 │ │ │ │ + @ instruction: 0xe8080044 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (320e30 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ mov r8, r3 │ │ │ │ @@ -292067,19 +292068,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2a1ffc │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a1ffc │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 320ef8 │ │ │ │ @@ -292180,28 +292181,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 320f36 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a1ffc │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -292269,28 +292270,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 320ef8 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 320ef8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -293120,23 +293121,23 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, pc, #312 @ (adr r4, 321b40 ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 321b00 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r5!, {r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r4, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r5, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, pc, #208 @ (adr r0, 321ae8 ) │ │ │ │ + add r0, pc, #144 @ (adr r0, 321aa8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -293359,21 +293360,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 321d78 │ │ │ │ + bvc.n 321d58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 321d00 │ │ │ │ + bhi.n 321ce0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00321c98 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -293511,15 +293512,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 321cb8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -293748,21 +293749,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #592] @ 0x250 │ │ │ │ + ldr r0, [sp, #528] @ 0x210 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.w 321e50 │ │ │ │ │ │ │ │ 0032211c : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 322164 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -294048,15 +294049,15 @@ │ │ │ │ bne.n 322514 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 322560 │ │ │ │ mov r0, r9 │ │ │ │ bl 47e3cc │ │ │ │ mov r0, r9 │ │ │ │ - bl 74cea0 │ │ │ │ + bl 74ce90 │ │ │ │ mov r0, r9 │ │ │ │ bl 43b3b4 │ │ │ │ ldr r3, [pc, #272] @ (3225a0 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (3225a4 ) │ │ │ │ @@ -294104,15 +294105,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 322406 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 32241c │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3224de │ │ │ │ ldr r2, [pc, #152] @ (3225b8 ) │ │ │ │ ldr r3, [pc, #152] @ (3225bc ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -294131,95 +294132,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (3225d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 32251a │ │ │ │ ldr r3, [pc, #112] @ (3225d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (3225d8 ) │ │ │ │ ldr r1, [pc, #116] @ (3225dc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r0 │ │ │ │ b.n 32247a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #14] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #12] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - beq.n 322694 │ │ │ │ + beq.n 322674 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - beq.n 322660 │ │ │ │ + beq.n 322640 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 32258e │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vabdl.u , d31, d0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r4, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ bge.n 3225a2 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vraddhn.i d25, , q11 │ │ │ │ + vsri.32 d25, d6, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r4, r5] │ │ │ │ + strh r6, [r2, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #128 @ (adr r1, 322660 ) │ │ │ │ + add r1, pc, #64 @ (adr r1, 322620 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003225e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r3, [pc, #128] @ (322680 ) │ │ │ │ ldr r2, [pc, #132] @ (322684 ) │ │ │ │ ldr r1, [pc, #132] @ (322688 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #116] @ (32268c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 32266c │ │ │ │ ldr r3, [pc, #112] @ (322690 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (322694 ) │ │ │ │ @@ -294252,27 +294253,27 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 322624 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r1, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #440 @ (adr r3, 322844 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 322804 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb608 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r1, r3, r4, r5, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 003226a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -294376,21 +294377,21 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r5, #1 │ │ │ │ strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r1, #40] @ 0x28 │ │ │ │ + ldr r0, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (32284c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -294455,15 +294456,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - b.w 7324dc │ │ │ │ + b.w 7324cc │ │ │ │ │ │ │ │ 0032286c : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 3228ca │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -294629,19 +294630,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (322a14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldrh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r0, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00322a18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294689,19 +294690,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldrh r0, [r6, #32] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00322aa4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294762,15 +294763,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (322be4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 322bda │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (322be8 ) │ │ │ │ @@ -294823,21 +294824,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d2580 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 322b58 │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ldr r2, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4} │ │ │ │ + ldmia r2!, {r1, r3} │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ @@ -294915,15 +294916,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 322c4a │ │ │ │ b.n 322cc2 │ │ │ │ ldr r0, [pc, #4] @ (322ce8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ cbz r6, 322d00 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -295008,15 +295009,15 @@ │ │ │ │ bl 31f0e4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 320438 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 322eda │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31f0e4 │ │ │ │ @@ -295066,15 +295067,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 322e24 │ │ │ │ ldr r0, [pc, #92] @ (322f04 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 322d80 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 322d80 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -295086,26 +295087,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 31f0e4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 320438 │ │ │ │ b.n 322e12 │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #31] │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (323014 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -295272,35 +295273,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (323194 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #128] @ (323198 ) │ │ │ │ ldr r1, [pc, #128] @ (32319c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #112] @ (3231a0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r1, [pc, #104] @ (3231a4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (3231a8 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (3231ac ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -295321,42 +295322,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + ldrh r0, [r2, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0x47ca │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #226 @ 0xe2 │ │ │ │ + movs r4, #210 @ 0xd2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r7, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (3231c0 ) │ │ │ │ ldr r1, [pc, #12] @ (3231c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5e65a8 │ │ │ │ - stmia r4!, {r2, r6} │ │ │ │ + b.w 5e6598 │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 323210 │ │ │ │ sub sp, #8 │ │ │ │ @@ -295364,29 +295365,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (323218 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a1e20 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r2, r6} │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (3234e0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -295396,15 +295397,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (3234ec ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 323286 │ │ │ │ @@ -295419,15 +295420,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3234c2 │ │ │ │ ldr r0, [pc, #632] @ (3234f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -295473,15 +295474,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (323504 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2a1c6c │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -295501,63 +295502,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #448] @ (32351c ) │ │ │ │ add r1, pc │ │ │ │ bl 328604 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 3293c0 │ │ │ │ ldr r0, [pc, #428] @ (323520 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r2, [pc, #424] @ (323524 ) │ │ │ │ ldr r1, [pc, #424] @ (323528 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 328684 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #388] @ (32352c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #364] @ (323530 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dea6c │ │ │ │ + bl 5dea5c │ │ │ │ vldr d7, [pc, #236] @ 3234c8 │ │ │ │ ldr r2, [pc, #340] @ (323534 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (323538 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -295598,43 +295599,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 3232ba │ │ │ │ ldr r0, [pc, #196] @ (323544 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 3232ba │ │ │ │ ldr r3, [pc, #184] @ (323548 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (32354c ) │ │ │ │ ldr r1, [pc, #184] @ (323550 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -295645,69 +295646,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r4!, {r1, r2} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r2, #10] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp lr, r9 │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #544] @ 0x220 │ │ │ │ + str r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - strh r0, [r5, #60] @ 0x3c │ │ │ │ + strh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp sl, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + @ instruction: 0xb638 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + @ instruction: 0xb632 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb656 │ │ │ │ + @ instruction: 0xb646 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #336 @ 0x150 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r4, r5} │ │ │ │ - lsls r4, r0, #1 │ │ │ │ stmia r3!, {r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ + stmia r3!, {r4} │ │ │ │ + lsls r4, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r2, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r2!, {r4} │ │ │ │ + stmia r2!, {} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (3235c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -295715,19 +295716,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (3235cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -295741,34 +295742,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r0!, {r1, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -295890,15 +295891,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 3243fc │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3237bc │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 324266 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -296443,15 +296444,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 3243f8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 323716 │ │ │ │ ldr.w r0, [pc, #1616] @ 324400 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 323716 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 323d3c │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -296961,27 +296962,27 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #624] @ (324668 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {} │ │ │ │ + nop {15} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r0, 324424 │ │ │ │ + cbnz r0, 324420 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, #80 @ 0x50 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, #192 @ 0xc0 │ │ │ │ + adds r4, #176 @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -298314,15 +298315,15 @@ │ │ │ │ bpl.w 3244b0 │ │ │ │ ldr.w r0, [pc, #1248] @ 3259cc │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 3244b0 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 324478 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -298350,15 +298351,15 @@ │ │ │ │ bl 320a7c │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 324ab6 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 325086 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -298652,15 +298653,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 324478 │ │ │ │ ldr r0, [pc, #164] @ (3259d0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 324478 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -298706,27 +298707,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #552 @ (adr r2, 325bf8 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 325bb8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r1, #20] │ │ │ │ + str r0, [r7, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + subs r0, r3, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r0, r3, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, r7, #3 │ │ │ │ + subs r4, r5, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 003259e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -298799,15 +298800,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 325aee │ │ │ │ ldr.w r0, [pc, #1368] @ 326020 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r3, [pc, #1348] @ 32601c │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 325b2a │ │ │ │ ldr.w r0, [pc, #1340] @ 326024 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -298832,15 +298833,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 325aee │ │ │ │ ldr.w r0, [pc, #1284] @ 326028 │ │ │ │ add r0, pc │ │ │ │ b.n 325acc │ │ │ │ ldr.w r0, [pc, #1280] @ 32602c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 325ae4 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -298863,15 +298864,15 @@ │ │ │ │ bpl.n 325aee │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 326030 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r3, [pc, #1160] @ 32601c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 325ae4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 325b6e │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -299273,57 +299274,57 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 325d36 │ │ │ │ nop │ │ │ │ strh r6, [r1, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r3, #16] │ │ │ │ + str r4, [r1, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #376] @ 0x178 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #808] @ 0x328 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r3, r7] │ │ │ │ + ldrh r4, [r1, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, r7, r7 │ │ │ │ + adds r0, r5, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00326040 : │ │ │ │ ldr r0, [pc, #4] @ (326048 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (32607c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrb r4, [r0, #25] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299332,33 +299333,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (3260cc ) │ │ │ │ ldr r1, [pc, #52] @ (3260d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + ldrh r0, [r4, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mvns r2, r0 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mvns r4, r2 │ │ │ │ + mvns r4, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299400,35 +299401,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (326188 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #44] @ (32618c ) │ │ │ │ ldr r1, [pc, #48] @ (326190 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r1, [pc, #36] @ (326194 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, r1] │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r0, #30 │ │ │ │ + asrs r4, r6, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #80] @ 0x50 │ │ │ │ + str r2, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #122 @ 0x7a │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -299446,72 +299447,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 3262c0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #244] @ (3262c4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #224] @ (3262c8 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #208] @ (3262cc ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (3262d0 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ ldr r3, [pc, #156] @ (3262d4 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 3262d8 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5e548c │ │ │ │ + bl 5e547c │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e548c │ │ │ │ + bl 5e547c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 2f09b8 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -299534,35 +299535,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 43c760 │ │ │ │ bl 44354c │ │ │ │ mov r1, r0 │ │ │ │ b.n 32629c │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [pc, #120] @ (32633c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #608] @ (326530 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ lsls r7, r1, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + ldrh r0, [r2, #14] │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -299638,15 +299639,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (326438 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (32643c ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 326428 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -299666,21 +299667,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (326440 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 42e3b0 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #624] @ 0x270 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 3264a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299688,15 +299689,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (3264b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -299707,19 +299708,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 326524 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299729,15 +299730,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (326528 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (32652c ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 3264fe │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -299754,19 +299755,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #824] @ 0x338 │ │ │ │ + str r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #656] @ 0x290 │ │ │ │ + str r3, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (3265f0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -299776,44 +299777,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #156] @ (3265fc ) │ │ │ │ ldr r1, [pc, #160] @ (326600 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #144] @ (326604 ) │ │ │ │ ldr r1, [pc, #144] @ (326608 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ ldr r3, [pc, #128] @ (32660c ) │ │ │ │ ldr r1, [pc, #128] @ (326610 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff524 │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 2ff524 │ │ │ │ @@ -299834,31 +299835,31 @@ │ │ │ │ b.w 2ff5d4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r1, #20 │ │ │ │ + asrs r0, r7, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r3, #20 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #608] @ 0x260 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r3, [sp, #632] @ 0x278 │ │ │ │ + str r3, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r0, [r4, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -299870,15 +299871,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (3268a0 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -299901,15 +299902,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3266bc │ │ │ │ ldr r3, [pc, #508] @ (3268ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -299946,15 +299947,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 443680 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32687e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 326762 │ │ │ │ cbnz r4, 326788 │ │ │ │ @@ -299984,15 +299985,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 326732 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (3268b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 326734 │ │ │ │ ldr r3, [pc, #300] @ (3268b8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 326856 │ │ │ │ @@ -300030,15 +300031,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 3267d6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32687e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 326734 │ │ │ │ @@ -300050,15 +300051,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 326734 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (3268b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ b.n 326734 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3266f4 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 439028 │ │ │ │ @@ -300076,15 +300077,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326794 │ │ │ │ ldr r0, [pc, #84] @ (3268c4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 326794 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (3268c8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (3268cc ) │ │ │ │ ldr r0, [pc, #72] @ (3268d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -300112,21 +300113,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r6, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r3!, {r4} │ │ │ │ + ldmia r3!, {} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -300138,15 +300139,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (326a98 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 326926 │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -300155,15 +300156,15 @@ │ │ │ │ beq.n 326954 │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300265,19 +300266,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 326a66 │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r1, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r5, #60] @ 0x3c │ │ │ │ + ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -300360,15 +300361,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 326b52 │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -300502,15 +300503,15 @@ │ │ │ │ ldr.w r3, [fp, #1160] @ 0x488 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 326b9a │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (326d7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strb r2, [r1, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #12 │ │ │ │ @@ -300560,15 +300561,15 @@ │ │ │ │ ldr r1, [pc, #856] @ (32716c ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #856] @ (327170 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 326e32 │ │ │ │ ldr r3, [pc, #832] @ (327168 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 326fe8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -300583,15 +300584,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 326e32 │ │ │ │ ldr r1, [pc, #804] @ (327174 ) │ │ │ │ ldr r0, [pc, #808] @ (327178 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 326e32 │ │ │ │ subs.w r2, r3, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 326e04 │ │ │ │ subs.w r1, r3, #260 @ 0x104 │ │ │ │ @@ -300727,15 +300728,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #400] @ (32717c ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #400] @ (327180 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 326e32 │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrd r0, r1, [r3, #968] @ 0x3c8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300748,15 +300749,15 @@ │ │ │ │ ldr r1, [pc, #360] @ (327184 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #360] @ (327188 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 326e32 │ │ │ │ cmp r3, #28 │ │ │ │ bhi.w 326e04 │ │ │ │ add r2, pc, #8 @ (adr r2, 327040 ) │ │ │ │ ldr.w r1, [r2, r3, lsl #2] │ │ │ │ add r2, r1 │ │ │ │ bx r2 │ │ │ │ @@ -300862,29 +300863,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ subs r7, #76 @ 0x4c │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #16] @ (327180 ) │ │ │ │ + ldr r5, [pc, #976] @ (327540 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #808] @ (3274a0 ) │ │ │ │ + ldr r5, [pc, #744] @ (327460 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r0, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [pc, #184] @ (327238 ) │ │ │ │ + ldr r4, [pc, #120] @ (3271f8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r1, #14] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #1000] @ (327570 ) │ │ │ │ + ldr r3, [pc, #936] @ (327530 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w ip, [pc, #1556] @ 3277b8 │ │ │ │ @@ -300996,15 +300997,15 @@ │ │ │ │ ldr.w r0, [pc, #1292] @ 3277e0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ subs.w r0, r2, #264 @ 0x108 │ │ │ │ sbc.w r1, sl, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 327308 │ │ │ │ movw r1, #257 @ 0x101 │ │ │ │ movt r1, #1 │ │ │ │ @@ -301030,15 +301031,15 @@ │ │ │ │ ldr.w r0, [pc, #1204] @ 3277ec │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ strd lr, r4, [r3, #976] @ 0x3d0 │ │ │ │ b.n 327276 │ │ │ │ subs.w r0, r2, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ @@ -301189,26 +301190,26 @@ │ │ │ │ cmp.w r3, #1073758208 @ 0x40004000 │ │ │ │ add.w r2, r2, r1, lsl #3 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ cbz r4, 32754c │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ ldr.w r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 32772c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldrd r0, r1, [sp, #12] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ movs r2, #0 │ │ │ │ mla r3, r3, r0, r1 │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ b.n 327276 │ │ │ │ str.w lr, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301267,15 +301268,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r3 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r9, r3, asr #31 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r8, r2 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov lr, r3 │ │ │ │ str.w r2, [r4, #984] @ 0x3d8 │ │ │ │ cmp r6, r5 │ │ │ │ @@ -301360,15 +301361,15 @@ │ │ │ │ ldr.w r3, [r2, #952] @ 0x3b8 │ │ │ │ str.w r1, [r2, #1016] @ 0x3f8 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ orr.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ str.w r3, [r2, #952] @ 0x3b8 │ │ │ │ b.n 32750c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 327552 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ @@ -301412,37 +301413,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #160 @ 0xa0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r1, [pc, #752] @ (327ac0 ) │ │ │ │ + ldr r1, [pc, #688] @ (327a80 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + strh r6, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #102 @ 0x66 │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r2, #42 @ 0x2a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r1, [pc, #280] @ (3278f8 ) │ │ │ │ + ldr r1, [pc, #216] @ (3278b8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #200 @ 0xc8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [pc, #912] @ (327b7c ) │ │ │ │ + ldr r0, [pc, #848] @ (327b3c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bx r8 │ │ │ │ + bx r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 327848 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301450,36 +301451,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (327850 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #40] @ (327854 ) │ │ │ │ ldr r3, [pc, #44] @ (327858 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, r0 │ │ │ │ + mvns r6, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r7, #2 │ │ │ │ + lsls r0, r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #456] @ (327a1c ) │ │ │ │ + ldr r6, [pc, #392] @ (3279dc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r6, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -301491,15 +301492,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r6, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #136] @ (327918 ) │ │ │ │ mov.w r8, #1048576 @ 0x100000 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr.w r9, [pc, #124] @ 32791c │ │ │ │ mov r5, r0 │ │ │ │ @@ -301515,55 +301516,55 @@ │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r4, r5, #920 @ 0x398 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add.w r5, r5, #952 @ 0x3b8 │ │ │ │ bl 2ff5d4 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #4 │ │ │ │ bl 2ff524 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3278da │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + strh r0, [r4, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bics r2, r4 │ │ │ │ + bics r2, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r1, #16] │ │ │ │ + strh r6, [r7, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r6, [r4, #108] @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r2, #7 │ │ │ │ + lsls r0, r0, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (327930 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -301571,57 +301572,57 @@ │ │ │ │ ldr r2, [pc, #84] @ (32799c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3279a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #72] @ (3279a4 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #64] @ (3279a8 ) │ │ │ │ ldr r2, [pc, #68] @ (3279ac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #68] @ (3279b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #52] @ (3279b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - muls r4, r7 │ │ │ │ + muls r4, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vmla.i q0, q3, d2[0] │ │ │ │ - ldr r5, [pc, #248] @ (327a9c ) │ │ │ │ + vhadd.u q8, q3, q1 │ │ │ │ + ldr r5, [pc, #184] @ (327a5c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r1, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r0, [r7, #100] @ 0x64 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #144] @ 327a58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301629,15 +301630,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #140] @ (327a60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #104] @ 327a50 │ │ │ │ add.w r2, r0, #1248 @ 0x4e0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1176] @ 0x498 │ │ │ │ str.w r3, [r0, #1180] @ 0x49c │ │ │ │ str.w r3, [r0, #1184] @ 0x4a0 │ │ │ │ str.w r3, [r0, #1188] @ 0x4a4 │ │ │ │ @@ -301662,19 +301663,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmn r6, r6 │ │ │ │ + cmn r6, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r0, #8] │ │ │ │ + strh r6, [r6, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ (327b50 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -301684,15 +301685,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #180] @ 327b48 │ │ │ │ ldr r2, [pc, #196] @ (327b5c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #196] @ 327b60 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w sl, [pc, #192] @ 327b64 │ │ │ │ add r2, pc │ │ │ │ @@ -301706,28 +301707,28 @@ │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ bl 4372b0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ bl 2ff5d4 │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ cbz r3, 327b00 │ │ │ │ add.w r5, r6, #920 @ 0x398 │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ bl 2ff524 │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ adds r5, #4 │ │ │ │ cmp r4, r3 │ │ │ │ bcc.n 327ae0 │ │ │ │ ldr r7, [pc, #100] @ (327b68 ) │ │ │ │ @@ -301738,48 +301739,48 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #84] @ (327b74 ) │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc │ │ │ │ bl 2f1648 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add.w r1, r6, #1048 @ 0x418 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f176c │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #2] │ │ │ │ + strh r2, [r2, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - negs r0, r1 │ │ │ │ + tst r0, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r0, #84] @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - vmla.i q0, q5, d3[0] │ │ │ │ - vmla.i16 q8, q0, d3[0] │ │ │ │ - stc2l 0, cr0, [sl, #264] @ 0x108 │ │ │ │ - ldr r3, [pc, #528] @ (327d80 ) │ │ │ │ + vmla.i32 q0, q5, d3[0] │ │ │ │ + vmla.i q8, q0, d3[0] │ │ │ │ + ldc2 0, cr0, [sl, #264]! @ 0x108 │ │ │ │ + ldr r3, [pc, #464] @ (327d40 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sbcs r0, r7 │ │ │ │ + sbcs r0, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -301792,15 +301793,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #588] @ (327de4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r4, [pc, #588] @ (327de8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r5, #65 @ 0x41 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 327bc0 │ │ │ │ ldr r3, [pc, #572] @ (327dec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -301974,46 +301975,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (327df8 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 327ce6 │ │ │ │ ldr r1, [pc, #52] @ (327dfc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #52] @ (327e00 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 327bba │ │ │ │ nop │ │ │ │ - asrs r2, r7 │ │ │ │ + asrs r2, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r4, #28] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #62 @ 0x3e │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #21] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r6, #234 @ 0xea │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #600] @ (328070 ) │ │ │ │ @@ -302035,15 +302036,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 328056 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, r8, lsl #2] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr.w r3, [fp, #1204] @ 0x4b4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr.w r7, [fp, #1228] @ 0x4cc │ │ │ │ ldr.w r1, [fp, #1212] @ 0x4bc │ │ │ │ ldr.w r3, [fp, #1176] @ 0x498 │ │ │ │ ldr.w r2, [fp, #1252] @ 0x4e4 │ │ │ │ @@ -302166,15 +302167,15 @@ │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ tst r2, r7 │ │ │ │ ite ne │ │ │ │ movne.w sl, #1 │ │ │ │ moveq.w sl, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 32802a │ │ │ │ ldr.w r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r4, #1 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 327fea │ │ │ │ @@ -302199,36 +302200,36 @@ │ │ │ │ ldr r0, [pc, #60] @ (328080 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32800a │ │ │ │ ldr r0, [pc, #44] @ (328084 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 327e4a │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 327e72 │ │ │ │ b.n 327e4a │ │ │ │ bl 263a08 │ │ │ │ cmp r6, #204 @ 0xcc │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #12] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r3 │ │ │ │ @@ -302240,15 +302241,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr r4, [pc, #528] @ (3282bc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ ldrd r6, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #516] @ (3282c0 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 328270 │ │ │ │ @@ -302400,45 +302401,45 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3280ca │ │ │ │ ldr r0, [pc, #64] @ (3282cc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3280ca │ │ │ │ ldr r1, [pc, #52] @ (3282d0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (3282d4 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3280e4 │ │ │ │ nop │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + subs r4, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r4, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r2, #8] │ │ │ │ + ldrb r4, [r0, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #992] @ (3286ac ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #38 @ 0x26 │ │ │ │ + subs r2, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r3, #4] │ │ │ │ + ldrb r4, [r1, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #188] @ 3283a4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -302449,15 +302450,15 @@ │ │ │ │ ldr r2, [pc, #180] @ (3283ac ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #172] @ (3283b0 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #168] @ (3283b4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 328360 │ │ │ │ cmp r4, #31 │ │ │ │ @@ -302500,48 +302501,48 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #68] @ (3283c0 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 328314 │ │ │ │ ldr r3, [pc, #52] @ (3283c4 ) │ │ │ │ mov.w r2, #290 @ 0x122 │ │ │ │ ldr r1, [pc, #52] @ (3283c8 ) │ │ │ │ ldr r0, [pc, #52] @ (3283cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #214 @ 0xd6 │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r0, #31] │ │ │ │ + strb r0, [r6, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #216 @ 0xd8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx sp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #50 @ 0x32 │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r6, #1] │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r0, #2] │ │ │ │ + ldrb r4, [r6, #1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 003283d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -302550,28 +302551,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (328410 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (328414 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #96 @ 0x60 │ │ │ │ + subs r1, #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r3, #3] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 328432 │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 32843a │ │ │ │ @@ -302598,24 +302599,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (3284cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #88] @ (3284d0 ) │ │ │ │ ldr r1, [pc, #92] @ (3284d4 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 3284ae │ │ │ │ mov r4, r0 │ │ │ │ @@ -302634,34 +302635,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r1, #16 │ │ │ │ + subs r1, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orns r0, r2, #12713984 @ 0xc20000 │ │ │ │ - tst r2, r5 │ │ │ │ + orn r0, r2, #12713984 @ 0xc20000 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r1, #84] @ 0x54 │ │ │ │ + str r2, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3284fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrh r0, [r4, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (328578 ) │ │ │ │ @@ -302671,61 +302672,61 @@ │ │ │ │ ldr r1, [pc, #104] @ (328580 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #88] @ (328584 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (328588 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (32858c ) │ │ │ │ ldr r0, [pc, #72] @ (328590 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #52] @ (328594 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf3b60042 │ │ │ │ - adcs r6, r5 │ │ │ │ + usat r0, #2, r6, asr #1 │ │ │ │ + adcs r6, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r2, #72] @ 0x48 │ │ │ │ + str r2, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r0, r7, #2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + strb r4, [r6, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -302773,24 +302774,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (328674 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dc23c │ │ │ │ + bl 5dc22c │ │ │ │ ldr.w ip, [pc, #84] @ 328678 │ │ │ │ ldr r2, [pc, #84] @ (32867c ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (328680 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -302805,19 +302806,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r2, [r7, #27] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #70 @ 0x46 │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrh r6, [r7, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00328684 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -302858,23 +302859,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (32874c ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -302896,19 +302897,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r6, #168 @ 0xa8 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r0, #48] @ 0x30 │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328750 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -302965,15 +302966,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 3287c8 │ │ │ │ nop │ │ │ │ │ │ │ │ 003287ec : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -303004,15 +303005,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 328822 │ │ │ │ │ │ │ │ 00328844 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -303031,20 +303032,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (328914 ) │ │ │ │ cbz r2, 3288a0 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3288d4 │ │ │ │ movs r1, #3 │ │ │ │ @@ -303083,35 +303084,35 @@ │ │ │ │ bpl.n 32889a │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (328920 ) │ │ │ │ ldr r0, [pc, #48] @ (328924 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 32889a │ │ │ │ movs r4, #134 @ 0x86 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r5, #6 │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r1, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r5, #20] │ │ │ │ + str r4, [r3, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5!, {r1, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r4, #16] │ │ │ │ + strb r4, [r2, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 328a2c │ │ │ │ sub sp, #28 │ │ │ │ @@ -303150,20 +303151,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3289fe │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3289e6 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (328a44 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32898c │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -303179,15 +303180,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 32897c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (328a50 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 32897c │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -303212,31 +303213,31 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 328956 │ │ │ │ movs r5, #1 │ │ │ │ b.n 3289e8 │ │ │ │ nop │ │ │ │ movs r3, #162 @ 0xa2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r6, [r2, #15] │ │ │ │ + strb r6, [r0, #15] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r3, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r2, #4] │ │ │ │ + str r2, [r0, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #13] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328a54 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 328928 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -303284,20 +303285,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 328ae2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (328b50 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 328a9e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -303326,64 +303327,64 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328aa6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (328b5c ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 328aa6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r0, r5] │ │ │ │ + ldrsh r2, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328b60 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (328bec ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #108] @ (328bf0 ) │ │ │ │ ldr r2, [pc, #112] @ (328bf4 ) │ │ │ │ ldr r1, [pc, #112] @ (328bf8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 328be4 │ │ │ │ ldr r2, [pc, #96] @ (328bfc ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 328bbc │ │ │ │ mov r0, r5 │ │ │ │ @@ -303408,35 +303409,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328ba2 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (328c08 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 328ba2 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 328baa │ │ │ │ nop │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r1, #234 @ 0xea │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r2, [r7, r0] │ │ │ │ + ldrsh r2, [r5, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrsh r6, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r0, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328c0c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -303454,25 +303455,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #92] @ (328ca4 ) │ │ │ │ ldr r2, [pc, #92] @ (328ca8 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (328cac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328c2c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -303493,33 +303494,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328c2e │ │ │ │ ldr r0, [pc, #44] @ (328cbc ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 328c2e │ │ │ │ nop │ │ │ │ movs r0, #198 @ 0xc6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r6, r5] │ │ │ │ + ldrb r0, [r4, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r7, #3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328cc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -303532,20 +303533,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 328d64 │ │ │ │ ldr r7, [pc, #132] @ (328d68 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (328d6c ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 328d14 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -303573,49 +303574,49 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328d10 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (328d78 ) │ │ │ │ ldr r0, [pc, #48] @ (328d7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 328d10 │ │ │ │ nop │ │ │ │ movs r0, #12 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, #140 @ 0x8c │ │ │ │ + adds r0, #124 @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r3, r3] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r6, r3] │ │ │ │ + ldrb r2, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #124] @ 0x7c │ │ │ │ + ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328d80 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (328de4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 328d96 │ │ │ │ ldr r1, [pc, #92] @ (328de8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 328da4 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (328dec ) │ │ │ │ @@ -303632,130 +303633,130 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (328df4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ nop │ │ │ │ subs r0, r4, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328df8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #60] @ (328e4c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5dd58c │ │ │ │ + bl 5dd57c │ │ │ │ ldr.w ip, [pc, #52] @ 328e50 │ │ │ │ ldr r2, [pc, #52] @ (328e54 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (328e58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + ldrsh r2, [r4, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #76 @ 0x4c │ │ │ │ + cmp r7, #60 @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + ldrh r6, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328e5c : │ │ │ │ - b.w 5dea6c │ │ │ │ + b.w 5dea5c │ │ │ │ │ │ │ │ 00328e60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (328ec8 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #76] @ (328ecc ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5dd58c │ │ │ │ + bl 5dd57c │ │ │ │ ldr r1, [pc, #68] @ (328ed0 ) │ │ │ │ ldr r2, [pc, #68] @ (328ed4 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (328ed8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #56] @ (328edc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dea6c │ │ │ │ + bl 5dea5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ subs r6, r4, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r2, [r0, r6] │ │ │ │ + ldrsh r2, [r6, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r5, r4] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303787,28 +303788,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (328f4c ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (328f50 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 328efe │ │ │ │ nop │ │ │ │ adds r6, r5, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r1, #108] @ 0x6c │ │ │ │ + ldr r6, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 328fb8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -303839,31 +303840,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328f7a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (328fc8 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 328f7a │ │ │ │ adds r0, r7, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (328fd8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ nop │ │ │ │ str r2, [r4, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303872,15 +303873,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (32902c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (329030 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #44] @ (329034 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -303888,20 +303889,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe8dc0042 │ │ │ │ - adds r6, #146 @ 0x92 │ │ │ │ + @ instruction: 0xe8cc0042 │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, #100] @ 0x64 │ │ │ │ + ldr r4, [r6, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3290b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -303910,26 +303911,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (3290b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #88] @ (3290bc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3290c0 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #72] @ (3290c4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 328604 │ │ │ │ ldr r1, [pc, #64] @ (3290c8 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -303941,24 +303942,24 @@ │ │ │ │ bl 2f1648 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f176c │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r5, #96 @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrd r0, r0, [lr], #-264 @ 0x108 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + strd r0, r0, [lr], #-264 @ 0x108 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r7, #92] @ 0x5c │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 003290cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -304192,15 +304193,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 329218 │ │ │ │ ldr r0, [pc, #116] @ (329368 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 329218 │ │ │ │ ldr r2, [pc, #100] @ (32936c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -304211,15 +304212,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 329230 │ │ │ │ ldr r0, [pc, #84] @ (329370 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 329230 │ │ │ │ ldr r2, [pc, #68] @ (329374 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -304229,36 +304230,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 329298 │ │ │ │ ldr r0, [pc, #52] @ (329378 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 329298 │ │ │ │ blx 262e94 │ │ │ │ adds r2, r0, #0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -304273,15 +304274,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ │ │ │ │ 003293c0 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -304341,26 +304342,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (329480 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 329428 │ │ │ │ nop │ │ │ │ adds r4, r3, r3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3294e4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -304388,25 +304389,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3294a6 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (3294f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3294a6 │ │ │ │ adds r0, r1, r1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #60] @ 0x3c │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -304440,15 +304441,15 @@ │ │ │ │ cbz r2, 329558 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 3295b4 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldr r3, [pc, #188] @ (329624 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3295fe │ │ │ │ ldr r3, [pc, #180] @ (329628 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304456,15 +304457,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3295fe │ │ │ │ ldr r0, [pc, #176] @ (32962c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32960a │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 32960a │ │ │ │ @@ -304477,19 +304478,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3295b4 │ │ │ │ ldr r0, [pc, #136] @ (329634 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldr r3, [pc, #92] @ (329620 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 329558 │ │ │ │ ldr r3, [pc, #84] @ (329624 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304509,45 +304510,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 329558 │ │ │ │ ldr r0, [pc, #72] @ (32963c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 329558 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3295de │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 3295de │ │ │ │ b.n 329598 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3295de │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ asrs r4, r1, #31 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #656] @ (3298b8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ muls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #32] @ (32965c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -304600,19 +304601,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 260ac4 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r7, #44] @ 0x2c │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 3298d0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -304743,15 +304744,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (3298f4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32979c │ │ │ │ ldr r3, [pc, #136] @ (3298f8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32974a │ │ │ │ ldr r3, [pc, #116] @ (3298f0 ) │ │ │ │ @@ -304760,15 +304761,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32974a │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (3298fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 32974a │ │ │ │ ldr r3, [pc, #96] @ (329900 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3297ee │ │ │ │ @@ -304780,44 +304781,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (329904 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3297ee │ │ │ │ nop │ │ │ │ asrs r6, r3, #23 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r4, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #288] @ (329a10 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #16] │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmn r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r4, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r4, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -304850,20 +304851,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (329974 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ asrs r0, r3, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #20] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 3299f8 │ │ │ │ @@ -304902,28 +304903,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (329a0c ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3299aa │ │ │ │ asrs r0, r2, #13 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #96] @ (329a6c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -305070,15 +305071,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 329c6e │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 329c08 │ │ │ │ - bl 631ea4 │ │ │ │ + bl 631e94 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 329c20 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -305136,25 +305137,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 329b98 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (329cb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 329b98 │ │ │ │ asrs r4, r3, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (329e94 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -305221,17 +305222,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (329e98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 329e68 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 431e3c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -305245,24 +305246,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6326e8 │ │ │ │ + bl 6326d8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 329e14 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 329e40 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 632750 │ │ │ │ + bl 632740 │ │ │ │ b.n 329cea │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -305306,27 +305307,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329d94 │ │ │ │ ldr r0, [pc, #36] @ (329ea4 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 329d94 │ │ │ │ nop │ │ │ │ asrs r0, r2, #32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (329f74 ) │ │ │ │ @@ -305510,29 +305511,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 329fe2 │ │ │ │ ldr r0, [pc, #172] @ (32a178 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (32a17c ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 32a0de │ │ │ │ ldr r2, [pc, #116] @ (32a180 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 329fb8 │ │ │ │ ldr r2, [pc, #108] @ (32a184 ) │ │ │ │ @@ -305545,15 +305546,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 329fb8 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (32a18c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 329fb8 │ │ │ │ ldr r3, [pc, #64] @ (32a180 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329fe2 │ │ │ │ ldr r3, [pc, #68] @ (32a190 ) │ │ │ │ @@ -305566,34 +305567,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 329fe2 │ │ │ │ ldr r0, [pc, #48] @ (32a194 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 329fe2 │ │ │ │ nop │ │ │ │ lsrs r4, r1, #21 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r7, #40] @ 0x28 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r1, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [pc, #480] @ (32a374 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #48] @ 0x30 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (32a4e4 ) │ │ │ │ @@ -305622,15 +305623,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #768] @ (32a4fc ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -305818,15 +305819,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32a2c0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (32a50c ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 32a2c4 │ │ │ │ ldr r3, [pc, #256] @ (32a510 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -305838,15 +305839,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 32a42e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 32a218 │ │ │ │ b.n 32a44e │ │ │ │ ldr r0, [pc, #228] @ (32a514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 32a218 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -305878,15 +305879,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (32a520 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 32a2c4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a462 │ │ │ │ ldr r3, [pc, #120] @ (32a524 ) │ │ │ │ @@ -305901,60 +305902,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32a462 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (32a528 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32a462 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (32a52c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32a462 │ │ │ │ nop │ │ │ │ lsrs r4, r6, #12 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #12 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r1, #80 @ 0x50 │ │ │ │ + movs r1, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 32a508 │ │ │ │ + bvs.n 32a4e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r2, #0 │ │ │ │ + adds r6, r0, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #20] │ │ │ │ + str r4, [r4, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #8] │ │ │ │ + str r0, [r0, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + str r0, [r3, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r3, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -305997,15 +305998,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a57e │ │ │ │ ldr r0, [pc, #68] @ (32a5ec ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 32a57e │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a57e │ │ │ │ ldr r3, [pc, #48] @ (32a5f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -306015,29 +306016,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (32a5e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32a57e │ │ │ │ ldr r0, [pc, #32] @ (32a5f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32a57e │ │ │ │ lsls r4, r2, #30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r0, [r4, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #4] │ │ │ │ + str r4, [r6, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -306195,15 +306196,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (32a8a8 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32a732 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 329978 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -306265,57 +306266,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32a732 │ │ │ │ ldr r1, [pc, #92] @ (32a8dc ) │ │ │ │ add r1, pc │ │ │ │ b.n 32a7d2 │ │ │ │ lsls r0, r1, #27 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r4, [r1, r6] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r1, #7] │ │ │ │ + strb r2, [r7, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #84 @ 0x54 │ │ │ │ + adds r4, #68 @ 0x44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r7, #4] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32a0b8 │ │ │ │ + b.n 32b098 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r2, r3] │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - adds r3, #248 @ 0xf8 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrsh r6, [r2, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r0, [r5, r1] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #176 @ 0xb0 │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ + lsls r4, r0, #1 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r2, #2] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrsh r6, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r1, #2] │ │ │ │ + strb r4, [r7, #1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r0, r1] │ │ │ │ + ldrsh r4, [r6, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r1, r1] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r1, #8 │ │ │ │ + lsrs r4, r7, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -306401,25 +306402,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a972 │ │ │ │ ldr r0, [pc, #32] @ (32a9f8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32a972 │ │ │ │ lsls r0, r1, #15 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (32aac0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -306471,39 +306472,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32aa18 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (32aad0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32aa18 │ │ │ │ ldr r2, [pc, #52] @ (32aad4 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (32aad8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ nop │ │ │ │ lsls r4, r2, #11 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r4, r2] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -306679,15 +306680,15 @@ │ │ │ │ bpl.n 32ac36 │ │ │ │ ldr.w r1, [pc, #1908] @ 32b440 │ │ │ │ ldr.w r0, [pc, #1908] @ 32b444 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32ac36 │ │ │ │ ldr.w r3, [pc, #1876] @ 32b438 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ab7a │ │ │ │ ldr.w r3, [pc, #1876] @ 32b448 │ │ │ │ @@ -306700,15 +306701,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32ab7a │ │ │ │ ldr.w r0, [pc, #1848] @ 32b44c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32ab7a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 329978 │ │ │ │ ldr.w r3, [pc, #1800] @ 32b438 │ │ │ │ @@ -306729,15 +306730,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 32b454 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32ac36 │ │ │ │ ldr.w r3, [pc, #1732] @ 32b438 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ab7a │ │ │ │ ldr.w r3, [pc, #1748] @ 32b458 │ │ │ │ @@ -306750,15 +306751,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32ab7a │ │ │ │ ldr.w r0, [pc, #1720] @ 32b45c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32ab7a │ │ │ │ ldr.w r3, [pc, #1668] @ 32b438 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ab7a │ │ │ │ ldr.w r3, [pc, #1692] @ 32b460 │ │ │ │ @@ -306771,15 +306772,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32ab7a │ │ │ │ ldr.w r0, [pc, #1664] @ 32b464 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32ab7a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32afec │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 32ac36 │ │ │ │ @@ -306805,15 +306806,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32ab7a │ │ │ │ ldr.w r0, [pc, #1568] @ 32b46c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32ab7a │ │ │ │ ldr.w r3, [pc, #1556] @ 32b470 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32afbe │ │ │ │ @@ -306833,15 +306834,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 32ac36 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 32b478 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32ac36 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 32ac9e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -306901,15 +306902,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32ac36 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32ac36 │ │ │ │ ldr.w r2, [pc, #1264] @ 32b484 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307113,15 +307114,15 @@ │ │ │ │ b.n 32ac36 │ │ │ │ ldr r0, [pc, #684] @ (32b490 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32b110 │ │ │ │ b.n 32b122 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -307132,15 +307133,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (32b494 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32b1da │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -307166,15 +307167,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (32b49c ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32b1da │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -307194,15 +307195,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b156 │ │ │ │ ldr r0, [pc, #480] @ (32b4a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32b156 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b156 │ │ │ │ ldr r3, [pc, #456] @ (32b4a8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -307227,23 +307228,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 32afd0 │ │ │ │ ldr r0, [pc, #400] @ (32b4ac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 32afd0 │ │ │ │ ldr r0, [pc, #388] @ (32b4b0 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -307328,100 +307329,100 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r6, r6, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #4 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r6, r2] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r3] │ │ │ │ + ldrh r2, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r6] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mvns r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r0] │ │ │ │ + ldrsh r6, [r3, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r4, [r1, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r5] │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r6] │ │ │ │ + ldrsb r6, [r5, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [pc, #816] @ (32b7cc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r7] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + ldr r2, [r3, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r4, r1] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #144] @ (32b550 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (32b524 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32b14c │ │ │ │ ldr r0, [pc, #80] @ (32b528 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32b142 │ │ │ │ ldr r0, [pc, #68] @ (32b52c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32b12c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b074 │ │ │ │ ldr r2, [pc, #48] @ (32b530 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307429,29 +307430,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 32b074 │ │ │ │ ldr r0, [pc, #36] @ (32b534 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 32b074 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + strb r4, [r6, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r2, r6] │ │ │ │ + strb r0, [r0, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r4, r4] │ │ │ │ + strb r4, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r6] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -307589,39 +307590,39 @@ │ │ │ │ b.n 32b68e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 32aadc │ │ │ │ b.n 32b674 │ │ │ │ ldr r0, [pc, #40] @ (32b700 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 32b68e │ │ │ │ ldr r0, [pc, #36] @ (32b704 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 32b68e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldrsb r6, [r4, r2] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32aadc │ │ │ │ nop │ │ │ │ @@ -307723,15 +307724,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32b7ae │ │ │ │ ldr r0, [pc, #492] @ (32ba2c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32b7ae │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 32b80c │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -307774,15 +307775,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32b828 │ │ │ │ ldr r0, [pc, #388] @ (32ba38 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32b828 │ │ │ │ b.n 32b7ae │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -307844,15 +307845,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32b8c0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32b7ac │ │ │ │ ldr r0, [pc, #192] @ (32ba40 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -307865,26 +307866,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 32b888 │ │ │ │ ldr r0, [pc, #172] @ (32ba44 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32b92a │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 32b828 │ │ │ │ ldr r0, [pc, #144] @ (32ba48 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32b8c0 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 32b89c │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32b7ac │ │ │ │ @@ -307900,15 +307901,15 @@ │ │ │ │ beq.w 32b888 │ │ │ │ ldr r0, [pc, #96] @ (32ba50 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 32b80c │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 32b814 │ │ │ │ @ instruction: 0xf592006c │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ @@ -307919,33 +307920,33 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r4, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #832] @ (32bd6c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r6, r3] │ │ │ │ + ldrsb r2, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + strb r2, [r6, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + strb r0, [r3, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r7] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308018,15 +308019,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32bab0 │ │ │ │ ldr r3, [pc, #44] @ (32bb5c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (32bb60 ) │ │ │ │ ldr r1, [pc, #44] @ (32bb64 ) │ │ │ │ add r3, pc │ │ │ │ @@ -308039,21 +308040,21 @@ │ │ │ │ @ instruction: 0xf266006c │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r3, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r7, r0] │ │ │ │ + strb r0, [r5, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mov r6, r6 │ │ │ │ + mov r6, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -308124,17 +308125,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #48 @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + strh r6, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r1, r7] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032bc2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -308173,15 +308174,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 32bc8a │ │ │ │ ldr r0, [pc, #152] @ (32bd3c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5e026c │ │ │ │ + bl 5e025c │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 32bd1a │ │ │ │ ldr.w r9, [pc, #140] @ 32bd40 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -308226,19 +308227,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bgt.n 32bc82 │ │ │ │ vsli.32 d18, d20, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r6, #2 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, r8 │ │ │ │ + add r2, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032bd50 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308252,15 +308253,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 331130 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 331130 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 32bd6a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 260f74 │ │ │ │ nop │ │ │ │ @@ -308315,25 +308316,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32bdbe │ │ │ │ ldr r0, [pc, #28] @ (32be44 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32bdbe │ │ │ │ nop │ │ │ │ vhadd.s32 q0, q7, q14 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #16] @ (32be50 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r6] │ │ │ │ + str r2, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 32c2f8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -308389,15 +308390,15 @@ │ │ │ │ bpl.n 32bec2 │ │ │ │ ldr.w r0, [pc, #1056] @ 32c304 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r2, [pc, #1040] @ 32c308 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308416,15 +308417,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32bec2 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 32beaa │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -308512,15 +308513,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32be7e │ │ │ │ ldr r0, [pc, #768] @ (32c324 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32be7e │ │ │ │ mov r0, r8 │ │ │ │ bl 32bda0 │ │ │ │ b.n 32c002 │ │ │ │ ldr r3, [pc, #744] @ (32c328 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -308649,15 +308650,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [pc, #332] @ (32c300 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (32c330 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308668,22 +308669,22 @@ │ │ │ │ bpl.n 32c18e │ │ │ │ ldr r0, [pc, #360] @ (32c334 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32c18e │ │ │ │ ldr r0, [pc, #344] @ (32c338 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32beba │ │ │ │ ldr r3, [pc, #332] @ (32c33c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bec2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -308693,29 +308694,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (32c340 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32bec2 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 32c140 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 329b68 │ │ │ │ b.n 32c140 │ │ │ │ ldr r0, [pc, #276] @ (32c344 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 32c292 │ │ │ │ add r3, pc, #8 @ (adr r3, 32c250 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -308753,15 +308754,15 @@ │ │ │ │ bpl.n 32c2c6 │ │ │ │ ldr r0, [pc, #148] @ (32c34c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bec2 │ │ │ │ ldr r3, [pc, #128] @ (32c350 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308772,62 +308773,62 @@ │ │ │ │ bpl.w 32bec2 │ │ │ │ ldr r0, [pc, #108] @ (32c354 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32bf04 │ │ │ │ cdp 0, 8, cr0, cr0, cr12, {3} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r5] │ │ │ │ + str r0, [r7, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ lsls r7, r3, #1 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r7] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r4, [r1, #23] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #960] @ (32c6e0 ) │ │ │ │ + ldr r7, [pc, #896] @ (32c6a0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #640] @ (32c5a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #824] @ (32c660 ) │ │ │ │ + ldr r7, [pc, #760] @ (32c620 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, r1] │ │ │ │ + str r4, [r6, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #752] @ (32c628 ) │ │ │ │ + ldr r7, [pc, #688] @ (32c5e8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r0, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, r2] │ │ │ │ + str r2, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #72] @ (32c390 ) │ │ │ │ + ldr r7, [pc, #8] @ (32c350 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, r2, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [pc, #640] @ (32c5d0 ) │ │ │ │ + ldr r5, [pc, #576] @ (32c590 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #800] @ (32c678 ) │ │ │ │ + ldr r5, [pc, #736] @ (32c638 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -308882,15 +308883,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32c3f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ movs r0, #122 @ 0x7a │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -308901,27 +308902,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (32c508 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #224] @ (32c50c ) │ │ │ │ ldr r1, [pc, #228] @ (32c510 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 32bc2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -308982,26 +308983,26 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (32c518 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa180054 │ │ │ │ - strh r2, [r4, r0] │ │ │ │ + @ instruction: 0xfa080054 │ │ │ │ + strh r2, [r2, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + strh r0, [r5, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + push {r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r5, r5] │ │ │ │ + str r6, [r3, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (32c5b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -309010,27 +309011,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (32c5b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #116] @ (32c5bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (32c5c0 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (32c5c4 ) │ │ │ │ ldr r0, [pc, #92] @ (32c5c8 ) │ │ │ │ ldr r3, [pc, #96] @ (32c5cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -309041,34 +309042,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr??.w r0, [ip, #84] @ 0x54 │ │ │ │ - cbz r2, 32c61e │ │ │ │ + str??.w r0, [ip, #84] @ 0x54 │ │ │ │ + cbz r2, 32c61a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ subs r2, r5, #3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -309110,24 +309111,24 @@ │ │ │ │ ldr r2, [pc, #36] @ (32c65c ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (32c660 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32bda0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7f60054 │ │ │ │ - str r0, [r0, r0] │ │ │ │ + @ instruction: 0xf7e60054 │ │ │ │ + ldr r7, [pc, #960] @ (32ca20 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r0, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 32c6a4 │ │ │ │ @@ -309135,26 +309136,26 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (32c6ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 385714 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 32bd50 │ │ │ │ - @ instruction: 0xf7b20054 │ │ │ │ - ldr r7, [pc, #752] @ (32c99c ) │ │ │ │ + @ instruction: 0xf7a20054 │ │ │ │ + ldr r7, [pc, #688] @ (32c95c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #848] @ (32ca00 ) │ │ │ │ + ldr r7, [pc, #784] @ (32c9c0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (32c728 ) │ │ │ │ @@ -309162,61 +309163,61 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (32c730 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (32c734 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (32c738 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 5e012c │ │ │ │ + bl 5e011c │ │ │ │ ldr r2, [pc, #68] @ (32c73c ) │ │ │ │ ldr r1, [pc, #72] @ (32c740 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 32bba8 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf7680054 │ │ │ │ - ldr r7, [pc, #456] @ (32c8f8 ) │ │ │ │ + @ instruction: 0xf7580054 │ │ │ │ + ldr r7, [pc, #392] @ (32c8b8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #552] @ (32c95c ) │ │ │ │ + ldr r7, [pc, #488] @ (32c91c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #552] @ (32c960 ) │ │ │ │ + ldr r7, [pc, #488] @ (32c920 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - cbz r2, 32c776 │ │ │ │ + cbz r2, 32c772 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vmla.i16 q0, q1, d5[0] │ │ │ │ + vmla.i q0, q1, d1[1] │ │ │ │ ldr r0, [pc, #4] @ (32c74c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ adds r6, r3, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309224,32 +309225,32 @@ │ │ │ │ ldr r2, [pc, #56] @ (32c7a0 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (32c7a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 32c788 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 44d4cc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf7160054 │ │ │ │ - ldr r7, [pc, #128] @ (32c824 ) │ │ │ │ + @ instruction: 0xf7060054 │ │ │ │ + ldr r7, [pc, #64] @ (32c7e4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #216] @ (32c880 ) │ │ │ │ + ldr r7, [pc, #152] @ (32c840 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 32c82c │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -309297,15 +309298,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 32c278 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #784] @ (32cb48 ) │ │ │ │ + ldr r6, [pc, #720] @ (32cb08 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 32c1fc │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -309315,15 +309316,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (32c894 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #44] @ (32c898 ) │ │ │ │ ldr r3, [pc, #44] @ (32c89c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -309331,18 +309332,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6280054 │ │ │ │ - add sp, #472 @ 0x1d8 │ │ │ │ + @ instruction: 0xf6180054 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfaac0045 │ │ │ │ + @ instruction: 0xfa9c0045 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 0032c8a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -309351,29 +309352,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (32c8e4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #944] @ (32cc98 ) │ │ │ │ + ldr r5, [pc, #880] @ (32cc58 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032c8e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -309384,56 +309385,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 32c952 │ │ │ │ ldr r0, [pc, #84] @ (32c95c ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #76] @ (32c960 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd60c │ │ │ │ + bl 5dd5fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 631160 │ │ │ │ + bl 631150 │ │ │ │ ldr r3, [pc, #64] @ (32c964 ) │ │ │ │ ldr r1, [pc, #64] @ (32c968 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2fe660 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dea6c │ │ │ │ + bl 5dea5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (32c96c ) │ │ │ │ add r0, pc │ │ │ │ b.n 32c90a │ │ │ │ b.n 32d128 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #688] @ (32cc10 ) │ │ │ │ + ldr r5, [pc, #624] @ (32cbd0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r6, r6 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 32c976 │ │ │ │ + cbnz r6, 32c972 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #416] @ (32cb10 ) │ │ │ │ + ldr r5, [pc, #352] @ (32cad0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032c970 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 32c9a0 │ │ │ │ @@ -309468,15 +309469,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (32c9d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ subs r6, r1, r5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 332fd0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309488,25 +309489,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (32ca44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #68] @ (32ca48 ) │ │ │ │ ldr r1, [pc, #68] @ (32ca4c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #52] @ (32ca50 ) │ │ │ │ ldr r2, [pc, #56] @ (32ca54 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (32ca58 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32ca5c ) │ │ │ │ @@ -309514,27 +309515,27 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ - @ instruction: 0xf4a00054 │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + b.w 5ddae4 │ │ │ │ + eors.w r0, r0, #13893632 @ 0xd40000 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2 0, cr0, [r6], {69} @ 0x45 │ │ │ │ - ldr r4, [pc, #744] @ (32cd34 ) │ │ │ │ + stc2 0, cr0, [r6], {69} @ 0x45 │ │ │ │ + ldr r4, [pc, #680] @ (32ccf4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [pc, #848] @ (32cda0 ) │ │ │ │ + ldr r4, [pc, #784] @ (32cd60 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - @ instruction: 0xb836 │ │ │ │ + @ instruction: 0xb826 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #792] @ (32cd74 ) │ │ │ │ + ldr r4, [pc, #728] @ (32cd34 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r6, {r4, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -309658,22 +309659,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 73a308 │ │ │ │ + bl 73a2f8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 631c04 │ │ │ │ + b.w 631bf4 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -309687,15 +309688,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631ee8 │ │ │ │ + bl 631ed8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309734,25 +309735,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 32cc9c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 32cc9c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7387a4 │ │ │ │ + bl 738794 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 260f74 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 32cc88 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 744b04 │ │ │ │ + bl 744af4 │ │ │ │ b.n 32cc3a │ │ │ │ ldr r3, [pc, #36] @ (32ccb0 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (32ccb4 ) │ │ │ │ ldr r0, [pc, #36] @ (32ccb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -309763,23 +309764,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (32ccc0 ) │ │ │ │ ldr r0, [pc, #32] @ (32ccc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf2260054 │ │ │ │ - ldr r3, [pc, #448] @ (32ce78 ) │ │ │ │ + @ instruction: 0xf2160054 │ │ │ │ + ldr r3, [pc, #384] @ (32ce38 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #504] @ (32ceb4 ) │ │ │ │ + ldr r3, [pc, #440] @ (32ce74 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf2140054 │ │ │ │ - ldr r3, [pc, #616] @ (32cf2c ) │ │ │ │ + addw r0, r4, #84 @ 0x54 │ │ │ │ + ldr r3, [pc, #552] @ (32ceec ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #696] @ (32cf80 ) │ │ │ │ + ldr r3, [pc, #632] @ (32cf40 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032ccc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309827,15 +309828,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32cd0e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32cd8c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32cd0e │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 32ccf6 │ │ │ │ mov r2, lr │ │ │ │ b.n 32ccfc │ │ │ │ @@ -309844,15 +309845,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #176] @ (32ce40 ) │ │ │ │ + ldr r3, [pc, #112] @ (32ce00 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 32cdd6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -309863,15 +309864,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 6328c4 │ │ │ │ + bl 6328b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -309904,15 +309905,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73b470 │ │ │ │ + bl 73b460 │ │ │ │ ldr r1, [pc, #76] @ (32ce84 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 4a57c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -309931,29 +309932,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32ce0a │ │ │ │ ldr r0, [pc, #32] @ (32ce90 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32ce0a │ │ │ │ nop │ │ │ │ udf #230 @ 0xe6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #448] @ (32d054 ) │ │ │ │ + ldr r2, [pc, #384] @ (32d014 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cbz r1, 32ce9c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 32ceaa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309967,22 +309968,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (32cedc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (32cee0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #416] @ (32d080 ) │ │ │ │ + ldr r2, [pc, #352] @ (32d040 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -310063,16 +310064,16 @@ │ │ │ │ ldr r6, [pc, #1008] @ (32d38c ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s32 q8, q7, q2 │ │ │ │ - ldr r1, [pc, #928] @ (32d350 ) │ │ │ │ + vqadd.s16 q8, q7, q2 │ │ │ │ + ldr r1, [pc, #864] @ (32d310 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032cfb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310166,15 +310167,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32cfe0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (32d0d0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32cfe0 │ │ │ │ nop │ │ │ │ ble.n 32d0e0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ @@ -310188,15 +310189,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ subs r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #792] @ (32d3ec ) │ │ │ │ + ldr r0, [pc, #728] @ (32d3ac ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310229,15 +310230,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32d174 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -310273,18 +310274,18 @@ │ │ │ │ nop │ │ │ │ blt.n 32d194 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 32d160 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc 0, cr0, [lr, #-336] @ 0xfffffeb0 │ │ │ │ - mov r0, sp │ │ │ │ + stc 0, cr0, [lr, #-336] @ 0xfffffeb0 │ │ │ │ + mov r0, fp │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #96] @ (32d220 ) │ │ │ │ + ldr r0, [pc, #32] @ (32d1e0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (32d2d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -310294,15 +310295,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32d2b4 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 32d1f4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 631ea4 │ │ │ │ + bl 631e94 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 32d208 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -310374,28 +310375,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d1e0 │ │ │ │ ldr r0, [pc, #32] @ (32d2ec ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32d1e0 │ │ │ │ nop │ │ │ │ blt.n 32d2f8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r0 │ │ │ │ + mov ip, lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -310443,17 +310444,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 32d48e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32d458 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 32d466 │ │ │ │ @@ -310474,49 +310475,49 @@ │ │ │ │ beq.n 32d3a0 │ │ │ │ vldr d7, [pc, #260] @ 32d4c8 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 32d496 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 32d496 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (32d4d8 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631f3c │ │ │ │ + bl 631f2c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (32d4dc ) │ │ │ │ ldr r3, [pc, #156] @ (32d4d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310526,17 +310527,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32d434 │ │ │ │ ldr r2, [pc, #108] @ (32d4e0 ) │ │ │ │ @@ -310550,17 +310551,17 @@ │ │ │ │ bne.n 32d4c0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4a5780 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 32d386 │ │ │ │ b.n 32d464 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #5 │ │ │ │ - bl 62bd48 │ │ │ │ + bl 62bd38 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 32d466 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -310592,41 +310593,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 631be0 │ │ │ │ + bl 631bd0 │ │ │ │ ldr r0, [pc, #100] @ (32d578 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 633a54 │ │ │ │ + bl 633a44 │ │ │ │ ldr r3, [pc, #88] @ (32d57c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (32d580 ) │ │ │ │ ldr r1, [pc, #92] @ (32d584 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #72] @ (32d588 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (32d58c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 32d344 │ │ │ │ @@ -310636,19 +310637,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r2, r6, #32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xe9900054 │ │ │ │ - add r3, pc, #656 @ (adr r3, 32d814 ) │ │ │ │ + @ instruction: 0xe9800054 │ │ │ │ + add r3, pc, #592 @ (adr r3, 32d7d4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adcs.w r0, ip, #69 @ 0x45 │ │ │ │ - add ip, r4 │ │ │ │ + adc.w r0, ip, #69 @ 0x45 │ │ │ │ + add ip, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bl 16b58e │ │ │ │ │ │ │ │ 0032d590 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (32d5cc ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -310679,15 +310680,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -310701,15 +310702,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -310727,15 +310728,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ │ │ │ │ 0032d674 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -310825,15 +310826,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d6ae │ │ │ │ ldr r0, [pc, #60] @ (32d798 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 32d6ae │ │ │ │ blx 262e94 │ │ │ │ bvs.n 32d814 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @@ -310842,20 +310843,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1008] @ (32db74 ) │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 6bb78e │ │ │ │ + bl 6bb78e │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r0, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032d79c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310941,35 +310942,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d7cc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32d8a8 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32d7cc │ │ │ │ bpl.n 32d8e0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1008] @ (32dc84 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 5ad89e │ │ │ │ + bl 5ad89e │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r2 │ │ │ │ + rors r0, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (32d948 ) │ │ │ │ @@ -310982,15 +310983,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -311011,15 +311012,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 32d908 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ bmi.n 32d990 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -311119,15 +311120,15 @@ │ │ │ │ bpl.n 32d984 │ │ │ │ ldr r0, [pc, #96] @ (32da98 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32d984 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -311155,15 +311156,15 @@ │ │ │ │ bl 3eda8a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r4 │ │ │ │ + eors r0, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032da9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -311227,15 +311228,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (32dc44 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 32daf4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32dbc0 │ │ │ │ cbz r3, 32db5e │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -311306,15 +311307,15 @@ │ │ │ │ cbz r3, 32dc0c │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 32dc10 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32daec │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32dc04 │ │ │ │ mov r3, r1 │ │ │ │ b.n 32dc10 │ │ │ │ @@ -311324,15 +311325,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #198 @ 0xc6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #178 @ 0xb2 │ │ │ │ + subs r7, #162 @ 0xa2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -311413,15 +311414,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311464,15 +311465,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32dda0 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311635,15 +311636,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32e0bc │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 32e058 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -311657,35 +311658,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #240] @ (32e0fc ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ ldr r2, [pc, #212] @ (32e100 ) │ │ │ │ ldr r3, [pc, #192] @ (32e0f0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -311715,31 +311716,31 @@ │ │ │ │ cbz r3, 32e080 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32e0b0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r2, [pc, #116] @ (32e108 ) │ │ │ │ ldr r3, [pc, #92] @ (32e0f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32e0e8 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 62bd48 │ │ │ │ + b.w 62bd38 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 32e088 │ │ │ │ ldr r3, [pc, #76] @ (32e10c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32df98 │ │ │ │ ldr r3, [pc, #68] @ (32e110 ) │ │ │ │ @@ -311748,15 +311749,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32df98 │ │ │ │ ldr r0, [pc, #56] @ (32e114 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32df98 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldmia r5!, {r3, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r7} │ │ │ │ @@ -311770,15 +311771,15 @@ │ │ │ │ bl 5a106 │ │ │ │ ldmia r4, {r4, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r2, #68 @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032e118 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311911,15 +311912,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 65429a │ │ │ │ + bl 65429a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -311995,15 +311996,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312228,15 +312229,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 32e49c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312467,15 +312468,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 261a50 │ │ │ │ b.n 32e764 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 32e7b6 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -312558,15 +312559,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 6328bc │ │ │ │ + bl 6328ac │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -312816,15 +312817,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 32ec40 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -313199,15 +313200,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 32ee48 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 32ee48 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 32f058 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 32ef5c │ │ │ │ @@ -313247,18 +313248,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 32f1ee │ │ │ │ b.n 32eee2 │ │ │ │ b.n 32f0ca │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - @ instruction: 0xffffcf04 │ │ │ │ + @ instruction: 0xffffcef4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32ed32 │ │ │ │ - vqrdmlah.s q14, , d2[0] │ │ │ │ + vcvt.f32.u32 d28, d18, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32ea86 │ │ │ │ Address 0x32f21a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032f21c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -313291,22 +313292,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -313428,15 +313429,15 @@ │ │ │ │ blx 260c44 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 633808 │ │ │ │ + bl 6337f8 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (32f478 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -313450,15 +313451,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 32f442 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -313471,15 +313472,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 631c24 │ │ │ │ + b.w 631c14 │ │ │ │ nop │ │ │ │ bhi.n 32f49a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -313518,15 +313519,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32f634 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 32f596 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -313541,23 +313542,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (32f670 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -313597,28 +313598,28 @@ │ │ │ │ cbz r3, 32f5be │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32f628 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r2, [pc, #172] @ (32f67c ) │ │ │ │ ldr r3, [pc, #144] @ (32f664 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32f65c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 62bd48 │ │ │ │ + b.w 62bd38 │ │ │ │ ldr r3, [pc, #144] @ (32f680 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -313636,15 +313637,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 32f65c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 32f5c6 │ │ │ │ ldr r2, [pc, #80] @ (32f688 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32f4e2 │ │ │ │ ldr r2, [pc, #72] @ (32f68c ) │ │ │ │ @@ -313653,15 +313654,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32f4e2 │ │ │ │ ldr r0, [pc, #64] @ (32f690 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32f4e2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb850 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb848 │ │ │ │ @@ -313678,15 +313679,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vqshlu.s64 , q2, #63 @ 0x3f │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #96] @ (32f6ec ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #12 │ │ │ │ + movs r4, #252 @ 0xfc │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 32f6ac │ │ │ │ @@ -313866,15 +313867,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32f8a6 │ │ │ │ ldr r3, [pc, #132] @ (32f914 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32f8d8 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 632450 │ │ │ │ + bl 632440 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 32f8f6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -313891,30 +313892,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32f870 │ │ │ │ ldr r0, [pc, #84] @ (32f920 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 32f870 │ │ │ │ ldr r3, [pc, #72] @ (32f924 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f894 │ │ │ │ ldr r3, [pc, #56] @ (32f91c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f894 │ │ │ │ ldr r0, [pc, #56] @ (32f928 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 32f894 │ │ │ │ ldr r3, [pc, #52] @ (32f92c ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (32f930 ) │ │ │ │ ldr r0, [pc, #52] @ (32f934 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -313926,25 +313927,25 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bxns sp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r2, #174 @ 0xae │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #242 @ 0xf2 │ │ │ │ + movs r2, #226 @ 0xe2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r6, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r3, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (32f984 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -314030,15 +314031,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 32fa1c │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 32fa1c │ │ │ │ blt.n 32fa3a │ │ │ │ Address 0x32fa66 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032fa68 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -314156,15 +314157,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ bge.n 32fc1a │ │ │ │ Address 0x32fbae is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032fbb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -314173,25 +314174,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6326e8 │ │ │ │ + bl 6326d8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32fc06 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 32fc30 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 632750 │ │ │ │ + bl 632740 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314210,17 +314211,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (32fcac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 32fc90 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 32fc98 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -314239,45 +314240,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32fbe0 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 32fbe0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32fb28 │ │ │ │ b.n 32fbe0 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 332840 │ │ │ │ b.n 32fbe0 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + subs r0, r2, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #18 │ │ │ │ + movs r0, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bls.n 32fd12 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 32fd1a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 32fce0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 32fcf6 │ │ │ │ @@ -314291,15 +314292,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 32fbb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fcce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -314329,26 +314330,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #40] @ (32fdc4 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 631f84 │ │ │ │ + bl 631f74 │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314473,29 +314474,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6328c4 │ │ │ │ + bl 6328b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 32fe72 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 32fe48 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 32fe72 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6328c4 │ │ │ │ + bl 6328b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 32fd38 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -314574,17 +314575,17 @@ │ │ │ │ cbz r1, 330012 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 32fbb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33009e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -314622,15 +314623,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 33009e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -314650,21 +314651,21 @@ │ │ │ │ beq.n 330070 │ │ │ │ blx r3 │ │ │ │ b.n 330070 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -314802,15 +314803,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 330436 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 3303d0 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -314913,38 +314914,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3304a8 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32fb28 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ b.n 330338 │ │ │ │ mov r0, r4 │ │ │ │ bl 32fb28 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r2, [pc, #300] @ (33050c ) │ │ │ │ ldr r3, [pc, #252] @ (3304e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3304a8 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 62bd48 │ │ │ │ + b.w 62bd38 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 330330 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 330206 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (330510 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -314977,15 +314978,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (330520 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 33027c │ │ │ │ ldr r2, [pc, #144] @ (330514 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33027c │ │ │ │ @@ -315024,15 +315025,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #664 @ 0x298 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 3304f2 │ │ │ │ vtbx.8 d26, {d31- │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r1, #13 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r0, #31 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r2, 330572 │ │ │ │ + cbnz r2, 33056e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r0, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -315076,17 +315077,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 33056e │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 32fbb0 │ │ │ │ cbnz r0, 3305c6 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 32debc │ │ │ │ @@ -315115,15 +315116,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 003305ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -315179,22 +315180,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #100] @ (330714 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 3305ec │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -315263,15 +315264,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (330854 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 3307dc │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -315337,19 +315338,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ blx 262e94 │ │ │ │ add r5, pc, #376 @ (adr r5, 3309d0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - cpsid ai │ │ │ │ + cpsie ai │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r0, #31 │ │ │ │ + lsrs r0, r6, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -315416,22 +315417,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #100] @ (3309b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 3305ec │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -315565,30 +315566,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 330a28 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldr r1, [pc, #92] @ (330b30 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3309f6 │ │ │ │ ldr r1, [pc, #84] @ (330b34 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 3309f6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (330b38 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3309f6 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 330a5a │ │ │ │ ldr r3, [pc, #56] @ (330b3c ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (330b40 ) │ │ │ │ @@ -315606,21 +315607,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ @ instruction: 0xffffdaf0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsrs r0, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r6, 330baa │ │ │ │ + cbz r6, 330ba6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r7, #19 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r7, #8 │ │ │ │ + asrs r2, r5, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330b48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315669,15 +315670,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3309c0 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -315742,29 +315743,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (330d04 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 330b84 │ │ │ │ nop │ │ │ │ add r1, pc, #528 @ (adr r1, 330f04 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, sl │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #16 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r0, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330d08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315774,15 +315775,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 330d38 │ │ │ │ ldr r2, [pc, #124] @ (330da4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 330d7a │ │ │ │ - bl 631ea4 │ │ │ │ + bl 631e94 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 32d1c0 │ │ │ │ @@ -315811,28 +315812,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (330dac ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 330d2c │ │ │ │ ldr r0, [pc, #32] @ (330db0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 330d2c │ │ │ │ nop │ │ │ │ ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #32 │ │ │ │ + asrs r0, r4, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330db4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -315851,15 +315852,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -315876,47 +315877,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 330f04 │ │ │ │ - bl 696178 │ │ │ │ + bl 696168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 330f68 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 632844 │ │ │ │ + bl 632834 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 330f8a │ │ │ │ ldr r1, [pc, #344] @ (330fb4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 6315e0 │ │ │ │ + bl 6315d0 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 330f1a │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 330ed4 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 330efc │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ mov r0, r4 │ │ │ │ bl 32d1c0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6318dc │ │ │ │ + bl 6318cc │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (330fb8 ) │ │ │ │ ldr r3, [pc, #252] @ (330fb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -315941,22 +315942,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 330e94 │ │ │ │ - bl 722fec │ │ │ │ + bl 722fdc │ │ │ │ mov r2, r0 │ │ │ │ b.n 330e94 │ │ │ │ ldr r1, [pc, #184] @ (330fc0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 6315e0 │ │ │ │ + bl 6315d0 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 330e74 │ │ │ │ ldr r3, [pc, #168] @ (330fc4 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -315989,59 +315990,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (330fd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 330eae │ │ │ │ ldr r3, [pc, #80] @ (330fdc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (330fe0 ) │ │ │ │ ldr r1, [pc, #80] @ (330fe4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 330f84 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 330f8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r6, r5, #29 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 33104c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r0, #28 │ │ │ │ + lsrs r0, r6, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r0, #28 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r1, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #288 @ 0x120 │ │ │ │ + add r7, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r5, #25 │ │ │ │ + lsrs r6, r3, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r1, #2 │ │ │ │ + lsrs r2, r7, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r7, sp, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r6, #25 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + lsrs r0, r3, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330fe8 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 331026 │ │ │ │ @@ -316095,37 +316096,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 738740 │ │ │ │ + bl 738730 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 262a78 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 633808 │ │ │ │ + bl 6337f8 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 262a78 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #84] @ (331108 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 32d1c0 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -316156,51 +316157,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ nop │ │ │ │ │ │ │ │ 00331130 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 331154 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 7387a4 │ │ │ │ + bl 738794 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7387a4 │ │ │ │ + b.w 738794 │ │ │ │ nop │ │ │ │ │ │ │ │ 0033116c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 331194 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 60af24 │ │ │ │ + bl 60af14 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 331182 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -316350,17 +316351,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 331110 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 3313b8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32fab0 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -316393,17 +316394,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 3312b0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ b.n 331356 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 3311a0 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -316420,28 +316421,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3312c0 │ │ │ │ ldr r0, [pc, #40] @ (331424 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3312c0 │ │ │ │ ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - add r5, sp, #352 @ 0x160 │ │ │ │ + add r5, sp, #288 @ 0x120 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #20 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -316486,15 +316487,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 696468 │ │ │ │ + bl 696458 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -316569,26 +316570,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 331564 │ │ │ │ ldr r0, [pc, #32] @ (3315d4 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 331564 │ │ │ │ str r7, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + lsrs r2, r1, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -316651,15 +316652,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 331110 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33166a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6965e4 │ │ │ │ + bl 6965d4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 33166a │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -316668,15 +316669,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 331684 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33169e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 696178 │ │ │ │ + bl 696168 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -316710,45 +316711,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 3317d0 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 331a12 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 331952 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 3318f6 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 3318ae │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #1 │ │ │ │ - bl 62bd48 │ │ │ │ + bl 62bd38 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 33153c │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 3311a0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316833,21 +316834,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 6968d4 │ │ │ │ + bl 6968c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 3317a4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 331794 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 331798 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -316856,15 +316857,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 6968d4 │ │ │ │ + bl 6968c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 3318da │ │ │ │ b.n 3317b0 │ │ │ │ ldr r3, [pc, #568] @ (331b5c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316876,30 +316877,30 @@ │ │ │ │ bpl.w 331732 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (331b64 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 331732 │ │ │ │ ldr r3, [pc, #532] @ (331b68 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331772 │ │ │ │ ldr r3, [pc, #508] @ (331b60 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 331772 │ │ │ │ ldr r0, [pc, #508] @ (331b6c ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 331772 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 331ac8 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -316925,15 +316926,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3318a8 │ │ │ │ ldr r0, [pc, #416] @ (331b74 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 3318a8 │ │ │ │ ldr r3, [pc, #400] @ (331b78 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331868 │ │ │ │ @@ -316942,15 +316943,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 331868 │ │ │ │ ldr r0, [pc, #376] @ (331b7c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 331868 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 331ab4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -316965,21 +316966,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 331af4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (331b80 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -316999,17 +317000,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #1 │ │ │ │ - bl 62bd48 │ │ │ │ + bl 62bd38 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 331798 │ │ │ │ ldr r3, [pc, #184] @ (331b84 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -317019,29 +317020,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 331982 │ │ │ │ ldr r0, [pc, #160] @ (331b88 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 331982 │ │ │ │ ldr r3, [pc, #148] @ (331b8c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 331a50 │ │ │ │ ldr r3, [pc, #92] @ (331b60 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 331a50 │ │ │ │ ldr r0, [pc, #128] @ (331b90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 331a50 │ │ │ │ ldr r3, [pc, #124] @ (331b94 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (331b98 ) │ │ │ │ ldr r0, [pc, #124] @ (331b9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -317068,49 +317069,49 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r6, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #1 │ │ │ │ + lsrs r2, r5, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #32 │ │ │ │ + lsls r4, r7, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r0, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #688 @ (adr r5, 331e48 ) │ │ │ │ + add r5, pc, #624 @ (adr r5, 331e08 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r6, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #600 @ (adr r5, 331dfc ) │ │ │ │ + add r5, pc, #536 @ (adr r5, 331dbc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #29 │ │ │ │ + lsls r4, r3, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r3, #30 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 331cf8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -317140,21 +317141,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #216] @ (331d00 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -317207,15 +317208,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (331d10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (331d14 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 331c3e │ │ │ │ b.n 331bdc │ │ │ │ ldr r3, [pc, #72] @ (331d18 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (331d1c ) │ │ │ │ @@ -317239,31 +317240,31 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bl 123d02 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #24 │ │ │ │ + adds r2, #8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r2, #26 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #984 @ (adr r3, 3320f4 ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 3320b4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r1, #23 │ │ │ │ + lsls r4, r7, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r4, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #896 @ (adr r3, 3320a8 ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 332068 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r3, #26 │ │ │ │ + lsls r2, r1, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -317413,36 +317414,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 331f2c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #40] @ (331f40 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3305ec │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3316f4 │ │ │ │ - bl 633f42 │ │ │ │ + bl 633f42 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -317705,15 +317706,15 @@ │ │ │ │ b.n 33220a │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 33153c │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 696178 │ │ │ │ + bl 696168 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 33226a │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 332276 │ │ │ │ mov r1, r5 │ │ │ │ @@ -318052,18 +318053,18 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 332440 │ │ │ │ - add r0, pc, #552 @ (adr r0, 332818 ) │ │ │ │ + add r0, pc, #488 @ (adr r0, 3327d8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb.w r0, [r4, #67] @ 0x43 │ │ │ │ - movs r0, r5 │ │ │ │ + vst1.8 {d0[2]}, [r4], r3 │ │ │ │ + movs r0, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -318098,17 +318099,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3326e2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 3326ac │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 3326d4 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318116,17 +318117,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3316f4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -318148,26 +318149,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33266a │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (33271c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 33266a │ │ │ │ strh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2], #268 @ 0x10c │ │ │ │ + stc2 0, cr0, [r2], #268 @ 0x10c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -318184,21 +318185,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 332796 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #40] @ (3327ac ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318233,21 +318234,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 332826 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #40] @ (33283c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318308,26 +318309,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 332862 │ │ │ │ ldr r0, [pc, #32] @ (3328dc ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 332862 │ │ │ │ strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r2, #67] @ 0x43 │ │ │ │ + strb.w r0, [r2, #67] @ 0x43 │ │ │ │ │ │ │ │ 003328e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #464] @ (332ac4 ) │ │ │ │ @@ -318370,15 +318371,15 @@ │ │ │ │ bne.n 332930 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 332930 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 696178 │ │ │ │ + bl 696168 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332930 │ │ │ │ ldr r2, [pc, #356] @ (332ad0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 332986 │ │ │ │ @@ -318406,15 +318407,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 331110 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 696178 │ │ │ │ + bl 696168 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332942 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 332942 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -318458,27 +318459,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33290c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 743634 │ │ │ │ + bl 743624 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 332aa0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 260ac8 │ │ │ │ b.n 33290c │ │ │ │ ldr r0, [pc, #132] @ (332ae0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 332a2a │ │ │ │ b.n 33290c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318495,15 +318496,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 33299e │ │ │ │ ldr r0, [pc, #80] @ (332ae8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33299e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332a4e │ │ │ │ ldr r3, [pc, #44] @ (332ad8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -318511,15 +318512,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 332a4e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (332aec ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 332a4e │ │ │ │ strh r4, [r5, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -318527,19 +318528,19 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [sl, r3] │ │ │ │ + vld4.16 {d16-d19}, [sl], r3 │ │ │ │ asrs r0, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d0[2]}, [r8], r3 │ │ │ │ - vst4.16 {d16-d19}, [r8], r3 │ │ │ │ + ldrsb.w r0, [r8, #67] @ 0x43 │ │ │ │ + ldrsh.w r0, [r8, r3] │ │ │ │ │ │ │ │ 00332af0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -318556,20 +318557,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (332b48 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldmia r4!, {r5, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -318581,22 +318582,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 332bda │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 332c12 │ │ │ │ @@ -318608,15 +318609,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (332c90 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318652,15 +318653,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318672,47 +318673,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (332ca8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 332bc6 │ │ │ │ ldr r3, [pc, #72] @ (332cac ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (332cb0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (332cb4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 332bc6 │ │ │ │ - sbc.w r0, r0, r3, lsl #1 │ │ │ │ - str r5, [sp, #704] @ 0x2c0 │ │ │ │ + adcs.w r0, r0, r3, lsl #1 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbcs.w r0, r6, r3, lsl #1 │ │ │ │ - ldrsb.w r0, [r8, r3] │ │ │ │ - ldrh.w r0, [r0, #67] @ 0x43 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + sbc.w r0, r6, r3, lsl #1 │ │ │ │ + vst4.16 {d0-d3}, [r8], r3 │ │ │ │ + strh.w r0, [r0, #67] @ 0x43 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str??.w r0, [r2, r3] │ │ │ │ - str.w r0, [sl, r3] │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + ldr.w r0, [r2, r3] │ │ │ │ + ldrh.w r0, [sl, r3] │ │ │ │ + str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str??.w r0, [r8, r3] │ │ │ │ - ldrb.w r0, [r8, r3] │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr.w r0, [r8, r3] │ │ │ │ + strb.w r0, [r8, r3] │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str.w r0, [sl, r3] │ │ │ │ - @ instruction: 0xf7fa0043 │ │ │ │ + ldrh.w r0, [sl, r3] │ │ │ │ + @ instruction: 0xf7ea0043 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (332d10 ) │ │ │ │ ldr r1, [pc, #72] @ (332d14 ) │ │ │ │ @@ -318723,36 +318724,36 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (332d1c ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3c7c │ │ │ │ + bl 5e3c6c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e4574 │ │ │ │ + bl 5e4564 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r0, r3] │ │ │ │ + strb.w r0, [r0, r3] │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (332d84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -318761,25 +318762,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (332d8c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #68] @ (332d90 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (332d94 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #52] @ (332d98 ) │ │ │ │ ldr r2, [pc, #56] @ (332d9c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (332da0 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (332da4 ) │ │ │ │ @@ -318787,28 +318788,28 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ - str r3, [sp, #896] @ 0x380 │ │ │ │ + b.w 5ddae4 │ │ │ │ + str r3, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #600] @ (332fe4 ) │ │ │ │ + ldr r3, [pc, #536] @ (332fa4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrd r0, r0, [r2, #-268]! @ 0x10c │ │ │ │ - @ instruction: 0xe98a0043 │ │ │ │ + strd r0, r0, [r2, #-268]! @ 0x10c │ │ │ │ + ldrd r0, r0, [sl, #-268]! @ 0x10c │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r3, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf7820043 │ │ │ │ + @ instruction: 0xf7720043 │ │ │ │ ldrb r0, [r7, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -318819,42 +318820,42 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (332df4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 718e9c │ │ │ │ + b.w 718e8c │ │ │ │ nop │ │ │ │ - str r3, [sp, #328] @ 0x148 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmdb r6, {r0, r1, r6} │ │ │ │ - ldrd r0, r0, [r8], #268 @ 0x10c │ │ │ │ + stmdb r6, {r0, r1, r6} │ │ │ │ + strd r0, r0, [r8], #268 @ 0x10c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 332e50 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #68] @ (332e54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (332e58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #52] @ (332e5c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (332e60 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 332e64 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -318862,25 +318863,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + b.w 5ddae4 │ │ │ │ + str r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #752] @ (333148 ) │ │ │ │ + ldr r2, [pc, #688] @ (333108 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r0, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r2, [r0, #2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - strd r0, r0, [lr], #-268 @ 0x10c │ │ │ │ + @ instruction: 0xe85e0043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (332ed0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (332ed4 ) │ │ │ │ @@ -318888,56 +318889,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (332ed8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #72] @ (332edc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (332ee0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (332ee4 ) │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #60] @ (332ee8 ) │ │ │ │ ldr r1, [pc, #60] @ (332eec ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (332ef0 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ - str r2, [sp, #608] @ 0x260 │ │ │ │ + b.w 5ddae4 │ │ │ │ + str r2, [sp, #544] @ 0x220 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #312] @ (333010 ) │ │ │ │ + ldr r2, [pc, #248] @ (332fd0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + str r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xe82a0043 │ │ │ │ - strex r0, r0, [r2, #268] @ 0x10c │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + @ instruction: 0xe81a0043 │ │ │ │ + @ instruction: 0xe8320043 │ │ │ │ + strh r2, [r3, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r6, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movw r0, #26691 @ 0x6843 │ │ │ │ + @ instruction: 0xf6360043 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 332fb0 │ │ │ │ ldr.w lr, [pc, #168] @ 332fb4 │ │ │ │ @@ -318953,23 +318954,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 718e9c │ │ │ │ + bl 718e8c │ │ │ │ cbnz r0, 332f76 │ │ │ │ ldr r2, [pc, #112] @ (332fc4 ) │ │ │ │ ldr r3, [pc, #96] @ (332fb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -318985,15 +318986,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 42daac │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 332f8a │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 332f52 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 332f82 │ │ │ │ cbz r3, 332fa4 │ │ │ │ @@ -319004,28 +319005,28 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 332f82 │ │ │ │ ldr r2, [pc, #36] @ (332fcc ) │ │ │ │ add r2, pc │ │ │ │ b.n 332f9a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r1, #23] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 332f38 │ │ │ │ + b.n 332f18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 332ef8 │ │ │ │ + b.n 332ed8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r6, [r1, #22] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf5800043 │ │ │ │ - sbcs.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ + sbcs.w r0, r0, #12779520 @ 0xc30000 │ │ │ │ + sbc.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ │ │ │ │ 00332fd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -319093,33 +319094,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (3331c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 73b470 │ │ │ │ + bl 73b460 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 630b0c │ │ │ │ + bl 630afc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 631438 │ │ │ │ + bl 631428 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332ff6 │ │ │ │ ldr r3, [pc, #252] @ (3331c4 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (3331c8 ) │ │ │ │ ldr r0, [pc, #252] @ (3331cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -319168,15 +319169,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (3331e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319187,15 +319188,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (3331ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319210,35 +319211,35 @@ │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 333106 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 3330fe │ │ │ │ - str r0, [sp, #600] @ 0x258 │ │ │ │ + str r0, [sp, #536] @ 0x218 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4a40043 │ │ │ │ - @ instruction: 0xf3e40043 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + eors.w r0, r4, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf3d40043 │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf39c0043 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + usat r0, #3, ip, lsl #1 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ands.w r0, r0, #12779520 @ 0xc30000 │ │ │ │ - @ instruction: 0xf3f80043 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + and.w r0, r0, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf3e80043 │ │ │ │ + ldrh r2, [r1, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3fc0043 │ │ │ │ - ssat r0, #4, r8, asr #1 │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + @ instruction: 0xf3ec0043 │ │ │ │ + @ instruction: 0xf3180043 │ │ │ │ + ldrh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3f60043 │ │ │ │ - @ instruction: 0xf2fa0043 │ │ │ │ - usat r0, #3, r6, lsl #1 │ │ │ │ - usat r0, #3, r8, lsl #1 │ │ │ │ + @ instruction: 0xf3e60043 │ │ │ │ + @ instruction: 0xf2ea0043 │ │ │ │ + @ instruction: 0xf3760043 │ │ │ │ + @ instruction: 0xf3780043 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 332fd0 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 332fd0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -319453,22 +319454,22 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (333438 ) │ │ │ │ ldr r0, [pc, #24] @ (33343c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r2, #50] @ 0x32 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r7, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf18c0043 │ │ │ │ - @ instruction: 0xf19a0043 │ │ │ │ + sbcs.w r0, ip, #67 @ 0x43 │ │ │ │ + @ instruction: 0xf18a0043 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -319539,15 +319540,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (333520 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3334b8 │ │ │ │ ldr r0, [pc, #40] @ (333524 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3334b8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r0, #2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrb r6, [r7, #1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -319556,15 +319557,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0dc0043 │ │ │ │ + @ instruction: 0xf0cc0043 │ │ │ │ │ │ │ │ 00333528 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 333536 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -319580,55 +319581,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 33357e │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 33356e │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 3335b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73df24 │ │ │ │ + b.w 73df14 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #28] @ (3335d4 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 3335a0 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320012,15 +320013,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3338f0 │ │ │ │ ldr r0, [pc, #200] @ (333a9c ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 3338f0 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 333a22 │ │ │ │ @@ -320079,27 +320080,27 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 333942 │ │ │ │ nop │ │ │ │ strb r4, [r5, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r1, #4] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0], #-268 @ 0xfffffef4 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + ldc 0, cr0, [r0], {67} @ 0x43 │ │ │ │ + strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adc.w r0, r0, r3, lsl #1 │ │ │ │ - sub.w r0, r6, r3, lsl #1 │ │ │ │ + @ instruction: 0xeb300043 │ │ │ │ + @ instruction: 0xeb960043 │ │ │ │ │ │ │ │ 00333aac : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 333abe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -320153,15 +320154,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 333b62 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320185,15 +320186,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2a49d8 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 333bb6 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320275,15 +320276,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (333c88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ pop {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -320292,31 +320293,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (333d2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #124] @ (333d30 ) │ │ │ │ ldr r1, [pc, #124] @ (333d34 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #108] @ (333d38 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #100] @ (333d3c ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (333d40 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -320342,23 +320343,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r1, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #46 @ 0x2e │ │ │ │ + subs r4, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #14] │ │ │ │ + ldrh r6, [r2, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #84 @ 0x54 │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r4, [r2, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -320385,44 +320386,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5ce868 │ │ │ │ + b.w 5ce858 │ │ │ │ nop │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe9880043 │ │ │ │ - @ instruction: 0xe9aa0043 │ │ │ │ + ldrd r0, r0, [r8, #-268]! @ 0x10c │ │ │ │ + @ instruction: 0xe99a0043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (333e30 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (333e34 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (333e38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 333e20 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 333e08 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -320444,18 +320445,18 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 260f74 │ │ │ │ nop │ │ │ │ - strh r4, [r4, #40] @ 0x28 │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmdb r6!, {r0, r1, r6} │ │ │ │ - ldrd r0, r0, [r6, #-268] @ 0x10c │ │ │ │ + stmdb r6!, {r0, r1, r6} │ │ │ │ + strd r0, r0, [r6, #-268] @ 0x10c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 333eac │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (333eb0 ) │ │ │ │ @@ -320463,15 +320464,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (333eb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 333e9c │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 333e80 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 333e9c │ │ │ │ @@ -320487,43 +320488,43 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261a4c │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 262a74 │ │ │ │ - strh r2, [r3, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia.w r8!, {r0, r1, r6} │ │ │ │ - @ instruction: 0xe8ca0043 │ │ │ │ + ldmia.w r8, {r0, r1, r6} │ │ │ │ + ldmia.w sl!, {r0, r1, r6} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (333f2c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #92] @ (333f30 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (333f34 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 333f18 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 333f18 │ │ │ │ add sp, #16 │ │ │ │ @@ -320533,45 +320534,45 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r3, #32] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe82a0043 │ │ │ │ - strex r0, r0, [sl, #268] @ 0x10c │ │ │ │ + @ instruction: 0xe81a0043 │ │ │ │ + @ instruction: 0xe83a0043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (333fa8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #88] @ (333fac ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (333fb0 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #72] @ (333fb4 ) │ │ │ │ ldr r1, [pc, #76] @ (333fb8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 333f94 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -320579,51 +320580,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r3, #28] │ │ │ │ + strh r6, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 333f04 │ │ │ │ + b.n 333ee4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 333f48 │ │ │ │ + b.n 333f28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #114 @ 0x72 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #160 @ 0xa0 │ │ │ │ + cmp r7, #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (334030 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #92] @ (334034 ) │ │ │ │ ldr r1, [pc, #92] @ (334038 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 33401c │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 33401c │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -320633,79 +320634,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 333e80 │ │ │ │ + b.n 333e60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 333ec8 │ │ │ │ + b.n 333ea8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (3340c4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (3340c8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (3340cc ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #92] @ (3340d0 ) │ │ │ │ ldr r1, [pc, #92] @ (3340d4 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3340a8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 5ce468 │ │ │ │ + bl 5ce458 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 5ce468 │ │ │ │ + bl 5ce458 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5cecec │ │ │ │ - b.n 333e24 │ │ │ │ + b.w 5cecdc │ │ │ │ + b.n 333e04 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 333e6c │ │ │ │ + b.n 333e4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #120 @ 0x78 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (3341d8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -320720,53 +320721,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 334170 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 33415e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5cd99c │ │ │ │ + bl 5cd98c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5d09e8 │ │ │ │ + bl 5d09d8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 33419e │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 334144 │ │ │ │ @@ -320778,15 +320779,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 334152 │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce518 │ │ │ │ + bl 5ce508 │ │ │ │ ldr r2, [pc, #64] @ (3341ec ) │ │ │ │ ldr r3, [pc, #48] @ (3341dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -320802,19 +320803,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 333df4 │ │ │ │ + b.n 333dd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 333e38 │ │ │ │ + b.n 333e18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + strh r6, [r3, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 003341f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -320852,26 +320853,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 3342fc │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5d09e8 │ │ │ │ + bl 5d09d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 334244 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 334284 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 5cd2b0 │ │ │ │ + bl 5cd2a0 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 33426c │ │ │ │ ldr r3, [pc, #252] @ (334384 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -320890,17 +320891,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (334390 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 5ce518 │ │ │ │ + bl 5ce508 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320918,19 +320919,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3342a6 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 33432e │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5cd99c │ │ │ │ + bl 5cd98c │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3342a6 │ │ │ │ @@ -320963,30 +320964,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 334294 │ │ │ │ ldr r0, [pc, #40] @ (33439c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #68 @ 0x44 │ │ │ │ + cmp r4, #52 @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #96 @ 0x60 │ │ │ │ + cmp r4, #80 @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r8, pc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 334b30 │ │ │ │ + b.n 334b10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003343a0 : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 3343ae │ │ │ │ b.n 3343ba │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -321059,17 +321060,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r0, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + ldrb r6, [r3, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 334b04 │ │ │ │ + b.n 334ae4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (3345bc ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321084,38 +321085,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #284] @ (3345d0 ) │ │ │ │ ldr r1, [pc, #288] @ (3345d4 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 3344f2 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -321153,27 +321154,27 @@ │ │ │ │ bne.n 334528 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 3345a6 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ced44 │ │ │ │ + bl 5ced34 │ │ │ │ ldr r2, [pc, #140] @ (3345dc ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 5ce3f0 │ │ │ │ + bl 5ce3e0 │ │ │ │ ldr r2, [pc, #132] @ (3345e0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 5ce3f0 │ │ │ │ + bl 5ce3e0 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (3345e4 ) │ │ │ │ ldr r3, [pc, #76] @ (3345c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -321185,15 +321186,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 334570 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (3345e8 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (3345ec ) │ │ │ │ ldr r0, [pc, #64] @ (3345f0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321201,34 +321202,34 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r4, [r4, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 334ab8 │ │ │ │ + b.n 334a98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 334afc │ │ │ │ + b.n 334adc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r2, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xfb6c0049 │ │ │ │ + @ instruction: 0xfb5c0049 │ │ │ │ bl 24e5de │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ str r0, [r6, #116] @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ + ldrb r0, [r6, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 33498c │ │ │ │ + b.n 33496c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3349b8 │ │ │ │ + b.n 334998 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003345f4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321304,34 +321305,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa0c0049 │ │ │ │ + ldr??.w r0, [ip, #73] @ 0x49 │ │ │ │ str r0, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (3346fc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ uxtb r4, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -321353,24 +321354,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (33496c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #552] @ (334970 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 334794 │ │ │ │ @@ -321449,15 +321450,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (334988 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [pc, #348] @ (33498c ) │ │ │ │ ldr r2, [pc, #348] @ (334990 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321486,15 +321487,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 717a84 │ │ │ │ + bl 717a74 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (33499c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321569,53 +321570,53 @@ │ │ │ │ b.n 334794 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r4, [r0, #92] @ 0x5c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 334aa8 │ │ │ │ + b.n 334a88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 200 @ 0xc8 │ │ │ │ + svc 184 @ 0xb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #13] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 184 @ 0xb8 │ │ │ │ + svc 168 @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r4, #12] │ │ │ │ + ldrb r4, [r2, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - svc 124 @ 0x7c │ │ │ │ + svc 108 @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r5, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r6, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (334a2c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -321624,31 +321625,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (334a34 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #88] @ (334a38 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (334a3c ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #76] @ (334a40 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [pc, #64] @ (334a44 ) │ │ │ │ ldr r1, [pc, #68] @ (334a48 ) │ │ │ │ ldr r2, [pc, #68] @ (334a4c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (334a50 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -321659,23 +321660,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r7, #6] │ │ │ │ + ldrb r0, [r5, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r6, #246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 334a78 │ │ │ │ + ble.n 334a58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 334abc │ │ │ │ + ble.n 334a9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -321693,28 +321694,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (334a9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #28] @ (334aa0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r3, #16] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321724,28 +321725,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (334aec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #28] @ (334af0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + ldrb r2, [r6, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #16 │ │ │ │ + cmp r6, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r7, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321762,15 +321763,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (334b80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 3341f0 │ │ │ │ ldr r2, [pc, #60] @ (334b84 ) │ │ │ │ ldr r3, [pc, #48] @ (334b7c ) │ │ │ │ add r2, pc │ │ │ │ @@ -321785,23 +321786,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #1] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - blt.n 334b40 │ │ │ │ + blt.n 334b20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 334b8c │ │ │ │ + blt.n 334b6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r3, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321810,25 +321811,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (334bc4 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (334bc8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a49d8 │ │ │ │ nop │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + strb r6, [r1, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 334c88 │ │ │ │ + blt.n 334c68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 334c28 │ │ │ │ + bgt.n 334c08 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -321836,29 +321837,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (334c18 ) │ │ │ │ ldr r1, [pc, #52] @ (334c1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 334c0a │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a4944 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a4998 │ │ │ │ - strb r0, [r3, #30] │ │ │ │ + strb r0, [r1, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 334c50 │ │ │ │ + blt.n 334c30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 334bf0 │ │ │ │ + blt.n 334bd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (334c88 ) │ │ │ │ @@ -321866,15 +321867,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (334c90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 2a48d8 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -321891,19 +321892,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2a4a1c │ │ │ │ nop │ │ │ │ - strb r0, [r1, #29] │ │ │ │ + strb r0, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 334c24 │ │ │ │ + bge.n 334c04 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 334bc8 │ │ │ │ + blt.n 334ba8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 334d90 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321922,23 +321923,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (334da4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #204] @ (334da8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #192] @ (334dac ) │ │ │ │ ldr r1, [pc, #192] @ (334db0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -321997,25 +321998,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 334d4a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r4, [r6, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r1, #27] │ │ │ │ + strb r6, [r7, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 334e24 │ │ │ │ + bge.n 334e04 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r6, [r3, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - blt.n 334db4 │ │ │ │ + bge.n 334d94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 334e38 │ │ │ │ + bge.n 334e18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, sp, #880 @ 0x370 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322034,15 +322035,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (334e6c ) │ │ │ │ ldr r1, [pc, #148] @ (334e70 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (334e74 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 334e3e │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 334e10 │ │ │ │ @@ -322084,25 +322085,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 334ec0 │ │ │ │ + bls.n 334ea0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 334e64 │ │ │ │ + bls.n 334e44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsh r2, [r7, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 334e4c │ │ │ │ + bls.n 334e2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (334f80 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -322119,23 +322120,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (334f90 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #216] @ (334f94 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (334f98 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322197,29 +322198,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 334eea │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r1, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r4, #19] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 33504c │ │ │ │ + bhi.n 33502c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 334fdc │ │ │ │ + bls.n 334fbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 335060 │ │ │ │ + bhi.n 335040 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r2, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r2!, {r2, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r7, #17] │ │ │ │ + strb r4, [r5, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r0, [r3, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322240,23 +322241,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (3350bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #216] @ (3350c0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (3350c4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322318,29 +322319,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 335016 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r4, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 335120 │ │ │ │ + bvc.n 335100 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 3350b0 │ │ │ │ + bvc.n 335090 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 335134 │ │ │ │ + bvc.n 335114 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r1, sp, #816 @ 0x330 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r1!, {r3, r4, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r4, [r5, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322360,24 +322361,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (335250 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #320] @ (335254 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #304] @ (335258 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -322476,33 +322477,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r6, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r7, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 335260 │ │ │ │ + bpl.n 335240 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 3351f0 │ │ │ │ + bvs.n 3351d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 335274 │ │ │ │ + bpl.n 335254 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r0, sp, #552 @ 0x228 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r6, [r1, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (33526c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -322511,33 +322512,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (3352f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #92] @ (3352f4 ) │ │ │ │ ldr r1, [pc, #92] @ (3352f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #76] @ (3352fc ) │ │ │ │ ldr r1, [pc, #80] @ (335300 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r1, [pc, #68] @ (335304 ) │ │ │ │ ldr r2, [pc, #68] @ (335308 ) │ │ │ │ ldr r3, [pc, #72] @ (33530c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -322547,23 +322548,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r3, #6] │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 3353e4 │ │ │ │ + bmi.n 3353c4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 335228 │ │ │ │ + bmi.n 335208 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r6, #54 @ 0x36 │ │ │ │ + movs r6, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r6, #15] │ │ │ │ + strb r0, [r4, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, sp, #376 @ 0x178 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r6, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322581,15 +322582,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (335378 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 335358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -322597,24 +322598,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73b958 │ │ │ │ + bl 73b948 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261990 │ │ │ │ - strb r6, [r6, #3] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 335320 │ │ │ │ + bcc.n 335300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 3352b4 │ │ │ │ + bpl.n 335294 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 335438 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -322630,15 +322631,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -322679,29 +322680,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2627ec │ │ │ │ b.n 3353f8 │ │ │ │ ldr r0, [pc, #36] @ (335454 ) │ │ │ │ add r0, pc │ │ │ │ blx 2627ec │ │ │ │ b.n 3353f8 │ │ │ │ - strb r4, [r1, #2] │ │ │ │ + strb r4, [r7, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 3354f8 │ │ │ │ + bcc.n 3354d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 3354a0 │ │ │ │ + bpl.n 335480 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [r7, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bmi.n 335440 │ │ │ │ + bmi.n 335420 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 3353d0 │ │ │ │ + bmi.n 3353b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 335494 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322709,26 +322710,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (33549c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #24] @ (3354a0 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3345f4 │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 3353b4 │ │ │ │ + bcs.n 335594 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 3353fc │ │ │ │ + bcs.n 3353dc │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r4, #28] │ │ │ │ lsls r6, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -322746,15 +322747,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 3354fe │ │ │ │ @@ -322784,23 +322785,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #116] @ 0x74 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bcs.n 3355c0 │ │ │ │ + bcs.n 3355a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 335608 │ │ │ │ + bcs.n 3355e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r2, [r2, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -322866,30 +322867,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 3343c4 │ │ │ │ b.n 3355be │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrsb r2, [r7, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r4, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 33563c │ │ │ │ + beq.n 33561c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 335684 │ │ │ │ + bne.n 335664 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (335974 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -322907,25 +322908,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #788] @ (335988 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 262a78 │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -322936,15 +322937,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 2635ac │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 3358a4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 726eb4 │ │ │ │ + bl 726ea4 │ │ │ │ cbnz r0, 3356fc │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 261994 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (33598c ) │ │ │ │ ldr r3, [pc, #676] @ (335978 ) │ │ │ │ @@ -323031,15 +323032,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (335998 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 3343a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 335902 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -323107,15 +323108,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 3343c4 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 3358ee │ │ │ │ adds r7, #1 │ │ │ │ b.n 33581c │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ @@ -323125,15 +323126,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (3359a8 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72dec4 │ │ │ │ + bl 72deb4 │ │ │ │ b.n 3356d0 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (3359ac ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -323141,50 +323142,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ b.n 3356c0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 3357f6 │ │ │ │ ldr r1, [pc, #176] @ (3359b4 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 73b958 │ │ │ │ + bl 73b948 │ │ │ │ b.n 3356d0 │ │ │ │ ldr r4, [pc, #160] @ (3359b8 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (3359bc ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3356d0 │ │ │ │ ldr r2, [pc, #144] @ (3359c0 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (3359c4 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3356c0 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 262a78 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -323200,54 +323201,54 @@ │ │ │ │ b.n 335774 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r3, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3358e4 │ │ │ │ + beq.n 3358c4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r1, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 335a74 │ │ │ │ + bcs.n 335a54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 3358e8 │ │ │ │ + beq.n 3358c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r0, [r2, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r4, #68] @ 0x44 │ │ │ │ + ldr r6, [r2, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r3, r6} │ │ │ │ + ldmia r7!, {r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r7!, {r3, r5, r6} │ │ │ │ + ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r6, #64] @ 0x40 │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 3358bc │ │ │ │ + beq.n 335a9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 3358f8 │ │ │ │ + beq.n 3358d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 335a7c │ │ │ │ + beq.n 335a5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ sdiv pc, r5, pc │ │ │ │ - beq.n 335a48 │ │ │ │ + beq.n 335a28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 335a04 │ │ │ │ + beq.n 3359e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #400 @ (adr r5, 335b54 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 335b14 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 3359cc │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (3359d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ add r1, pc, #744 @ (adr r1, 335cbc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 003359d4 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -323262,15 +323263,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (335a04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ add r1, pc, #744 @ (adr r1, 335cf0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -323295,15 +323296,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 335a4c │ │ │ │ movs r3, #0 │ │ │ │ b.n 335a4c │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -323377,30 +323378,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (335b78 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (335b7c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #32] @ (335b80 ) │ │ │ │ ldr r1, [pc, #36] @ (335b84 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r0, #6 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -323416,15 +323417,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 335bfe │ │ │ │ ldr r2, [pc, #112] @ (335c34 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -323451,32 +323452,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (335c38 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r6!, {r1, r2} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6!, {r2, r3, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r5!, {r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r3, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (335cc4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -323485,66 +323486,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (335ccc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (335cd0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (335cd4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (335cd8 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #88] @ (335cdc ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 2f1648 │ │ │ │ ldr r2, [pc, #80] @ (335ce0 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 2ff524 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff5d4 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ + ldr r0, [r4, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r4, #1 │ │ │ │ + adds r0, r2, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r3, #32] │ │ │ │ + ldr r0, [r1, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r0, #0 │ │ │ │ + adds r0, r6, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - adds r0, r3, #7 │ │ │ │ + adds r0, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335ce4 : │ │ │ │ ldr.w ip, [pc, #68] @ 335d2c │ │ │ │ ldr r2, [pc, #68] @ (335d30 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (335d34 ) │ │ │ │ @@ -323569,27 +323570,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (335d3c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 335d00 │ │ │ │ ldr r0, [pc, #28] @ (335d40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ nop │ │ │ │ ldrh r6, [r0, r0] │ │ │ │ lsls r6, r7, #1 │ │ │ │ ldr r7, [pc, #984] @ (33610c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r5!, {r2} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335d44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -323624,29 +323625,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (335db4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 335d6a │ │ │ │ ldr r0, [pc, #32] @ (335db8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 335d6a │ │ │ │ ldr r0, [r3, r6] │ │ │ │ lsls r6, r7, #1 │ │ │ │ ldr r7, [pc, #544] @ (335fc8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, r6] │ │ │ │ lsls r6, r7, #1 │ │ │ │ subs r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335dbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323673,41 +323674,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (335e1c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 335ddc │ │ │ │ ldr r0, [pc, #32] @ (335e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 335ddc │ │ │ │ nop │ │ │ │ ldr r7, [pc, #88] @ (335e68 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, r4] │ │ │ │ lsls r6, r7, #1 │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r3, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (335e48 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -323715,15 +323716,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (335ea8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (335eac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #56] @ (335eb0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 335eb4 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (335eb8 ) │ │ │ │ @@ -323733,25 +323734,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - str r6, [r4, #100] @ 0x64 │ │ │ │ + str r6, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r5, r1 │ │ │ │ + subs r4, r3, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r4, #0] │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r0, r5] │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -323767,34 +323768,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r1, [pc, #156] @ (335f9c ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -323802,15 +323803,15 @@ │ │ │ │ ble.n 335f60 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e0170 │ │ │ │ + bl 5e0160 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (335fa0 ) │ │ │ │ @@ -323819,73 +323820,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (335fa8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - adds r5, #48 @ 0x30 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #58 @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r4, #84] @ 0x54 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5, r6} │ │ │ │ + ldmia r3!, {r2, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r2, r3, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #60] @ 336000 │ │ │ │ ldr r2, [pc, #60] @ (336004 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (336008 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 335fec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #58 @ 0x3a │ │ │ │ + adds r4, #42 @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, #84 @ 0x54 │ │ │ │ + adds r4, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0033600c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323896,15 +323897,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (336098 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 336078 │ │ │ │ ldr.w r8, [pc, #92] @ 33609c │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (3360a0 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -323912,15 +323913,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 336078 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 33604c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -323932,23 +323933,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r5, r2 │ │ │ │ + adds r0, r3, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #198 @ 0xc6 │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003360a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323956,28 +323957,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (3360e4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ bcs.n 336122 │ │ │ │ ldr r1, [pc, #88] @ (336150 ) │ │ │ │ @@ -324012,15 +324013,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 336122 │ │ │ │ b.n 33611e │ │ │ │ - str r6, [r5, #64] @ 0x40 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 336180 │ │ │ │ @@ -324038,15 +324039,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (336198 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldr r3, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (33622c ) │ │ │ │ @@ -324056,25 +324057,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (336234 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #112] @ (336238 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (33623c ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #96] @ (336240 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -324097,28 +324098,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ + str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r3, #28 │ │ │ │ + asrs r2, r1, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #76] @ 0x4c │ │ │ │ + str r2, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bics.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ - str r5, [sp, #376] @ 0x178 │ │ │ │ + bic.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 33629a │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -324215,21 +324216,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 336308 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3362fe │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -324245,25 +324246,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 33600c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336424 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #200] @ (336480 ) │ │ │ │ ldr r2, [pc, #204] @ (336484 ) │ │ │ │ ldr r1, [pc, #204] @ (336488 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 336460 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 336450 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -324324,22 +324325,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 336426 │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 336418 │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r2, [r4, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 336668 │ │ │ │ @@ -324349,15 +324350,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (336670 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 336640 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (336674 ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -324470,15 +324471,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (336694 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (336698 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3360a4 │ │ │ │ @@ -324504,37 +324505,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #8] │ │ │ │ + str r0, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - stmia r6!, {r2, r4, r5} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r6!, {r5} │ │ │ │ + stmia r6!, {r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r6!, {r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r6!, {} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + asrs r2, r7, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r0, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324548,49 +324549,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #344] @ (33682c ) │ │ │ │ ldr r1, [pc, #344] @ (336830 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #332] @ (336834 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (336838 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #316] @ (33683c ) │ │ │ │ ldr r1, [pc, #320] @ (336840 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r6, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #300] @ (336844 ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 336810 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -324672,59 +324673,59 @@ │ │ │ │ b.w 38a230 │ │ │ │ ldr r0, [pc, #52] @ (336848 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - asrs r6, r3, #8 │ │ │ │ + asrs r6, r1, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r6, r1] │ │ │ │ + ldrsh r4, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + ldrsh r4, [r0, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #50 @ 0x32 │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r3, r0] │ │ │ │ + ldrb r6, [r1, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cdp 0, 15, cr0, cr10, cr2, {2} │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + cdp 0, 14, cr0, cr10, cr2, {2} │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 33600c │ │ │ │ cbz r0, 3368a2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #64] @ (3368b8 ) │ │ │ │ ldr r2, [pc, #64] @ (3368bc ) │ │ │ │ ldr r1, [pc, #68] @ (3368c0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 3368a2 │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324734,43 +324735,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, r2] │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #140 @ 0x8c │ │ │ │ + cmp r3, #124 @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 33600c │ │ │ │ cbz r0, 336922 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #72] @ (336938 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (33693c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (336940 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 336922 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -324784,19 +324785,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r5, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r3, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324811,25 +324812,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 33600c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 3369b0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #80] @ (3369d8 ) │ │ │ │ ldr r2, [pc, #84] @ (3369dc ) │ │ │ │ ldr r1, [pc, #84] @ (3369e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 3369b0 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324847,19 +324848,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33696e │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 33696e │ │ │ │ nop │ │ │ │ - ldrh r2, [r4, r6] │ │ │ │ + ldrh r2, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #150 @ 0x96 │ │ │ │ + cmp r2, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -324872,25 +324873,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 33600c │ │ │ │ cbz r0, 336a42 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #76] @ (336a6c ) │ │ │ │ ldr r2, [pc, #76] @ (336a70 ) │ │ │ │ ldr r1, [pc, #80] @ (336a74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 336a42 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 336a44 │ │ │ │ movs r0, #0 │ │ │ │ @@ -324906,19 +324907,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #252 @ 0xfc │ │ │ │ + cmp r1, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324934,26 +324935,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 33600c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 336af6 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #120] @ (336b34 ) │ │ │ │ ldr r2, [pc, #120] @ (336b38 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (336b3c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 336af0 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 336b1c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 336af6 │ │ │ │ uxth r2, r5 │ │ │ │ @@ -324987,19 +324988,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, r1] │ │ │ │ + ldrh r0, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #52 @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #92 @ 0x5c │ │ │ │ + cmp r1, #76 @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336b40 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00336b44 : │ │ │ │ @@ -325016,21 +325017,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (336b6c ) │ │ │ │ ldr r1, [pc, #24] @ (336b70 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 72ddac │ │ │ │ + b.w 72dd9c │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r4, r2] │ │ │ │ + ldrh r2, [r2, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r3, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336b74 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325041,28 +325042,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (336bbc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r4, r5, r6} │ │ │ │ + stmia r0!, {r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r0!, {r4, r6} │ │ │ │ + stmia r0!, {r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336bc0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325073,66 +325074,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (336c08 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r4, r0] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r2, r5} │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - stmia r0!, {r2} │ │ │ │ + stmia r0!, {r2, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ + ite │ │ │ │ + lsl r3, r0, #1 │ │ │ │ │ │ │ │ 00336c0c : │ │ │ │ - ldr r3, [pc, #24] @ (336c28 ) │ │ │ │ + ldral r3, [pc, #24] @ (336c28 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 336c2c │ │ │ │ ldr r1, [pc, #24] @ (336c30 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 72ddac │ │ │ │ - ldr r6, [r4, r7] │ │ │ │ + b.w 72dd9c │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - it al │ │ │ │ - lslal r3, r0, #1 │ │ │ │ - it gt │ │ │ │ - lslgt r3, r0, #1 │ │ │ │ + it le │ │ │ │ + lslle r3, r0, #1 │ │ │ │ + it lt │ │ │ │ + lsllt r3, r0, #1 │ │ │ │ │ │ │ │ 00336c34 : │ │ │ │ ldr r3, [pc, #24] @ (336c50 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 336c54 │ │ │ │ ldr r1, [pc, #24] @ (336c58 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 72ddac │ │ │ │ - ldr r6, [r7, r6] │ │ │ │ + b.w 72dd9c │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - nop {12} │ │ │ │ + nop {11} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - nop {10} │ │ │ │ + nop {9} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336c5c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00336c60 : │ │ │ │ @@ -325149,15 +325150,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (336c84 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25d0 │ │ │ │ + b.w 5e25c0 │ │ │ │ nop │ │ │ │ str r1, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325326,29 +325327,29 @@ │ │ │ │ strd r1, r0, [sp] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #2032] @ 0x7f0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 336cee │ │ │ │ ldr.w r3, [r4, #2028] @ 0x7ec │ │ │ │ movs r4, #0 │ │ │ │ b.n 336cee │ │ │ │ movs r3, #237 @ 0xed │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ movs r4, #0 │ │ │ │ b.n 336cee │ │ │ │ ands r6, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r5, r7, pc} │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (336f90 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -325358,15 +325359,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ mov r3, r2 │ │ │ │ @@ -325389,27 +325390,27 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 7283b0 │ │ │ │ + bl 7283a0 │ │ │ │ ldr r2, [pc, #92] @ (336fa0 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r7, r4, #1768 @ 0x6e8 │ │ │ │ - bl 728a58 │ │ │ │ + bl 728a48 │ │ │ │ vldr d7, [pc, #48] @ 336f88 │ │ │ │ ldr r2, [pc, #72] @ (336fa4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #72] @ (336fa8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -325426,27 +325427,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 389f10 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r4, r6, pc} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r1, r4, r6, r7} │ │ │ │ + pop {r1, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (337028 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325455,26 +325456,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (337030 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, #4 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #92] @ (337034 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (337038 ) │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #16 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #76] @ (33703c ) │ │ │ │ ldr r3, [pc, #80] @ (337040 ) │ │ │ │ movw r1, #4660 @ 0x1234 │ │ │ │ movt r1, #4584 @ 0x11e8 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -325489,23 +325490,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsb r4, [r3, r3] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #4 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r4, [r0, r3] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 336c80 │ │ │ │ + b.n 336c60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r2, #58] @ 0x3a │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -325577,21 +325578,21 @@ │ │ │ │ ldrex r2, [r3] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 337102 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ dmb ish │ │ │ │ - bl 7284a8 │ │ │ │ + bl 728498 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ subs.w r1, r2, #128 @ 0x80 │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ bcs.n 337150 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ @@ -325673,25 +325674,25 @@ │ │ │ │ bpl.n 337150 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 337150 │ │ │ │ str.w r6, [r4, #2072] @ 0x818 │ │ │ │ movs r0, #1 │ │ │ │ str.w r5, [r4, #2076] @ 0x81c │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 337150 │ │ │ │ str.w r6, [r4, #2064] @ 0x810 │ │ │ │ str.w r5, [r4, #2068] @ 0x814 │ │ │ │ b.n 337150 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ @@ -325732,15 +325733,15 @@ │ │ │ │ movs r1, #1 │ │ │ │ b.n 3372c8 │ │ │ │ nop │ │ │ │ subs r4, #124 @ 0x7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 337348 │ │ │ │ + cbnz r6, 337344 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (337398 ) │ │ │ │ @@ -325789,21 +325790,21 @@ │ │ │ │ movw r4, #4095 @ 0xfff │ │ │ │ movt r4, #4 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov.w r4, #262144 @ 0x40000 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 337354 │ │ │ │ subs r1, #204 @ 0xcc │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + @ instruction: 0xb8c4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #64] @ 3373f8 │ │ │ │ @@ -325811,36 +325812,36 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (337400 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #32] @ 3373f0 │ │ │ │ add.w r2, r0, #6208 @ 0x1840 │ │ │ │ ldr r1, [pc, #44] @ (337404 ) │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e64e0 │ │ │ │ + b.w 5e64d0 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffff0fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + strh r2, [r2, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb872 │ │ │ │ + @ instruction: 0xb862 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb8b4 │ │ │ │ + @ instruction: 0xb8a4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (337490 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -325850,49 +325851,49 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #116] @ (33749c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #108] @ (3374a0 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r0, #1940 @ 0x794 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #398 @ 0x18e │ │ │ │ strb.w r3, [r4, #2024] @ 0x7e8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 7284a8 │ │ │ │ + bl 728498 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ - bl 728d90 │ │ │ │ + bl 728d80 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 728460 │ │ │ │ + bl 728450 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 728020 │ │ │ │ + bl 728010 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 385714 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + strh r6, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + @ instruction: 0xb800 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #176 @ 0xb0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -325933,15 +325934,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3375a8 │ │ │ │ ldr.w r4, [r5, #2032] @ 0x7f0 │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r1, [pc, #204] @ (3375ec ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ cbz r4, 337534 │ │ │ │ mul.w r8, r4, r8 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 33752c │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [pc, #180] @ (3375f0 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ @@ -325949,15 +325950,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ str.w r8, [r5, #2032] @ 0x7f0 │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r7] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strex r2, r3, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33755e │ │ │ │ dmb ish │ │ │ │ @@ -325979,15 +325980,15 @@ │ │ │ │ bl 38a230 │ │ │ │ bl 42ec30 │ │ │ │ b.n 3374d4 │ │ │ │ ldr r1, [pc, #72] @ (3375f4 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #335 @ 0x14f │ │ │ │ add r1, pc │ │ │ │ - bl 728218 │ │ │ │ + bl 728208 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325996,25 +325997,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 385930 │ │ │ │ b.n 3375a2 │ │ │ │ subs r0, #38 @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + @ instruction: 0xb748 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb704 │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb6e6 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cpsid ai │ │ │ │ + cpsie ai │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r3, [r0, #2072] @ 0x818 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -326139,29 +326140,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 38a230 │ │ │ │ ldr r0, [pc, #36] @ (33779c ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 337668 │ │ │ │ strd r0, r8, [sp] │ │ │ │ ldr r0, [pc, #20] @ (3377a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33773e │ │ │ │ nop │ │ │ │ adds r6, #210 @ 0xd2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r4, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r4, lr} │ │ │ │ + push {r1, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ orrs r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ cmpeq r2, #0 │ │ │ │ ite eq │ │ │ │ @@ -326178,15 +326179,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (3377dc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25d0 │ │ │ │ + b.w 5e25c0 │ │ │ │ nop │ │ │ │ strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326196,25 +326197,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #100] @ (33785c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #88] @ (337860 ) │ │ │ │ ldr r1, [pc, #88] @ (337864 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #72] @ (337868 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (33786c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (337870 ) │ │ │ │ @@ -326231,23 +326232,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #832] @ (337b98 ) │ │ │ │ + ldr r6, [pc, #768] @ (337b58 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #584] @ (337aa8 ) │ │ │ │ + ldr r6, [pc, #520] @ (337a68 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r4, #3 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ + lsls r4, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -326261,15 +326262,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #72] @ (3378d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #110] @ 0x6e │ │ │ │ str.w r3, [r0, #114] @ 0x72 │ │ │ │ strh.w r3, [r0, #118] @ 0x76 │ │ │ │ @@ -326278,19 +326279,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [pc, #232] @ (3379bc ) │ │ │ │ + ldr r6, [pc, #168] @ (33797c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #248] @ (3379e8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -326301,30 +326302,30 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ bl 3847b8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #224] @ (3379f4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3379b2 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #21 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3379b2 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 33793e │ │ │ │ ldrb.w r3, [r8, #792] @ 0x318 │ │ │ │ cbnz r3, 337972 │ │ │ │ ldr r3, [pc, #184] @ (3379f8 ) │ │ │ │ @@ -326335,15 +326336,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (337a04 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -326381,56 +326382,56 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (337a20 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - cbz r2, 337a60 │ │ │ │ + cbz r2, 337a5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r2, r4, r6} │ │ │ │ + push {r2, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #816] @ (337d24 ) │ │ │ │ + ldr r5, [pc, #752] @ (337ce4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r1, #100 @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #512] @ (337bfc ) │ │ │ │ + ldr r5, [pc, #448] @ (337bbc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {} │ │ │ │ + cbz r0, 337a7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 337a78 │ │ │ │ + cbz r6, 337a74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 337a6c │ │ │ │ + cbz r6, 337a68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mrc2 15, 0, pc, cr11, cr15, {7} │ │ │ │ - cbz r6, 337a7e │ │ │ │ + cbz r6, 337a7a │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r5, #92 @ 0x5c │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldr r5, [pc, #48] @ (337a48 ) │ │ │ │ + ldr r4, [pc, #1008] @ (337e08 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 337a7e │ │ │ │ + cbz r4, 337a7a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 337a6e │ │ │ │ + cbz r6, 337a6a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r2, 337a6c │ │ │ │ + cbz r2, 337a68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (337a2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 337abc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -326519,15 +326520,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 7263cc │ │ │ │ + bl 7263bc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 337b0c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -326539,15 +326540,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (337da4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (337da8 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -326622,15 +326623,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 337c8a │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 7262d8 │ │ │ │ + bl 7262c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 337d86 │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 337d5a │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -326747,49 +326748,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (337ddc ) │ │ │ │ ldr r0, [pc, #80] @ (337de0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #712] @ (338068 ) │ │ │ │ + ldr r3, [pc, #648] @ (338028 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxtb r4, r5 │ │ │ │ + sxtb r4, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - uxth r0, r0 │ │ │ │ + sxtb r0, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r2, #30] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sxtb r2, r4 │ │ │ │ + sxtb r2, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sxtb r4, r3 │ │ │ │ + sxtb r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sxth r4, r6 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 337de0 │ │ │ │ + cbz r6, 337ddc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rev r6, r2 │ │ │ │ + rev r6, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sxth r4, r2 │ │ │ │ + sxth r4, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r0, 337e00 │ │ │ │ + cbz r0, 337dfc │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r2, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sub sp, #16 │ │ │ │ + add sp, #464 @ 0x1d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sub sp, #88 @ 0x58 │ │ │ │ + sub sp, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [pc, #496] @ (337fcc ) │ │ │ │ + ldr r1, [pc, #432] @ (337f8c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sp, #216 @ 0xd8 │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (337e70 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -326798,26 +326799,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (337e78 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #108] @ (337e7c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (337e80 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #92] @ (337e84 ) │ │ │ │ ldr r3, [pc, #92] @ (337e88 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -326830,35 +326831,35 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (337e90 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r1, [pc, #52] @ (337e94 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ - ldr r1, [pc, #64] @ (337eb4 ) │ │ │ │ + b.w 5ddae4 │ │ │ │ + ldr r1, [pc, #0] @ (337e74 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfad20041 │ │ │ │ - ldr r0, [pc, #552] @ (3380a4 ) │ │ │ │ + @ instruction: 0xfac20041 │ │ │ │ + ldr r0, [pc, #488] @ (338064 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 337e54 │ │ │ │ + bvc.n 337e34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r2, #4] │ │ │ │ + ldrb r6, [r0, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -326876,15 +326877,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 7263cc │ │ │ │ + bl 7263bc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -326986,46 +326987,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (338034 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ bl 337a30 │ │ │ │ b.n 337ffa │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 260f78 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 33801e │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 337fee │ │ │ │ adds r0, #4 │ │ │ │ - bl 726214 │ │ │ │ + bl 726204 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 260f78 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 337ffa │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 260f74 │ │ │ │ - bxns r6 │ │ │ │ + bxns r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r5, sp, #888 @ 0x378 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #8 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -327096,15 +327097,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (338174 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (338178 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 33812e │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -327134,23 +327135,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 43b830 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 338126 │ │ │ │ nop │ │ │ │ - mov r2, r2 │ │ │ │ + mov r2, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #816 @ 0x330 │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #888 @ 0x378 │ │ │ │ + add r4, sp, #824 @ 0x338 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (338184 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrb r2, [r6, #25] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -327159,15 +327160,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (338278 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 33822c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338256 │ │ │ │ @@ -327200,28 +327201,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (338288 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff5d4 │ │ │ │ ldr r4, [pc, #92] @ (33828c ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (338290 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327230,36 +327231,36 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (338298 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 338242 │ │ │ │ nop │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #872 @ 0x368 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r6, [r7, #23] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr.w r0, [ip, r2] │ │ │ │ - ldr??.w r0, [r2, r2] │ │ │ │ - add r4, sp, #552 @ 0x228 │ │ │ │ + str.w r0, [ip, r2] │ │ │ │ + str??.w r0, [r2, r2] │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #472 @ 0x1d8 │ │ │ │ + add r4, sp, #408 @ 0x198 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #304 @ 0x130 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3382e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -327267,29 +327268,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3382e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #32] @ (3382ec ) │ │ │ │ ldr r1, [pc, #36] @ (3382f0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - add lr, r3 │ │ │ │ + add lr, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf6180041 │ │ │ │ - mvns r2, r2 │ │ │ │ + addw r0, r8, #2113 @ 0x841 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ adds r6, #162 @ 0xa2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327302,15 +327303,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (338374 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #88] @ (338378 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 33833e │ │ │ │ movs r0, #0 │ │ │ │ @@ -327324,34 +327325,34 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (33837c ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r0, r9 │ │ │ │ + add r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #520 @ 0x208 │ │ │ │ + add r3, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #760 @ 0x2f8 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (338400 ) │ │ │ │ @@ -327361,15 +327362,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (33840c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #100] @ (338410 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 3383ca │ │ │ │ add sp, #24 │ │ │ │ @@ -327387,34 +327388,34 @@ │ │ │ │ ldr r0, [pc, #60] @ (338414 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bics r4, r7 │ │ │ │ + bics r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #984 @ 0x3d8 │ │ │ │ + add r2, sp, #920 @ 0x398 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r3, sp, #328 @ 0x148 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327462,27 +327463,27 @@ │ │ │ │ b.w 44d770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 44dcb4 │ │ │ │ ldr r0, [pc, #28] @ (3384b8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33846a │ │ │ │ nop │ │ │ │ cmp r0, #178 @ 0xb2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r2, #188 @ 0xbc │ │ │ │ lsls r6, r7, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #134 @ 0x86 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - add r2, sp, #976 @ 0x3d0 │ │ │ │ + add r2, sp, #912 @ 0x390 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003384bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327502,27 +327503,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, sl │ │ │ │ + add r2, r8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r4, [r6, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (338518 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrb r2, [r6, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #120] @ (338598 ) │ │ │ │ orrs r3, r2 │ │ │ │ push {r4, lr} │ │ │ │ add r0, pc │ │ │ │ ldrd ip, lr, [sp, #8] │ │ │ │ @@ -327561,22 +327562,22 @@ │ │ │ │ b.w 44d7b8 │ │ │ │ ldr r1, [pc, #24] @ (3385a0 ) │ │ │ │ ldr r0, [pc, #28] @ (3385a4 ) │ │ │ │ strd ip, lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ movs r7, #194 @ 0xc2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r2 │ │ │ │ + tst r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (338620 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -327586,15 +327587,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #64] @ 338618 │ │ │ │ ldr r2, [pc, #80] @ (33862c ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -327606,98 +327607,98 @@ │ │ │ │ ldr r2, [pc, #56] @ (338630 ) │ │ │ │ ldr r1, [pc, #60] @ (338634 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff5d4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r3 │ │ │ │ + rors r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #200 @ 0xc8 │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #1008 @ 0x3f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r2, [r4, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - orns r0, r2, #12713984 @ 0xc20000 │ │ │ │ - eor.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ + orn r0, r2, #12713984 @ 0xc20000 │ │ │ │ + orns r0, r6, #12713984 @ 0xc20000 │ │ │ │ │ │ │ │ 00338638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (3386b0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (3386b4 ) │ │ │ │ ldr r5, [pc, #100] @ (3386b8 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r2, [pc, #96] @ (3386bc ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (3386c0 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #76] @ (3386c4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ff920 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff320 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bic.w r0, r8, #12713984 @ 0xc20000 │ │ │ │ - asrs r6, r7 │ │ │ │ + ands.w r0, r8, #12713984 @ 0xc20000 │ │ │ │ + asrs r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - and.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf3fa0042 │ │ │ │ movs r6, #110 @ 0x6e │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3386d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrb r6, [r3, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -327707,15 +327708,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (338778 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #104] @ 338768 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #120] @ (33877c ) │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -327727,15 +327728,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (338784 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 2ff5d4 │ │ │ │ mov.w r0, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r1, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #32774 @ 0x8006 │ │ │ │ @@ -327750,24 +327751,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #256 @ 0x100 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r3 │ │ │ │ + lsrs r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ + add r1, sp, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r4, [r3, #7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sbfx r0, ip, #1, #3 │ │ │ │ - @ instruction: 0xf35e0042 │ │ │ │ + @ instruction: 0xf33c0042 │ │ │ │ + sbfx r0, lr, #1, #3 │ │ │ │ ldr.w ip, [pc, #232] @ 338874 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bcc.n 3387b4 │ │ │ │ @@ -327844,22 +327845,22 @@ │ │ │ │ ldr.w ip, [pc, #28] @ 33887c │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #28] @ (338880 ) │ │ │ │ add ip, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ add.w r1, ip, #32 │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ movs r5, #80 @ 0x50 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #104 @ 0x68 │ │ │ │ + subs r7, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #180] @ (338948 ) │ │ │ │ cmp r2, #13 │ │ │ │ @@ -327925,87 +327926,87 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (338950 ) │ │ │ │ ldr r0, [pc, #24] @ (338954 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3388a8 │ │ │ │ movs r4, #74 @ 0x4a │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + subs r6, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #8 @ (adr r7, 338960 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 338d20 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00338958 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (3389d0 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (3389d4 ) │ │ │ │ ldr r5, [pc, #100] @ (3389d8 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r2, [pc, #96] @ (3389dc ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (3389e0 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #76] @ (3389e4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ff920 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff320 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - add r6, pc, #744 @ (adr r6, 338cbc ) │ │ │ │ + add r6, pc, #680 @ (adr r6, 338c7c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add.w r0, r8, #66 @ 0x42 │ │ │ │ - subs r6, #78 @ 0x4e │ │ │ │ + @ instruction: 0xf0f80042 │ │ │ │ + subs r6, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf0ea0042 │ │ │ │ + @ instruction: 0xf0da0042 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3389f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strb r2, [r4, #29] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -328013,30 +328014,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (338a3c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (338a40 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #36] @ (338a44 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r1, [pc, #32] @ (338a48 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ - subs r6, #6 │ │ │ │ + b.w 5ddae4 │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 12, cr0, cr4, cr1, {2} │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + cdp 0, 11, cr0, cr4, cr1, {2} │ │ │ │ + subs r4, #106 @ 0x6a │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #168 @ 0xa8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ @@ -328045,34 +328046,34 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r1, r2, [r4, #932] @ 0x3a4 │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w ip, r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r3, r0, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ (adr r3, 338ae0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r3 │ │ │ │ add r3, pc, #64 @ (adr r3, 338ae0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr.w r3, [r4, #952] @ 0x3b8 │ │ │ │ strd r6, r7, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -328113,23 +328114,23 @@ │ │ │ │ strmi.w r5, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r1, #23 │ │ │ │ bmi.n 338bbe │ │ │ │ orr.w r1, r1, #268435456 @ 0x10000000 │ │ │ │ str.w r1, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #28, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldrh.w r3, [r4, #948] @ 0x3b4 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 338baa │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ beq.n 338baa │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #948] @ 0x3b4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ mov.w r2, #51712 @ 0xca00 │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ subs r0, r0, r5 │ │ │ │ @@ -328139,31 +328140,31 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r6, [r4, #936] @ 0x3a8 │ │ │ │ mov r3, r5 │ │ │ │ mov.w ip, r0, asr #31 │ │ │ │ umull r7, r0, r0, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ bl 416644 │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ b.n 338b24 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328193,41 +328194,41 @@ │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 338bfe │ │ │ │ ldr r1, [pc, #300] @ (338d40 ) │ │ │ │ ldr r0, [pc, #300] @ (338d44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 338bfe │ │ │ │ ldr r3, [pc, #292] @ (338d48 ) │ │ │ │ ldr r2, [pc, #292] @ (338d4c ) │ │ │ │ ldr r1, [pc, #296] @ (338d50 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 338c5c │ │ │ │ ldr r3, [pc, #248] @ (338d3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 338bfe │ │ │ │ ldr r1, [pc, #264] @ (338d54 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #264] @ (338d58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 338bfe │ │ │ │ cmp r5, #32 │ │ │ │ bhi.n 338c40 │ │ │ │ add r3, pc, #8 @ (adr r3, 338c6c ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -328290,37 +328291,37 @@ │ │ │ │ ldr.w r0, [r0, #944] @ 0x3b0 │ │ │ │ b.n 338c00 │ │ │ │ ldr r1, [pc, #48] @ (338d5c ) │ │ │ │ ldr r0, [pc, #52] @ (338d60 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 338bfe │ │ │ │ movs r1, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #480 @ (adr r4, 338f28 ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 338ee8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #236 @ 0xec │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #176 @ (adr r4, 338e00 ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 338dc0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #304 @ (adr r4, 338e84 ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 338e44 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #196 @ 0xc4 │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + lsrs r6, r6, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #232 @ 0xe8 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #36] @ 338d98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -328328,23 +328329,23 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #32] @ (338da0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 338ae8 │ │ │ │ - subs r2, #150 @ 0x96 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #848 @ (adr r2, 3390f0 ) │ │ │ │ + add r2, pc, #784 @ (adr r2, 3390b0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 33917c ) │ │ │ │ + add r2, pc, #920 @ (adr r2, 33913c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 338dec │ │ │ │ sub sp, #12 │ │ │ │ @@ -328352,28 +328353,28 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (338df4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ movw r2, #48879 @ 0xbeef │ │ │ │ strh.w r2, [r0, #948] @ 0x3b4 │ │ │ │ bic.w r3, r3, #12544 @ 0x3100 │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 338ae8 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r2, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #592 @ (adr r2, 339044 ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 339004 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #728 @ (adr r2, 3390d0 ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 339090 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (338ea8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -328382,26 +328383,26 @@ │ │ │ │ ldr r1, [pc, #160] @ (338eb0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #144] @ (338eb4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #144] @ (338eb8 ) │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #100] @ 338ea0 │ │ │ │ ldr r2, [pc, #124] @ (338ebc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -328420,36 +328421,36 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ mov.w r2, #32768 @ 0x8000 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ strd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff524 │ │ │ │ nop │ │ │ │ lsls r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #4 │ │ │ │ + subs r1, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mrrc 0, 4, r0, r6, cr2 │ │ │ │ - stcl 0, cr0, [sl], #-264 @ 0xfffffef8 │ │ │ │ - add r2, pc, #328 @ (adr r2, 339000 ) │ │ │ │ + mcrr 0, 4, r0, r6, cr2 │ │ │ │ + mrrc 0, 4, r0, sl, cr2 │ │ │ │ + add r2, pc, #264 @ (adr r2, 338fc0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #168 @ (adr r2, 338f64 ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 338f24 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r6, [r0, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr1, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328481,27 +328482,27 @@ │ │ │ │ ldr r1, [pc, #460] @ (3390e0 ) │ │ │ │ ldr r0, [pc, #464] @ (3390e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #448] @ (3390e8 ) │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #448] @ (3390ec ) │ │ │ │ ldr r2, [pc, #448] @ (3390f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ mov r8, r0 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 338f5c │ │ │ │ ldr r3, [pc, #400] @ (3390dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -328559,15 +328560,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (3390f4 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #256] @ (3390f8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 338f52 │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 338efa │ │ │ │ movs r3, #0 │ │ │ │ strh.w r7, [r0, #948] @ 0x3b4 │ │ │ │ strb.w r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -328608,66 +328609,66 @@ │ │ │ │ b.n 338f52 │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 338efa │ │ │ │ bic.w r3, r7, #2147483648 @ 0x80000000 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ strb.w r3, [r8, #956] @ 0x3bc │ │ │ │ b.n 338f52 │ │ │ │ ldr r1, [pc, #84] @ (3390fc ) │ │ │ │ ldr r0, [pc, #88] @ (339100 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 338f18 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339056 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 339056 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 339078 │ │ │ │ bl 338a4c │ │ │ │ b.n 339056 │ │ │ │ nop │ │ │ │ subs r2, r1, #0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r0, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #632 @ (adr r1, 339360 ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 339320 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r0, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #296 @ (adr r1, 339218 ) │ │ │ │ + add r1, pc, #232 @ (adr r1, 3391d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #136 @ (adr r1, 33917c ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 33913c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #28 │ │ │ │ + subs r0, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + lsrs r2, r5, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #184 @ (adr r0, 3391bc ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 33917c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (339110 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strb r6, [r4, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -328790,15 +328791,15 @@ │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 339144 │ │ │ │ ldr r0, [pc, #264] @ (339398 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 339144 │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 339144 │ │ │ │ str.w ip, [r0, #960] @ 0x3c0 │ │ │ │ b.n 339144 │ │ │ │ str.w ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -328825,15 +328826,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (33939c ) │ │ │ │ ldr r0, [pc, #172] @ (3393a0 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r4, [ip, #976] @ 0x3d0 │ │ │ │ ldr.w lr, [r0, #940] @ 0x3ac │ │ │ │ mov r5, r4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 339370 │ │ │ │ lsl.w r5, lr, r3 │ │ │ │ orr.w lr, r5, r4 │ │ │ │ @@ -328846,15 +328847,15 @@ │ │ │ │ cbz r0, 339362 │ │ │ │ vldr d7, [pc, #84] @ 339388 │ │ │ │ add.w r1, r2, #976 @ 0x3d0 │ │ │ │ add r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 696dc8 │ │ │ │ + bl 696db8 │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33937a │ │ │ │ add.w r1, r1, #4320 @ 0x10e0 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ adds r1, #20 │ │ │ │ ldr.w r2, [r4, r1, lsl #2] │ │ │ │ @@ -328866,32 +328867,32 @@ │ │ │ │ b.n 339144 │ │ │ │ movs r4, #1 │ │ │ │ lsls r4, r3 │ │ │ │ bic.w lr, r5, r4 │ │ │ │ b.n 33931c │ │ │ │ ldr r0, [pc, #40] @ (3393a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ b.n 339352 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r7, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #304] @ 0x130 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #592] @ 339608 │ │ │ │ sub sp, #24 │ │ │ │ @@ -329049,24 +329050,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ lsls r2, r2, #2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6968d4 │ │ │ │ + bl 6968c4 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r0, [sp, #16] │ │ │ │ asrge r1, r0, #31 │ │ │ │ bge.w 3393ea │ │ │ │ ldr r0, [pc, #136] @ (33961c ) │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ b.n 3393ea │ │ │ │ ldr.w r0, [r4, #940] @ 0x3ac │ │ │ │ movs r1, #0 │ │ │ │ b.n 3393ea │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ @@ -329087,15 +329088,15 @@ │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 3393ea │ │ │ │ ldr r1, [pc, #68] @ (339620 ) │ │ │ │ ldr r0, [pc, #72] @ (339624 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3393e6 │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r1, r0 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ ldr.w r0, [r4, r2, lsl #2] │ │ │ │ b.n 3393ea │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ @@ -329111,19 +329112,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r6, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #572] @ (339878 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -329141,15 +329142,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #508] @ 339868 │ │ │ │ ldr r2, [pc, #540] @ (33988c ) │ │ │ │ mov r3, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -329162,64 +329163,64 @@ │ │ │ │ ldr r1, [pc, #520] @ (339894 ) │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r7 │ │ │ │ bl 2ff5d4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #4 │ │ │ │ - bl 60ad80 │ │ │ │ + bl 60ad70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3397fa │ │ │ │ - bl 631160 │ │ │ │ + bl 631150 │ │ │ │ mov r7, r0 │ │ │ │ - bl 696760 │ │ │ │ + bl 696750 │ │ │ │ cmp.w r0, #16384 @ 0x4000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ blt.n 3397ba │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (339898 ) │ │ │ │ add.w r5, r4, #32768 @ 0x8000 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ bl 2fe660 │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ cbz r0, 33972e │ │ │ │ - bl 6327bc │ │ │ │ + bl 6327ac │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 3396f2 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r6, #15 │ │ │ │ movs r7, #0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 631378 │ │ │ │ + bl 631368 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3397d0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6968d4 │ │ │ │ + bl 6968c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 339824 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ blx 262a78 │ │ │ │ ldr.w r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -329233,26 +329234,26 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add r6, sp, #16 │ │ │ │ mov.w r2, #1008 @ 0x3f0 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [sp] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 696dc8 │ │ │ │ + bl 696db8 │ │ │ │ vldr d7, [pc, #260] @ 339870 │ │ │ │ cmp r0, r7 │ │ │ │ blt.n 339804 │ │ │ │ ldrd r3, r0, [r5, #976] @ 0x3d0 │ │ │ │ mov.w r2, #1012 @ 0x3f4 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ mvns r3, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ - bl 696dc8 │ │ │ │ + bl 696db8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33983e │ │ │ │ ldr r2, [pc, #264] @ (33989c ) │ │ │ │ add.w r0, r4, #17280 @ 0x4380 │ │ │ │ ldr r3, [pc, #228] @ (33987c ) │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ @@ -329271,15 +329272,15 @@ │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #224] @ (3398a4 ) │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #212] @ (3398a8 ) │ │ │ │ ldr r3, [pc, #168] @ (33987c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -329303,40 +329304,40 @@ │ │ │ │ ldr r1, [pc, #164] @ (3398b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3397d0 │ │ │ │ ldr r3, [pc, #144] @ (3398b8 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #144] @ (3398bc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #144] @ (3398c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3397d0 │ │ │ │ ldr r3, [pc, #132] @ (3398c4 ) │ │ │ │ movs r5, #253 @ 0xfd │ │ │ │ ldr r4, [pc, #132] @ (3398c8 ) │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ ldr r1, [pc, #128] @ (3398cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3397d0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -329345,52 +329346,52 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #84 @ 0x54 │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 33a04c │ │ │ │ + b.n 33a02c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 33a078 │ │ │ │ + b.n 33a058 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xeb84004a │ │ │ │ + sbcs.w r0, r4, sl, lsl #1 │ │ │ │ asrs r2, r1, #21 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r2, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r0, #142 @ 0x8e │ │ │ │ + adds r0, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #110 @ 0x6e │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #832] @ 0x340 │ │ │ │ + ldr r1, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [sp, #624] @ 0x270 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #896] @ 0x380 │ │ │ │ + ldr r1, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 339924 │ │ │ │ sub sp, #20 │ │ │ │ @@ -329398,44 +329399,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (33992c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #48] @ (339930 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (339934 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 228 @ 0xe4 │ │ │ │ + svc 212 @ 0xd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #154 @ 0x9a │ │ │ │ + cmp r5, #138 @ 0x8a │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r1, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldc2 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #4] @ (339940 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldr r2, [r3, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -329445,15 +329446,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (3399c0 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #64] @ 3399b0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #80] @ (3399c4 ) │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -329465,36 +329466,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (3399cc ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff5d4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #174 @ 0xae │ │ │ │ + cmp r7, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 339b84 │ │ │ │ + b.n 339b64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 339bb0 │ │ │ │ + b.n 339b90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #476] @ (339bb0 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ push {r4, lr} │ │ │ │ sbcs.w lr, r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ @@ -329650,22 +329651,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (339bb8 ) │ │ │ │ ldr r0, [pc, #28] @ (339bbc ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ asrs r2, r1, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #110 @ 0x6e │ │ │ │ + cmp r5, #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #416] @ (339d70 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -329803,23 +329804,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (339d78 ) │ │ │ │ ldr r0, [pc, #24] @ (339d7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 339be6 │ │ │ │ asrs r6, r1, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #168 @ 0xa8 │ │ │ │ + cmp r3, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 339dc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329827,28 +329828,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (339dc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #28] @ (339dcc ) │ │ │ │ ldr r1, [pc, #32] @ (339dd0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5dee64 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + b.w 5dee54 │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 339e30 │ │ │ │ + blt.n 339e10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #238 @ 0xee │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r5, r0, #1 │ │ │ │ sdiv pc, r1, pc │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -329858,15 +329859,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (339e3c ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #80] @ (339e40 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #48] @ 339e30 │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #34753 @ 0x87c1 │ │ │ │ movt r3, #33281 @ 0x8201 │ │ │ │ str.w r2, [r0, #944] @ 0x3b0 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -329880,19 +329881,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {} │ │ │ │ strh r1, [r0, #62] @ 0x3e │ │ │ │ strh r1, [r0, #16] │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r3, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #472] @ 0x1d8 │ │ │ │ + str r4, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, r2, #4 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 339e76 │ │ │ │ sub.w r1, r2, #8 │ │ │ │ @@ -329924,20 +329925,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (339eb8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329945,31 +329946,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (339f08 ) │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (339f0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ subs r7, r1, #0 │ │ │ │ @@ -329991,15 +329992,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #12 │ │ │ │ b.n 339f56 │ │ │ │ add r3, r5 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 726214 │ │ │ │ + bl 726204 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ cmp r6, r8 │ │ │ │ bne.n 339f54 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 260f78 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ @@ -330052,19 +330053,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33a014 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ and.w r2, r2, #252 @ 0xfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 33a052 │ │ │ │ cmp r2, #12 │ │ │ │ beq.n 33a03a │ │ │ │ @@ -330098,15 +330099,15 @@ │ │ │ │ ldr.w r0, [r1, r2, lsl #3] │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ cmp r3, r0 │ │ │ │ bge.n 33a044 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ movs r0, #12 │ │ │ │ mla r0, r0, r3, r2 │ │ │ │ - b.w 726274 │ │ │ │ + b.w 726264 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #2172] @ 0x87c │ │ │ │ cmp r4, r1 │ │ │ │ @@ -330142,19 +330143,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a100 ) │ │ │ │ ldr r0, [pc, #20] @ (33a104 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - cmp r0, #116 @ 0x74 │ │ │ │ + cmp r0, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #856] @ 0x358 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ movs r3, #0 │ │ │ │ @@ -330172,25 +330173,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 698470 │ │ │ │ + bl 698460 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33a168 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 33a192 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 698470 │ │ │ │ + bl 698460 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 33a150 │ │ │ │ adds r3, r0, #4 │ │ │ │ beq.n 33a142 │ │ │ │ ldr r3, [pc, #100] @ (33a1d4 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r4, [pc, #100] @ (33a1d8 ) │ │ │ │ @@ -330198,20 +330199,20 @@ │ │ │ │ ldr r1, [pc, #100] @ (33a1dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #633 @ 0x279 │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 33a1a2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6986e0 │ │ │ │ + bl 6986d0 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r2, [pc, #60] @ (33a1e0 ) │ │ │ │ ldr r3, [pc, #40] @ (33a1d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -330227,19 +330228,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r5, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #238 @ 0xee │ │ │ │ + movs r7, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #432] @ 0x1b0 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r6, r7, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -330250,25 +330251,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (33a284 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (33a288 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (33a28c ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #104] @ (33a290 ) │ │ │ │ ldr r2, [pc, #108] @ (33a294 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #108] @ (33a298 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #1280 @ 0x500 │ │ │ │ @@ -330279,15 +330280,15 @@ │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r3, #6900 @ 0x1af4 │ │ │ │ movt r3, #4368 @ 0x1110 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ (33a2a0 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -330295,33 +330296,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 33a228 │ │ │ │ + bvs.n 33a208 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #138 @ 0x8a │ │ │ │ + movs r4, #122 @ 0x7a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r2, 33a306 │ │ │ │ + cbz r2, 33a302 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + str r0, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2196] @ 0x894 │ │ │ │ cbz r3, 33a2e0 │ │ │ │ @@ -330330,22 +330331,22 @@ │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 33a2c8 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #24] @ (33a2e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 263a38 │ │ │ │ - str r0, [sp, #424] @ 0x1a8 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r0, [r0, #2192] @ 0x890 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 33a300 │ │ │ │ rsb r0, r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -330361,19 +330362,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a328 ) │ │ │ │ ldr r0, [pc, #20] @ (33a32c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - movs r6, #76 @ 0x4c │ │ │ │ + movs r6, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #232] @ 0xe8 │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (33a3a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330382,55 +330383,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (33a3a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #80] @ (33a3ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (33a3b0 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #64] @ (33a3b4 ) │ │ │ │ ldr r1, [pc, #68] @ (33a3b8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #56] @ (33a3bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r6, #28 │ │ │ │ + movs r6, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 33a2b4 │ │ │ │ + bpl.n 33a494 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - uxth r6, r3 │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r1, r7] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r7, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r5, #27 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldrsh r4, [r6, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -330445,55 +330446,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (33a438 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #80] @ (33a43c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (33a440 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #64] @ (33a444 ) │ │ │ │ ldr r3, [pc, #68] @ (33a448 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #52] @ (33a44c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r5, #140 @ 0x8c │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 33a424 │ │ │ │ + bmi.n 33a404 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxth r6, r1 │ │ │ │ + cbz r6, 33a47e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r6, r3, #25 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r4, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -330519,15 +330520,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mul.w r4, r4, r9 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r6, [pc, #172] @ (33a550 ) │ │ │ │ str r2, [r0, #4] │ │ │ │ @@ -330538,15 +330539,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (33a554 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5db9c0 │ │ │ │ + bl 5db9b0 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 33a50a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbnz r2, 33a502 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ add r2, r4 │ │ │ │ str r6, [r2, #4] │ │ │ │ @@ -330566,57 +330567,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5db9e4 │ │ │ │ + bl 5db9d4 │ │ │ │ b.n 33a4c8 │ │ │ │ ldr r4, [pc, #80] @ (33a55c ) │ │ │ │ add.w r3, r7, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #76] @ (33a560 ) │ │ │ │ mov.w r2, #436 @ 0x1b4 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 33a4d8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ (33a564 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #56] @ (33a568 ) │ │ │ │ movw r2, #431 @ 0x1af │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ lsrs r4, r7, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #244 @ 0xf4 │ │ │ │ + movs r4, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r6, r2] │ │ │ │ + strh r6, [r4, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r0, 33a56e │ │ │ │ + cbz r0, 33a56a │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r7, #32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r4, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r1, #42] @ 0x2a │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #132] @ (33a604 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330627,15 +330628,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (33a60c ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #2176] @ 0x880 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls.n 33a5ee │ │ │ │ mov r5, r0 │ │ │ │ @@ -330651,15 +330652,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr.w r9, [r3, #4] │ │ │ │ bl 386130 │ │ │ │ mov r3, r0 │ │ │ │ mla r0, r8, r4, r9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33a5b0 │ │ │ │ - bl 7263cc │ │ │ │ + bl 7263bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a5b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ bl 3860d0 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -330668,19 +330669,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + movs r3, #206 @ 0xce │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r7, #48] @ 0x30 │ │ │ │ + ldrh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -330691,24 +330692,24 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #124] @ (33a6ac ) │ │ │ │ add r2, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r0, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r0, #2168] @ 0x878 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r2, [r0, #2180] @ 0x884 │ │ │ │ add.w r3, r3, r1, lsl #3 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r4 │ │ │ │ - bl 7263cc │ │ │ │ + bl 7263bc │ │ │ │ cbz r0, 33a66a │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strpl.w r3, [r5, #1812] @ 0x714 │ │ │ │ bmi.n 33a67e │ │ │ │ @@ -330729,19 +330730,19 @@ │ │ │ │ movt r1, #43690 @ 0xaaaa │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r4, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 386340 │ │ │ │ nop │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r3, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r2, #44] @ 0x2c │ │ │ │ + ldrh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (33a764 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330752,15 +330753,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r8, r2 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r1, [r0, #2180] @ 0x884 │ │ │ │ ldr r4, [pc, #136] @ (33a770 ) │ │ │ │ mul.w r3, r5, r3 │ │ │ │ add r4, pc │ │ │ │ adds r5, r1, r3 │ │ │ │ ldr r1, [r1, r3] │ │ │ │ @@ -330772,15 +330773,15 @@ │ │ │ │ add r1, r3 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 33a750 │ │ │ │ ldr r3, [pc, #104] @ (33a774 ) │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5db9fc │ │ │ │ + bl 5db9ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33a732 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r5, #8] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -330789,43 +330790,43 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #68] @ (33a778 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72e70c │ │ │ │ + b.w 72e6fc │ │ │ │ ldr r0, [pc, #56] @ (33a77c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72e70c │ │ │ │ + b.w 72e6fc │ │ │ │ ldr r0, [pc, #44] @ (33a780 ) │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r2, #152 @ 0x98 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + ldrh r2, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r0, r7, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #38] @ 0x26 │ │ │ │ + ldrh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (33a834 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330834,15 +330835,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (33a83c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1680] @ 0x690 │ │ │ │ ldr r6, [pc, #140] @ (33a840 ) │ │ │ │ add r6, pc │ │ │ │ cbz r3, 33a81e │ │ │ │ mov r8, r0 │ │ │ │ bl 386f98 │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ @@ -330856,15 +330857,15 @@ │ │ │ │ b.n 33a802 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r1, [pc, #104] @ (33a844 ) │ │ │ │ cbz r2, 33a7ec │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5db9cc │ │ │ │ + bl 5db9bc │ │ │ │ ldr.w r3, [r4, #2180] @ 0x884 │ │ │ │ str r7, [r3, r5] │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ adds r5, #12 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ @@ -330885,19 +330886,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r1, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #376 @ 0x178 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #552] @ (33aa68 ) │ │ │ │ + ldr r7, [pc, #488] @ (33aa28 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r6, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -330916,15 +330917,15 @@ │ │ │ │ mul.w r4, r7, r4 │ │ │ │ add.w r3, r8, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov fp, r2 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #2180] @ 0x884 │ │ │ │ ldr r6, [pc, #160] @ (33a92c ) │ │ │ │ adds r5, r3, r4 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33a8fe │ │ │ │ @@ -330940,24 +330941,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5db9d0 │ │ │ │ + bl 5db9c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33a8ea │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5db9e4 │ │ │ │ + bl 5db9d4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r1, sl, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5db9f4 │ │ │ │ + bl 5db9e4 │ │ │ │ cmp r0, #0 │ │ │ │ ittt ge │ │ │ │ movge r0, r7 │ │ │ │ movge r3, #1 │ │ │ │ strbge r3, [r5, #8] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -330966,36 +330967,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #52] @ (33a934 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 33a8ea │ │ │ │ ldr r0, [pc, #40] @ (33a938 ) │ │ │ │ add.w r3, r8, #256 @ 0x100 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - movs r0, #248 @ 0xf8 │ │ │ │ + movs r0, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r0, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r0, #16] │ │ │ │ + ldrh r6, [r6, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r2, #17 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #22] │ │ │ │ + ldrh r6, [r0, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #264] @ (33aa54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331004,15 +331005,15 @@ │ │ │ │ ldr r1, [pc, #264] @ (33aa5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ addw r0, r0, #2200 @ 0x898 │ │ │ │ bl 467448 │ │ │ │ ldr.w r0, [r5, #1992] @ 0x7c8 │ │ │ │ bl 43bda8 │ │ │ │ cbz r0, 33a9a6 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ @@ -331025,15 +331026,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #212] @ (33aa64 ) │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (33aa68 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 47e418 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ cbz r0, 33a9b2 │ │ │ │ movs r1, #0 │ │ │ │ bl 453228 │ │ │ │ @@ -331085,29 +331086,29 @@ │ │ │ │ b.n 33a980 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2612f8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (33aa6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 33aa30 │ │ │ │ - movs r0, #16 │ │ │ │ + movs r0, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, #8] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + subs r2, r1, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r7, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #940] @ (33ae30 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -331151,19 +331152,19 @@ │ │ │ │ movs r2, #12 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ str.w r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7 │ │ │ │ - bl 726204 │ │ │ │ + bl 7261f4 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 726eb4 │ │ │ │ + bl 726ea4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33abb2 │ │ │ │ ldr.w r3, [r5, #1816] @ 0x718 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 33aca8 │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -331217,15 +331218,15 @@ │ │ │ │ ldr r1, [pc, #688] @ (33ae4c ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 33ab26 │ │ │ │ ldr r2, [pc, #668] @ (33ae50 ) │ │ │ │ ldr r3, [pc, #636] @ (33ae34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -331254,15 +331255,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ strd r2, r4, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72ddac │ │ │ │ + b.w 72dd9c │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ orr.w r4, sl, r4, lsl #16 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #1824 @ 0x720 │ │ │ │ add r3, fp │ │ │ │ asrs r1, r4, #31 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -331284,15 +331285,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #552] @ (33ae6c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #536] @ (33ae70 ) │ │ │ │ ldr r3, [pc, #476] @ (33ae34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331314,15 +331315,15 @@ │ │ │ │ mov.w r2, #488 @ 0x1e8 │ │ │ │ ldr r1, [pc, #492] @ (33ae7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r6 │ │ │ │ blx 261994 │ │ │ │ b.n 33ab26 │ │ │ │ ldr r3, [pc, #468] @ (33ae80 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r6, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ @@ -331340,15 +331341,15 @@ │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ and.w r6, r3, #2 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 33ad64 │ │ │ │ bl 38631c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331357,15 +331358,15 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 33a450 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33adf0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 33ab1e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 262b74 <__fstat64_time64@plt> │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 33adc4 │ │ │ │ movs r2, #2 │ │ │ │ @@ -331393,18 +331394,18 @@ │ │ │ │ ldr r1, [pc, #328] @ (33ae9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 72626c │ │ │ │ + bl 72625c │ │ │ │ ldr.w r6, [r5, #2180] @ 0x884 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r6, r7] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33ae18 │ │ │ │ ldr r3, [pc, #292] @ (33aea0 ) │ │ │ │ @@ -331413,50 +331414,50 @@ │ │ │ │ ldr r1, [pc, #296] @ (33aea8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r0, [r6, r7] │ │ │ │ ldr r1, [pc, #280] @ (33aeac ) │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add r3, r7 │ │ │ │ - bl 73b958 │ │ │ │ + bl 73b948 │ │ │ │ b.n 33ab1e │ │ │ │ ldr r3, [pc, #264] @ (33aeb0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #264] @ (33aeb4 ) │ │ │ │ ldr r1, [pc, #264] @ (33aeb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 33ab26 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #240] @ (33aebc ) │ │ │ │ ldr r3, [pc, #244] @ (33aec0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #240] @ (33aec4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ mov r0, r6 │ │ │ │ blx 261994 │ │ │ │ b.n 33ab26 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ bl 386130 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331465,15 +331466,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ add r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 5db9f4 │ │ │ │ + bl 5db9e4 │ │ │ │ b.n 33ab1e │ │ │ │ ldr r3, [pc, #176] @ (33aecc ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #176] @ (33aed0 ) │ │ │ │ ldr r0, [pc, #176] @ (33aed4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -331486,86 +331487,86 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r2, r7, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r6, r7, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r2, #6] │ │ │ │ + ldrh r0, [r0, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r1, #7 │ │ │ │ + adds r2, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r5, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r4, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, #10] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r5, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r2, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r1, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r4, r2, #3 │ │ │ │ + adds r4, r0, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r3, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r5, #46] @ 0x2e │ │ │ │ + strh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + adds r6, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #384] @ (33b010 ) │ │ │ │ + ldr r2, [pc, #320] @ (33afd0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + strh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r2, #0 │ │ │ │ + adds r2, r0, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #616 @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #856] @ (33b1f8 ) │ │ │ │ + ldr r1, [pc, #792] @ (33b1b8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + subs r4, r2, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #496 @ 0x1f0 │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #672] @ (33b14c ) │ │ │ │ + ldr r1, [pc, #608] @ (33b10c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - subs r6, r6, r6 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r3, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r4, #56] @ 0x38 │ │ │ │ + strh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + subs r2, r0, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, r5 │ │ │ │ + subs r2, r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #34] @ 0x22 │ │ │ │ + strh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (33afa0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -331610,25 +331611,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r3, r5, #2192 @ 0x890 │ │ │ │ add.w r0, r5, #1776 @ 0x6f0 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ str.w r6, [r5, #2192] @ 0x890 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 6986e0 │ │ │ │ + bl 6986d0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r1, [sp] │ │ │ │ bl 33aa70 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33af24 │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 33af24 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (33afac ) │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ ldr r1, [pc, #32] @ (33afb0 ) │ │ │ │ ldr r0, [pc, #36] @ (33afb4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -331637,19 +331638,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r6, #428]! @ 0x1ac │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [ip, #428]! @ 0x1ac │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r4, #46] @ 0x2e │ │ │ │ + strh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 33afce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -331667,15 +331668,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (33b030 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 33b012 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 386d1c │ │ │ │ @@ -331688,19 +331689,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r5, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #88 @ (adr r6, 33b088 ) │ │ │ │ + add r6, pc, #24 @ (adr r6, 33b048 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bxns r8 │ │ │ │ + bxns r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r4, #0 │ │ │ │ @@ -331730,15 +331731,15 @@ │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ add.w r3, r9, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #62 @ 0x3e │ │ │ │ it eq │ │ │ │ addeq r5, sp, #44 @ 0x2c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #32] │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 33b1c2 │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ @@ -331783,15 +331784,15 @@ │ │ │ │ ldr r1, [pc, #704] @ (33b3d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #915 @ 0x393 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r4, #2200 @ 0x898 │ │ │ │ bl 4673e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33b1d8 │ │ │ │ ldr r5, [pc, #672] @ (33b3d8 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -331800,33 +331801,33 @@ │ │ │ │ add r5, pc │ │ │ │ ldr.w r6, [r4, #1992] @ 0x7c8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ bl 47e3cc │ │ │ │ ldr r2, [pc, #644] @ (33b3e4 ) │ │ │ │ ldr r1, [pc, #644] @ (33b3e8 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #2 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ movs r2, #12 │ │ │ │ bl 389f10 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #612] @ (33b3ec ) │ │ │ │ ldr r3, [pc, #556] @ (33b3b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331849,21 +331850,21 @@ │ │ │ │ ldr r2, [pc, #556] @ (33b3f0 ) │ │ │ │ add.w r3, r9, #404 @ 0x194 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 33b184 │ │ │ │ add.w r0, r4, #1776 @ 0x6f0 │ │ │ │ add.w sl, r4, #1776 @ 0x6f0 │ │ │ │ - bl 69892c │ │ │ │ + bl 69891c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33b464 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a084 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ strd r6, r6, [sp, #36] @ 0x24 │ │ │ │ @@ -331883,15 +331884,15 @@ │ │ │ │ ldr r2, [pc, #464] @ (33b3f4 ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #660 @ 0x294 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33b304 │ │ │ │ ldr.w r3, [r4, #2196] @ 0x894 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33b250 │ │ │ │ ldr.w r3, [r4, #1816] @ 0x718 │ │ │ │ @@ -331902,15 +331903,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (33b3fc ) │ │ │ │ mov r0, sl │ │ │ │ strd r3, r4, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ ldr.w r0, [r4, #2176] @ 0x880 │ │ │ │ movs r1, #12 │ │ │ │ blx 260e14 │ │ │ │ ldr.w r3, [r4, #1768] @ 0x6e8 │ │ │ │ str.w r0, [r4, #2180] @ 0x884 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 33b0fe │ │ │ │ @@ -331922,28 +331923,28 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r8 │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #2176] @ 0x880 │ │ │ │ mov r3, r5 │ │ │ │ bl 386a68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33b432 │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r4, #2176] @ 0x880 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33b0fe │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 386d1c │ │ │ │ @@ -331959,18 +331960,18 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a108 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 33b30c │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 33b238 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 33b1d8 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cs │ │ │ │ movcs r3, #1 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -331980,26 +331981,26 @@ │ │ │ │ ldr r2, [pc, #228] @ (33b40c ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #683 @ 0x2ab │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 33b238 │ │ │ │ ldr r2, [pc, #208] @ (33b410 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ add r0, sp, #32 │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 33b238 │ │ │ │ str.w r0, [r4, #1816] @ 0x718 │ │ │ │ b.n 33b382 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -332018,86 +332019,86 @@ │ │ │ │ bl 33a108 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33b362 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 33b238 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r0], {107} @ 0x6b │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r8], {107} @ 0x6b │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #16] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r7, r3 │ │ │ │ + adds r2, r5, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r0, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r0, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r2, r1 │ │ │ │ + adds r0, r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r4, #10] │ │ │ │ + strh r4, [r2, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r4, r0 │ │ │ │ + adds r6, r2, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r4, r7} │ │ │ │ + stmia r7!, {r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r0, #21 │ │ │ │ + asrs r6, r6, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 33b658 ) │ │ │ │ + add r4, pc, #560 @ (adr r4, 33b618 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r8, r9 │ │ │ │ + cmp r8, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfb5c006b │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r3, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ bl 3c33fe │ │ │ │ - add r3, pc, #448 @ (adr r3, 33b5c4 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 33b584 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add lr, r3 │ │ │ │ + add lr, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r7, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r7, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r2, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #96] @ (33b478 ) │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldr r4, [pc, #96] @ (33b47c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #96] @ (33b480 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 33b1d8 │ │ │ │ ldr r1, [pc, #80] @ (33b484 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72da3c │ │ │ │ + bl 72da2c │ │ │ │ b.n 33b1d8 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33b238 │ │ │ │ ldr r3, [pc, #60] @ (33b488 ) │ │ │ │ movw r2, #710 @ 0x2c6 │ │ │ │ ldr r1, [pc, #60] @ (33b48c ) │ │ │ │ @@ -332111,29 +332112,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (33b494 ) │ │ │ │ add.w r3, r9, #428 @ 0x1ac │ │ │ │ mov.w r2, #876 @ 0x36c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + asrs r4, r6, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r6, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r3, #25] │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #18] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + asrs r2, r0, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #24] │ │ │ │ + ldrb r4, [r3, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r7, #14] │ │ │ │ + strh r6, [r5, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (33b508 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -332144,47 +332145,47 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #1776 @ 0x6f0 │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cbz r0, 33b4dc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 33b034 │ │ │ │ ldr r2, [pc, #52] @ (33b514 ) │ │ │ │ add.w r3, r4, #492 @ 0x1ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1111 @ 0x457 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r6, #18 │ │ │ │ + asrs r4, r4, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #23] │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r2, #28] │ │ │ │ + ldrb r0, [r0, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #16] │ │ │ │ + strh r6, [r2, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (33b5c4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332195,38 +332196,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 33b598 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 453234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbnz r0, 33b564 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 33b034 │ │ │ │ ldr.w r0, [r3, #1772] @ 0x6ec │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ ldr r2, [pc, #96] @ (33b5d0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1051 @ 0x41b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332234,33 +332235,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #56] @ (33b5d4 ) │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ mov.w r2, #1048 @ 0x418 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r0, [r0, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #16 │ │ │ │ + asrs r2, r4, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (33b674 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332268,15 +332269,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #140] @ (33b67c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ bl 33a784 │ │ │ │ add.w r3, r5, #1808 @ 0x710 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -332294,15 +332295,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #80] @ (33b684 ) │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33b61a │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -332315,23 +332316,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r4, r6, #13 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #18] │ │ │ │ + ldrb r6, [r7, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r2, #23] │ │ │ │ + ldrb r0, [r0, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r6 │ │ │ │ + lsrs r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #360] @ (33b804 ) │ │ │ │ @@ -332351,15 +332352,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #336] @ (33b818 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ bl 38631c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ @@ -332407,15 +332408,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #228] @ (33b828 ) │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ mov r9, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 33b7e0 │ │ │ │ @@ -332431,28 +332432,28 @@ │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ bl 33a450 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b76a │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ subs r4, #1 │ │ │ │ bmi.n 33b714 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ mul.w r7, r3, r4 │ │ │ │ adds r1, r2, r7 │ │ │ │ ldr r2, [r2, r7] │ │ │ │ cbz r2, 33b7ba │ │ │ │ ldr r2, [pc, #132] @ (33b82c ) │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5db9cc │ │ │ │ + bl 5db9bc │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, r7] │ │ │ │ subs r4, #1 │ │ │ │ bcs.n 33b796 │ │ │ │ b.n 33b714 │ │ │ │ ldr r2, [pc, #108] @ (33b830 ) │ │ │ │ @@ -332476,48 +332477,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 386e60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b714 │ │ │ │ ldr r0, [pc, #72] @ (33b840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 33b792 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ movw r0, #18539 @ 0x486b │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #10 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #20] │ │ │ │ + ldrb r6, [r0, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r0, #15] │ │ │ │ + ldrb r0, [r6, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf614006b │ │ │ │ adds r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, ip, #15400960 @ 0xeb0000 │ │ │ │ - ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #230 @ 0xe6 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf520006b │ │ │ │ stc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ mcr 15, 6, pc, cr3, cr15, {7} @ │ │ │ │ bl 39583e │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (33b854 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25d0 │ │ │ │ + b.w 5e25c0 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #512] @ (33ba58 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332563,15 +332564,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 6986e0 │ │ │ │ + bl 6986d0 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 33b9d8 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -332599,22 +332600,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 33ba72 │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 726eb4 │ │ │ │ + bl 726ea4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33ba2e │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 726204 │ │ │ │ + bl 7261f4 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 33ba60 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 33b8aa │ │ │ │ @@ -332634,15 +332635,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 33b9b0 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 72626c │ │ │ │ + bl 72625c │ │ │ │ adds r6, #16 │ │ │ │ blx 261994 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 33b99a │ │ │ │ ldr r2, [pc, #352] @ (33bb14 ) │ │ │ │ ldr r3, [pc, #336] @ (33bb04 ) │ │ │ │ @@ -332689,15 +332690,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33bac6 │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 33ba36 │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 33b91c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72df04 │ │ │ │ + bl 72def4 │ │ │ │ b.n 33b944 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 33ba5a │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 33b970 │ │ │ │ @@ -332713,15 +332714,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 33b978 │ │ │ │ ldr r1, [pc, #192] @ (33bb24 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 73b958 │ │ │ │ + bl 73b948 │ │ │ │ b.n 33b95e │ │ │ │ ldr r1, [pc, #180] @ (33bb28 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33b930 │ │ │ │ ldr r1, [pc, #168] @ (33bb2c ) │ │ │ │ @@ -332729,15 +332730,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33b930 │ │ │ │ ldr r0, [pc, #160] @ (33bb30 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 33b930 │ │ │ │ ldr r1, [pc, #144] @ (33bb34 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33b9ea │ │ │ │ @@ -332746,29 +332747,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33b9ea │ │ │ │ ldr r0, [pc, #124] @ (33bb38 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33b9ea │ │ │ │ ldr r3, [pc, #116] @ (33bb3c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ba24 │ │ │ │ ldr r3, [pc, #88] @ (33bb2c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33ba24 │ │ │ │ ldr r0, [pc, #96] @ (33bb40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33ba24 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (33bb44 ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (33bb48 ) │ │ │ │ ldr r0, [pc, #84] @ (33bb4c ) │ │ │ │ @@ -332780,41 +332781,41 @@ │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orns r0, r2, #15400960 @ 0xeb0000 │ │ │ │ bics.w r0, r6, #15400960 @ 0xeb0000 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf330006b │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r1, #21] │ │ │ │ + ldrb r4, [r7, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, #68] @ 0x44 │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, fp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #22] │ │ │ │ + ldrb r4, [r5, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #18] │ │ │ │ + ldrb r4, [r2, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332831,35 +332832,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 698470 │ │ │ │ + bl 698460 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33bbac │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 33bbb6 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 698470 │ │ │ │ + bl 698460 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 33bb94 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 33bb86 │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 33bbc6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6986e0 │ │ │ │ + bl 6986d0 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (33bbfc ) │ │ │ │ ldr r3, [pc, #44] @ (33bbf8 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -332888,44 +332889,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (33bc74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w ip, [pc, #72] @ 33bc78 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (33bc7c ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #29 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r3, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -332946,31 +332947,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (33bcc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r4, #26] │ │ │ │ + strb r4, [r2, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (33bd54 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 33bd3e │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7263cc │ │ │ │ + bl 7263bc │ │ │ │ cbnz r0, 33bcfa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332979,33 +332980,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33bd1e │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldr r3, [pc, #60] @ (33bd5c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33bd06 │ │ │ │ ldr r3, [pc, #52] @ (33bd60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33bd06 │ │ │ │ ldr r0, [pc, #48] @ (33bd64 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33bd06 │ │ │ │ ldr r3, [pc, #40] @ (33bd68 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (33bd6c ) │ │ │ │ ldr r0, [pc, #40] @ (33bd70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -333016,21 +333017,21 @@ │ │ │ │ and.w r0, sl, #107 @ 0x6b │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #14] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r0, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r4, #13] │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 33bf94 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -333050,34 +333051,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (33bfa8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #496] @ (33bfac ) │ │ │ │ ldr r1, [pc, #496] @ (33bfb0 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 262a78 │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 69896c │ │ │ │ + bl 69895c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33bec0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 33bb50 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -333123,27 +333124,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (33bfc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 33be96 │ │ │ │ ldr r3, [pc, #324] @ (33bfc4 ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (33bfc8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (33bfcc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #312] @ (33bfd0 ) │ │ │ │ ldr r3, [pc, #260] @ (33bfa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -333161,39 +333162,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (33bfd8 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 33be96 │ │ │ │ ldr r3, [pc, #256] @ (33bfdc ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (33bfe0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (33bfe4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 33be96 │ │ │ │ ldr r2, [pc, #240] @ (33bfe8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (33bfec ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 698ce0 │ │ │ │ + bl 698cd0 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (33bff0 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -333215,86 +333216,86 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33be1c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (33bffc ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33be1c │ │ │ │ ldr r1, [pc, #152] @ (33c000 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33be52 │ │ │ │ ldr r1, [pc, #132] @ (33bff8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33be52 │ │ │ │ ldr r0, [pc, #132] @ (33c004 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 33be52 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #23 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ vhadd.s8 q8, q5, │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r1, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ vhadd.s q0, q5, │ │ │ │ - pop {r1, r2, r5, r7} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #20 │ │ │ │ + lsrs r4, r1, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r5, #4] │ │ │ │ + ldrb r4, [r3, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r7, #19 │ │ │ │ + lsrs r4, r5, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #4] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cdp 0, 4, cr0, cr10, cr11, {3} │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r1, #3] │ │ │ │ + ldrb r4, [r7, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #12] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r6, #2] │ │ │ │ + ldrb r0, [r4, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - ldrb r4, [r1, #14] │ │ │ │ + ldrb r4, [r7, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #8] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (33c204 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333352,15 +333353,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 33c0ba │ │ │ │ ldr r0, [pc, #356] @ (33c214 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 33c0de │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -333372,15 +333373,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 33c0d0 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 726274 │ │ │ │ + b.w 726264 │ │ │ │ ldr r0, [pc, #296] @ (33c218 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 33c100 │ │ │ │ ldr r0, [pc, #280] @ (33c210 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -333401,19 +333402,19 @@ │ │ │ │ bpl.n 33c040 │ │ │ │ ldr r0, [pc, #256] @ (33c220 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r0, [pc, #244] @ (33c224 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 33c1c0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c040 │ │ │ │ @@ -333431,15 +333432,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c040 │ │ │ │ ldr r0, [pc, #184] @ (33c22c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 33c108 │ │ │ │ add r3, pc, #8 @ (adr r3, 33c18c ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -333478,27 +333479,27 @@ │ │ │ │ stcl 0, cr0, [r4], {107} @ 0x6b │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r6, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r0, sp │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (33c2d0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -333507,25 +333508,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (33c2d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #128] @ (33c2dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (33c2e0 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #84] @ 33c2c8 │ │ │ │ ldr r2, [pc, #108] @ (33c2e4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (33c2e8 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -333554,27 +333555,27 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #4 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb81e │ │ │ │ + @ instruction: 0xb80e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb832 │ │ │ │ + @ instruction: 0xb822 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r1, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r7, #26] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r6, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (33c484 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -333647,20 +333648,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33c318 │ │ │ │ ldr r0, [pc, #232] @ (33c498 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33c318 │ │ │ │ ldr r0, [pc, #224] @ (33c49c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 33c442 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33c318 │ │ │ │ @@ -333696,15 +333697,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (33c490 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c318 │ │ │ │ ldr r0, [pc, #104] @ (33c4a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33c318 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 33c3ce │ │ │ │ add r3, pc, #8 @ (adr r3, 33c450 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -333726,25 +333727,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #31] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + ldrb r2, [r1, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33c4b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ subs r7, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -333753,44 +333754,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (33c514 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #60] @ (33c518 ) │ │ │ │ ldr r1, [pc, #60] @ (33c51c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3384bc │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 389f10 │ │ │ │ - lsls r4, r6, #29 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r1, #30] │ │ │ │ + strb r6, [r7, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r4, #30] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r2, 33c598 │ │ │ │ + cbz r2, 33c594 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (33c5b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333799,31 +333800,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (33c5b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #112] @ (33c5bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (33c5c0 ) │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #96] @ (33c5c4 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #88] @ (33c5c8 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -333841,31 +333842,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r1, #28 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 33c61c │ │ │ │ + cbz r6, 33c618 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r1, #5 │ │ │ │ + lsls r6, r7, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #688] @ 0x2b0 │ │ │ │ + str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r1, #200 @ 0xc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w r0, [r6, r9, lsl #2] │ │ │ │ vminnm.f16 , , │ │ │ │ subs r6, #160 @ 0xa0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33c5d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ subs r6, #218 @ 0xda │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -333932,25 +333933,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (33c6dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #76] @ (33c6e0 ) │ │ │ │ ldr r1, [pc, #76] @ (33c6e4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #60] @ (33c6e8 ) │ │ │ │ ldr r3, [pc, #64] @ (33c6ec ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (33c6f0 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -333963,23 +333964,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r5, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #82 @ 0x52 │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sxth r2, r7 │ │ │ │ + sxth r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vrev64.16 q8, q2 │ │ │ │ + vmla.i32 q8, q2, d4[0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #3 │ │ │ │ @@ -333996,55 +333997,55 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #68] @ (33c774 ) │ │ │ │ ldr r1, [pc, #72] @ (33c778 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #60] @ (33c77c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (33c780 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r6, #21 │ │ │ │ + lsls r0, r4, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #21] │ │ │ │ + strb r4, [r5, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #146 @ 0x92 │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #222 @ 0xde │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r3, #21] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (33c824 ) │ │ │ │ @@ -334055,27 +334056,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #124] @ (33c830 ) │ │ │ │ ldr r1, [pc, #124] @ (33c834 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (33c838 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #108] @ (33c83c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33c800 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -334103,35 +334104,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33c7d4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (33c848 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33c7d4 │ │ │ │ nop │ │ │ │ - lsls r2, r4, #19 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + strb r6, [r3, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r4, 33c838 │ │ │ │ + cbz r4, 33c834 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 12, cr0, cr14, cr4, {2} │ │ │ │ + cdp2 0, 11, cr0, cr14, cr4, {2} │ │ │ │ b.n 33c278 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r0, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (33c8ec ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -334140,15 +334141,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (33c8f4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (33c8f8 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 33c8ae │ │ │ │ @@ -334157,15 +334158,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (33c900 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #104] @ (33c904 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 33c8c2 │ │ │ │ @@ -334188,38 +334189,38 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33c8aa │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (33c910 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 33c8aa │ │ │ │ nop │ │ │ │ - lsls r4, r3, #16 │ │ │ │ + lsls r4, r1, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, #16] │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r5, #16] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 33c1cc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add sp, #288 @ 0x120 │ │ │ │ + add sp, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 0, cr0, cr0, cr4, {2} │ │ │ │ + ldc2l 0, cr0, [r0, #272]! @ 0x110 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #15] │ │ │ │ + strb r2, [r4, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 33cb0c │ │ │ │ sub sp, #8 │ │ │ │ @@ -334231,15 +334232,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (33cb18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 33ca82 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (33cb14 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -334249,15 +334250,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (33cb24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #432] @ (33cb28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33cae2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 33caac │ │ │ │ @@ -334274,15 +334275,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (33cb34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #368] @ (33cb28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33c982 │ │ │ │ ldr r3, [pc, #376] @ (33cb38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334295,29 +334296,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 33c982 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (33cb40 ) │ │ │ │ ldr r0, [pc, #364] @ (33cb44 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33c982 │ │ │ │ ldr.w ip, [pc, #356] @ 33cb48 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (33cb4c ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (33cb50 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #288] @ (33cb28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33c982 │ │ │ │ ldr r3, [pc, #296] @ (33cb38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334330,29 +334331,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 33c982 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (33cb54 ) │ │ │ │ ldr r0, [pc, #304] @ (33cb58 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33c982 │ │ │ │ ldr.w ip, [pc, #296] @ 33cb5c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (33cb60 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (33cb64 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #208] @ (33cb28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33c982 │ │ │ │ ldr r3, [pc, #216] @ (33cb38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334365,27 +334366,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 33c982 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (33cb68 ) │ │ │ │ ldr r0, [pc, #244] @ (33cb6c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33c982 │ │ │ │ ldr.w ip, [pc, #236] @ 33cb70 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (33cb74 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (33cb78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #132] @ (33cb28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33cabe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334405,15 +334406,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33caa8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (33cb7c ) │ │ │ │ ldr r0, [pc, #168] @ (33cb80 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33caa8 │ │ │ │ ldr r3, [pc, #84] @ (33cb38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c982 │ │ │ │ ldr r3, [pc, #76] @ (33cb3c ) │ │ │ │ @@ -334422,75 +334423,75 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c982 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (33cb84 ) │ │ │ │ ldr r0, [pc, #136] @ (33cb88 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33c982 │ │ │ │ nop │ │ │ │ - lsls r4, r2, #13 │ │ │ │ + lsls r4, r0, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r1, #13] │ │ │ │ + strb r0, [r7, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r3, #13] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 33d268 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r4, r3, #12 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2 0, cr0, [r4, #-272]! @ 0xfffffef0 │ │ │ │ + ldc2 0, cr0, [r4, #-272] @ 0xfffffef0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r2, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2l 0, cr0, [r8], #272 @ 0x110 │ │ │ │ + ldc2l 0, cr0, [r8], {68} @ 0x44 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r7, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r4, #12] │ │ │ │ + strb r2, [r2, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #10 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc2 0, cr0, [r8], {68} @ 0x44 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + stc2 0, cr0, [r8], {68} @ 0x44 │ │ │ │ + add r6, sp, #808 @ 0x328 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, #11] │ │ │ │ + strb r4, [r3, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r6, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcrr2 0, 4, r0, r8, cr4 │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ + ldc2 0, cr0, [r8], #-272 @ 0xfffffef0 │ │ │ │ + add r6, sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, #9] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #256 @ 0x100 │ │ │ │ + add r6, sp, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfbfa0044 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + @ instruction: 0xfbea0044 │ │ │ │ + strb r4, [r2, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r4, #8] │ │ │ │ + strb r2, [r2, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r7, #7] │ │ │ │ + strb r2, [r5, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334588,15 +334589,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 33cddc │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33cd40 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (33cf04 ) │ │ │ │ @@ -334614,15 +334615,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 33cc24 │ │ │ │ ldr r0, [pc, #532] @ (33cf10 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 33cc24 │ │ │ │ ldr r1, [pc, #504] @ (33cf14 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -334633,15 +334634,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33cc24 │ │ │ │ ldr r0, [pc, #484] @ (33cf18 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33cc24 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 33ce9a │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -334809,19 +334810,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #1] │ │ │ │ + strb r2, [r7, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + strb r0, [r7, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 33d35c │ │ │ │ cmp r2, #16 │ │ │ │ @@ -334916,15 +334917,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (33d370 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33d0ce │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 33cf78 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -334937,15 +334938,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 33cf78 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -334965,15 +334966,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 33cf78 │ │ │ │ add r1, pc, #8 @ (adr r1, 33d0ec ) │ │ │ │ @@ -335110,15 +335111,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d18c │ │ │ │ b.n 33d17a │ │ │ │ ldr r0, [pc, #312] @ (33d374 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 33cf72 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33d008 │ │ │ │ @@ -335205,17 +335206,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #88] @ 0x58 │ │ │ │ + ldr r4, [r4, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0033d378 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -335336,15 +335337,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -335405,15 +335406,15 @@ │ │ │ │ bne.n 33d4ea │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 33d4ea │ │ │ │ b.n 33d430 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7a00053 │ │ │ │ + @ instruction: 0xf7900053 │ │ │ │ │ │ │ │ 0033d5a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -335432,33 +335433,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ + ldr r2, [r0, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33d5f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ cmp r7, #98 @ 0x62 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 491e74 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0324 │ │ │ │ + b.w 5e0314 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (33d6b4 ) │ │ │ │ @@ -335469,15 +335470,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (33d6bc ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33d5a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335487,15 +335488,15 @@ │ │ │ │ bl 38a1e0 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 4918c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33d378 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (33d6c0 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -335503,18 +335504,18 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 491df0 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 491860 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6880053 │ │ │ │ - add r2, pc, #576 @ (adr r2, 33d8fc ) │ │ │ │ + @ instruction: 0xf6780053 │ │ │ │ + add r2, pc, #512 @ (adr r2, 33d8bc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - orr.w r0, r8, #68 @ 0x44 │ │ │ │ + bics.w r0, r8, #68 @ 0x44 │ │ │ │ ldr r4, [pc, #360] @ (33d82c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (33d758 ) │ │ │ │ @@ -335524,27 +335525,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (33d760 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #116] @ (33d764 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (33d768 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #92] @ (33d76c ) │ │ │ │ ldr r2, [pc, #96] @ (33d770 ) │ │ │ │ ldr r3, [pc, #96] @ (33d774 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -335556,39 +335557,39 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf5e80053 │ │ │ │ - add r1, pc, #968 @ (adr r1, 33db28 ) │ │ │ │ + rsbs r0, r8, #13828096 @ 0xd30000 │ │ │ │ + add r1, pc, #904 @ (adr r1, 33dae8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vmla.i32 d0, d10, d4[0] │ │ │ │ - ldrb r2, [r1, #28] │ │ │ │ + vmla.i16 d0, d10, d4[0] │ │ │ │ + ldrb r2, [r7, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #54 @ 0x36 │ │ │ │ + movs r0, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r0, #116] @ 0x74 │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ sub.w r0, lr, r9, asr #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 33d7d8 │ │ │ │ @@ -335598,15 +335599,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33d7e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #52] @ (33d7e4 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (33d7e8 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335616,22 +335617,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf52a0053 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + adds.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ + ldrb r0, [r2, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r1, #6 │ │ │ │ + subs r2, r7, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #160] @ (33d88c ) │ │ │ │ + ldr r5, [pc, #96] @ (33d84c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -335666,15 +335667,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 33d822 │ │ │ │ ldr r2, [pc, #68] @ (33d8a8 ) │ │ │ │ ldr r3, [pc, #44] @ (33d890 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -335693,19 +335694,19 @@ │ │ │ │ nop │ │ │ │ bmi.n 33d848 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #272] @ (33d9a8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + subs r0, r1, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #28] │ │ │ │ + ldrb r4, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 33d7ac │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -335717,24 +335718,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (33d918 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #72] @ (33d91c ) │ │ │ │ ldr r1, [pc, #72] @ (33d920 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #60] @ (33d924 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (33d928 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335744,25 +335745,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bics.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + bic.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ + ldrb r2, [r5, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r2, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc 0, cr0, [r4, #272]! @ 0x110 │ │ │ │ - str r6, [r1, #88] @ 0x58 │ │ │ │ + stc 0, cr0, [r4, #272]! @ 0x110 │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #960] @ (33dcec ) │ │ │ │ + ldr r3, [pc, #896] @ (33dcac ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (33d988 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -335772,32 +335773,32 @@ │ │ │ │ ldr r1, [pc, #72] @ (33d990 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 47a774 │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 260f78 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 384c00 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 491e74 │ │ │ │ - @ instruction: 0xf3b80053 │ │ │ │ - str r6, [r1, #84] @ 0x54 │ │ │ │ + usat r0, #19, r8, asr #1 │ │ │ │ + str r6, [r7, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ + str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -335860,15 +335861,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 263a98 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2d80053 │ │ │ │ + movt r0, #32851 @ 0x8053 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 33d994 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -336059,20 +336060,20 @@ │ │ │ │ b.n 33dbfc │ │ │ │ bl 263a68 │ │ │ │ nop │ │ │ │ bne.n 33dc0c │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #52] @ 0x34 │ │ │ │ + str r6, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf0fc0053 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + @ instruction: 0xf0ec0053 │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (33dd78 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -336081,30 +336082,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (33dd80 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #196] @ (33dd84 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (33dd88 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (33dd8c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c68 │ │ │ │ + bl 5e2c58 │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 33dcf0 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -336117,15 +336118,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (33dd90 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (33dd94 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (33dd98 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -336151,27 +336152,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 263af8 │ │ │ │ - orrs.w r0, r2, #83 @ 0x53 │ │ │ │ - ldr r4, [sp, #144] @ 0x90 │ │ │ │ + orr.w r0, r2, #83 @ 0x53 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrd r0, r0, [lr, #272] @ 0x110 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + strd r0, r0, [lr, #272] @ 0x110 │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r2, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r4, lr │ │ │ │ lsls r4, r5, #1 │ │ │ │ b.n 33db3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -336186,15 +336187,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r9, r0 │ │ │ │ b.n 33dde2 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 33e018 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -336209,15 +336210,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (33e044 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r9, r0 │ │ │ │ b.n 33de20 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 33e018 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -336254,15 +336255,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33dffc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 33dec4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #432] @ (33e04c ) │ │ │ │ ldr r3, [pc, #416] @ (33e03c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336330,15 +336331,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 4918c0 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 33d994 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (33e060 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -336368,15 +336369,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (33e06c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (33e070 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 47a560 │ │ │ │ b.n 33de98 │ │ │ │ @@ -336414,27 +336415,27 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ add sl, fp │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r6, {r3, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r6, #246 @ 0xf6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r7, #8] │ │ │ │ + str r6, [r5, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r2, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r0, #8] │ │ │ │ + str r6, [r6, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mvns r2, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - ldc 0, cr0, [r8, #-332]! @ 0xfffffeb4 │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + stc 0, cr0, [r8, #-332]! @ 0xfffffeb4 │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r0, [r3, r3] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -337266,21 +337267,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r3, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r4!, {r3, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r0, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [pc, #44] @ (33eab8 ) │ │ │ │ ldr r3, [pc, #48] @ (33eabc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -337588,19 +337589,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r4, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r1] │ │ │ │ + strb r6, [r2, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r5, r6] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r1, r3] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -337914,19 +337915,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ bkpt 0x00a6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r4, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bgt.n 33f284 │ │ │ │ + bgt.n 33f264 │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #552] @ (33f3fc ) │ │ │ │ + ldr r7, [pc, #488] @ (33f3bc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (33f3e8 ) │ │ │ │ @@ -338124,21 +338125,21 @@ │ │ │ │ b.n 33f2ba │ │ │ │ bl 263ac8 │ │ │ │ blx 262e94 │ │ │ │ bl 263a68 │ │ │ │ nop │ │ │ │ revsh r6, r7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r7, [pc, #32] @ (33f410 ) │ │ │ │ + ldr r6, [pc, #992] @ (33f7d0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #720] @ (33f6c8 ) │ │ │ │ + ldr r6, [pc, #656] @ (33f688 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #8] @ (33f404 ) │ │ │ │ + ldr r5, [pc, #968] @ (33f7c4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (33f590 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -338292,15 +338293,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xb7ba │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xb790 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #848] @ (33f904 ) │ │ │ │ + ldr r4, [pc, #784] @ (33f8c4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 33f804 │ │ │ │ @@ -338515,33 +338516,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 33f7d4 │ │ │ │ blx 262e94 │ │ │ │ bl 263a98 │ │ │ │ nop │ │ │ │ @ instruction: 0xb71c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [pc, #136] @ (33f894 ) │ │ │ │ + ldr r4, [pc, #72] @ (33f854 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 33f768 │ │ │ │ + bpl.n 33f748 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx r9 │ │ │ │ + bx r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0x4782 │ │ │ │ + bx lr │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #408] @ (33f9b8 ) │ │ │ │ + ldr r3, [pc, #344] @ (33f978 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #96] @ (33f884 ) │ │ │ │ + ldr r3, [pc, #32] @ (33f844 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (33f830 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ lsrs r2, r2, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 33f8ac │ │ │ │ @@ -338579,27 +338580,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 33f85c │ │ │ │ ldr r0, [pc, #32] @ (33f8bc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33f85c │ │ │ │ nop │ │ │ │ push {r1, r2, r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #160] @ (33f960 ) │ │ │ │ + ldr r7, [pc, #96] @ (33f920 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (33f9d4 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -338692,15 +338693,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33f8ec │ │ │ │ ldr r0, [pc, #48] @ (33f9e4 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33f8ec │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 342170 │ │ │ │ @@ -338708,15 +338709,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #288] @ (33fb08 ) │ │ │ │ + ldr r6, [pc, #224] @ (33fac8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (33fa88 ) │ │ │ │ @@ -338724,25 +338725,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (33fa90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #132] @ (33fa94 ) │ │ │ │ ldr r1, [pc, #132] @ (33fa98 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #116] @ (33fa9c ) │ │ │ │ ldr r2, [pc, #120] @ (33faa0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (33faa4 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -338753,49 +338754,49 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #80] @ (33faac ) │ │ │ │ ldr r1, [pc, #84] @ (33fab0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bmi.n 33fb04 │ │ │ │ + bmi.n 33fae4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, #27] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrh r2, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-260] @ 0xfffffefc │ │ │ │ + stc2 0, cr0, [r8, #-260] @ 0xfffffefc │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #8] @ (33fab0 ) │ │ │ │ + ldr r5, [pc, #968] @ (33fe70 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ bcs.n 33fb84 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -338880,15 +338881,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 33fc98 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 33fcac │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (33fcb0 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -338946,50 +338947,50 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #68] @ (33fcc8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 342304 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 33fbe4 │ │ │ │ + bcs.n 33fbc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #696] @ (33ff60 ) │ │ │ │ + ldr r4, [pc, #632] @ (33ff20 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #760] @ (33ffa4 ) │ │ │ │ + ldr r4, [pc, #696] @ (33ff64 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r7, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [pc, #560] @ (33fee4 ) │ │ │ │ + ldr r4, [pc, #496] @ (33fea4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #448] @ (33fe78 ) │ │ │ │ + ldr r4, [pc, #384] @ (33fe38 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + ldrb r6, [r6, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ cmp r0, #114 @ 0x72 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -339000,25 +339001,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (33fd10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 341f90 │ │ │ │ nop │ │ │ │ - bne.n 33fdb8 │ │ │ │ + bne.n 33fd98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #400] @ (33fea0 ) │ │ │ │ + ldr r3, [pc, #336] @ (33fe60 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #472] @ (33feec ) │ │ │ │ + ldr r3, [pc, #408] @ (33feac ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (33fd80 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339027,25 +339028,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (33fd88 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #76] @ (33fd8c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (33fd90 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #60] @ (33fd94 ) │ │ │ │ ldr r2, [pc, #64] @ (33fd98 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -339056,27 +339057,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bne.n 33fda4 │ │ │ │ + bne.n 33fd84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #120] @ (33fe00 ) │ │ │ │ + ldr r3, [pc, #56] @ (33fdc0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #184] @ (33fe44 ) │ │ │ │ + ldr r3, [pc, #120] @ (33fe04 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r4 │ │ │ │ + asrs r2, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #116 @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 33fdf8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -339084,35 +339085,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (33fe00 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 5e0324 │ │ │ │ + bl 5e0314 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 33fdea │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 491e74 │ │ │ │ - beq.n 33fd08 │ │ │ │ + beq.n 33fee8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #592] @ (340050 ) │ │ │ │ + ldr r2, [pc, #528] @ (340010 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #664] @ (34009c ) │ │ │ │ + ldr r2, [pc, #600] @ (34005c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (3400fc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -339221,15 +339222,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33fe2c │ │ │ │ ldr r0, [pc, #484] @ (34010c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33fe2c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 34220c │ │ │ │ movs r1, #0 │ │ │ │ b.n 33feae │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -339251,15 +339252,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33ff50 │ │ │ │ ldr r0, [pc, #424] @ (340114 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33ff50 │ │ │ │ ldr r3, [pc, #400] @ (340110 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339316,15 +339317,15 @@ │ │ │ │ b.n 33ffe2 │ │ │ │ ldr r0, [pc, #264] @ (340118 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33fe76 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -339333,22 +339334,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 33fe76 │ │ │ │ ldr r0, [pc, #216] @ (34011c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 33fe76 │ │ │ │ ldr r0, [pc, #204] @ (340120 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33fefe │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339358,23 +339359,23 @@ │ │ │ │ beq.w 33fefe │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 33fefe │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33fefe │ │ │ │ ldr r0, [pc, #140] @ (340124 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33fef2 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339385,15 +339386,15 @@ │ │ │ │ beq.n 33ffe2 │ │ │ │ b.n 33ffda │ │ │ │ ldr r0, [pc, #96] @ (340128 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33fee6 │ │ │ │ @@ -339409,29 +339410,29 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #656] @ (340398 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #352] @ (340270 ) │ │ │ │ + ldr r1, [pc, #288] @ (340230 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #280] @ (340230 ) │ │ │ │ + ldr r1, [pc, #216] @ (3401f0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #648] @ (3403a4 ) │ │ │ │ + ldr r0, [pc, #584] @ (340364 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #448] @ (3402e0 ) │ │ │ │ + ldr r0, [pc, #384] @ (3402a0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #392] @ (3402ac ) │ │ │ │ + ldr r0, [pc, #328] @ (34026c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #112] @ (340198 ) │ │ │ │ + ldr r0, [pc, #48] @ (340158 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + @ instruction: 0x47da │ │ │ │ lsls r3, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -339477,15 +339478,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 3401ec │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339510,15 +339511,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3401bc │ │ │ │ ldr r0, [pc, #100] @ (340270 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 3401bc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (340264 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -339538,31 +339539,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 340234 │ │ │ │ ldr r0, [pc, #40] @ (340278 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 340234 │ │ │ │ nop │ │ │ │ add r3, sp, #520 @ 0x208 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, lr │ │ │ │ + mov ip, ip │ │ │ │ lsls r3, r0, #1 │ │ │ │ blxns lr │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r3 │ │ │ │ + mov ip, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (34036c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339632,26 +339633,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34029c │ │ │ │ ldr r0, [pc, #28] @ (34037c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34029c │ │ │ │ add r2, sp, #328 @ 0x148 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r8 │ │ │ │ + cmp lr, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (340434 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -339709,22 +339710,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 340426 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 3403e6 │ │ │ │ ldr r0, [pc, #20] @ (34043c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 340420 │ │ │ │ add r1, sp, #296 @ 0x128 │ │ │ │ lsls r3, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 340480 │ │ │ │ bls.n 340478 │ │ │ │ @@ -340722,15 +340723,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 340faa │ │ │ │ mov r0, r5 │ │ │ │ bl 34013c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -340748,15 +340749,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 340640 │ │ │ │ b.n 340f7c │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -340767,15 +340768,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 34102e │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -340788,15 +340789,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 341024 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -341217,15 +341218,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 341488 │ │ │ │ ldr r0, [pc, #212] @ (34158c ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 341396 │ │ │ │ @@ -341238,15 +341239,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 34131a │ │ │ │ ldr r0, [pc, #160] @ (341594 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 34131a │ │ │ │ ldr r3, [pc, #148] @ (341598 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3413f8 │ │ │ │ @@ -341259,15 +341260,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3413f8 │ │ │ │ ldr r1, [pc, #76] @ (341584 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 341388 │ │ │ │ ldr r1, [pc, #68] @ (341588 ) │ │ │ │ @@ -341275,15 +341276,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 341388 │ │ │ │ ldr r0, [pc, #76] @ (3415a0 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 341388 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [sp, #376] @ 0x178 │ │ │ │ @@ -341296,25 +341297,25 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #192 @ 0xc0 │ │ │ │ + adds r4, #176 @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #100 @ 0x64 │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + adds r4, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003415a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -342152,21 +342153,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 341974 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xb654 │ │ │ │ + @ instruction: 0xb644 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sxth r4, r4 │ │ │ │ + sxth r4, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00341f08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -342557,21 +342558,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4918c0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -342755,15 +342756,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ b.n 341d74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #808 @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (3425d0 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -342797,15 +342798,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ b.n 342d2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, sp, #520 @ 0x208 │ │ │ │ + add r6, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -342845,26 +342846,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 262a78 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 342654 │ │ │ │ ldr r2, [pc, #64] @ (3426b8 ) │ │ │ │ ldr r3, [pc, #52] @ (3426ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -342884,15 +342885,15 @@ │ │ │ │ nop │ │ │ │ strh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r5, #1 │ │ │ │ b.n 3428f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #228 @ 0xe4 │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342943,19 +342944,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -342984,23 +342985,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ b.n 342796 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343010,45 +343011,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (3428dc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (3428e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #184] @ (3428e4 ) │ │ │ │ ldr r1, [pc, #184] @ (3428e8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #168] @ (3428ec ) │ │ │ │ ldr r1, [pc, #168] @ (3428f0 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #152] @ (3428f4 ) │ │ │ │ ldr r1, [pc, #152] @ (3428f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #136] @ (3428fc ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (342900 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (342904 ) │ │ │ │ add r4, pc │ │ │ │ @@ -343079,43 +343080,43 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - add r2, sp, #376 @ 0x178 │ │ │ │ + add r2, sp, #312 @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r6, r2] │ │ │ │ + str r4, [r4, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r7, r2] │ │ │ │ + str r4, [r5, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + str r4, [r0, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r6, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #202 @ 0xca │ │ │ │ + movs r1, #186 @ 0xba │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r1, #188 @ 0xbc │ │ │ │ + movs r1, #172 @ 0xac │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #210 @ 0xd2 │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #592 @ 0x250 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + movs r1, #166 @ 0xa6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ udf #186 @ 0xba │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -343275,15 +343276,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 342aa8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 342aa8 │ │ │ │ - add r7, pc, #808 @ (adr r7, 342e04 ) │ │ │ │ + add r7, pc, #744 @ (adr r7, 342dc4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -343298,25 +343299,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 342b9a │ │ │ │ eors r3, r2 │ │ │ │ @@ -343408,26 +343409,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (342e6c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (342e70 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #500] @ (342e74 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (342e78 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -343497,33 +343498,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 389f10 │ │ │ │ mov r0, r4 │ │ │ │ bl 4918c0 │ │ │ │ ldr r6, [pc, #312] @ (342e88 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #308] @ (342e8c ) │ │ │ │ ldr r1, [pc, #312] @ (342e90 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 344af8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (342e94 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -343540,42 +343541,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #188] @ (342e9c ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #156] @ (342ea0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ ldr r2, [pc, #132] @ (342ea4 ) │ │ │ │ ldr r3, [pc, #64] @ (342e64 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -343591,43 +343592,43 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #272 @ (adr r6, 342f6c ) │ │ │ │ + add r6, pc, #208 @ (adr r6, 342f2c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r4, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [pc, #560] @ (343094 ) │ │ │ │ + ldr r4, [pc, #496] @ (343054 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #256] @ 0x100 │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + adds r0, r6, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r5, #6 │ │ │ │ + adds r6, r3, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #7 │ │ │ │ + adds r4, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bge.n 342dc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bge.n 342f0c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, r3, #5 │ │ │ │ + adds r0, r1, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #144 @ (adr r5, 342f1c ) │ │ │ │ + add r5, pc, #80 @ (adr r5, 342edc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #162 @ 0xa2 │ │ │ │ + cmp r0, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1!, {r4, r6, r7} │ │ │ │ + ldmia r1!, {r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf7ce006b │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba3ffff │ │ │ │ @@ -343839,24 +343840,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (343170 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #72] @ (343174 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (343178 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #60] @ (34317c ) │ │ │ │ ldr r2, [pc, #64] @ (343180 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -343867,27 +343868,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #416 @ (adr r1, 34330c ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 3432cc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r2, r4 │ │ │ │ + adds r6, r0, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r0, r4 │ │ │ │ + adds r4, r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blxns r4 │ │ │ │ + blxns r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #368] @ 0x170 │ │ │ │ + str r5, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r2, r5, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf39c0042 │ │ │ │ + usat r0, #2, ip, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #112] @ (34320c ) │ │ │ │ @@ -343898,15 +343899,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 389a38 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -343932,19 +343933,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 491df0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 4922b4 │ │ │ │ - add r0, pc, #872 @ (adr r0, 343578 ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 343538 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r7, r1 │ │ │ │ + adds r2, r5, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r1, r2 │ │ │ │ + adds r0, r7, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 34328c │ │ │ │ sub sp, #20 │ │ │ │ @@ -343952,45 +343953,45 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (343294 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 34325a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 34326c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260f78 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 34327e │ │ │ │ mov r0, r4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 491e74 │ │ │ │ - add r0, pc, #296 @ (adr r0, 3433b8 ) │ │ │ │ + add r0, pc, #232 @ (adr r0, 343378 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r7, #31 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ asrs r0, r5, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ + asrs r0, r3, #31 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 3433ac │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ @@ -343999,15 +344000,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -344052,26 +344053,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 3433a4 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 3432f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 343348 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 343348 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -344086,19 +344087,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 343348 │ │ │ │ - ldr r7, [sp, #800] @ 0x320 │ │ │ │ + ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #68 @ 0x44 │ │ │ │ + movs r3, #52 @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (343430 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -344135,26 +344136,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3433d4 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (343440 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3433d4 │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #25 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -344337,17 +344338,17 @@ │ │ │ │ b.n 3435de │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 3435de │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #208] @ 0xd0 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -344385,33 +344386,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -344483,21 +344484,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #12 │ │ │ │ + asrs r2, r3, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + adds r6, r4, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (343c08 ) │ │ │ │ @@ -344520,15 +344521,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (343c14 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (343c18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -344603,15 +344604,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (343c28 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -344688,15 +344689,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (343c30 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 343b18 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -344816,31 +344817,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #17] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #840] @ 0x348 │ │ │ │ + ldr r1, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r1, #5 │ │ │ │ + adds r0, r7, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x0076 │ │ │ │ + bkpt 0x0066 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #544] @ 0x220 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r5, #3 │ │ │ │ + ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + adds r0, r3, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r6, [r1, #6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -345000,15 +345001,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 343e30 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 73e1b4 │ │ │ │ + bl 73e1a4 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345044,40 +345045,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 344360 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 262a78 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 3447e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3442d8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 73e1b4 │ │ │ │ + bl 73e1a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34426c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 343f56 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -345117,15 +345118,15 @@ │ │ │ │ b.n 343f00 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 344888 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 343efe │ │ │ │ @@ -345474,29 +345475,29 @@ │ │ │ │ b.n 343fce │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ b.n 3442a8 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #976] @ 0x3d0 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r6, #29 │ │ │ │ + asrs r2, r4, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb890 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 261a84 │ │ │ │ @@ -345597,26 +345598,26 @@ │ │ │ │ bpl.n 344446 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (344494 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 344446 │ │ │ │ nop │ │ │ │ ldr r6, [r1, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + lsrs r2, r0, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344498 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345648,25 +345649,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3444c4 │ │ │ │ ldr r0, [pc, #28] @ (344508 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3444c4 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #14 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0034450c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345712,45 +345713,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344550 │ │ │ │ ldr r0, [pc, #60] @ (3445c0 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 344550 │ │ │ │ ldr r3, [pc, #52] @ (3445c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344560 │ │ │ │ ldr r3, [pc, #32] @ (3445bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 344560 │ │ │ │ ldr r0, [pc, #36] @ (3445c8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 344560 │ │ │ │ nop │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #12 │ │ │ │ + lsrs r2, r4, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003445cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -345884,15 +345885,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3446da │ │ │ │ ldr r1, [pc, #148] @ (3447d0 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3446ae │ │ │ │ ldr r1, [pc, #128] @ (3447c8 ) │ │ │ │ @@ -345905,15 +345906,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (3447d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3446ae │ │ │ │ ldr r3, [pc, #104] @ (3447d8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344680 │ │ │ │ ldr r3, [pc, #76] @ (3447c8 ) │ │ │ │ @@ -345924,45 +345925,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (3447dc ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 344680 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r7, #108] @ 0x6c │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r3, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #512] @ (3449dc ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r3, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003447e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346004,43 +346005,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (344878 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344818 │ │ │ │ ldr r0, [pc, #52] @ (34487c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 344818 │ │ │ │ ldr r2, [pc, #48] @ (344880 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 344818 │ │ │ │ ldr r2, [pc, #28] @ (344878 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 344818 │ │ │ │ ldr r0, [pc, #32] @ (344884 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 344818 │ │ │ │ str r0, [r6, #76] @ 0x4c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ + lsrs r2, r6, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344888 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346089,25 +346090,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (344920 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3448e8 │ │ │ │ ldr r0, [pc, #24] @ (344924 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3448e8 │ │ │ │ str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344928 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346124,47 +346125,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 344986 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ ldr r3, [pc, #40] @ (3449b0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344960 │ │ │ │ ldr r3, [pc, #32] @ (3449b4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344960 │ │ │ │ ldr r0, [pc, #24] @ (3449b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 344960 │ │ │ │ str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #6 │ │ │ │ + lsrs r0, r0, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003449bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -346231,26 +346232,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (344a88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 344a32 │ │ │ │ nop │ │ │ │ str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #3 │ │ │ │ + lsrs r6, r5, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344a8c : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 344ae4 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -346279,25 +346280,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (344af0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344ab4 │ │ │ │ ldr r0, [pc, #24] @ (344af4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ nop │ │ │ │ str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r1, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344af8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346523,15 +346524,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00344d38 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -346569,36 +346570,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -346614,15 +346615,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -346631,40 +346632,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -346738,15 +346739,15 @@ │ │ │ │ bhi.n 345002 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 344ff0 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -346773,15 +346774,15 @@ │ │ │ │ bhi.n 34500c │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ ldr r2, [pc, #116] @ (345038 ) │ │ │ │ ldr r3, [pc, #108] @ (345030 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -347151,25 +347152,25 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r1, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ + lsls r2, r0, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r1, #3 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r7, #1 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r7, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003453ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -347262,18 +347263,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3454ac ) │ │ │ │ ldr r0, [pc, #20] @ (3454b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrsb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r5, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.u16 q8, q3, q1 │ │ │ │ - ble.n 345438 │ │ │ │ + vhadd.u8 q8, q3, q1 │ │ │ │ + ble.n 345418 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003454b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -347346,15 +347347,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 34550a │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ b.n 34550a │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 48d938 │ │ │ │ bl 48bad4 │ │ │ │ @@ -347374,18 +347375,18 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r4, [r3, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r2, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r4, [r7, r2] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 5, cr0, cr10, cr2, {2} │ │ │ │ - bgt.n 345548 │ │ │ │ + cdp2 0, 4, cr0, cr10, cr2, {2} │ │ │ │ + bgt.n 345528 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003455bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347408,15 +347409,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 34561a │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 7323b4 │ │ │ │ + bl 7323a4 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 345656 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 345656 │ │ │ │ @@ -347425,15 +347426,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 345630 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 3455f8 │ │ │ │ ldr r2, [pc, #72] @ (34567c ) │ │ │ │ ldr r3, [pc, #68] @ (345678 ) │ │ │ │ add r2, pc │ │ │ │ @@ -347451,15 +347452,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 345630 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -347493,15 +347494,15 @@ │ │ │ │ cbz r1, 3456b8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 345724 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 3456fe │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -347603,25 +347604,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 7442b8 │ │ │ │ + bl 7442a8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 345700 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -347667,15 +347668,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 34587e │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 34581a │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -347691,27 +347692,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 3457bc │ │ │ │ b.n 34581a │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 34579c │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 3457bc │ │ │ │ b.n 34581a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (345908 ) │ │ │ │ @@ -347725,18 +347726,18 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldrsb r0, [r2, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + strh r4, [r2, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb020042 │ │ │ │ - bls.n 3459f0 │ │ │ │ + @ instruction: 0xfaf20042 │ │ │ │ + bls.n 3459d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345914 : │ │ │ │ cbz r0, 345922 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -347752,18 +347753,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (345950 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r3, r4] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfab80042 │ │ │ │ - bls.n 34599c │ │ │ │ + @ instruction: 0xfaa80042 │ │ │ │ + bls.n 34597c │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345954 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -347852,15 +347853,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 345a9a │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 345a6e │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 345a6e │ │ │ │ @@ -347939,25 +347940,25 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ strh r0, [r7, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + str r4, [r5, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb.w r0, [r8, r2] │ │ │ │ - str r2, [r4, r5] │ │ │ │ + vst4.16 {d0-d3}, [r8], r2 │ │ │ │ + str r2, [r2, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vst4.16 {d0-d3}, [r0], r2 │ │ │ │ - vld4.16 {d16-d19}, [r0], r2 │ │ │ │ - str r4, [r1, r5] │ │ │ │ + ldr??.w r0, [r0, #66] @ 0x42 │ │ │ │ + ldr??.w r0, [r0, r2] │ │ │ │ + str r4, [r7, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str??.w r0, [sl, #66] @ 0x42 │ │ │ │ - bvc.n 345bec │ │ │ │ + ldr.w r0, [sl, #66] @ 0x42 │ │ │ │ + bvc.n 345bcc │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345b40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -347985,18 +347986,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (345b9c ) │ │ │ │ ldr r0, [pc, #20] @ (345ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r7, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str??.w r0, [r6, r2] │ │ │ │ - bvs.n 345b48 │ │ │ │ + ldr.w r0, [r6, r2] │ │ │ │ + bvs.n 345b28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345ba4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348050,18 +348051,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (345c3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r6, r0] │ │ │ │ + str r0, [r4, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7ce0042 │ │ │ │ - bvs.n 345cb0 │ │ │ │ + @ instruction: 0xf7be0042 │ │ │ │ + bvs.n 345c90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345c40 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348080,18 +348081,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (345c84 ) │ │ │ │ ldr r0, [pc, #20] @ (345c88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #904] @ (34600c ) │ │ │ │ + ldr r7, [pc, #840] @ (345fcc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7800042 │ │ │ │ - bpl.n 345c60 │ │ │ │ + @ instruction: 0xf7700042 │ │ │ │ + bpl.n 345c40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345c8c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00345c90 : │ │ │ │ @@ -348171,26 +348172,26 @@ │ │ │ │ ldr r0, [pc, #48] @ (345d7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #224] @ (345e40 ) │ │ │ │ + ldr r7, [pc, #160] @ (345e00 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf6d60042 │ │ │ │ - @ instruction: 0xf75c0042 │ │ │ │ - ldr r7, [pc, #128] @ (345dec ) │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf6be0042 │ │ │ │ - @ instruction: 0xf7500042 │ │ │ │ - ldr r7, [pc, #32] @ (345d98 ) │ │ │ │ + movt r0, #26690 @ 0x6842 │ │ │ │ + @ instruction: 0xf74c0042 │ │ │ │ + ldr r7, [pc, #64] @ (345dac ) │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + subw r0, lr, #2114 @ 0x842 │ │ │ │ + @ instruction: 0xf7400042 │ │ │ │ + ldr r6, [pc, #992] @ (346158 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subw r0, r6, #2114 @ 0x842 │ │ │ │ - @ instruction: 0xf7200042 │ │ │ │ + @ instruction: 0xf6960042 │ │ │ │ + @ instruction: 0xf7100042 │ │ │ │ │ │ │ │ 00345d80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #40] @ 345db8 │ │ │ │ @@ -348384,18 +348385,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (345f84 ) │ │ │ │ ldr r0, [pc, #20] @ (345f88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #904] @ (34630c ) │ │ │ │ + ldr r4, [pc, #840] @ (3462cc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eor.w r0, r0, #12713984 @ 0xc20000 │ │ │ │ - bcs.n 345f60 │ │ │ │ + orns r0, r0, #12713984 @ 0xc20000 │ │ │ │ + bcs.n 345f40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345f8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -348461,15 +348462,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (346154 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348488,15 +348489,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 7442b8 │ │ │ │ + bl 7442a8 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -348526,15 +348527,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 3460f6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7442b8 │ │ │ │ + bl 7442a8 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 346088 │ │ │ │ blx 260f78 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 263434 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -348564,25 +348565,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (346164 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3460c8 │ │ │ │ ldr r4, [pc, #592] @ (3463a8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3580042 │ │ │ │ + sbfx r0, r8, #1, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (3463bc ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -348631,15 +348632,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34623a │ │ │ │ ldr r0, [pc, #476] @ (3463d4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34623a │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 34628e │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -348705,15 +348706,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (3463d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 346220 │ │ │ │ ldr r0, [pc, #300] @ (3463e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 346220 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3461ce │ │ │ │ ldr r3, [pc, #280] @ (3463e4 ) │ │ │ │ @@ -348724,29 +348725,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (3463d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3461ce │ │ │ │ ldr r0, [pc, #256] @ (3463e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3461ce │ │ │ │ ldr r2, [pc, #252] @ (3463ec ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3461a4 │ │ │ │ ldr r2, [pc, #208] @ (3463d0 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3461a4 │ │ │ │ ldr r0, [pc, #228] @ (3463f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 3461a4 │ │ │ │ ldr r3, [pc, #220] @ (3463f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 346262 │ │ │ │ @@ -348757,15 +348758,15 @@ │ │ │ │ bpl.n 346262 │ │ │ │ ldr r0, [pc, #200] @ (3463f8 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 346262 │ │ │ │ ldr r3, [pc, #136] @ (3463cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34623a │ │ │ │ ldr r3, [pc, #128] @ (3463d0 ) │ │ │ │ @@ -348773,43 +348774,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34623a │ │ │ │ ldr r0, [pc, #156] @ (3463fc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34623a │ │ │ │ ldr r3, [pc, #148] @ (346400 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3461ce │ │ │ │ ldr r3, [pc, #84] @ (3463d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3461ce │ │ │ │ ldr r0, [pc, #124] @ (346404 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3461ce │ │ │ │ ldr r3, [pc, #116] @ (346408 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 346220 │ │ │ │ ldr r3, [pc, #48] @ (3463d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 346220 │ │ │ │ ldr r0, [pc, #92] @ (34640c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 346220 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #392] @ (346548 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r3, [pc, #368] @ (346534 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -348817,36 +348818,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ubfx r0, r0, #1, #3 │ │ │ │ + @ instruction: 0xf3b00042 │ │ │ │ ldr r2, [pc, #504] @ (3465d4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r0, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3580042 │ │ │ │ + sbfx r0, r8, #1, #3 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2760042 │ │ │ │ + @ instruction: 0xf2660042 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2100042 │ │ │ │ + addw r0, r0, #66 @ 0x42 │ │ │ │ cmp r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3360042 │ │ │ │ - @ instruction: 0xf25a0042 │ │ │ │ + ssat r0, #3, r6, asr #1 │ │ │ │ + movw r0, #41026 @ 0xa042 │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r4, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf1f40042 │ │ │ │ ands r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf28e0042 │ │ │ │ + @ instruction: 0xf27e0042 │ │ │ │ │ │ │ │ 00346410 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348899,18 +348900,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3464a4 ) │ │ │ │ ldr r0, [pc, #20] @ (3464a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #160] @ (346544 ) │ │ │ │ + ldr r1, [pc, #96] @ (346504 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movw r0, #41026 @ 0xa042 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + @ instruction: 0xf23a0042 │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003464ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -348984,18 +348985,18 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ (3465e4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47de │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r0, [pc, #384] @ (3466f8 ) │ │ │ │ + ldr r0, [pc, #320] @ (3466b8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf1820042 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + sbcs.w r0, r2, #66 @ 0x42 │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346580 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -349067,18 +349068,18 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bx r9 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, sp │ │ │ │ lsls r3, r5, #1 │ │ │ │ - blxns r2 │ │ │ │ + blxns r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf0b60042 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + @ instruction: 0xf0a60042 │ │ │ │ + ldmia r4!, {r1, r2, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034664c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00346650 : │ │ │ │ @@ -349099,18 +349100,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (346688 ) │ │ │ │ ldr r0, [pc, #20] @ (34668c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - bxns r8 │ │ │ │ + bxns r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orn r0, r6, #66 @ 0x42 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + orrs.w r0, r6, #66 @ 0x42 │ │ │ │ + ldmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346690 : │ │ │ │ cbz r0, 3466a0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349127,18 +349128,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (3466cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bx r0 │ │ │ │ + mov lr, lr │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bic.w r0, r8, #66 @ 0x42 │ │ │ │ - ldmia r3, {r3, r5, r7} │ │ │ │ + ands.w r0, r8, #66 @ 0x42 │ │ │ │ + ldmia r3, {r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003466d0 : │ │ │ │ cbz r0, 3466e0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349155,18 +349156,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (34670c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov lr, r8 │ │ │ │ + mov lr, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vmla.i32 d16, d8, d2[0] │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + vmla.i16 d16, d8, d2[0] │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346710 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -349204,18 +349205,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (346788 ) │ │ │ │ ldr r0, [pc, #20] @ (34678c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - mov r4, r8 │ │ │ │ + mov r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.s32 q8, q3, q1 │ │ │ │ - ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ + vhadd.s16 q8, q3, q1 │ │ │ │ + ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346790 : │ │ │ │ cbz r0, 3467b4 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -349238,18 +349239,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (3467e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp sl, lr │ │ │ │ + cmp sl, ip │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.s16 q0, q2, q1 │ │ │ │ - ldmia r2, {r2, r4, r7} │ │ │ │ + vhadd.s8 q0, q2, q1 │ │ │ │ + ldmia r2, {r2, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003467e4 : │ │ │ │ cbz r0, 3467f4 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349266,18 +349267,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (346820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp sl, r6 │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 13, cr0, cr4, cr2, {2} │ │ │ │ - ldmia r2, {r2, r4, r6} │ │ │ │ + cdp 0, 12, cr0, cr4, cr2, {2} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346824 : │ │ │ │ cbz r0, 346834 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349294,18 +349295,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (346860 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, lr │ │ │ │ + cmp r2, ip │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 9, cr0, cr4, cr2, {2} │ │ │ │ - ldmia r2, {r2, r4} │ │ │ │ + cdp 0, 8, cr0, cr4, cr2, {2} │ │ │ │ + ldmia r2, {r2} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346864 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00346868 : │ │ │ │ @@ -349567,15 +349568,15 @@ │ │ │ │ bpl.w 346cce │ │ │ │ ldr.w r0, [pc, #2300] @ 347474 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346cd0 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347934 │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -349730,88 +349731,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 346904 │ │ │ │ ldr.w r0, [pc, #1796] @ 347484 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346930 │ │ │ │ b.n 346cbe │ │ │ │ ldr.w r0, [pc, #1764] @ 347488 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346928 │ │ │ │ b.n 346ca2 │ │ │ │ ldr.w r0, [pc, #1732] @ 34748c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346920 │ │ │ │ b.n 346c86 │ │ │ │ ldr.w r0, [pc, #1692] @ 347490 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469de │ │ │ │ b.n 346c4e │ │ │ │ ldr.w r0, [pc, #1656] @ 347494 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346990 │ │ │ │ b.n 346bd4 │ │ │ │ ldr.w r0, [pc, #1632] @ 347498 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346930 │ │ │ │ b.n 346b62 │ │ │ │ ldr.w r0, [pc, #1600] @ 34749c │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346928 │ │ │ │ b.n 346b44 │ │ │ │ ldr.w r3, [pc, #1568] @ 3474a0 │ │ │ │ @@ -349824,19 +349825,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 346d24 │ │ │ │ ldr.w r0, [pc, #1544] @ 3474a4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 346d24 │ │ │ │ ldr.w r0, [pc, #1532] @ 3474a8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 346ec6 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -349847,15 +349848,15 @@ │ │ │ │ beq.w 346904 │ │ │ │ b.n 346adc │ │ │ │ ldr.w r0, [pc, #1480] @ 3474ac │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 346f04 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -349925,23 +349926,23 @@ │ │ │ │ bpl.w 346a78 │ │ │ │ ldr.w r0, [pc, #1248] @ 3474b4 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346cd0 │ │ │ │ ldr.w r0, [pc, #1228] @ 3474b8 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 347054 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -349949,15 +349950,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346a76 │ │ │ │ b.n 346fb8 │ │ │ │ ldr.w r0, [pc, #1180] @ 3474bc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 347038 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -349994,15 +349995,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 346a78 │ │ │ │ ldr.w r0, [pc, #1056] @ 3474c4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350030,15 +350031,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 3469a8 │ │ │ │ ldr r0, [pc, #960] @ (3474cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346990 │ │ │ │ b.n 3470e0 │ │ │ │ ldr r3, [pc, #940] @ (3474d0 ) │ │ │ │ @@ -350099,20 +350100,20 @@ │ │ │ │ bpl.w 346cce │ │ │ │ ldr r0, [pc, #784] @ (3474d4 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346cd0 │ │ │ │ ldr r0, [pc, #764] @ (3474d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350120,37 +350121,37 @@ │ │ │ │ beq.w 3469de │ │ │ │ b.n 347144 │ │ │ │ ldr r0, [pc, #732] @ (3474dc ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346930 │ │ │ │ b.n 3471ae │ │ │ │ ldr r0, [pc, #700] @ (3474e0 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346928 │ │ │ │ b.n 347192 │ │ │ │ ldr r0, [pc, #672] @ (3474e4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350239,44 +350240,44 @@ │ │ │ │ bpl.w 346cce │ │ │ │ ldr r0, [pc, #396] @ (3474f0 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346cd0 │ │ │ │ ldr r0, [pc, #376] @ (3474f4 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346928 │ │ │ │ b.n 347330 │ │ │ │ ldr r0, [pc, #348] @ (3474f8 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346930 │ │ │ │ b.n 34734c │ │ │ │ ldr r0, [pc, #316] @ (3474fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 3473d8 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -350287,15 +350288,15 @@ │ │ │ │ beq.w 346904 │ │ │ │ b.n 3472d0 │ │ │ │ ldr r0, [pc, #264] @ (347500 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 347414 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -350330,73 +350331,73 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #912] @ (347804 ) │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, lr, r2, lsl #1 │ │ │ │ + @ instruction: 0xeb9e0042 │ │ │ │ ldr r0, [pc, #128] @ (3474fc ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xe9a80042 │ │ │ │ - @ instruction: 0xe9860042 │ │ │ │ - strd r0, r0, [r4, #-264]! @ 0x108 │ │ │ │ - adc.w r0, sl, r2, lsl #1 │ │ │ │ - @ instruction: 0xeaec0042 │ │ │ │ - ldrd r0, r0, [r0], #264 @ 0x108 │ │ │ │ - @ instruction: 0xe8cc0042 │ │ │ │ + @ instruction: 0xe9980042 │ │ │ │ + ldrd r0, r0, [r6, #-264]! @ 0x108 │ │ │ │ + ldrd r0, r0, [r4, #-264] @ 0x108 │ │ │ │ + @ instruction: 0xeb3a0042 │ │ │ │ + @ instruction: 0xeadc0042 │ │ │ │ + strd r0, r0, [r0], #264 @ 0x108 │ │ │ │ + ldmia.w ip!, {r1, r6} │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r6, r2, lsl #1 │ │ │ │ - strd r0, r0, [sl, #264]! @ 0x108 │ │ │ │ - strex r0, r0, [r4, #264] @ 0x108 │ │ │ │ + add.w r0, r6, r2, lsl #1 │ │ │ │ + ldrd r0, r0, [sl, #264] @ 0x108 │ │ │ │ + @ instruction: 0xe8340042 │ │ │ │ movs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - b.n 347364 │ │ │ │ + b.n 347344 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347338 │ │ │ │ + b.n 347318 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strex r0, r0, [r0, #264] @ 0x108 │ │ │ │ + @ instruction: 0xe8300042 │ │ │ │ movs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3473e0 │ │ │ │ + b.n 3473c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 347224 │ │ │ │ + b.n 347204 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 346fa0 │ │ │ │ + b.n 346f80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347114 │ │ │ │ + b.n 3470f4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 346f30 │ │ │ │ + b.n 346f10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 346ef4 │ │ │ │ + b.n 346ed4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 346eb8 │ │ │ │ + b.n 346e98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 347c80 │ │ │ │ + b.n 347c60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347c58 │ │ │ │ + b.n 347c38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347c14 │ │ │ │ + b.n 347bf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347070 │ │ │ │ + b.n 347050 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347b6c │ │ │ │ + b.n 347b4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [pc, #1236] @ 3479dc │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r1, r3, #16 │ │ │ │ itt pl │ │ │ │ ldrpl.w r3, [r7, #168] @ 0xa8 │ │ │ │ @@ -350428,47 +350429,47 @@ │ │ │ │ bpl.w 3469a8 │ │ │ │ ldr.w r0, [pc, #1140] @ 3479e0 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cd0 │ │ │ │ ldr.w r0, [pc, #1116] @ 3479e4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346996 │ │ │ │ b.n 34751c │ │ │ │ ldr.w r0, [pc, #1084] @ 3479e8 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469a8 │ │ │ │ b.n 347554 │ │ │ │ ldr.w r0, [pc, #1052] @ 3479ec │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34699e │ │ │ │ b.n 347538 │ │ │ │ ldr r3, [pc, #996] @ (3479dc ) │ │ │ │ @@ -350490,22 +350491,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 346a78 │ │ │ │ ldr r0, [pc, #964] @ (3479f0 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cd0 │ │ │ │ ldr r0, [pc, #944] @ (3479f4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350554,47 +350555,47 @@ │ │ │ │ bpl.w 3469a8 │ │ │ │ ldr r0, [pc, #788] @ (3479f8 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cd0 │ │ │ │ ldr r0, [pc, #764] @ (3479fc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346996 │ │ │ │ b.n 347696 │ │ │ │ ldr r0, [pc, #736] @ (347a00 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3469a8 │ │ │ │ b.n 3476ce │ │ │ │ ldr r0, [pc, #704] @ (347a04 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 34699e │ │ │ │ b.n 3476b2 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -350640,52 +350641,52 @@ │ │ │ │ bpl.w 347296 │ │ │ │ ldr r0, [pc, #560] @ (347a08 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cd0 │ │ │ │ ldr r0, [pc, #540] @ (347a0c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 347296 │ │ │ │ b.n 3477c0 │ │ │ │ ldr r3, [pc, #456] @ (3479dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34727a │ │ │ │ ldr r0, [pc, #496] @ (347a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 347280 │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 34695e │ │ │ │ ldr r0, [pc, #468] @ (347a14 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346cd0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #440] @ (347a18 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #440] @ (347a1c ) │ │ │ │ ldr r0, [pc, #440] @ (347a20 ) │ │ │ │ @@ -350827,135 +350828,135 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 347d5c │ │ │ │ + b.n 347d3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347d28 │ │ │ │ + b.n 347d08 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347ce4 │ │ │ │ + b.n 347cc4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347c9c │ │ │ │ + b.n 347c7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347bf0 │ │ │ │ + b.n 347bd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347bcc │ │ │ │ + b.n 347bac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347a84 │ │ │ │ + b.n 347a64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347a54 │ │ │ │ + b.n 347a34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347a14 │ │ │ │ + svc 248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 228 @ 0xe4 │ │ │ │ + svc 212 @ 0xd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + svc 66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #226 @ 0xe2 │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #232 @ 0xe8 │ │ │ │ + udf #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + udf #104 @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347af8 │ │ │ │ + b.n 347ad8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #96 @ 0x60 │ │ │ │ + udf #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #94 @ 0x5e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + adds r5, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #72 @ 0x48 │ │ │ │ + udf #56 @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 78 @ 0x4e │ │ │ │ + svc 62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #14 │ │ │ │ + adds r4, #254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + udf #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #24 │ │ │ │ + udf #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #182 @ 0xb6 │ │ │ │ + udf #166 @ 0xa6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #222 @ 0xde │ │ │ │ + adds r4, #206 @ 0xce │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #0 │ │ │ │ + ble.n 347a38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + udf #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #198 @ 0xc6 │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347a34 │ │ │ │ + ble.n 347a14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + udf #222 @ 0xde │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347a10 │ │ │ │ + ble.n 3479f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #150 @ 0x96 │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 3479ec │ │ │ │ + ble.n 3479cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #190 @ 0xbe │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 3479c8 │ │ │ │ + ble.n 3479a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 3479e8 │ │ │ │ + ble.n 3479c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r4, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 3479a4 │ │ │ │ + ble.n 347b84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #38 @ 0x26 │ │ │ │ + udf #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347b80 │ │ │ │ + ble.n 347b60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #118 @ 0x76 │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347b5c │ │ │ │ + ble.n 347b3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 347b7c │ │ │ │ + ble.n 347b5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #30 │ │ │ │ + adds r4, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347b38 │ │ │ │ + ble.n 347b18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 50 @ 0x32 │ │ │ │ + svc 34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #6 │ │ │ │ + adds r3, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347b14 │ │ │ │ + ble.n 347af4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 26 │ │ │ │ + svc 10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #238 @ 0xee │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347af0 │ │ │ │ + ble.n 347ad0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #22 │ │ │ │ + udf #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00347ad4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -350981,19 +350982,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (347b28 ) │ │ │ │ ldr r0, [pc, #20] @ (347b2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - adds r2, #166 @ 0xa6 │ │ │ │ + adds r2, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 347abc │ │ │ │ + blt.n 347a9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb746 │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347b30 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351015,19 +351016,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347b80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #84 @ 0x54 │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 347c6c │ │ │ │ + blt.n 347c4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb6f4 │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347b84 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351048,19 +351049,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347bd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #4 │ │ │ │ + adds r1, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 347c1c │ │ │ │ + blt.n 347bfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb6a4 │ │ │ │ + @ instruction: 0xb694 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347bd4 : │ │ │ │ cbz r0, 347be4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351077,19 +351078,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347c14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 347bd8 │ │ │ │ + bge.n 347bb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cpsie │ │ │ │ + setend le │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347c18 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351112,19 +351113,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347c64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + adds r1, #96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 347b88 │ │ │ │ + bge.n 347b68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - setpan #0 │ │ │ │ + @ instruction: 0xb600 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347c68 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351136,15 +351137,15 @@ │ │ │ │ cbz r2, 347c88 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 347caa │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351168,19 +351169,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (347ce4 ) │ │ │ │ ldr r0, [pc, #20] @ (347ce8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - adds r0, #234 @ 0xea │ │ │ │ + adds r0, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 347d00 │ │ │ │ + bls.n 347ce0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347cec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351201,19 +351202,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347d34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #160 @ 0xa0 │ │ │ │ + adds r0, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 347cb8 │ │ │ │ + bls.n 347c98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r6, lr} │ │ │ │ + push {r4, r5, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347d38 : │ │ │ │ cbz r0, 347d4e │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -351232,19 +351233,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (347d78 ) │ │ │ │ ldr r0, [pc, #20] @ (347d7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 347e6c │ │ │ │ + bls.n 347e4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347d80 : │ │ │ │ cbz r0, 347d90 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351261,19 +351262,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347dc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #20 │ │ │ │ + adds r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 347e2c │ │ │ │ + bls.n 347e0c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + push {r2, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347dc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351334,15 +351335,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (347ec8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 347e66 │ │ │ │ ldr r0, [pc, #112] @ (347ed0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -351359,19 +351360,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (347ed8 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 347e1c │ │ │ │ ldr r0, [pc, #56] @ (347edc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347df0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347e4c │ │ │ │ b.n 347e66 │ │ │ │ @@ -351382,21 +351383,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 347e74 │ │ │ │ + blt.n 347e54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 347e78 │ │ │ │ + blt.n 347e58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 347f70 │ │ │ │ + blt.n 347f50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00347ee0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -351476,15 +351477,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3480ea │ │ │ │ movs r5, #0 │ │ │ │ b.n 347fd4 │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348136 │ │ │ │ @@ -351511,26 +351512,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (3481b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 347f40 │ │ │ │ ldr r0, [pc, #432] @ (3481b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 347f40 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 348162 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347fb4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 348092 │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -351541,20 +351542,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 732384 │ │ │ │ + bl 732374 │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 7323b4 │ │ │ │ + bl 7323a4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 34807c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -351566,23 +351567,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ b.n 347fd4 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347fb4 │ │ │ │ b.n 34803c │ │ │ │ ldr r3, [pc, #268] @ (3481b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -351590,55 +351591,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (3481b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 347f18 │ │ │ │ ldr r0, [pc, #248] @ (3481bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 347f18 │ │ │ │ ldr r3, [pc, #244] @ (3481c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347fe0 │ │ │ │ ldr r3, [pc, #216] @ (3481b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347fe0 │ │ │ │ ldr r0, [pc, #228] @ (3481c4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 347fe0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 348026 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 347fb4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 732384 │ │ │ │ + bl 732374 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 7323b4 │ │ │ │ + bl 7323a4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 348080 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -351652,15 +351653,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3481b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 347f40 │ │ │ │ ldr r0, [pc, #112] @ (3481cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 347f40 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 348026 │ │ │ │ ldr r3, [pc, #100] @ (3481d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -351670,15 +351671,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (3481b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 347f40 │ │ │ │ ldr r0, [pc, #80] @ (3481d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 347f40 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 347fd4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -351690,31 +351691,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #158 @ 0x9e │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r0, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 348214 │ │ │ │ + blt.n 3481f4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 348214 │ │ │ │ + bge.n 3481f4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3481ec │ │ │ │ + blt.n 3481cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3481ec │ │ │ │ + bls.n 3481cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 348240 │ │ │ │ + bge.n 348220 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003481d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351761,15 +351762,15 @@ │ │ │ │ bhi.n 34824c │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 3482be │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ mov r0, r4 │ │ │ │ bl 346168 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -351780,15 +351781,15 @@ │ │ │ │ bhi.n 348280 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 3482b8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 744074 │ │ │ │ + bl 744064 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348350 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (3483fc ) │ │ │ │ ldr r3, [pc, #352] @ (3483f8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -351837,24 +351838,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 348226 │ │ │ │ ldr r0, [pc, #264] @ (34840c ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348226 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3483ba │ │ │ │ movs r0, #0 │ │ │ │ b.n 348294 │ │ │ │ ldr r0, [pc, #244] @ (348410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 348376 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3483d8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351867,15 +351868,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (348404 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 348314 │ │ │ │ ldr r0, [pc, #208] @ (348418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348314 │ │ │ │ ldr r3, [pc, #200] @ (34841c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348292 │ │ │ │ ldr r3, [pc, #168] @ (348404 ) │ │ │ │ @@ -351884,30 +351885,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348292 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (348420 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348292 │ │ │ │ cbz r2, 348394 │ │ │ │ ldr r3, [pc, #168] @ (348424 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 348394 │ │ │ │ ldr r3, [pc, #128] @ (348404 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 348394 │ │ │ │ ldr r0, [pc, #156] @ (348428 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r7, #16 │ │ │ │ b.n 348228 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 348314 │ │ │ │ ldr r3, [pc, #140] @ (34842c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -351916,29 +351917,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (348404 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 348314 │ │ │ │ ldr r0, [pc, #124] @ (348430 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348314 │ │ │ │ ldr r3, [pc, #120] @ (348434 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348314 │ │ │ │ ldr r3, [pc, #60] @ (348404 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 348314 │ │ │ │ ldr r0, [pc, #104] @ (348438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348314 │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348398 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3482ee │ │ │ │ b.n 348226 │ │ │ │ @@ -351956,47 +351957,47 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3483dc │ │ │ │ + bls.n 3483bc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 348438 │ │ │ │ + bls.n 348418 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3483cc │ │ │ │ + bls.n 3483ac │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 348458 │ │ │ │ + bge.n 348438 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #752] @ (348718 ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3483e8 │ │ │ │ + bhi.n 3483c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 348410 │ │ │ │ + bhi.n 3483f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 348344 │ │ │ │ + bls.n 348524 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb.w r0, [r0, #3433] @ 0xd69 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (348454 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (3484b8 ) │ │ │ │ @@ -352027,27 +352028,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348476 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (3484c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 348476 │ │ │ │ nop │ │ │ │ cmp r0, #118 @ 0x76 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 34850c │ │ │ │ + bls.n 3484ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 34e8d8 │ │ │ │ nop │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352107,35 +352108,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #284] @ (3486b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #272] @ (3486b8 ) │ │ │ │ ldr r1, [pc, #276] @ (3486bc ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #256] @ (3486c0 ) │ │ │ │ ldr r1, [pc, #260] @ (3486c4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #244] @ (3486c8 ) │ │ │ │ ldr r1, [pc, #244] @ (3486cc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #244] @ (3486d0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #244] @ 3486d4 │ │ │ │ @@ -352198,62 +352199,62 @@ │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ ldr r1, [pc, #120] @ (3486fc ) │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #78 @ 0x4e │ │ │ │ + cmp r2, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf33c0040 │ │ │ │ - lsrs r4, r6 │ │ │ │ + ssat r0, #1, ip, asr #1 │ │ │ │ + lsrs r4, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sbfx r0, r2, #1, #1 │ │ │ │ - @ instruction: 0xf35a0040 │ │ │ │ - beq.n 348730 │ │ │ │ + @ instruction: 0xf3320040 │ │ │ │ + sbfx r0, sl, #1, #1 │ │ │ │ + beq.n 348710 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r4, #5] │ │ │ │ + strb r4, [r2, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #238 @ 0xee │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvc.n 3486d4 │ │ │ │ + bvc.n 3486b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #242 @ 0xf2 │ │ │ │ lsls r5, r7, #1 │ │ │ │ strh r0, [r3, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bvc.n 3486c4 │ │ │ │ + bvc.n 3486a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #400] @ (34887c ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3486cc │ │ │ │ + bvc.n 3486ac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 34871c │ │ │ │ + bhi.n 3486fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 348700 │ │ │ │ + bvc.n 3486e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrsh r4, [r1, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352288,15 +352289,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34871e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (3487a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34871e │ │ │ │ ldr r3, [pc, #56] @ (3487a8 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #56] @ (3487ac ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -352315,19 +352316,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 348824 │ │ │ │ + bvc.n 348804 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 348860 │ │ │ │ + bvc.n 348840 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 348884 │ │ │ │ @@ -352370,15 +352371,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 348802 │ │ │ │ ldr r0, [pc, #100] @ (348894 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348802 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 348802 │ │ │ │ ldr r3, [pc, #88] @ (348898 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352387,48 +352388,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 348802 │ │ │ │ ldr r0, [pc, #68] @ (34889c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348802 │ │ │ │ ldr r3, [pc, #60] @ (3488a0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348802 │ │ │ │ ldr r3, [pc, #32] @ (348890 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348802 │ │ │ │ ldr r0, [pc, #40] @ (3488a4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348802 │ │ │ │ movs r5, #22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #704] @ (348b50 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3488e0 │ │ │ │ + bvc.n 3488c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #848] @ (348bec ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 348820 │ │ │ │ + bvs.n 348800 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3488e0 │ │ │ │ + bvc.n 3488c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (3489cc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -352484,15 +352485,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (3489e4 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3488ea │ │ │ │ ldr r0, [pc, #176] @ (3489e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3488ea │ │ │ │ ldr r3, [pc, #156] @ (3489dc ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -352509,15 +352510,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3488ee │ │ │ │ ldr r0, [pc, #132] @ (3489f0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 3488ee │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #8 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -352544,15 +352545,15 @@ │ │ │ │ bpl.n 3488ee │ │ │ │ ldr r0, [pc, #68] @ (3489f8 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3488ee │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #38 @ 0x26 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -352563,23 +352564,23 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 3489e0 │ │ │ │ + bvs.n 3489c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 348ab8 │ │ │ │ + bvs.n 348a98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 348a7c │ │ │ │ + bvs.n 348a5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (348b48 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352645,15 +352646,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 348b42 │ │ │ │ ldr r0, [pc, #196] @ (348b68 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [pc, #168] @ (348b58 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 348af8 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 348a44 │ │ │ │ @@ -352690,15 +352691,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 348ab6 │ │ │ │ ldr r0, [pc, #100] @ (348b74 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348ab6 │ │ │ │ ldr r3, [pc, #92] @ (348b78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348aca │ │ │ │ ldr r3, [pc, #56] @ (348b60 ) │ │ │ │ @@ -352707,15 +352708,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 348aca │ │ │ │ ldr r0, [pc, #76] @ (348b7c ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 348aca │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -352728,25 +352729,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 348bd0 │ │ │ │ + bvs.n 348bb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 348c2c │ │ │ │ + bpl.n 348c0c │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 348c44 │ │ │ │ + bpl.n 348c24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (348bec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352755,25 +352756,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (348bf4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #76] @ (348bf8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (348bfc ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #60] @ (348c00 ) │ │ │ │ ldr r2, [pc, #64] @ (348c04 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -352784,26 +352785,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 348ce0 │ │ │ │ + bpl.n 348cc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #134 @ 0x86 │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc 0, cr0, [r2, #-256]! @ 0xffffff00 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + ldc 0, cr0, [r2, #-256] @ 0xffffff00 │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ lsls r4, r0, #1 │ │ │ │ - uxth r6, r6 │ │ │ │ + uxth r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 348c94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352813,15 +352814,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ ldr r5, [pc, #116] @ (348ca0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #108] @ (348ca4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 348c74 │ │ │ │ add.w r0, r4, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352848,32 +352849,32 @@ │ │ │ │ ldr r3, [pc, #44] @ (348cac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348c40 │ │ │ │ ldr r0, [pc, #36] @ (348cb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348c40 │ │ │ │ nop │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r3, #178 @ 0xb2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 348c6c │ │ │ │ + bmi.n 348c4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #240] @ (348d9c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 348be8 │ │ │ │ + bmi.n 348bc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -352885,15 +352886,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 389a38 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -352920,19 +352921,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r8, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34e278 │ │ │ │ nop │ │ │ │ - movs r3, #18 │ │ │ │ + movs r3, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #78 @ 0x4e │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 348dc0 │ │ │ │ + bmi.n 348da0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (348e30 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -352942,15 +352943,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #204] @ (348e3c ) │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #200] @ (348e40 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348e12 │ │ │ │ @@ -352971,39 +352972,39 @@ │ │ │ │ bl 491e74 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 386310 │ │ │ │ cbnz r0, 348dd0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 385714 │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 386d70 │ │ │ │ cmp r4, #5 │ │ │ │ bne.n 348dd2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, r5, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ bl 3861bc │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -353016,37 +353017,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (348e54 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348d82 │ │ │ │ ldr r0, [pc, #48] @ (348e58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348d82 │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 348d94 │ │ │ │ + bcc.n 348d74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r4, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, r5, #5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + ldr r6, [r7, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #60 @ 0x3c │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 348ebc │ │ │ │ + bcc.n 348e9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #884] @ (3491e8 ) │ │ │ │ @@ -353066,15 +353067,15 @@ │ │ │ │ ldr r1, [pc, #876] @ (3491fc ) │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #860] @ (349200 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3492e0 │ │ │ │ @@ -353170,15 +353171,15 @@ │ │ │ │ bl 4918c0 │ │ │ │ add.w r8, r8, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #160 @ 0xa0 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -353193,15 +353194,15 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 386d1c │ │ │ │ cmp r5, #5 │ │ │ │ bne.n 348ff4 │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ @@ -353215,15 +353216,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (349230 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ strd r2, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 385560 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -353281,19 +353282,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #135168 @ 0x21000 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (349240 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 491cf8 │ │ │ │ @@ -353366,62 +353367,62 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 34eb7c │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, r4, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 349104 │ │ │ │ + bcs.n 3492e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bcs.n 349168 │ │ │ │ + bcs.n 349148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 349140 │ │ │ │ + bcs.n 349120 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 34930c │ │ │ │ + bcs.n 3492ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 3492e0 │ │ │ │ + bcs.n 3492c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r0, #120] @ 0x78 │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #54 @ 0x36 │ │ │ │ + movs r0, #38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + subs r6, r5, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #112] @ 0x70 │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r0, #4 │ │ │ │ + subs r0, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 349218 │ │ │ │ + b.n 3491f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #166 @ 0xa6 │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, r7, r4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r4, r3, #0 │ │ │ │ + subs r4, r1, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349010 │ │ │ │ ldr r3, [pc, #356] @ (3493bc ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353433,17 +353434,17 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 349010 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ (3493c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 349010 │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 349082 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34904c │ │ │ │ ldr r3, [pc, #312] @ (3493c8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353455,15 +353456,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34904c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ (3493cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34904c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 349376 │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 34919c │ │ │ │ @@ -353488,15 +353489,15 @@ │ │ │ │ ldr r3, [pc, #208] @ (3493c0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 348eb0 │ │ │ │ ldr r0, [pc, #216] @ (3493d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 348eb0 │ │ │ │ ldr r3, [pc, #208] @ (3493d8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349132 │ │ │ │ @@ -353512,15 +353513,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #168] @ (3493dc ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 349132 │ │ │ │ ldr r3, [pc, #152] @ (3493e0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34919c │ │ │ │ @@ -353528,15 +353529,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34919c │ │ │ │ ldr r0, [pc, #128] @ (3493e4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34919c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34919c │ │ │ │ ldr r3, [pc, #104] @ (3493e0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353550,15 +353551,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 349392 │ │ │ │ ldr.w r3, [r7, #1780] @ 0x6f4 │ │ │ │ b.n 3492ba │ │ │ │ ldr r0, [pc, #84] @ (3493e8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34938c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (3493ec ) │ │ │ │ add r0, pc │ │ │ │ bl 42e3b0 │ │ │ │ ldr r0, [pc, #68] @ (3493f0 ) │ │ │ │ add r0, pc │ │ │ │ @@ -353567,39 +353568,39 @@ │ │ │ │ add r0, pc │ │ │ │ bl 42e3b0 │ │ │ │ nop │ │ │ │ asrs r4, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r5, r7} │ │ │ │ + ldmia r7, {r1, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r3, r7} │ │ │ │ + ldmia r6, {r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #864] @ (34973c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r4, r7} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r7} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r2, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ @@ -353878,15 +353879,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (349720 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353898,15 +353899,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (34978c ) │ │ │ │ ldr r3, [pc, #104] @ (349790 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -353931,15 +353932,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (34979c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353951,15 +353952,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -354016,26 +354017,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (349854 ) │ │ │ │ ubfx r1, r4, #8, #2 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r4, #1 │ │ │ │ ubfx r1, r4, #1, #1 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3497f4 │ │ │ │ nop │ │ │ │ asrs r6, r3, #20 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r4, r5} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (3498c4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -354069,25 +354070,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (3498d4 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 349878 │ │ │ │ asrs r0, r7, #17 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (3499f8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -354176,40 +354177,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 349902 │ │ │ │ ldr r0, [pc, #104] @ (349a14 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 349902 │ │ │ │ ldr r0, [pc, #96] @ (349a18 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3498fa │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 349968 │ │ │ │ b.n 3498fa │ │ │ │ ldr r0, [pc, #68] @ (349a1c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3498fe │ │ │ │ ldr r0, [pc, #56] @ (349a20 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3498fa │ │ │ │ asrs r4, r6, #15 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ @@ -354218,21 +354219,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r4, r7} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 349aa0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -354269,26 +354270,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 349a4a │ │ │ │ ldr r0, [pc, #32] @ (349ab0 ) │ │ │ │ sub.w r1, r4, #58 @ 0x3a │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 349a4a │ │ │ │ asrs r0, r5, #10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #1008] @ (349e9c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r3, r4} │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (349b28 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -354325,27 +354326,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349ada │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ ldr r0, [pc, #28] @ (349b38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 349ada │ │ │ │ nop │ │ │ │ asrs r2, r3, #8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #56] @ (349b78 ) │ │ │ │ uxth r2, r2 │ │ │ │ ldr r3, [pc, #56] @ (349b7c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -354366,24 +354367,24 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349b4c │ │ │ │ ldr r0, [pc, #24] @ (349b88 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ asrs r2, r4, #6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 349bf4 │ │ │ │ mov r3, r2 │ │ │ │ @@ -354414,26 +354415,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 349bb0 │ │ │ │ ldr r0, [pc, #36] @ (349c04 ) │ │ │ │ ubfx r2, r3, #15, #1 │ │ │ │ ubfx r1, r3, #12, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 349bb0 │ │ │ │ asrs r0, r0, #5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 349c84 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354466,29 +354467,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 349c46 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (349c94 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ b.n 349c46 │ │ │ │ asrs r4, r0, #3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #368] @ (349e00 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ @@ -354573,15 +354574,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (349dc8 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 349d42 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #31 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -354591,15 +354592,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r6} │ │ │ │ + ldmia r3!, {r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (349e20 ) │ │ │ │ ldr.w r1, [r0, #256] @ 0x100 │ │ │ │ add r3, pc │ │ │ │ tst.w r1, #3072 @ 0xc00 │ │ │ │ beq.n 349de4 │ │ │ │ lsls r1, r2, #25 │ │ │ │ @@ -354617,31 +354618,31 @@ │ │ │ │ ldr r2, [pc, #40] @ (349e24 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 349dec │ │ │ │ ldr r0, [pc, #32] @ (349e28 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r2, [pc, #20] @ (349e24 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 349dec │ │ │ │ ldr r0, [pc, #20] @ (349e2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ nop │ │ │ │ lsrs r2, r2, #28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ bic.w r3, r2, #33280 @ 0x8200 │ │ │ │ and.w r2, r2, #4608 @ 0x1200 │ │ │ │ bic.w r3, r3, #63 @ 0x3f │ │ │ │ cmp.w r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1, #0] │ │ │ │ @@ -354766,23 +354767,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 349f1c │ │ │ │ ldr r0, [pc, #120] @ (34a014 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r2, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r3, r2 │ │ │ │ b.n 349f1c │ │ │ │ ldr r0, [pc, #100] @ (34a018 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ @@ -354799,34 +354800,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349f50 │ │ │ │ ldr r0, [pc, #44] @ (34a020 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 349f50 │ │ │ │ nop │ │ │ │ lsrs r0, r6, #23 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #992] @ (34a3f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r2, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {} │ │ │ │ + ldmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #208] @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354918,97 +354919,97 @@ │ │ │ │ ldr r3, [pc, #148] @ (34a1a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a0c4 │ │ │ │ ldr r0, [pc, #144] @ (34a1a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34a0c4 │ │ │ │ ldr r3, [pc, #136] @ (34a1ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a0ae │ │ │ │ ldr r3, [pc, #120] @ (34a1a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 34a0ae │ │ │ │ ldr r0, [pc, #120] @ (34a1b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34a0ae │ │ │ │ ldr r3, [pc, #116] @ (34a1b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a086 │ │ │ │ ldr r3, [pc, #88] @ (34a1a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a086 │ │ │ │ ldr r0, [pc, #100] @ (34a1b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34a086 │ │ │ │ ldr r3, [pc, #92] @ (34a1bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a0f0 │ │ │ │ ldr r3, [pc, #60] @ (34a1a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34a0f0 │ │ │ │ ldr r0, [pc, #76] @ (34a1c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34a0f0 │ │ │ │ ldr r3, [pc, #72] @ (34a1c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a0de │ │ │ │ ldr r3, [pc, #28] @ (34a1a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34a0de │ │ │ │ ldr r0, [pc, #56] @ (34a1c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34a0de │ │ │ │ lsrs r6, r4, #18 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r5} │ │ │ │ + ldmia r2, {r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 34a224 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355033,27 +355034,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a1ee │ │ │ │ ldr r0, [pc, #32] @ (34a234 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34a1ee │ │ │ │ nop │ │ │ │ lsrs r0, r0, #12 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (34a2f4 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (34a2f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -355092,15 +355093,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a25a │ │ │ │ ldr r0, [pc, #104] @ (34a304 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r1, [pc, #84] @ (34a2fc ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34a270 │ │ │ │ ldr r1, [pc, #80] @ (34a300 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -355112,15 +355113,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (34a308 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355134,28 +355135,28 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #604] @ 0x25c │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldrb.w r3, [r6, #684] @ 0x2ac │ │ │ │ str.w r7, [r6, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34a44c │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34a462 │ │ │ │ @@ -355239,53 +355240,53 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ b.n 34a3ba │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ strb.w r9, [r7, #4] │ │ │ │ b.n 34a380 │ │ │ │ ldr.w r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ strb.w r7, [r6, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a346 │ │ │ │ ldr.w r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a350 │ │ │ │ ldr.w r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a35a │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a364 │ │ │ │ ldr.w r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r6, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a36e │ │ │ │ ldr.w r0, [r6, #780] @ 0x30c │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 34a36e │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -355321,19 +355322,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 34a530 │ │ │ │ b.n 34a3ce │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #20 │ │ │ │ + lsrs r2, r3, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r5, #4 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r2, #31 │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (34a670 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -355379,15 +355380,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (34a67c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34a5cc │ │ │ │ ldr r0, [pc, #188] @ (34a684 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 34a30c │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 34a586 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -355413,28 +355414,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34a570 │ │ │ │ ldr r0, [pc, #124] @ (34a68c ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34a570 │ │ │ │ ldr r0, [pc, #112] @ (34a690 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a582 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34a5b2 │ │ │ │ b.n 34a5cc │ │ │ │ @@ -355446,37 +355447,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (34a67c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a5de │ │ │ │ ldr r0, [pc, #48] @ (34a698 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34a5de │ │ │ │ lsls r0, r0, #30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2} │ │ │ │ + stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #180] @ 34a760 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355518,15 +355519,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a6e2 │ │ │ │ ldr r0, [pc, #96] @ (34a770 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [pc, #84] @ (34a774 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a6e2 │ │ │ │ ldr r3, [pc, #64] @ (34a76c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -355545,34 +355546,34 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34a6cc │ │ │ │ ldr r0, [pc, #44] @ (34a780 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34a6cc │ │ │ │ lsls r0, r6, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ @@ -355644,35 +355645,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 34a7da │ │ │ │ ldr r0, [pc, #84] @ (34a898 ) │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34a7da │ │ │ │ ldr r3, [pc, #72] @ (34a89c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a802 │ │ │ │ ldr r3, [pc, #52] @ (34a890 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34a802 │ │ │ │ ldr r0, [pc, #56] @ (34a8a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34a802 │ │ │ │ ldr r0, [pc, #52] @ (34a8a4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34a82c │ │ │ │ b.n 34a7da │ │ │ │ lsls r0, r0, #21 │ │ │ │ @@ -355681,21 +355682,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r5} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #292] @ (34a9dc ) │ │ │ │ mov r7, r2 │ │ │ │ @@ -355719,15 +355720,15 @@ │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldrb.w r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r7 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355777,15 +355778,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a8f0 │ │ │ │ ldr r0, [pc, #112] @ (34a9f0 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34a8f0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ @@ -355793,15 +355794,15 @@ │ │ │ │ subs r2, r2, r3 │ │ │ │ b.n 34a96a │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [pc, #68] @ (34a9f4 ) │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr.w ip, [r4, r2, lsl #2] │ │ │ │ ldr.w r3, [r4, r3, lsl #2] │ │ │ │ @@ -355817,17 +355818,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #116] @ (34aa7c ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -355870,27 +355871,27 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34aa46 │ │ │ │ ldr r0, [pc, #28] @ (34aa8c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34aa46 │ │ │ │ nop │ │ │ │ lsls r4, r2, #11 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r6, r7} │ │ │ │ + stmia r0!, {r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r5, [pc, #1336] @ 34afdc │ │ │ │ sub sp, #28 │ │ │ │ @@ -356043,15 +356044,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34ab62 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #968] @ (34aff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ab62 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 34ac4a │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ @@ -356090,15 +356091,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ tst.w r1, #32768 @ 0x8000 │ │ │ │ beq.w 34ab62 │ │ │ │ ldr r0, [pc, #856] @ (34b000 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ab62 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 347d80 │ │ │ │ @@ -356115,15 +356116,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34ab4e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ (34b008 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34ab4e │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 34aebc │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 34abe0 │ │ │ │ b.n 34aaf2 │ │ │ │ @@ -356148,15 +356149,15 @@ │ │ │ │ ldr r3, [pc, #708] @ (34aff4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34aaf2 │ │ │ │ ldr r0, [pc, #728] @ (34b014 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34aaf2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 347b30 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34ab6a │ │ │ │ @@ -356178,15 +356179,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34ab6a │ │ │ │ ldr r0, [pc, #660] @ (34b01c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ab6a │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #15 │ │ │ │ bl 347ee0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34af4a │ │ │ │ @@ -356217,15 +356218,15 @@ │ │ │ │ ldr r3, [pc, #528] @ (34aff4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 34ad20 │ │ │ │ ldr r0, [pc, #564] @ (34b024 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 34aaec │ │ │ │ ldr r2, [pc, #556] @ (34b028 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356234,15 +356235,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 34aba2 │ │ │ │ ldr r0, [pc, #536] @ (34b02c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34aba2 │ │ │ │ ldr r3, [pc, #524] @ (34b030 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34ab42 │ │ │ │ @@ -356252,15 +356253,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34ab42 │ │ │ │ ldr r0, [pc, #504] @ (34b034 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb.w r2, [sp, #14] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34ab42 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34af06 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ @@ -356323,15 +356324,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34ac68 │ │ │ │ ldr r0, [pc, #336] @ (34b040 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ac68 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34afa4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 34aea4 │ │ │ │ @@ -356343,15 +356344,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (34aff4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 34ae52 │ │ │ │ ldr r0, [pc, #300] @ (34b048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ae52 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34ae9a │ │ │ │ ldr r3, [pc, #220] @ (34b00c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -356361,15 +356362,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (34aff4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34ae98 │ │ │ │ ldr r0, [pc, #264] @ (34b04c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34ae98 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34ae9a │ │ │ │ ldr r2, [pc, #252] @ (34b050 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -356378,19 +356379,19 @@ │ │ │ │ ldr r2, [pc, #152] @ (34aff4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 34ae9a │ │ │ │ ldr r0, [pc, #236] @ (34b054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34ae98 │ │ │ │ ldr r0, [pc, #232] @ (34b058 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 34abf0 │ │ │ │ ldr r1, [pc, #188] @ (34b038 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cbz r1, 34af8c │ │ │ │ ldr r1, [pc, #112] @ (34aff4 ) │ │ │ │ @@ -356400,15 +356401,15 @@ │ │ │ │ bmi.n 34afbe │ │ │ │ lsls r1, r2, #22 │ │ │ │ bmi.w 34ae8e │ │ │ │ b.n 34af2c │ │ │ │ ldr r0, [pc, #196] @ (34b05c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 34abda │ │ │ │ ldr r2, [pc, #184] @ (34b060 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 34afb6 │ │ │ │ @@ -356419,21 +356420,21 @@ │ │ │ │ bmi.n 34afcc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 34af8c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ (34b064 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ae88 │ │ │ │ ldr r0, [pc, #152] @ (34b068 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ae88 │ │ │ │ nop │ │ │ │ lsls r0, r7, #8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -356443,71 +356444,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r5, r7} │ │ │ │ + stmia r5!, {r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r5, r6} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r3!, {r1, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #528] @ (34b264 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r2!, {r1, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 34b120 │ │ │ │ mov r3, r0 │ │ │ │ @@ -356566,15 +356567,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b0a8 │ │ │ │ ldr r0, [pc, #48] @ (34b13c ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34b0a8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrrc2 0, 6, r0, lr, cr10 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -356582,15 +356583,15 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [lr], #-424 @ 0xfffffe58 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ ldr.w sl, [pc, #332] @ 34b2a0 │ │ │ │ @@ -356691,15 +356692,15 @@ │ │ │ │ bpl.n 34b1bc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (34b2b0 ) │ │ │ │ mov r3, lr │ │ │ │ strd fp, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr.w lr, [r2, #4] │ │ │ │ ldr.w r2, [r1, r3, lsl #3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r2, [r6, r3, lsl #1] │ │ │ │ @@ -356717,20 +356718,20 @@ │ │ │ │ @ instruction: 0xfb8c006a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #864] @ (34b60c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2} │ │ │ │ + stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mcr2 0, 1, r0, cr8, cr3, {2} │ │ │ │ - @ instruction: 0xb6d2 │ │ │ │ + mrc2 0, 0, r0, cr8, cr3, {2} │ │ │ │ + @ instruction: 0xb6c2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r4, r5, r7} │ │ │ │ + stmia r0!, {r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #632] @ (34b54c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -356826,19 +356827,19 @@ │ │ │ │ bne.w 34b4e4 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, #1 │ │ │ │ mla r3, r3, r9, r4 │ │ │ │ add.w r7, r3, #131072 @ 0x20000 │ │ │ │ ldr.w r3, [r7, #800] @ 0x320 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, fp │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #804] @ 0x324 │ │ │ │ b.n 34b356 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #328] @ (34b554 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356894,15 +356895,15 @@ │ │ │ │ it mi │ │ │ │ ldrmi.w r3, [r4, #224] @ 0xe0 │ │ │ │ bmi.w 34b382 │ │ │ │ b.n 34b2fe │ │ │ │ ldr r0, [pc, #212] @ (34b564 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r4, #220] @ 0xdc │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b.n 34b306 │ │ │ │ ldr r3, [pc, #196] @ (34b568 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356911,30 +356912,30 @@ │ │ │ │ ldr r3, [pc, #168] @ (34b558 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b44e │ │ │ │ ldr r0, [pc, #180] @ (34b56c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34b36e │ │ │ │ ldr r3, [pc, #172] @ (34b570 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b360 │ │ │ │ ldr r3, [pc, #136] @ (34b558 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34b360 │ │ │ │ ldr r0, [pc, #152] @ (34b574 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34b360 │ │ │ │ ldr r3, [pc, #144] @ (34b578 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b3d8 │ │ │ │ ldr r3, [pc, #100] @ (34b558 ) │ │ │ │ @@ -356943,15 +356944,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34b3d8 │ │ │ │ ldr r0, [pc, #124] @ (34b57c ) │ │ │ │ lsls r1, r2, #2 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34b3d8 │ │ │ │ ldr r2, [pc, #112] @ (34b580 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34b44e │ │ │ │ ldr r2, [pc, #64] @ (34b558 ) │ │ │ │ @@ -356959,60 +356960,60 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b44e │ │ │ │ ldr.w r1, [r3, #808] @ 0x328 │ │ │ │ ldr r0, [pc, #92] @ (34b584 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34b36e │ │ │ │ ldr r0, [pc, #84] @ (34b588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34b36e │ │ │ │ ldr r0, [pc, #80] @ (34b58c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ b.n 34b41c │ │ │ │ nop │ │ │ │ @ instruction: 0xfa0c006a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r4, r6} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 34b594 │ │ │ │ + cbnz r4, 34b590 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - itt hi │ │ │ │ - lslhi r2, r0, #1 │ │ │ │ - cmphi r2, #32 │ │ │ │ + ite vc │ │ │ │ + lslvc r2, r0, #1 │ │ │ │ + cmpvs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ite eq │ │ │ │ - lsleq r2, r0, #1 │ │ │ │ - mvnne r4, r0 │ │ │ │ + bkpt 0x00fc │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + mvns r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x009c │ │ │ │ + bkpt 0x008c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb8d2 │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - itte pl │ │ │ │ - lslpl r2, r0, #1 │ │ │ │ + itet mi │ │ │ │ + lslmi r2, r0, #1 │ │ │ │ stmdbpl sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ movmi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -357118,19 +357119,19 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34b89c │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r8, r1 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 34b684 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #12 │ │ │ │ @@ -357162,15 +357163,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34b5dc │ │ │ │ ldr r0, [pc, #400] @ (34b8e8 ) │ │ │ │ lsls r1, r7, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ orr.w r3, r9, r3 │ │ │ │ b.n 34b5dc │ │ │ │ ldr r2, [pc, #380] @ (34b8ec ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -357200,15 +357201,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34b638 │ │ │ │ ldr r0, [pc, #316] @ (34b8f8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r7, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ands r7, r3 │ │ │ │ b.n 34b638 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357225,15 +357226,15 @@ │ │ │ │ bpl.w 34b60a │ │ │ │ ldr.w r1, [r6, #788] @ 0x314 │ │ │ │ ldr r0, [pc, #264] @ (34b900 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34b87c │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ itt ne │ │ │ │ @@ -357247,15 +357248,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b794 │ │ │ │ ldr r0, [pc, #204] @ (34b904 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r7, r3, r2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357270,30 +357271,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34b69c │ │ │ │ ldr r0, [pc, #152] @ (34b90c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34b69c │ │ │ │ ldr r3, [pc, #144] @ (34b910 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b808 │ │ │ │ ldr r3, [pc, #92] @ (34b8e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34b808 │ │ │ │ ldr r0, [pc, #128] @ (34b914 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34b808 │ │ │ │ ldr r3, [pc, #120] @ (34b918 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b6d6 │ │ │ │ ldr r3, [pc, #56] @ (34b8e4 ) │ │ │ │ @@ -357302,60 +357303,60 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34b6d6 │ │ │ │ ldr r0, [pc, #100] @ (34b91c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34b6d6 │ │ │ │ ldr r0, [pc, #88] @ (34b920 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ b.n 34b5f6 │ │ │ │ nop │ │ │ │ @ instruction: 0xf732006a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r6, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #992] @ (34bcd8 ) │ │ │ │ movs r0, r0 │ │ │ │ - sxth r4, r7 │ │ │ │ + sxth r4, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mvns r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 34b976 │ │ │ │ + cbnz r4, 34b972 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r5, r6, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r5, r6, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 34b942 │ │ │ │ + cbz r4, 34b93e │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 34b974 │ │ │ │ + cbnz r4, 34b970 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ (34ba8c ) │ │ │ │ @@ -357401,15 +357402,15 @@ │ │ │ │ cmp r4, r2 │ │ │ │ beq.n 34b960 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34b998 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ bl 349c08 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 34b998 │ │ │ │ add.w r2, r0, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r2, #936] @ 0x3a8 │ │ │ │ @@ -357433,15 +357434,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 34a69c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34b954 │ │ │ │ ldr.w r0, [r2, #780] @ 0x30c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #780 @ 0x30c │ │ │ │ bl 34a784 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 34b98a │ │ │ │ ldr.w r2, [r5, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ @@ -357483,26 +357484,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b97e │ │ │ │ ldr r0, [pc, #32] @ (34ba9c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34b97e │ │ │ │ nop │ │ │ │ @ instruction: 0xf3a6006a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 34bb04 │ │ │ │ + cbnz r0, 34bb00 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #212] @ (34bb84 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -357529,43 +357530,43 @@ │ │ │ │ cbnz r3, 34bb52 │ │ │ │ orr.w r2, r7, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 34b590 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bada │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bae0 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bae6 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34baec │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34baec │ │ │ │ ldr r3, [pc, #40] @ (34bb8c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357574,25 +357575,25 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bac0 │ │ │ │ ldr r0, [pc, #28] @ (34bb94 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34bac0 │ │ │ │ nop │ │ │ │ @ instruction: 0xf22e006a │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 34bbd8 │ │ │ │ + revsh r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (34bcb8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357624,43 +357625,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 34b590 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bbd8 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bbde │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bbe4 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bbec │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34bbec │ │ │ │ ldr r3, [pc, #92] @ (34bcc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34bc76 │ │ │ │ @@ -357679,22 +357680,22 @@ │ │ │ │ ldr r3, [pc, #60] @ (34bcc4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bbbc │ │ │ │ ldr r0, [pc, #60] @ (34bccc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34bbbc │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (34bcd0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r5, [r2, #16] │ │ │ │ strb r1, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34bc7a │ │ │ │ @@ -357705,17 +357706,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r4 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rev r4, r1 │ │ │ │ + cbnz r4, 34bd12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (34be34 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357776,46 +357777,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bd0c │ │ │ │ ldr r0, [pc, #204] @ (34be44 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 34bd52 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 34bd4c │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 34bd46 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 34bd3e │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 34bd36 │ │ │ │ ldr r1, [pc, #96] @ (34be48 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357824,15 +357825,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34bd22 │ │ │ │ ldr r0, [pc, #80] @ (34be4c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34bd22 │ │ │ │ ldr r1, [pc, #64] @ (34be50 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357842,34 +357843,34 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34bd22 │ │ │ │ ldr r0, [pc, #44] @ (34be54 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34bd22 │ │ │ │ nop │ │ │ │ vext.8 q8, q2, q13, #0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 34be86 │ │ │ │ + cbnz r6, 34be82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 34be5c │ │ │ │ + cbnz r6, 34be58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8cc │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (34bfb8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357930,46 +357931,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34be90 │ │ │ │ ldr r0, [pc, #204] @ (34bfc8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 34bed6 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 34bed0 │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 34beca │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 34bec2 │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 34beba │ │ │ │ ldr r1, [pc, #92] @ (34bfcc ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357978,15 +357979,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34bea6 │ │ │ │ ldr r0, [pc, #80] @ (34bfd0 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34bea6 │ │ │ │ ldr r1, [pc, #60] @ (34bfd4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357996,33 +357997,33 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34bea6 │ │ │ │ ldr r0, [pc, #44] @ (34bfd8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34bea6 │ │ │ │ cdp 0, 7, cr0, cr0, cr10, {3} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 34bfcc │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb838 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb746 │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #564] @ (34c220 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -358075,15 +358076,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34c0e4 │ │ │ │ ldr r0, [pc, #452] @ (34c234 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34c0e4 │ │ │ │ add.w r4, r5, #131072 @ 0x20000 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r4, #684] @ 0x2ac │ │ │ │ ldr.w r1, [r4, #676] @ 0x2a4 │ │ │ │ str.w r3, [r4, #676] @ 0x2a4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -358118,35 +358119,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34c1d8 │ │ │ │ orr.w r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b.n 34c004 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34c0ae │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 34c0a8 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 34c0a2 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 34c09c │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ b.n 34c094 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 34c0da │ │ │ │ @@ -358170,15 +358171,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34c004 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (34c240 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34c004 │ │ │ │ mov r1, r2 │ │ │ │ mov lr, r2 │ │ │ │ lsls r0, r0, #30 │ │ │ │ bpl.w 34c050 │ │ │ │ ldr r2, [pc, #148] @ (34c228 ) │ │ │ │ uxth r7, r4 │ │ │ │ @@ -358217,15 +358218,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c0e4 │ │ │ │ ldr r0, [pc, #92] @ (34c24c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34c0e4 │ │ │ │ ldr r2, [pc, #84] @ (34c250 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34c19a │ │ │ │ ldr r2, [pc, #40] @ (34c230 ) │ │ │ │ @@ -358234,41 +358235,41 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34c19a │ │ │ │ ldr r0, [pc, #68] @ (34c254 ) │ │ │ │ uxth r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34c19a │ │ │ │ ldcl 0, cr0, [r0], #424 @ 0x1a8 │ │ │ │ - eor.w r0, r8, #83 @ 0x53 │ │ │ │ + orns r0, r8, #83 @ 0x53 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, lr │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb83c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vshr.s32 q8, , #10 │ │ │ │ + vshr.s32 q8, , #26 │ │ │ │ ldr r2, [pc, #288] @ (34c360 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb6fa │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #912] @ (34c5d8 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ strh r0, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6ee │ │ │ │ + @ instruction: 0xb6de │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ @@ -358334,19 +358335,19 @@ │ │ │ │ ldr.w r7, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ umull r4, r7, r7, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c96c │ │ │ │ ldr.w r6, [r9, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34c3de │ │ │ │ add.w r3, fp, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -358358,19 +358359,19 @@ │ │ │ │ ldr.w r4, [r3, r1, lsl #2] │ │ │ │ ldr.w r3, [r9, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r4, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 34c994 │ │ │ │ ldr.w r6, [r9, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 34c3de │ │ │ │ add.w r9, fp, #131072 @ 0x20000 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r9, #684] @ 0x2ac │ │ │ │ @@ -358613,15 +358614,15 @@ │ │ │ │ ldr r3, [pc, #952] @ (34c9e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34c4ca │ │ │ │ ldr r0, [pc, #944] @ (34c9e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34c4ca │ │ │ │ uxth r3, r6 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r3, #936] @ 0x3a8 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ @@ -358650,15 +358651,15 @@ │ │ │ │ ldr r3, [pc, #860] @ (34c9e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c4c6 │ │ │ │ ldr r0, [pc, #856] @ (34c9ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34c4c6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 344d38 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bpl.w 34c4dc │ │ │ │ @@ -358675,15 +358676,15 @@ │ │ │ │ ldr r2, [pc, #800] @ (34c9e4 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 34c4dc │ │ │ │ ldr r0, [pc, #804] @ (34c9f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ b.n 34c4dc │ │ │ │ ldr r3, [pc, #796] @ (34c9f8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358694,15 +358695,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c498 │ │ │ │ ldr r0, [pc, #772] @ (34c9fc ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ b.n 34c498 │ │ │ │ ldr.w r3, [fp] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bpl.n 34c714 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bmi.w 34c90a │ │ │ │ @@ -358826,45 +358827,45 @@ │ │ │ │ ldr r3, [pc, #396] @ (34c9e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c3f6 │ │ │ │ ldr r0, [pc, #428] @ (34ca10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34c3f6 │ │ │ │ ldr.w r0, [r9, #740] @ 0x2e4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 34c3d2 │ │ │ │ ldr.w r0, [r9, #700] @ 0x2bc │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3be │ │ │ │ ldr.w r0, [r9, #720] @ 0x2d0 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3c8 │ │ │ │ b.n 34c8c4 │ │ │ │ ldr.w r0, [r9, #680] @ 0x2a8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldrb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ strb.w r4, [r9, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3b4 │ │ │ │ b.n 34c87a │ │ │ │ ldr.w r0, [r9, #760] @ 0x2f8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c3d2 │ │ │ │ b.n 34c86a │ │ │ │ movs r2, #1 │ │ │ │ @@ -358929,15 +358930,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c324 │ │ │ │ ldr r0, [pc, #144] @ (34ca18 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34c324 │ │ │ │ ldr r3, [pc, #124] @ (34ca14 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c370 │ │ │ │ @@ -358947,15 +358948,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c370 │ │ │ │ ldr r0, [pc, #108] @ (34ca1c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34c370 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (34ca20 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (34ca24 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ add r3, pc │ │ │ │ @@ -358966,44 +358967,44 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #512] @ (34cbe0 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 34ca54 │ │ │ │ + cbz r6, 34ca50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r2, 34ca42 │ │ │ │ + cbz r2, 34ca3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #144] @ (34ca84 ) │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r5 │ │ │ │ + uxth r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r4 │ │ │ │ + sxtb r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r0!, {r0, r1, r4, r6} │ │ │ │ + stmdb r0!, {r0, r1, r4, r6} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #360 @ 0x168 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #528 @ 0x210 │ │ │ │ + add r2, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 34c7fc │ │ │ │ + b.n 34c7dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #592] @ 0x250 │ │ │ │ + ldr r7, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #188] @ (34caf4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -359076,21 +359077,21 @@ │ │ │ │ nop │ │ │ │ b.n 34d040 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 34cfc8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 34c704 │ │ │ │ + b.n 34c6e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34c6b0 │ │ │ │ + b.n 34c690 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #304 @ 0x130 │ │ │ │ + add r7, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 34cbc4 │ │ │ │ sub sp, #24 │ │ │ │ @@ -359155,17 +359156,17 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ b.n 34cf40 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 34cee8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 34c64c │ │ │ │ + b.n 34c62c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34c5f0 │ │ │ │ + b.n 34c5d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ sub sp, #372 @ 0x174 │ │ │ │ mov r5, r2 │ │ │ │ @@ -359208,26 +359209,26 @@ │ │ │ │ add.w fp, r7, #131072 @ 0x20000 │ │ │ │ ldr.w r0, [fp, #664] @ 0x298 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 34d020 │ │ │ │ bl 347cec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ subs r7, r0, r4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ bhi.w 34d068 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ add.w r2, r4, #60 @ 0x3c │ │ │ │ sub.w r2, r2, r9 │ │ │ │ add.w r0, r8, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r4, #0 │ │ │ │ blx 262a78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -359581,15 +359582,15 @@ │ │ │ │ bhi.n 34d088 │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ b.n 34ccb4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov ip, r8 │ │ │ │ add.w lr, r3, r4 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ ldr.w r1, [lr, #4] │ │ │ │ ldr.w r3, [lr, #12] │ │ │ │ @@ -360139,15 +360140,15 @@ │ │ │ │ bpl.w 34d1f8 │ │ │ │ ldr r0, [pc, #316] @ (34d7e8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34d1f8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34dd42 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov.w sl, #64 @ 0x40 │ │ │ │ @@ -360198,15 +360199,15 @@ │ │ │ │ ldr r0, [pc, #188] @ (34d7f4 ) │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34d12c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r6, r3 │ │ │ │ b.n 34d560 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #18 │ │ │ │ @@ -360243,41 +360244,41 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ b.n 34d97c │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34de04 │ │ │ │ + b.n 34dde4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34dcb8 │ │ │ │ + b.n 34dc98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34dc88 │ │ │ │ + b.n 34dc68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34db50 │ │ │ │ + b.n 34db30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bgt.n 34d71c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ble.n 34d8b8 │ │ │ │ + ble.n 34d898 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #144 @ 0x90 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #928 @ (adr r6, 34db8c ) │ │ │ │ + add r6, pc, #864 @ (adr r6, 34db4c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 34d78c │ │ │ │ + bls.n 34d76c │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #496 @ (adr r5, 34d9e8 ) │ │ │ │ + add r5, pc, #432 @ (adr r5, 34d9a8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r5, 34d800 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bmi.w 34dc7e │ │ │ │ ldr.w r3, [fp, #716] @ 0x2cc │ │ │ │ ldr.w r1, [fp, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [fp, #712] @ 0x2c8 │ │ │ │ @@ -360285,19 +360286,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34dfc2 │ │ │ │ ldr.w r7, [fp, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ ldrb.w r3, [fp, #684] @ 0x2ac │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [fp, #704] @ 0x2c0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -360316,19 +360317,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34e0ae │ │ │ │ ldr.w r7, [fp, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d038 │ │ │ │ ldr.w r3, [pc, #2296] @ 34e1a0 │ │ │ │ @@ -360341,15 +360342,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d038 │ │ │ │ ldr.w r0, [pc, #2272] @ 34e1a8 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 34d038 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.w 34cd06 │ │ │ │ ldr.w r3, [pc, #2248] @ 34e1ac │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -360360,15 +360361,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34cc3e │ │ │ │ ldr.w r0, [pc, #2224] @ 34e1b0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 34cc3e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360481,35 +360482,35 @@ │ │ │ │ bmi.w 34dee6 │ │ │ │ orr.w r6, r6, #131072 @ 0x20000 │ │ │ │ b.w 34cef2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3481d8 │ │ │ │ b.w 34cdda │ │ │ │ ldr.w r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #744] @ 0x2e8 │ │ │ │ b.w 34d012 │ │ │ │ ldr.w r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #764] @ 0x2fc │ │ │ │ b.w 34d008 │ │ │ │ ldr.w r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ b.w 34cffe │ │ │ │ ldr.w r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #704] @ 0x2c0 │ │ │ │ b.w 34cff4 │ │ │ │ ldr.w r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ strb.w r5, [fp, #684] @ 0x2ac │ │ │ │ b.w 34cfea │ │ │ │ mov r0, r5 │ │ │ │ bl 346864 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -360551,15 +360552,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34d7a4 │ │ │ │ ldr.w r0, [pc, #1656] @ 34e1c4 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34d7a4 │ │ │ │ ldr.w r3, [pc, #1644] @ 34e1c8 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34db72 │ │ │ │ ldr.w r3, [pc, #1596] @ 34e1a4 │ │ │ │ @@ -360582,15 +360583,15 @@ │ │ │ │ ands.w r5, r5, #32768 @ 0x8000 │ │ │ │ beq.w 34d4ca │ │ │ │ ldr.w r0, [pc, #1588] @ 34e1d0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ mov r4, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and.w r3, r3, #32768 @ 0x8000 │ │ │ │ b.w 34d1ac │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ @@ -360647,15 +360648,15 @@ │ │ │ │ ldr.w r3, [pc, #1376] @ 34e1a4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34d036 │ │ │ │ ldr.w r0, [pc, #1412] @ 34e1d8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 34d036 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34db1a │ │ │ │ b.n 34dafa │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r5, r6 │ │ │ │ @@ -360676,15 +360677,15 @@ │ │ │ │ ldr.w r3, [pc, #1292] @ 34e1a4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34cd90 │ │ │ │ ldr.w r0, [pc, #1340] @ 34e1e0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 34cd90 │ │ │ │ lsls r3, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34d938 │ │ │ │ b.n 34d926 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -360724,15 +360725,15 @@ │ │ │ │ ldr.w r3, [pc, #1156] @ 34e1a4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34cd64 │ │ │ │ ldr.w r0, [pc, #1216] @ 34e1ec │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 34cd64 │ │ │ │ mov r5, r7 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ b.w 34d18e │ │ │ │ ldr.w r3, [pc, #1196] @ 34e1f0 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ @@ -360749,15 +360750,15 @@ │ │ │ │ ldr.w r3, [pc, #1168] @ 34e1f4 │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r0, [pc, #1164] @ 34e1f8 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34d6c4 │ │ │ │ ldr.w r3, [pc, #1148] @ 34e1fc │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34cfd6 │ │ │ │ @@ -360765,15 +360766,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34cfd6 │ │ │ │ ldr.w r0, [pc, #1120] @ 34e200 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 34cfd6 │ │ │ │ ldr.w r3, [pc, #1108] @ 34e204 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34cf5e │ │ │ │ @@ -360781,15 +360782,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34cf5e │ │ │ │ ldr.w r0, [pc, #1084] @ 34e208 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 34cf5e │ │ │ │ ldr.w r1, [pc, #1072] @ 34e20c │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34cf24 │ │ │ │ @@ -360799,15 +360800,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34cf24 │ │ │ │ ldr.w r0, [pc, #1048] @ 34e210 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [r3, r9, lsl #2] │ │ │ │ mov sl, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r3, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ b.w 34cf24 │ │ │ │ @@ -360822,19 +360823,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34e0da │ │ │ │ ldr.w r7, [fp, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #684] @ 0x2ac │ │ │ │ b.n 34d854 │ │ │ │ movs r4, #5 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34d938 │ │ │ │ @@ -360849,15 +360850,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d938 │ │ │ │ ldr r0, [pc, #908] @ (34e214 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d938 │ │ │ │ bl 346824 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ b.n 34dc02 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -360879,15 +360880,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34d938 │ │ │ │ ldr r0, [pc, #832] @ (34e218 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d938 │ │ │ │ mov r0, r7 │ │ │ │ bl 347b84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34da64 │ │ │ │ @@ -360910,15 +360911,15 @@ │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34db2a │ │ │ │ ldr r0, [pc, #768] @ (34e220 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ beq.n 34df50 │ │ │ │ @@ -360943,15 +360944,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d938 │ │ │ │ ldr r0, [pc, #684] @ (34e224 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d938 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d936 │ │ │ │ @@ -360967,15 +360968,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 34d936 │ │ │ │ ldr r0, [pc, #632] @ (34e228 ) │ │ │ │ movs r1, #2 │ │ │ │ movs r4, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d938 │ │ │ │ ldr r3, [pc, #616] @ (34e22c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -360987,15 +360988,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d81e │ │ │ │ ldr r0, [pc, #592] @ (34e230 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34d81e │ │ │ │ ldr r3, [pc, #580] @ (34e234 ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34e002 │ │ │ │ ldr r3, [pc, #428] @ (34e1a4 ) │ │ │ │ @@ -361043,29 +361044,29 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34d938 │ │ │ │ ldr r0, [pc, #464] @ (34e23c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34d938 │ │ │ │ ldrd r6, r7, [sp, #296] @ 0x128 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ ldr r0, [pc, #444] @ (34e240 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrd r6, r7, [sp, #288] @ 0x120 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldrd r6, r7, [sp, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 34d156 │ │ │ │ lsls r0, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34df5c │ │ │ │ b.n 34df40 │ │ │ │ ldr r3, [pc, #380] @ (34e22c ) │ │ │ │ @@ -361080,15 +361081,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34d880 │ │ │ │ ldr r0, [pc, #376] @ (34e244 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 34d880 │ │ │ │ ldr r3, [pc, #336] @ (34e22c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34de42 │ │ │ │ @@ -361098,19 +361099,19 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34de42 │ │ │ │ ldr r0, [pc, #336] @ (34e248 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34de42 │ │ │ │ ldr r0, [pc, #324] @ (34e24c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb.w ip, [r4, #48] @ 0x30 │ │ │ │ ldrb.w lr, [r4, #66] @ 0x42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ @@ -361129,15 +361130,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd lr, r3, [sp, #4] │ │ │ │ mov.w r2, r8, lsr #17 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34e03c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34df92 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #232] @ (34e254 ) │ │ │ │ movw r2, #1231 @ 0x4cf │ │ │ │ @@ -361159,111 +361160,111 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #904 @ (adr r5, 34e534 ) │ │ │ │ + add r5, pc, #840 @ (adr r5, 34e4f4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #288 @ (adr r1, 34e2d4 ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 34e294 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 34e284 │ │ │ │ + bvc.n 34e264 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ + str r0, [sp, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #264 @ (adr r3, 34e2c8 ) │ │ │ │ + add r3, pc, #200 @ (adr r3, 34e288 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #160 @ (adr r1, 34e268 ) │ │ │ │ + add r1, pc, #96 @ (adr r1, 34e228 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #640 @ (adr r1, 34e454 ) │ │ │ │ + add r1, pc, #576 @ (adr r1, 34e414 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #192] @ 0xc0 │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 34e1ac │ │ │ │ + bcc.n 34e18c │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #64] @ (34e234 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 34e290 │ │ │ │ + bcc.n 34e270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #696 @ (adr r0, 34e4b4 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 34e474 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #808 @ (adr r0, 34e52c ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 34e4ec ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #24 @ (adr r0, 34e224 ) │ │ │ │ + ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r5, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #640] @ 0x280 │ │ │ │ + ldr r5, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #784] @ 0x310 │ │ │ │ + ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #80] @ 0x50 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #392] @ 0x188 │ │ │ │ + ldr r2, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7!, {r2, r6} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + strh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r2, #62] @ 0x3e │ │ │ │ + strh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r3, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.w 34cbd8 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -361306,26 +361307,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (34e2f4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e294 │ │ │ │ ldr r0, [pc, #24] @ (34e2f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34e294 │ │ │ │ nop │ │ │ │ ldmia r2!, {r3, r4, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (34e358 ) │ │ │ │ @@ -361353,25 +361354,25 @@ │ │ │ │ subw r1, r1, #2503 @ 0x9c7 │ │ │ │ ands.w r1, r1, r3, asr #32 │ │ │ │ it cc │ │ │ │ movcc r1, r3 │ │ │ │ ldr r0, [pc, #24] @ (34e368 ) │ │ │ │ asrs r1, r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34e31e │ │ │ │ ldmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #688] @ (34e614 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #376] @ (34e4f8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -361464,15 +361465,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e396 │ │ │ │ ldr r0, [pc, #136] @ (34e508 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34e396 │ │ │ │ bl 344b60 │ │ │ │ ldr.w r9, [r4, #588] @ 0x24c │ │ │ │ ldrd r2, ip, [r4, #580] @ 0x244 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ b.n 34e3e0 │ │ │ │ ldr r2, [pc, #108] @ (34e50c ) │ │ │ │ @@ -361484,15 +361485,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34e422 │ │ │ │ ldr r0, [pc, #92] @ (34e510 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34e422 │ │ │ │ ldr.w lr, [pc, #84] @ 34e514 │ │ │ │ ldr.w r3, [r7, lr] │ │ │ │ ldrh.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 34e3e8 │ │ │ │ ldr.w lr, [pc, #52] @ 34e504 │ │ │ │ @@ -361501,35 +361502,35 @@ │ │ │ │ tst.w lr, #32768 @ 0x8000 │ │ │ │ beq.n 34e3e8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (34e518 ) │ │ │ │ mov r3, ip │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r8] │ │ │ │ b.n 34e3e8 │ │ │ │ nop │ │ │ │ ldmia r1!, {r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #576] @ (34e744 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r2, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #112] @ (34e588 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -361572,43 +361573,43 @@ │ │ │ │ orr.w r2, r6, #4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 34b590 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e580 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e586 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e58c │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e594 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34e594 │ │ │ │ nop │ │ │ │ │ │ │ │ 0034e610 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -361671,46 +361672,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34e65c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #60] @ (34e6e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34e65c │ │ │ │ ldr r3, [pc, #52] @ (34e6e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e65a │ │ │ │ ldr r3, [pc, #32] @ (34e6e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e65a │ │ │ │ ldr r0, [pc, #36] @ (34e6ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34e65a │ │ │ │ stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r2!, {r7} │ │ │ │ + ldmia r2!, {r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034e6f0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -361847,40 +361848,40 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 34e7a0 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #124] @ (34e8d4 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 34e7a0 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34e828 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 34e822 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 34e81c │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 34e814 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ strb.w r6, [r4, #684] @ 0x2ac │ │ │ │ b.n 34e80c │ │ │ │ ldr.w r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 344928 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -361890,15 +361891,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034e8d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -361956,15 +361957,15 @@ │ │ │ │ bpl.n 34e986 │ │ │ │ ldr r0, [pc, #208] @ (34ea3c ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34e986 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 34e9de │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -361996,15 +361997,15 @@ │ │ │ │ bpl.n 34e938 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (34ea48 ) │ │ │ │ str.w r9, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34e938 │ │ │ │ ldr r2, [pc, #108] @ (34ea4c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34e986 │ │ │ │ ldr r2, [pc, #76] @ (34ea38 ) │ │ │ │ @@ -362014,51 +362015,51 @@ │ │ │ │ bpl.n 34e986 │ │ │ │ ldr r0, [pc, #92] @ (34ea50 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34e986 │ │ │ │ ldr r0, [pc, #72] @ (34ea54 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34e932 │ │ │ │ nop │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #592] @ 0x250 │ │ │ │ + str r7, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #408] @ 0x198 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034ea58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -362108,15 +362109,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 34eaea │ │ │ │ ldr r3, [pc, #120] @ (34eb5c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34eb28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -362140,15 +362141,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34eaa2 │ │ │ │ ldr r0, [pc, #88] @ (34eb70 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34eaa2 │ │ │ │ ldr r3, [pc, #72] @ (34eb74 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34eae8 │ │ │ │ @@ -362159,38 +362160,38 @@ │ │ │ │ bpl.n 34eae8 │ │ │ │ ldr r0, [pc, #56] @ (34eb78 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34eae8 │ │ │ │ nop │ │ │ │ - strh r0, [r3, #4] │ │ │ │ + strh r0, [r1, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmia r3!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #720] @ (34ee40 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #688] @ 0x2b0 │ │ │ │ + str r6, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034eb7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -362218,15 +362219,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ add.w r3, r4, #808 @ 0x328 │ │ │ │ add.w r0, r4, #908 @ 0x38c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ strd r8, r9, [r4, #688] @ 0x2b0 │ │ │ │ str.w r5, [r4, #604] @ 0x25c │ │ │ │ mov.w r9, #1024 @ 0x400 │ │ │ │ @@ -362266,113 +362267,113 @@ │ │ │ │ add.w r2, r4, #680 @ 0x2a8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov fp, r7 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r8, [r4, #680] @ 0x2a8 │ │ │ │ movs r0, #32 │ │ │ │ ldr r7, [pc, #448] @ (34ee3c ) │ │ │ │ blx 260c44 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #700 @ 0x2bc │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r8, [r4, #700] @ 0x2bc │ │ │ │ movs r0, #32 │ │ │ │ add r7, pc │ │ │ │ blx 260c44 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #720 @ 0x2d0 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r8, [r4, #720] @ 0x2d0 │ │ │ │ movs r0, #32 │ │ │ │ mov r9, r4 │ │ │ │ blx 260c44 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #740 @ 0x2e4 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r8, [r4, #740] @ 0x2e4 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r8, [r4, #760] @ 0x2f8 │ │ │ │ movs r0, #32 │ │ │ │ add.w r8, r4, #900 @ 0x384 │ │ │ │ blx 260c44 │ │ │ │ ldr r3, [pc, #308] @ (34ee40 ) │ │ │ │ add.w r2, r4, #780 @ 0x30c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r5, [r4, #780] @ 0x30c │ │ │ │ add.w r5, r4, #800 @ 0x320 │ │ │ │ movs r0, #32 │ │ │ │ blx 260c44 │ │ │ │ movs r3, #1 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r4, [r5], #20 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 34ed2a │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #632 @ 0x278 │ │ │ │ bl 3453ac │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #660 @ 0x294 │ │ │ │ add.w r7, fp, #20480 @ 0x5000 │ │ │ │ bl 3453ac │ │ │ │ add.w r0, r9, #664 @ 0x298 │ │ │ │ bl 346410 │ │ │ │ ldr.w r0, [r9, #936] @ 0x3a8 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #208] @ (34ee44 ) │ │ │ │ ldr r2, [pc, #208] @ (34ee48 ) │ │ │ │ mov r4, r9 │ │ │ │ ldr r1, [pc, #208] @ (34ee4c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1020 @ 0x3fc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #448 @ 0x1c0 │ │ │ │ bl 344af8 │ │ │ │ ldr r3, [pc, #172] @ (34ee50 ) │ │ │ │ @@ -362419,100 +362420,100 @@ │ │ │ │ ldr r3, [pc, #76] @ (34ee5c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34edb2 │ │ │ │ ldr r0, [pc, #68] @ (34ee60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34edb2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ ldmia r7!, {r0, r3, r4, r5} │ │ │ │ vqrdmlsh.s q13, , d25[0] │ │ │ │ @ instruction: 0xffffba71 │ │ │ │ - vrsra.u32 d28, d30, #1 │ │ │ │ + vsubw.u q14, , d30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r5, #6 │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ it cs │ │ │ │ lslcs r2, r5, #1 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034ee64 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [r7, #604] @ 0x25c │ │ │ │ cbz r4, 34ee8a │ │ │ │ mov r0, r4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r4, [r7, #680] @ 0x2a8 │ │ │ │ cbz r4, 34ee9c │ │ │ │ mov r0, r4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r4, [r7, #700] @ 0x2bc │ │ │ │ cbz r4, 34eeae │ │ │ │ mov r0, r4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r4, [r7, #720] @ 0x2d0 │ │ │ │ cbz r4, 34eec0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r4, [r7, #740] @ 0x2e4 │ │ │ │ cbz r4, 34eed2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r4, [r7, #760] @ 0x2f8 │ │ │ │ cbz r4, 34eee4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r4, [r7, #780] @ 0x30c │ │ │ │ cbz r4, 34eef6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ add.w r6, r6, #131072 @ 0x20000 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #800 @ 0x320 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 34ef12 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 34ef00 │ │ │ │ ldr.w r0, [r7, #632] @ 0x278 │ │ │ │ bl 345414 │ │ │ │ @@ -362624,150 +362625,150 @@ │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r6, fp, r2, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f216 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ strb.w r9, [r4, #4] │ │ │ │ b.n 34f014 │ │ │ │ ldrd r4, r3, [r5, #792] @ 0x318 │ │ │ │ ldr.w r1, [r5, #788] @ 0x314 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #688] @ (34f334 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f23e │ │ │ │ ldr.w r8, [r5, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #784] @ 0x310 │ │ │ │ b.n 34f004 │ │ │ │ ldrd r4, r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr.w r1, [r5, #748] @ 0x2ec │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #632] @ (34f334 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f266 │ │ │ │ ldr.w r8, [r5, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #744] @ 0x2e8 │ │ │ │ b.n 34effc │ │ │ │ ldrd r4, r3, [r5, #772] @ 0x304 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #572] @ (34f334 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f28e │ │ │ │ ldr.w r8, [r5, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #764] @ 0x2fc │ │ │ │ b.n 34eff4 │ │ │ │ ldrd r4, r3, [r5, #732] @ 0x2dc │ │ │ │ ldr.w r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #516] @ (34f334 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f2b6 │ │ │ │ ldr.w r8, [r5, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #724] @ 0x2d4 │ │ │ │ b.n 34efec │ │ │ │ ldrd r4, r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #456] @ (34f334 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f2de │ │ │ │ ldr.w r8, [r5, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #704] @ 0x2c0 │ │ │ │ b.n 34efe2 │ │ │ │ ldrd r4, r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr.w r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #400] @ (34f334 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f306 │ │ │ │ ldr.w r8, [r5, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #684] @ 0x2ac │ │ │ │ b.n 34efd8 │ │ │ │ ldr.w r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 491df0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r5, #604] @ 0x25c │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -362782,15 +362783,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f058 │ │ │ │ ldr r0, [pc, #272] @ (34f340 ) │ │ │ │ mov r2, r6 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f058 │ │ │ │ ldr r3, [pc, #248] @ (34f338 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f090 │ │ │ │ ldr r3, [pc, #240] @ (34f33c ) │ │ │ │ @@ -362799,15 +362800,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34f090 │ │ │ │ ldr r0, [pc, #236] @ (34f344 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f090 │ │ │ │ ldr r3, [pc, #208] @ (34f338 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f0ca │ │ │ │ ldr r3, [pc, #200] @ (34f33c ) │ │ │ │ @@ -362816,15 +362817,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34f0ca │ │ │ │ ldr r0, [pc, #200] @ (34f348 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f0ca │ │ │ │ ldr r3, [pc, #168] @ (34f338 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f104 │ │ │ │ ldr r3, [pc, #160] @ (34f33c ) │ │ │ │ @@ -362833,15 +362834,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f104 │ │ │ │ ldr r0, [pc, #164] @ (34f34c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f104 │ │ │ │ ldr r3, [pc, #128] @ (34f338 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f13e │ │ │ │ ldr r3, [pc, #120] @ (34f33c ) │ │ │ │ @@ -362850,15 +362851,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34f13e │ │ │ │ ldr r0, [pc, #128] @ (34f350 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f13e │ │ │ │ ldr r3, [pc, #88] @ (34f338 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f178 │ │ │ │ ldr r3, [pc, #80] @ (34f33c ) │ │ │ │ @@ -362867,15 +362868,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34f178 │ │ │ │ ldr r0, [pc, #92] @ (34f354 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f178 │ │ │ │ ldr r3, [pc, #48] @ (34f338 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f1b2 │ │ │ │ ldr r3, [pc, #40] @ (34f33c ) │ │ │ │ @@ -362884,38 +362885,38 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f1b2 │ │ │ │ ldr r0, [pc, #56] @ (34f358 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f1b2 │ │ │ │ nop │ │ │ │ pop {r3, r5, pc} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r1, #12] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + strh r2, [r2, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, #8] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r2, #8] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034f35c : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 35677c │ │ │ │ nop │ │ │ │ @@ -362923,15 +362924,15 @@ │ │ │ │ 0034f368 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 356608 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34f37c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrh r6, [r1, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (34f3e0 ) │ │ │ │ @@ -362962,27 +362963,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f39e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (34f3f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34f39e │ │ │ │ nop │ │ │ │ cbnz r6, 34f3f6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (34f44c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #84] @ (34f450 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -363004,30 +363005,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (34f45c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add.w r0, r1, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 356b3c │ │ │ │ @ instruction: 0xb8ea │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r4, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 491e10 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ @@ -363079,35 +363080,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (34f5b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #148] @ (34f5b8 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #144] @ (34f5bc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #132] @ (34f5c0 ) │ │ │ │ ldr r1, [pc, #136] @ (34f5c4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (34f5c8 ) │ │ │ │ ldr r3, [pc, #124] @ (34f5cc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #120] @ (34f5d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (34f5d4 ) │ │ │ │ @@ -363127,50 +363128,50 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r0, [r7, #23] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bne.n 34f6ac │ │ │ │ + bne.n 34f68c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r3, #30] │ │ │ │ + strh r2, [r1, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r0, #12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r1, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbac0068 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 34f6b4 │ │ │ │ @@ -363213,15 +363214,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34f632 │ │ │ │ ldr r0, [pc, #100] @ (34f6c4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f632 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34f632 │ │ │ │ ldr r3, [pc, #88] @ (34f6c8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -363230,48 +363231,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34f632 │ │ │ │ ldr r0, [pc, #68] @ (34f6cc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f632 │ │ │ │ ldr r3, [pc, #60] @ (34f6d0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f632 │ │ │ │ ldr r3, [pc, #32] @ (34f6c0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f632 │ │ │ │ ldr r0, [pc, #40] @ (34f6d4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f632 │ │ │ │ @ instruction: 0xb6e6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #704] @ (34f980 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #12] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #848] @ (34fa1c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r3, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (34f7fc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -363327,15 +363328,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (34f814 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34f71a │ │ │ │ ldr r0, [pc, #176] @ (34f818 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f71a │ │ │ │ ldr r3, [pc, #156] @ (34f80c ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -363352,15 +363353,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34f71e │ │ │ │ ldr r0, [pc, #132] @ (34f820 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 34f71e │ │ │ │ movs r3, #8 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -363387,15 +363388,15 @@ │ │ │ │ bpl.n 34f71e │ │ │ │ ldr r0, [pc, #68] @ (34f828 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34f71e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -363406,23 +363407,23 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (34f978 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -363488,15 +363489,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 34f972 │ │ │ │ ldr r0, [pc, #196] @ (34f998 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [pc, #168] @ (34f988 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34f928 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 34f874 │ │ │ │ @@ -363533,15 +363534,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34f8e6 │ │ │ │ ldr r0, [pc, #100] @ (34f9a4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34f8e6 │ │ │ │ ldr r3, [pc, #92] @ (34f9a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f8fa │ │ │ │ ldr r3, [pc, #56] @ (34f990 ) │ │ │ │ @@ -363550,15 +363551,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34f8fa │ │ │ │ ldr r0, [pc, #76] @ (34f9ac ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34f8fa │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r5, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -363571,25 +363572,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r5} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbz r6, 34fa18 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #112] @ 0x70 │ │ │ │ + str r2, [r3, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r4, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #64] @ (34fa00 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -363599,32 +363600,32 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 386dec │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, r4, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3861bc │ │ │ │ - strb r0, [r0, #5] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r6, r0] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2l 0, cr0, [r2, #-256]! @ 0xffffff00 │ │ │ │ + ldc2l 0, cr0, [r2, #-256] @ 0xffffff00 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (34fa78 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (34fa7c ) │ │ │ │ @@ -363632,25 +363633,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (34fa80 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #76] @ (34fa84 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (34fa88 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #60] @ (34fa8c ) │ │ │ │ ldr r2, [pc, #64] @ (34fa90 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -363661,27 +363662,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r4, #3] │ │ │ │ + strb r4, [r2, #3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r6, [r7, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 34fa08 │ │ │ │ + bne.n 34f9e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, #26] │ │ │ │ + ldrb r6, [r0, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, r5 │ │ │ │ + add r2, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 34fb00 │ │ │ │ sub sp, #16 │ │ │ │ @@ -363690,15 +363691,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (34fb08 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #80] @ (34fb0c ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #76] @ (34fb10 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 34fadc │ │ │ │ add.w r0, r3, #6560 @ 0x19a0 │ │ │ │ @@ -363715,33 +363716,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34facc │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (34fb1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34facc │ │ │ │ nop │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r1, #1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r0, #2] │ │ │ │ + ldrh r4, [r6, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 34fb7c │ │ │ │ + bne.n 34fb5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ sxth r0, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #240] @ (34fc08 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #120] @ 34fba8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -363751,15 +363752,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ ldr r6, [pc, #112] @ (34fbb4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #104] @ (34fbb8 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fb8a │ │ │ │ add.w r0, r5, #6560 @ 0x19a0 │ │ │ │ @@ -363785,31 +363786,31 @@ │ │ │ │ ldr r3, [pc, #40] @ (34fbc0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34fb5a │ │ │ │ ldr r0, [pc, #36] @ (34fbc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34fb5a │ │ │ │ - ldr r6, [r1, #124] @ 0x7c │ │ │ │ + ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r6, #60] @ 0x3c │ │ │ │ + strh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 34fb08 │ │ │ │ + beq.n 34fae8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbz r4, 34fbdc │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ @@ -363822,15 +363823,15 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ ldr r7, [pc, #184] @ (34fca4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #172] @ (34fca8 ) │ │ │ │ add r7, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fc72 │ │ │ │ mov r3, r4 │ │ │ │ @@ -363885,32 +363886,32 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34fc06 │ │ │ │ ldr r0, [pc, #44] @ (34fcb4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34fc06 │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ sub sp, #416 @ 0x1a0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #50] @ 0x32 │ │ │ │ + strh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1272] @ 3501c4 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -363930,15 +363931,15 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 3501d8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [pc, #1236] @ 3501dc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [r7, r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3500ea │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ @@ -364030,15 +364031,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #112 @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -364050,15 +364051,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 350084 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 386d1c │ │ │ │ cmp r5, #10 │ │ │ │ bne.n 34fe50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -364140,19 +364141,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #684] @ (350214 ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 491cf8 │ │ │ │ @@ -364212,15 +364213,15 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3568a0 │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 34feb8 │ │ │ │ ldr r2, [pc, #496] @ (350220 ) │ │ │ │ ldr r3, [pc, #416] @ (3501d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -364244,15 +364245,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34fe82 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ (35022c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34fe82 │ │ │ │ mov r0, r6 │ │ │ │ bl 391e04 │ │ │ │ b.n 34fecc │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34fe6a │ │ │ │ @@ -364266,15 +364267,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34fe6a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ (350234 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34fe6a │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 350176 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #1268] @ 0x4f4 │ │ │ │ ldr.w r3, [r6, #1780] @ 0x6f4 │ │ │ │ @@ -364301,15 +364302,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (350228 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34fd1a │ │ │ │ ldr r0, [pc, #308] @ (35023c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34fd1a │ │ │ │ ldr r3, [pc, #304] @ (350240 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34ff92 │ │ │ │ @@ -364325,15 +364326,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #264] @ (350244 ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34ff92 │ │ │ │ ldr r3, [pc, #244] @ (350248 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34ffea │ │ │ │ @@ -364341,15 +364342,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34ffea │ │ │ │ ldr r0, [pc, #224] @ (35024c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 34ffea │ │ │ │ ldr r3, [pc, #208] @ (350248 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3500bc │ │ │ │ @@ -364357,15 +364358,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3500bc │ │ │ │ ldr r0, [pc, #192] @ (350250 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3500bc │ │ │ │ ldr r0, [pc, #184] @ (350254 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e3b0 │ │ │ │ ldr r0, [pc, #180] @ (350258 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e3b0 │ │ │ │ @@ -364376,103 +364377,103 @@ │ │ │ │ ldr r0, [pc, #172] @ (350264 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [r4, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add sp, #8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r7, sp, #1016 @ 0x3f8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ str r0, [r1, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r2, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r6, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r2, #44] @ 0x2c │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldrsb r0, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb.w r0, [r6, r0] │ │ │ │ - ldr r2, [r5, #76] @ 0x4c │ │ │ │ + vst4.16 {d0-d3}, [r6], r0 │ │ │ │ + ldr r2, [r3, #76] @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r0, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r1, #6] │ │ │ │ + ldrb r6, [r7, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r6, #196 @ 0xc4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r4, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r1, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r5, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #864] @ (3505a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #24] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r1, #24] │ │ │ │ + str r4, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r0, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, #12] │ │ │ │ + str r6, [r2, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r0, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00350268 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 356500 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (35027c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldr r5, [pc, #168] @ (350328 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -364483,15 +364484,15 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #284] @ (3503bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #16384 @ 0x4000 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #272] @ (3503c0 ) │ │ │ │ ldr r2, [pc, #272] @ (3503c4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #268] @ (3503c8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -364554,15 +364555,15 @@ │ │ │ │ bl 38f89c │ │ │ │ ldr r3, [pc, #132] @ (3503d4 ) │ │ │ │ ldr r1, [pc, #132] @ (3503d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4488 │ │ │ │ + bl 5e4478 │ │ │ │ cbnz r0, 350384 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3927d0 │ │ │ │ @@ -364587,37 +364588,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (3503dc ) │ │ │ │ add r0, pc │ │ │ │ bl 42e3b0 │ │ │ │ ldr r0, [pc, #52] @ (3503e0 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e3b0 │ │ │ │ nop │ │ │ │ - ldr r6, [r1, #20] │ │ │ │ + ldr r6, [r7, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r1, #12] │ │ │ │ + strh r4, [r7, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r7, #6] │ │ │ │ + strh r0, [r5, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #912] @ (350758 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r1, sp, #768 @ 0x300 │ │ │ │ lsls r2, r5, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r0, [r0, r2] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r0, r4] │ │ │ │ + ldrsh r0, [r6, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #3316] @ 3510e8 │ │ │ │ movw lr, #10289 @ 0x2831 │ │ │ │ @@ -365145,15 +365146,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 350454 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1600] @ 3510f8 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 350454 │ │ │ │ movw r3, #49712 @ 0xc230 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r3, r2, lsl #6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365683,15 +365684,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 351180 │ │ │ │ sub sp, #8 │ │ │ │ @@ -365702,15 +365703,15 @@ │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ bl 38f89c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 38f854 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -365733,19 +365734,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34f35c │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, r3] │ │ │ │ + ldrh r4, [r0, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 350dac │ │ │ │ + b.n 350d8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r8, ip │ │ │ │ + add r8, sl │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (35121c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -365767,15 +365768,15 @@ │ │ │ │ bl 38f89c │ │ │ │ ldr r3, [pc, #92] @ (351224 ) │ │ │ │ ldr r1, [pc, #96] @ (351228 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4488 │ │ │ │ + bl 5e4478 │ │ │ │ cbnz r0, 3511ec │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365796,29 +365797,29 @@ │ │ │ │ ldr r0, [pc, #36] @ (351230 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3511b2 │ │ │ │ ldr r0, [pc, #32] @ (351234 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3511b2 │ │ │ │ ldr r3, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r5, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #9] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ (3512e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -365827,35 +365828,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (3512ec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #136] @ (3512f0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #132] @ (3512f4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (3512f8 ) │ │ │ │ ldr r1, [pc, #124] @ (3512fc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #108] @ (351300 ) │ │ │ │ ldr r3, [pc, #112] @ (351304 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #92] @ 0x5c │ │ │ │ @@ -365880,34 +365881,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldr r4, [r1, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r7, #100] @ 0x64 │ │ │ │ + str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r4, r5} │ │ │ │ + push {r1, r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bics r2, r2 │ │ │ │ + bics r2, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 350c70 │ │ │ │ + b.n 350c50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r5, #100] @ 0x64 │ │ │ │ + str r6, [r3, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r0, #104] @ 0x68 │ │ │ │ + str r4, [r6, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xefe7ffff │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r6, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #56] @ (35135c ) │ │ │ │ @@ -365915,33 +365916,33 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #60] @ (351364 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3928fc │ │ │ │ mov r0, r4 │ │ │ │ bl 391080 │ │ │ │ mov r0, r4 │ │ │ │ bl 386dec │ │ │ │ add.w r2, r5, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3861bc │ │ │ │ - ldr r4, [r0, r3] │ │ │ │ + ldr r4, [r6, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r0, #4] │ │ │ │ + strb r2, [r6, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + strb r6, [r3, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 3513b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -365949,30 +365950,30 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (3513b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ bl 38f89c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38f854 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 350268 │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + ldr r2, [r3, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - negs r0, r7 │ │ │ │ + negs r0, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 351b08 │ │ │ │ + b.n 351ae8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -365984,15 +365985,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r7, r8, [sp, #40] @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r9, r0 │ │ │ │ bl 38f89c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38f854 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -366015,19 +366016,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 34f368 │ │ │ │ - ldr r4, [r2, r0] │ │ │ │ + ldr r4, [r0, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 351af4 │ │ │ │ + b.n 351ad4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - tst r2, r4 │ │ │ │ + tst r2, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, r1, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r1, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -366324,15 +366325,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (3517b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366344,15 +366345,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #600] @ (351a0c ) │ │ │ │ + ldr r5, [pc, #536] @ (3519cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (35181c ) │ │ │ │ ldr r3, [pc, #104] @ (351820 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -366377,15 +366378,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (35182c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366397,15 +366398,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #264] @ (351938 ) │ │ │ │ + ldr r5, [pc, #200] @ (3518f8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (35189c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366439,25 +366440,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (3518ac ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 351850 │ │ │ │ str r4, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #96] @ (351910 ) │ │ │ │ + ldr r5, [pc, #32] @ (3518d0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (3519d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366546,40 +366547,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 3518da │ │ │ │ ldr r0, [pc, #104] @ (3519ec ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 3518da │ │ │ │ ldr r0, [pc, #96] @ (3519f0 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3518d2 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 351940 │ │ │ │ b.n 3518d2 │ │ │ │ ldr r0, [pc, #68] @ (3519f4 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3518d6 │ │ │ │ ldr r0, [pc, #56] @ (3519f8 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3518d2 │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ @@ -366588,21 +366589,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #752] @ (351ce0 ) │ │ │ │ + ldr r5, [pc, #688] @ (351ca0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #656] @ (351c84 ) │ │ │ │ + ldr r4, [pc, #592] @ (351c44 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #120] @ (351a70 ) │ │ │ │ + ldr r5, [pc, #56] @ (351a30 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #640] @ (351c7c ) │ │ │ │ + ldr r4, [pc, #576] @ (351c3c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #108] @ 351a78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -366638,26 +366639,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 351a24 │ │ │ │ ldr r0, [pc, #32] @ (351a88 ) │ │ │ │ sub.w r1, r4, #1440 @ 0x5a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 351a24 │ │ │ │ str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ movt r3, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r0, #1300] @ 0x514 │ │ │ │ @@ -366691,24 +366692,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351ac8 │ │ │ │ ldr r0, [pc, #24] @ (351b0c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ pop {r4} │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #32] │ │ │ │ + ldr r6, [r0, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #134144 @ 0x20c00 │ │ │ │ @@ -366786,15 +366787,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 351bd6 │ │ │ │ ldr r0, [pc, #104] @ (351c64 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ add.w r4, r4, r4, lsl #1 │ │ │ │ bl 38f8a4 │ │ │ │ subs r1, r7, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 351bac │ │ │ │ @@ -366814,35 +366815,35 @@ │ │ │ │ ldr r3, [pc, #36] @ (351c60 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351bc8 │ │ │ │ ldr r0, [pc, #48] @ (351c78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r5, #1324] @ 0x52c │ │ │ │ ldr.w r1, [r5, #1408] @ 0x580 │ │ │ │ b.n 351bc8 │ │ │ │ nop │ │ │ │ str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #20] │ │ │ │ + ldr r6, [r0, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r0, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf7fe0049 │ │ │ │ + @ instruction: 0xf7ee0049 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r2, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 351cf0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -366875,28 +366876,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351cbc │ │ │ │ mov r4, r2 │ │ │ │ ldr r0, [pc, #32] @ (351d00 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 351cbc │ │ │ │ nop │ │ │ │ str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #368] @ (351e6c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #664] @ (351f9c ) │ │ │ │ + ldr r3, [pc, #600] @ (351f5c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -367002,15 +367003,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (351e68 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 351de2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -367020,15 +367021,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #640] @ (3520ec ) │ │ │ │ + ldr r2, [pc, #576] @ (3520ac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #284] @ (351f9c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -367099,23 +367100,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 351eaa │ │ │ │ ldr r0, [pc, #116] @ (351fb0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r1, [r4, #208] @ 0xd0 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ and.w r6, r1, r3 │ │ │ │ b.n 351eaa │ │ │ │ ldr r0, [pc, #96] @ (351fb4 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r2, r3 │ │ │ │ @@ -367131,33 +367132,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351ef6 │ │ │ │ ldr r0, [pc, #40] @ (351fbc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 351ef6 │ │ │ │ ldrh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #992] @ (352390 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #744] @ (35229c ) │ │ │ │ + ldr r2, [pc, #680] @ (35225c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #376] @ (352130 ) │ │ │ │ + ldr r2, [pc, #312] @ (3520f0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #688] @ (352270 ) │ │ │ │ + ldr r2, [pc, #624] @ (352230 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -367192,26 +367193,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 351ffe │ │ │ │ ldr r0, [pc, #32] @ (35204c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 351ffe │ │ │ │ ldrh r6, [r7, #38] @ 0x26 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #84] @ 0x54 │ │ │ │ + str r6, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -367246,26 +367247,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35208e │ │ │ │ ldr r0, [pc, #32] @ (3520dc ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 35208e │ │ │ │ ldrh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #272] @ (3521e8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 352138 │ │ │ │ sub sp, #8 │ │ │ │ @@ -367290,27 +367291,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352102 │ │ │ │ ldr r0, [pc, #32] @ (352148 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 352102 │ │ │ │ nop │ │ │ │ ldrh r4, [r5, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #720] @ (35241c ) │ │ │ │ + ldr r2, [pc, #656] @ (3523dc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -367361,26 +367362,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3521aa │ │ │ │ ldr r0, [pc, #28] @ (3521fc ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3521aa │ │ │ │ ldrh r0, [r7, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #120] @ (352288 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -367422,26 +367423,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352222 │ │ │ │ ldr r0, [pc, #36] @ (352298 ) │ │ │ │ lsrs r3, r6, #14 │ │ │ │ ubfx r2, r2, #15, #1 │ │ │ │ ubfx r1, r5, #12, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352222 │ │ │ │ nop │ │ │ │ ldrh r6, [r1, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #56] @ 0x38 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #1072] @ 3526e0 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -367533,15 +367534,15 @@ │ │ │ │ ldr r3, [pc, #864] @ (3526f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3522dc │ │ │ │ ldr r0, [pc, #860] @ (3526fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3522dc │ │ │ │ ldr r3, [pc, #852] @ (352700 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352302 │ │ │ │ ldr r3, [pc, #836] @ (3526f8 ) │ │ │ │ @@ -367558,15 +367559,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 3526ae │ │ │ │ ldr r0, [pc, #820] @ (352708 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35254c │ │ │ │ cmp r1, #1 │ │ │ │ beq.w 3524fc │ │ │ │ @@ -367666,15 +367667,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 352382 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #548] @ (352718 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #12] │ │ │ │ b.n 352402 │ │ │ │ lsls r5, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r1, [r4, #12] │ │ │ │ bpl.w 3523fa │ │ │ │ movs r1, #1 │ │ │ │ @@ -367802,30 +367803,30 @@ │ │ │ │ beq.w 352406 │ │ │ │ b.n 352522 │ │ │ │ ldr r0, [pc, #256] @ (352728 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 352562 │ │ │ │ lsls r1, r2, #15 │ │ │ │ bpl.n 352566 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 352506 │ │ │ │ b.n 352608 │ │ │ │ ldr r0, [pc, #216] @ (35272c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr.w r3, [r7, #2072] @ 0x818 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r1, [r8, #66] @ 0x42 │ │ │ │ ubfx r0, r3, #19, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -367845,15 +367846,15 @@ │ │ │ │ ldr r0, [pc, #152] @ (352730 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsrs r2, r2, #17 │ │ │ │ strd lr, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3525d6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (352734 ) │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ ldr r1, [pc, #124] @ (352738 ) │ │ │ │ ldr r0, [pc, #128] @ (35273c ) │ │ │ │ add r3, pc │ │ │ │ @@ -367881,53 +367882,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, #14] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r4] │ │ │ │ + ldrsb r0, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrsb r4, [r3, r4] │ │ │ │ + ldrsb r4, [r1, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0x47ce │ │ │ │ + @ instruction: 0x47be │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r7, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r0, r6] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r1, r4] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, pc │ │ │ │ + cmp r4, sp │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r6, [r7, r1] │ │ │ │ + ldrsh r6, [r5, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r4, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, ip │ │ │ │ + cmp r6, sl │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r0, [r5, r1] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r3, r6] │ │ │ │ + ldrsh r4, [r1, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #252] @ (35285c ) │ │ │ │ @@ -367986,15 +367987,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (352868 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 352798 │ │ │ │ ldr r0, [pc, #124] @ (35286c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352798 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r4, #224] @ 0xe0 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ bl 351e6c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -368017,47 +368018,47 @@ │ │ │ │ ldr r2, [pc, #60] @ (352868 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 352798 │ │ │ │ ldr r0, [pc, #60] @ (352874 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352798 │ │ │ │ ldr r2, [pc, #56] @ (352878 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 352798 │ │ │ │ ldr r2, [pc, #28] @ (352868 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 352798 │ │ │ │ ldr r0, [pc, #40] @ (35287c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352798 │ │ │ │ strh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r0 │ │ │ │ + negs r2, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r2, r1] │ │ │ │ + ldrsh r6, [r0, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r4 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #20480 @ 0x5000 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -368131,15 +368132,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (352994 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ bic.w r2, r2, #4261412864 @ 0xfe000000 │ │ │ │ ldr.w r1, [r3, #1324] @ 0x52c │ │ │ │ orrs r1, r2 │ │ │ │ str.w r1, [r3, #1324] @ 0x52c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -368154,15 +368155,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #784] @ (352cbc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -368258,19 +368259,19 @@ │ │ │ │ ldr.w r2, [r8, #12] │ │ │ │ umull r7, r4, r4, r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 352bfa │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r7, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r4, r1 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r8, #4] │ │ │ │ b.n 352aa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352a78 │ │ │ │ ldr r3, [pc, #476] @ (352cc4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -368281,15 +368282,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 352a78 │ │ │ │ ldr r0, [pc, #460] @ (352ccc ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352a78 │ │ │ │ bic.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ cbz r1, 352b66 │ │ │ │ orr.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ @@ -368338,15 +368339,15 @@ │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3529e6 │ │ │ │ ldr r0, [pc, #312] @ (352cd8 ) │ │ │ │ mov.w r1, r8, lsl #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, r8, lsl #2] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ orrs r3, r2 │ │ │ │ b.n 3529e6 │ │ │ │ ldr r3, [pc, #296] @ (352cdc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -368356,15 +368357,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 352aa8 │ │ │ │ ldr r0, [pc, #272] @ (352ce0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352aa8 │ │ │ │ ldr.w r0, [r5, #3512] @ 0xdb8 │ │ │ │ bl 38553c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r0, 352c26 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352c7a │ │ │ │ @@ -368384,15 +368385,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 352ac0 │ │ │ │ ldr r0, [pc, #208] @ (352ce8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352ac0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352c9a │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -368412,86 +368413,86 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 352b56 │ │ │ │ ldr r0, [pc, #132] @ (352cec ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352b56 │ │ │ │ ldr r0, [pc, #124] @ (352cf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352b7e │ │ │ │ ldr r3, [pc, #120] @ (352cf4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352bea │ │ │ │ ldr r3, [pc, #64] @ (352cc8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 352bea │ │ │ │ ldr r0, [pc, #104] @ (352cf8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352bea │ │ │ │ ldr r3, [pc, #96] @ (352cfc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352c2a │ │ │ │ ldr r3, [pc, #32] @ (352cc8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 352c2a │ │ │ │ ldr r0, [pc, #80] @ (352d00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 352c2a │ │ │ │ nop │ │ │ │ strh r4, [r6, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mvns r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #776] @ (352fd8 ) │ │ │ │ + ldr r0, [pc, #712] @ (352f98 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #600] @ (352f34 ) │ │ │ │ + ldr r1, [pc, #536] @ (352ef4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #568] @ (352f1c ) │ │ │ │ + ldr r0, [pc, #504] @ (352edc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blx pc │ │ │ │ + blx sp │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #232] @ (352ddc ) │ │ │ │ + ldr r1, [pc, #168] @ (352d9c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #344] @ (352e54 ) │ │ │ │ + ldr r1, [pc, #280] @ (352e14 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #142 @ 0x8e │ │ │ │ + subs r5, #126 @ 0x7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #236] @ 352e00 │ │ │ │ sub.w r3, r1, #784 @ 0x310 │ │ │ │ @@ -368575,26 +368576,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 352d32 │ │ │ │ ldr r0, [pc, #28] @ (352e10 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 352d32 │ │ │ │ ldrb r6, [r0, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #720] @ (3530dc ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -368629,26 +368630,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 352e52 │ │ │ │ ldr r0, [pc, #32] @ (352ea0 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 352e52 │ │ │ │ ldrb r2, [r5, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -368683,26 +368684,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 352ee2 │ │ │ │ ldr r0, [pc, #32] @ (352f30 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 352ee2 │ │ │ │ ldrb r2, [r3, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r0] │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #64509 @ 0xfbfd │ │ │ │ movt r2, #30676 @ 0x77d4 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ ands r2, r3 │ │ │ │ b.n 352998 │ │ │ │ @@ -368733,27 +368734,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352f66 │ │ │ │ ldr r0, [pc, #32] @ (352fac ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 352f66 │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, lr │ │ │ │ + mov r8, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (35306c ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (353070 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -368792,15 +368793,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352fd2 │ │ │ │ ldr r0, [pc, #104] @ (35307c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r1, [pc, #84] @ (353074 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 352fe8 │ │ │ │ ldr r1, [pc, #80] @ (353078 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -368812,15 +368813,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (353080 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -368834,40 +368835,40 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #18 │ │ │ │ + subs r4, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r6, r5, #133120 @ 0x20800 │ │ │ │ add.w r8, r5, #134144 @ 0x20c00 │ │ │ │ mov sl, r1 │ │ │ │ add.w r4, r6, #852 @ 0x354 │ │ │ │ ldr.w r0, [r7, #2116] @ 0x844 │ │ │ │ add.w r9, r8, #328 @ 0x148 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ b.n 3530bc │ │ │ │ adds r4, #20 │ │ │ │ cmp r4, r9 │ │ │ │ beq.n 3530d4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3530b6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #20 │ │ │ │ bl 351c7c │ │ │ │ cmp r4, r9 │ │ │ │ bne.n 3530bc │ │ │ │ ldr r3, [pc, #316] @ (353214 ) │ │ │ │ mov ip, r7 │ │ │ │ @@ -368977,19 +368978,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 353204 │ │ │ │ b.n 353148 │ │ │ │ nop │ │ │ │ - subs r3, #92 @ 0x5c │ │ │ │ + subs r3, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #100 @ 0x64 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, #182 @ 0xb6 │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (353344 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -369035,15 +369036,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (353350 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3532a0 │ │ │ │ ldr r0, [pc, #188] @ (353358 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 353084 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 35325a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -369069,28 +369070,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 353244 │ │ │ │ ldr r0, [pc, #124] @ (353360 ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353244 │ │ │ │ ldr r0, [pc, #112] @ (353364 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353256 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 353286 │ │ │ │ b.n 3532a0 │ │ │ │ @@ -369102,37 +369103,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (353350 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3532b2 │ │ │ │ ldr r0, [pc, #48] @ (35336c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3532b2 │ │ │ │ ldrb r4, [r5, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + subs r1, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #180 @ 0xb4 │ │ │ │ + subs r1, #164 @ 0xa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #48 @ 0x30 │ │ │ │ + subs r2, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r2, #1300] @ 0x514 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 353394 │ │ │ │ ldr.w r2, [r0, #208] @ 0xd0 │ │ │ │ @@ -369231,15 +369232,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35342a │ │ │ │ ldr r0, [pc, #232] @ (35356c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35342a │ │ │ │ add.w r2, r1, #65536 @ 0x10000 │ │ │ │ ldrh.w r2, [r4, r2, lsl #1] │ │ │ │ bfi r3, r2, #0, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3533ee │ │ │ │ @@ -369253,15 +369254,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3533ee │ │ │ │ ldr r0, [pc, #188] @ (353574 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3533ee │ │ │ │ cbnz r0, 353526 │ │ │ │ uxth r2, r3 │ │ │ │ cbz r1, 3534d6 │ │ │ │ add.w r1, r1, #65536 @ 0x10000 │ │ │ │ strh.w r2, [r4, r1, lsl #1] │ │ │ │ @@ -369288,15 +369289,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35342a │ │ │ │ ldr r0, [pc, #96] @ (35357c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35342a │ │ │ │ ldr r2, [pc, #88] @ (353580 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3534c8 │ │ │ │ @@ -369305,43 +369306,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3534c8 │ │ │ │ ldr r0, [pc, #68] @ (353584 ) │ │ │ │ uxth r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3534c8 │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #30 │ │ │ │ + subs r0, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, r5] │ │ │ │ + strh r4, [r7, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #688] @ (353824 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, r3] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ blxns r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r3] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #232] @ (353684 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -369381,15 +369382,15 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35365c │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ mov r0, r2 │ │ │ │ ldrb.w r1, [r4, #2112] @ 0x840 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -369410,15 +369411,15 @@ │ │ │ │ bpl.n 3535bc │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #76] @ (353694 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr.w r2, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr.w r0, [r4, r3, lsl #2] │ │ │ │ b.n 3535bc │ │ │ │ ldr r3, [pc, #56] @ (353698 ) │ │ │ │ @@ -369432,31 +369433,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3535f6 │ │ │ │ ldr r0, [pc, #40] @ (35369c ) │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3535f6 │ │ │ │ nop │ │ │ │ strb r4, [r0, #29] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ and.w lr, r2, #7 │ │ │ │ ldr.w ip, [pc, #136] @ 353730 │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ sub.w r1, r1, #16384 @ 0x4000 │ │ │ │ add.w r3, r1, #51 @ 0x33 │ │ │ │ @@ -369498,25 +369499,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3536fa │ │ │ │ ldr r0, [pc, #28] @ (353740 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ nop │ │ │ │ strb r4, [r4, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #912] @ (353ad4 ) │ │ │ │ + ldr r5, [pc, #848] @ (353a94 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #308] @ (35388c ) │ │ │ │ @@ -369611,15 +369612,15 @@ │ │ │ │ bpl.n 3537ac │ │ │ │ ldr r0, [pc, #80] @ (35389c ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, lr │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r5, #42] @ 0x2a │ │ │ │ adds r1, r3, #6 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ ldr.w lr, [r5, r1, lsl #3] │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add.w r3, r5, r1, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -369638,21 +369639,21 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #168 @ 0xa8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #744] @ (353b90 ) │ │ │ │ + ldr r4, [pc, #680] @ (353b50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #744] @ (353b94 ) │ │ │ │ + ldr r7, [pc, #680] @ (353b54 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1556] @ 353ed4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -369819,15 +369820,15 @@ │ │ │ │ ldr.w r3, [pc, #1112] @ 353eec │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 353922 │ │ │ │ ldr.w r0, [pc, #1100] @ 353ef0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353922 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3539e6 │ │ │ │ ldr.w r3, [pc, #1084] @ 353ef4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369846,15 +369847,15 @@ │ │ │ │ ldr.w r3, [pc, #1032] @ 353eec │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3539e6 │ │ │ │ ldr.w r0, [pc, #1028] @ 353ef8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3539e6 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ orr.w r1, r1, #48 @ 0x30 │ │ │ │ str r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3539e6 │ │ │ │ @@ -369889,15 +369890,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 353986 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ (353f00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353986 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 353d54 │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 3539c6 │ │ │ │ b.n 3539e6 │ │ │ │ @@ -369940,15 +369941,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 353a6c │ │ │ │ ldr r0, [pc, #776] @ (353f08 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353a6c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3539e6 │ │ │ │ ldr r3, [pc, #756] @ (353f0c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369957,15 +369958,15 @@ │ │ │ │ ldr r3, [pc, #712] @ (353eec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 353ad2 │ │ │ │ ldr r0, [pc, #732] @ (353f10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3539e6 │ │ │ │ b.n 353ad4 │ │ │ │ mov r0, r7 │ │ │ │ bl 346864 │ │ │ │ @@ -369986,15 +369987,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35397a │ │ │ │ ldr r0, [pc, #668] @ (353f18 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb.w r2, [sp, #25] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35397a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 353e38 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ strb.w r4, [sp, #27] │ │ │ │ @@ -370053,15 +370054,15 @@ │ │ │ │ ldr r3, [pc, #428] @ (353eec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 353ad2 │ │ │ │ ldr r0, [pc, #468] @ (353f20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353d16 │ │ │ │ ldr r3, [pc, #460] @ (353f24 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 353d6a │ │ │ │ ldr r3, [pc, #396] @ (353eec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -370080,15 +370081,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 353bca │ │ │ │ ldr r0, [pc, #412] @ (353f2c ) │ │ │ │ uxth r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353bca │ │ │ │ ldr r3, [pc, #404] @ (353f30 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbnz r3, 353dec │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ @@ -370109,26 +370110,26 @@ │ │ │ │ ldr r3, [pc, #280] @ (353eec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 353ad2 │ │ │ │ ldr r0, [pc, #340] @ (353f34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [sl] │ │ │ │ b.n 353d1a │ │ │ │ ldr r3, [pc, #252] @ (353eec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 353b2e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ (353f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353da4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3539e6 │ │ │ │ ldr r3, [pc, #224] @ (353ef4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -370137,38 +370138,38 @@ │ │ │ │ ldr r3, [pc, #200] @ (353eec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 353d16 │ │ │ │ ldr r0, [pc, #268] @ (353f3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353d16 │ │ │ │ ldr r3, [pc, #260] @ (353f40 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353c98 │ │ │ │ ldr r3, [pc, #164] @ (353eec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 353c98 │ │ │ │ ldr r0, [pc, #236] @ (353f44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353c98 │ │ │ │ ldr r0, [pc, #232] @ (353f48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3539c2 │ │ │ │ ldr r0, [pc, #220] @ (353f4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3539e6 │ │ │ │ b.n 353ad4 │ │ │ │ ldr r2, [pc, #160] @ (353f24 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ @@ -370191,20 +370192,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 353eca │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 353e98 │ │ │ │ ldr r0, [pc, #148] @ (353f54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353cc8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ (353f58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353cc8 │ │ │ │ strb r4, [r3, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -370212,67 +370213,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, #14] │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #124 @ 0x7c │ │ │ │ + adds r4, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #254 @ 0xfe │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #2 │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #528] @ (354130 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #200] @ (353ff8 ) │ │ │ │ + ldr r3, [pc, #136] @ (353fb8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #184 @ 0xb8 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #46 @ 0x2e │ │ │ │ + adds r3, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r3, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #238 @ 0xee │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r3, #86 @ 0x56 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370314,26 +370315,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353fb4 │ │ │ │ ldr r0, [pc, #28] @ (353ff8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 353fb4 │ │ │ │ nop │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bx r4 │ │ │ │ + bx r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370375,26 +370376,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354054 │ │ │ │ ldr r0, [pc, #28] @ (354098 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 354054 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r6 │ │ │ │ + mov lr, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370436,26 +370437,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3540f4 │ │ │ │ ldr r0, [pc, #28] @ (354138 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3540f4 │ │ │ │ nop │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, fp │ │ │ │ + add r6, r9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370497,26 +370498,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354194 │ │ │ │ ldr r0, [pc, #28] @ (3541d8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 354194 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #272] @ (3542e4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r6, r5 │ │ │ │ + mvns r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #328] @ 354334 │ │ │ │ sub.w r4, r1, #768 @ 0x300 │ │ │ │ @@ -370620,26 +370621,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35420a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (354344 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35420a │ │ │ │ ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, fp │ │ │ │ + cmp sl, r9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 3543fc │ │ │ │ mov r3, r0 │ │ │ │ @@ -370698,15 +370699,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 354384 │ │ │ │ ldr r0, [pc, #48] @ (354418 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 354384 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r0, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -370717,15 +370718,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #48 @ 0x30 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ sub sp, #396 @ 0x18c │ │ │ │ @@ -370774,28 +370775,28 @@ │ │ │ │ bl 347cec │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ subs r5, r0, r2 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #59 @ 0x3b │ │ │ │ bhi.w 354858 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ subs r2, r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r6, #1 │ │ │ │ blx 262a78 │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ @@ -371132,15 +371133,15 @@ │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 354d2a │ │ │ │ movs r3, #22 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ b.n 354510 │ │ │ │ uxth r3, r3 │ │ │ │ subs r5, r3, r1 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 3545d6 │ │ │ │ add r3, sp, #392 @ 0x188 │ │ │ │ @@ -371462,15 +371463,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3548aa │ │ │ │ ldr r0, [pc, #76] @ (354c54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3548aa │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.n 354558 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @@ -371480,27 +371481,27 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [r2, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #64] @ 0x40 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #196 @ 0xc4 │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #124 @ 0x7c │ │ │ │ + cmp r6, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [pc, #2524] @ 355638 │ │ │ │ ubfx r2, sl, #12, #2 │ │ │ │ tst.w r7, #1 │ │ │ │ mov.w r6, #1 │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ @@ -371565,15 +371566,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35447c │ │ │ │ ldr.w r0, [pc, #2344] @ 355644 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 35447c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -371900,15 +371901,15 @@ │ │ │ │ ldr.w r3, [pc, #1432] @ 355640 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3550c0 │ │ │ │ ldr.w r0, [pc, #1436] @ 355650 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3550c0 │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ add r6, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, r5 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ @@ -372092,15 +372093,15 @@ │ │ │ │ ldr r0, [pc, #912] @ (355658 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 354dc4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r4, [r8, #20] │ │ │ │ ldr.w r0, [r3, #2888] @ 0xb48 │ │ │ │ bl 346690 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ @@ -372141,15 +372142,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 35501c │ │ │ │ ldr r0, [pc, #776] @ (355660 ) │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35501c │ │ │ │ mov r0, r4 │ │ │ │ bl 3481d8 │ │ │ │ b.w 354a14 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #3512] @ 0xdb8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -372163,15 +372164,15 @@ │ │ │ │ ldr r3, [pc, #696] @ (355640 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 354df6 │ │ │ │ ldr r0, [pc, #724] @ (355668 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 354df6 │ │ │ │ str r5, [sp, #380] @ 0x17c │ │ │ │ cmp.w r6, #167772160 @ 0xa000000 │ │ │ │ bne.n 355324 │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ b.w 354b58 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -372241,15 +372242,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 355038 │ │ │ │ ldr r0, [pc, #512] @ (355674 ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 355038 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 355556 │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r2, #172] @ 0xac │ │ │ │ @@ -372257,22 +372258,22 @@ │ │ │ │ itt ne │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [r2, #172] @ 0xac │ │ │ │ b.w 3547e2 │ │ │ │ ldr r0, [pc, #476] @ (355678 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35501c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #464] @ (35567c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [r9, r4, lsl #2] │ │ │ │ ldr.w r0, [r9, r6, lsl #2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 3553ec │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add.w r2, r3, #14 │ │ │ │ @@ -372285,15 +372286,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 3555e2 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.w 3548ee │ │ │ │ ldrb.w r3, [sp, #313] @ 0x139 │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 3548ee │ │ │ │ add.w r3, r8, #20480 @ 0x5000 │ │ │ │ @@ -372330,15 +372331,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 355484 │ │ │ │ ldr r0, [pc, #276] @ (355684 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 355484 │ │ │ │ ldr r2, [pc, #268] @ (355688 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 354938 │ │ │ │ @@ -372361,21 +372362,21 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrb.w r3, [sp, #254] @ 0xfe │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #253] @ 0xfd │ │ │ │ ldrb.w r2, [sp, #252] @ 0xfc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 354938 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (355690 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 3548a0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w lr, r3, r2 │ │ │ │ add.w ip, lr, #32 │ │ │ │ mov r6, r9 │ │ │ │ @@ -372398,62 +372399,62 @@ │ │ │ │ ldr r1, [pc, #112] @ (355698 ) │ │ │ │ ldr r0, [pc, #112] @ (35569c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - subs r0, r2, #7 │ │ │ │ + subs r0, r0, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r5, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r1, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #64] @ (3556a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ + cmp r2, #178 @ 0xb2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #152 @ 0x98 │ │ │ │ + adds r5, #136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #248 @ 0xf8 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r2, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [ip, #-260]! @ 0xfffffefc │ │ │ │ + ldc2l 0, cr0, [ip, #-260] @ 0xfffffefc │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb7a0041 │ │ │ │ - stc2 0, cr0, [r4, #-260] @ 0xfffffefc │ │ │ │ - asrs r6, r1, #24 │ │ │ │ + @ instruction: 0xfb6a0041 │ │ │ │ + ldc2l 0, cr0, [r4], #260 @ 0x104 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r7, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r3, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp] │ │ │ │ b.w 35441c │ │ │ │ @@ -372902,35 +372903,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r0, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #512] @ (355d94 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r0, #9 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + asrs r0, r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r6, #4 │ │ │ │ + asrs r0, r4, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 355b6a │ │ │ │ ldrb.w r3, [fp, #113] @ 0x71 │ │ │ │ ldr.w r0, [fp, #116] @ 0x74 │ │ │ │ cbnz r3, 355bc8 │ │ │ │ @@ -373001,15 +373002,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35599c │ │ │ │ ldr r0, [pc, #936] @ (356024 ) │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ b.n 35599c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [fp, #104] @ 0x68 │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 355eb8 │ │ │ │ @@ -373258,15 +373259,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (356020 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3558f6 │ │ │ │ ldr r0, [pc, #200] @ (356034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3558f6 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r3, [r3, #2072] @ 0x818 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ str r1, [r4, #4] │ │ │ │ @@ -373324,33 +373325,33 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #512] @ (35621c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r1, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + lsrs r4, r5, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, r7 │ │ │ │ + adds r0, r0, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 23003a │ │ │ │ - lsrs r0, r1, #17 │ │ │ │ + lsrs r0, r7, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #56 @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r6, #16 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #50 @ 0x32 │ │ │ │ + movs r5, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r5, r0 │ │ │ │ + subs r0, r3, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356050 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373388,26 +373389,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (3560cc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35606c │ │ │ │ ldr r0, [pc, #24] @ (3560d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35606c │ │ │ │ nop │ │ │ │ ldr r4, [pc, #512] @ (3562c4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (356130 ) │ │ │ │ @@ -373435,26 +373436,26 @@ │ │ │ │ ldr r0, [pc, #36] @ (356140 ) │ │ │ │ add.w r3, r1, #9 │ │ │ │ subs r1, #6 │ │ │ │ it mi │ │ │ │ movmi r1, r3 │ │ │ │ add r0, pc │ │ │ │ asrs r1, r1, #4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3560f6 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #1008] @ (356524 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #688] @ (3563ec ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + adds r0, r3, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (3561fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -373489,15 +373490,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 356050 │ │ │ │ ldr r0, [pc, #96] @ (356208 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 356176 │ │ │ │ ldr r1, [pc, #84] @ (35620c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 356166 │ │ │ │ @@ -373507,46 +373508,46 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 356166 │ │ │ │ ldr r0, [pc, #68] @ (356210 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 356166 │ │ │ │ ldr r3, [pc, #52] @ (356214 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 356198 │ │ │ │ ldr r3, [pc, #24] @ (356204 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 356198 │ │ │ │ ldr r0, [pc, #36] @ (356218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 356198 │ │ │ │ ldr r3, [pc, #552] @ (356428 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #18 │ │ │ │ + cmp r0, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #576] @ (356450 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + adds r4, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #6 │ │ │ │ + adds r4, r1, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -373630,15 +373631,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 356312 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #92] @ (35635c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 356312 │ │ │ │ ldr r3, [pc, #68] @ (356350 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 356328 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373658,32 +373659,32 @@ │ │ │ │ ldr r3, [pc, #36] @ (356358 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 356310 │ │ │ │ ldr r0, [pc, #36] @ (356364 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 356310 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #320] @ (35648c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsrs r2, r7, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r6, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r2, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356368 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373823,15 +373824,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 356448 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #44] @ (3564fc ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 356448 │ │ │ │ ldr.w r2, [r5, #2116] @ 0x844 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 344928 │ │ │ │ @@ -373841,15 +373842,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r5 │ │ │ │ + subs r4, r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356500 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -373909,27 +373910,27 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.n 35652a │ │ │ │ ldr r0, [pc, #28] @ (3565d8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35652a │ │ │ │ nop │ │ │ │ blxns r9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #48 @ 0x30 │ │ │ │ + movs r4, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ bmi.n 3565ee │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -374004,15 +374005,15 @@ │ │ │ │ bpl.n 3566b2 │ │ │ │ ldr r0, [pc, #196] @ (356760 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3566b2 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 356708 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -374044,15 +374045,15 @@ │ │ │ │ bpl.n 35666a │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #116] @ (35676c ) │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35666a │ │ │ │ ldr r2, [pc, #100] @ (356770 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3566b2 │ │ │ │ ldr r2, [pc, #72] @ (35675c ) │ │ │ │ @@ -374062,48 +374063,48 @@ │ │ │ │ bpl.n 3566b2 │ │ │ │ ldr r0, [pc, #84] @ (356774 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3566b2 │ │ │ │ ldr r0, [pc, #64] @ (356778 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 356664 │ │ │ │ - mrc 0, 2, r0, cr2, cr5, {2} │ │ │ │ + mcr 0, 2, r0, cr2, cr5, {2} │ │ │ │ mov lr, r7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9ba0063 │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r1 │ │ │ │ + subs r6, r2, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r7 │ │ │ │ + adds r6, r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, r0 │ │ │ │ + subs r4, r5, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r3, r4 │ │ │ │ + adds r2, r1, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0035677c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374154,15 +374155,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 356810 │ │ │ │ ldr r3, [pc, #120] @ (356880 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35684e │ │ │ │ movs r1, #0 │ │ │ │ @@ -374186,15 +374187,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3567c8 │ │ │ │ ldr r0, [pc, #88] @ (356894 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 3567c8 │ │ │ │ ldr r3, [pc, #72] @ (356898 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35680e │ │ │ │ @@ -374205,35 +374206,35 @@ │ │ │ │ bpl.n 35680e │ │ │ │ ldr r0, [pc, #56] @ (35689c ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35680e │ │ │ │ - stcl 0, cr0, [r0], #340 @ 0x154 │ │ │ │ + ldcl 0, cr0, [r0], {85} @ 0x55 │ │ │ │ cmp r2, r9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ vmla.i16 q0, q5, d4[2] │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, r0 │ │ │ │ + subs r0, r5, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #720] @ (356b64 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r6 │ │ │ │ + adds r6, r6, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003568a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -374261,15 +374262,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ add.w r3, fp, #860 @ 0x35c │ │ │ │ add.w r0, r6, #336 @ 0x150 │ │ │ │ mov.w r2, #1440 @ 0x5a0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ str.w r4, [r9, #2116] @ 0x844 │ │ │ │ str r2, [r3, #0] │ │ │ │ adds r2, #1 │ │ │ │ @@ -374287,15 +374288,15 @@ │ │ │ │ blx 260c44 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r8, [r4], #20 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 356930 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ add.w r4, fp, #116 @ 0x74 │ │ │ │ add.w r6, fp, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -374304,25 +374305,25 @@ │ │ │ │ bl 3453ac │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 35695a │ │ │ │ add.w r0, fp, #840 @ 0x348 │ │ │ │ add.w r5, r5, #20480 @ 0x5000 │ │ │ │ bl 346410 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #196] @ (356a44 ) │ │ │ │ ldr r2, [pc, #200] @ (356a48 ) │ │ │ │ ldr r1, [pc, #200] @ (356a4c ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ bl 344af8 │ │ │ │ ldr r3, [pc, #164] @ (356a50 ) │ │ │ │ @@ -374369,61 +374370,61 @@ │ │ │ │ ldr r3, [pc, #68] @ (356a5c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3569ba │ │ │ │ ldr r0, [pc, #60] @ (356a60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3569ba │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r0, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r2, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ @ instruction: 0xf92fffff │ │ │ │ cbz r3, 356a96 │ │ │ │ - vrshr.u64 d16, d22, #1 │ │ │ │ + vsubl.u q8, d31, d22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldcl 0, cr0, [r8], #-256 @ 0xffffff00 │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + stcl 0, cr0, [r8], #-256 @ 0xffffff00 │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356a64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r8, r0, #131072 @ 0x20000 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r4, [r8, #2116] @ 0x844 │ │ │ │ cbz r4, 356a8c │ │ │ │ mov r0, r4 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ add.w r6, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #852 @ 0x354 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 356aa8 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne.n 356a96 │ │ │ │ add.w r7, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ @@ -374512,19 +374513,19 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, fp, r2, r5 │ │ │ │ cbnz r3, 356be8 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ adds r4, #20 │ │ │ │ strb.w r8, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 356b86 │ │ │ │ ldrh.w r3, [r9] │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 356bd4 │ │ │ │ @@ -374549,31 +374550,31 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 356ba2 │ │ │ │ ldr r0, [pc, #100] @ (356c64 ) │ │ │ │ mov r2, r5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 356ba2 │ │ │ │ ldr.w r0, [r9, #3508] @ 0xdb4 │ │ │ │ bl 491df0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r9, #2116] @ 0x844 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -374582,15 +374583,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #32 │ │ │ │ + lsls r4, r7, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #128] @ 356cf8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -374832,25 +374833,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (356edc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ lsrs r6, r6, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.w 5deae8 │ │ │ │ + b.w 5dead8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -375251,15 +375252,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 356fb8 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 356fb8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -375326,49 +375327,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 3573fc │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 3573f4 │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 357422 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73de9c │ │ │ │ + b.w 73de8c │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e184 │ │ │ │ + b.w 73e174 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -375460,25 +375461,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3575f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #132] @ (3575fc ) │ │ │ │ ldr r1, [pc, #132] @ (357600 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #116] @ (357604 ) │ │ │ │ ldr r2, [pc, #120] @ (357608 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (35760c ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -375489,50 +375490,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #80] @ (357614 ) │ │ │ │ ldr r1, [pc, #84] @ (357618 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - svc 12 │ │ │ │ + udf #252 @ 0xfc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r2, r5, #13 │ │ │ │ + lsls r2, r3, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r4, r4] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 357704 │ │ │ │ + b.n 3576e4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r4, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #17 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r2, #14] │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -375548,25 +375549,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #316] @ (35778c ) │ │ │ │ ldr r1, [pc, #320] @ (357790 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (357794 ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -375610,15 +375611,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (35779c ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -375638,39 +375639,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r4, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #58 @ 0x3a │ │ │ │ + udf #42 @ 0x2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r2, r2, #15 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r0, #10 │ │ │ │ + lsls r0, r6, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r6, r0] │ │ │ │ + str r6, [r4, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r6, r3, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r6, r0, #14 │ │ │ │ + asrs r6, r6, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -375739,25 +375740,25 @@ │ │ │ │ bl 491df0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 492350 │ │ │ │ b.n 35781c │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ mov r7, r0 │ │ │ │ blx 263434 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 491df0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 492388 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ @@ -375785,25 +375786,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (357924 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #76] @ (357928 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (35792c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #60] @ (357930 ) │ │ │ │ ldr r2, [pc, #64] @ (357934 ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -375814,26 +375815,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - blt.n 357878 │ │ │ │ + blt.n 357858 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + asrs r6, r0, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vshr.u32 d16, d31, #14 │ │ │ │ - ldr r5, [pc, #680] @ (357bd8 ) │ │ │ │ + vshr.u32 d16, d31, #30 │ │ │ │ + ldr r5, [pc, #616] @ (357b98 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #928 @ 0x3a0 │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 357998 │ │ │ │ sub sp, #20 │ │ │ │ @@ -375841,37 +375842,37 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (3579a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 357988 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 260f78 │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 491e74 │ │ │ │ nop │ │ │ │ - blt.n 3579e0 │ │ │ │ + blt.n 3579c0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r7, #2 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r1, #3 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -375891,31 +375892,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38a230 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 3579c8 │ │ │ │ - bge.n 357958 │ │ │ │ + bge.n 357938 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bgt.n 357a54 │ │ │ │ + bgt.n 357a34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r1, #21] │ │ │ │ + ldrb r4, [r7, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 357a30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -375935,32 +375936,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (357a8c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a230 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3573d8 │ │ │ │ nop │ │ │ │ - bge.n 357ae0 │ │ │ │ + bge.n 357ac0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 3579e0 │ │ │ │ + blt.n 3579c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (357c18 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -375968,15 +375969,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (357c20 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -375990,15 +375991,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -376068,23 +376069,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - bls.n 357bb0 │ │ │ │ + bls.n 357b90 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r4, r4, #29 │ │ │ │ + lsrs r4, r2, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r6, #29 │ │ │ │ + lsrs r6, r4, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 357c4c │ │ │ │ + blt.n 357c2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -376135,15 +376136,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -376176,15 +376177,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #11 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a230 │ │ │ │ @@ -376194,19 +376195,19 @@ │ │ │ │ nop │ │ │ │ adds r0, #146 @ 0x92 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #90 @ 0x5a │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bvc.n 357cf8 │ │ │ │ + bvc.n 357cd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bls.n 357e10 │ │ │ │ + bls.n 357df0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r6, #9] │ │ │ │ + ldrb r0, [r4, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (357f30 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -376217,15 +376218,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (357f38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 357dda │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -376342,19 +376343,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 443b04 │ │ │ │ b.n 357e62 │ │ │ │ - bvs.n 357ed0 │ │ │ │ + bvs.n 357eb0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bhi.n 357fe8 │ │ │ │ + bhi.n 357fc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r0, #6] │ │ │ │ + ldrb r4, [r6, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2672] @ 3589c0 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -376528,15 +376529,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [pc, #2296] @ 3589e0 │ │ │ │ ldr.w r3, [pc, #2264] @ 3589c4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -376557,15 +376558,15 @@ │ │ │ │ ldr.w r1, [pc, #2244] @ 3589ec │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 3582f2 │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -376620,15 +376621,15 @@ │ │ │ │ ldr.w r1, [pc, #2064] @ 3589f8 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 3582f8 │ │ │ │ @@ -376827,15 +376828,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -377245,15 +377246,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 756be0 │ │ │ │ + bl 756bd0 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -377310,39 +377311,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #140 @ 0x8c │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #172 @ 0xac │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bcc.n 35899c │ │ │ │ + bcc.n 35897c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bpl.n 358ab0 │ │ │ │ + bpl.n 358a90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 35892c │ │ │ │ + bcc.n 35890c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bpl.n 358a34 │ │ │ │ + bpl.n 358a14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r0, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #246 @ 0xf6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bcc.n 358a80 │ │ │ │ + bcc.n 358a60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7aa003f │ │ │ │ - cmp r2, ip │ │ │ │ + @ instruction: 0xf79a003f │ │ │ │ + cmp r2, sl │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 358908 │ │ │ │ + bcs.n 358ae8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf6e8003f │ │ │ │ - add r8, r4 │ │ │ │ + @ instruction: 0xf6d8003f │ │ │ │ + add r8, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #18 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strb r2, [r4, #10] │ │ │ │ + strb r2, [r2, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 358216 │ │ │ │ b.n 358340 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ @@ -377776,15 +377777,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 359640 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -378219,15 +378220,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a230 │ │ │ │ @@ -378235,15 +378236,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 3573d8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #628] @ (359650 ) │ │ │ │ ldr r3, [pc, #580] @ (359624 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378269,15 +378270,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (35965c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #552] @ (359660 ) │ │ │ │ ldr r3, [pc, #492] @ (359624 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378331,15 +378332,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3573d8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 358c34 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (35966c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (359624 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -378436,33 +378437,33 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r2, r2, #5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, r3, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r0, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, r0, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r0, #48] @ 0x30 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r5, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r6, r7, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r6, r4, r0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -378490,15 +378491,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1600] @ 359cf0 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 359e26 │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 359e26 │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -378859,15 +378860,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #464] @ (359cfc ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a230 │ │ │ │ @@ -378947,15 +378948,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #240] @ (359d0c ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 38a230 │ │ │ │ @@ -378972,15 +378973,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a230 │ │ │ │ @@ -379020,39 +379021,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #25 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r2, r3, r6, r7, pc} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ite mi │ │ │ │ - lslmi r0, r0, #1 │ │ │ │ - strpl r0, [r7, #4] │ │ │ │ + itt cc │ │ │ │ + lslcc r0, r0, #1 │ │ │ │ + strcc r0, [r5, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r4, 359d0e │ │ │ │ + cbnz r4, 359d0a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - revsh r2, r3 │ │ │ │ + revsh r2, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r0, r0] │ │ │ │ + ldrh r4, [r6, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r6, r4, #5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xb870 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r0, 359d48 │ │ │ │ + cbnz r0, 359d44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r1, r4] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb826 │ │ │ │ + @ instruction: 0xb816 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r3, r3] │ │ │ │ + ldrh r0, [r1, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r0, 359d44 │ │ │ │ + cbnz r0, 359d40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ @@ -379138,19 +379139,19 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 3598f2 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 359b7a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb738 │ │ │ │ + @ instruction: 0xb728 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xb8a6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldr r0, [r1, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 359e52 │ │ │ │ ldr r0, [pc, #664] @ (35a0e4 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -379375,47 +379376,47 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (35a124 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - asrs r2, r0, #17 │ │ │ │ + asrs r2, r6, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cdp 0, 1, cr0, cr2, cr1, {2} │ │ │ │ - cdp 0, 0, cr0, cr0, cr1, {2} │ │ │ │ - stcl 0, cr0, [lr, #260]! @ 0x104 │ │ │ │ - ldcl 0, cr0, [ip, #260] @ 0x104 │ │ │ │ - stcl 0, cr0, [sl, #260] @ 0x104 │ │ │ │ - ldc 0, cr0, [r8, #260]! @ 0x104 │ │ │ │ - stc 0, cr0, [r6, #260]! @ 0x104 │ │ │ │ - ldc 0, cr0, [r4, #260] @ 0x104 │ │ │ │ - stc 0, cr0, [r2, #260] @ 0x104 │ │ │ │ - ldcl 0, cr0, [r0, #-260]! @ 0xfffffefc │ │ │ │ - ldcl 0, cr0, [lr, #-260] @ 0xfffffefc │ │ │ │ - stcl 0, cr0, [ip, #-260] @ 0xfffffefc │ │ │ │ - ldc 0, cr0, [sl, #-260]! @ 0xfffffefc │ │ │ │ - stc 0, cr0, [r8, #-260]! @ 0xfffffefc │ │ │ │ - ldc 0, cr0, [r6, #-260] @ 0xfffffefc │ │ │ │ - stc 0, cr0, [r4, #-260] @ 0xfffffefc │ │ │ │ + cdp 0, 0, cr0, cr2, cr1, {2} │ │ │ │ + ldcl 0, cr0, [r0, #260]! @ 0x104 │ │ │ │ + ldcl 0, cr0, [lr, #260] @ 0x104 │ │ │ │ + stcl 0, cr0, [ip, #260] @ 0x104 │ │ │ │ + ldc 0, cr0, [sl, #260]! @ 0x104 │ │ │ │ + stc 0, cr0, [r8, #260]! @ 0x104 │ │ │ │ + ldc 0, cr0, [r6, #260] @ 0x104 │ │ │ │ + stc 0, cr0, [r4, #260] @ 0x104 │ │ │ │ + ldcl 0, cr0, [r2, #-260]! @ 0xfffffefc │ │ │ │ + stcl 0, cr0, [r0, #-260]! @ 0xfffffefc │ │ │ │ + stcl 0, cr0, [lr, #-260] @ 0xfffffefc │ │ │ │ + ldc 0, cr0, [ip, #-260]! @ 0xfffffefc │ │ │ │ + stc 0, cr0, [sl, #-260]! @ 0xfffffefc │ │ │ │ + ldc 0, cr0, [r8, #-260] @ 0xfffffefc │ │ │ │ + stc 0, cr0, [r6, #-260] @ 0xfffffefc │ │ │ │ + ldcl 0, cr0, [r4], #260 @ 0x104 │ │ │ │ ldr r0, [pc, #4] @ (35a130 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ udf #86 @ 0x56 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 491e74 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 5e0324 │ │ │ │ + bl 5e0314 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 384c00 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -379448,15 +379449,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (35a240 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 35a20c │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 35a1aa │ │ │ │ @@ -379480,58 +379481,58 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35a1cc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (35a250 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35a1cc │ │ │ │ ldr r3, [pc, #32] @ (35a254 ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 35a1c2 │ │ │ │ lsrs r2, r4, #13 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0], #-260 @ 0xfffffefc │ │ │ │ + mrrc 0, 4, r0, r0, cr1 @ │ │ │ │ subs r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 4, r0, r4, cr1 │ │ │ │ - stc 0, cr0, [ip], #-260 @ 0xfffffefc │ │ │ │ + ldc 0, cr0, [r4], #-260 @ 0xfffffefc │ │ │ │ + ldc 0, cr0, [ip], {65} @ 0x41 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (35a2f8 ) │ │ │ │ ldr r2, [pc, #144] @ (35a2fc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (35a300 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #132] @ (35a304 ) │ │ │ │ ldr r1, [pc, #132] @ (35a308 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #116] @ (35a30c ) │ │ │ │ ldr r2, [pc, #120] @ (35a310 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (35a314 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379545,39 +379546,39 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r1, [pc, #72] @ (35a31c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - uxth r4, r0 │ │ │ │ + sxtb r4, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvs.n 35a3c4 │ │ │ │ + bvs.n 35a3a4 │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #26 │ │ │ │ + movs r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r2, 35a366 │ │ │ │ + cbz r2, 35a362 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r2, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ bgt.n 35a2c4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ @@ -379595,15 +379596,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (35a380 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #52] @ (35a384 ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (35a388 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379613,23 +379614,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbz r2, 35a3aa │ │ │ │ + cbz r2, 35a3a6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + uxth r0, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strh r2, [r3, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r7, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -379745,15 +379746,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 389f10 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a1e0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (35a540 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -379764,20 +379765,20 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 491860 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 35a43a │ │ │ │ nop │ │ │ │ - cbz r6, 35a53c │ │ │ │ + cbz r6, 35a538 │ │ │ │ lsls r6, r2, #1 │ │ │ │ bge.n 35a508 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strd r0, r0, [sl, #260]! @ 0x104 │ │ │ │ - ldrd r0, r0, [ip, #260] @ 0x104 │ │ │ │ + ldrd r0, r0, [sl, #260] @ 0x104 │ │ │ │ + strd r0, r0, [ip, #260] @ 0x104 │ │ │ │ strh r2, [r7, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ @@ -379891,15 +379892,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (35a6cc ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35a5f6 │ │ │ │ ldr r0, [pc, #80] @ (35a6d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35a5f6 │ │ │ │ ldr r3, [pc, #72] @ (35a6d4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35a636 │ │ │ │ ldr r3, [pc, #52] @ (35a6cc ) │ │ │ │ @@ -379908,36 +379909,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35a636 │ │ │ │ ldr r0, [pc, #52] @ (35a6d8 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35a636 │ │ │ │ nop │ │ │ │ lsls r0, r1, #30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r4, [r3, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r0, #6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8280041 │ │ │ │ + @ instruction: 0xe8180041 │ │ │ │ cmp r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8300041 │ │ │ │ + @ instruction: 0xe8200041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (35a7f0 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ sub sp, #24 │ │ │ │ @@ -380006,15 +380007,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (35a800 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35a71a │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -380033,30 +380034,30 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 35a750 │ │ │ │ ldr r1, [pc, #36] @ (35a804 ) │ │ │ │ ldr r0, [pc, #36] @ (35a808 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35a73c │ │ │ │ nop │ │ │ │ lsls r6, r5, #23 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35a738 │ │ │ │ + b.n 35a718 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #72 @ 0x48 │ │ │ │ + add r5, sp, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 35a650 │ │ │ │ + b.n 35a630 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #124] @ (35a88c ) │ │ │ │ ldr r3, [pc, #128] @ (35a890 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35a826 │ │ │ │ @@ -380092,15 +380093,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (35a89c ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (35a8a0 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -380109,17 +380110,17 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35a6a4 │ │ │ │ + b.n 35a684 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 35a6a4 │ │ │ │ + b.n 35a684 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (35a990 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -380127,24 +380128,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #220] @ (35a998 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #204] @ (35a99c ) │ │ │ │ ldr r1, [pc, #208] @ (35a9a0 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (35a9a4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #196] @ (35a9a8 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35a972 │ │ │ │ @@ -380195,35 +380196,35 @@ │ │ │ │ ldr r2, [pc, #48] @ (35a9b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 35a8ee │ │ │ │ ldr r0, [pc, #44] @ (35a9b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35a8ee │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r5, sp, #248 @ 0xf8 │ │ │ │ + add r5, sp, #184 @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #432] @ (35ab4c ) │ │ │ │ + ldr r6, [pc, #368] @ (35ab0c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 35a7ac │ │ │ │ + b.n 35a78c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 35a7c4 │ │ │ │ + b.n 35a7a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r2, r0, #16 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35a688 │ │ │ │ + b.n 35a668 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (35ab58 ) │ │ │ │ @@ -380341,30 +380342,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (35ab74 ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 35aab6 │ │ │ │ ldr r3, [pc, #84] @ (35ab78 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35aa06 │ │ │ │ ldr r3, [pc, #64] @ (35ab70 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35aa06 │ │ │ │ ldr r0, [pc, #60] @ (35ab7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35aa06 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -380379,19 +380380,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #11 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35a588 │ │ │ │ + b.n 35a568 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35a504 │ │ │ │ + b.n 35a4e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -381132,15 +381133,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (35b554 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35b218 │ │ │ │ ldr r0, [pc, #88] @ (35b558 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35b218 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 35a168 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -381155,22 +381156,22 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xfaf80069 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfaf00069 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #560 @ (adr r2, 35b77c ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 35b73c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrsb.w r0, [r4, #105] @ 0x69 │ │ │ │ ldr r7, [pc, #64] @ (35b594 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 35b5f8 │ │ │ │ + blt.n 35b5d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ @@ -381300,15 +381301,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (35b958 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35b660 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 35a9b8 │ │ │ │ b.n 35b660 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -381467,15 +381468,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (35b964 ) │ │ │ │ ldr r1, [pc, #192] @ (35b968 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 35b622 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 491df0 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -381502,15 +381503,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (35b970 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35b660 │ │ │ │ ldr r2, [pc, #96] @ (35b974 ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35b836 │ │ │ │ @@ -381519,48 +381520,48 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 35b836 │ │ │ │ ldr r1, [pc, #80] @ (35b978 ) │ │ │ │ ldr r0, [pc, #80] @ (35b97c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 35b836 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf7420069 │ │ │ │ @ instruction: 0xf7320069 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bls.n 35b8d0 │ │ │ │ + bls.n 35b8b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ eors.w r0, sl, #15269888 @ 0xe90000 │ │ │ │ subs r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35b900 │ │ │ │ + bvs.n 35b8e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 35b8f0 │ │ │ │ + bvc.n 35b8d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvc.n 35b88c │ │ │ │ + bvc.n 35ba6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 35ba08 │ │ │ │ + bvc.n 35b9e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 35ba20 │ │ │ │ + bvc.n 35ba00 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 35bf20 │ │ │ │ sub sp, #24 │ │ │ │ @@ -381766,15 +381767,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 35bc42 │ │ │ │ ldr r1, [pc, #760] @ (35bf30 ) │ │ │ │ ldr r0, [pc, #760] @ (35bf34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 35b580 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -381905,15 +381906,15 @@ │ │ │ │ bl 359e40 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (35bf3c ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 35b9b4 │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 35beb6 │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -381933,15 +381934,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (35bf44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 35b9ca │ │ │ │ ldr r3, [pc, #196] @ (35bf2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -381953,30 +381954,30 @@ │ │ │ │ bpl.w 35b9ca │ │ │ │ ldr r1, [pc, #200] @ (35bf48 ) │ │ │ │ ldr r0, [pc, #200] @ (35bf4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [pc, #188] @ (35bf50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35bbf8 │ │ │ │ ldr r3, [pc, #136] @ (35bf28 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35bbf8 │ │ │ │ ldr r1, [pc, #168] @ (35bf54 ) │ │ │ │ ldr r0, [pc, #172] @ (35bf58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35bbf8 │ │ │ │ ldr r2, [pc, #152] @ (35bf50 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 35bec8 │ │ │ │ ldr r2, [pc, #104] @ (35bf28 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -381999,62 +382000,62 @@ │ │ │ │ ldr r3, [pc, #56] @ (35bf28 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35bc64 │ │ │ │ ldr r0, [pc, #100] @ (35bf60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35bc64 │ │ │ │ ldr r1, [pc, #92] @ (35bf64 ) │ │ │ │ ldr r0, [pc, #96] @ (35bf68 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 35bc10 │ │ │ │ nop │ │ │ │ @ instruction: 0xf3480069 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35bfa0 │ │ │ │ + bmi.n 35bf80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 35bfb8 │ │ │ │ + bmi.n 35bf98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35bee0 │ │ │ │ + bcs.n 35bec0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #680] @ 0x2a8 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcs.n 35bf10 │ │ │ │ + bcs.n 35bef0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r7, #88] @ 0x58 │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 35bf40 │ │ │ │ + bne.n 35bf20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35c010 │ │ │ │ + bcs.n 35bff0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 35c030 │ │ │ │ + bcs.n 35c010 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adcs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 35bf4c │ │ │ │ + beq.n 35bf2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r6, #80] @ 0x50 │ │ │ │ + str r4, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 35bf88 │ │ │ │ + bne.n 35bf68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -382080,15 +382081,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (35bfc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ stmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -382136,26 +382137,26 @@ │ │ │ │ ldr r2, [pc, #32] @ (35c064 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 35c034 │ │ │ │ ldr r0, [pc, #24] @ (35c068 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35c034 │ │ │ │ ldr r0, [pc, #20] @ (35c06c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 35c034 │ │ │ │ ldcl 0, cr0, [ip], {105} @ 0x69 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 35bfb8 │ │ │ │ + bne.n 35bf98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 35bff0 │ │ │ │ + bne.n 35bfd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (35c124 ) │ │ │ │ @@ -382163,25 +382164,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (35c12c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #152] @ (35c130 ) │ │ │ │ ldr r1, [pc, #152] @ (35c134 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #136] @ (35c138 ) │ │ │ │ ldr r3, [pc, #140] @ (35c13c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (35c140 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -382198,53 +382199,53 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #88] @ (35c14c ) │ │ │ │ ldr r1, [pc, #88] @ (35c150 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r5, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb84a │ │ │ │ + @ instruction: 0xb83a │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #392] @ 0x188 │ │ │ │ + str r5, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + adds r6, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 35c044 │ │ │ │ + bne.n 35c224 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 35c050 │ │ │ │ + bne.n 35c230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ite cc │ │ │ │ lslcc r5, r4, #1 │ │ │ │ ldrcs r1, [pc, #312] @ (35c28c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -382297,19 +382298,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (35c1e4 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e3b0 │ │ │ │ ldr r0, [pc, #16] @ (35c1e8 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e3b0 │ │ │ │ nop │ │ │ │ - beq.n 35c134 │ │ │ │ + beq.n 35c114 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 35c128 │ │ │ │ + beq.n 35c108 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 35c11c │ │ │ │ + beq.n 35c0fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (35c278 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382318,26 +382319,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (35c280 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (35c284 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (35c288 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #88] @ (35c28c ) │ │ │ │ ldr r2, [pc, #92] @ (35c290 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -382346,43 +382347,43 @@ │ │ │ │ ldr r2, [pc, #76] @ (35c294 ) │ │ │ │ ldr r1, [pc, #76] @ (35c298 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [sp, #128] @ 0x80 │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - beq.n 35c184 │ │ │ │ + beq.n 35c364 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 35c1b0 │ │ │ │ + beq.n 35c190 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb6b2 │ │ │ │ + @ instruction: 0xb6a2 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r5, #17 │ │ │ │ + lsls r0, r3, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #17] │ │ │ │ + ldrb r6, [r6, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r4, #40] @ 0x28 │ │ │ │ + str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #720] @ 0x2d0 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #224 @ 0xe0 │ │ │ │ + adds r4, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (35c354 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -382390,23 +382391,23 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (35c35c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #152] @ (35c360 ) │ │ │ │ ldr r1, [pc, #156] @ (35c364 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 35c33a │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -382441,23 +382442,23 @@ │ │ │ │ bl 345414 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 346440 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 35c2e2 │ │ │ │ nop │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r3, [sp, #384] @ 0x180 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #116 @ 0x74 │ │ │ │ + adds r4, #100 @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7, {r2, r4, r6, r7} │ │ │ │ + ldmia r7, {r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 35c380 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -382476,15 +382477,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (35c3f4 ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38553c │ │ │ │ cbz r0, 35c3c8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -382501,19 +382502,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #560] @ 0x230 │ │ │ │ + str r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #368] @ 0x170 │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #244] @ 35c4fc │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -382530,15 +382531,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r5, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r6, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r5, [sp, #52] @ 0x34 │ │ │ │ @@ -382596,22 +382597,22 @@ │ │ │ │ bl 491df0 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bl 492040 │ │ │ │ b.n 35c4a8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ @ instruction: 0xe8c80069 │ │ │ │ - str r1, [sp, #896] @ 0x380 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xe8380069 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -382646,30 +382647,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (35c5a4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 386d1c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35c586 │ │ │ │ b.n 35c548 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 35c558 │ │ │ │ - str r0, [sp, #704] @ 0x2c0 │ │ │ │ + str r0, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r1, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #352] @ (35c720 ) │ │ │ │ @@ -382688,15 +382689,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -382785,23 +382786,23 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #376] @ 0x178 │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 35c550 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + adds r1, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 35c338 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -382811,15 +382812,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (35c810 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 260f78 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 35c7c4 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -382831,75 +382832,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 35c7dc │ │ │ │ ldr r4, [pc, #124] @ (35c820 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #124] @ (35c824 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (35c828 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 385714 │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 345414 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 346440 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 35c772 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 386d70 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35c7ea │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 3861bc │ │ │ │ b.n 35c7a2 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r3, {r1, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r7, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (35c9e8 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -382919,15 +382920,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -383039,29 +383040,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (35ca04 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 262cf0 <__printf_chk@plt+0x4> │ │ │ │ b.n 35c9c6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - ldrh r0, [r4, #46] @ 0x2e │ │ │ │ + ldrh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 35c318 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #204 @ 0xcc │ │ │ │ + cmp r6, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 35d094 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r4, r6, r7} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (35cd30 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -383071,15 +383072,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (35cd3c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #776] @ (35cd40 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #116 @ 0x74 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -383164,15 +383165,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -383184,15 +383185,15 @@ │ │ │ │ blt.n 35cc46 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 386d1c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35cb74 │ │ │ │ @@ -383205,15 +383206,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (35cd60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 4918c0 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -383221,15 +383222,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (35cd64 ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -383285,23 +383286,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #232] @ (35cd80 ) │ │ │ │ ldr r1, [pc, #236] @ (35cd84 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38878c │ │ │ │ cbnz r0, 35cd0e │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -383338,61 +383339,61 @@ │ │ │ │ ldr r0, [pc, #108] @ (35cd90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #32] │ │ │ │ + ldrh r2, [r6, #30] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + ldmia r0!, {r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r0!, {r3, r5, r7} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r3, #22] │ │ │ │ + ldrh r2, [r1, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r7, #22] │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r4, #4 │ │ │ │ + cmp r3, #244 @ 0xf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r2, #20] │ │ │ │ + ldrh r4, [r0, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r5, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfaf40042 │ │ │ │ + @ instruction: 0xfae40042 │ │ │ │ ldrh r6, [r0, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r6!, {r2, r4, r6} │ │ │ │ + stmia r6!, {r2, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r5, #12] │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r4, sp, #344 @ 0x158 │ │ │ │ + add r4, sp, #280 @ 0x118 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa0c0042 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + ldr??.w r0, [ip, #66] @ 0x42 │ │ │ │ + cmp r2, #96 @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 216 @ 0xd8 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + ldrh r2, [r6, #6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #896] @ 0x380 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -383426,15 +383427,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (35ced8 ) │ │ │ │ ldr r1, [pc, #236] @ (35cedc ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 35ce14 │ │ │ │ bl 38631c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 35cec0 │ │ │ │ @@ -383463,15 +383464,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (35cee8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 35ce70 │ │ │ │ bl 38631c │ │ │ │ cbnz r0, 35cea0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -383509,35 +383510,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (35cef8 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (35cefc ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r1, #0] │ │ │ │ + strh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r2, #62] @ 0x3e │ │ │ │ + strh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r6, #58] @ 0x3a │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 35cf9c │ │ │ │ sub sp, #8 │ │ │ │ @@ -383548,15 +383549,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -383589,19 +383590,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 35cd94 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #12 │ │ │ │ + movs r7, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (35d108 ) │ │ │ │ @@ -383634,15 +383635,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -383713,19 +383714,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 35d14c │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r7, #44 @ 0x2c │ │ │ │ + movs r7, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + strh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ bgt.n 35d148 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -383814,15 +383815,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -383862,15 +383863,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [pc, #1420] @ 35d850 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 345c90 │ │ │ │ @@ -383939,15 +383940,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 35d800 │ │ │ │ ldr.w r0, [pc, #1236] @ 35d86c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -384001,15 +384002,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 35d870 │ │ │ │ ldr.w r1, [pc, #1048] @ 35d874 │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 345dc0 │ │ │ │ cbnz r0, 35d480 │ │ │ │ @@ -384159,15 +384160,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -384245,15 +384246,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #268] @ (35d850 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -384343,61 +384344,61 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 35d774 │ │ │ │ lsls r1, r5, #1 │ │ │ │ blt.n 35d8d0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r6, [r2, #34] @ 0x22 │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #32] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r5, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #512] @ (35da54 ) │ │ │ │ movs r0, r0 │ │ │ │ bge.n 35d868 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - itte pl │ │ │ │ - lslpl r1, r0, #1 │ │ │ │ - stmiapl r0!, {r1, r2, r4, r5, r7} │ │ │ │ + itet mi │ │ │ │ + lslmi r1, r0, #1 │ │ │ │ + stmiapl r0!, {r1, r2, r5, r7} │ │ │ │ lslmi r1, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 35d930 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r0!, {r1, r2, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #190 @ 0xbe │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r0, #0] │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r3, #31] │ │ │ │ + ldrb r0, [r1, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #4 │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r7, #27] │ │ │ │ + ldrb r4, [r5, #27] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r2, #27] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r7, #7 │ │ │ │ + subs r6, r5, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r0, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r6, 35d8d8 │ │ │ │ + revsh r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r6, #23] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - revsh r0, r6 │ │ │ │ + revsh r0, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 35d8be │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 35d8cc │ │ │ │ @@ -384536,19 +384537,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 35d916 │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 35d940 │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r6, 35da44 │ │ │ │ + cbnz r6, 35da40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r4, 35da6e │ │ │ │ + revsh r4, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3276] @ 35e70c │ │ │ │ @@ -384683,15 +384684,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #11 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 347bd4 │ │ │ │ @@ -384750,15 +384751,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -384880,15 +384881,15 @@ │ │ │ │ b.n 35de96 │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -384927,15 +384928,15 @@ │ │ │ │ beq.w 35dfea │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385262,15 +385263,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385311,15 +385312,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -385348,15 +385349,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 35df16 │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -385454,15 +385455,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 35e162 │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -385644,49 +385645,49 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ blx 260c5c │ │ │ │ bcs.n 35e648 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #9] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r7, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r7, r5 │ │ │ │ + subs r0, r5, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + ldrb r6, [r1, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r2, #8] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r7, {r5, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r4, [r3, #0] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, r0, r5 │ │ │ │ + adds r4, r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r2, #15] │ │ │ │ + strb r4, [r0, #15] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r6, #12] │ │ │ │ + strb r0, [r4, #12] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r4, #112] @ 0x70 │ │ │ │ + ldr r6, [r2, #112] @ 0x70 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #84] @ (35e7b4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #84] @ (35e7b8 ) │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -385712,27 +385713,27 @@ │ │ │ │ ldr r0, [pc, #40] @ (35e7cc ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r0, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r3, sp, #544 @ 0x220 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #24 │ │ │ │ + add r4, sp, #984 @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 35ec18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -385838,15 +385839,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -385927,15 +385928,15 @@ │ │ │ │ bne.w 35fbf4 │ │ │ │ ldr r1, [pc, #536] @ (35ec3c ) │ │ │ │ ldr r0, [pc, #540] @ (35ec40 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 491df0 │ │ │ │ ldr r2, [pc, #504] @ (35ec44 ) │ │ │ │ @@ -386049,15 +386050,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (35ec54 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -386104,37 +386105,37 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #408 @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r1!, {r1, r2, r4, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r1, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r6, #14 │ │ │ │ + lsrs r6, r4, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 35f2a0 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r2, [pc, #1600] @ 35f2a4 │ │ │ │ movs r6, #0 │ │ │ │ @@ -386147,15 +386148,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -386275,15 +386276,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386322,15 +386323,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 35c5a8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386360,15 +386361,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -386468,15 +386469,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (35f2c8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -386557,15 +386558,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (35f2d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e812 │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35f1d0 │ │ │ │ @@ -386687,47 +386688,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (35f2e0 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 262cec <__printf_chk@plt> │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r7, #10 │ │ │ │ + lsrs r6, r5, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, pc} │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #1000 @ (adr r4, 35f6a4 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 35f664 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r6, #92] @ 0x5c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r3, #92] @ 0x5c │ │ │ │ + str r6, [r1, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r1, #28 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r6, #76] @ 0x4c │ │ │ │ + str r6, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r1, #76] @ 0x4c │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r7, #23 │ │ │ │ + lsls r0, r5, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ rev16 r0, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r0, pc, #72 @ (adr r0, 35f328 ) │ │ │ │ + add r0, pc, #8 @ (adr r0, 35f2e8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #80 @ (adr r2, 35f334 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 35f2f4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -387517,29 +387518,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (35fc5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldr r4, [r7, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r1, r1, #31 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #17 │ │ │ │ bhi.n 35fc80 │ │ │ │ tbb [pc, r3] │ │ │ │ lsrs r2, r4, #4 │ │ │ │ @@ -387912,20 +387913,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (360120 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strh r0, [r2, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -387933,32 +387934,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (36016c ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (360170 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #36] @ (360174 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r5, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r3, pc, #128 @ (adr r3, 3601f0 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 3601b0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #200 @ (adr r3, 36023c ) │ │ │ │ + add r3, pc, #136 @ (adr r3, 3601fc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r7, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -387968,35 +387969,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3601d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #44] @ (3601d4 ) │ │ │ │ ldr r1, [pc, #48] @ (3601d8 ) │ │ │ │ movs r2, #7 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r1, [pc, #36] @ (3601dc ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5dee64 │ │ │ │ + b.w 5dee54 │ │ │ │ nop │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ + ldrsb r2, [r3, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r4, [r7, #28] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r7, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r7, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -388009,32 +388010,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (360228 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (36022c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #36] @ (360230 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + strb r2, [r6, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, pc, #400 @ (adr r2, 3603bc ) │ │ │ │ + add r2, pc, #336 @ (adr r2, 36037c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #472 @ (adr r2, 360408 ) │ │ │ │ + add r2, pc, #408 @ (adr r2, 3603c8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -388048,15 +388049,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ add.w ip, r6, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3602b4 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 3602aa │ │ │ │ ldr.w ip, [r0, #20] │ │ │ │ movw r1, #9660 @ 0x25bc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -388084,23 +388085,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (3602d8 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r3, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #24] │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #356] @ 360454 │ │ │ │ sub sp, #20 │ │ │ │ @@ -388112,73 +388113,73 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r6, [pc, #340] @ (360460 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #336] @ (360464 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #316] @ (360468 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add.w r0, r4, #956 @ 0x3bc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #300] @ (36046c ) │ │ │ │ add r6, pc │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r5, [pc, #296] @ (360470 ) │ │ │ │ mov sl, r0 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, fp, #20 │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add.w r3, sl, #20 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ ldr r3, [pc, #248] @ (360474 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5e548c │ │ │ │ + bl 5e547c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r5, r4, #4096 @ 0x1000 │ │ │ │ - bl 5e548c │ │ │ │ + bl 5e547c │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ bl 4918c0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r9, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #196] @ (360478 ) │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -388222,29 +388223,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #512] @ 0x200 │ │ │ │ + str r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r1, sp, #656 @ 0x290 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #608] @ (3606d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr.w pc, [r1, #255]! │ │ │ │ @@ -388258,15 +388259,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #100] @ (360504 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ add.w r2, r0, #5440 @ 0x1540 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ mov.w ip, #2013265920 @ 0x78000000 │ │ │ │ mov.w r1, #1476395008 @ 0x58000000 │ │ │ │ strd ip, r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ @@ -388282,19 +388283,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r3, r5] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r4, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (3605b8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -388303,44 +388304,44 @@ │ │ │ │ ldr r1, [pc, #160] @ (3605c0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #144] @ (3605c4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #144] @ (3605c8 ) │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #128] @ (3605cc ) │ │ │ │ ldr r1, [pc, #132] @ (3605d0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #932 @ 0x3a4 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ ldr r2, [pc, #112] @ (3605d4 ) │ │ │ │ ldr r1, [pc, #116] @ (3605d8 ) │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r4, #956 @ 0x3bc │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff524 │ │ │ │ vldr d7, [pc, #44] @ 3605b0 │ │ │ │ ldr r2, [pc, #84] @ (3605dc ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [pc, #84] @ (3605e0 ) │ │ │ │ @@ -388358,33 +388359,33 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff5d4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r3] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r4, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r0, #21] │ │ │ │ + strb r6, [r6, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #696] @ 0x2b8 │ │ │ │ + str r4, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ubfx r0, r4, #1, #1 │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ + @ instruction: 0xf3b40040 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ubfx r0, sl, #1, #1 │ │ │ │ + @ instruction: 0xf3ba0040 │ │ │ │ ldrb r6, [r0, #21] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #520] @ 0x208 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #244] @ (3606ec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -388392,15 +388393,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #244] @ (3606f4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r4, #1528] @ 0x5f8 │ │ │ │ cbz r3, 360654 │ │ │ │ ldr r7, [pc, #220] @ (3606f8 ) │ │ │ │ add.w r6, r0, #9664 @ 0x25c0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ @@ -388454,32 +388455,32 @@ │ │ │ │ str.w r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldr.w r2, [r8, #1396] @ 0x574 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str.w r2, [r8, #1396] @ 0x574 │ │ │ │ ldrb.w r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3606a2 │ │ │ │ strb.w r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 491df0 │ │ │ │ bl 4922b4 │ │ │ │ b.n 360658 │ │ │ │ nop │ │ │ │ - str r6, [r7, r7] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #472] @ 0x1d8 │ │ │ │ + str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xff81ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -388546,15 +388547,15 @@ │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ and.w r3, r2, #1 │ │ │ │ ldr.w r2, [r6, #1380] @ 0x564 │ │ │ │ and.w r2, r2, #3 │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ addw r3, r3, #1382 @ 0x566 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ @@ -388712,28 +388713,28 @@ │ │ │ │ ubfx r2, r5, #16, #5 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 360aa0 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 360a80 │ │ │ │ ldr r0, [pc, #176] @ (360ac8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r5, [r6, #1288] @ 0x508 │ │ │ │ b.n 3607ca │ │ │ │ and.w r3, r5, #127 @ 0x7f │ │ │ │ lsls r1, r5, #25 │ │ │ │ bpl.n 360a44 │ │ │ │ lsls r2, r5, #26 │ │ │ │ bne.n 360a44 │ │ │ │ ldr r0, [pc, #144] @ (360acc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r3, [r6, #1284] @ 0x504 │ │ │ │ b.n 3607ca │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ @@ -388769,17 +388770,17 @@ │ │ │ │ beq.n 360a22 │ │ │ │ mov r1, r2 │ │ │ │ ldrh.w r2, [r6, #1292] @ 0x50c │ │ │ │ blx r3 │ │ │ │ b.n 360a22 │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ b.n 360a9a │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #62] @ 0x3e │ │ │ │ + ldrh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #376] @ (360c5c ) │ │ │ │ @@ -388793,15 +388794,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (360c68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r3, #1352] @ 0x548 │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 360bd8 │ │ │ │ add.w r4, r7, #8192 @ 0x2000 │ │ │ │ ldr.w r1, [r3, #1004] @ 0x3ec │ │ │ │ @@ -388864,15 +388865,15 @@ │ │ │ │ str.w r1, [r3, #1396] @ 0x574 │ │ │ │ ands r1, r2 │ │ │ │ str.w r1, [r3, #1400] @ 0x578 │ │ │ │ subs r1, r1, r5 │ │ │ │ ldr.w r0, [r7, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ str.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -388915,29 +388916,29 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb r0, [r2, #1] │ │ │ │ b.n 360b82 │ │ │ │ ldr r1, [pc, #32] @ (360c70 ) │ │ │ │ ldr r0, [pc, #32] @ (360c74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 360bfa │ │ │ │ add r1, pc, #1008 @ (adr r1, 361050 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #32] @ (360c88 ) │ │ │ │ + ldr r4, [pc, #992] @ (361048 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r3, #48] @ 0x30 │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [pc, #1252] @ 361170 │ │ │ │ @@ -389107,15 +389108,15 @@ │ │ │ │ ldr.w r3, [r6, #1404] @ 0x57c │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr.w r0, [r4, #1504] @ 0x5e0 │ │ │ │ b.n 360cd8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 361004 │ │ │ │ movs r3, #0 │ │ │ │ cmp.w fp, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -389229,15 +389230,15 @@ │ │ │ │ ldrb r1, [r3, #1] │ │ │ │ ldrb.w r3, [sp, #23] │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 360f1c │ │ │ │ ldr.w r3, [r6, #1384] @ 0x568 │ │ │ │ and.w r3, r3, #6144 @ 0x1800 │ │ │ │ cmp.w r3, #6144 @ 0x1800 │ │ │ │ - b.w 659fe8 │ │ │ │ + b.w 659fd8 │ │ │ │ b.n 360ecc │ │ │ │ subw r1, r9, #1519 @ 0x5ef │ │ │ │ cmp r1, #3 │ │ │ │ bhi.w 360ea6 │ │ │ │ str r2, [sp, #0] │ │ │ │ b.n 360f8c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -389351,58 +389352,58 @@ │ │ │ │ str.w r1, [r6, #1396] @ 0x574 │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 360cd8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #320 @ (adr r0, 3612b4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #16 @ (adr r0, 36118c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [pc, #936] @ (361528 ) │ │ │ │ + ldr r2, [pc, #872] @ (3614e8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (361188 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strb r6, [r5, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r6, #1112] @ 0x458 │ │ │ │ ldr.w r0, [r6, #1032] @ 0x408 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 3611de │ │ │ │ add.w r4, r4, #5120 @ 0x1400 │ │ │ │ movs r5, #1 │ │ │ │ adds r4, #8 │ │ │ │ ldr.w r1, [r4, #1068] @ 0x42c │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r4, #4 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 3611c2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -389496,39 +389497,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (361330 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (361334 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #52] @ (361338 ) │ │ │ │ ldr r1, [pc, #56] @ (36133c ) │ │ │ │ movs r2, #12 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (361340 ) │ │ │ │ ldr r1, [pc, #44] @ (361344 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5dee64 │ │ │ │ + b.w 5dee54 │ │ │ │ nop │ │ │ │ - cmp sl, r7 │ │ │ │ + cmp sl, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r4, #92] @ 0x5c │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - cbz r6, 36139c │ │ │ │ + cbz r6, 361398 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ strb r0, [r3, #2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -389546,15 +389547,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ adds r4, #28 │ │ │ │ ldr r1, [pc, #836] @ (3616b0 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r0, #924 @ 0x39c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 361604 │ │ │ │ ldr r2, [pc, #812] @ (3616b4 ) │ │ │ │ add.w r6, r5, #4096 @ 0x1000 │ │ │ │ @@ -389585,15 +389586,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, fp │ │ │ │ bl 2ff524 │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ add.w fp, fp, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 3613d6 │ │ │ │ add.w r0, r8, #9216 @ 0x2400 │ │ │ │ @@ -389688,15 +389689,15 @@ │ │ │ │ str.w r2, [r3, #4]! │ │ │ │ cmp r3, r4 │ │ │ │ str r2, [r3, #32] │ │ │ │ bne.n 36151a │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ bl 4918c0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #396] @ (3616c4 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r1, r5, #1016 @ 0x3f8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -389720,15 +389721,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1753 @ 0x6d9 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389771,15 +389772,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1757 @ 0x6dd │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389790,15 +389791,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1761 @ 0x6e1 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389810,63 +389811,63 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1778 @ 0x6f2 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r7, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 3616a0 │ │ │ │ + bhi.n 361680 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r8, sp │ │ │ │ + add r8, fp │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r4, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r6, r6, #12 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - orrs r6, r6 │ │ │ │ + orrs r6, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - negs r0, r5 │ │ │ │ + negs r0, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - tst r2, r6 │ │ │ │ + tst r2, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ + strh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (361788 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -389875,26 +389876,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (361790 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r4, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #108] @ (361794 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (361798 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #64] @ 361780 │ │ │ │ ldr r2, [pc, #88] @ (36179c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [pc, #88] @ (3617a0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -389907,41 +389908,41 @@ │ │ │ │ ldr r2, [pc, #68] @ (3617a4 ) │ │ │ │ ldr r1, [pc, #68] @ (3617a8 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff5d4 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r3 │ │ │ │ + sbcs r4, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, #28] │ │ │ │ + strh r2, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r2, #24] │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #368 @ 0x170 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 491e10 │ │ │ │ mov r4, r0 │ │ │ │ @@ -389973,15 +389974,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #428] @ (3619c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #5152 @ 0x1420 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #20 │ │ │ │ blx 262a78 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -390085,19 +390086,19 @@ │ │ │ │ strh.w r3, [r4, #3128] @ 0xc38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 36118c │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ b.n 36199a │ │ │ │ - lsls r0, r3 │ │ │ │ + lsls r0, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r1, #20] │ │ │ │ + strh r6, [r7, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, #20] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #24 │ │ │ │ @@ -390724,15 +390725,15 @@ │ │ │ │ add.w fp, fp, #8 │ │ │ │ add.w fp, fp, #20 │ │ │ │ b.n 362062 │ │ │ │ ldr r0, [pc, #424] @ (362284 ) │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp, #68] @ 0x44 │ │ │ │ b.n 362034 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r5, #16379 @ 0x3ffb │ │ │ │ add.w r0, r6, #31872 @ 0x7c80 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -390790,23 +390791,23 @@ │ │ │ │ ldrd r8, r5, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 361c04 │ │ │ │ ldr r0, [pc, #248] @ (362288 ) │ │ │ │ strd r3, r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldrd r3, r2, [sp, #72] @ 0x48 │ │ │ │ b.n 3620d0 │ │ │ │ ldr r0, [pc, #232] @ (36228c ) │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 361ff0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bcc.n 3621ce │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ @@ -390821,15 +390822,15 @@ │ │ │ │ b.n 361f1e │ │ │ │ str.w sl, [sp, #52] @ 0x34 │ │ │ │ b.n 361b70 │ │ │ │ ldr r0, [pc, #172] @ (362290 ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ b.n 361de2 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r3, #1518 @ 0x5ee │ │ │ │ cmp r2, r3 │ │ │ │ itett ls │ │ │ │ @@ -390852,15 +390853,15 @@ │ │ │ │ mvns r3, r3 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ orrs r3, r1 │ │ │ │ str.w r3, [r2, #2096] @ 0x830 │ │ │ │ b.n 361e16 │ │ │ │ ldr r0, [pc, #84] @ (362294 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 361dfa │ │ │ │ ldr r3, [pc, #80] @ (362298 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #80] @ (36229c ) │ │ │ │ movw r2, #998 @ 0x3e6 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ @@ -390873,33 +390874,33 @@ │ │ │ │ bfi r3, r2, #25, #2 │ │ │ │ orr.w r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 361e32 │ │ │ │ nop │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r5, #180 @ 0xb4 │ │ │ │ + subs r5, #164 @ 0xa4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #222 @ 0xde │ │ │ │ + subs r1, #206 @ 0xce │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ + ldrb r2, [r3, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrb r6, [r6, #7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, #92 @ 0x5c │ │ │ │ + adds r6, #76 @ 0x4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ ldr.w r5, [pc, #3056] @ 362ea4 │ │ │ │ mov ip, r3 │ │ │ │ @@ -391365,15 +391366,15 @@ │ │ │ │ it mi │ │ │ │ movmi r3, #0 │ │ │ │ stmia.w r7, {r0, r1} │ │ │ │ orr.w r8, r2, r3 │ │ │ │ strd r6, r6, [sp, #196] @ 0xc4 │ │ │ │ strd r6, r6, [sp, #204] @ 0xcc │ │ │ │ strd r6, r6, [sp, #212] @ 0xd4 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 362822 │ │ │ │ ldr.w r3, [pc, #1728] @ 362ed4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -391413,15 +391414,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 443680 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 362f12 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3628b0 │ │ │ │ dmb ish │ │ │ │ @@ -391591,15 +391592,15 @@ │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #1128] @ 0x468 │ │ │ │ b.n 362380 │ │ │ │ ldr.w r0, [pc, #1104] @ 362ed8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 362754 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 362b52 │ │ │ │ ands.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ beq.w 362bb0 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ @@ -391784,15 +391785,15 @@ │ │ │ │ b.n 362a5e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #600] @ (362edc ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ b.n 3628b0 │ │ │ │ ldr r3, [pc, #572] @ (362ed0 ) │ │ │ │ mov r8, r9 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r9, sl │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -391946,24 +391947,24 @@ │ │ │ │ ldr.w r0, [r5, #1148] @ 0x47c │ │ │ │ cmp r0, r1 │ │ │ │ bls.n 362e88 │ │ │ │ ldr r0, [pc, #104] @ (362ee0 ) │ │ │ │ strd r2, r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #80] @ (362ee4 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 362ca6 │ │ │ │ movw r0, #1518 @ 0x5ee │ │ │ │ b.n 362e88 │ │ │ │ ldrh r0, [r5, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -391980,27 +391981,27 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r2, #72 @ 0x48 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #6] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r0, #92] @ 0x5c │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ubfx r5, r5, #0, #14 │ │ │ │ strh.w r3, [r8, #3128] @ 0xc38 │ │ │ │ b.n 362e54 │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ b.n 362e3e │ │ │ │ @@ -392019,30 +392020,30 @@ │ │ │ │ ldr r0, [pc, #28] @ (362f38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r1, #146 @ 0x92 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r5, #17 │ │ │ │ + lsls r0, r3, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r7, #17 │ │ │ │ + lsls r4, r5, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (362f4c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25d0 │ │ │ │ + b.w 5e25c0 │ │ │ │ nop │ │ │ │ strb r0, [r2, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -392071,35 +392072,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (362fe0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (362fe4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #44] @ (362fe8 ) │ │ │ │ ldr r1, [pc, #48] @ (362fec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r1, [pc, #36] @ (362ff0 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - cmp r1, #126 @ 0x7e │ │ │ │ + cmp r1, #110 @ 0x6e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [pc, #160] @ (363084 ) │ │ │ │ + ldr r1, [pc, #96] @ (363044 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ vext.8 q0, q3, , #0 │ │ │ │ push {lr} │ │ │ │ @@ -392146,17 +392147,17 @@ │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - cmp r0, #194 @ 0xc2 │ │ │ │ + cmp r0, #178 @ 0xb2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orrs.w r2, r2, r3, ror #2 │ │ │ │ bne.n 363098 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #3524] @ 0xdc4 │ │ │ │ @@ -392174,17 +392175,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ - cmp r0, #122 @ 0x7a │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ subs r3, r2, #1 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 363104 │ │ │ │ @@ -392224,17 +392225,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ - movs r7, #250 @ 0xfa │ │ │ │ + movs r7, #234 @ 0xea │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 363190 │ │ │ │ sub sp, #12 │ │ │ │ @@ -392242,32 +392243,32 @@ │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #56] @ (363198 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #202 @ 0xca │ │ │ │ + movs r7, #186 @ 0xba │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r7, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #296] @ (3632d8 ) │ │ │ │ mov r7, r1 │ │ │ │ @@ -392322,18 +392323,18 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r3, [r5, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 363224 │ │ │ │ ldr.w r6, [r6, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 363224 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -392357,15 +392358,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (3632e4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36327e │ │ │ │ ldr r0, [pc, #60] @ (3632e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36327e │ │ │ │ ldr r3, [pc, #56] @ (3632ec ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36327e │ │ │ │ ldr r3, [pc, #36] @ (3632e4 ) │ │ │ │ @@ -392373,29 +392374,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36327e │ │ │ │ ldr r0, [pc, #36] @ (3632f0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36327e │ │ │ │ ldrb r2, [r6, #12] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #560] @ (363520 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -392466,18 +392467,18 @@ │ │ │ │ ldr.w r2, [r5, #3516] @ 0xdbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 36334c │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 36334c │ │ │ │ add.w r0, r3, #7264 @ 0x1c60 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ adds r0, #8 │ │ │ │ bl 43b3b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -392491,31 +392492,31 @@ │ │ │ │ bpl.n 36334c │ │ │ │ ldr.w r1, [r2, #3516] @ 0xdbc │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 36334c │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 36334c │ │ │ │ ldr r3, [pc, #20] @ (36342c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #20] @ (363430 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ blx 260c5c │ │ │ │ nop │ │ │ │ - movs r5, #10 │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #88] @ (36349c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -392525,47 +392526,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (3634a8 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #72] @ (3634ac ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r6, #928 @ 0x3a0 │ │ │ │ bl 2ff524 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff5d4 │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r1, #16] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r3, #16] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r6, r0 │ │ │ │ + cmp lr, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r8, [pc, #968] @ 363890 │ │ │ │ @@ -392578,15 +392579,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r7, #64 @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w fp, [pc, #940] @ 36389c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add fp, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 363848 │ │ │ │ mov r4, r0 │ │ │ │ @@ -392605,73 +392606,73 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ ldr r2, [pc, #876] @ (3638a8 ) │ │ │ │ ldr r1, [pc, #880] @ (3638ac ) │ │ │ │ add.w r3, r7, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov sl, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #856] @ (3638b0 ) │ │ │ │ mov r2, r9 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp, #24] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r9, r0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr.w sl, [pc, #820] @ 3638b4 │ │ │ │ bl 437a70 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #812] @ (3638b8 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #812] @ 3638bc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r9, pc │ │ │ │ - bl 5dd68c │ │ │ │ + bl 5dd67c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ vldr d8, [pc, #720] @ 363878 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #784] @ (3638c0 ) │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ bl 2ff884 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff634 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -392683,49 +392684,49 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5dd68c │ │ │ │ + bl 5dd67c │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 2ff884 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff634 │ │ │ │ movw r2, #2020 @ 0x7e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr r7, [pc, #604] @ (3638c8 ) │ │ │ │ @@ -392867,15 +392868,15 @@ │ │ │ │ movw r2, #8188 @ 0x1ffc │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 43b99c │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 4918c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #212] @ (3638f0 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ @@ -392890,15 +392891,15 @@ │ │ │ │ ldr r4, [pc, #168] @ (3638f4 ) │ │ │ │ add.w r3, r7, #112 @ 0x70 │ │ │ │ mov.w r2, #314 @ 0x13a │ │ │ │ mov r1, r8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -392912,63 +392913,63 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + ldr r4, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #82 @ 0x52 │ │ │ │ + movs r4, #66 @ 0x42 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r2, [r6, #31] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr??.w r0, [r2, r0] │ │ │ │ - bics r4, r2 │ │ │ │ + vld4.16 {d16-d19}, [r2], r0 │ │ │ │ + bics r4, r0 │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #304] @ 0x130 │ │ │ │ + str r1, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #888] @ 0x378 │ │ │ │ + str r5, [sp, #824] @ 0x338 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r8, ip │ │ │ │ + add r8, sl │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add lr, sp │ │ │ │ + add lr, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #912] @ (363c5c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #120] @ 0x78 │ │ │ │ + str r6, [r3, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ + str r6, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #116] @ 0x74 │ │ │ │ + str r6, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r2, #116] @ 0x74 │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r4, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ + str r4, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf0c00069 │ │ │ │ - str r0, [r0, #88] @ 0x58 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -393047,19 +393048,19 @@ │ │ │ │ nop │ │ │ │ strb r6, [r0, #15] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #14] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r0, #8 │ │ │ │ + subs r0, r7, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 363acc │ │ │ │ + bhi.n 363aac │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (363b9c ) │ │ │ │ @@ -393072,33 +393073,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (363ba0 ) │ │ │ │ ldr r1, [pc, #424] @ (363ba4 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (363ba8 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #416] @ (363bac ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r1, [pc, #388] @ (363bb0 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ bl 437244 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 363b8a │ │ │ │ ldr r5, [pc, #364] @ (363bb4 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 363bb8 │ │ │ │ @@ -393132,15 +393133,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3fb088 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 363b68 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -393186,24 +393187,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3fb1c4 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 363b20 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5d1d04 │ │ │ │ + bl 5d1cf4 │ │ │ │ cmp fp, sl │ │ │ │ beq.n 363b52 │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 363ae8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -393214,57 +393215,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (363bcc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r1, [pc, #84] @ (363bd0 ) │ │ │ │ ldr r0, [pc, #88] @ (363bd4 ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 439d94 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - subs r4, r1, #7 │ │ │ │ + subs r4, r7, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ + str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r3, #24] │ │ │ │ + ldrh r4, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r6, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r7, #34] @ 0x22 │ │ │ │ + ldrh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r3, #6] │ │ │ │ + ldrh r4, [r1, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r4, #5 │ │ │ │ + subs r6, r2, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r7, #72] @ 0x48 │ │ │ │ + str r6, [r5, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r1, #68] @ 0x44 │ │ │ │ + str r4, [r7, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ + str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvs.n 363b30 │ │ │ │ + bvs.n 363b10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00363bd8 : │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #644] @ 0x284 │ │ │ │ b.w 40a8fc │ │ │ │ nop │ │ │ │ @@ -393508,15 +393509,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 409818 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ movs r4, #0 │ │ │ │ b.n 363db2 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 363e8e │ │ │ │ ldr r3, [pc, #112] @ (363f18 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r0, [pc, #116] @ (363f20 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -393555,21 +393556,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #20] │ │ │ │ + str r0, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r0, [r1, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00363f2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -393587,52 +393588,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r1, [pc, #264] @ (364078 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 36407c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #248] @ (364080 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #208] @ (364084 ) │ │ │ │ ldr r1, [pc, #212] @ (364088 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 364016 │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 363fea │ │ │ │ @@ -393692,41 +393693,41 @@ │ │ │ │ ldr r0, [pc, #64] @ (36409c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r5, r1 │ │ │ │ + subs r6, r3, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r7, #56] @ 0x38 │ │ │ │ + strh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r1, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r4, r6] │ │ │ │ + ldrsh r4, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r2, r5] │ │ │ │ + ldrsh r4, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r4, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r3, r5 │ │ │ │ + adds r6, r1, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r4, [r3, r2] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 364040 │ │ │ │ + bne.n 364020 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 003640a0 : │ │ │ │ b.w 409818 │ │ │ │ │ │ │ │ 003640a4 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -393755,25 +393756,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (364104 ) │ │ │ │ ldr r0, [pc, #32] @ (364108 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - adds r6, r4, r3 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r4, [r4, r0] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r4, r5] │ │ │ │ + ldrsh r4, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r2, r3 │ │ │ │ + adds r0, r0, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r6, [r1, r0] │ │ │ │ + ldrb r6, [r7, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r0, r6] │ │ │ │ + ldrsh r2, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0036410c : │ │ │ │ b.w 40a188 │ │ │ │ │ │ │ │ 00364110 : │ │ │ │ b.w 40a1fc │ │ │ │ @@ -393862,52 +393863,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr.w r8, [pc, #1304] @ 364710 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 364714 │ │ │ │ ldr.w r7, [pc, #1304] @ 364718 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r2, [pc, #1244] @ 36471c │ │ │ │ ldr.w r1, [pc, #1244] @ 364720 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 364268 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -393953,60 +393954,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 364730 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [pc, #1084] @ 364734 │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr.w r1, [pc, #1056] @ 364738 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 364332 │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 364392 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d1ca4 │ │ │ │ + bl 5d1c94 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 36432c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (36473c ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ cbz r6, 36435c │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 5d1d04 │ │ │ │ + bl 5d1cf4 │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 364350 │ │ │ │ ldr r0, [pc, #992] @ (364740 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r2, [pc, #988] @ (364744 ) │ │ │ │ ldr r3, [pc, #912] @ (3646fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -394057,15 +394058,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 364462 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3fb088 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3643ea │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -394075,15 +394076,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ bl 439d94 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 409f34 │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -394091,15 +394092,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3639d4 │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 36435c │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 5d1d04 │ │ │ │ + bl 5d1cf4 │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 364454 │ │ │ │ b.n 36435c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 3643ae │ │ │ │ @@ -394226,47 +394227,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (36476c ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #460] @ (364770 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r1, [pc, #436] @ (364774 ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 437244 │ │ │ │ bl 439d94 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 364600 │ │ │ │ ldr r0, [pc, #396] @ (364778 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3639d4 │ │ │ │ b.n 364366 │ │ │ │ movs r4, #0 │ │ │ │ @@ -394296,15 +394297,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3646c4 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 5cef48 │ │ │ │ + bl 5cef38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 364638 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 40b1a4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 364638 │ │ │ │ @@ -394317,25 +394318,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #640] @ 0x280 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73b958 │ │ │ │ + bl 73b948 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #640] @ 0x280 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 3646bc │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 5cef48 │ │ │ │ + bl 5cef38 │ │ │ │ cbz r0, 3646ae │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 40b1a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 364604 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -394349,15 +394350,15 @@ │ │ │ │ b.n 3644c4 │ │ │ │ ldr.w r0, [r6, #660] @ 0x294 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 36461e │ │ │ │ ldr r0, [pc, #184] @ (364788 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 364366 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #660] @ 0x294 │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -394365,83 +394366,83 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + asrs r4, r3, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r2, [r5, r4] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r0, #8] │ │ │ │ + strh r4, [r6, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r1, r5] │ │ │ │ + ldrb r2, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r6, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r6, #16] │ │ │ │ + strh r6, [r4, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #220 @ 0xdc │ │ │ │ + adds r5, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r2, #28] │ │ │ │ + strh r0, [r0, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r6, #31] │ │ │ │ + ldrb r0, [r4, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrb r6, [r4, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r7, r6] │ │ │ │ + ldrb r4, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r1, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r0, r6] │ │ │ │ + ldrh r4, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ldrb r2, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r7, r5] │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r6, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #48 @ 0x30 │ │ │ │ + adds r3, #32 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r2, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r2, r5] │ │ │ │ + ldrh r4, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r2, #13 │ │ │ │ + asrs r0, r0, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, r3] │ │ │ │ + ldrh r6, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r7, r6] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0036478c : │ │ │ │ ldr.w r3, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 364796 │ │ │ │ bx r3 │ │ │ │ @@ -394550,25 +394551,25 @@ │ │ │ │ nop │ │ │ │ str r4, [r5, #80] @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #76] @ 0x4c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r3, #5 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #4 │ │ │ │ + asrs r6, r5, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r4, [r7, r1] │ │ │ │ + ldrsb r4, [r5, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003648b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -394647,15 +394648,15 @@ │ │ │ │ bge.n 364936 │ │ │ │ blx 261594 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #132] @ (364a04 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr.w r2, [r4, #660] @ 0x294 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 3649a4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -394700,31 +394701,31 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #31 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r6, r4] │ │ │ │ + strb r2, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r2, [r3, r6] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + lsrs r4, r7, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r1, r4] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r7, r5] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (364a28 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ subs r3, #38 @ 0x26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr.w r1, [r0, #2112] @ 0x840 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 364ab0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -394784,25 +394785,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (364b68 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #132] @ (364b6c ) │ │ │ │ ldr r1, [pc, #132] @ (364b70 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #116] @ (364b74 ) │ │ │ │ ldr r3, [pc, #120] @ (364b78 ) │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ @@ -394816,47 +394817,47 @@ │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (364b80 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r1, [pc, #72] @ (364b84 ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #64] @ (364b88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r2, #31 │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #250 @ 0xfa │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r2, #12 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, sp, #248 @ 0xf8 │ │ │ │ + add r4, sp, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r7, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r7, r1] │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 364bf4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r2, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -394870,15 +394871,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #148] @ (364c38 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2428] @ 0x97c │ │ │ │ cbz r0, 364bbe │ │ │ │ bl 369c70 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ cbz r3, 364be6 │ │ │ │ addw r6, r4, #2132 @ 0x854 │ │ │ │ @@ -394913,19 +394914,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r0, #28 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + strb r0, [r7, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + ldrb r0, [r2, #31] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #100] @ (364cb4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -394936,27 +394937,27 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #11 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r2, r8, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ bl 3861bc │ │ │ │ ldr.w r5, [r8, #2112] @ 0x840 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #2 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cbz r5, 364c9e │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 386d70 │ │ │ │ @@ -394966,19 +394967,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r1, #25 │ │ │ │ + lsrs r4, r7, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (364d80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -394986,15 +394987,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #176] @ (364d88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 364cfa │ │ │ │ ldr.w r2, [r0, #2440] @ 0x988 │ │ │ │ str.w r2, [r3, #2440] @ 0x988 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ ldr.w r2, [r5, #2440] @ 0x988 │ │ │ │ @@ -395025,29 +395026,29 @@ │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ blt.n 364d30 │ │ │ │ mov r0, r1 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ bl 364c3c │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ ldr.w r0, [r5, #2428] @ 0x97c │ │ │ │ cbz r0, 364d72 │ │ │ │ bl 369c44 │ │ │ │ ldr.w r0, [r5, #2116] @ 0x844 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 260f74 │ │ │ │ - lsrs r0, r2, #23 │ │ │ │ + lsrs r0, r0, #23 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r5, #26] │ │ │ │ + ldrb r6, [r3, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr r4, [pc, #752] @ (365090 ) │ │ │ │ sub sp, #240 @ 0xf0 │ │ │ │ @@ -395067,15 +395068,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r4, sp, #108 @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 367218 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ @@ -395140,15 +395141,15 @@ │ │ │ │ bpl.n 364e94 │ │ │ │ ldr r1, [pc, #556] @ (3650ac ) │ │ │ │ ldr r0, [pc, #560] @ (3650b0 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 364f3e │ │ │ │ ldr r3, [pc, #532] @ (3650a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 364f2e │ │ │ │ @@ -395214,29 +395215,29 @@ │ │ │ │ b.n 364f3e │ │ │ │ ldr r1, [pc, #392] @ (3650b8 ) │ │ │ │ ldr r0, [pc, #392] @ (3650bc ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r7, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 364e9a │ │ │ │ ldr r3, [pc, #352] @ (3650a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 364e9a │ │ │ │ ldr r1, [pc, #368] @ (3650c0 ) │ │ │ │ ldr r0, [pc, #368] @ (3650c4 ) │ │ │ │ add r1, pc │ │ │ │ ldrh.w r2, [r8, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 364e9a │ │ │ │ movs r7, #0 │ │ │ │ b.n 364ebe │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldrd r7, r8, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 364f1e │ │ │ │ @@ -395342,41 +395343,41 @@ │ │ │ │ b.n 364fcc │ │ │ │ mvn.w r6, #5 │ │ │ │ b.n 364ee6 │ │ │ │ movs r6, #0 │ │ │ │ b.n 364ed2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r6, #19 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrsh r6, [r6, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r1, #1 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #480 @ 0x1e0 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ movs r7, r7 │ │ │ │ ldrsh r6, [r4, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #16 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r0, r5] │ │ │ │ + strh r2, [r6, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r2, [r7, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r6, #13 │ │ │ │ + lsrs r6, r4, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r0, [r0, r3] │ │ │ │ + strh r0, [r6, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r1, r3] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395899,15 +395900,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ movw r3, #21586 @ 0x5452 │ │ │ │ movt r3, #4608 @ 0x1200 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -395970,32 +395971,32 @@ │ │ │ │ bl 389f10 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r3, #11 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r4, #2112] @ 0x840 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ adds r1, #2 │ │ │ │ strd r6, fp, [sp, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 386810 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 365810 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ ldr.w r0, [r4, #2428] @ 0x97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3659e0 │ │ │ │ ldr r2, [pc, #708] @ (365ab8 ) │ │ │ │ ldr r3, [pc, #676] @ (365a98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -396012,15 +396013,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r6 │ │ │ │ mov.w r9, r9, lsl #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 365842 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ adds r5, #1 │ │ │ │ bl 386d1c │ │ │ │ @@ -396048,15 +396049,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #588] @ (365ac8 ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ bl 364c3c │ │ │ │ b.n 3657da │ │ │ │ mov r0, r9 │ │ │ │ blx 2622a0 │ │ │ │ cmp r0, #9 │ │ │ │ bhi.w 365a68 │ │ │ │ @@ -396138,15 +396139,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1278 @ 0x4fe │ │ │ │ ldr r1, [pc, #360] @ (365adc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3657e6 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 367720 │ │ │ │ b.n 36591c │ │ │ │ addw r7, r4, #2132 @ 0x854 │ │ │ │ movw r9, #4100 @ 0x1004 │ │ │ │ @@ -396238,72 +396239,72 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 36588a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r3, #15 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrsb r6, [r1, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [pc, #856] @ (365df0 ) │ │ │ │ + ldr r2, [pc, #792] @ (365db0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #18] │ │ │ │ + strb r4, [r3, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [pc, #288] @ (365bc8 ) │ │ │ │ + ldr r3, [pc, #224] @ (365b88 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #184] @ (365b64 ) │ │ │ │ + ldr r3, [pc, #120] @ (365b24 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mcr2 0, 3, r0, cr4, cr15, {1} │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + mrc2 0, 2, r0, cr4, cr15, {1} │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r1, #12 │ │ │ │ + lsls r0, r7, #11 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r0, [r6, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrsh r4, [r4, r4] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - ldr r2, [pc, #504] @ (365cbc ) │ │ │ │ + ldr r2, [pc, #440] @ (365c7c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #880] @ (365e38 ) │ │ │ │ + ldr r1, [pc, #816] @ (365df8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r3, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ bl fff9fad2 <__bss_end__@@Base+0xff45f98e> │ │ │ │ - ldr r1, [pc, #32] @ (365af8 ) │ │ │ │ + ldr r0, [pc, #992] @ (365eb8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r6, #4 │ │ │ │ + lsls r4, r4, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [pc, #896] @ (365e60 ) │ │ │ │ + ldr r0, [pc, #832] @ (365e20 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r6, r6] │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldrb r4, [r3, r6] │ │ │ │ lsls r3, r7, #1 │ │ │ │ strh r0, [r0, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrb r4, [r4, r5] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - strb r0, [r7, #4] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r0, r7 │ │ │ │ + movs r0, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [pc, #312] @ (365c34 ) │ │ │ │ + ldr r0, [pc, #248] @ (365bf4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blx ip │ │ │ │ + blx sl │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1452] @ 3660c0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -396419,43 +396420,43 @@ │ │ │ │ cmp r7, r0 │ │ │ │ bhi.w 3660b6 │ │ │ │ add r7, sp, #60 @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r7 │ │ │ │ strd r4, r4, [sp, #60] @ 0x3c │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r1, #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [r5, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r7, r2 │ │ │ │ add r0, r5 │ │ │ │ blx 262a78 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ mov r2, r7 │ │ │ │ adds r7, r5, r7 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r7, #1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r7, [r5, r2] │ │ │ │ @@ -396467,15 +396468,15 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -396484,15 +396485,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r3, #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r5, r1] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ @@ -396503,30 +396504,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262a78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #46] @ 0x2e │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396538,30 +396539,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262a78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #47] @ 0x2f │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [r5, r1] │ │ │ │ adds r2, r5, r1 │ │ │ │ @@ -396572,30 +396573,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262a78 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ movs r2, #6 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396607,30 +396608,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262a78 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ strb.w r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #6 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [r5, r2] │ │ │ │ mov r1, r2 │ │ │ │ @@ -396642,30 +396643,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262a78 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ strb.w r2, [sp, #56] @ 0x38 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #7 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396677,29 +396678,29 @@ │ │ │ │ add.w r3, r2, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r2, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 262a78 │ │ │ │ mov r0, fp │ │ │ │ blx 2622a0 │ │ │ │ mov r1, r7 │ │ │ │ strd fp, r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w r8, r5, r2 │ │ │ │ add.w r2, r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ bic.w r7, r2, #7 │ │ │ │ @@ -396711,15 +396712,15 @@ │ │ │ │ adds r7, r2, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ add.w r7, r3, #8 │ │ │ │ strh.w r7, [r8, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrh.w r0, [r8, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r3, r7 │ │ │ │ add r0, r8 │ │ │ │ blx 262a78 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -397029,15 +397030,15 @@ │ │ │ │ ldr r2, [pc, #972] @ (366648 ) │ │ │ │ ldr r1, [pc, #976] @ (36664c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 364b8c │ │ │ │ str.w r6, [r0, #2400] @ 0x960 │ │ │ │ str.w lr, [r0, #2404] @ 0x964 │ │ │ │ b.n 366144 │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -397126,15 +397127,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #1 │ │ │ │ it cc │ │ │ │ movcc r1, r5 │ │ │ │ bcs.w 366144 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ @@ -397188,15 +397189,15 @@ │ │ │ │ ldr r1, [pc, #536] @ (366670 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r8, #2408] @ 0x968 │ │ │ │ blx 263434 │ │ │ │ cmp r6, #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ beq.w 36662c │ │ │ │ cmp r6, #4 │ │ │ │ @@ -397245,15 +397246,15 @@ │ │ │ │ ldr r1, [pc, #380] @ (36667c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 366520 │ │ │ │ movs r1, #2 │ │ │ │ bl 386340 │ │ │ │ @@ -397280,15 +397281,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (366688 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r6, r3, lsl #1 │ │ │ │ bcs.w 366144 │ │ │ │ mov r1, r6 │ │ │ │ b.n 3663c6 │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ @@ -397351,38 +397352,38 @@ │ │ │ │ ldr.w r2, [r8, #2408] @ 0x968 │ │ │ │ movs r1, #150 @ 0x96 │ │ │ │ blx 262a78 │ │ │ │ add.w sl, r8, #2400 @ 0x960 │ │ │ │ ldr.w r3, [r8, #2408] @ 0x968 │ │ │ │ add.w r7, r5, #424 @ 0x1a8 │ │ │ │ b.n 36649a │ │ │ │ - strh.w r0, [ip, r5, lsl #1] │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + ldrb.w r0, [ip, r5, lsl #1] │ │ │ │ + asrs r2, r0, #25 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf25e003f │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + movw r0, #57407 @ 0xe03f │ │ │ │ + str r3, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf7020055 │ │ │ │ - @ instruction: 0xf1f4003f │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + @ instruction: 0xf6f20055 │ │ │ │ + @ instruction: 0xf1e4003f │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf6980055 │ │ │ │ - @ instruction: 0xf6500055 │ │ │ │ - sub.w r0, r6, #63 @ 0x3f │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + @ instruction: 0xf6880055 │ │ │ │ + movw r0, #2133 @ 0x855 │ │ │ │ + @ instruction: 0xf196003f │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ movs r7, r7 │ │ │ │ - sub.w r0, sl, #13959168 @ 0xd50000 │ │ │ │ - @ instruction: 0xf0fe003f │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ + @ instruction: 0xf59a0055 │ │ │ │ + @ instruction: 0xf0ee003f │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - adc.w r0, ip, #13959168 @ 0xd50000 │ │ │ │ - @ instruction: 0xf0a0003f │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + @ instruction: 0xf53c0055 │ │ │ │ + eors.w r0, r0, #63 @ 0x3f │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0036668c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -397463,22 +397464,22 @@ │ │ │ │ ldr r1, [pc, #32] @ (366770 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 366732 │ │ │ │ str r2, [r0, r2] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - @ instruction: 0xf3580055 │ │ │ │ - subs r3, #182 @ 0xb6 │ │ │ │ + sbfx r0, r8, #1, #22 │ │ │ │ + subs r3, #166 @ 0xa6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00366774 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -397528,31 +397529,31 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #52] @ (366828 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r7, [pc, #936] @ (366bc8 ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ - @ instruction: 0xf2b40055 │ │ │ │ - subs r3, #18 │ │ │ │ + subw r0, r4, #85 @ 0x55 │ │ │ │ + subs r3, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #94 @ 0x5e │ │ │ │ + subs r2, #78 @ 0x4e │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0036682c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -397612,37 +397613,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ movs r7, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r9, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r5, [r4, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh.w r9, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r7, r9 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r4 │ │ │ │ add.w fp, r4, r7 │ │ │ │ blx 262a78 │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ strd r9, r9, [sp, #44] @ 0x2c │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r6, r0, #8 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #2 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r2, [r4, r7] │ │ │ │ @@ -397650,15 +397651,15 @@ │ │ │ │ strh.w r6, [fp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ add r7, r6 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r0, r6 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ add r0, fp │ │ │ │ @@ -397667,15 +397668,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ adds r1, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r6, r3, #7 │ │ │ │ str r5, [r4, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r1, #8 │ │ │ │ add.w r7, r0, #8 │ │ │ │ @@ -397683,28 +397684,28 @@ │ │ │ │ strh r7, [r1, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r6, r0 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ adds r0, r7, r0 │ │ │ │ blx 262a78 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ strb.w r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strd r3, r5, [sp, #44] @ 0x2c │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r8, r3, #15 │ │ │ │ bic.w r8, r8, #7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [r4, r2] │ │ │ │ @@ -397712,15 +397713,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add.w r6, r8, r2 │ │ │ │ add.w r5, r3, #8 │ │ │ │ mov r2, r9 │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r8, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r4 │ │ │ │ blx 262a78 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ @@ -397741,15 +397742,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #72] @ (366a6c ) │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 366886 │ │ │ │ movs r1, #1 │ │ │ │ bl 386340 │ │ │ │ @@ -397762,17 +397763,17 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r2, fp │ │ │ │ lsls r1, r5, #1 │ │ │ │ - eor.w r0, sl, #85 @ 0x55 │ │ │ │ - rsbs r0, ip, pc, rrx │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + orns r0, sl, #85 @ 0x55 │ │ │ │ + rsb r0, ip, pc, rrx │ │ │ │ + ldrh r0, [r7, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00366a70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -397844,41 +397845,41 @@ │ │ │ │ movs r7, #2 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ add r7, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ movs r7, #4 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #1 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r1, [r6, #0] │ │ │ │ add.w r3, r6, #8 │ │ │ │ add.w r1, r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r1, [r6, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r6 │ │ │ │ blx 262a78 │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, r6, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [r6, r7] │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add.w r4, r0, #8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -397889,15 +397890,15 @@ │ │ │ │ strh r4, [r1, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ add r7, r4 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r7, #4 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ subs r2, r3, r4 │ │ │ │ add r0, r1 │ │ │ │ @@ -397905,15 +397906,15 @@ │ │ │ │ blx 262a78 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ movs r7, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r7, [r6, r2] │ │ │ │ @@ -397922,43 +397923,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ strh r3, [r1, #4] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, r4, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 262a78 │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #6 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [r6, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ add.w r1, r0, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r1, [sp, #32] │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ adds r7, r4, r7 │ │ │ │ subs r2, r4, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -397966,15 +397967,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strh.w sl, [sp, #48] @ 0x30 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ mov r3, r0 │ │ │ │ adds r2, r6, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r3, #15 │ │ │ │ bic.w r4, r2, #7 │ │ │ │ movs r2, #3 │ │ │ │ str r2, [r6, r7] │ │ │ │ @@ -397983,15 +397984,15 @@ │ │ │ │ add.w r6, r3, #8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ adds r7, r4, r7 │ │ │ │ strh r6, [r2, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #8 │ │ │ │ movs r2, #0 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r2, r4, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 262a78 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -398014,15 +398015,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (366d20 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 366ac6 │ │ │ │ movs r1, #1 │ │ │ │ bl 386340 │ │ │ │ @@ -398035,17 +398036,17 @@ │ │ │ │ nop │ │ │ │ negs r4, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ tst r2, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldcl 0, cr0, [r4, #340] @ 0x154 │ │ │ │ - stmdb r8!, {r0, r1, r2, r3, r4, r5} │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + stcl 0, cr0, [r4, #340] @ 0x154 │ │ │ │ + ldmdb r8, {r0, r1, r2, r3, r4, r5} │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00366d24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -398070,15 +398071,15 @@ │ │ │ │ add.w r3, r3, r8, lsl #3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 367440 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3670be │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 367218 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398154,15 +398155,15 @@ │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #680] @ (3670dc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r8, r3, lsl #1 │ │ │ │ bcs.n 366df4 │ │ │ │ mov r1, r8 │ │ │ │ bl 386340 │ │ │ │ b.n 366df4 │ │ │ │ @@ -398176,15 +398177,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r2, #0 │ │ │ │ str.w fp, [sp] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #72] @ 0x48 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ strb.w ip, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -398224,27 +398225,27 @@ │ │ │ │ movne r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ lsls r3, r3, #8 │ │ │ │ strh.w r3, [sp, #80] @ 0x50 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ add.w r3, r0, #15 │ │ │ │ str r7, [r4, #0] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r7, r0, #8 │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh r7, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ subs r2, r0, r7 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov.w r7, #0 │ │ │ │ add r0, r4 │ │ │ │ blx 262a78 │ │ │ │ @@ -398252,15 +398253,15 @@ │ │ │ │ movs r3, #2 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r0, #15 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r7, [r4, r2] │ │ │ │ bic.w r7, r3, #7 │ │ │ │ add.w r3, r0, #8 │ │ │ │ @@ -398269,15 +398270,15 @@ │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r3 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398285,15 +398286,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #8 │ │ │ │ strd fp, sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398302,15 +398303,15 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r1 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398319,15 +398320,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #4 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398337,15 +398338,15 @@ │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398354,30 +398355,30 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #5 │ │ │ │ adds r2, r4, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r4, r7] │ │ │ │ add.w r4, ip, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strh r4, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r7, ip │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r7, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r2, r4 │ │ │ │ add r0, r3 │ │ │ │ @@ -398406,18 +398407,18 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ subs r7, #162 @ 0xa2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #236 @ 0xec │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldcl 0, cr0, [lr], #-340 @ 0xfffffeac │ │ │ │ - b.n 367074 │ │ │ │ + stcl 0, cr0, [lr], #-340 @ 0xfffffeac │ │ │ │ + b.n 367054 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r6, #6] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003670e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398485,15 +398486,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #132] @ (36720c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r7, #1 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r5, [r6, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r2, r4, #5 │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #40] @ 0x28 │ │ │ │ strb.w r7, [sp, #44] @ 0x2c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398522,18 +398523,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xe9b20055 │ │ │ │ - b.n 366afc │ │ │ │ + @ instruction: 0xe9a20055 │ │ │ │ + b.n 366adc │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r4, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00367210 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00367214 : │ │ │ │ @@ -398554,15 +398555,15 @@ │ │ │ │ ldr r2, [pc, #156] @ (3672d4 ) │ │ │ │ ldr r1, [pc, #156] @ (3672d8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r9, r0 │ │ │ │ cbz r5, 3672b0 │ │ │ │ ldrd r5, r3, [r4, #40] @ 0x28 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ cmp r3, r2 │ │ │ │ bcc.n 3672ba │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -398601,18 +398602,18 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx 262390 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ strd r0, r2, [r4, #40] @ 0x28 │ │ │ │ b.n 367258 │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [sl], #340 @ 0x154 │ │ │ │ - b.n 367a5c │ │ │ │ + strd r0, r0, [sl], #340 @ 0x154 │ │ │ │ + b.n 367a3c │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003672dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -398625,15 +398626,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (36737c ) │ │ │ │ ldr r1, [pc, #128] @ (367380 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 367370 │ │ │ │ ldrd r7, r8, [r4, #8] │ │ │ │ movs r2, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ @@ -398663,18 +398664,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r0, #89 @ 0x59 │ │ │ │ b.n 367360 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8360055 │ │ │ │ - b.n 36797c │ │ │ │ + @ instruction: 0xe8260055 │ │ │ │ + b.n 36795c │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00367384 : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00367388 : │ │ │ │ @@ -398806,15 +398807,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r2, [pc, #176] @ (367554 ) │ │ │ │ ldr r1, [pc, #176] @ (367558 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ add.w ip, sp, r6 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ lsls r2, r5, #5 │ │ │ │ mov r7, r0 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ @@ -398838,15 +398839,15 @@ │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, r7, #424 @ 0x1a8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 443b04 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r5 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ adds r3, r0, r5 │ │ │ │ clz r0, r0 │ │ │ │ str r3, [r4, #24] │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ @@ -398862,19 +398863,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 367290 │ │ │ │ + b.n 367270 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 367808 │ │ │ │ + b.n 3677e8 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r0, #20] │ │ │ │ + strh r6, [r6, #18] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0036755c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -398953,15 +398954,15 @@ │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ ldr r3, [pc, #168] @ (3676c4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mov.w lr, #1 │ │ │ │ lsls r2, r5, #5 │ │ │ │ strb.w lr, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398986,15 +398987,15 @@ │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, ip, #424 @ 0x1a8 │ │ │ │ bl 443b04 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ adds r0, #1 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w sl, sl, #1 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -399005,19 +399006,19 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 367704 │ │ │ │ + b.n 3676e4 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r7, #8] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3670fc │ │ │ │ + b.n 3670dc │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 003676c8 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003676cc : │ │ │ │ @@ -399487,15 +399488,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (367b64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #96] @ (367b68 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ @@ -399523,20 +399524,20 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmp r0, #148 @ 0x94 │ │ │ │ + cmp r0, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 367c04 │ │ │ │ + b.n 367be4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc2l 0, cr0, [r4, #248]! @ 0xf8 │ │ │ │ - ldr r3, [pc, #624] @ (367dd8 ) │ │ │ │ + ldc2l 0, cr0, [r4, #248] @ 0xf8 │ │ │ │ + ldr r3, [pc, #560] @ (367d98 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 00367b6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400372,17 +400373,17 @@ │ │ │ │ b.n 3682a8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3682e0 │ │ │ │ + bhi.n 3682c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 36829c │ │ │ │ + bhi.n 36827c │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r1, #244 @ 0xf4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400399,15 +400400,15 @@ │ │ │ │ movs r5, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 262a78 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, sp, #4 │ │ │ │ ldrh r6, [r1, #0] │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ @@ -400457,15 +400458,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #44 @ (adr r3, 368438 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldrd r7, r3, [r5, #288] @ 0x120 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.n 3683e0 │ │ │ │ strd r0, r1, [r5, #288] @ 0x120 │ │ │ │ @@ -400478,15 +400479,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #124 @ 0x7c │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 368358 │ │ │ │ + bvc.n 368538 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400776,22 +400777,22 @@ │ │ │ │ bl 491794 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b.n 368708 │ │ │ │ mov r0, r7 │ │ │ │ bl 491794 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b.n 3686f6 │ │ │ │ - bmi.n 368690 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ bmi.n 368670 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 3687f8 │ │ │ │ + bmi.n 368650 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bmi.n 3687d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ + bmi.n 3687b8 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r0, r3, #1 │ │ │ │ beq.n 368762 │ │ │ │ ldr r0, [r1, #32] │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 368762 │ │ │ │ movs r0, #0 │ │ │ │ @@ -401038,23 +401039,23 @@ │ │ │ │ strb.w r1, [r5, #42] @ 0x2a │ │ │ │ beq.w 3688a4 │ │ │ │ strb.w r2, [r8, #31] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r8, #30] │ │ │ │ b.n 3688a4 │ │ │ │ nop │ │ │ │ - bcc.n 368a88 │ │ │ │ + bcc.n 368a68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 368a30 │ │ │ │ + bcs.n 368a10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcs.n 368a04 │ │ │ │ + bcs.n 3689e4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcs.n 3689b4 │ │ │ │ + bcs.n 368994 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, r1, r7 │ │ │ │ + adds r4, r7, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #84] @ (368a88 ) │ │ │ │ @@ -401896,15 +401897,15 @@ │ │ │ │ nop │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r3, [r1, #244] @ 0xf4 │ │ │ │ cbz r3, 369300 │ │ │ │ str r3, [r0, #80] @ 0x50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -402184,15 +402185,15 @@ │ │ │ │ bne.n 369580 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 367ce4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #120] @ (369628 ) │ │ │ │ ldr r3, [pc, #112] @ (369624 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -402358,18 +402359,18 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ blx 262d30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3699a6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add r3, pc, #620 @ (adr r3, 3699c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ blx 260c44 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [r0, #16] │ │ │ │ mov r1, r6 │ │ │ │ @@ -402414,69 +402415,69 @@ │ │ │ │ b.n 3697a2 │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp, #40] @ 0x28 │ │ │ │ blx 262d30 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 3699ac │ │ │ │ mov r0, sl │ │ │ │ bl 367210 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls.w 3699be │ │ │ │ add r3, pc, #432 @ (adr r3, 3699c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r5, sp, #32 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ movs r1, #1 │ │ │ │ str r5, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [fp] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, fp │ │ │ │ strh.w r2, [fp, #4] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r3, fp, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ add r0, fp │ │ │ │ subs r2, r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 262a78 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r4, #296] @ 0x128 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r1, r7, r2 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ @@ -402488,15 +402489,15 @@ │ │ │ │ add.w r2, r0, #8 │ │ │ │ strh r2, [r1, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, r2, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -402505,28 +402506,28 @@ │ │ │ │ ldrd r2, r3, [r4, #304] @ 0x130 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 744224 │ │ │ │ + bl 744214 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #3 │ │ │ │ adds r5, r7, r2 │ │ │ │ add.w r6, r4, #8 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r6, [r5, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 744104 │ │ │ │ + bl 7440f4 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ add.w r2, r4, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ add r0, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ blx 262a78 │ │ │ │ @@ -402654,49 +402655,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (369aac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2422 @ 0x976 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ b.n 369a2a │ │ │ │ ldr r3, [pc, #60] @ (369ab0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #60] @ (369ab4 ) │ │ │ │ ldr r1, [pc, #64] @ (369ab8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2428 @ 0x97c │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 369a6c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #11 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ asrs r6, r6, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r3, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r5, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + stmia r0!, {r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r1, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00369abc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402747,49 +402748,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #80] @ (369b8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ b.n 369b0a │ │ │ │ ldr r3, [pc, #60] @ (369b90 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (369b94 ) │ │ │ │ ldr r1, [pc, #64] @ (369b98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 369b4c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0xeaa7ffff │ │ │ │ asrs r6, r2, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - lsls r2, r1, #31 │ │ │ │ + itt │ │ │ │ + lsl r5, r2, #1 │ │ │ │ + lsl r2, r7, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsrs r2, r1, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - nop {15} │ │ │ │ + nop {14} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r4, #32 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00369b9c : │ │ │ │ ldr r3, [pc, #8] @ (369ba8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #20 │ │ │ │ add r3, pc │ │ │ │ @@ -402945,41 +402946,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (369d7c ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3666dc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 487c00 │ │ │ │ cbnz r0, 369d46 │ │ │ │ ldr r1, [pc, #100] @ (369d80 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #92] @ (369d84 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #80] @ (369d88 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 70931c │ │ │ │ + bl 70930c │ │ │ │ ldr r2, [pc, #68] @ (369d8c ) │ │ │ │ ldr r3, [pc, #44] @ (369d78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -402995,21 +402996,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r6, #31 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #68 @ 0x44 │ │ │ │ + cmp r6, #52 @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r6, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r3, #30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 00369d90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -403023,15 +403024,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (369eac ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 366774 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -403053,19 +403054,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (369eb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #172] @ (369eb8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 369e96 │ │ │ │ ldr.w r9, [pc, #164] @ 369ebc │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 369ec0 │ │ │ │ ldr r7, [pc, #160] @ (369ec4 ) │ │ │ │ add r9, pc │ │ │ │ @@ -403079,15 +403080,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (369ecc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (369ed0 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 369e96 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 369e82 │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -403117,49 +403118,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 369e66 │ │ │ │ ldr.w ip, [pc, #80] @ 369ee0 │ │ │ │ add ip, pc │ │ │ │ b.n 369e6c │ │ │ │ mov r0, r6 │ │ │ │ - bl 709394 │ │ │ │ + bl 709384 │ │ │ │ b.n 369dd4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r7, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #138 @ 0x8a │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r4, r1, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r4, #23 │ │ │ │ + lsls r6, r2, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r0, #24 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #22 │ │ │ │ + lsls r2, r3, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r5, r6, r7, lr} │ │ │ │ + push {r4, r6, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r6, r5] │ │ │ │ + ldr r2, [r4, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb85a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r5, #22 │ │ │ │ + lsls r4, r3, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r6, #23 │ │ │ │ + lsls r0, r4, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r2, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r2, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r0, #21 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00369ee4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -403172,22 +403173,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #956] @ (36a2d4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -403214,15 +403215,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (36a2dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 36a274 │ │ │ │ ldr r3, [pc, #856] @ (36a2e0 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 36a2e4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -403231,15 +403232,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 36a102 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a12a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a150 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -403256,15 +403257,15 @@ │ │ │ │ beq.w 36a294 │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 36a288 │ │ │ │ ldr r1, [pc, #772] @ (36a2ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36a038 │ │ │ │ ldr.w r9, [pc, #756] @ 36a2f0 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403277,21 +403278,21 @@ │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36a2b8 │ │ │ │ ldr r1, [pc, #724] @ (36a2f4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 36a038 │ │ │ │ ldr r1, [pc, #712] @ (36a2f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36a080 │ │ │ │ ldr.w r9, [pc, #696] @ 36a2fc │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403304,131 +403305,131 @@ │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36a2ac │ │ │ │ ldr r1, [pc, #664] @ (36a300 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 36a080 │ │ │ │ ldr r1, [pc, #652] @ (36a304 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a1d6 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a202 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 36a0a2 │ │ │ │ ldr r1, [pc, #620] @ (36a308 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 36a0ae │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 36a0ae │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 36a0ec │ │ │ │ ldr r1, [pc, #604] @ (36a30c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 36a0cc │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (36a310 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 36a0dc │ │ │ │ ldr r1, [pc, #576] @ (36a314 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 36a0ec │ │ │ │ ldr r1, [pc, #564] @ (36a318 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #556] @ (36a31c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 36a272 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 369f9c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fb0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fb0 │ │ │ │ ldr r1, [pc, #480] @ (36a320 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fb8 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (36a324 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fb8 │ │ │ │ ldr r1, [pc, #444] @ (36a328 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fc0 │ │ │ │ ldr r1, [pc, #428] @ (36a32c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369fc0 │ │ │ │ ldr r1, [pc, #412] @ (36a330 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 369fc0 │ │ │ │ ldr r1, [pc, #404] @ (36a334 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a066 │ │ │ │ @@ -403438,47 +403439,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a066 │ │ │ │ ldr r1, [pc, #372] @ (36a338 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a08a │ │ │ │ ldr r1, [pc, #356] @ (36a33c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a08a │ │ │ │ ldr r1, [pc, #336] @ (36a340 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a094 │ │ │ │ ldr r1, [pc, #320] @ (36a344 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a094 │ │ │ │ ldr r1, [pc, #300] @ (36a348 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 36a094 │ │ │ │ ldr r1, [pc, #292] @ (36a34c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a01e │ │ │ │ @@ -403488,145 +403489,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 2628e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a01e │ │ │ │ ldr r1, [pc, #260] @ (36a350 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 36a038 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 36a2a0 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 36a288 │ │ │ │ ldr r1, [pc, #236] @ (36a354 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 369ff0 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7094c0 │ │ │ │ + bl 7094b0 │ │ │ │ b.n 369f48 │ │ │ │ ldr r1, [pc, #216] @ (36a358 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 369ff0 │ │ │ │ ldr r1, [pc, #208] @ (36a35c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 369ff0 │ │ │ │ ldr r1, [pc, #200] @ (36a360 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 369ff0 │ │ │ │ ldr r1, [pc, #192] @ (36a364 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 369ff0 │ │ │ │ ldr r1, [pc, #184] @ (36a368 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 36a080 │ │ │ │ ldr r1, [pc, #176] @ (36a36c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 36a038 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r5, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #52 @ 0x34 │ │ │ │ + cmp r4, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r5, #20 │ │ │ │ + lsls r2, r3, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r3, #22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r1, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r6, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r4, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r5, #19 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r3, #20 │ │ │ │ + lsls r0, r1, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, #29] │ │ │ │ + strb r2, [r0, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + lsls r0, r2, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r6, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r2, #19 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #19 │ │ │ │ + lsls r2, r1, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r0, r0, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r4, #88] @ 0x58 │ │ │ │ + str r0, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r3, #13 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r4, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #12 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #13 │ │ │ │ + lsls r2, r7, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #14 │ │ │ │ + lsls r2, r4, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #14 │ │ │ │ + lsls r6, r0, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r2, r1, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r6, r3, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r0, #10 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #11 │ │ │ │ + lsls r2, r6, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r2, r3, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r4, #9 │ │ │ │ + lsls r2, r1, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r7, #8 │ │ │ │ + lsls r2, r2, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #9 │ │ │ │ + lsls r4, r5, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r0, #29] │ │ │ │ + lsls r0, r7, #8 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + ldrb r4, [r6, #28] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r4, #8 │ │ │ │ + lsls r0, r2, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #10 │ │ │ │ + lsls r4, r0, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0036a370 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -403639,22 +403640,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ ldr r1, [pc, #628] @ (36a618 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -403681,27 +403682,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (36a620 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36a4f2 │ │ │ │ ldr.w r8, [pc, #528] @ 36a624 │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (36a628 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a524 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 36a604 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -403710,51 +403711,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (36a62c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (36a630 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a52a │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a53c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a54e │ │ │ │ ldr r1, [pc, #464] @ (36a634 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 36a47a │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36a5d0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a5ae │ │ │ │ ldr r1, [pc, #436] @ (36a638 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (36a63c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 36a4a6 │ │ │ │ ldr r1, [pc, #416] @ (36a640 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 36a4b6 │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a5c4 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 36a4c4 │ │ │ │ @@ -403771,20 +403772,20 @@ │ │ │ │ bne.n 36a55c │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a570 │ │ │ │ ldr r1, [pc, #352] @ (36a644 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 36a41c │ │ │ │ mov r0, r9 │ │ │ │ - bl 709538 │ │ │ │ + bl 709528 │ │ │ │ b.n 36a3d4 │ │ │ │ ldr r2, [pc, #332] @ (36a648 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a446 │ │ │ │ ldr r2, [pc, #328] @ (36a64c ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a446 │ │ │ │ @@ -403806,174 +403807,174 @@ │ │ │ │ ldr r2, [pc, #316] @ (36a664 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a446 │ │ │ │ ldr r1, [pc, #316] @ (36a668 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a45c │ │ │ │ ldr r1, [pc, #300] @ (36a66c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a462 │ │ │ │ ldr r1, [pc, #288] @ (36a670 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 36a462 │ │ │ │ ldr r1, [pc, #276] @ (36a674 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a4e2 │ │ │ │ ldr r1, [pc, #260] @ (36a678 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 36a5a2 │ │ │ │ ldr.w sl, [pc, #252] @ 36a67c │ │ │ │ add sl, pc │ │ │ │ b.n 36a592 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 36a5a2 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a586 │ │ │ │ ldr r1, [pc, #220] @ (36a680 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 36a4e2 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a4a6 │ │ │ │ ldr r1, [pc, #204] @ (36a684 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 36a49c │ │ │ │ ldr r1, [pc, #192] @ (36a688 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 36a4b6 │ │ │ │ ldr r1, [pc, #184] @ (36a68c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36a48e │ │ │ │ b.n 36a498 │ │ │ │ ldr r1, [pc, #164] @ (36a690 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 36a4c4 │ │ │ │ ldr r1, [pc, #156] @ (36a694 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 36a4d4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (36a698 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a446 │ │ │ │ nop │ │ │ │ lsrs r4, r3, #5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #168 @ 0xa8 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r2, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r1, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #9 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r2, #48] @ 0x30 │ │ │ │ + strh r6, [r0, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r1, #6 │ │ │ │ + lsls r0, r7, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #8 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add r7, sp, #920 @ 0x398 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r3, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r2, #3 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #24] │ │ │ │ + str r2, [r3, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r2, #4 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #4 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r5, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #4 │ │ │ │ + lsls r6, r0, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #3 │ │ │ │ + lsls r0, r2, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #4 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #2 │ │ │ │ + lsls r2, r4, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r1, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #4 │ │ │ │ + lsls r0, r2, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r4, #5 │ │ │ │ + lsls r2, r2, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #5 │ │ │ │ + lsls r0, r2, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #3 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf3c2003f │ │ │ │ - add r6, sp, #776 @ 0x308 │ │ │ │ + @ instruction: 0xf3b2003f │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r2, #3 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r6, #2 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r7, #2 │ │ │ │ + lsls r0, r5, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r0, #3 │ │ │ │ + lsls r0, r6, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #120] @ (36a714 ) │ │ │ │ + ldr r3, [pc, #56] @ (36a6d4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -404025,29 +404026,29 @@ │ │ │ │ blt.n 36a74c │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 36a754 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 36a730 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -404146,15 +404147,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 36aa14 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 36aca4 │ │ │ │ ldr r3, [pc, #1008] @ (36ac98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -404275,15 +404276,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 36a898 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r2, #1 │ │ │ │ b.n 36a8a0 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -404291,30 +404292,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 36aa7c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36a8a0 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 36aa48 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36a8a0 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -404522,15 +404523,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ nop │ │ │ │ │ │ │ │ 0036ace0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -404747,15 +404748,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 36af38 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 36ad34 │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 36b00c │ │ │ │ cbnz r4, 36af68 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -404894,15 +404895,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 36b16a │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 36aed2 │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -404948,21 +404949,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 36b174 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 36af80 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 36aed2 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 36af80 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -404992,28 +404993,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 36af0a │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ b.n 36afc6 │ │ │ │ mov r4, r2 │ │ │ │ b.n 36b080 │ │ │ │ mov r4, r2 │ │ │ │ b.n 36b120 │ │ │ │ mov r4, r2 │ │ │ │ b.n 36b1ac │ │ │ │ @@ -405221,15 +405222,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 36b412 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 36b25a │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 36b25a │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 36b25a │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -405296,27 +405297,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -405331,15 +405332,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36b520 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ bvc.n 36b548 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (36b650 ) │ │ │ │ @@ -405350,24 +405351,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (36b658 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (36b65c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 5e029c │ │ │ │ + bl 5e028c │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 36b4ac │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 36b45c │ │ │ │ @@ -405426,15 +405427,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (36b670 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -405443,26 +405444,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2560040 │ │ │ │ - add r6, pc, #312 @ (adr r6, 36b790 ) │ │ │ │ + movw r0, #24640 @ 0x6040 │ │ │ │ + add r6, pc, #248 @ (adr r6, 36b750 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf26e0040 │ │ │ │ + @ instruction: 0xf25e0040 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 36b588 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xf23c0040 │ │ │ │ - @ instruction: 0xf2340040 │ │ │ │ - @ instruction: 0xf2260040 │ │ │ │ - sub.w r0, r0, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf22c0040 │ │ │ │ + @ instruction: 0xf2240040 │ │ │ │ + @ instruction: 0xf2160040 │ │ │ │ + @ instruction: 0xf1900040 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 36b68a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -405506,26 +405507,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36b774 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (36b778 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36b77c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #100] @ (36b780 ) │ │ │ │ ldr r2, [pc, #104] @ (36b784 ) │ │ │ │ ldr r3, [pc, #104] @ (36b788 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -405539,42 +405540,42 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #688 @ (adr r4, 36ba20 ) │ │ │ │ + add r4, pc, #624 @ (adr r4, 36b9e0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ movs r7, r7 │ │ │ │ - ands r6, r4 │ │ │ │ + ands r6, r2 │ │ │ │ movs r7, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 36b770 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xf0d80040 │ │ │ │ + @ instruction: 0xf0c80040 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 36b7a6 │ │ │ │ @@ -405640,49 +405641,49 @@ │ │ │ │ ldr r2, [pc, #36] @ (36b860 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (36b864 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 36acb8 │ │ │ │ nop │ │ │ │ - add r3, pc, #360 @ (adr r3, 36b9c8 ) │ │ │ │ + add r3, pc, #296 @ (adr r3, 36b988 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vhadd.s16 q8, q4, q0 │ │ │ │ - vhadd.s32 q8, q7, q0 │ │ │ │ + vhadd.s8 q8, q4, q0 │ │ │ │ + vhadd.s16 q8, q7, q0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 36b8a8 │ │ │ │ ldr r2, [pc, #44] @ (36b8ac ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (36b8b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 36b4a4 │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0324 │ │ │ │ - add r3, pc, #88 @ (adr r3, 36b904 ) │ │ │ │ + b.w 5e0314 │ │ │ │ + add r3, pc, #24 @ (adr r3, 36b8c4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vhadd.s16 q0, q2, q0 │ │ │ │ - vhadd.s32 q0, q5, q0 │ │ │ │ + vhadd.s8 q0, q2, q0 │ │ │ │ + vhadd.s16 q0, q5, q0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (36b910 ) │ │ │ │ ldr r2, [pc, #76] @ (36b914 ) │ │ │ │ @@ -405690,51 +405691,51 @@ │ │ │ │ ldr r1, [pc, #76] @ (36b918 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (36b91c ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #64] @ (36b920 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (36b924 ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (36b928 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #816 @ (adr r2, 36bc44 ) │ │ │ │ + add r2, pc, #752 @ (adr r2, 36bc04 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp 0, 12, cr0, cr10, cr0, {2} │ │ │ │ - cdp 0, 14, cr0, cr2, cr0, {2} │ │ │ │ + cdp 0, 11, cr0, cr10, cr0, {2} │ │ │ │ + cdp 0, 13, cr0, cr2, cr0, {2} │ │ │ │ and.w r0, r6, #15204352 @ 0xe80000 │ │ │ │ ldr r5, [pc, #832] @ (36bc64 ) │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q0, q5, q0 │ │ │ │ - vhadd.s q0, q6, q0 │ │ │ │ + vhadd.s32 q0, q5, q0 │ │ │ │ + vhadd.s32 q0, q6, q0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (36b938 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ bmi.n 36b948 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -405745,15 +405746,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (36ba50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38a1e0 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -405813,40 +405814,40 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (36ba68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #536 @ (adr r2, 36bc64 ) │ │ │ │ + add r2, pc, #472 @ (adr r2, 36bc24 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp 0, 15, cr0, cr8, cr0, {2} │ │ │ │ - vhadd.s16 q0, q2, q0 │ │ │ │ + cdp 0, 14, cr0, cr8, cr0, {2} │ │ │ │ + vhadd.s8 q0, q2, q0 │ │ │ │ bcc.n 36bb4c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cdp 0, 11, cr0, cr8, cr0, {2} │ │ │ │ - cdp 0, 10, cr0, cr14, cr0, {2} │ │ │ │ - add r1, pc, #792 @ (adr r1, 36bd7c ) │ │ │ │ + cdp 0, 10, cr0, cr8, cr0, {2} │ │ │ │ + cdp 0, 9, cr0, cr14, cr0, {2} │ │ │ │ + add r1, pc, #728 @ (adr r1, 36bd3c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc 0, cr0, [r4, #256]! @ 0x100 │ │ │ │ - cdp 0, 3, cr0, cr4, cr0, {2} │ │ │ │ + ldc 0, cr0, [r4, #256] @ 0x100 │ │ │ │ + cdp 0, 2, cr0, cr4, cr0, {2} │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 36ba82 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -405902,26 +405903,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36bb8c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (36bb90 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36bb94 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #104] @ (36bb98 ) │ │ │ │ ldr r3, [pc, #104] @ (36bb9c ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -405943,32 +405944,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dee64 │ │ │ │ + b.w 5dee54 │ │ │ │ nop │ │ │ │ - add r0, pc, #880 @ (adr r0, 36bef8 ) │ │ │ │ + add r0, pc, #816 @ (adr r0, 36beb8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #840] @ 0x348 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r3, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 36bb50 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stcl 0, cr0, [r0, #-256] @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r0, #-256]! @ 0xffffff00 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -405976,53 +405977,53 @@ │ │ │ │ ldr r2, [pc, #44] @ (36bbf0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (36bbf4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36acb8 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36acb8 │ │ │ │ - add r0, pc, #104 @ (adr r0, 36bc58 ) │ │ │ │ + add r0, pc, #40 @ (adr r0, 36bc18 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc 0, cr0, [ip], {64} @ 0x40 │ │ │ │ - stc 0, cr0, [r6], #256 @ 0x100 │ │ │ │ + ldcl 0, cr0, [ip], #-256 @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r6], {64} @ 0x40 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (36bc3c ) │ │ │ │ ldr r2, [pc, #52] @ (36bc40 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (36bc44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36b4a4 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 36b4a4 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0324 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + b.w 5e0314 │ │ │ │ + ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mcrr 0, 4, r0, r2, cr0 │ │ │ │ - mrrc 0, 4, r0, lr, cr0 │ │ │ │ + ldc 0, cr0, [r2], #-256 @ 0xffffff00 │ │ │ │ + mcrr 0, 4, r0, lr, cr0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (36bcc0 ) │ │ │ │ ldr r2, [pc, #104] @ (36bcc4 ) │ │ │ │ @@ -406030,15 +406031,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (36bcc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (36bccc ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #92] @ (36bcd0 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (36bcd4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (36bcd8 ) │ │ │ │ @@ -406046,46 +406047,46 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ ldr r1, [pc, #68] @ (36bcdc ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #512] @ 0x200 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xebf20040 │ │ │ │ - stc 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + @ instruction: 0xebe20040 │ │ │ │ + @ instruction: 0xebfe0040 │ │ │ │ orns r0, r2, #104 @ 0x68 │ │ │ │ ldr r5, [pc, #832] @ (36c014 ) │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r8, r0, lsl #1 │ │ │ │ - ldc 0, cr0, [r8], #-256 @ 0xffffff00 │ │ │ │ - stc 0, cr0, [r4], #-256 @ 0xffffff00 │ │ │ │ + @ instruction: 0xeb980040 │ │ │ │ + stc 0, cr0, [r8], #-256 @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r4], {64} @ 0x40 │ │ │ │ ldr r0, [pc, #4] @ (36bce8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ bne.n 36bd50 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -406096,15 +406097,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (36be00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38a1e0 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -406164,40 +406165,40 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (36be18 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xebf00040 │ │ │ │ - stc 0, cr0, [ip], {64} @ 0x40 │ │ │ │ + @ instruction: 0xebe00040 │ │ │ │ + @ instruction: 0xebfc0040 │ │ │ │ beq.n 36bd54 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs.w r0, r4, r0, lsl #1 │ │ │ │ - sub.w r0, sl, r0, lsl #1 │ │ │ │ - ldr r6, [sp, #408] @ 0x198 │ │ │ │ + sub.w r0, r4, r0, lsl #1 │ │ │ │ + @ instruction: 0xeb9a0040 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrd r0, r0, [r4, #256]! @ 0x100 │ │ │ │ - @ instruction: 0xeb2c0040 │ │ │ │ + strd r0, r0, [r4, #256]! @ 0x100 │ │ │ │ + adds.w r0, ip, r0, lsl #1 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 36be34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -406265,26 +406266,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36bf5c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (36bf60 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36bf64 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #104] @ (36bf68 ) │ │ │ │ ldr r3, [pc, #104] @ (36bf6c ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -406306,32 +406307,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dee64 │ │ │ │ + b.w 5dee54 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #368] @ 0x170 │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r2, 36bf9a │ │ │ │ + cbnz r2, 36bf96 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r6, #30 │ │ │ │ + lsls r2, r4, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #8] │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ands.w r0, ip, r0, lsl #1 │ │ │ │ + and.w r0, ip, r0, lsl #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -406339,53 +406340,53 @@ │ │ │ │ ldr r2, [pc, #44] @ (36bfc0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (36bfc4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36acb8 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36acb8 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strd r0, r0, [r4, #-256]! @ 0x100 │ │ │ │ - ldrd r0, r0, [lr, #-256]! @ 0x100 │ │ │ │ + ldrd r0, r0, [r4, #-256] @ 0x100 │ │ │ │ + strd r0, r0, [lr, #-256]! @ 0x100 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (36c00c ) │ │ │ │ ldr r2, [pc, #52] @ (36c010 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (36c014 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36b4a4 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 36b4a4 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0324 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + b.w 5e0314 │ │ │ │ + ldr r4, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmdb sl, {r6} │ │ │ │ - ldmdb r6!, {r6} │ │ │ │ + stmdb sl, {r6} │ │ │ │ + stmdb r6!, {r6} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (36c090 ) │ │ │ │ ldr r2, [pc, #104] @ (36c094 ) │ │ │ │ @@ -406393,15 +406394,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (36c098 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (36c09c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #92] @ (36c0a0 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (36c0a4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (36c0a8 ) │ │ │ │ @@ -406409,44 +406410,44 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ ldr r1, [pc, #68] @ (36c0ac ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ + ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe8ca0040 │ │ │ │ - strd r0, r0, [r6], #256 @ 0x100 │ │ │ │ + ldmia.w sl!, {r6} │ │ │ │ + @ instruction: 0xe8d60040 │ │ │ │ stc 0, cr0, [r2], #416 @ 0x1a0 │ │ │ │ ldr r5, [pc, #832] @ (36c3e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36c058 │ │ │ │ + b.n 36c038 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strd r0, r0, [r8], #-256 @ 0x100 │ │ │ │ - @ instruction: 0xe8540040 │ │ │ │ + @ instruction: 0xe8580040 │ │ │ │ + strex r0, r0, [r4, #256] @ 0x100 │ │ │ │ │ │ │ │ 0036c0b0 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ bx lr │ │ │ │ @@ -406466,17 +406467,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 36c0f4 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ │ │ │ │ 0036c0fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -406658,15 +406659,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -406688,15 +406689,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ nop │ │ │ │ │ │ │ │ 0036c390 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -407105,23 +407106,23 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmdb r6!, {r3, r5, r6} │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r4], #416 @ 0x1a0 │ │ │ │ stmia.w r4!, {r3, r5, r6} │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r2, r4, r6} │ │ │ │ + push {r2, r6} │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #568] @ 0x238 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sub sp, #176 @ 0xb0 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + sub sp, #192 @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0036c824 : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 36c924 │ │ │ │ @@ -407443,15 +407444,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ mov r0, r4 │ │ │ │ bl 36c34c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -407459,15 +407460,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36cc04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ stmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -407478,15 +407479,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (36cd28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 38a1e0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -407550,45 +407551,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (36cd40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #456] @ 0x1c8 │ │ │ │ + str r0, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 220 @ 0xdc │ │ │ │ + svc 204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 240 @ 0xf0 │ │ │ │ + svc 224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r2!, {r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + svc 156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 158 @ 0x9e │ │ │ │ + svc 142 @ 0x8e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 52 @ 0x34 │ │ │ │ + svc 36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 12 │ │ │ │ + udf #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 36cd64 │ │ │ │ @@ -407637,25 +407638,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (36ce54 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (36ce58 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36ce5c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #104] @ (36ce60 ) │ │ │ │ ldr r3, [pc, #108] @ (36ce64 ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -407678,31 +407679,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dee64 │ │ │ │ + b.w 5dee54 │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + ldrh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r2, sp, #968 @ 0x3c8 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh.w r0, [sl, #65] @ 0x41 │ │ │ │ - ldrh r2, [r3, #0] │ │ │ │ + strh.w r0, [sl, #65] @ 0x41 │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r1, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - udf #64 @ 0x40 │ │ │ │ + udf #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -407734,61 +407735,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (36cef8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (36cefc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36c34c │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36c34c │ │ │ │ nop │ │ │ │ - ldrh r6, [r1, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 36cf6c │ │ │ │ + ble.n 36cf4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 36cf94 │ │ │ │ + ble.n 36cf74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (36cf4c ) │ │ │ │ ldr r2, [pc, #60] @ (36cf50 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (36cf54 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36cbb0 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 36cbb0 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0324 │ │ │ │ + b.w 5e0314 │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + ldrh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 36cf28 │ │ │ │ + bgt.n 36cf08 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 36cf54 │ │ │ │ + bgt.n 36cf34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (36cfd4 ) │ │ │ │ @@ -407797,15 +407798,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (36cfdc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (36cfe0 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #96] @ (36cfe4 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (36cfe8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (36cfec ) │ │ │ │ @@ -407814,49 +407815,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ ldr r1, [pc, #72] @ (36cff0 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e5238 │ │ │ │ + bl 5e5228 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 36cf00 │ │ │ │ + bgt.n 36cee0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 36cf2c │ │ │ │ + bgt.n 36cf0c │ │ │ │ lsls r0, r0, #1 │ │ │ │ ble.n 36d0a8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r5, [pc, #832] @ (36d328 ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 36cf1c │ │ │ │ + bhi.n 36cefc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 36d040 │ │ │ │ + bls.n 36d020 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 36d014 │ │ │ │ + bls.n 36cff4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 36d03a │ │ │ │ @@ -408110,44 +408111,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36d256 │ │ │ │ ldr r0, [pc, #60] @ (36d2d8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36d256 │ │ │ │ ldr r3, [pc, #52] @ (36d2dc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d270 │ │ │ │ ldr r3, [pc, #32] @ (36d2d4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d270 │ │ │ │ ldr r0, [pc, #32] @ (36d2e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36d270 │ │ │ │ nop │ │ │ │ bge.n 36d26c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 36d2dc │ │ │ │ + bls.n 36d2bc │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 36d328 │ │ │ │ + bge.n 36d308 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -408291,15 +408292,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 36d3ee │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ b.n 36d3ee │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 36d40c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #208] @ 0xd0 │ │ │ │ @@ -408309,19 +408310,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (36d4a4 ) │ │ │ │ ldr r0, [pc, #20] @ (36d4a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r7, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 36d3bc │ │ │ │ + bhi.n 36d59c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bhi.n 36d3dc │ │ │ │ + bhi.n 36d3bc │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -408358,15 +408359,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 36d4f8 │ │ │ │ ldr r1, [pc, #108] @ (36d594 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -408379,15 +408380,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (36d59c ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 36d4da │ │ │ │ ldr r1, [pc, #80] @ (36d5a0 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36d4ee │ │ │ │ @@ -408397,15 +408398,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36d4ee │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (36d5a4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36d4ee │ │ │ │ ldr r3, [pc, #48] @ (36d5a8 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #48] @ (36d5ac ) │ │ │ │ ldr r0, [pc, #48] @ (36d5b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -408417,25 +408418,25 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 36d5f0 │ │ │ │ + bhi.n 36d5d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 36d640 │ │ │ │ + bhi.n 36d620 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 36d4f0 │ │ │ │ + bvc.n 36d4d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 36d544 │ │ │ │ + bvc.n 36d524 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 36d73c │ │ │ │ mov r7, r0 │ │ │ │ @@ -408523,15 +408524,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (36d748 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36d66e │ │ │ │ ldr r0, [pc, #144] @ (36d74c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36d66e │ │ │ │ ldr r3, [pc, #140] @ (36d750 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d666 │ │ │ │ ldr r3, [pc, #120] @ (36d748 ) │ │ │ │ @@ -408540,15 +408541,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d666 │ │ │ │ ldr r0, [pc, #120] @ (36d754 ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36d666 │ │ │ │ ldr r3, [pc, #108] @ (36d758 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36d5dc │ │ │ │ ldr r3, [pc, #76] @ (36d748 ) │ │ │ │ @@ -408556,51 +408557,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36d5e0 │ │ │ │ ldr r0, [pc, #80] @ (36d75c ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36d5e0 │ │ │ │ ldr r3, [pc, #68] @ (36d760 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d682 │ │ │ │ ldr r3, [pc, #32] @ (36d748 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36d682 │ │ │ │ ldr r0, [pc, #48] @ (36d764 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ bvc.n 36d770 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 36d69c │ │ │ │ + bvc.n 36d67c │ │ │ │ lsls r0, r0, #1 │ │ │ │ blxns sl │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 36d6b0 │ │ │ │ + bvc.n 36d690 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 36d730 │ │ │ │ + bvs.n 36d710 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 36d734 │ │ │ │ + bvs.n 36d714 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (36d85c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -408649,15 +408650,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (36d868 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36d824 │ │ │ │ ldr r0, [pc, #120] @ (36d86c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 36d7a4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -408685,41 +408686,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d812 │ │ │ │ ldr r0, [pc, #36] @ (36d874 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ nop │ │ │ │ bpl.n 36d928 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #320] @ (36d9a8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 36d80c │ │ │ │ + bvs.n 36d7ec │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 36d7cc │ │ │ │ + bvs.n 36d7ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (36d89c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ @ instruction: 0xb7c4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -408727,15 +408728,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3116] @ 0xc2c │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 36d8f0 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 260f78 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 36d930 │ │ │ │ @@ -408758,17 +408759,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 43b830 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73b9cc │ │ │ │ + bl 73b9bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 726214 │ │ │ │ + bl 726204 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 260f78 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d8dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -408877,21 +408878,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 7262d8 │ │ │ │ + bl 7262c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36da90 │ │ │ │ ldr r1, [pc, #80] @ (36dab0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 73b9cc │ │ │ │ + bl 73b9bc │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 36daa8 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -408921,21 +408922,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 7262d8 │ │ │ │ + bl 7262c8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36db0a │ │ │ │ ldr r1, [pc, #76] @ (36db28 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 73b9cc │ │ │ │ + bl 73b9bc │ │ │ │ vldr d7, [pc, #56] @ 36db20 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -408963,15 +408964,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631ee8 │ │ │ │ + bl 631ed8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -408993,15 +408994,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631ee8 │ │ │ │ + bl 631ed8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409023,15 +409024,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631ee8 │ │ │ │ + bl 631ed8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409055,15 +409056,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631ee8 │ │ │ │ + bl 631ed8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409084,15 +409085,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 631ee8 │ │ │ │ + bl 631ed8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409140,15 +409141,15 @@ │ │ │ │ cbnz r3, 36dd28 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (36dd58 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 631f84 │ │ │ │ + bl 631f74 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409165,27 +409166,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36dd00 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (36dd64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36dd00 │ │ │ │ beq.n 36dd98 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ asrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 36dd24 │ │ │ │ + bne.n 36dd04 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -409219,15 +409220,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73a308 │ │ │ │ + b.w 73a2f8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ddbc │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 36dcac │ │ │ │ @@ -409254,15 +409255,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 630fb8 │ │ │ │ + bl 630fa8 │ │ │ │ ldrb.w r3, [r6, #210] @ 0xd2 │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -409290,15 +409291,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 693d34 │ │ │ │ + bl 693d24 │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 36dee4 │ │ │ │ ldr r0, [pc, #144] @ (36df24 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409318,15 +409319,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (36df30 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 36de56 │ │ │ │ movs r1, #1 │ │ │ │ b.n 36dee6 │ │ │ │ mov r1, r8 │ │ │ │ @@ -409358,15 +409359,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 36e02c │ │ │ │ + beq.n 36e00c │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -409413,31 +409414,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (36dfe0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1756 @ 0x6dc │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ movs r0, #6 │ │ │ │ b.n 36df78 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r3, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r7, {r2, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 36e128 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -409505,15 +409506,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631c98 │ │ │ │ + bl 631c88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -409538,15 +409539,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (36e13c ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #332] @ 0x14c │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 36e04e │ │ │ │ ldr r3, [pc, #44] @ (36e140 ) │ │ │ │ movw r2, #6960 @ 0x1b30 │ │ │ │ ldr r1, [pc, #40] @ (36e144 ) │ │ │ │ ldr r0, [pc, #44] @ (36e148 ) │ │ │ │ add r3, pc │ │ │ │ @@ -409559,21 +409560,21 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r0, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r0, #15] │ │ │ │ + ldrb r4, [r6, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r4!, {r1} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -409606,15 +409607,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 36e184 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73a308 │ │ │ │ + b.w 73a2f8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36e1a2 │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #393] @ 0x189 │ │ │ │ cbnz r1, 36e20a │ │ │ │ ldrb.w ip, [r2, #233] @ 0xe9 │ │ │ │ @@ -409659,25 +409660,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (36e2b8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (36e2bc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (36e2c0 ) │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #104] @ (36e2c4 ) │ │ │ │ ldr r1, [pc, #108] @ (36e2c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (36e2cc ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (36e2d0 ) │ │ │ │ @@ -409695,45 +409696,45 @@ │ │ │ │ ldr r0, [pc, #80] @ (36e2d8 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #64] @ (36e2dc ) │ │ │ │ ldr r1, [pc, #68] @ (36e2e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dee64 │ │ │ │ - ldrb r0, [r6, #10] │ │ │ │ + b.w 5dee54 │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36db68 │ │ │ │ + b.n 36db48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r6, #14] │ │ │ │ + strb r6, [r4, #14] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r4, #19 │ │ │ │ + asrs r2, r2, #19 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #101 @ 0x65 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #127 @ 0x7f │ │ │ │ movs r0, r0 │ │ │ │ bl 24e2ce │ │ │ │ adds r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6} │ │ │ │ + ldmia r5!, {r1, r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r5, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #67 @ 0x43 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -409755,23 +409756,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9417 @ 0x24c9 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 718978 │ │ │ │ + bl 718968 │ │ │ │ ldr r2, [pc, #60] @ (36e380 ) │ │ │ │ ldr r3, [pc, #48] @ (36e374 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -409782,23 +409783,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - ldrb r4, [r4, #7] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36df8c │ │ │ │ + b.n 36df6c │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r2, r3} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r1!, {r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -409814,15 +409815,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 36e3ee │ │ │ │ ldrb.w r4, [r2, #210] @ 0xd2 │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36e3ea │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -409982,15 +409983,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36e550 │ │ │ │ ldr r0, [pc, #252] @ (36e684 ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36e550 │ │ │ │ ldr r1, [pc, #216] @ (36e670 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36e4d0 │ │ │ │ ldr r1, [pc, #228] @ (36e688 ) │ │ │ │ @@ -410003,15 +410004,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 36e4d0 │ │ │ │ ldr r0, [pc, #208] @ (36e68c ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36e4d0 │ │ │ │ ldr r3, [pc, #192] @ (36e690 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e512 │ │ │ │ ldr r3, [pc, #164] @ (36e680 ) │ │ │ │ @@ -410019,15 +410020,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36e512 │ │ │ │ ldr r0, [pc, #172] @ (36e694 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36e512 │ │ │ │ ldr r3, [pc, #164] @ (36e698 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e532 │ │ │ │ ldr r3, [pc, #128] @ (36e680 ) │ │ │ │ @@ -410035,15 +410036,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36e532 │ │ │ │ ldr r0, [pc, #144] @ (36e69c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36e532 │ │ │ │ ldr r3, [pc, #132] @ (36e6a0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36e4f2 │ │ │ │ ldr r3, [pc, #88] @ (36e680 ) │ │ │ │ @@ -410051,64 +410052,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36e4f2 │ │ │ │ ldr r0, [pc, #108] @ (36e6a4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36e4f2 │ │ │ │ ldr r1, [pc, #100] @ (36e6a8 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36e4d0 │ │ │ │ ldr r1, [pc, #44] @ (36e680 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 36e4d0 │ │ │ │ ldr r0, [pc, #76] @ (36e6ac ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36e4d0 │ │ │ │ ldmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + strb r0, [r6, #29] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r3!, {r4, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {} │ │ │ │ + ldmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4} │ │ │ │ + ldmia r2!, {r1, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r2!, {r3, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ sbcs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r2, {r2, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -410142,19 +410143,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (36e71c ) │ │ │ │ ldr r0, [pc, #20] @ (36e720 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r4, [r2, #23] │ │ │ │ + strb r4, [r0, #23] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r6!, {r1} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36e74c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -410162,17 +410163,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36e77c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -410180,17 +410181,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 36e80e │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -410312,15 +410313,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73a308 │ │ │ │ + b.w 73a2f8 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 36e8da │ │ │ │ ldr.w r1, [r5, #288] @ 0x120 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 36e88c │ │ │ │ b.n 36e8ae │ │ │ │ @@ -410342,15 +410343,15 @@ │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #4 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ lsls r2, r5 │ │ │ │ ldr.w r1, [r1, #-8] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 631c98 │ │ │ │ + bl 631c88 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -410403,15 +410404,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36e8ea │ │ │ │ ldr r0, [pc, #100] @ (36ea18 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 36e8ea │ │ │ │ ldr r3, [pc, #88] @ (36ea1c ) │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ ldr r1, [pc, #84] @ (36ea20 ) │ │ │ │ ldr r0, [pc, #88] @ (36ea24 ) │ │ │ │ @@ -410444,33 +410445,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r2, #12] │ │ │ │ + strb r4, [r0, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r5, #11] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r2, r5, r6} │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r3, #11] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r1, r6} │ │ │ │ + ldmia r0!, {r1, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 36ead0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 36ead0 │ │ │ │ push {lr} │ │ │ │ @@ -410506,15 +410507,15 @@ │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w lr, [lr, #-8] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 631c98 │ │ │ │ + bl 631c88 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -410664,29 +410665,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 262a78 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -410740,26 +410741,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ecd2 │ │ │ │ ldr r0, [pc, #28] @ (36ed4c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 36ecd2 │ │ │ │ stmia r1!, {r3, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (36ee84 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -410777,23 +410778,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9426 @ 0x24d2 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 718978 │ │ │ │ + bl 718968 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36ee28 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -410864,39 +410865,39 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (36eea4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9440 @ 0x24e0 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 36ee28 │ │ │ │ movs r2, #0 │ │ │ │ b.n 36ee18 │ │ │ │ movs r2, #2 │ │ │ │ b.n 36ee18 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #116] @ 0x74 │ │ │ │ + ldr r0, [r5, #116] @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ nop {7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 36edc4 │ │ │ │ + blt.n 36eda4 │ │ │ │ movs r7, r7 │ │ │ │ - nop {10} │ │ │ │ + nop {9} │ │ │ │ lsls r0, r0, #1 │ │ │ │ bkpt 0x00b8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + bkpt 0x00a6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #12 │ │ │ │ @@ -410948,30 +410949,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ef02 │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (36ef50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36ef02 │ │ │ │ nop │ │ │ │ bkpt 0x0026 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r6, #92] @ 0x5c │ │ │ │ + ldr r4, [r4, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x0030 │ │ │ │ + bkpt 0x0020 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -411032,15 +411033,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r3, r4, #12544 @ 0x3100 │ │ │ │ mov r0, r2 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ b.n 36ef90 │ │ │ │ ldr.w r1, [r4, #-8] │ │ │ │ ldr.w r2, [r8, #16] │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ @@ -411074,19 +411075,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (36f090 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #68] @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r5, r7} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bhi.n 36f144 │ │ │ │ + bhi.n 36f124 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (36f120 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -411095,26 +411096,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (36f128 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #428 @ 0x1ac │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #104] @ (36f12c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (36f130 ) │ │ │ │ add.w r4, r4, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #88] @ (36f134 ) │ │ │ │ ldr r2, [pc, #88] @ (36f138 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -411127,42 +411128,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (36f144 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (36f148 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5e3c7c │ │ │ │ + bl 5e3c6c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r2, r3, r5, r6} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bhi.n 36f1e4 │ │ │ │ + bhi.n 36f1c4 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r1, #0] │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 36f0b8 │ │ │ │ + bpl.n 36f098 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r3, #236 @ 0xec │ │ │ │ lsls r0, r0, #1 │ │ │ │ mrrc2 15, 15, pc, r7, cr15 @ │ │ │ │ bl 555142 │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r4, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -411381,22 +411382,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (36f454 ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #188] @ (36f458 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (36f45c ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 36f3e2 │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -411449,32 +411450,32 @@ │ │ │ │ ldr r1, [pc, #40] @ (36f464 ) │ │ │ │ ldr r0, [pc, #40] @ (36f468 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r4, [r3, #20] │ │ │ │ + ldr r4, [r1, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + strh r6, [r6, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 36f454 │ │ │ │ + bcs.n 36f434 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ite lt │ │ │ │ - lsllt r0, r0, #1 │ │ │ │ + itt ge │ │ │ │ + lslge r0, r0, #1 │ │ │ │ stmiage r6!, {r0, r1, r2, r3, r6} │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb8e0 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ittt cs │ │ │ │ - lslcs r0, r0, #1 │ │ │ │ - ldrbcs r3, [r1, #1] │ │ │ │ - cmpcs r3, #63 @ 0x3f │ │ │ │ + itee ne │ │ │ │ + lslne r0, r0, #1 │ │ │ │ + ldrbeq r3, [r1, #1] │ │ │ │ + cmpeq r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 36f498 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 36f488 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -411519,19 +411520,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (36f504 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bl 263be8 │ │ │ │ - str r4, [r6, #124] @ 0x7c │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r3, r4, r6} │ │ │ │ + pop {r1, r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r2, r3, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -411695,37 +411696,37 @@ │ │ │ │ movw r0, #447 @ 0x1bf │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ... │ │ │ │ - str r2, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r5, #100] @ 0x64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - revsh r0, r4 │ │ │ │ + revsh r0, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r4, 36f71c │ │ │ │ + revsh r4, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r4, #100] @ 0x64 │ │ │ │ + str r4, [r2, #100] @ 0x64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - revsh r2, r1 │ │ │ │ + hlt 0x003a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 36f756 │ │ │ │ + cbnz r6, 36f752 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r1, #100] @ 0x64 │ │ │ │ + str r6, [r7, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - hlt 0x0034 │ │ │ │ + hlt 0x0024 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r4, #96] @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - hlt 0x001c │ │ │ │ + hlt 0x000c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - hlt 0x0026 │ │ │ │ + hlt 0x0016 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -411737,15 +411738,15 @@ │ │ │ │ ldr.w r2, [r3, #248] @ 0xf8 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 36f762 │ │ │ │ ldrh.w r2, [r3, #234] @ 0xea │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 36f74e │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -411815,15 +411816,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 36f814 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 36f83a │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 744b04 │ │ │ │ + bl 744af4 │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 36f860 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #200] @ (36f8e0 ) │ │ │ │ ldr r3, [pc, #188] @ (36f8d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -411838,15 +411839,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 744ad0 │ │ │ │ + bl 744ac0 │ │ │ │ b.n 36f80e │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -411866,29 +411867,29 @@ │ │ │ │ ldr r3, [pc, #112] @ (36f8e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f7fa │ │ │ │ ldr r0, [pc, #108] @ (36f8ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36f7fa │ │ │ │ ldr r3, [pc, #88] @ (36f8e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36f7fa │ │ │ │ ldr r3, [pc, #84] @ (36f8e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36f7fa │ │ │ │ ldr r0, [pc, #80] @ (36f8f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36f7fa │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (36f8f4 ) │ │ │ │ movw r2, #1358 @ 0x54e │ │ │ │ ldr r1, [pc, #68] @ (36f8f8 ) │ │ │ │ ldr r0, [pc, #72] @ (36f8fc ) │ │ │ │ add r3, pc │ │ │ │ @@ -411909,23 +411910,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 36f938 │ │ │ │ + cbnz r4, 36f934 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 36f934 │ │ │ │ + revsh r6, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r5, #64] @ 0x40 │ │ │ │ + str r4, [r3, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r3, r5, r6} │ │ │ │ + push {r1, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r4, r5, r6} │ │ │ │ + push {r2, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #480] @ (36faf4 ) │ │ │ │ @@ -411983,15 +411984,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #210] @ 0xd2 │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 631f3c │ │ │ │ + bl 631f2c │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -412007,15 +412008,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 260f78 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73a308 │ │ │ │ + b.w 73a2f8 │ │ │ │ ldr r2, [pc, #272] @ (36fb04 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 36fa42 │ │ │ │ ldr r2, [pc, #264] @ (36fb08 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -412023,15 +412024,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 36fa42 │ │ │ │ ldr r0, [pc, #260] @ (36fb0c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 36fabe │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -412070,15 +412071,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36fab8 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 36fab8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 36fab8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -412086,15 +412087,15 @@ │ │ │ │ bpl.n 36fab8 │ │ │ │ vldr d7, [r9, #208] @ 0xd0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36f9ce │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36fab8 │ │ │ │ ldr r3, [pc, #76] @ (36fb14 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -412107,39 +412108,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 36fab8 │ │ │ │ ldr r0, [pc, #56] @ (36fb18 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36f9ce │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 36f9d4 │ │ │ │ cbz r6, 36fb6a │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 36fb44 │ │ │ │ + cbnz r0, 36fb40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 36fb46 │ │ │ │ + cbnz r2, 36fb42 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 36fb28 │ │ │ │ + cbnz r2, 36fb24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412194,15 +412195,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631c98 │ │ │ │ + bl 631c88 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -412221,15 +412222,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 38631c │ │ │ │ cbnz r0, 36fc16 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 36fc2a │ │ │ │ @@ -412249,19 +412250,19 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38a230 │ │ │ │ - str r2, [r6, #12] │ │ │ │ + str r2, [r4, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r1, r0] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfb36003e │ │ │ │ + @ instruction: 0xfb26003e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (36fd0c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412307,15 +412308,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36fc80 │ │ │ │ ldr r0, [pc, #76] @ (36fd1c ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 36fc80 │ │ │ │ ldr r2, [pc, #60] @ (36fd20 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36fc9c │ │ │ │ @@ -412325,31 +412326,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36fc9c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (36fd24 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36fc9c │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 36fc78 │ │ │ │ add sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #848] @ (370068 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (36fe58 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -412372,15 +412373,15 @@ │ │ │ │ bcs.n 36fdd0 │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cbnz r3, 36fd9e │ │ │ │ add.w ip, r0, #12544 @ 0x3100 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip, #40] @ 0x28 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #288] @ 0x120 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 36fe36 │ │ │ │ add sp, #28 │ │ │ │ @@ -412426,15 +412427,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36fdbe │ │ │ │ ldr r0, [pc, #108] @ (36fe68 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 36fdbe │ │ │ │ ldr r3, [pc, #100] @ (36fe6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36fdd8 │ │ │ │ ldr r3, [pc, #80] @ (36fe64 ) │ │ │ │ @@ -412445,15 +412446,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 36fe50 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (36fe70 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 36fdd8 │ │ │ │ ldr r3, [pc, #60] @ (36fe74 ) │ │ │ │ movw r2, #3890 @ 0xf32 │ │ │ │ ldr r1, [pc, #56] @ (36fe78 ) │ │ │ │ ldr r0, [pc, #60] @ (36fe7c ) │ │ │ │ add r3, pc │ │ │ │ @@ -412467,25 +412468,25 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6ea │ │ │ │ + @ instruction: 0xb6da │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb62a │ │ │ │ + @ instruction: 0xb61a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r2, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb6d0 │ │ │ │ + @ instruction: 0xb6c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -412575,31 +412576,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (36ff9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r3, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sxth r4, r2 │ │ │ │ + sxth r4, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r0, 36ffca │ │ │ │ + uxtb r0, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r1, r6] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r6, 36ffca │ │ │ │ + cbz r6, 36ffc6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - uxtb r2, r7 │ │ │ │ + uxtb r2, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r0, 36ffd2 │ │ │ │ + cbz r0, 36ffce │ │ │ │ lsls r0, r0, #1 │ │ │ │ - uxtb r4, r7 │ │ │ │ + uxtb r4, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 36fe80 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -412613,22 +412614,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3120] @ 0xc30 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 73aa48 │ │ │ │ + bl 73aa38 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 370018 │ │ │ │ mov r0, r8 │ │ │ │ bl 38631c │ │ │ │ cbz r0, 36fffe │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 37005c │ │ │ │ @@ -412654,33 +412655,33 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 43b830 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 73b9cc │ │ │ │ + bl 73b9bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 726214 │ │ │ │ + bl 726204 │ │ │ │ b.n 36fff2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260f74 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 386d70 │ │ │ │ b.n 36fffe │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf768003e │ │ │ │ + @ instruction: 0xf758003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #188] @ (370150 ) │ │ │ │ @@ -412690,15 +412691,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (370158 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (37015c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412745,33 +412746,33 @@ │ │ │ │ bpl.n 370110 │ │ │ │ ldr r0, [pc, #52] @ (37016c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r3, r5] │ │ │ │ + strb r6, [r1, r5] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf68c003e │ │ │ │ + @ instruction: 0xf67c003e │ │ │ │ add r4, sp, #152 @ 0x98 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3701ee │ │ │ │ + cbz r0, 3701ea │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412782,15 +412783,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (370250 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (370254 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412837,34 +412838,34 @@ │ │ │ │ bpl.n 370204 │ │ │ │ ldr r0, [pc, #56] @ (370264 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, r5] │ │ │ │ + ldrh r4, [r0, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r3, r1] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf598003e │ │ │ │ + @ instruction: 0xf588003e │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3702b4 │ │ │ │ + cbz r4, 3702b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -412882,15 +412883,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 38631c │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412946,22 +412947,22 @@ │ │ │ │ add.w r1, r1, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (3703b0 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #88] @ (3703b4 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (3703b8 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73b87c │ │ │ │ + bl 73b86c │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -412973,26 +412974,26 @@ │ │ │ │ bne.n 370332 │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 370332 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 386d1c │ │ │ │ b.n 3702c2 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf4a0003e │ │ │ │ - strh r4, [r5, r5] │ │ │ │ + eors.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + strh r4, [r3, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, r6] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r7, #21] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxth r4, r6 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 3703ce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -413013,15 +413014,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38631c │ │ │ │ cbnz r0, 370430 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 370444 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -413046,32 +413047,32 @@ │ │ │ │ ldr r1, [pc, #28] @ (370464 ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (370468 ) │ │ │ │ movw r2, #699 @ 0x2bb │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r2, r0] │ │ │ │ + strh r6, [r0, r0] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf340003e │ │ │ │ - add r0, sp, #832 @ 0x340 │ │ │ │ + @ instruction: 0xf330003e │ │ │ │ + add r0, sp, #768 @ 0x300 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r2, 370480 │ │ │ │ + cbz r2, 37047c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 7263cc │ │ │ │ + bl 7263bc │ │ │ │ cbnz r0, 37049e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413083,28 +413084,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3704c0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 3704d4 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3703bc │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (370684 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -413117,15 +413118,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (370690 ) │ │ │ │ @@ -413143,24 +413144,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370652 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 3705e6 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ ldrb.w r3, [r7, #237] @ 0xed │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 3705ce │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 260f78 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -413192,15 +413193,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 37f9c4 │ │ │ │ cbz r0, 370626 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 37056c │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 2612f8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413216,15 +413217,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37056c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (3706a0 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37056c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -413254,15 +413255,15 @@ │ │ │ │ bpl.w 370554 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (3706a8 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 370554 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #888 @ (adr r7, 370a00 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -413272,19 +413273,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #240 @ (adr r7, 370788 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #616 @ 0x268 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -413302,15 +413303,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #208] @ 0xd0 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ ldr r3, [pc, #164] @ (37079c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370772 │ │ │ │ cbnz r6, 370766 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -413321,29 +413322,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 263434 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 744a84 │ │ │ │ + bl 744a74 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr r1, [pc, #104] @ (3707a0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413364,26 +413365,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370702 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (3707ac ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 370702 │ │ │ │ add r6, pc, #96 @ (adr r6, 3707fc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r0, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #448 @ 0x1c0 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003707b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -413399,32 +413400,32 @@ │ │ │ │ ldr r6, [pc, #728] @ (370ab4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ ldr r3, [pc, #704] @ (370ab8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370a34 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3709b0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 37083c │ │ │ │ bls.w 3709d0 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -413450,17 +413451,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2174 @ 0x87e │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #393] @ 0x189 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37097e │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -413483,15 +413484,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3709b6 │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr.w r3, [r7, #288] @ 0x120 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 370a92 │ │ │ │ ldr.w r5, [r7, #252] @ 0xfc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -413519,15 +413520,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 37097e │ │ │ │ ldrh.w r1, [r7, #234] @ 0xea │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 370a5a │ │ │ │ @@ -413565,15 +413566,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3120] @ 0xc30 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 36d4ac │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ b.n 370876 │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -413595,15 +413596,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 370852 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #220] @ (370ad4 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 370852 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -413631,15 +413632,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370804 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ (370adc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 370804 │ │ │ │ ldr r1, [pc, #132] @ (370ae0 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37094e │ │ │ │ ldr r1, [pc, #104] @ (370ad0 ) │ │ │ │ @@ -413648,15 +413649,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 37094e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (370ae4 ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 37094e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ @@ -413674,41 +413675,41 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #24 @ (adr r5, 370ad0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, r2] │ │ │ │ + strb r6, [r6, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sp, #0 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #752 @ (adr r4, 370db8 ) │ │ │ │ + add r4, pc, #688 @ (adr r4, 370d78 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r3, pc, #392 @ (adr r3, 370c54 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #752 @ 0x2f0 │ │ │ │ + add r2, sp, #688 @ 0x2b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r3, sp, #824 @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #888 @ 0x378 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r0, r1] │ │ │ │ + strh r4, [r6, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #520 @ (adr r2, 370cf8 ) │ │ │ │ + add r2, pc, #456 @ (adr r2, 370cb8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0034 │ │ │ │ + bkpt 0x0024 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #896] @ (370e88 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -413749,15 +413750,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 370c80 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 370d30 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -413777,15 +413778,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -413864,15 +413865,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370e1e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -413896,24 +413897,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 443b04 │ │ │ │ mov r0, r5 │ │ │ │ bl 37007c │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 370b64 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ b.n 370c50 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 370c0e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 370c62 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 73aa44 │ │ │ │ + bl 73aa34 │ │ │ │ b.n 370c62 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 370dce │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -413930,15 +413931,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (370eb8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 370dc0 │ │ │ │ bl 38631c │ │ │ │ ldr r3, [pc, #312] @ (370eac ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -414019,15 +414020,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 370c9e │ │ │ │ ldr r0, [pc, #148] @ (370ecc ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 370c9e │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370f5e │ │ │ │ ldr r2, [pc, #128] @ (370ed0 ) │ │ │ │ ldr r3, [pc, #64] @ (370e90 ) │ │ │ │ add r2, pc │ │ │ │ @@ -414053,40 +414054,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #856 @ (adr r1, 3711e4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r1, pc, #848 @ (adr r1, 3711e0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r6] │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r3, r6] │ │ │ │ + str r0, [r1, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #696] @ (371158 ) │ │ │ │ + ldr r2, [pc, #632] @ (371118 ) │ │ │ │ movs r7, r7 │ │ │ │ - rsbs r0, r8, lr, rrx │ │ │ │ - ldr r2, [pc, #464] @ (371078 ) │ │ │ │ + rsb r0, r8, lr, rrx │ │ │ │ + ldr r2, [pc, #400] @ (371038 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeb9a003e │ │ │ │ + @ instruction: 0xeb8a003e │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #568] @ (3710ec ) │ │ │ │ + ldr r7, [pc, #504] @ (3710ac ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #648] @ (371140 ) │ │ │ │ + ldr r0, [pc, #584] @ (371100 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrd r0, r0, [r0, #248] @ 0xf8 │ │ │ │ + strd r0, r0, [r0, #248] @ 0xf8 │ │ │ │ ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r3, [pc, #236] @ (370fc4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414105,30 +414106,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 370fa6 │ │ │ │ ldr r0, [pc, #208] @ (370fd4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [pc, #200] @ (370fd8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 370f38 │ │ │ │ ldr r3, [pc, #176] @ (370fc8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 370e08 │ │ │ │ ldr r0, [pc, #180] @ (370fdc ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370e08 │ │ │ │ ldr r3, [pc, #164] @ (370fe0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -414138,29 +414139,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 370e08 │ │ │ │ ldr r0, [pc, #140] @ (370fe4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 370e08 │ │ │ │ ldr r3, [pc, #136] @ (370fe8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370e4c │ │ │ │ ldr r3, [pc, #92] @ (370fc8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 370e4c │ │ │ │ ldr r0, [pc, #116] @ (370fec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 370e4c │ │ │ │ ldr r3, [pc, #108] @ (370ff0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414168,15 +414169,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (370fc8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370d82 │ │ │ │ ldr r0, [pc, #84] @ (370ff4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 370d82 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (370ff8 ) │ │ │ │ mov.w r2, #684 @ 0x2ac │ │ │ │ ldr r1, [pc, #72] @ (370ffc ) │ │ │ │ ldr r0, [pc, #76] @ (371000 ) │ │ │ │ add r3, pc │ │ │ │ @@ -414189,37 +414190,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #696 @ (adr r7, 371298 ) │ │ │ │ + add r7, pc, #632 @ (adr r7, 371258 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #680 @ (adr r7, 371290 ) │ │ │ │ + add r7, pc, #616 @ (adr r7, 371250 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, r9 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #720 @ (adr r7, 3712c0 ) │ │ │ │ + add r7, pc, #656 @ (adr r7, 371280 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #760 @ (adr r7, 3712f0 ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 3712b0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #176] @ (3710ac ) │ │ │ │ + ldr r5, [pc, #112] @ (37106c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #928 @ (adr r5, 3713a4 ) │ │ │ │ + add r5, pc, #864 @ (adr r5, 371364 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (3712b8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -414231,15 +414232,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r4, r6, #22528 @ 0x5800 │ │ │ │ add.w r5, r6, #23552 @ 0x5c00 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 37104a │ │ │ │ bl 381a3c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -414319,15 +414320,15 @@ │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #624 @ 0x270 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (3712cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371230 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3844] @ 0xf04 │ │ │ │ bl 38f854 │ │ │ │ @@ -414361,30 +414362,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (3712d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371280 │ │ │ │ mov r0, r6 │ │ │ │ bl 38f89c │ │ │ │ ldr r3, [pc, #276] @ (3712dc ) │ │ │ │ ldr r2, [pc, #280] @ (3712e0 ) │ │ │ │ ldr r1, [pc, #280] @ (3712e4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371274 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3844] @ 0xf04 │ │ │ │ bl 38f854 │ │ │ │ @@ -414452,37 +414453,37 @@ │ │ │ │ strh.w r0, [r3, #3912] @ 0xf48 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3914] @ 0xf4a │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 3710f2 │ │ │ │ - ldr r4, [pc, #768] @ (3715bc ) │ │ │ │ + ldr r4, [pc, #704] @ (37157c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp lr, fp │ │ │ │ + cmp lr, r9 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3710d4 │ │ │ │ + b.n 3710b4 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #728] @ (3715a0 ) │ │ │ │ + ldr r3, [pc, #664] @ (371560 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, pc, #80 @ (adr r0, 37131c ) │ │ │ │ + add r0, pc, #16 @ (adr r0, 3712dc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb7de │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #240] @ (3713c4 ) │ │ │ │ + ldr r3, [pc, #176] @ (371384 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sl │ │ │ │ + add r6, r8 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 370de0 │ │ │ │ + b.n 370dc0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #88] @ (371338 ) │ │ │ │ + ldr r3, [pc, #24] @ (3712f8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb740 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (371360 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414490,24 +414491,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #104] @ (371368 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #88] @ (37136c ) │ │ │ │ ldr r1, [pc, #92] @ (371370 ) │ │ │ │ add.w r4, r4, #636 @ 0x27c │ │ │ │ movw r3, #9459 @ 0x24f3 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (371374 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #76] @ (371378 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 371340 │ │ │ │ movs r1, #0 │ │ │ │ @@ -414523,36 +414524,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (371380 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 371334 │ │ │ │ ldr r0, [pc, #44] @ (371384 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 371334 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #896] @ (3716e4 ) │ │ │ │ + ldr r1, [pc, #832] @ (3716a4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmn r2, r7 │ │ │ │ + cmn r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 370bbc │ │ │ │ + b.n 370b9c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ + ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r4, r5, r6, r7, lr} │ │ │ │ + push {r1, r5, r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #312 @ (adr r4, 3714c0 ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 371480 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (3714ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414563,15 +414564,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (3714b4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3840] @ 0xf00 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 371414 │ │ │ │ ldr.w r1, [r3, #3844] @ 0xf04 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -414655,34 +414656,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (3714c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7205 @ 0x1c25 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ b.n 3713ee │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 371004 │ │ │ │ b.n 371404 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #256] @ (3715b0 ) │ │ │ │ + ldr r1, [pc, #192] @ (371570 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 371bc4 │ │ │ │ + b.n 371ba4 │ │ │ │ movs r6, r7 │ │ │ │ - negs r2, r2 │ │ │ │ + negs r2, r0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #360] @ (371624 ) │ │ │ │ + ldr r0, [pc, #296] @ (3715e4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #592] @ 0x250 │ │ │ │ + ldr r0, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r7} │ │ │ │ + push {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414714,15 +414715,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (371580 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #672 @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38f914 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 371552 │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -414745,19 +414746,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #1700 @ 0x6a4 │ │ │ │ bl 3935d4 │ │ │ │ b.n 3714f6 │ │ │ │ - blx r9 │ │ │ │ + blx r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + str r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r4, 371600 │ │ │ │ + cbz r4, 3715fc │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ (3716cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414766,15 +414767,15 @@ │ │ │ │ ldr r1, [pc, #308] @ (3716d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 371004 │ │ │ │ add.w r2, r4, #22528 @ 0x5800 │ │ │ │ add.w r0, r4, #23552 @ 0x5c00 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ @@ -414863,25 +414864,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (3716e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bx r8 │ │ │ │ + bx r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #512] @ 0x200 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r6, 371732 │ │ │ │ + cbz r6, 37172e │ │ │ │ movs r7, r7 │ │ │ │ - mov r4, r4 │ │ │ │ + mov r4, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #64 @ (adr r1, 371724 ) │ │ │ │ + add r1, pc, #0 @ (adr r1, 3716e4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w r3, [pc, #3400] @ 372440 │ │ │ │ @@ -414903,33 +414904,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #9262 @ 0x242e │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [pc, #3352] @ 372458 │ │ │ │ ldr.w r1, [pc, #3352] @ 37245c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 38f89c │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #9265 @ 0x2431 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371896 │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -414951,15 +414952,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 26321c │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ - bl 5e3098 │ │ │ │ + bl 5e3088 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 371880 │ │ │ │ ldr.w r3, [r8, #1664] @ 0x680 │ │ │ │ cbz r3, 3717ee │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -415005,19 +415006,19 @@ │ │ │ │ ldr.w r1, [pc, #3072] @ 372468 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8622 @ 0x21ae │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3718cc │ │ │ │ ldr.w r0, [pc, #3048] @ 37246c │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 3717e0 │ │ │ │ ldr.w r3, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37177c │ │ │ │ @@ -415030,15 +415031,15 @@ │ │ │ │ ldr.w r1, [pc, #3008] @ 372478 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8580 @ 0x2184 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr.w r2, [pc, #2988] @ 37247c │ │ │ │ ldr.w r3, [pc, #2936] @ 37244c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -415058,28 +415059,28 @@ │ │ │ │ ldr.w r1, [pc, #2944] @ 372488 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8611 @ 0x21a3 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3718cc │ │ │ │ ldr.w r3, [pc, #2920] @ 37248c │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2916] @ 372490 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2916] @ 372494 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8587 @ 0x218b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3718cc │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 453228 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3721ac │ │ │ │ @@ -415131,15 +415132,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr.w r6, [r8, #1564] @ 0x61c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3722d2 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ add.w r6, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r6, #3661] @ 0xe4d │ │ │ │ @@ -415170,15 +415171,15 @@ │ │ │ │ ldr.w r2, [pc, #2612] @ 3724a0 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2608] @ 3724a4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3723b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 38f89c │ │ │ │ ldr.w r3, [pc, #2580] @ 3724a8 │ │ │ │ @@ -415186,15 +415187,15 @@ │ │ │ │ ldr.w r1, [pc, #2580] @ 3724b0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3723f8 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r6, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r5 │ │ │ │ bl 38f854 │ │ │ │ @@ -415224,22 +415225,22 @@ │ │ │ │ blx 260e14 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r6, #3120] @ 0xc30 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3320] @ 0xcf8 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 260e14 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -415374,15 +415375,15 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 3724c0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8985 @ 0x2319 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3884] @ 0xf2c │ │ │ │ ldrh.w r2, [r0, #3916] @ 0xf4c │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -415515,15 +415516,15 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ bl 389f10 │ │ │ │ ldr.w r0, [r8, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 43bb58 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r5, #2108] @ 0x83c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -415533,15 +415534,15 @@ │ │ │ │ ldr.w r1, [pc, #1568] @ 3724d8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37275c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r9, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r5 │ │ │ │ bl 38f854 │ │ │ │ @@ -415574,26 +415575,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r6, #3320] @ 0xcf8 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1432] @ 3724e0 │ │ │ │ strh.w r3, [r6, #3322] @ 0xcfa │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 7231e8 │ │ │ │ + bl 7231d8 │ │ │ │ ldr.w r2, [pc, #1420] @ 3724e4 │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ - bl 7231e8 │ │ │ │ + bl 7231d8 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 7231e8 │ │ │ │ + bl 7231d8 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r6, #3398] @ 0xd46 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #3412] @ 0xd54 │ │ │ │ strb.w r3, [r6, #3414] @ 0xd56 │ │ │ │ strb.w r3, [r6, #3415] @ 0xd57 │ │ │ │ movs r3, #1 │ │ │ │ @@ -415666,15 +415667,15 @@ │ │ │ │ strh.w r3, [r6, #3832] @ 0xef8 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37276c │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r9, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1277] @ 0x4fd │ │ │ │ mov.w r2, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1272] @ 0x4f8 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1278] @ 0x4fe │ │ │ │ @@ -415743,65 +415744,65 @@ │ │ │ │ ldr r1, [pc, #892] @ (3724f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8594 @ 0x2192 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #868] @ (3724f4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (3724f8 ) │ │ │ │ ldr r1, [pc, #872] @ (3724fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8605 @ 0x219d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #848] @ (372500 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (372504 ) │ │ │ │ ldr r1, [pc, #852] @ (372508 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8630 @ 0x21b6 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #828] @ (37250c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (372510 ) │ │ │ │ ldr r1, [pc, #832] @ (372514 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8641 @ 0x21c1 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #808] @ (372518 ) │ │ │ │ ldr r2, [pc, #812] @ (37251c ) │ │ │ │ ldr r1, [pc, #812] @ (372520 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #816 @ 0x330 │ │ │ │ movw r2, #8822 @ 0x2276 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.w 3718cc │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 372958 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371cc4 │ │ │ │ @@ -415855,41 +415856,41 @@ │ │ │ │ beq.w 372406 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ str.w r2, [r3, #3856] @ 0xf10 │ │ │ │ beq.w 371c04 │ │ │ │ b.n 371bfc │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 371c8e │ │ │ │ ldr.w fp, [pc, #592] @ 372524 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #584] @ (372528 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6b8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5de9ac │ │ │ │ + bl 5de99c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3718cc │ │ │ │ ldr r3, [pc, #556] @ (37252c ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #556] @ (372530 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #9224 @ 0x2408 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ b.w 371a42 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 3921a8 │ │ │ │ b.n 371ca6 │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ @@ -415906,15 +415907,15 @@ │ │ │ │ strb.w r3, [fp, #3918] @ 0xf4e │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 372368 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3916] @ 0xf4c │ │ │ │ b.n 371bca │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371bae │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ @@ -415929,15 +415930,15 @@ │ │ │ │ strb.w r3, [fp, #3886] @ 0xf2e │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 3723ae │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3884] @ 0xf2c │ │ │ │ b.n 371bb8 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371a8c │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -415986,131 +415987,131 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 371fa2 │ │ │ │ str r5, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r5, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 372492 │ │ │ │ + cbz r2, 37248e │ │ │ │ movs r7, r7 │ │ │ │ - cmp sl, r8 │ │ │ │ + cmp sl, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r1, #24] │ │ │ │ + str r6, [r7, #20] │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #272 @ 0x110 │ │ │ │ + add r7, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, lr │ │ │ │ + add r6, ip │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, pc, #880 @ (adr r0, 3727d8 ) │ │ │ │ + add r0, pc, #816 @ (adr r0, 372798 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, r5 │ │ │ │ + add r0, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mvns r6, r2 │ │ │ │ + mvns r6, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, pc, #80 @ (adr r0, 3724d8 ) │ │ │ │ + add r0, pc, #16 @ (adr r0, 372498 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bics r6, r5 │ │ │ │ + bics r6, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [sp, #400] @ 0x190 │ │ │ │ + ldr r7, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #368 @ (adr r2, 37260c ) │ │ │ │ + add r2, pc, #304 @ (adr r2, 3725cc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - negs r2, r7 │ │ │ │ + negs r2, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #122 @ 0x7a │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 372414 │ │ │ │ + bgt.n 3723f4 │ │ │ │ movs r6, r7 │ │ │ │ - negs r2, r0 │ │ │ │ + tst r2, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #656] @ 0x290 │ │ │ │ + str r6, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #432 @ 0x1b0 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ands r2, r1 │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r5, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r3, sp, #424 @ 0x1a8 │ │ │ │ + add r3, sp, #360 @ 0x168 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #40 @ 0x28 │ │ │ │ + subs r6, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #552] @ 0x228 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #230 @ 0xe6 │ │ │ │ + subs r5, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r5, #19 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #110 @ 0x6e │ │ │ │ + subs r3, #94 @ 0x5e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r4, #28] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ + subs r3, #60 @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #408] @ 0x198 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r0, #28] │ │ │ │ + ldrh r2, [r6, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r3, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #776] @ 0x308 │ │ │ │ + str r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r2, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #12 │ │ │ │ + subs r2, #252 @ 0xfc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + subs r2, #222 @ 0xde │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r4, #24] │ │ │ │ + ldrh r6, [r2, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #220 @ 0xdc │ │ │ │ + subs r1, #204 @ 0xcc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r2, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 371e06 │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 371e06 │ │ │ │ @@ -416171,30 +416172,30 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ bl 38f040 │ │ │ │ b.w 371e06 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72df04 │ │ │ │ + bl 72def4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 371dfc │ │ │ │ ldr r3, [pc, #852] @ (372974 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (372978 ) │ │ │ │ ldr r1, [pc, #856] @ (37297c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8600 @ 0x2198 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsrs r3, r3, #12 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ ldr.w r9, [r5, #2108] @ 0x83c │ │ │ │ @@ -416302,27 +416303,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ blx 2629e4 <__snprintf_chk@plt> │ │ │ │ b.n 372092 │ │ │ │ mov r0, r2 │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ ldr r3, [pc, #516] @ (372994 ) │ │ │ │ ldr r2, [pc, #516] @ (372998 ) │ │ │ │ ldr r1, [pc, #520] @ (37299c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8616 @ 0x21a8 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldrh.w r3, [r4, #2140] @ 0x85c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r1, [sp] │ │ │ │ @@ -416347,15 +416348,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (3729ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8635 @ 0x21bb │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r2, #3856] @ 0xf10 │ │ │ │ b.w 371c04 │ │ │ │ ldr r3, [pc, #400] @ (3729b0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -416363,54 +416364,54 @@ │ │ │ │ ldr r1, [pc, #404] @ (3729b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8657 @ 0x21d1 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 3726f0 │ │ │ │ ldr r3, [pc, #372] @ (3729bc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (3729c0 ) │ │ │ │ ldr r1, [pc, #376] @ (3729c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8662 @ 0x21d6 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #352] @ (3729c8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (3729cc ) │ │ │ │ ldr r1, [pc, #356] @ (3729d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8652 @ 0x21cc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #332] @ (3729d4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (3729d8 ) │ │ │ │ ldr r1, [pc, #336] @ (3729dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8647 @ 0x21c7 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #32] │ │ │ │ adc.w r9, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 3725aa │ │ │ │ ldr r3, [pc, #304] @ (3729e0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -416418,165 +416419,165 @@ │ │ │ │ ldr r1, [pc, #304] @ (3729e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8668 @ 0x21dc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #280] @ (3729ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (3729f0 ) │ │ │ │ ldr r1, [pc, #284] @ (3729f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8674 @ 0x21e2 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #260] @ (3729f8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (3729fc ) │ │ │ │ ldr r1, [pc, #264] @ (372a00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8686 @ 0x21ee │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #240] @ (372a04 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (372a08 ) │ │ │ │ ldr r1, [pc, #244] @ (372a0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8680 @ 0x21e8 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #216] @ (372a10 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #216] @ (372a14 ) │ │ │ │ ldr r1, [pc, #216] @ (372a18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8702 @ 0x21fe │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 3718cc │ │ │ │ ldr r3, [pc, #192] @ (372a1c ) │ │ │ │ movw r2, #8976 @ 0x2310 │ │ │ │ ldr r1, [pc, #192] @ (372a20 ) │ │ │ │ ldr r0, [pc, #192] @ (372a24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - add r3, pc, #336 @ (adr r3, 372ac4 ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 372a84 ) │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #188 @ 0xbc │ │ │ │ + adds r6, #172 @ 0xac │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [r3, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r1, pc, #952 @ (adr r1, 372d48 ) │ │ │ │ + add r1, pc, #888 @ (adr r1, 372d08 ) │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r5, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r0, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r4, #232 @ 0xe8 │ │ │ │ + adds r4, #216 @ 0xd8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #188 @ 0xbc │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #148 @ 0x94 │ │ │ │ + adds r4, #132 @ 0x84 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #116 @ 0x74 │ │ │ │ + adds r4, #100 @ 0x64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + strh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #84 @ 0x54 │ │ │ │ + adds r4, #68 @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #504] @ 0x1f8 │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #42 @ 0x2a │ │ │ │ + adds r4, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #8 │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r7, #32] │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r3, #32] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #200 @ 0xc8 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r5, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #162 @ 0xa2 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r2, #30] │ │ │ │ + strh r6, [r0, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + adds r3, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r7, #28] │ │ │ │ + strh r4, [r5, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (372d14 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -416608,30 +416609,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (372d24 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 372b54 │ │ │ │ mov r0, r4 │ │ │ │ bl 38f89c │ │ │ │ ldr r3, [pc, #652] @ (372d28 ) │ │ │ │ ldr r2, [pc, #652] @ (372d2c ) │ │ │ │ ldr r1, [pc, #656] @ (372d30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 372b5e │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -416670,15 +416671,15 @@ │ │ │ │ bpl.n 372b42 │ │ │ │ ldr r0, [pc, #544] @ (372d3c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 372b42 │ │ │ │ ldr r3, [pc, #520] @ (372d38 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 372cbc │ │ │ │ @@ -416773,37 +416774,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (372d44 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (372d48 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 372a64 │ │ │ │ ldr r3, [pc, #252] @ (372d38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 372a64 │ │ │ │ ldr r1, [pc, #260] @ (372d4c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (372d50 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 372a64 │ │ │ │ bl 36e754 │ │ │ │ ldr r0, [pc, #244] @ (372d54 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 372d08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 372a64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -416817,38 +416818,38 @@ │ │ │ │ beq.n 372c3e │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 372c3e │ │ │ │ ldr r0, [pc, #196] @ (372d5c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 372c3e │ │ │ │ ldr r1, [pc, #184] @ (372d60 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (372d64 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 372b42 │ │ │ │ ldr r2, [pc, #168] @ (372d68 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 372b3c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 372b3c │ │ │ │ ldr r0, [pc, #156] @ (372d6c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 372b3c │ │ │ │ ldr r3, [pc, #88] @ (372d38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (372d70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -416858,71 +416859,71 @@ │ │ │ │ beq.n 372c1c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 372c1c │ │ │ │ ldr r0, [pc, #124] @ (372d74 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 372c1c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 372ce4 │ │ │ │ b.n 372d02 │ │ │ │ nop │ │ │ │ strh r4, [r4, #20] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #102 @ 0x66 │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4!, {r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r6, [sp, #360] @ 0x168 │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #240] @ 0xf0 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #744] @ 0x2e8 │ │ │ │ + str r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #432] @ (372f0c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + adds r0, #34 @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #560] @ 0x230 │ │ │ │ + str r1, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 373a00 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -416950,30 +416951,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 373a18 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 372efe │ │ │ │ mov r0, r4 │ │ │ │ bl 38f89c │ │ │ │ ldr.w r3, [pc, #3108] @ 373a1c │ │ │ │ ldr.w r2, [pc, #3108] @ 373a20 │ │ │ │ ldr.w r1, [pc, #3108] @ 373a24 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373014 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -416992,15 +416993,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 373a30 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -417042,15 +417043,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 372dee │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -417061,15 +417062,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 373a4c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -417149,15 +417150,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 373a58 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 373c14 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -417189,15 +417190,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 373d6a │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 373daa │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 373cb6 │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 373134 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -417271,30 +417272,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 373a68 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r1, [pc, #2224] @ 373a6c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 372dc4 │ │ │ │ ldr.w r1, [pc, #2152] @ 373a34 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 372dc4 │ │ │ │ ldr.w r0, [pc, #2200] @ 373a70 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 372dc4 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 372ea6 │ │ │ │ add r3, pc, #8 @ (adr r3, 3731fc ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -417442,15 +417443,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 37430a │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73aa44 │ │ │ │ + b.w 73aa34 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 373a34 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -417464,15 +417465,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 373a7c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 372f78 │ │ │ │ ldr.w r3, [pc, #1552] @ 373a34 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417482,15 +417483,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 373a80 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 373a84 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 372f70 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 373466 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -417556,15 +417557,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 373a90 │ │ │ │ ldr.w r0, [pc, #1392] @ 373a94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 37313c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 37313c │ │ │ │ ldr.w r3, [pc, #1260] @ 373a34 │ │ │ │ @@ -417657,15 +417658,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 372eb8 │ │ │ │ ldr.w r0, [pc, #1140] @ 373ac0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 372eb8 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 37313c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 37313c │ │ │ │ @@ -417817,15 +417818,15 @@ │ │ │ │ bne.w 37430a │ │ │ │ ldr r0, [pc, #724] @ (373ae4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3737d4 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3737d4 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3737d4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -417889,15 +417890,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (373af0 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37313c │ │ │ │ ldr r3, [pc, #508] @ (373af4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -417992,149 +417993,149 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 373998 │ │ │ │ ldr r0, [pc, #280] @ (373b08 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 373998 │ │ │ │ ldrb r0, [r2, #29] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #29] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #14 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + cmp r0, #24 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r6} │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r0, #26] │ │ │ │ + strh r2, [r6, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #168 @ 0xa8 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r5, #252 @ 0xfc │ │ │ │ + cmp r5, #236 @ 0xec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, pc, #904 @ (adr r1, 373dcc ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 373d8c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #184 @ 0xb8 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r6, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {} │ │ │ │ + stmia r7!, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #176 @ 0xb0 │ │ │ │ + cmp r4, #160 @ 0xa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #202 @ 0xca │ │ │ │ + movs r5, #186 @ 0xba │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #13] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r4, [r4, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r0, #208 @ 0xd0 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ + ldrh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r2, #28] │ │ │ │ + ldrh r6, [r0, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r6, [r6, #1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ strb r2, [r3, #31] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r7, #188 @ 0xbc │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r6, [r7, #29] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r7, #96 @ 0x60 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r6, [r7, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r2, #27] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r4, #22] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r2, [r5, #21] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r5, #80 @ 0x50 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #19] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r2, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #848] @ (373e48 ) │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #15] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r2, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r1, #13] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsrs r4, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 37313c │ │ │ │ @@ -418160,15 +418161,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 37430a │ │ │ │ ldr.w r0, [pc, #2780] @ 374640 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37313c │ │ │ │ ldr.w r3, [pc, #2756] @ 374644 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -418244,15 +418245,15 @@ │ │ │ │ ldr.w r0, [pc, #2580] @ 374664 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37396c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3744c6 │ │ │ │ ldr.w r2, [pc, #2544] @ 374668 │ │ │ │ ldr.w r3, [pc, #2496] @ 37463c │ │ │ │ @@ -418274,15 +418275,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 374482 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 373958 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 73aa44 │ │ │ │ + bl 73aa34 │ │ │ │ b.w 3730ce │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 43bb58 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -418353,15 +418354,15 @@ │ │ │ │ ldr.w r1, [pc, #2296] @ 37467c │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2296] @ 374680 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 373d30 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 37313c │ │ │ │ ldr.w r3, [pc, #2264] @ 374684 │ │ │ │ @@ -418374,15 +418375,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3730be │ │ │ │ ldr.w r0, [pc, #2240] @ 374688 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 3730be │ │ │ │ ldr.w r1, [pc, #2224] @ 37468c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 373356 │ │ │ │ @@ -418392,45 +418393,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 373356 │ │ │ │ ldr.w r0, [pc, #2200] @ 374690 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 373356 │ │ │ │ ldr.w r2, [pc, #2180] @ 374694 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3733fe │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3733fe │ │ │ │ ldr.w r0, [pc, #2164] @ 374698 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 3733fe │ │ │ │ ldr.w r2, [pc, #2144] @ 37469c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373436 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 373436 │ │ │ │ ldr.w r0, [pc, #2128] @ 3746a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 373436 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3744a4 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -418477,15 +418478,15 @@ │ │ │ │ ldr.w r1, [pc, #1980] @ 3746ac │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37435e │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r4 │ │ │ │ bl 38f854 │ │ │ │ @@ -418496,15 +418497,15 @@ │ │ │ │ ldr.w r1, [pc, #1932] @ 3746b8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37436a │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3748cc │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -418577,19 +418578,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3747e0 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5642 @ 0x160a │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 374070 │ │ │ │ ldr.w r6, [r2, #472] @ 0x1d8 │ │ │ │ @@ -418652,27 +418653,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3734fc │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3734fc │ │ │ │ ldr.w r0, [pc, #1452] @ 3746c0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3734fc │ │ │ │ ldr.w r2, [pc, #1440] @ 3746c4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373770 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 373770 │ │ │ │ ldr.w r0, [pc, #1424] @ 3746c8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373770 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3745e8 │ │ │ │ ldr.w r3, [pc, #1248] @ 374634 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -418682,15 +418683,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3739c6 │ │ │ │ ldr.w r1, [pc, #1384] @ 3746cc │ │ │ │ ldr.w r0, [pc, #1384] @ 3746d0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3739c6 │ │ │ │ ldr.w r3, [pc, #1368] @ 3746d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37383a │ │ │ │ ldr.w r3, [pc, #1196] @ 374634 │ │ │ │ @@ -418698,15 +418699,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37383a │ │ │ │ ldr.w r0, [pc, #1344] @ 3746d8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37383a │ │ │ │ ldr.w r3, [pc, #1332] @ 3746dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373998 │ │ │ │ ldr.w r3, [pc, #1148] @ 374634 │ │ │ │ @@ -418715,15 +418716,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 373998 │ │ │ │ ldr.w r0, [pc, #1308] @ 3746e0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 373998 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37460c │ │ │ │ ldr.w r3, [pc, #1104] @ 374634 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -418732,38 +418733,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 373982 │ │ │ │ ldr.w r1, [pc, #1260] @ 3746e4 │ │ │ │ ldr.w r0, [pc, #1260] @ 3746e8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 373982 │ │ │ │ ldr.w r2, [pc, #1244] @ 3746ec │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37373a │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37373a │ │ │ │ ldr.w r0, [pc, #1228] @ 3746f0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37373a │ │ │ │ ldr.w r2, [pc, #1216] @ 3746f4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373608 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 373608 │ │ │ │ ldr.w r0, [pc, #1200] @ 3746f8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373608 │ │ │ │ ldr.w r3, [pc, #1188] @ 3746fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373944 │ │ │ │ @@ -418772,38 +418773,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 373944 │ │ │ │ ldr.w r0, [pc, #1168] @ 374700 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 373944 │ │ │ │ ldr.w r2, [pc, #1152] @ 374704 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373558 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 373558 │ │ │ │ ldr.w r0, [pc, #1136] @ 374708 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373558 │ │ │ │ ldr.w r2, [pc, #1124] @ 37470c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373598 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 373598 │ │ │ │ ldr.w r0, [pc, #1108] @ 374710 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373598 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 374858 │ │ │ │ ldr r3, [pc, #868] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -418840,15 +418841,15 @@ │ │ │ │ bpl.n 3742de │ │ │ │ ldr r1, [pc, #1012] @ (374718 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (37471c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3742de │ │ │ │ ldr r3, [pc, #1000] @ (374720 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373c1a │ │ │ │ ldr r3, [pc, #752] @ (374634 ) │ │ │ │ @@ -418857,15 +418858,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 373c22 │ │ │ │ ldr r0, [pc, #976] @ (374724 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 373c22 │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 373f0e │ │ │ │ b.n 373f20 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418880,15 +418881,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 373ce6 │ │ │ │ ldr r0, [pc, #920] @ (37472c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 373ce6 │ │ │ │ ldr r3, [pc, #916] @ (374730 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373d70 │ │ │ │ ldr r3, [pc, #652] @ (374634 ) │ │ │ │ @@ -418897,23 +418898,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 373d78 │ │ │ │ ldr r0, [pc, #892] @ (374734 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 373d78 │ │ │ │ ldr r1, [pc, #884] @ (374738 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #884] @ (37473c ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 373d30 │ │ │ │ ldr r1, [pc, #872] @ (374740 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 373d1e │ │ │ │ ldr r1, [pc, #592] @ (374634 ) │ │ │ │ @@ -418923,15 +418924,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 373d26 │ │ │ │ ldr r0, [pc, #848] @ (374744 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 373d26 │ │ │ │ ldr r3, [pc, #836] @ (374748 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373bda │ │ │ │ @@ -418939,15 +418940,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 373be2 │ │ │ │ ldr r0, [pc, #812] @ (37474c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 373be2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3748aa │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 37396c │ │ │ │ @@ -418961,15 +418962,15 @@ │ │ │ │ ldr r3, [pc, #488] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 374432 │ │ │ │ ldr r0, [pc, #764] @ (374754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374432 │ │ │ │ ldr r3, [pc, #752] @ (374758 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418977,71 +418978,71 @@ │ │ │ │ ldr r3, [pc, #452] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 374432 │ │ │ │ ldr r0, [pc, #736] @ (37475c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 374432 │ │ │ │ ldr r3, [pc, #732] @ (374760 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373cac │ │ │ │ ldr r3, [pc, #420] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 373cac │ │ │ │ ldr r0, [pc, #712] @ (374764 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 373cac │ │ │ │ ldr r3, [pc, #704] @ (374768 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373e6e │ │ │ │ ldr r3, [pc, #384] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 373e6e │ │ │ │ ldr r0, [pc, #684] @ (37476c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 373e6e │ │ │ │ ldr r3, [pc, #680] @ (374770 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373c74 │ │ │ │ ldr r3, [pc, #352] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 373c74 │ │ │ │ ldr r0, [pc, #660] @ (374774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 373c74 │ │ │ │ ldr r3, [pc, #652] @ (374778 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3740ee │ │ │ │ ldr r3, [pc, #316] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3740ee │ │ │ │ ldr r0, [pc, #632] @ (37477c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3740ee │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374432 │ │ │ │ ldr r3, [pc, #616] @ (374780 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419051,15 +419052,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 374432 │ │ │ │ ldr r0, [pc, #600] @ (374784 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37445c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374432 │ │ │ │ ldr r3, [pc, #584] @ (374788 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419070,15 +419071,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374432 │ │ │ │ ldr r0, [pc, #564] @ (37478c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37445c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374432 │ │ │ │ ldr r3, [pc, #544] @ (374790 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419087,15 +419088,15 @@ │ │ │ │ ldr r3, [pc, #184] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374432 │ │ │ │ ldr r0, [pc, #524] @ (374794 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37445c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374432 │ │ │ │ ldr r3, [pc, #508] @ (374798 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419105,15 +419106,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 374432 │ │ │ │ ldr r0, [pc, #488] @ (37479c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37445c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374432 │ │ │ │ ldr r3, [pc, #472] @ (3747a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419122,239 +419123,239 @@ │ │ │ │ ldr r3, [pc, #96] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374432 │ │ │ │ ldr r0, [pc, #452] @ (3747a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37445c │ │ │ │ ldr r3, [pc, #444] @ (3747a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374150 │ │ │ │ ldr r3, [pc, #60] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374158 │ │ │ │ ldr r0, [pc, #424] @ (3747ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 374158 │ │ │ │ ldr r3, [pc, #408] @ (3747a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3741e2 │ │ │ │ ldr r3, [pc, #24] @ (374634 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3741ea │ │ │ │ ldr r0, [pc, #392] @ (3747b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3741ea │ │ │ │ adds r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #912] @ (3749d8 ) │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r6, #3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r6, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r0, #142 @ 0x8e │ │ │ │ + movs r0, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #144] @ 0x90 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r5, #1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r7, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r4, #32] │ │ │ │ + ldrh r4, [r2, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r4, r0, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + str r5, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + str r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #16] │ │ │ │ + strh r0, [r0, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r5, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r6, #7 │ │ │ │ + adds r0, r4, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r2, #9] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r3, #16] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r4, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r1, #27 │ │ │ │ + asrs r4, r7, #26 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb7f8 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r8, fp │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #24] │ │ │ │ + ldrh r2, [r4, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r6, r5 │ │ │ │ + subs r6, r4, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + ldrb r4, [r2, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #16] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #4] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r4, r3 │ │ │ │ + subs r4, r2, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r2, #0] │ │ │ │ + strh r6, [r0, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r0, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #28] │ │ │ │ + ldrh r4, [r0, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #2] │ │ │ │ + strh r6, [r2, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bx r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #30] │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [r6, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + adds r0, r5, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ negs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #40] @ 0x28 │ │ │ │ + strh r6, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #54] @ 0x36 │ │ │ │ + ldrh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r3, r4 │ │ │ │ + adds r0, r1, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #240] @ (37484c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #26] │ │ │ │ + ldrb r0, [r4, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r4, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #26] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #704] @ (374a44 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #31] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #29] │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ bx pc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #31] │ │ │ │ + ldrb r4, [r3, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r0, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #688] @ (374a5c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r1, #11] │ │ │ │ + ldrb r0, [r7, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374432 │ │ │ │ ldr r3, [pc, #324] @ (374904 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419363,15 +419364,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (374908 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 374432 │ │ │ │ ldr r0, [pc, #308] @ (37490c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37445c │ │ │ │ ldr r3, [pc, #300] @ (374910 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37402e │ │ │ │ ldr r3, [pc, #280] @ (374908 ) │ │ │ │ @@ -419379,15 +419380,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37402e │ │ │ │ ldr r0, [pc, #280] @ (374914 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37402e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374432 │ │ │ │ ldr r3, [pc, #260] @ (374918 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419396,15 +419397,15 @@ │ │ │ │ ldr r3, [pc, #232] @ (374908 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 374432 │ │ │ │ ldr r0, [pc, #240] @ (37491c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37445c │ │ │ │ ldr r3, [pc, #236] @ (374920 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374314 │ │ │ │ ldr r3, [pc, #200] @ (374908 ) │ │ │ │ @@ -419412,15 +419413,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37431a │ │ │ │ ldr r0, [pc, #212] @ (374924 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37431a │ │ │ │ ldr r3, [pc, #204] @ (374928 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3742ce │ │ │ │ ldr r3, [pc, #160] @ (374908 ) │ │ │ │ @@ -419428,23 +419429,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3742d4 │ │ │ │ ldr r0, [pc, #184] @ (37492c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3742d4 │ │ │ │ ldr r1, [pc, #176] @ (374930 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (374934 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3742de │ │ │ │ ldr r3, [pc, #164] @ (374938 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #164] @ (37493c ) │ │ │ │ movw r2, #6799 @ 0x1a8f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -419459,15 +419460,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (374908 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 374432 │ │ │ │ ldr r0, [pc, #128] @ (374944 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37445c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374432 │ │ │ │ ldr r3, [pc, #112] @ (374948 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419478,55 +419479,55 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374432 │ │ │ │ ldr r0, [pc, #92] @ (37494c ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37445c │ │ │ │ bl 263ce0 │ │ │ │ bl 263bb8 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #28] │ │ │ │ + ldrb r4, [r0, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #31] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #864] @ (374c7c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #28] │ │ │ │ + ldrb r2, [r4, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #28] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r1, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r7, #12] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #10] │ │ │ │ + ldrb r0, [r0, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -419582,15 +419583,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (374b30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -419677,19 +419678,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 261a50 │ │ │ │ b.n 374ae8 │ │ │ │ bl 263bb8 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r3, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r0, #16 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -419868,15 +419869,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (374e7c ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -419997,25 +419998,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (374e88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3972 @ 0xf84 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bl 263bb8 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r4, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r7, #25 │ │ │ │ + lsrs r6, r5, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r5, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (37522c ) │ │ │ │ @@ -420152,15 +420153,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3750c2 │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ b.n 374ea6 │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 375088 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -420268,15 +420269,15 @@ │ │ │ │ bl 43b3b4 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ b.n 374ea6 │ │ │ │ ldr r3, [pc, #172] @ (375238 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374f9e │ │ │ │ ldr r3, [pc, #156] @ (375234 ) │ │ │ │ @@ -420289,15 +420290,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 374f9e │ │ │ │ ldr r0, [pc, #128] @ (375240 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -420309,63 +420310,63 @@ │ │ │ │ bpl.w 374ece │ │ │ │ ldr r0, [pc, #108] @ (375244 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 374ece │ │ │ │ movs r3, #0 │ │ │ │ b.n 374f76 │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 374fbc │ │ │ │ ldr r1, [pc, #76] @ (375248 ) │ │ │ │ ldr r0, [pc, #80] @ (37524c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3992 @ 0xf98 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3750ea │ │ │ │ ldr r2, [pc, #68] @ (375250 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3750e4 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3750e4 │ │ │ │ ldr r0, [pc, #52] @ (375254 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 3750e4 │ │ │ │ bl 263bb8 │ │ │ │ ldrsh r4, [r0, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r7, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r4, #11 │ │ │ │ + lsrs r4, r2, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #32] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -420379,15 +420380,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 375670 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (375674 ) │ │ │ │ @@ -420428,15 +420429,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37532c │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3753ba │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 375372 │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -420465,24 +420466,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (375680 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #756] @ (375684 ) │ │ │ │ ldr r1, [pc, #756] @ (375688 ) │ │ │ │ add.w r3, r9, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 431d84 │ │ │ │ @@ -420592,15 +420593,15 @@ │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 3754ee │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 37550e │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 262a78 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -420649,15 +420650,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (375694 ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3752bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3755f4 │ │ │ │ movs r6, #4 │ │ │ │ b.n 3754ce │ │ │ │ @@ -420686,29 +420687,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (375690 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 3754ca │ │ │ │ ldr r0, [pc, #212] @ (37569c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3754ca │ │ │ │ ldr r1, [pc, #200] @ (375698 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3754ca │ │ │ │ ldr r1, [pc, #176] @ (375690 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3754ca │ │ │ │ ldr r0, [pc, #180] @ (3756a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3754ca │ │ │ │ ldr r3, [pc, #172] @ (3756a4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 375580 │ │ │ │ ldr r3, [pc, #140] @ (375690 ) │ │ │ │ @@ -420716,15 +420717,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 375580 │ │ │ │ ldr r0, [pc, #152] @ (3756a8 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 375580 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 375580 │ │ │ │ ldr r1, [pc, #124] @ (3756a4 ) │ │ │ │ @@ -420735,67 +420736,67 @@ │ │ │ │ ldr r1, [pc, #92] @ (375690 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 375580 │ │ │ │ ldr r0, [pc, #108] @ (3756ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 375580 │ │ │ │ ldr r3, [pc, #100] @ (3756b0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 375596 │ │ │ │ ldr r3, [pc, #56] @ (375690 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 375596 │ │ │ │ ldr r0, [pc, #80] @ (3756b4 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 375596 │ │ │ │ bl 263bb8 │ │ │ │ ldrh r6, [r7, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #5 │ │ │ │ + lsrs r4, r2, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r0, #10 │ │ │ │ + lsls r2, r6, #9 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #688 @ (adr r3, 375934 ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 3758f4 ) │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + strb r6, [r4, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r1, #6] │ │ │ │ + strh r4, [r7, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r1, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (37579c ) │ │ │ │ @@ -420874,27 +420875,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 375794 │ │ │ │ ldr r0, [pc, #32] @ (3757ac ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 3756f8 │ │ │ │ nop │ │ │ │ ldrsb r0, [r3, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + strh r6, [r4, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -420962,15 +420963,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 3758d8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37596c │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -421022,24 +421023,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (375bf8 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #704] @ (375bfc ) │ │ │ │ ldr r1, [pc, #704] @ (375c00 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 431d84 │ │ │ │ movs r3, #3 │ │ │ │ @@ -421190,15 +421191,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 375980 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 375a26 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 375a3c │ │ │ │ ldr r3, [pc, #256] @ (375c08 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421211,15 +421212,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (375c10 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 375822 │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 375a4a │ │ │ │ ldr r3, [pc, #212] @ (375c14 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -421231,15 +421232,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 375a24 │ │ │ │ ldr r0, [pc, #188] @ (375c18 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 375a24 │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 375a4a │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375a24 │ │ │ │ @@ -421254,15 +421255,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 375a24 │ │ │ │ ldr r0, [pc, #136] @ (375c1c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 375a24 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -421287,36 +421288,36 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ strb r4, [r6, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #14 │ │ │ │ + lsls r0, r5, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r6], {62} @ 0x3e │ │ │ │ - ldr r6, [sp, #0] │ │ │ │ + stc2l 0, cr0, [r6], {62} @ 0x3e │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r2, #6 │ │ │ │ + subs r0, r0, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r0, [r2, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + ldrb r6, [r7, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #14] │ │ │ │ + ldrb r6, [r3, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (375e20 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -421363,15 +421364,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 375d0c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -421428,25 +421429,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (375e38 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (375e3c ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 431d84 │ │ │ │ movs r3, #3 │ │ │ │ @@ -421491,32 +421492,32 @@ │ │ │ │ beq.w 375ce0 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 375ce0 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ b.n 375dca │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bl 263bb8 │ │ │ │ nop │ │ │ │ str r4, [r5, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vshr.u8 q0, q2, #8 │ │ │ │ - strh.w r0, [r6, #62] @ 0x3e │ │ │ │ - ldr r1, [sp, #840] @ 0x348 │ │ │ │ + vqadd.u64 q8, q4, q2 │ │ │ │ + ldrb.w r0, [r6, #62] @ 0x3e │ │ │ │ + ldr r1, [sp, #776] @ 0x308 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r1, r5 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r2, #16] │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -421783,15 +421784,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (376124 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 376050 │ │ │ │ ldr r0, [pc, #48] @ (376128 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 376052 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #800] @ (376430 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -421803,15 +421804,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #296] @ (376248 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #28] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (376274 ) │ │ │ │ @@ -422061,15 +422062,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3762a6 │ │ │ │ ldr r0, [pc, #132] @ (37643c ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3762a6 │ │ │ │ cbnz r6, 3763e2 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 3763e2 │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -422113,15 +422114,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #18] │ │ │ │ + strb r2, [r1, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -422180,41 +422181,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 376608 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73a308 │ │ │ │ + b.w 73a2f8 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 3766ca │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422267,18 +422268,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 3764ec │ │ │ │ ldrb.w r3, [fp, #210] @ 0xd2 │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 3767b6 │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ b.n 376536 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422453,40 +422454,40 @@ │ │ │ │ ldr.w r3, [fp, #216] @ 0xd8 │ │ │ │ ldrh.w r1, [fp, #208] @ 0xd0 │ │ │ │ ldrh.w r0, [r6, #282] @ 0x11a │ │ │ │ add r1, r3 │ │ │ │ blx 261254 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 744a84 │ │ │ │ + bl 744a74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldrb.w r2, [fp, #210] @ 0xd2 │ │ │ │ ldr r1, [pc, #260] @ (37697c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422526,15 +422527,15 @@ │ │ │ │ bpl.w 3767c4 │ │ │ │ ldr r0, [pc, #140] @ (376988 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 3767c4 │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #210] @ 0xd2 │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 3767b6 │ │ │ │ @@ -422566,32 +422567,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (376990 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 376924 │ │ │ │ blx 262e94 │ │ │ │ ldr r0, [pc, #544] @ (376b98 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #952] @ (376d4c ) │ │ │ │ + ldr r2, [pc, #888] @ (376d0c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -422701,18 +422702,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 744a84 │ │ │ │ + bl 744a74 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #208] @ 0xd0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -422722,15 +422723,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (376b40 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422927,39 +422928,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 744a84 │ │ │ │ + bl 744a74 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldrb.w r3, [r8, #210] @ 0xd2 │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (376ea4 ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 376cce │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -423023,15 +423024,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 376c08 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (376eb0 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 376c08 │ │ │ │ ldr r0, [pc, #92] @ (376eb4 ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 376cbc │ │ │ │ ldr r0, [pc, #72] @ (376eac ) │ │ │ │ @@ -423041,15 +423042,15 @@ │ │ │ │ bpl.w 376cbc │ │ │ │ ldr r0, [pc, #68] @ (376eb8 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 376cbc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ sbcs r0, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -423061,19 +423062,19 @@ │ │ │ │ ands r2, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r0, [pc, #560] @ (3770dc ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #36] @ 0x24 │ │ │ │ + ldr r4, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, fp │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 376f8c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 376f8c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -423101,24 +423102,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 744a84 │ │ │ │ + bl 744a74 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r5, #210] @ 0xd2 │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldrh.w r2, [r5, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -423127,15 +423128,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (376f94 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -423221,15 +423222,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ ldr r3, [pc, #696] @ (37730c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 377140 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37711c │ │ │ │ @@ -423319,15 +423320,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37705e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (37731c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37705e │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 375c20 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -423347,15 +423348,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (377324 ) │ │ │ │ ldr r3, [pc, #332] @ (377304 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -423366,15 +423367,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ b.n 3770c2 │ │ │ │ ldr r1, [pc, #320] @ (377328 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -423407,15 +423408,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (377330 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631c98 │ │ │ │ + bl 631c88 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3771b2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 3772da │ │ │ │ ldr r7, [pc, #220] @ (377334 ) │ │ │ │ ldr r2, [pc, #224] @ (377338 ) │ │ │ │ @@ -423423,24 +423424,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #208] @ (377340 ) │ │ │ │ ldr r1, [pc, #208] @ (377344 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 431d84 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -423463,23 +423464,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3771b2 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 377296 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ b.n 37717a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ bl 263c78 │ │ │ │ bl 263cac │ │ │ │ nop │ │ │ │ subs r4, #180 @ 0xb4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -423491,31 +423492,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #196 @ 0xc4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #116] @ 0x74 │ │ │ │ + str r2, [r5, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ vtbl.8 d19, {d15-d18}, d30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r5, [sp, #772] @ 0x304 │ │ │ │ vsli.64 d25, d9, #63 @ 0x3f │ │ │ │ vsli.32 , , #31 │ │ │ │ - vtbl.8 d30, {d31- instruction: 0xffffea76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 377a84 │ │ │ │ + b.n 377a64 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r1, #25 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r4, [sp, #908] @ 0x38c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (377710 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -423609,23 +423610,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r7, r7, #448 @ 0x1c0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #128] @ (3774d8 ) │ │ │ │ ldr r1, [pc, #132] @ (3774dc ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 431d84 │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -423640,38 +423641,38 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3774b0 │ │ │ │ bl 431e3c │ │ │ │ b.n 3773dc │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 377478 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ b.n 3773dc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #128 @ 0x80 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, #218 @ 0xda │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia.w r2!, {r2, r4, r6} │ │ │ │ - b.n 37784c │ │ │ │ + ldmia.w r2, {r2, r4, r6} │ │ │ │ + b.n 37782c │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #22] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r6, r0] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -423773,15 +423774,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 377872 │ │ │ │ add.w r3, r7, #12544 @ 0x3100 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr.w r3, [r9, #288] @ 0x120 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 377b28 │ │ │ │ ldr.w r3, [r9, #252] @ 0xfc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -423859,17 +423860,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 37734c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37794c │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #2 │ │ │ │ - bl 62bd48 │ │ │ │ + bl 62bd38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -424004,15 +424005,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631c98 │ │ │ │ + bl 631c88 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424061,32 +424062,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #584] @ (377b78 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3775a0 │ │ │ │ ldr r2, [pc, #576] @ (377b7c ) │ │ │ │ add r2, pc │ │ │ │ b.n 37758e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 37fd68 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 377b24 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3779bc │ │ │ │ ldr r1, [pc, #524] @ (377b80 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -424124,15 +424125,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ b.n 3778a8 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377ad6 │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -424196,15 +424197,15 @@ │ │ │ │ bpl.n 377a58 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #268] @ (377b98 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 377a58 │ │ │ │ ldr r3, [pc, #260] @ (377b9c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3778f8 │ │ │ │ ldr r3, [pc, #204] @ (377b74 ) │ │ │ │ @@ -424216,15 +424217,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #228] @ (377ba0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3778f8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 377b02 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 37770e │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -424239,100 +424240,100 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 377a58 │ │ │ │ ldr r0, [pc, #176] @ (377ba8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 377a58 │ │ │ │ ldr r3, [pc, #168] @ (377bac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377ad0 │ │ │ │ ldr r3, [pc, #100] @ (377b74 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 377ad0 │ │ │ │ ldr r0, [pc, #148] @ (377bb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 377ad0 │ │ │ │ bl 263cac │ │ │ │ ldr r3, [pc, #136] @ (377bb4 ) │ │ │ │ movw r2, #3761 @ 0xeb1 │ │ │ │ ldr r1, [pc, #136] @ (377bb8 ) │ │ │ │ ldr r0, [pc, #136] @ (377bbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #4008 @ 0xfa8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ adds r7, #226 @ 0xe2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [r0, #56] @ 0x38 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #32] │ │ │ │ + str r2, [r4, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 2f9b52 │ │ │ │ - str r2, [r3, #16] │ │ │ │ + str r2, [r1, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r0, [r7, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r2, [r1, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r0, #4] │ │ │ │ + str r6, [r6, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, #4] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r4, #4] │ │ │ │ + str r6, [r2, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r2, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r1, #8] │ │ │ │ + str r2, [r7, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 215b82 │ │ │ │ - str r4, [r5, #4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r2, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 1c7b8e │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r3, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r7] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #128 @ 0x80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r3, r5] │ │ │ │ + ldrsh r6, [r1, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #0] @ (377bb0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + ldrsh r0, [r2, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 377f14 │ │ │ │ + b.n 377ef4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #236 @ 0xec │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #632] @ (377e38 ) │ │ │ │ + ldr r5, [pc, #568] @ (377df8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424536,15 +424537,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #224] @ 0xe0 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 377e42 │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -424566,15 +424567,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 377c20 │ │ │ │ ldr r0, [pc, #124] @ (377ee0 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 377c20 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 36d768 │ │ │ │ b.n 377d4e │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -424613,25 +424614,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #120 @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r1] │ │ │ │ + ldrb r2, [r4, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #130 @ 0x82 │ │ │ │ + cmp r6, #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + udf #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #108 @ 0x6c │ │ │ │ + cmp r6, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r1, r1] │ │ │ │ + ldrb r2, [r7, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3092] @ 378b20 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -424750,17 +424751,17 @@ │ │ │ │ bl 37734c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 378bec │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #1 │ │ │ │ - bl 62bd48 │ │ │ │ + bl 62bd38 │ │ │ │ b.n 3781e4 │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2756] @ 378b24 │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -424849,39 +424850,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 263434 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2456] @ 378b28 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 3781e4 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -424980,39 +424981,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 263434 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2100] @ 378b2c │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3781aa │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 3781e2 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 37862e │ │ │ │ @@ -425110,15 +425111,15 @@ │ │ │ │ ldr.w r2, [pc, #1788] @ 378b34 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #272 @ 0x110 │ │ │ │ mov r3, r4 │ │ │ │ - bl 633a54 │ │ │ │ + bl 633a44 │ │ │ │ ldr.w r3, [pc, #1748] @ 378b24 │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -425169,15 +425170,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 378834 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 260f78 │ │ │ │ mov r0, sl │ │ │ │ - bl 73a308 │ │ │ │ + bl 73a2f8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425275,15 +425276,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37862e │ │ │ │ ldr.w r0, [pc, #1308] @ 378b40 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -425406,15 +425407,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #968] @ (378b50 ) │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #264 @ 0x108 │ │ │ │ - bl 633a54 │ │ │ │ + bl 633a44 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -425534,15 +425535,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 376440 │ │ │ │ @@ -425579,15 +425580,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #484] @ (378b58 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37871e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36ef54 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425609,15 +425610,15 @@ │ │ │ │ bpl.w 378048 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #404] @ (378b60 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 378048 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36df38 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425640,15 +425641,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #320] @ (378b68 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 37808e │ │ │ │ ldr r3, [pc, #308] @ (378b6c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378472 │ │ │ │ @@ -425661,15 +425662,15 @@ │ │ │ │ ldr r0, [pc, #280] @ (378b70 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #332] @ 0x14c │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 378472 │ │ │ │ ldr r2, [pc, #260] @ (378b74 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 378232 │ │ │ │ ldr r2, [pc, #192] @ (378b3c ) │ │ │ │ @@ -425683,15 +425684,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (378b78 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 378232 │ │ │ │ ldr r3, [pc, #208] @ (378b7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 377fc4 │ │ │ │ @@ -425707,15 +425708,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 377fc4 │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 3785e6 │ │ │ │ ldr r3, [pc, #144] @ (378b84 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -425726,15 +425727,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3781dc │ │ │ │ ldr r0, [pc, #120] @ (378b88 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 3781dc │ │ │ │ nop │ │ │ │ cmp r5, #210 @ 0xd2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ @@ -425744,50 +425745,50 @@ │ │ │ │ vcvt.f16.u16 d16, d2, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrb r7, [r2, #0] │ │ │ │ @ instruction: 0xffff189c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, r0] │ │ │ │ + strb r0, [r4, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvs.n 378a64 │ │ │ │ + bvs.n 378c44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strb r5, [r0, #19] │ │ │ │ vcvt.u32.f32 , q6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov ip, lr │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r6] │ │ │ │ + str r0, [r7, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r5] │ │ │ │ + str r2, [r3, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r6, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, r1] │ │ │ │ + str r2, [r7, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + str r6, [r4, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3785e6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -425811,30 +425812,30 @@ │ │ │ │ bl 375258 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3785ae │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12544 @ 0x3100 │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ b.n 378870 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 37877a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #210] @ 0xd2 │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 378dda │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 378cc6 │ │ │ │ ldr r1, [pc, #452] @ (378de4 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -425849,15 +425850,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 3781aa │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a308 │ │ │ │ + bl 73a2f8 │ │ │ │ b.w 3781e4 │ │ │ │ movs r6, #2 │ │ │ │ b.n 378c44 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -425892,25 +425893,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 378826 │ │ │ │ ldr r0, [pc, #316] @ (378df0 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 3784f6 │ │ │ │ ldr r1, [pc, #300] @ (378df4 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 3781aa │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 3784f6 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37862e │ │ │ │ @@ -425923,15 +425924,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37862e │ │ │ │ ldr r0, [pc, #232] @ (378dfc ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37862e │ │ │ │ movs r6, #2 │ │ │ │ b.n 37877a │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -425954,15 +425955,15 @@ │ │ │ │ bpl.w 37871e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (378e04 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37871e │ │ │ │ ldr r3, [pc, #128] @ (378e00 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37870e │ │ │ │ ldr r3, [pc, #96] @ (378dec ) │ │ │ │ @@ -425974,53 +425975,53 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37870e │ │ │ │ ldr r3, [pc, #68] @ (378df8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3786fe │ │ │ │ ldr r3, [pc, #40] @ (378dec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3786fe │ │ │ │ ldr r0, [pc, #60] @ (378e0c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3786fe │ │ │ │ bl 263c78 │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ b.n 3795ca │ │ │ │ vmla.i , , d24[0] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #584] @ (37903c ) │ │ │ │ + ldr r7, [pc, #520] @ (378ffc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 37948a │ │ │ │ @ instruction: 0xffff189c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #272] @ (378f10 ) │ │ │ │ + ldr r5, [pc, #208] @ (378ed0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r6, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #172 @ 0xac │ │ │ │ + movs r6, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #536] @ (379028 ) │ │ │ │ + ldr r4, [pc, #472] @ (378fe8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2876] @ 379960 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -426188,15 +426189,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 3797f0 │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #234] @ 0xea │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3791ae │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 36f508 │ │ │ │ @@ -426374,15 +426375,15 @@ │ │ │ │ ldr.w r0, [pc, #1976] @ 3799a8 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1976] @ 3799ac │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ - bl 73a2b8 │ │ │ │ + bl 73a2a8 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -426433,19 +426434,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1828] @ 3799b8 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 3791de │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 73a308 │ │ │ │ + bl 73a2f8 │ │ │ │ b.n 37905c │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3792ae │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -426494,15 +426495,15 @@ │ │ │ │ ldreq.w r3, [r9, #424] @ 0x1a8 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 260c44 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -426659,15 +426660,15 @@ │ │ │ │ ldr.w r3, [pc, #1220] @ 3799a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3794c2 │ │ │ │ ldr.w r0, [pc, #1240] @ 3799c4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3794c2 │ │ │ │ ldr.w r3, [pc, #1144] @ 379970 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378eba │ │ │ │ ldr.w r2, [pc, #1220] @ 3799c8 │ │ │ │ @@ -426823,15 +426824,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #848] @ (3799d0 ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #288 @ 0x120 │ │ │ │ - bl 633a54 │ │ │ │ + bl 633a44 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -426852,15 +426853,15 @@ │ │ │ │ ldr.w r3, [r9, #248] @ 0xf8 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 379902 │ │ │ │ ldrh.w r2, [r9, #234] @ 0xea │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3798fc │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -426949,29 +426950,29 @@ │ │ │ │ bpl.w 3791ae │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #540] @ (3799e0 ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3791ae │ │ │ │ ldr r3, [pc, #496] @ (3799c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3794c2 │ │ │ │ ldr r3, [pc, #456] @ (3799a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3794c2 │ │ │ │ ldr r0, [pc, #508] @ (3799e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3794c2 │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 37905c │ │ │ │ ldr.w r2, [r4, #424] @ 0x1a8 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #316] @ 0x13c │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -427015,15 +427016,15 @@ │ │ │ │ ldr.w r3, [r9, #248] @ 0xf8 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 379902 │ │ │ │ ldrh.w r2, [r9, #234] @ 0xea │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3798fc │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -427059,15 +427060,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (3799a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3791ae │ │ │ │ ldr r0, [pc, #272] @ (3799ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3791ae │ │ │ │ mov r6, r8 │ │ │ │ b.w 37905c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 3793be │ │ │ │ movs r2, #15 │ │ │ │ @@ -427110,100 +427111,100 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3795a2 │ │ │ │ ldr r0, [pc, #164] @ (3799f4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3795a2 │ │ │ │ subs r0, r7, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #992] @ (379d58 ) │ │ │ │ + ldr r2, [pc, #928] @ (379d18 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r0, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r1, [pc, #256] @ (379a80 ) │ │ │ │ + ldr r1, [pc, #192] @ (379a40 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #256] @ (379a84 ) │ │ │ │ + ldr r1, [pc, #192] @ (379a44 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #384] @ (379b08 ) │ │ │ │ + ldr r0, [pc, #320] @ (379ac8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #368] @ (379afc ) │ │ │ │ + ldr r0, [pc, #304] @ (379abc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #368] @ (379b00 ) │ │ │ │ + ldr r0, [pc, #304] @ (379ac0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #336] @ (379ae4 ) │ │ │ │ + ldr r0, [pc, #272] @ (379aa4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #304] @ (379ac8 ) │ │ │ │ + ldr r0, [pc, #240] @ (379a88 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, r7, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [pc, #144] @ (379a30 ) │ │ │ │ + ldr r0, [pc, #80] @ (3799f0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bxns sl │ │ │ │ + bxns r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 5, cr0, cr4, cr3, {3} │ │ │ │ ldr r7, [r2, #36] @ 0x24 │ │ │ │ vtbl.8 d17, {d31-) │ │ │ │ + ldr r1, [pc, #856] @ (379d14 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r2, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r0, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, #7 │ │ │ │ + subs r4, r5, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, r0 │ │ │ │ + mvns r6, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ vst1.8 {d16[3]}, [sl], r3 │ │ │ │ str r7, [r1, #92] @ 0x5c │ │ │ │ vqrshrun.s64 d22, , #1 │ │ │ │ @ instruction: 0xffff5d25 │ │ │ │ @ instruction: 0xffff49f8 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, pc │ │ │ │ + add r8, sp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r0, #4 │ │ │ │ + adds r0, r6, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r6, r7 │ │ │ │ + adcs r6, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, lr │ │ │ │ + add r4, ip │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #648] @ (379c84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37958e │ │ │ │ ldr r3, [pc, #640] @ (379c88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37958e │ │ │ │ ldr r0, [pc, #632] @ (379c8c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37958e │ │ │ │ ldr r3, [pc, #624] @ (379c90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379678 │ │ │ │ ldr r3, [pc, #604] @ (379c88 ) │ │ │ │ @@ -427214,15 +427215,15 @@ │ │ │ │ ldr r0, [pc, #604] @ (379c94 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 379678 │ │ │ │ ldr r3, [pc, #588] @ (379c98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37963a │ │ │ │ ldr r3, [pc, #560] @ (379c88 ) │ │ │ │ @@ -427233,15 +427234,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #564] @ (379c9c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37963a │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 3798ee │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 37905c │ │ │ │ @@ -427257,15 +427258,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 379622 │ │ │ │ ldr r0, [pc, #508] @ (379ca4 ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 379622 │ │ │ │ ldr r3, [pc, #492] @ (379ca8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379832 │ │ │ │ ldr r3, [pc, #448] @ (379c88 ) │ │ │ │ @@ -427276,15 +427277,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #472] @ (379cac ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 379832 │ │ │ │ ldr r3, [pc, #448] @ (379ca8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3796bc │ │ │ │ ldr r3, [pc, #404] @ (379c88 ) │ │ │ │ @@ -427295,15 +427296,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #428] @ (379cb0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3796bc │ │ │ │ ldr r3, [pc, #384] @ (379c98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 379a78 │ │ │ │ ldr r3, [pc, #360] @ (379c88 ) │ │ │ │ @@ -427331,15 +427332,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #348] @ (379cb8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37971c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 36d1f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 379590 │ │ │ │ @@ -427372,15 +427373,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37905c │ │ │ │ ldr r0, [pc, #240] @ (379cc0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37905c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #224] @ (379cc4 ) │ │ │ │ movw r2, #4722 @ 0x1272 │ │ │ │ ldr r1, [pc, #224] @ (379cc8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -427399,15 +427400,15 @@ │ │ │ │ bpl.w 37973c │ │ │ │ ldr r0, [pc, #192] @ (379cd0 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 37973c │ │ │ │ ldr r3, [pc, #172] @ (379cd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379914 │ │ │ │ @@ -427416,26 +427417,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 379914 │ │ │ │ ldr r0, [pc, #152] @ (379cd8 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37905c │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 37990a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #132] @ (379cdc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 379b2a │ │ │ │ ldr r3, [pc, #116] @ (379ce0 ) │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #116] @ (379ce4 ) │ │ │ │ ldr r0, [pc, #116] @ (379ce8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -427444,61 +427445,61 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bl 263c48 │ │ │ │ nop │ │ │ │ movs r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r4 │ │ │ │ + add r8, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r2 │ │ │ │ + muls r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r0 │ │ │ │ + add lr, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, r6 │ │ │ │ + add r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, fp │ │ │ │ + add r4, r9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, r5 │ │ │ │ + add r6, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r5 │ │ │ │ + rors r4, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r3 │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ negs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7 │ │ │ │ + lsrs r4, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - rors r2, r3 │ │ │ │ + rors r2, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - orrs r6, r2 │ │ │ │ + orrs r6, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r2, #19 │ │ │ │ + asrs r4, r0, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r7, #19 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (379db0 ) │ │ │ │ @@ -427526,15 +427527,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 379d72 │ │ │ │ ldr r2, [pc, #120] @ (379db8 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7231e8 │ │ │ │ + bl 7231d8 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -427567,15 +427568,15 @@ │ │ │ │ bl 36f774 │ │ │ │ b.n 379d72 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r4, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37a4f0 │ │ │ │ + b.n 37a4d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r6, r5, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -427679,15 +427680,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 379e64 │ │ │ │ ldr r0, [pc, #44] @ (379f10 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 379e64 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r0, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #27 │ │ │ │ @@ -427696,15 +427697,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r2, [pc, #368] @ (37a07c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1 │ │ │ │ + lsls r0, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -427834,15 +427835,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (37a0b8 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37a060 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r5, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #22 │ │ │ │ @@ -427851,15 +427852,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #130 @ 0x82 │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -427945,15 +427946,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (37a1e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a110 │ │ │ │ ldr r0, [pc, #44] @ (37a1e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 37a110 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r1, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -427963,15 +427964,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #148 @ 0x94 │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428097,15 +428098,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37a242 │ │ │ │ ldr r0, [pc, #40] @ (37a378 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37a242 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r3, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #10 │ │ │ │ @@ -428114,15 +428115,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #56 @ 0x38 │ │ │ │ + subs r5, #40 @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (37a4a4 ) │ │ │ │ @@ -428157,15 +428158,15 @@ │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 37a40c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -428231,15 +428232,15 @@ │ │ │ │ bl 36d2e4 │ │ │ │ b.n 37a42e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r4, #146 @ 0x92 │ │ │ │ + subs r4, #130 @ 0x82 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r0, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -428312,15 +428313,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 37a4dc │ │ │ │ ldr r0, [pc, #76] @ (37a5c8 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 37a4dc │ │ │ │ cbz r2, 37a5aa │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 37a5aa │ │ │ │ @@ -428338,15 +428339,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #64 @ 0x40 │ │ │ │ + subs r3, #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -428489,15 +428490,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (37a790 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37a73c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r6, r3, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -428506,15 +428507,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #170 @ 0xaa │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -428630,15 +428631,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a7f2 │ │ │ │ ldr r0, [pc, #52] @ (37a910 ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37a7f2 │ │ │ │ movs r2, #0 │ │ │ │ b.n 37a84c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r6, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -428650,15 +428651,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #2 │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428792,15 +428793,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37a96e │ │ │ │ ldr r0, [pc, #44] @ (37aab8 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37a96e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r6, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r1, #14 │ │ │ │ @@ -428809,15 +428810,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 37abc8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -428891,15 +428892,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 37aae4 │ │ │ │ ldr r0, [pc, #76] @ (37abd8 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 37aae4 │ │ │ │ cbnz r2, 37abb8 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 37abb8 │ │ │ │ @@ -428917,15 +428918,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #180 @ 0xb4 │ │ │ │ + adds r5, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -428990,15 +428991,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 37acd8 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 37acd8 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -429026,32 +429027,32 @@ │ │ │ │ b.n 37ac90 │ │ │ │ add r3, pc, #160 @ (adr r3, 37ad90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #136 @ (adr r3, 37ad90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #116 @ (adr r3, 37ad90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #100 @ (adr r3, 37ad90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -429151,15 +429152,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 37afba │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #16 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 7324a8 │ │ │ │ + bl 732498 │ │ │ │ cbnz r0, 37aea8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -429256,15 +429257,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37ae1a │ │ │ │ ldr r0, [pc, #48] @ (37afe0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37ae1a │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 37aef6 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ vhadd.u32 q0, q1, │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -429272,15 +429273,15 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r4, #412]! @ 0x19c │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #178 @ 0xb2 │ │ │ │ + adds r1, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (37b22c ) │ │ │ │ @@ -429317,15 +429318,15 @@ │ │ │ │ bhi.w 37b222 │ │ │ │ add.w r4, r4, #5632 @ 0x1600 │ │ │ │ adds r4, #10 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37b222 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -429350,23 +429351,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -429376,29 +429377,29 @@ │ │ │ │ ldrh.w r1, [r2, #3320] @ 0xcf8 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 37b1a4 │ │ │ │ ldrh.w r2, [r2, #3322] @ 0xcfa │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 37b1a4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b218 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -429449,15 +429450,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 37b210 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -429594,15 +429595,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b33e │ │ │ │ ldr.w r0, [pc, #1704] @ 37b9dc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ ldr.w r2, [pc, #1692] @ 37b9e0 │ │ │ │ ldr.w r3, [pc, #1664] @ 37b9c8 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -429632,15 +429633,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ubfx r3, r5, #8, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1612] @ 37b9e8 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37b29a │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ bne.n 37b3b4 │ │ │ │ ldrb.w r3, [r3, #2157] @ 0x86d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37b8f2 │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -429655,15 +429656,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37b33e │ │ │ │ ldr.w r0, [pc, #1556] @ 37b9ec │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37b33e │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b33e │ │ │ │ ldr.w r3, [pc, #1540] @ 37b9f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -429673,15 +429674,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37b33e │ │ │ │ ldr.w r0, [pc, #1520] @ 37b9f4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37b33e │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 262a78 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -430241,26 +430242,26 @@ │ │ │ │ @ instruction: 0xfa880067 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrsb.w r0, [sl, #103] @ 0x67 │ │ │ │ subs r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #242 @ 0xf2 │ │ │ │ + cmp r5, #226 @ 0xe2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #250 @ 0xfa │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #80 @ 0x50 │ │ │ │ + movs r6, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r2, [pc, #3068] @ 37c608 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -430395,15 +430396,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37bb2e │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 73aa44 │ │ │ │ + bl 73aa34 │ │ │ │ ldr.w r2, [pc, #2692] @ 37c614 │ │ │ │ ldr.w r3, [pc, #2684] @ 37c610 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -430422,15 +430423,15 @@ │ │ │ │ bne.n 37bb1c │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [fp, #8] │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ ldr.w r4, [fp, #72] @ 0x48 │ │ │ │ str.w r1, [fp, #8] │ │ │ │ ldrd r3, r2, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37be66 │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ ldrd r2, r3, [r4, #172] @ 0xac │ │ │ │ @@ -430501,15 +430502,15 @@ │ │ │ │ ldr.w r1, [pc, #2424] @ 37c624 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [fp] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r6, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [fp, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -431110,15 +431111,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #0 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r4 │ │ │ │ ands r7, r6 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ - bl 73a2b8 │ │ │ │ + bl 73a2a8 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [r0, #28] │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ clz r2, r2 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -431157,15 +431158,15 @@ │ │ │ │ ldr r1, [pc, #960] @ (37c67c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r0, #2240] @ 0x8c0 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr.w lr, [r4, #68] @ 0x44 │ │ │ │ @@ -431315,15 +431316,15 @@ │ │ │ │ bpl.w 37be54 │ │ │ │ ldr r0, [pc, #508] @ (37c688 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37be54 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd r3, r7, [r4, #76] @ 0x4c │ │ │ │ and.w r2, r3, #15 │ │ │ │ mov.w r9, r3, lsr #8 │ │ │ │ uxth r5, r7 │ │ │ │ @@ -431451,72 +431452,72 @@ │ │ │ │ movt r0, #49255 @ 0xc067 │ │ │ │ movt r0, #41063 @ 0xa067 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r0, #103 @ 0x67 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #232 @ (adr r0, 37c708 ) │ │ │ │ + add r0, pc, #168 @ (adr r0, 37c6c8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, #124 @ 0x7c │ │ │ │ + subs r2, #108 @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #8 │ │ │ │ + movs r4, #248 @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + movs r0, #192 @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #228 @ 0xe4 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #220 @ 0xdc │ │ │ │ + movs r1, #204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #188 @ 0xbc │ │ │ │ + movs r1, #172 @ 0xac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ + movs r1, #236 @ 0xec │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + movs r0, #196 @ 0xc4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #244 @ 0xf4 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - movs r1, #0 │ │ │ │ + movs r0, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r1, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #40 @ 0x28 │ │ │ │ + movs r1, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + movs r1, #44 @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #80 @ 0x50 │ │ │ │ + movs r1, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ + movs r1, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #224 @ 0xe0 │ │ │ │ + movs r1, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r6!, {r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #55 @ 0x37 │ │ │ │ - vtbl.8 d25, {d15-d17}, d22 │ │ │ │ + vshll.u32 , d6, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, sp, #576 @ 0x240 │ │ │ │ + add r0, sp, #512 @ 0x200 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ lsrs r1, r3, #31 │ │ │ │ @@ -431680,15 +431681,15 @@ │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cbz r3, 37c874 │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37e672 │ │ │ │ strh r6, [r3, #12] │ │ │ │ - bl 631ea4 │ │ │ │ + bl 631e94 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37c860 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r2, [r5, #6] │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ @@ -431853,15 +431854,15 @@ │ │ │ │ ldr.w r1, [pc, #1880] @ 37d18c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38631c │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -431980,15 +431981,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 37cba4 │ │ │ │ ldr.w r0, [pc, #1536] @ 37d19c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ strh.w r8, [r4, #12] │ │ │ │ bl 36d4ac │ │ │ │ b.w 37bc80 │ │ │ │ ldr.w r3, [pc, #1508] @ 37d1a0 │ │ │ │ @@ -432183,15 +432184,15 @@ │ │ │ │ cmn.w r7, #258 @ 0x102 │ │ │ │ it cs │ │ │ │ movwcs r8, #16655 @ 0x410f │ │ │ │ bcs.w 37be54 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ b.w 37be54 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 73a308 │ │ │ │ + bl 73a2f8 │ │ │ │ b.w 37be54 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37cf0c │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #25 │ │ │ │ bhi.w 37d482 │ │ │ │ tbh [pc, r3, lsl #1] │ │ │ │ @@ -432231,15 +432232,15 @@ │ │ │ │ b.w 37c5ec │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #840] @ (37d1b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, sl, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r6, r2, #31 │ │ │ │ bmi.w 37bef4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -432257,15 +432258,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37cbc8 │ │ │ │ ldr r0, [pc, #788] @ (37d1bc ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37cbc8 │ │ │ │ ldr r3, [pc, #772] @ (37d1c0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -432275,15 +432276,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37cbc8 │ │ │ │ ldr r0, [pc, #748] @ (37d1c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37cbc8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 37cf04 │ │ │ │ ldr r3, [pc, #736] @ (37d1c8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -432293,15 +432294,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37cf04 │ │ │ │ ldr r0, [pc, #720] @ (37d1cc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ mov.w r8, #16640 @ 0x4100 │ │ │ │ b.w 37be54 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #26 │ │ │ │ bhi.w 37ce08 │ │ │ │ add r2, pc, #8 @ (adr r2, 37cf20 ) │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ @@ -432415,23 +432416,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 37d05e │ │ │ │ ldr r0, [pc, #384] @ (37d1d8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 37be54 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37be54 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 631ee8 │ │ │ │ + bl 631ed8 │ │ │ │ b.w 37be54 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d032 │ │ │ │ ldr r3, [pc, #344] @ (37d1dc ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -432443,15 +432444,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37d032 │ │ │ │ ldr r0, [pc, #324] @ (37d1e0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d032 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37d032 │ │ │ │ ldr r3, [pc, #312] @ (37d1e4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -432461,15 +432462,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37d032 │ │ │ │ ldr r0, [pc, #296] @ (37d1e8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d032 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d05e │ │ │ │ ldr r3, [pc, #280] @ (37d1ec ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -432481,15 +432482,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d05e │ │ │ │ ldr r0, [pc, #260] @ (37d1f0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d05e │ │ │ │ ldr r3, [pc, #252] @ (37d1f4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 37d10a │ │ │ │ ldr r3, [pc, #148] @ (37d194 ) │ │ │ │ @@ -432512,15 +432513,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (37d194 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d124 │ │ │ │ ldr r0, [pc, #196] @ (37d1fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d124 │ │ │ │ ldr r3, [pc, #188] @ (37d200 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37bc9c │ │ │ │ ldr r3, [pc, #68] @ (37d194 ) │ │ │ │ @@ -432528,90 +432529,90 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37bc9c │ │ │ │ ldr r0, [pc, #168] @ (37d204 ) │ │ │ │ ldrh.w r2, [fp, #12] │ │ │ │ ldrh.w r1, [fp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37bc9c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ b.w 37c724 │ │ │ │ nop │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #40 @ (adr r7, 37d1a8 ) │ │ │ │ + add r6, pc, #1000 @ (adr r6, 37d568 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #680] @ 0x2a8 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #242 @ 0xf2 │ │ │ │ + cmp r4, #226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, r2 │ │ │ │ + adds r2, r0, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #952 @ (adr r1, 37d560 ) │ │ │ │ + add r1, pc, #888 @ (adr r1, 37d520 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37d410 │ │ │ │ + b.n 37d3f0 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r3, #17 │ │ │ │ + asrs r2, r1, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r7, #16 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r7, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r2, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe828003f │ │ │ │ + @ instruction: 0xe818003f │ │ │ │ cmp r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, r2 │ │ │ │ + adds r4, r7, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #15 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ orrs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #20 │ │ │ │ + asrs r0, r1, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r7 │ │ │ │ + subs r0, r7, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, #0 │ │ │ │ + adds r6, r5, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ubfx r5, r8, #16, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -432713,15 +432714,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37cf8c │ │ │ │ ldr.w r0, [pc, #3028] @ 37df08 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ b.w 37c1f0 │ │ │ │ mov.w r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ blx 260f78 │ │ │ │ b.w 37be54 │ │ │ │ @@ -432746,15 +432747,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37c5fe │ │ │ │ ldr.w r0, [pc, #2944] @ 37df10 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37c5fe │ │ │ │ ldr.w r3, [pc, #2932] @ 37df14 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37c6ac │ │ │ │ @@ -432767,15 +432768,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37c6ac │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 37be50 │ │ │ │ add.w r3, sl, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432819,15 +432820,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37c5b0 │ │ │ │ ldr.w r0, [pc, #2748] @ 37df20 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37c5b0 │ │ │ │ tst.w r7, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 37c5b0 │ │ │ │ ldr.w r3, [pc, #2720] @ 37df24 │ │ │ │ @@ -432849,15 +432850,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37be50 │ │ │ │ ldr.w r0, [pc, #2672] @ 37df2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37be50 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37d516 │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 37be54 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -432874,15 +432875,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d4d0 │ │ │ │ ldr.w r0, [pc, #2616] @ 37df34 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d4d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37d53e │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 37be54 │ │ │ │ ldr.w r3, [pc, #2584] @ 37df30 │ │ │ │ @@ -432895,15 +432896,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37d4d0 │ │ │ │ ldr.w r0, [pc, #2564] @ 37df38 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d4d0 │ │ │ │ ldr.w r3, [pc, #2556] @ 37df3c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d50e │ │ │ │ @@ -432912,15 +432913,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37d50e │ │ │ │ ldr.w r0, [pc, #2532] @ 37df40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d50e │ │ │ │ movw r8, #16425 @ 0x4029 │ │ │ │ b.n 37d34a │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 37d34a │ │ │ │ bic.w r1, r1, r6 │ │ │ │ b.n 37d2f2 │ │ │ │ @@ -432950,26 +432951,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37d032 │ │ │ │ ldr.w r0, [pc, #2440] @ 37df4c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d032 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2424] @ 37df50 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp.w r9, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 37c9e2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -432985,15 +432986,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d05e │ │ │ │ ldr.w r0, [pc, #2356] @ 37df58 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d05e │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 37a4b4 │ │ │ │ mov r8, r0 │ │ │ │ b.w 37be54 │ │ │ │ @@ -433070,15 +433071,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr.w r0, [pc, #2136] @ 37df64 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.w 37c4c0 │ │ │ │ mvn.w r7, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ add.w r2, r9, r7 │ │ │ │ it ne │ │ │ │ @@ -433228,22 +433229,22 @@ │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ add.w r1, sl, #27904 @ 0x6d00 │ │ │ │ bl 36f774 │ │ │ │ mov r8, r0 │ │ │ │ b.w 37be54 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ add.w r3, sl, #6368 @ 0x18e0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -433293,15 +433294,15 @@ │ │ │ │ b.n 37d990 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 37d9e0 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d98c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6328bc │ │ │ │ + bl 6328ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37d98c │ │ │ │ ldr.w r1, [pc, #1480] @ 37df6c │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433316,15 +433317,15 @@ │ │ │ │ ldr.w r3, [pc, #1340] @ 37df04 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37c5b0 │ │ │ │ ldr.w r0, [pc, #1440] @ 37df74 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37c5b0 │ │ │ │ ldr.w r1, [pc, #1428] @ 37df78 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 37d9aa │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ @@ -433384,15 +433385,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37d692 │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldr.w r0, [pc, #1248] @ 37df80 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3840] @ 0xf00 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d692 │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3320] @ 0xcf8 │ │ │ │ b.w 37c5b0 │ │ │ │ movs r5, #0 │ │ │ │ b.w 37c5b0 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -433420,15 +433421,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d926 │ │ │ │ ldr.w r0, [pc, #1156] @ 37df88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37d926 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -433532,15 +433533,15 @@ │ │ │ │ @ instruction: 0xfaa3ffff │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (37df90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 37dd44 │ │ │ │ add r3, pc, #8 @ (adr r3, 37dc34 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -433640,15 +433641,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ bl 36f774 │ │ │ │ mov r8, r0 │ │ │ │ b.w 37be54 │ │ │ │ ldr r0, [pc, #632] @ (37df98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37dcce │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -433672,20 +433673,20 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37be50 │ │ │ │ ldr r0, [pc, #564] @ (37dfa0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37be50 │ │ │ │ ldr r0, [pc, #556] @ (37dfa4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 37c500 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433785,19 +433786,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37dfcc │ │ │ │ add.w r5, sl, #6368 @ 0x18e0 │ │ │ │ movs r0, #1 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 37be54 │ │ │ │ ldr r3, [pc, #216] @ (37dfa8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433806,108 +433807,108 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37ddba │ │ │ │ ldr r0, [pc, #192] @ (37dfac ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37ddba │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 37be54 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r2, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r8, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r2, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, r1 │ │ │ │ + adds r0, r6, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r1, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r7, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r2, #17 │ │ │ │ + asrs r2, r0, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #15 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r1, #8 │ │ │ │ + asrs r4, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #19 │ │ │ │ + lsrs r6, r3, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r3, #24 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #480] @ (37e154 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #10 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #158 @ 0x9e │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #31 │ │ │ │ + lsrs r6, r6, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 37df00 │ │ │ │ + bvc.n 37dee0 │ │ │ │ movs r7, r7 │ │ │ │ negs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #24 │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #22 │ │ │ │ + lsrs r6, r1, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r5, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r5, #29 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -433928,15 +433929,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37dea8 │ │ │ │ ldr.w r0, [pc, #1752] @ 37e6c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37dea8 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 37be54 │ │ │ │ mov r8, r3 │ │ │ │ b.w 37be54 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -434027,29 +434028,29 @@ │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 37e118 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6328c4 │ │ │ │ + bl 6328b4 │ │ │ │ cmp r6, r7 │ │ │ │ beq.n 37e138 │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 37e114 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37e10c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6328bc │ │ │ │ + bl 6328ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37e10c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 697c50 │ │ │ │ + bl 697c40 │ │ │ │ b.n 37e10c │ │ │ │ mov r4, r9 │ │ │ │ b.w 37be54 │ │ │ │ ldr.w r0, [pc, #1416] @ 37e6c8 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -434061,15 +434062,15 @@ │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.n 37e0e8 │ │ │ │ ldr.w r0, [pc, #1392] @ 37e6cc │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 37e0e8 │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 37be54 │ │ │ │ adds r7, #1 │ │ │ │ beq.n 37e1ee │ │ │ │ @@ -434170,15 +434171,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37c85a │ │ │ │ ldr.w r0, [pc, #1060] @ 37e6d4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [r3, #3116] @ 0xc2c │ │ │ │ ldr.w r5, [r3, r6, lsl #2] │ │ │ │ b.w 37c85a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 37ada4 │ │ │ │ @@ -434257,15 +434258,15 @@ │ │ │ │ ldr r0, [pc, #848] @ (37e6dc ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r5, [sp] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 37c798 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37cf04 │ │ │ │ @@ -434279,15 +434280,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37cf04 │ │ │ │ ldr r0, [pc, #788] @ (37e6e4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37cf04 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37e3e8 │ │ │ │ mov.w r8, #268 @ 0x10c │ │ │ │ b.w 37be54 │ │ │ │ ldr r3, [pc, #764] @ (37e6e8 ) │ │ │ │ @@ -434300,15 +434301,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37e3e0 │ │ │ │ ldr r0, [pc, #748] @ (37e6ec ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37e3e0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 37e3b2 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [r2, #2296] @ 0x8f8 │ │ │ │ adds r2, r1, #1 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -434455,15 +434456,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ b.w 37c546 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ @@ -434490,15 +434491,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37be50 │ │ │ │ ldr r0, [pc, #240] @ (37e704 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37be50 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d50e │ │ │ │ ldr r2, [pc, #220] @ (37e708 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -434510,15 +434511,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 37d50e │ │ │ │ ldr r0, [pc, #200] @ (37e70c ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.w 37d50e │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ b.w 37be54 │ │ │ │ ldr r3, [pc, #180] @ (37e710 ) │ │ │ │ movw r2, #6660 @ 0x1a04 │ │ │ │ ldr r1, [pc, #176] @ (37e714 ) │ │ │ │ @@ -434556,80 +434557,80 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37e67c │ │ │ │ + b.n 37e65c │ │ │ │ movs r7, r7 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #8 │ │ │ │ + lsrs r2, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #6 │ │ │ │ + lsls r0, r5, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #5 │ │ │ │ + lsls r2, r2, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r7, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 5, r0, cr0, cr15, {1} │ │ │ │ + mrc2 0, 4, r0, cr0, cr15, {1} │ │ │ │ asrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #25 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #2 │ │ │ │ + lsls r4, r1, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r2 │ │ │ │ + movs r6, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r6, #58] @ 0x3a │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r5, #92] @ 0x5c │ │ │ │ + str r0, [r3, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r2, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r5, r7} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - mcr2 0, 3, r0, cr4, cr15, {1} │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + mrc2 0, 2, r0, cr4, cr15, {1} │ │ │ │ + strh r4, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r3, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + lsls r0, r7, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r4, #88] @ 0x58 │ │ │ │ + str r0, [r2, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7263cc │ │ │ │ + bl 7263bc │ │ │ │ cbnz r0, 37e764 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -434698,15 +434699,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (37e9a0 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r3, [pc, #348] @ (37e9a4 ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37e8f2 │ │ │ │ @@ -434729,19 +434730,19 @@ │ │ │ │ bne.n 37e974 │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37e916 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ b.n 37e896 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -434753,15 +434754,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 260f74 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 2612f8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434779,15 +434780,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37e852 │ │ │ │ ldr r0, [pc, #168] @ (37e9b0 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 37e852 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #200] @ 0xc8 │ │ │ │ @@ -434799,28 +434800,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 263434 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr r1, [pc, #92] @ (37e9b4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 37e8c2 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37e896 │ │ │ │ @@ -434835,31 +434836,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37e8ee │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (37e9bc ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37e8ee │ │ │ │ stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #256] @ (37eaac ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #19 │ │ │ │ + lsls r6, r7, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r3!, {r4} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037e9c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -434918,15 +434919,15 @@ │ │ │ │ bl 374b34 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ b.n 37e9fe │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (37ecc0 ) │ │ │ │ @@ -434954,15 +434955,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (37eccc ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -434991,19 +434992,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37ebbe │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37eb32 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 260f78 │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -435029,43 +435030,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 2612f8 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37ec96 │ │ │ │ movs r7, #0 │ │ │ │ b.n 37eb32 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ b.n 37eb32 │ │ │ │ ldr r3, [pc, #264] @ (37ecd4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37eaf2 │ │ │ │ ldr r3, [pc, #260] @ (37ecd8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37eaf2 │ │ │ │ ldr r0, [pc, #252] @ (37ecdc ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37eaf2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -435146,15 +435147,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37ebba │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (37ece4 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37ebba │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -435164,19 +435165,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #8 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037ece8 : │ │ │ │ adds r1, #1 │ │ │ │ cbz r0, 37ecee │ │ │ │ adds r1, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -435226,25 +435227,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (37edcc ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ ldr r3, [pc, #88] @ (37edd0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37edaa │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 260f78 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r4 │ │ │ │ blx 260f78 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -435259,25 +435260,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ed7e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (37eddc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37ed7e │ │ │ │ itte vc │ │ │ │ lslvc r7, r4, #1 │ │ │ │ cmpvc r2, #84 @ 0x54 │ │ │ │ movvs r0, r0 │ │ │ │ cmp r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -435295,15 +435296,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #208] @ 0xd0 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ ldr r3, [pc, #164] @ (37eed0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37eea6 │ │ │ │ cbnz r6, 37ee9a │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -435314,29 +435315,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 263434 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 744a84 │ │ │ │ + bl 744a74 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldr r1, [pc, #104] @ (37eed4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -435357,27 +435358,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ee36 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (37eee0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37ee36 │ │ │ │ bkpt 0x00e4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #3 │ │ │ │ + lsls r4, r6, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -435395,15 +435396,15 @@ │ │ │ │ ldrh.w r2, [r2, #208] @ 0xd0 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #200] @ 0xc8 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ ldr r3, [pc, #124] @ (37efa8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37ef7c │ │ │ │ cbnz r6, 37ef70 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -435413,15 +435414,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -435442,27 +435443,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ef34 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (37efb8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37ef34 │ │ │ │ nop │ │ │ │ pop {r1, r5, r6, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ mov r0, fp │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r3 │ │ │ │ + movs r6, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0037efbc : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #237] @ 0xed │ │ │ │ @@ -435751,15 +435752,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (37f348 ) │ │ │ │ ldr.w r2, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37f1aa │ │ │ │ ldr r1, [pc, #92] @ (37f34c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37f092 │ │ │ │ ldr r1, [pc, #72] @ (37f344 ) │ │ │ │ @@ -435771,37 +435772,37 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (37f350 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #216] @ 0xd8 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37f092 │ │ │ │ blx 262e94 │ │ │ │ pop {r1, r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + strh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r2, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r7, #42] @ 0x2a │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [sl, #-252] @ 0xffffff04 │ │ │ │ + ldc2l 0, cr0, [sl], #252 @ 0xfc │ │ │ │ subs r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8, #-252]! @ 0xffffff04 │ │ │ │ + stc2 0, cr0, [r8, #-252]! @ 0xffffff04 │ │ │ │ │ │ │ │ 0037f354 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -436108,15 +436109,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37f530 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (37f984 ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r9, #237] @ 0xed │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37f530 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 37f458 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -436144,15 +436145,15 @@ │ │ │ │ bpl.w 37f530 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (37f98c ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb.w r3, [r9, #237] @ 0xed │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37f530 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -436253,15 +436254,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 37f50e │ │ │ │ ldr r0, [pc, #364] @ (37f994 ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 37f50e │ │ │ │ ldr r3, [pc, #340] @ (37f998 ) │ │ │ │ @@ -436274,15 +436275,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37f5f4 │ │ │ │ ldr r0, [pc, #316] @ (37f99c ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 37f5f4 │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -436300,15 +436301,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37f73e │ │ │ │ ldr r0, [pc, #260] @ (37f9a4 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37f73e │ │ │ │ ldr r3, [pc, #240] @ (37f9a0 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -436318,15 +436319,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37f76e │ │ │ │ ldr r0, [pc, #220] @ (37f9a8 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37f76e │ │ │ │ ldr r3, [pc, #208] @ (37f9ac ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -436336,15 +436337,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37f614 │ │ │ │ ldr r0, [pc, #184] @ (37f9b0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 37f614 │ │ │ │ ldr r3, [pc, #172] @ (37f9b4 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -436357,15 +436358,15 @@ │ │ │ │ bpl.w 37f78a │ │ │ │ ldr r0, [pc, #152] @ (37f9b8 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37f78a │ │ │ │ ldr r2, [pc, #136] @ (37f9bc ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37f3e0 │ │ │ │ ldr r2, [pc, #64] @ (37f980 ) │ │ │ │ @@ -436375,57 +436376,57 @@ │ │ │ │ bpl.w 37f3e0 │ │ │ │ ldr.w r2, [r6, #216] @ 0xd8 │ │ │ │ ldr r0, [pc, #112] @ (37f9c0 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37f3e0 │ │ │ │ blx 262e94 │ │ │ │ nop │ │ │ │ cbnz r6, 37f980 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #22] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r7, #18] │ │ │ │ + strh r0, [r5, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #12] │ │ │ │ + strh r4, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa28003f │ │ │ │ + @ instruction: 0xfa18003f │ │ │ │ subs r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaae003f │ │ │ │ + @ instruction: 0xfa9e003f │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9e0003f │ │ │ │ + ldr??.w r0, [r0, #63] @ 0x3f │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r0, #63] @ 0x3f │ │ │ │ + ldrh.w r0, [r0, #63] @ 0x3f │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r2, #63] @ 0x3f │ │ │ │ - strb.w r0, [r6, #63] @ 0x3f │ │ │ │ + strh.w r0, [r2, #63] @ 0x3f │ │ │ │ + ldr??.w r0, [r6, pc, lsl #3] │ │ │ │ ldr r4, [pc, #496] @ (37fba0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [ip, #63] @ 0x3f │ │ │ │ + strb.w r0, [ip, #63] @ 0x3f │ │ │ │ subs r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d0-d3}, [r0 :256] │ │ │ │ + ldrsb.w r0, [r0, pc, lsl #3] │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf760003f │ │ │ │ + @ instruction: 0xf750003f │ │ │ │ │ │ │ │ 0037f9c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -436442,22 +436443,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 630fb8 │ │ │ │ + bl 630fa8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #208] @ 0xd0 │ │ │ │ ldrb.w r7, [r6, #210] @ 0xd2 │ │ │ │ mov r1, sl │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldrb.w r3, [r4, #237] @ 0xed │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -436499,15 +436500,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 693d34 │ │ │ │ + bl 693d24 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37fb7e │ │ │ │ ldr r3, [pc, #320] @ (37fbe4 ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -436584,32 +436585,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (37fbf0 ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 37fab6 │ │ │ │ ldr r3, [pc, #116] @ (37fbf4 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (37fbf8 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (37fbfc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (37fc00 ) │ │ │ │ ldr r3, [pc, #52] @ (37fbe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -436635,21 +436636,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 37fc6a │ │ │ │ + cbz r0, 37fc66 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 37fc7a │ │ │ │ + cbz r4, 37fc76 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf6ee003f │ │ │ │ + @ instruction: 0xf6de003f │ │ │ │ cbz r2, 37fc12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #304] @ (37fd48 ) │ │ │ │ @@ -436768,15 +436769,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (37fd64 ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 37fc6e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ sub sp, #288 @ 0x120 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -436786,15 +436787,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, ip, #12517376 @ 0xbf0000 │ │ │ │ + adc.w r0, ip, #12517376 @ 0xbf0000 │ │ │ │ │ │ │ │ 0037fd68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r1 │ │ │ │ @@ -436869,19 +436870,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37ff8e │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 744a2c │ │ │ │ + bl 744a1c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 260f78 │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ ldr r1, [pc, #840] @ (3801b0 ) │ │ │ │ ldr r2, [pc, #824] @ (3801a4 ) │ │ │ │ add r1, pc │ │ │ │ @@ -436923,18 +436924,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 260c44 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldrb.w r1, [r9, #237] @ 0xed │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 37ff04 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -436984,19 +436985,19 @@ │ │ │ │ b.n 37ff22 │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 263434 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 38013a │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -437021,19 +437022,19 @@ │ │ │ │ blx 263434 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 74456c │ │ │ │ + bl 74455c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 7445d4 │ │ │ │ + bl 7445c4 │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 380026 │ │ │ │ ldrb.w r3, [r7, #228] @ 0xe4 │ │ │ │ ldrh.w r2, [r7, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 380114 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -437076,43 +437077,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 37f354 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37fe48 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #268] @ (3801b4 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ b.n 3800de │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #232] @ (3801b8 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 631c98 │ │ │ │ + bl 631c88 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 37fe66 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 380046 │ │ │ │ ldr r1, [pc, #204] @ (3801bc ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -437124,15 +437125,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37fe0e │ │ │ │ ldr r0, [pc, #188] @ (3801c4 ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 37fe0e │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 380026 │ │ │ │ b.n 380044 │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 380058 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -437143,31 +437144,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 37f02c │ │ │ │ b.n 38008e │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #116] @ (3801c8 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ b.n 3800de │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 380058 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -437196,15 +437197,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ lsrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r8, #63 @ 0x3f │ │ │ │ + rsb r0, r8, #63 @ 0x3f │ │ │ │ stc 15, cr15, [r5], {255} @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437301,15 +437302,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38026c │ │ │ │ ldr r0, [pc, #100] @ (380338 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38026c │ │ │ │ ldr r0, [pc, #88] @ (38033c ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 380286 │ │ │ │ ldr r0, [pc, #68] @ (380334 ) │ │ │ │ @@ -437317,52 +437318,52 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 380286 │ │ │ │ ldr r0, [pc, #68] @ (380340 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 380286 │ │ │ │ ldr r3, [pc, #56] @ (380344 ) │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #56] @ (380348 ) │ │ │ │ ldr r0, [pc, #56] @ (38034c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ add r2, sp, #920 @ 0x398 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r4, [r7, #27] │ │ │ │ + ldrb r4, [r5, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #192 @ 0xc0 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r4, #63 @ 0x3f │ │ │ │ + bic.w r0, r4, #63 @ 0x3f │ │ │ │ strh r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, lr, #63 @ 0x3f │ │ │ │ - ldrb r2, [r0, #25] │ │ │ │ + orr.w r0, lr, #63 @ 0x3f │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #208 @ 0xd0 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #360 @ 0x168 │ │ │ │ + add r6, sp, #296 @ 0x128 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (380358 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 3803d0 │ │ │ │ @@ -437371,15 +437372,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (3803d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #80] @ (3803dc ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 3803e0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (3803e4 ) │ │ │ │ @@ -437388,43 +437389,43 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3803ec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r5, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ movs r7, r7 │ │ │ │ asrs r3, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vshr.s32 d16, d31, #10 │ │ │ │ + vshr.s32 d16, d31, #26 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (380464 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #100] @ (380468 ) │ │ │ │ @@ -437432,15 +437433,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (38046c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #80] @ (380470 ) │ │ │ │ add.w r3, r7, #12288 @ 0x3000 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #332] @ 0x14c │ │ │ │ blx 260cb8 │ │ │ │ @@ -437448,38 +437449,38 @@ │ │ │ │ ldr r1, [pc, #68] @ (380478 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #52] @ (38047c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r7, #184 @ 0xb8 │ │ │ │ bl 42df00 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 260f74 │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vshr.s32 d0, d31, #8 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + vshr.s32 d0, d31, #24 │ │ │ │ + stmia r5!, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - vshr.s32 d0, d31, #18 │ │ │ │ - strb r6, [r3, #18] │ │ │ │ + vshr.s16 d0, d31, #2 │ │ │ │ + strb r6, [r1, #18] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #152 @ 0x98 │ │ │ │ + movs r0, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -437650,35 +437651,35 @@ │ │ │ │ ldr r0, [pc, #56] @ (38068c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, #13] │ │ │ │ + ldrb r4, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #216 @ 0xd8 │ │ │ │ + add r3, sp, #152 @ 0x98 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #264 @ 0x108 │ │ │ │ + add r4, sp, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r5, #12] │ │ │ │ + ldrb r6, [r3, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [ip, #252] @ 0xfc │ │ │ │ - ldc 0, cr0, [r8, #252]! @ 0xfc │ │ │ │ - ldrb r0, [r3, #12] │ │ │ │ + stc 0, cr0, [ip, #252] @ 0xfc │ │ │ │ + stc 0, cr0, [r8, #252]! @ 0xfc │ │ │ │ + ldrb r0, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r2, sp, #1000 @ 0x3e8 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #1016 @ 0x3f8 │ │ │ │ + add r3, sp, #952 @ 0x3b8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r0, #12] │ │ │ │ + ldrb r2, [r6, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #976 @ 0x3d0 │ │ │ │ + add r2, sp, #912 @ 0x390 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #96 @ 0x60 │ │ │ │ + add r4, sp, #32 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00380690 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -437711,15 +437712,15 @@ │ │ │ │ str.w r2, [r7, #216] @ 0xd8 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ubfx r1, r1, #7, #2 │ │ │ │ strb.w r1, [r7, #228] @ 0xe4 │ │ │ │ ldrh.w r1, [r7, #208] @ 0xd0 │ │ │ │ add r2, r1 │ │ │ │ ldrd r0, r1, [r4, #192] @ 0xc0 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #212] @ 0xd4 │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #208] @ 0xd0 │ │ │ │ @@ -437731,17 +437732,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #204] @ 0xcc │ │ │ │ str.w r0, [r4, #200] @ 0xc8 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 630fb8 │ │ │ │ + bl 630fa8 │ │ │ │ mov r1, sp │ │ │ │ - bl 694548 │ │ │ │ + bl 694538 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38075e │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 3807a4 │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -437767,15 +437768,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #216] @ 0xd8 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ mov r6, r0 │ │ │ │ b.n 38075e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #248 @ (adr r6, 3808b0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -437846,15 +437847,15 @@ │ │ │ │ orrs.w r3, r8, r7 │ │ │ │ beq.n 3808d0 │ │ │ │ ldr.w fp, [r4, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, fp │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 381414 │ │ │ │ add.w r3, r4, #12736 @ 0x31c0 │ │ │ │ ldrd sl, r9, [r3, #-8] │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w sl, #4294967295 @ 0xffffffff │ │ │ │ @@ -437863,27 +437864,27 @@ │ │ │ │ moveq r2, #0 │ │ │ │ streq.w r2, [r3, #-4] │ │ │ │ beq.n 3808ca │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 38106e │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 380f38 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ bl 2e4794 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 380c30 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6327bc │ │ │ │ + bl 6327ac │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2e49d8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -437893,15 +437894,15 @@ │ │ │ │ bne.n 380914 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 696760 │ │ │ │ + bl 696750 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #192] @ 0xc0 │ │ │ │ blt.w 3811c8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #220] @ 0xdc │ │ │ │ strh.w r3, [r5, #222] @ 0xde │ │ │ │ movs r2, #1 │ │ │ │ @@ -438097,21 +438098,21 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r8, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 72338c │ │ │ │ + bl 72337c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 381140 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 723580 │ │ │ │ + bl 723570 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 381126 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -438146,15 +438147,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, sl │ │ │ │ blx 261960 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 260f78 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 380b16 │ │ │ │ movw r3, #12688 @ 0x3190 │ │ │ │ @@ -438175,33 +438176,33 @@ │ │ │ │ bcc.w 3812ae │ │ │ │ mov r6, sl │ │ │ │ mov r7, fp │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r7 │ │ │ │ add.w r7, r4, #12544 @ 0x3100 │ │ │ │ mov ip, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [r7, #40] @ 0x28 │ │ │ │ mov r6, ip │ │ │ │ str r3, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ strd r0, r1, [r7, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r0, r1, [r4, #208] @ 0xd0 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr.w r8, [sp, #28] │ │ │ │ mov r9, r0 │ │ │ │ str.w r0, [r5, #288] @ 0x120 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38125e │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -438361,30 +438362,30 @@ │ │ │ │ mla ip, lr, r7, ip │ │ │ │ str.w sl, [r4, #216] @ 0xd8 │ │ │ │ add.w r9, r9, #1 │ │ │ │ strd sl, ip, [r4, #208] @ 0xd0 │ │ │ │ mov r2, r9 │ │ │ │ strd ip, sl, [r4, #220] @ 0xdc │ │ │ │ str.w ip, [r4, #228] @ 0xe4 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 380f70 │ │ │ │ str.w r6, [r5, #248] @ 0xf8 │ │ │ │ b.n 380b00 │ │ │ │ ldr.w r3, [pc, #1492] @ 381498 │ │ │ │ ldr.w r2, [pc, #1492] @ 38149c │ │ │ │ ldr.w r1, [pc, #1492] @ 3814a0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #577 @ 0x241 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 380b16 │ │ │ │ cmp sl, r6 │ │ │ │ sbcs.w r3, fp, r7 │ │ │ │ bcc.w 381238 │ │ │ │ ldr.w r8, [r5, #216] @ 0xd8 │ │ │ │ cmp sl, r8 │ │ │ │ @@ -438401,15 +438402,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ str.w r6, [r5, #420] @ 0x1a4 │ │ │ │ b.n 38085c │ │ │ │ ldr.w r2, [r5, #428] @ 0x1ac │ │ │ │ cmp r6, r2 │ │ │ │ bcs.w 3808d0 │ │ │ │ ldr.w r3, [pc, #1388] @ 3814b0 │ │ │ │ @@ -438420,41 +438421,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b.n 380b90 │ │ │ │ movs r2, #8 │ │ │ │ b.n 380814 │ │ │ │ ldr.w r0, [pc, #1352] @ 3814bc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ ldrb.w r3, [r4, #232] @ 0xe8 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 380ebc │ │ │ │ ldr.w r0, [r5, #288] @ 0x120 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 260c44 │ │ │ │ str.w r0, [r5, #316] @ 0x13c │ │ │ │ ldr.w r0, [r5, #252] @ 0xfc │ │ │ │ b.n 380cd8 │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 723580 │ │ │ │ + bl 723570 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 38121e │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 380bc0 │ │ │ │ ldr.w r3, [pc, #1276] @ 3814c0 │ │ │ │ ldr.w r2, [pc, #1276] @ 3814c4 │ │ │ │ @@ -438498,29 +438499,29 @@ │ │ │ │ ldr.w r1, [pc, #1188] @ 3814d4 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ blx 260f78 │ │ │ │ b.n 380c30 │ │ │ │ ldr.w r3, [pc, #1164] @ 3814d8 │ │ │ │ ldr.w r4, [pc, #1164] @ 3814dc │ │ │ │ ldr.w r1, [pc, #1164] @ 3814e0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ ldr.w r3, [pc, #1140] @ 3814e4 │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ ldr.w r1, [pc, #1136] @ 3814e8 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r3, [pc, #1132] @ 3814ec │ │ │ │ @@ -438528,15 +438529,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #16] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3810ac │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 38129c │ │ │ │ adds r3, #1 │ │ │ │ @@ -438622,15 +438623,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #498 @ 0x1f2 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 260f78 │ │ │ │ b.n 380c30 │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 38115a │ │ │ │ ldr r3, [pc, #864] @ (381508 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -438639,52 +438640,52 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #840] @ (381514 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #840] @ (381518 ) │ │ │ │ movs r2, #185 @ 0xb9 │ │ │ │ ldr r1, [pc, #840] @ (38151c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #824] @ (381520 ) │ │ │ │ ldr r2, [pc, #824] @ (381524 ) │ │ │ │ ldr r1, [pc, #828] @ (381528 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #559 @ 0x22f │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #808] @ (38152c ) │ │ │ │ ldr r2, [pc, #808] @ (381530 ) │ │ │ │ ldr r1, [pc, #812] @ (381534 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #792] @ (381538 ) │ │ │ │ ldr r2, [pc, #792] @ (38153c ) │ │ │ │ ldr r1, [pc, #796] @ (381540 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -438703,41 +438704,41 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #16] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str.w fp, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #752] @ (381550 ) │ │ │ │ movs r2, #233 @ 0xe9 │ │ │ │ ldr r4, [pc, #752] @ (381554 ) │ │ │ │ ldr r1, [pc, #752] @ (381558 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #728] @ (38155c ) │ │ │ │ ldr r2, [pc, #732] @ (381560 ) │ │ │ │ ldr r1, [pc, #732] @ (381564 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #712] @ (381568 ) │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ ldr r4, [pc, #712] @ (38156c ) │ │ │ │ ldr r1, [pc, #712] @ (381570 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -438751,29 +438752,29 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #684] @ (381580 ) │ │ │ │ ldr r4, [pc, #688] @ (381584 ) │ │ │ │ ldr r1, [pc, #688] @ (381588 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #602 @ 0x25a │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ bne.w 3811a0 │ │ │ │ movs r1, #2 │ │ │ │ blx 261254 │ │ │ │ ldrh.w r3, [r5, #480] @ 0x1e0 │ │ │ │ mov r4, r0 │ │ │ │ str.w r0, [r5, #484] @ 0x1e4 │ │ │ │ @@ -438837,15 +438838,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ movw r2, #541 @ 0x21d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 260f78 │ │ │ │ b.n 380c30 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, lr │ │ │ │ beq.n 381398 │ │ │ │ ldr r3, [pc, #448] @ (381598 ) │ │ │ │ @@ -438854,55 +438855,55 @@ │ │ │ │ ldr r1, [pc, #448] @ (3815a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 260f78 │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #424] @ (3815a4 ) │ │ │ │ mov.w r2, #620 @ 0x26c │ │ │ │ ldr r4, [pc, #424] @ (3815a8 ) │ │ │ │ ldr r1, [pc, #424] @ (3815ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 380c30 │ │ │ │ ldr r3, [pc, #408] @ (3815b0 ) │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ ldr r4, [pc, #408] @ (3815b4 ) │ │ │ │ ldr r1, [pc, #408] @ (3815b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #16] │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 380c30 │ │ │ │ ldr r3, [pc, #384] @ (3815bc ) │ │ │ │ ldr r2, [pc, #384] @ (3815c0 ) │ │ │ │ ldr r1, [pc, #388] @ (3815c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ movw r2, #615 @ 0x267 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.w 380c30 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #360] @ (3815c8 ) │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #360] @ (3815cc ) │ │ │ │ ldr r1, [pc, #360] @ (3815d0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -438913,177 +438914,177 @@ │ │ │ │ nop │ │ │ │ add r5, pc, #40 @ (adr r5, 3814a0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r1, pc, #792 @ (adr r1, 3817a0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r1, #5 │ │ │ │ + subs r6, r7, #4 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r0, #21] │ │ │ │ + strb r6, [r6, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3813f0 │ │ │ │ + b.n 3813d0 │ │ │ │ movs r7, r7 │ │ │ │ - stcl 0, cr0, [r0, #-252]! @ 0xffffff04 │ │ │ │ - strb r6, [r0, #10] │ │ │ │ + ldcl 0, cr0, [r0, #-252] @ 0xffffff04 │ │ │ │ + strb r6, [r6, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 380f5c │ │ │ │ + b.n 380f3c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380e84 │ │ │ │ + b.n 380e64 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r5, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrd r0, r0, [r2], #-252 @ 0xfc │ │ │ │ - b.n 380df8 │ │ │ │ + strd r0, r0, [r2], #-252 @ 0xfc │ │ │ │ + b.n 380dd8 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r6, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381310 │ │ │ │ + b.n 3812f0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380d94 │ │ │ │ + b.n 380d74 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia.w r4, {r0, r1, r2, r3, r4, r5} │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + stmia.w r4, {r0, r1, r2, r3, r4, r5} │ │ │ │ + strb r6, [r6, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrd r0, r0, [r8, #-252]! @ 0xfc │ │ │ │ - b.n 381ca0 │ │ │ │ + strd r0, r0, [r8, #-252]! @ 0xfc │ │ │ │ + b.n 381c80 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r4, #4] │ │ │ │ + strb r4, [r2, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia.w r2, {r0, r1, r2, r3, r4, r5} │ │ │ │ - b.n 381bf8 │ │ │ │ + ldrd r0, r0, [r2], #-252 @ 0xfc │ │ │ │ + b.n 381bd8 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r7, #3] │ │ │ │ + strb r6, [r5, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381cb0 │ │ │ │ + b.n 381c90 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381bac │ │ │ │ + b.n 381b8c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380fdc │ │ │ │ + b.n 380fbc │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381b70 │ │ │ │ + b.n 381b50 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r1, #3] │ │ │ │ + strb r6, [r7, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r5, #0] │ │ │ │ + strb r0, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3814d4 │ │ │ │ + b.n 3814b4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381a14 │ │ │ │ + b.n 3819f4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + ldr r4, [r0, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe810003f │ │ │ │ - b.n 381978 │ │ │ │ + @ instruction: 0xe800003f │ │ │ │ + b.n 381958 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381abc │ │ │ │ + b.n 381a9c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381928 │ │ │ │ + b.n 381908 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + ldr r2, [r6, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 380f94 │ │ │ │ + b.n 380f74 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3818f8 │ │ │ │ + b.n 3818d8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381944 │ │ │ │ + b.n 381924 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3818cc │ │ │ │ + b.n 3818ac │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381958 │ │ │ │ + b.n 381938 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3818a0 │ │ │ │ + b.n 381880 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 38132c │ │ │ │ + b.n 38130c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38186c │ │ │ │ + b.n 38184c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380f24 │ │ │ │ + b.n 380f04 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38184c │ │ │ │ + b.n 38182c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r5, #108] @ 0x6c │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381010 │ │ │ │ + b.n 380ff0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381808 │ │ │ │ + b.n 3817e8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r1, #108] @ 0x6c │ │ │ │ + ldr r6, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3819c4 │ │ │ │ + b.n 3819a4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3817d4 │ │ │ │ + b.n 3817b4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381140 │ │ │ │ + b.n 381120 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3817a8 │ │ │ │ + b.n 381788 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r3, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 380ebc │ │ │ │ + b.n 380e9c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38178c │ │ │ │ + b.n 38176c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r7, #100] @ 0x64 │ │ │ │ + ldr r6, [r5, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3819a0 │ │ │ │ + b.n 381980 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381754 │ │ │ │ + b.n 381734 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, #88] @ 0x58 │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3812c4 │ │ │ │ + b.n 3812a4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3815b4 │ │ │ │ + svc 254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r6, #84] @ 0x54 │ │ │ │ + ldr r6, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3811b8 │ │ │ │ + b.n 381198 │ │ │ │ movs r7, r7 │ │ │ │ - svc 226 @ 0xe2 │ │ │ │ + svc 210 @ 0xd2 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r2, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 38184c │ │ │ │ + b.n 38182c │ │ │ │ movs r7, r7 │ │ │ │ - svc 188 @ 0xbc │ │ │ │ + svc 172 @ 0xac │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381878 │ │ │ │ + b.n 381858 │ │ │ │ movs r7, r7 │ │ │ │ - svc 158 @ 0x9e │ │ │ │ + svc 142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381770 │ │ │ │ + b.n 381750 │ │ │ │ movs r7, r7 │ │ │ │ - svc 124 @ 0x7c │ │ │ │ + svc 108 @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r5, #76] @ 0x4c │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381088 │ │ │ │ + b.n 381068 │ │ │ │ movs r7, r7 │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + svc 74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #976] @ (3819b8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -439094,37 +439095,37 @@ │ │ │ │ add fp, pc │ │ │ │ mov.w r3, #832 @ 0x340 │ │ │ │ add.w r4, fp, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r1, [pc, #944] @ (3819c4 ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #834 @ 0x342 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r4, r6, #12288 @ 0x3000 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r5, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 38199c │ │ │ │ mov r9, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ - bl 5de54c │ │ │ │ + bl 5de53c │ │ │ │ cbnz r0, 381660 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -439225,27 +439226,27 @@ │ │ │ │ ldr r1, [pc, #600] @ (3819d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #770 @ 0x302 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ ldr r3, [pc, #580] @ (3819d4 ) │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ ldr r4, [pc, #576] @ (3819d8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #576] @ (3819dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 381770 │ │ │ │ strh.w r3, [r6, #252] @ 0xfc │ │ │ │ add.w r3, r9, #28672 @ 0x7000 │ │ │ │ strb.w r2, [r6, #250] @ 0xfa │ │ │ │ strb.w r2, [r6, #251] @ 0xfb │ │ │ │ @@ -439304,24 +439305,24 @@ │ │ │ │ ldr r1, [pc, #396] @ (3819e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #811 @ 0x32b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ ldr r4, [pc, #376] @ (3819ec ) │ │ │ │ add.w r3, fp, #332 @ 0x14c │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ ldrb.w r7, [r6, #232] @ 0xe8 │ │ │ │ lsls r7, r7, #30 │ │ │ │ bpl.n 3817ac │ │ │ │ ldrh.w r7, [r6, #242] @ 0xf2 │ │ │ │ cmp r7, r0 │ │ │ │ bls.w 38176a │ │ │ │ @@ -439331,15 +439332,15 @@ │ │ │ │ ldr r1, [pc, #340] @ (3819f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #759 @ 0x2f7 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ add.w r2, r5, #1448 @ 0x5a8 │ │ │ │ movs r3, #1 │ │ │ │ movw r0, #257 @ 0x101 │ │ │ │ ldr.w r1, [r2, #4]! │ │ │ │ cbz r1, 38190c │ │ │ │ adds r3, #1 │ │ │ │ @@ -439351,42 +439352,42 @@ │ │ │ │ ldr r1, [pc, #300] @ (381a04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ ldr r3, [pc, #280] @ (381a08 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (381a0c ) │ │ │ │ ldr r1, [pc, #280] @ (381a10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ str.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 38181a │ │ │ │ ldr r3, [pc, #252] @ (381a14 ) │ │ │ │ mov.w r2, #748 @ 0x2ec │ │ │ │ ldr r4, [pc, #248] @ (381a18 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #248] @ (381a1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ str.w r1, [r6, #248] @ 0xf8 │ │ │ │ add.w r7, r6, #12800 @ 0x3200 │ │ │ │ add.w r1, r9, #28672 @ 0x7000 │ │ │ │ vldr d7, [pc, #108] @ 3819b0 │ │ │ │ strh.w r3, [r6, #252] @ 0xfc │ │ │ │ vstr d7, [r7, #-8] │ │ │ │ @@ -439402,116 +439403,116 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ movw r2, #875 @ 0x36b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ ldr r3, [pc, #172] @ (381a2c ) │ │ │ │ mov.w r2, #764 @ 0x2fc │ │ │ │ ldr r4, [pc, #168] @ (381a30 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #168] @ (381a34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38164a │ │ │ │ ldr r0, [pc, #152] @ (381a38 ) │ │ │ │ add.w r3, fp, #316 @ 0x13c │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #839 @ 0x347 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ble.n 381964 │ │ │ │ + ble.n 381944 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r3} │ │ │ │ + cbz r0, 381a42 │ │ │ │ movs r6, r7 │ │ │ │ - uxtb r2, r7 │ │ │ │ + uxtb r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381254 │ │ │ │ + b.n 381234 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 381a58 │ │ │ │ + bgt.n 381a38 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382044 │ │ │ │ + b.n 382024 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 381a24 │ │ │ │ + bgt.n 381a04 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381e74 │ │ │ │ + b.n 381e54 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 381aa8 │ │ │ │ + blt.n 381a88 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381de4 │ │ │ │ + b.n 381dc4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #8] │ │ │ │ + ldr r0, [r4, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381f64 │ │ │ │ + b.n 381f44 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 381a28 │ │ │ │ + blt.n 381a08 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382030 │ │ │ │ + b.n 382010 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 3819cc │ │ │ │ + bge.n 3819ac │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381e78 │ │ │ │ + b.n 381e58 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 38199c │ │ │ │ + bge.n 38197c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381dd4 │ │ │ │ + b.n 381db4 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 381954 │ │ │ │ + bge.n 381934 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + str r0, [r4, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381f68 │ │ │ │ + b.n 381f48 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 381ae0 │ │ │ │ + bge.n 381ac0 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r1, #124] @ 0x7c │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381e34 │ │ │ │ + b.n 381e14 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 381a9c │ │ │ │ + bge.n 381a7c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #816] @ (381d6c ) │ │ │ │ + ldr r1, [pc, #752] @ (381d2c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381a3c : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 632450 │ │ │ │ + b.w 632440 │ │ │ │ nop │ │ │ │ │ │ │ │ 00381a44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 697c50 │ │ │ │ + bl 697c40 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #393] @ 0x189 │ │ │ │ cbnz r3, 381a72 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -439557,39 +439558,39 @@ │ │ │ │ movw r3, #721 @ 0x2d1 │ │ │ │ ldr r1, [pc, #80] @ (381b40 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 632450 │ │ │ │ + bl 632440 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 697c50 │ │ │ │ + bl 697c40 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #393] @ 0x189 │ │ │ │ cbnz r3, 381b24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 381a7c │ │ │ │ mov r0, r4 │ │ │ │ bl 380480 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 381a7c │ │ │ │ nop │ │ │ │ - str r4, [r4, #100] @ 0x64 │ │ │ │ + str r4, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 381adc │ │ │ │ + bhi.n 381abc │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00381b44 : │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -439602,15 +439603,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (381b6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strb r2, [r2, #25] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -439618,39 +439619,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (381bc8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (381bcc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w lr, [pc, #52] @ 381bd0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 381bd4 │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (381bd8 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ - str r6, [r1, #116] @ 0x74 │ │ │ │ + b.w 5ddae4 │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r1, r5] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #1016 @ 0x3f8 │ │ │ │ + add r2, sp, #952 @ 0x3b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 381f68 │ │ │ │ + b.n 381f48 │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -439690,19 +439691,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (381c5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r2, #104] @ 0x68 │ │ │ │ + str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381ee4 │ │ │ │ + b.n 381ec4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381f08 │ │ │ │ + b.n 381ee8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (381e18 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -439712,25 +439713,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (381e20 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (381e24 ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 381d98 │ │ │ │ ldr r3, [pc, #380] @ (381e28 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -439824,40 +439825,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (381e34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 381cc8 │ │ │ │ ldr r3, [pc, #128] @ (381e38 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (381e3c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (381e40 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 381cc8 │ │ │ │ ldr r3, [pc, #112] @ (381e44 ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (381e48 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (381e4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 381cc8 │ │ │ │ movs r3, #0 │ │ │ │ b.n 381d2a │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (381e50 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -439867,50 +439868,50 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 381cc8 │ │ │ │ nop │ │ │ │ - str r2, [r4, #100] @ 0x64 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382038 │ │ │ │ + b.n 382018 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r7, [sp, #824] @ 0x338 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #176 @ (adr r0, 381edc ) │ │ │ │ + add r0, pc, #112 @ (adr r0, 381e9c ) │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381e7c │ │ │ │ + b.n 381e5c │ │ │ │ movs r7, r7 │ │ │ │ - svc 224 @ 0xe0 │ │ │ │ + svc 208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381e8c │ │ │ │ + b.n 381e6c │ │ │ │ movs r7, r7 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r7, #76] @ 0x4c │ │ │ │ + str r6, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381e9c │ │ │ │ + b.n 381e7c │ │ │ │ movs r7, r7 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + svc 156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r1, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381eb4 │ │ │ │ + b.n 381e94 │ │ │ │ movs r7, r7 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381e5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -439925,15 +439926,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (381fe8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #710 @ 0x2c6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 381eec │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3844] @ 0xf04 │ │ │ │ mov r0, r4 │ │ │ │ bl 38f854 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -440025,64 +440026,64 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 381ed6 │ │ │ │ ldr r3, [pc, #72] @ (381ff8 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (381ffc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (382000 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 381fa6 │ │ │ │ ldr r3, [pc, #60] @ (382004 ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (382008 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (38200c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 381fa6 │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + str r2, [sp, #704] @ 0x2c0 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ movs r6, r7 │ │ │ │ - udf #200 @ 0xc8 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 381fdc │ │ │ │ + ble.n 381fbc │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #220 @ 0xdc │ │ │ │ + udf #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 381fa4 │ │ │ │ + ble.n 381f84 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 381f7c │ │ │ │ + ble.n 381f5c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00382010 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -440129,24 +440130,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38211c │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #252] @ (3821bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2628e4 │ │ │ │ @@ -440177,15 +440178,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3821a4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5dd470 │ │ │ │ + bl 5dd460 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [pc, #160] @ (3821c0 ) │ │ │ │ ldr r3, [pc, #152] @ (3821b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -440248,19 +440249,19 @@ │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 382108 │ │ │ │ b.n 38215e │ │ │ │ ldrh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - nop {13} │ │ │ │ + nop {12} │ │ │ │ movs r6, r7 │ │ │ │ ldrh r4, [r0, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 3822b4 │ │ │ │ + ble.n 382294 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (3822bc ) │ │ │ │ @@ -440270,15 +440271,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd464 │ │ │ │ + bl 5dd454 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 262a78 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -440320,15 +440321,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 2629e4 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 719154 │ │ │ │ + bl 719144 │ │ │ │ ldr r2, [pc, #52] @ (3822c8 ) │ │ │ │ ldr r3, [pc, #40] @ (3822c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -440343,15 +440344,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3823bc │ │ │ │ + bgt.n 38239c │ │ │ │ movs r7, r7 │ │ │ │ ldrh r6, [r1, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 003822cc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -440370,15 +440371,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ str r5, [sp, #24] │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [pc, #4] @ (382308 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldr r2, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -440516,39 +440517,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (382480 ) │ │ │ │ ldr r0, [pc, #28] @ (382484 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 3824d0 │ │ │ │ + blt.n 3824b0 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 3824f8 │ │ │ │ + blt.n 3824d8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r6, [r6, r3] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 3824b4 │ │ │ │ + blt.n 382494 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 38253c │ │ │ │ + blt.n 38251c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3824b4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -440588,15 +440589,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (38258c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -440606,35 +440607,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (382598 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r4, [r5, r0] │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 3824f8 │ │ │ │ + bge.n 3824d8 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 382624 │ │ │ │ + bge.n 382604 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 3824f8 │ │ │ │ + bge.n 3824d8 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 3825d4 │ │ │ │ + bge.n 3825b4 │ │ │ │ movs r7, r7 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (3825a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2fea24 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -440648,35 +440649,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (382604 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #44] @ (382608 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (38260c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (382610 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ - ldrb r6, [r2, r6] │ │ │ │ + b.w 5ddae4 │ │ │ │ + ldrb r6, [r0, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r1, r4] │ │ │ │ + strh r0, [r7, r3] │ │ │ │ movs r5, r7 │ │ │ │ - add r0, pc, #760 @ (adr r0, 382900 ) │ │ │ │ + add r0, pc, #696 @ (adr r0, 3828c0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r6, r1, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -440690,27 +440691,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 26171c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 382676 │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 382676 │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 382676 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440754,25 +440755,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3825f4 │ │ │ │ + bls.n 3827d4 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 382644 │ │ │ │ + bls.n 382624 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5ec130 │ │ │ │ + bl 5ec120 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440816,19 +440817,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (382790 ) │ │ │ │ ldr r0, [pc, #20] @ (382794 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r3, r7] │ │ │ │ + ldrh r4, [r1, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 382790 │ │ │ │ + bvc.n 382770 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 3827b4 │ │ │ │ + bvc.n 382794 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (382814 ) │ │ │ │ @@ -440869,19 +440870,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r2, #122 @ 0x7a │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r1, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 3828d0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -440949,19 +440950,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 382864 │ │ │ │ + bvs.n 382844 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 382888 │ │ │ │ + bvc.n 382868 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -441029,25 +441030,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (3829d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r1, #2 │ │ │ │ + movs r0, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #110 @ 0x6e │ │ │ │ + movs r1, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 382970 │ │ │ │ + bpl.n 382950 │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 3829cc │ │ │ │ + bvs.n 3829ac │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -441094,19 +441095,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (382a78 ) │ │ │ │ ldr r0, [pc, #20] @ (382a7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #216] @ (382b54 ) │ │ │ │ + ldr r6, [pc, #152] @ (382b14 ) │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 382b1c │ │ │ │ + bvs.n 382afc │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (382b60 ) │ │ │ │ @@ -441143,15 +441144,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 382b38 │ │ │ │ ldr r0, [pc, #148] @ (382b74 ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 382b38 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -441183,37 +441184,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 74ce78 │ │ │ │ + bl 74ce68 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 382b2a │ │ │ │ ldr r3, [pc, #32] @ (382b7c ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 382b2e │ │ │ │ strh r4, [r1, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r2, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 382b8c │ │ │ │ + bpl.n 382b6c │ │ │ │ movs r7, r7 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 382b92 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -441234,30 +441235,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (382bec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #32] @ (382bf0 ) │ │ │ │ ldr r3, [pc, #36] @ (382bf4 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + b.w 5ddae4 │ │ │ │ + ldrsb r2, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #80] @ (382c3c ) │ │ │ │ + ldr r5, [pc, #16] @ (382bfc ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r5, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -441269,30 +441270,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (382c44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #32] @ (382c48 ) │ │ │ │ ldr r3, [pc, #36] @ (382c4c ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + b.w 5ddae4 │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #752] @ (382f34 ) │ │ │ │ + ldr r4, [pc, #688] @ (382ef4 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r2, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r2, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -441363,15 +441364,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 382d36 │ │ │ │ ldr r0, [pc, #88] @ (382d6c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 382d36 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 382d46 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (382d60 ) │ │ │ │ @@ -441399,21 +441400,21 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 382dbc │ │ │ │ + bmi.n 382d9c │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r4, [r1, r0] │ │ │ │ + strb r4, [r7, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 382dd4 │ │ │ │ + bcs.n 382db4 │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 382d08 │ │ │ │ + bcc.n 382ce8 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 382db4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -441421,25 +441422,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (382dbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 382a80 │ │ │ │ nop │ │ │ │ - strb r6, [r0, r7] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #360] @ 0x168 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 3831e4 │ │ │ │ @@ -441790,15 +441791,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3830a0 │ │ │ │ ldr r0, [pc, #48] @ (383200 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3830a0 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 382f18 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r1, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -441809,15 +441810,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #17] │ │ │ │ lsls r7, r4, #1 │ │ │ │ add ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r3, r5, r6} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 383232 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -441915,39 +441916,39 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3832ae │ │ │ │ ldr r0, [pc, #64] @ (383348 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 3832ae │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 74ce78 │ │ │ │ + bl 74ce68 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 38329c │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r6, [r6, r6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0040 │ │ │ │ + bkpt 0x0030 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038334c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -441999,33 +442000,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38338c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (3833f8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38338c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ce78 │ │ │ │ + bl 74ce68 │ │ │ │ b.n 383382 │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r0, [r2, r3] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r5, r6, pc} │ │ │ │ + pop {r2, r3, r5, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003833fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -442103,35 +442104,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 383480 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (3834e8 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 383480 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74ce78 │ │ │ │ + bl 74ce68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 383476 │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r4, [r3, r7] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r7} │ │ │ │ + pop {r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r8, ip │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003834ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442172,19 +442173,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (383570 ) │ │ │ │ ldr r0, [pc, #20] @ (383574 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #1008] @ (383960 ) │ │ │ │ + ldr r5, [pc, #944] @ (383920 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383578 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -442236,35 +442237,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3835bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (383624 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3835bc │ │ │ │ mov r0, r1 │ │ │ │ - bl 74ce78 │ │ │ │ + bl 74ce68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3835b2 │ │ │ │ nop │ │ │ │ strb r4, [r1, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r0, [r4, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 383670 │ │ │ │ + cbnz r4, 38366c │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383628 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442305,19 +442306,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3836ac ) │ │ │ │ ldr r0, [pc, #20] @ (3836b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r4, [pc, #768] @ (3839ac ) │ │ │ │ + ldr r4, [pc, #704] @ (38396c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003836b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -442374,35 +442375,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (383770 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 383702 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74ce78 │ │ │ │ + bl 74ce68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3836f8 │ │ │ │ nop │ │ │ │ strb r2, [r1, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrh r2, [r3, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - rev r6, r1 │ │ │ │ + cbnz r6, 3837a6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383774 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -442445,19 +442446,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (383804 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #440] @ (3839b8 ) │ │ │ │ + ldr r3, [pc, #376] @ (383978 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r4, r7} │ │ │ │ + stmia r7!, {r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r5, r7} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383808 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -442565,15 +442566,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 38397e │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 383978 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -442650,21 +442651,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (383a6c ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 3839d0 │ │ │ │ ldr r0, [pc, #56] @ (383a70 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r3, [pc, #44] @ (383a74 ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (383a78 ) │ │ │ │ ldr r0, [pc, #44] @ (383a7c ) │ │ │ │ add r3, pc │ │ │ │ @@ -442676,23 +442677,23 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r3, r5} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #48] @ (383aa8 ) │ │ │ │ + ldr r0, [pc, #1008] @ (383e68 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (383d74 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -442710,38 +442711,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r2, [pc, #700] @ (383d88 ) │ │ │ │ ldr r1, [pc, #700] @ (383d8c ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (383d90 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (383d94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 383cd2 │ │ │ │ ldr r2, [pc, #656] @ (383d98 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -442916,15 +442917,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (383dc4 ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r2, [pc, #216] @ (383dc8 ) │ │ │ │ ldr r3, [pc, #136] @ (383d78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -442937,98 +442938,98 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (383dcc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 260f78 │ │ │ │ mov r0, r8 │ │ │ │ blx 260f78 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 383c1a │ │ │ │ ldr r0, [pc, #156] @ (383dd0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ b.n 383d2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (383dd4 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 26157c │ │ │ │ b.n 383d26 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (383dd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ ldr r0, [pc, #116] @ (383ddc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ nop │ │ │ │ strb r4, [r1, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #720] @ (384058 ) │ │ │ │ + ldr r0, [pc, #656] @ (384018 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #210 @ 0xd2 │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r2, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r5, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r4, #14] │ │ │ │ + ldrh r4, [r2, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r2, r4, r7} │ │ │ │ + stmia r7!, {r2, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ strb r2, [r4, #1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bic.w r0, r4, #62 @ 0x3e │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + ands.w r0, r4, #62 @ 0x3e │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2, r4} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r2, r3, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -443059,39 +443060,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #460] @ (384010 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (384014 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r4 │ │ │ │ bl 3824b8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 383eaa │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #408] @ (384018 ) │ │ │ │ ldr r3, [pc, #376] @ (383ffc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -443107,15 +443108,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (38401c ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #292] @ 383fe0 │ │ │ │ ldr r2, [pc, #352] @ (384020 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -443150,15 +443151,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #244] @ (384030 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -443171,34 +443172,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2ff5d4 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 383f80 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 383a80 │ │ │ │ b.n 383e76 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #72] @ 383fe8 │ │ │ │ ldr r2, [pc, #144] @ (384034 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (384038 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -443208,15 +443209,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 4372b0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2ff5d4 │ │ │ │ b.n 383f76 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -443231,43 +443232,43 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #108] @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r1, #28] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, r8 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r6, #14] │ │ │ │ + ldrh r0, [r4, #14] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r1, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r4, #16 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r0, [r1, r6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r6, #18] │ │ │ │ movs r5, r7 │ │ │ │ - add r6, r6 │ │ │ │ + add r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r3, #6] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ strh r4, [r3, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -443299,27 +443300,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r4 │ │ │ │ bl 3824b8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 3840e6 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #232] @ (3841a8 ) │ │ │ │ ldr r3, [pc, #212] @ (384194 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -443334,15 +443335,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #136] @ 384180 │ │ │ │ ldr r1, [pc, #176] @ (3841ac ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (3841b0 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -443353,35 +443354,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 4372b0 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 384136 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 383a80 │ │ │ │ b.n 3840b4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (3841b4 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #444 @ 0x1bc │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -443399,29 +443400,29 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r5, #8] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r3, #60] @ 0x3c │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - cmn r0, r4 │ │ │ │ + cmn r0, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #32] │ │ │ │ + strh r6, [r0, #32] │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r6, [r0, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r3!, {r3, r4} │ │ │ │ + stmia r3!, {r3} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003841b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -443532,25 +443533,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (3842f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r4 │ │ │ │ + lsls r4, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r4, r5, r6, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r1 │ │ │ │ + eors r4, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r4, r6} │ │ │ │ + stmia r1!, {r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (38437c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -443600,17 +443601,17 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r2, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r4} │ │ │ │ + stmia r1!, {r1} │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00384390 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443638,35 +443639,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5e56b4 │ │ │ │ + bl 5e56a4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38447e │ │ │ │ ldr r7, [pc, #240] @ (3844d4 ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38449e │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #224] @ (3844d8 ) │ │ │ │ ldr r2, [pc, #228] @ (3844dc ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -443674,15 +443675,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 38445c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #172] @ (3844e0 ) │ │ │ │ ldr r3, [pc, #144] @ (3844c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -443716,58 +443717,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (3844ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 384428 │ │ │ │ ldr r3, [pc, #80] @ (3844f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (3844f4 ) │ │ │ │ ldr r1, [pc, #80] @ (3844f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 384428 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r7, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r2, #23] │ │ │ │ movs r5, r7 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r5, #22] │ │ │ │ + ldrb r0, [r3, #22] │ │ │ │ movs r5, r7 │ │ │ │ ldr r6, [r5, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - itt le │ │ │ │ - movle r7, r7 │ │ │ │ - revshle r6, r5 │ │ │ │ + ite gt │ │ │ │ + movgt r7, r7 │ │ │ │ + revshle r6, r3 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #182 @ 0xb6 │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - it le │ │ │ │ - movle r7, r7 │ │ │ │ - revsh r0, r2 │ │ │ │ + it gt │ │ │ │ + movgt r7, r7 │ │ │ │ + revsh r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003844fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -443784,35 +443785,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (38460c ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3845ca │ │ │ │ ldr r6, [pc, #208] @ (384610 ) │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r4, [pc, #204] @ (384614 ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 5e5214 │ │ │ │ + bl 5e5204 │ │ │ │ ldr r2, [pc, #196] @ (384618 ) │ │ │ │ ldr r1, [pc, #196] @ (38461c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #180] @ (384620 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (384624 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2ff920 │ │ │ │ ldr r1, [pc, #176] @ (384628 ) │ │ │ │ @@ -443820,42 +443821,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 43b99c │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 3845d6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (38462c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ b.n 38453e │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -443867,33 +443868,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrb r0, [r5, #29] │ │ │ │ + ldrb r0, [r3, #29] │ │ │ │ movs r6, r7 │ │ │ │ str r2, [r6, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r0, #22] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r6, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r5, #2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + adds r5, #22 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r4, #16] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r2, #28] │ │ │ │ + ldrb r6, [r0, #28] │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x00da │ │ │ │ + bkpt 0x00ca │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384630 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -443910,40 +443911,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #216] @ (38474c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd60c │ │ │ │ + bl 5dd5fc │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 384704 │ │ │ │ ldr r5, [pc, #204] @ (384750 ) │ │ │ │ - bl 5deee8 │ │ │ │ + bl 5deed8 │ │ │ │ ldr r4, [pc, #200] @ (384754 ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 5e5214 │ │ │ │ + bl 5e5204 │ │ │ │ ldr r2, [pc, #192] @ (384758 ) │ │ │ │ ldr r1, [pc, #192] @ (38475c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #176] @ (384760 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ff920 │ │ │ │ movs r1, #0 │ │ │ │ @@ -443956,15 +443957,15 @@ │ │ │ │ bl 2ff320 │ │ │ │ ldr r2, [pc, #140] @ (384764 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 384712 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -443972,15 +443973,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (384768 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ b.n 384682 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -443995,31 +443996,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r1, #24] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x003c │ │ │ │ + bkpt 0x002c │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #204 @ 0xcc │ │ │ │ + subs r4, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #11] │ │ │ │ + ldrb r0, [r7, #10] │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + pop {r1, r2, r3, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038476c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -444050,38 +444051,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (384804 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (384808 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ ldr.w ip, [pc, #48] @ 38480c │ │ │ │ ldr r2, [pc, #48] @ (384810 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r7, #40] @ 0x28 │ │ │ │ + ldr r4, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r3, #124 @ 0x7c │ │ │ │ + subs r3, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r6, #6] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00384814 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -444147,24 +444148,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 384864 │ │ │ │ b.n 38484c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (3848d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {} │ │ │ │ + cbnz r0, 384958 │ │ │ │ movs r7, r7 │ │ │ │ movw r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -444191,25 +444192,25 @@ │ │ │ │ blx 260944 │ │ │ │ movs r0, #0 │ │ │ │ blx 263054 │ │ │ │ str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r6, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r2, r3, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5ebdb0 │ │ │ │ + bl 5ebda0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -444358,15 +444359,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 3849da │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 384b26 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 384b2c │ │ │ │ @@ -444446,15 +444447,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (384bf0 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -444472,26 +444473,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (384bf8 ) │ │ │ │ ldr r0, [pc, #36] @ (384bfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 384c3e │ │ │ │ + cbnz r0, 384c3a │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf31c003e │ │ │ │ + @ instruction: 0xf30c003e │ │ │ │ ldr r1, [pc, #288] @ (384d14 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r0, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + revsh r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r4, 384c44 │ │ │ │ + cbnz r4, 384c40 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384c00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -444502,29 +444503,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (384c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #32] @ (384c54 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 47a774 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260f74 │ │ │ │ nop │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - hlt 0x0030 │ │ │ │ + hlt 0x0020 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf286003e │ │ │ │ + @ instruction: 0xf276003e │ │ │ │ ldr r0, [pc, #800] @ (384f78 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00384c58 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ @@ -444540,41 +444541,41 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #48] @ (384cac ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [ip, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #405] @ 0x195 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - revsh r4, r7 │ │ │ │ + revsh r4, r5 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 384cf6 │ │ │ │ + cbnz r2, 384cf2 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (384cd4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldr r0, [pc, #544] @ (384ef8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #116] @ (384d5c ) │ │ │ │ @@ -444584,32 +444585,32 @@ │ │ │ │ ldr r1, [pc, #116] @ (384d64 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #100] @ (384d68 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (384d6c ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #88] @ (384d70 ) │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #88] @ (384d74 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r2, [pc, #76] @ (384d78 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #76] @ (384d7c ) │ │ │ │ ldr r1, [pc, #80] @ (384d80 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #76] @ (384d84 ) │ │ │ │ @@ -444626,23 +444627,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r0, #24 │ │ │ │ + subs r0, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + cmp r3, #206 @ 0xce │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + ldrb r6, [r0, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ ldrsh r2, [r7, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldc2l 0, cr0, [ip], #404 @ 0x194 │ │ │ │ movs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #176] @ (384e30 ) │ │ │ │ @@ -444662,28 +444663,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (384dd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #28] @ (384dd8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #40 @ 0x28 │ │ │ │ + cmp r3, #24 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stc2l 0, cr0, [r0], #-404 @ 0xfffffe6c │ │ │ │ │ │ │ │ 00384ddc : │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ strh r3, [r2, #6] │ │ │ │ @@ -444865,25 +444866,25 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 384f8c │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384f8c │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr r2, [pc, #84] @ (385008 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 384f8c │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 384f8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -444896,19 +444897,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb824 │ │ │ │ + @ instruction: 0xb814 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb7c2 │ │ │ │ + @ instruction: 0xb7b2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038500c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444926,15 +444927,15 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 385028 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 385028 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 385028 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444942,15 +444943,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb780 │ │ │ │ + @ instruction: 0xb770 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385074 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444963,32 +444964,32 @@ │ │ │ │ cbz r0, 3850ae │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 3850ae │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ mov r1, r6 │ │ │ │ cbz r3, 3850ae │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 3850ae │ │ │ │ adds r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 385090 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb706 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3850d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ add lr, sp │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -445028,15 +445029,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (3851b4 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #100] @ (3851b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ vldr d7, [pc, #68] @ 3851a8 │ │ │ │ add.w r1, r0, #1280 @ 0x500 │ │ │ │ ldr r2, [pc, #80] @ (3851bc ) │ │ │ │ ldr.w ip, [pc, #84] @ 3851c0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ mov.w r0, #268435456 @ 0x10000000 │ │ │ │ @@ -445056,23 +445057,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb694 │ │ │ │ + @ instruction: 0xb684 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb69e │ │ │ │ movs r7, r7 │ │ │ │ add r0, r9 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xb6a2 │ │ │ │ + @ instruction: 0xb692 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r0, [r0, #1264] @ 0x4f0 │ │ │ │ @@ -445180,31 +445181,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (38531c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #130 @ 0x82 │ │ │ │ + adds r2, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #110 @ 0x6e │ │ │ │ + adds r2, #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r6, lr} │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r4, r7, lr} │ │ │ │ + push {r2, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r3, r5, lr} │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385320 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -445314,19 +445315,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (385478 ) │ │ │ │ ldr r0, [pc, #16] @ (38547c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - adds r1, #10 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r5} │ │ │ │ + push {r2, r4} │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r4, r5} │ │ │ │ + push {r1, r5} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385480 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -445532,15 +445533,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (3856ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 38562c │ │ │ │ ldr r3, [pc, #80] @ (3856f0 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (3856f4 ) │ │ │ │ ldr r0, [pc, #80] @ (3856f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -445566,37 +445567,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r7, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxth r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - sxth r2, r0 │ │ │ │ + cbz r2, 38572c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 385732 │ │ │ │ + cbz r0, 38572e │ │ │ │ movs r7, r7 │ │ │ │ - sxtb r4, r5 │ │ │ │ + sxtb r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r6, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 385738 │ │ │ │ + cbz r4, 385734 │ │ │ │ movs r7, r7 │ │ │ │ - sxtb r0, r1 │ │ │ │ + sxth r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r6, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 385740 │ │ │ │ + cbz r0, 38573c │ │ │ │ movs r7, r7 │ │ │ │ - sxth r0, r2 │ │ │ │ + sxth r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385714 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 38572a │ │ │ │ movs r0, #0 │ │ │ │ @@ -445770,27 +445771,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 74ce98 │ │ │ │ + bl 74ce88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3858be │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 385894 │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 74ce98 │ │ │ │ + bl 74ce88 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3858be │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 3858ba │ │ │ │ ldr r3, [pc, #28] @ (385924 ) │ │ │ │ @@ -445803,19 +445804,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r6, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #512 @ 0x200 │ │ │ │ + add r7, sp, #448 @ 0x1c0 │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ + add sp, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385930 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -445910,25 +445911,25 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ strh r0, [r4, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r7, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #560 @ 0x230 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #96 @ 0x60 │ │ │ │ + cmp r3, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #488 @ 0x1e8 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #264 @ 0x108 │ │ │ │ + add r7, sp, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385a44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -445986,15 +445987,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -446006,19 +446007,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 385a9e │ │ │ │ nop │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #616 @ 0x268 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385b38 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -446206,15 +446207,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5aaa18 │ │ │ │ + bl 5aaa04 │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 385d12 │ │ │ │ b.n 385c48 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ @@ -446316,15 +446317,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 74ce98 │ │ │ │ + bl 74ce88 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 385e1e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -446362,19 +446363,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (385ed8 ) │ │ │ │ ldr r0, [pc, #20] @ (385edc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #4 │ │ │ │ + movs r6, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + add r2, sp, #840 @ 0x348 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #960 @ 0x3c0 │ │ │ │ + add r2, sp, #896 @ 0x380 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (385f94 ) │ │ │ │ @@ -446404,59 +446405,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #96] @ (385fa8 ) │ │ │ │ ldr r1, [pc, #100] @ (385fac ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 388b08 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (385fb0 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #944] @ (386348 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #164 @ 0xa4 │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r3, #116] @ 0x74 │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #768] @ 0x300 │ │ │ │ + str r7, [sp, #704] @ 0x2c0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [pc, #160] @ (386050 ) │ │ │ │ + ldr r5, [pc, #96] @ (386010 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #536 @ 0x218 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 385fca │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -446470,21 +446471,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5eb638 │ │ │ │ + bl 5eb628 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5eb638 │ │ │ │ + bl 5eb628 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -446646,15 +446647,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 74ce98 │ │ │ │ + bl 74ce88 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 386152 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -446775,23 +446776,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5eb638 │ │ │ │ + bl 5eb628 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5eb638 │ │ │ │ + b.w 5eb628 │ │ │ │ nop │ │ │ │ │ │ │ │ 00386310 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -446891,19 +446892,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r1, [pc, #568] @ (386644 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #416] @ (3865b4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r1, #208 @ 0xd0 │ │ │ │ + movs r1, #192 @ 0xc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #696 @ (adr r5, 3866d4 ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 386694 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #264 @ (adr r6, 386528 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 3864e8 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (38656c ) │ │ │ │ @@ -446998,15 +446999,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 5aaa18 │ │ │ │ + bl 5aaa04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 38645e │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (386584 ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (386570 ) │ │ │ │ add r2, pc │ │ │ │ @@ -447044,19 +447045,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #464] @ (386750 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #48] @ (3865b4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ blxns r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #108 @ 0x6c │ │ │ │ + movs r0, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #296 @ (adr r4, 3866b8 ) │ │ │ │ + add r4, pc, #232 @ (adr r4, 386678 ) │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386594 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -447092,19 +447093,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (386604 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, r3, #7 │ │ │ │ + subs r6, r1, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #752 @ (adr r3, 3868f4 ) │ │ │ │ + add r3, pc, #688 @ (adr r3, 3868b4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #320 @ (adr r4, 386748 ) │ │ │ │ + add r4, pc, #256 @ (adr r4, 386708 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386608 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447186,15 +447187,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 386662 │ │ │ │ ldr r0, [pc, #72] @ (38672c ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 38667e │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -447211,15 +447212,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #480 @ (adr r3, 386910 ) │ │ │ │ + add r3, pc, #416 @ (adr r3, 3868d0 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -447253,19 +447254,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3867a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #112 @ (adr r2, 386814 ) │ │ │ │ + add r2, pc, #48 @ (adr r2, 3867d4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #160 @ (adr r2, 386848 ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 386808 ) │ │ │ │ movs r7, r7 │ │ │ │ cbz r1, 386800 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -447466,70 +447467,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 3869bc │ │ │ │ ldr r3, [pc, #92] @ (386a50 ) │ │ │ │ ldr r2, [pc, #96] @ (386a54 ) │ │ │ │ ldr r1, [pc, #96] @ (386a58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 3869bc │ │ │ │ ldr r3, [pc, #72] @ (386a5c ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (386a60 ) │ │ │ │ ldr r1, [pc, #72] @ (386a64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 3869ea │ │ │ │ add ip, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #184 @ 0xb8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r1, pc, #760 @ (adr r1, 386d34 ) │ │ │ │ + add r1, pc, #696 @ (adr r1, 386cf4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #648 @ (adr r1, 386cc8 ) │ │ │ │ + add r1, pc, #584 @ (adr r1, 386c88 ) │ │ │ │ movs r7, r7 │ │ │ │ - bl 756a42 │ │ │ │ - subs r6, r6, r7 │ │ │ │ + bl 756a42 │ │ │ │ + subs r6, r4, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #80 @ (adr r1, 386a9c ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 386a5c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #824] @ 0x338 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r2, r7 │ │ │ │ + subs r6, r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #616 @ (adr r0, 386cc0 ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 386c80 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r6, r6 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #672 @ (adr r0, 386d04 ) │ │ │ │ + add r0, pc, #608 @ (adr r0, 386cc4 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386a68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -447615,23 +447616,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (386b7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mvn.w r4, #21 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 386b30 │ │ │ │ - add r0, pc, #480 @ (adr r0, 386d54 ) │ │ │ │ + add r0, pc, #416 @ (adr r0, 386d14 ) │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r6, r1 │ │ │ │ + subs r0, r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #408] @ 0x198 │ │ │ │ + ldr r7, [sp, #344] @ 0x158 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #288] @ 0x120 │ │ │ │ + ldr r6, [sp, #224] @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386b80 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 386b96 │ │ │ │ movs r0, #0 │ │ │ │ @@ -447667,20 +447668,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 386bb4 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 5ebbb0 │ │ │ │ + bl 5ebba0 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5ebbb0 │ │ │ │ + bl 5ebba0 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 386c1c │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -447809,19 +447810,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (386d68 ) │ │ │ │ ldr r0, [pc, #20] @ (386d6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - adds r4, r6, r1 │ │ │ │ + adds r4, r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #328] @ 0x148 │ │ │ │ + ldr r4, [sp, #264] @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #856] @ 0x358 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386d70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447858,19 +447859,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (386de8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + asrs r2, r5, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #864] @ 0x360 │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #368] @ 0x170 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386dec : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 386e02 │ │ │ │ movs r0, #0 │ │ │ │ @@ -448030,19 +448031,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ subs r6, #104 @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r3, #25 │ │ │ │ + asrs r0, r1, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #840] @ 0x348 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386f98 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448094,19 +448095,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (387034 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r5, #22 │ │ │ │ + asrs r6, r3, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #560] @ 0x230 │ │ │ │ + ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -448139,46 +448140,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (387144 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #164] @ (387148 ) │ │ │ │ ldr r1, [pc, #164] @ (38714c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #144] @ (387150 ) │ │ │ │ ldr r1, [pc, #148] @ (387154 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #128] @ (387158 ) │ │ │ │ ldr r1, [pc, #132] @ (38715c ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (387160 ) │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #116] @ (387164 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (387168 ) │ │ │ │ ldr r2, [pc, #120] @ (38716c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -448206,31 +448207,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r4, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r7, #32 │ │ │ │ + lsrs r6, r5, #32 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + strh r0, [r2, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r3, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsrs r2, r3, #32 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r6, #32 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r1, r3] │ │ │ │ + str r2, [r7, r2] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r4, r3] │ │ │ │ + str r4, [r2, r3] │ │ │ │ movs r5, r7 │ │ │ │ subs r3, #246 @ 0xf6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ @@ -448254,15 +448255,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 5ec0a4 │ │ │ │ + bl 5ec094 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 38719c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -448286,15 +448287,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ec1ac │ │ │ │ + bl 5ec19c │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 387260 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 3871fa │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -448345,15 +448346,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #168 @ 0xa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #352] @ 0x160 │ │ │ │ + ldr r1, [sp, #288] @ 0x120 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 38f78c │ │ │ │ movs r0, #0 │ │ │ │ @@ -448452,41 +448453,41 @@ │ │ │ │ nop │ │ │ │ subs r2, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #208 @ 0xd0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #600] @ 0x258 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #648] @ 0x288 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (387414 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 387478 │ │ │ │ @@ -448496,67 +448497,67 @@ │ │ │ │ ldr r1, [pc, #76] @ (387480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #60] @ (387484 ) │ │ │ │ ldr r3, [pc, #60] @ (387488 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (38748c ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (387490 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r2, [pc, #48] @ (387494 ) │ │ │ │ ldr r1, [pc, #48] @ (387498 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e66f8 │ │ │ │ + b.w 5e66e8 │ │ │ │ nop │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r3, #18 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r2, r1] │ │ │ │ + strh r2, [r0, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #476] @ (387664 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 38745c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, #30 │ │ │ │ + subs r0, #14 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #688] @ 0x2b0 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 3874d8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 5eb638 │ │ │ │ + bl 5eb628 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -448566,71 +448567,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (3874f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r4, #7 │ │ │ │ + asrs r2, r2, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #784] @ 0x310 │ │ │ │ + str r7, [sp, #720] @ 0x2d0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c5c │ │ │ │ + bl 5e2c4c │ │ │ │ cbz r0, 387524 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (387564 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ ldr r1, [pc, #56] @ (387568 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ ldr r1, [pc, #48] @ (38756c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 387512 │ │ │ │ ldr r3, [pc, #32] @ (387570 ) │ │ │ │ movw r2, #2861 @ 0xb2d │ │ │ │ ldr r1, [pc, #28] @ (387574 ) │ │ │ │ ldr r0, [pc, #32] @ (387578 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - b.n 3879f8 │ │ │ │ + b.n 3879d8 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #688] @ 0x2b0 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (387658 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -448664,15 +448665,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 3875c6 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 3875f0 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 387618 │ │ │ │ ldr r3, [pc, #120] @ (387664 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38761c │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -448719,21 +448720,21 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ adds r7, #82 @ 0x52 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #144 @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r2, r4} │ │ │ │ + push {r1, r2} │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [sp, #16] │ │ │ │ movs r7, r7 │ │ │ │ adds r6, #178 @ 0xb2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448742,31 +448743,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (3876bc ) │ │ │ │ ldr r1, [pc, #48] @ (3876c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #36] @ (3876c4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r6, #32 │ │ │ │ + asrs r6, r4, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r6, #8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #480] @ (3878a4 ) │ │ │ │ + ldr r4, [pc, #416] @ (387864 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -448776,32 +448777,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (387720 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2fa9f0 │ │ │ │ ldr r1, [pc, #32] @ (387724 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 47a774 │ │ │ │ - lsrs r0, r4, #31 │ │ │ │ + lsrs r0, r2, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, #0] │ │ │ │ + strh r2, [r2, #0] │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448811,15 +448812,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (3877a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (3877a4 ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2fa9ac │ │ │ │ @@ -448836,19 +448837,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r0, r0, #30 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r5, #24 │ │ │ │ movs r7, r7 │ │ │ │ subs r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, #7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -448867,15 +448868,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (387878 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 387860 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 387860 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ @@ -448914,23 +448915,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 38783c │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - lsrs r4, r7, #27 │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r5, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r4, #28] │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #154 @ 0x9a │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -448961,49 +448962,49 @@ │ │ │ │ ldr r6, [pc, #308] @ (387a04 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #288] @ (387a08 ) │ │ │ │ ldr r1, [pc, #288] @ (387a0c ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3879a6 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3878b2 │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #200] @ (3879fc ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3878c2 │ │ │ │ ldr r3, [pc, #208] @ (387a10 ) │ │ │ │ @@ -449018,15 +449019,15 @@ │ │ │ │ bpl.n 3878c2 │ │ │ │ ldr r0, [pc, #192] @ (387a18 ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3878c8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 3879d6 │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -449070,51 +449071,51 @@ │ │ │ │ ldr r0, [pc, #88] @ (387a38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #24 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, r6 │ │ │ │ + movs r2, r4 │ │ │ │ movs r5, r7 │ │ │ │ adds r4, #62 @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #744] @ (387cf0 ) │ │ │ │ + ldr r5, [pc, #680] @ (387cb0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ movs r5, r7 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #120 @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r3, [sp, #992] @ 0x3e0 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + str r3, [sp, #576] @ 0x240 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r7, #19 │ │ │ │ + lsrs r4, r5, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #24] │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #768] @ 0x300 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r4, #19 │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r1, [sp, #952] @ 0x3b8 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 387ac8 │ │ │ │ @@ -449166,25 +449167,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (387af0 ) │ │ │ │ ldr r0, [pc, #32] @ (387af4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r7, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r6, #15 │ │ │ │ + lsrs r2, r4, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #48] @ 0x30 │ │ │ │ + str r0, [sp, #1008] @ 0x3f0 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (387b88 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -449192,24 +449193,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (387b90 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #104] @ (387b94 ) │ │ │ │ ldr r1, [pc, #108] @ (387b98 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38cf34 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 387b4e │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 387b60 │ │ │ │ mov r0, r3 │ │ │ │ @@ -449231,22 +449232,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 391090 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 387b4e │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #14 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc2 0, cr0, [lr, #240]! @ 0xf0 │ │ │ │ - ldr r3, [pc, #464] @ (387d64 ) │ │ │ │ + stc2 0, cr0, [lr, #240]! @ 0xf0 │ │ │ │ + ldr r3, [pc, #400] @ (387d24 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r3, #15] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ movs r5, r7 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #52 @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (387c70 ) │ │ │ │ @@ -449264,50 +449265,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #164] @ (387c84 ) │ │ │ │ ldr r1, [pc, #168] @ (387c88 ) │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #148] @ (387c8c ) │ │ │ │ ldr r1, [pc, #152] @ (387c90 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 718978 │ │ │ │ + bl 718968 │ │ │ │ ldr r2, [pc, #80] @ (387c94 ) │ │ │ │ ldr r3, [pc, #48] @ (387c74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -449323,26 +449324,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #12 │ │ │ │ + lsrs r0, r7, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #13] │ │ │ │ + ldrb r6, [r3, #13] │ │ │ │ movs r5, r7 │ │ │ │ - bge.n 387ce0 │ │ │ │ + bge.n 387cc0 │ │ │ │ movs r5, r7 │ │ │ │ - ldc2l 0, cr0, [r0], #240 @ 0xf0 │ │ │ │ - ldr r2, [pc, #672] @ (387f2c ) │ │ │ │ + stc2l 0, cr0, [r0], #240 @ 0xf0 │ │ │ │ + ldr r2, [pc, #608] @ (387eec ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r2, #12] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r0, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -449353,24 +449354,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (387d54 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #144] @ (387d58 ) │ │ │ │ ldr r1, [pc, #144] @ (387d5c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (387d60 ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -449399,25 +449400,25 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 43b9bc │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 43c824 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5aaa1c │ │ │ │ + bl 5aaa08 │ │ │ │ b.n 387d10 │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #8 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [r2], #-240 @ 0xffffff10 │ │ │ │ - ldr r1, [pc, #864] @ (3880b8 ) │ │ │ │ + ldc2 0, cr0, [r2], {60} @ 0x3c │ │ │ │ + ldr r1, [pc, #800] @ (388078 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r7, #8] │ │ │ │ + ldrb r6, [r5, #8] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -449439,15 +449440,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #228 @ 0xe4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 387728 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 387dec │ │ │ │ @@ -449474,42 +449475,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (387e40 ) │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 387dc2 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 387dbc │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #6] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r6, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r4, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r7, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfae0003c │ │ │ │ - ldr r0, [pc, #600] @ (38809c ) │ │ │ │ + @ instruction: 0xfad0003c │ │ │ │ + ldr r0, [pc, #536] @ (38805c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -449538,32 +449539,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (387fc4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #288] @ (387fc8 ) │ │ │ │ ldr r1, [pc, #288] @ (387fcc ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -449594,100 +449595,100 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (387fdc ) │ │ │ │ ldr r1, [pc, #160] @ (387fe0 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 387ee4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5aaa20 │ │ │ │ + bl 5aaa0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 387e7a │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (387fe4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ cmp r6, #124 @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r4, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa42003c │ │ │ │ - blx pc │ │ │ │ + @ instruction: 0xfa32003c │ │ │ │ + blx sp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r2, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ae003c │ │ │ │ - bx ip │ │ │ │ + ldrsb.w r0, [lr, #60] @ 0x3c │ │ │ │ + bx sl │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + strb r2, [r7, #30] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r5, #50 @ 0x32 │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r2, #50] @ 0x32 │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00387fe8 : │ │ │ │ cbz r1, 38802a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e5304 │ │ │ │ + bl 5e52f4 │ │ │ │ ldr r3, [pc, #44] @ (388038 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 384390 │ │ │ │ @@ -449700,15 +449701,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrh r0, [r2, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038803c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -449738,19 +449739,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (388098 ) │ │ │ │ ldr r0, [pc, #20] @ (38809c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r3, #26] │ │ │ │ + ldrh r0, [r1, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1764] @ 0x6e4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -449792,15 +449793,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 3880fc │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3880fa │ │ │ │ @@ -449854,25 +449855,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (3881d8 ) │ │ │ │ ldr r0, [pc, #32] @ (3881dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r2, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r5, #16] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r7, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #16] │ │ │ │ + ldrh r4, [r2, #16] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r1, #30] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003881e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -449922,24 +449923,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3882fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #140] @ (388300 ) │ │ │ │ ldr r1, [pc, #140] @ (388304 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3882ca │ │ │ │ ldr r4, [pc, #124] @ (388308 ) │ │ │ │ ldr r6, [pc, #124] @ (38830c ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -449947,24 +449948,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 3882dc │ │ │ │ ldr r1, [pc, #112] @ (388310 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #100] @ (388314 ) │ │ │ │ ldr r1, [pc, #100] @ (388318 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 388296 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -449976,37 +449977,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (388320 ) │ │ │ │ ldr r0, [pc, #60] @ (388324 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - lsls r0, r5, #17 │ │ │ │ + lsls r0, r3, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf676003c │ │ │ │ - add r4, r5 │ │ │ │ + @ instruction: 0xf666003c │ │ │ │ + add r4, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r0, #18] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movw r0, #18492 @ 0x483c │ │ │ │ - mvns r4, r5 │ │ │ │ + @ instruction: 0xf634003c │ │ │ │ + mvns r4, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + strb r6, [r0, #17] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r3, #15 │ │ │ │ + lsls r6, r1, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r5, #6] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r2, #26] │ │ │ │ + ldrh r6, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388328 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -450020,22 +450021,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ add.w r3, r4, #412 @ 0x19c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 38839c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 388388 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -450052,23 +450053,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3883bc ) │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [pc, #28] @ (3883c0 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - lsls r2, r0, #14 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ + ldrh r4, [r7, #22] │ │ │ │ movs r7, r7 │ │ │ │ - add ip, sp │ │ │ │ + add ip, fp │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r7, #0] │ │ │ │ + ldrh r0, [r5, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #22] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (388518 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -450100,25 +450101,25 @@ │ │ │ │ add.w r9, r8, #236 @ 0xec │ │ │ │ ldr r1, [pc, #268] @ (38852c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r7, r8, #228 @ 0xe4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #248] @ (388530 ) │ │ │ │ ldr r1, [pc, #248] @ (388534 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38841c │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -450148,23 +450149,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (388540 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #136] @ (388544 ) │ │ │ │ ldr r1, [pc, #140] @ (388548 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 388476 │ │ │ │ ldr r2, [pc, #120] @ (38854c ) │ │ │ │ ldr r3, [pc, #72] @ (388520 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -450189,35 +450190,35 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 261a50 │ │ │ │ b.n 3884d2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r6, #20] │ │ │ │ + ldrh r4, [r4, #20] │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #10 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4be003c │ │ │ │ - negs r4, r5 │ │ │ │ + @ instruction: 0xf4ae003c │ │ │ │ + negs r4, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r1, #11] │ │ │ │ + strb r6, [r7, #10] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #54 @ 0x36 │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r3, #16] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ movs r7, r7 │ │ │ │ - bics.w r0, r0, #12320768 @ 0xbc0000 │ │ │ │ - rors r2, r5 │ │ │ │ + bic.w r0, r0, #12320768 @ 0xbc0000 │ │ │ │ + rors r2, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r1, #9] │ │ │ │ + strb r4, [r7, #8] │ │ │ │ movs r5, r7 │ │ │ │ - movs r7, #180 @ 0xb4 │ │ │ │ + movs r7, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00388550 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -450234,15 +450235,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #396 @ 0x18c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 3885ac │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -450257,23 +450258,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3885cc ) │ │ │ │ add.w r3, r5, #460 @ 0x1cc │ │ │ │ ldr r0, [pc, #28] @ (3885d0 ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r1, #6] │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r5, #48] @ 0x30 │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #348] @ (388744 ) │ │ │ │ @@ -450285,23 +450286,23 @@ │ │ │ │ add.w r6, r4, #236 @ 0xec │ │ │ │ ldr r2, [pc, #332] @ (388748 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ ldr r1, [pc, #332] @ (38874c ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #320] @ (388750 ) │ │ │ │ ldr r1, [pc, #324] @ (388754 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w sl, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3886e2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #300] @ (388758 ) │ │ │ │ ldr.w r8, [pc, #304] @ 38875c │ │ │ │ mov r9, r0 │ │ │ │ @@ -450313,35 +450314,35 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 38869a │ │ │ │ ldr r1, [pc, #284] @ (388760 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #268] @ (388764 ) │ │ │ │ ldr r1, [pc, #272] @ (388768 ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #256] @ (38876c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 388700 │ │ │ │ ldr r1, [pc, #244] @ (388770 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 3886de │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3886de │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cbnz r3, 38869a │ │ │ │ mov r4, r5 │ │ │ │ @@ -450409,80 +450410,80 @@ │ │ │ │ ldr r1, [pc, #80] @ (388784 ) │ │ │ │ ldr r0, [pc, #80] @ (388788 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf2d6003c │ │ │ │ - lsls r6, r1 │ │ │ │ + movt r0, #24636 @ 0x603c │ │ │ │ + eors r6, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r7, #3] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #96 @ 0x60 │ │ │ │ + movs r6, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r2, #2 │ │ │ │ + lsls r4, r0, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subw r0, r0, #60 @ 0x3c │ │ │ │ - eors r6, r0 │ │ │ │ + @ instruction: 0xf290003c │ │ │ │ + ands r6, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r6, #2] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #24 │ │ │ │ + movs r6, #8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r5, #0] │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #0] │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ movs r7, r7 │ │ │ │ - vshr.u16 q8, , #14 │ │ │ │ - strh r4, [r5, #38] @ 0x26 │ │ │ │ + vmov.i32 q8, #163 @ 0x000000a3 │ │ │ │ + strh r4, [r3, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - vshr.u8 q0, , #2 │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + vqadd.u64 q8, q7, │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r4, #58] @ 0x3a │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038878c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (3887b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003887bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 38884e │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (388854 ) │ │ │ │ @@ -450497,15 +450498,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (388858 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (38885c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #64] @ (388860 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 388830 │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -450519,18 +450520,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 263da4 │ │ │ │ nop │ │ │ │ - mcr2 0, 6, r0, cr14, cr3, {2} │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + mrc2 0, 5, r0, cr14, cr3, {2} │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - ands r6, r3 │ │ │ │ + ands r6, r1 │ │ │ │ movs r6, r7 │ │ │ │ cmp r7, #222 @ 0xde │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r7, #202 @ 0xca │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00388868 : │ │ │ │ @@ -450543,24 +450544,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (38891c ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 5dc23c │ │ │ │ + bl 5dc22c │ │ │ │ ldr r2, [pc, #140] @ (388920 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (388924 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 388916 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #396 @ 0x18c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -450572,15 +450573,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #81] @ 0x51 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #76] @ (388930 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 3888f6 │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -450595,22 +450596,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 263da4 │ │ │ │ nop │ │ │ │ - mrc2 0, 1, r0, cr2, cr3, {2} │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + mcr2 0, 1, r0, cr2, cr3, {2} │ │ │ │ + ldr r2, [r4, #100] @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #218 @ 0xda │ │ │ │ + movs r3, #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r1, #44] @ 0x2c │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ cmp r7, #24 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r7, #2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00388938 : │ │ │ │ @@ -450625,24 +450626,24 @@ │ │ │ │ ldr r1, [pc, #132] @ (3889d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #116] @ (3889dc ) │ │ │ │ add.w r4, r4, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #112] @ (3889e0 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 38898e │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -450655,31 +450656,31 @@ │ │ │ │ ldr r1, [pc, #68] @ (3889ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dc2a8 │ │ │ │ + b.w 5dc298 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldc2l 0, cr0, [r2, #-332]! @ 0xfffffeb4 │ │ │ │ - vqadd.s64 d16, d12, d28 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + stc2l 0, cr0, [r2, #-332]! @ 0xfffffeb4 │ │ │ │ + vqadd.s32 d16, d12, d28 │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r6, #176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - ldc2 0, cr0, [ip, #-332] @ 0xfffffeb4 │ │ │ │ - vqadd.s32 d0, d6, d28 │ │ │ │ - subs r1, #90 @ 0x5a │ │ │ │ + stc2 0, cr0, [ip, #-332] @ 0xfffffeb4 │ │ │ │ + vqadd.s16 d0, d6, d28 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003889f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -450788,73 +450789,73 @@ │ │ │ │ 00388b08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #44] @ 388b4c │ │ │ │ ldr r2, [pc, #44] @ (388b50 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (388b54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb9a0053 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + @ instruction: 0xfb8a0053 │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388b58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #128] @ (388bf8 ) │ │ │ │ ldr r2, [pc, #132] @ (388bfc ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (388c00 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (388c04 ) │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 388bde │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 388bde │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -450872,56 +450873,56 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0xfb460053 │ │ │ │ - ldr r0, [r1, #56] @ 0x38 │ │ │ │ + @ instruction: 0xfb360053 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #242 @ 0xf2 │ │ │ │ + movs r0, #226 @ 0xe2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #250 @ 0xfa │ │ │ │ + subs r7, #234 @ 0xea │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00388c08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #56] @ 388c58 │ │ │ │ ldr r2, [pc, #56] @ (388c5c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (388c60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa9a0053 │ │ │ │ - ldr r4, [r3, #44] @ 0x2c │ │ │ │ + @ instruction: 0xfa8a0053 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #70 @ 0x46 │ │ │ │ + movs r0, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388c64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -450943,15 +450944,15 @@ │ │ │ │ strb r2, [r1, #6] │ │ │ │ ldr r1, [pc, #104] @ (388d04 ) │ │ │ │ add r2, sp, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1292 @ 0x50c │ │ │ │ - bl 5eab5c │ │ │ │ + bl 5eab4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 388cee │ │ │ │ ldrb.w r1, [r4, #877] @ 0x36d │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 388ce8 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ @@ -450972,15 +450973,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r3, r3, #247 @ 0xf7 │ │ │ │ b.n 388cbe │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 388cb0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -451009,15 +451010,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w ip, [pc, #108] @ 388db4 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e9808 │ │ │ │ + bl 5e97f8 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 388d9a │ │ │ │ ldrb.w r0, [r4, #877] @ 0x36d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ cbz r0, 388d94 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -451038,15 +451039,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r2, r2, #247 @ 0xf7 │ │ │ │ b.n 388d6e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 388d60 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r2, #8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, r6, #6 │ │ │ │ @@ -451074,33 +451075,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (388ed4 ) │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #220] @ (388ed8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -451116,32 +451117,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (388ee4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #128] @ (388ee8 ) │ │ │ │ ldr r1, [pc, #132] @ (388eec ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -451150,35 +451151,35 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (388ef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ nop │ │ │ │ - str??.w r0, [r4, #83] @ 0x53 │ │ │ │ - @ instruction: 0xeaf2003c │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + ldr.w r0, [r4, #83] @ 0x53 │ │ │ │ + @ instruction: 0xeae2003c │ │ │ │ + subs r0, #152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r5, #1 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r7, #12] │ │ │ │ movs r5, r7 │ │ │ │ - ldr??.w r0, [r6, r3, lsl #1] │ │ │ │ - eor.w r0, r4, ip, rrx │ │ │ │ - subs r0, #58 @ 0x3a │ │ │ │ + str??.w r0, [r6, r3, lsl #1] │ │ │ │ + orns r0, r4, ip, rrx │ │ │ │ + subs r0, #42 @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, r1, #0 │ │ │ │ + adds r0, r7, #7 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r7, #28] │ │ │ │ + ldrb r6, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388ef4 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00388ef8 : │ │ │ │ @@ -451215,24 +451216,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #236 @ 0xec │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #276] @ (389068 ) │ │ │ │ ldr r1, [pc, #280] @ (38906c ) │ │ │ │ add.w r3, r8, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38900c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 437a70 │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -451305,37 +451306,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (389088 ) │ │ │ │ add.w r3, r8, #520 @ 0x208 │ │ │ │ ldr r0, [pc, #60] @ (38908c ) │ │ │ │ movw r2, #1559 @ 0x617 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf7900053 │ │ │ │ - adds r7, #86 @ 0x56 │ │ │ │ + @ instruction: 0xf7800053 │ │ │ │ + adds r7, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xe996003c │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + @ instruction: 0xe986003c │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r3, #4 │ │ │ │ + adds r4, r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r5, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldrb r4, [r4, #14] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r3, #27] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r1, #14] │ │ │ │ + ldrb r4, [r7, #13] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00389090 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -451346,24 +451347,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (389120 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #100] @ (389124 ) │ │ │ │ ldr r1, [pc, #100] @ (389128 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 389104 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 43b9bc │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -451378,21 +451379,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf61c0053 │ │ │ │ - @ instruction: 0xe82a003c │ │ │ │ - adds r5, #224 @ 0xe0 │ │ │ │ + addw r0, ip, #2131 @ 0x853 │ │ │ │ + @ instruction: 0xe81a003c │ │ │ │ + adds r5, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r0, #100] @ 0x64 │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r5, r6 │ │ │ │ + subs r6, r3, r6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (389228 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -451402,24 +451403,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r4, r4, #540 @ 0x21c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 389196 │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -451480,18 +451481,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 263440 │ │ │ │ blx 260fcc │ │ │ │ ldr.w r1, [r5, #1756] @ 0x6dc │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 389206 │ │ │ │ nop │ │ │ │ - str r6, [r5, #92] @ 0x5c │ │ │ │ + str r6, [r3, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf5800053 │ │ │ │ - stmia r4!, {r3, r4, r5, r7} │ │ │ │ + sbcs.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ movs r5, #252 @ 0xfc │ │ │ │ lsls r1, r7, #1 │ │ │ │ udf #43 @ 0x2b │ │ │ │ Address 0x38923a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ @@ -451509,26 +451510,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 5deee8 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5deed8 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #332] @ (3893c0 ) │ │ │ │ ldr r2, [pc, #332] @ (3893c4 ) │ │ │ │ ldr r1, [pc, #336] @ (3893c8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #564 @ 0x234 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 389302 │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 389308 │ │ │ │ mov r2, r6 │ │ │ │ @@ -451630,18 +451631,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 389308 │ │ │ │ b.n 389338 │ │ │ │ - orr.w r0, ip, #13828096 @ 0xd30000 │ │ │ │ - b.n 389014 │ │ │ │ + bics.w r0, ip, #13828096 @ 0xd30000 │ │ │ │ + b.n 388ff4 │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, #248 @ 0xf8 │ │ │ │ + adds r6, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (38965c ) │ │ │ │ @@ -451698,32 +451699,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (389674 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #496] @ (389678 ) │ │ │ │ ldr r1, [pc, #496] @ (38967c ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (389680 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -451738,35 +451739,35 @@ │ │ │ │ beq.n 38955a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (389684 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w fp, [pc, #396] @ 389688 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (389680 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -451833,15 +451834,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 389548 │ │ │ │ ldr r3, [pc, #136] @ (389698 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3894ce │ │ │ │ @@ -451859,47 +451860,47 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3894ce │ │ │ │ - b.n 389034 │ │ │ │ + b.n 389014 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf2d80053 │ │ │ │ - @ instruction: 0xf2d20053 │ │ │ │ - adds r2, #150 @ 0x96 │ │ │ │ + movt r0, #32851 @ 0x8053 │ │ │ │ + movt r0, #8275 @ 0x2053 │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r2, r3, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 388f30 │ │ │ │ + b.n 388f10 │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, #24 │ │ │ │ + adds r2, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r7, #36] @ 0x24 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r4, #31 │ │ │ │ + asrs r6, r2, #31 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r7, #28] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r6, #29 │ │ │ │ + asrs r4, r4, #29 │ │ │ │ movs r7, r7 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ movs r7, r7 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #5] │ │ │ │ + ldrb r4, [r0, #5] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -451916,15 +451917,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 263434 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ebbb0 │ │ │ │ + bl 5ebba0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -451954,26 +451955,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 261a50 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 3893cc │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 389776 │ │ │ │ ldr r3, [pc, #176] @ (38980c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (389810 ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38d29c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 43bb58 │ │ │ │ @@ -451997,15 +451998,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #608 @ 0x260 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 260f78 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -452018,26 +452019,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (389824 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #584 @ 0x248 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #84 @ 0x54 │ │ │ │ + adds r4, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s32 q8, q1, │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + vqadd.s16 q8, q1, │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.s8 q0, q3, │ │ │ │ - mcr 0, 6, r0, cr12, cr3, {2} │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + mrc 0, 7, r0, cr6, cr3, {2} │ │ │ │ + mrc 0, 5, r0, cr12, cr3, {2} │ │ │ │ + strb r6, [r2, #15] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r0, #0] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ @@ -452156,28 +452157,28 @@ │ │ │ │ ldr r1, [pc, #20] @ (389970 ) │ │ │ │ ldr r0, [pc, #20] @ (389974 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #644 @ 0x284 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - stcl 0, cr0, [r6, #-332]! @ 0xfffffeb4 │ │ │ │ - strb r0, [r0, #10] │ │ │ │ + ldcl 0, cr0, [r6, #-332] @ 0xfffffeb4 │ │ │ │ + strb r0, [r6, #9] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r5, #28] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00389978 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5de9a0 │ │ │ │ + bl 5de990 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 389828 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -452188,15 +452189,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (389a28 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 3899d4 │ │ │ │ bl 389828 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -452225,23 +452226,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (389a30 ) │ │ │ │ ldr r0, [pc, #32] @ (389a34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldc 0, cr0, [r2, #-332] @ 0xfffffeb4 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + stc 0, cr0, [r2, #-332] @ 0xfffffeb4 │ │ │ │ + ldrb r6, [r0, r5] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [r2], #332 @ 0x14c │ │ │ │ - strb r4, [r1, #7] │ │ │ │ + stc 0, cr0, [r2], #332 @ 0x14c │ │ │ │ + strb r4, [r7, #6] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strb r2, [r7, #25] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00389a38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -452436,34 +452437,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #520] @ (389e60 ) │ │ │ │ ldr r1, [pc, #520] @ (389e64 ) │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (389e68 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -452486,15 +452487,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (389e74 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 389b02 │ │ │ │ mov r0, r4 │ │ │ │ bl 3893cc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -452554,34 +452555,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (389e84 ) │ │ │ │ ldr r1, [pc, #236] @ (389e88 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (389e68 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -452605,15 +452606,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (389e90 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 389afe │ │ │ │ ldr r3, [pc, #116] @ (389e94 ) │ │ │ │ movw r2, #1793 @ 0x701 │ │ │ │ ldr r1, [pc, #112] @ (389e98 ) │ │ │ │ ldr r0, [pc, #116] @ (389e9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -452628,53 +452629,53 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r1, #10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - eor.w r0, r4, r3, lsr #1 │ │ │ │ - bgt.n 389d7c │ │ │ │ + orns r0, r4, r3, lsr #1 │ │ │ │ + bgt.n 389d5c │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #74 @ 0x4a │ │ │ │ + cmp r2, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r5, r2] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r3, #17] │ │ │ │ movs r7, r7 │ │ │ │ - ldrd r0, r0, [lr, #-332] @ 0x14c │ │ │ │ - blt.n 389f38 │ │ │ │ + strd r0, r0, [lr, #-332] @ 0x14c │ │ │ │ + blt.n 389f18 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #10 │ │ │ │ + cmp r0, #250 @ 0xfa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r5, r5] │ │ │ │ + ldr r6, [r3, r5] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia.w ip, {r0, r1, r4, r6} │ │ │ │ - ldr r6, [r6, #88] @ 0x58 │ │ │ │ + stmia.w ip, {r0, r1, r4, r6} │ │ │ │ + ldr r6, [r4, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r3, #10] │ │ │ │ movs r7, r7 │ │ │ │ - stmia.w r4, {r0, r1, r4, r6} │ │ │ │ - ldr r6, [r3, #88] @ 0x58 │ │ │ │ + ldrd r0, r0, [r4], #-332 @ 0x14c │ │ │ │ + ldr r6, [r1, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r6, #9] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -452698,15 +452699,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5de9a0 │ │ │ │ + bl 5de990 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 389828 │ │ │ │ │ │ │ │ 00389f10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -452764,25 +452765,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #444] @ (38a17c ) │ │ │ │ ldr r1, [pc, #448] @ (38a180 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1136] @ 0x470 │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38a06a │ │ │ │ add r9, r4 │ │ │ │ @@ -452813,25 +452814,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #332] @ (38a190 ) │ │ │ │ ldr r1, [pc, #332] @ (38a194 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 389fe4 │ │ │ │ ldr.w r2, [r4, #1480] @ 0x5c8 │ │ │ │ @@ -452929,63 +452930,63 @@ │ │ │ │ ldr r1, [pc, #108] @ (38a1cc ) │ │ │ │ ldr r0, [pc, #108] @ (38a1d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - b.n 389fb4 │ │ │ │ + b.n 389f94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 38a1d4 │ │ │ │ + bls.n 38a1b4 │ │ │ │ movs r4, r7 │ │ │ │ - movs r6, #230 @ 0xe6 │ │ │ │ + movs r6, #214 @ 0xd6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389ebc │ │ │ │ + b.n 389e9c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 38a0dc │ │ │ │ + bhi.n 38a0bc │ │ │ │ movs r4, r7 │ │ │ │ - movs r6, #96 @ 0x60 │ │ │ │ + movs r6, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r0, r3] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + lsrs r4, r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389d20 │ │ │ │ + b.n 389d00 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r3, #44] @ 0x2c │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #3] │ │ │ │ + strb r6, [r2, #3] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389cfc │ │ │ │ + b.n 389cdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #44] @ 0x2c │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r2, #2] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389cd8 │ │ │ │ + b.n 389cb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389cb4 │ │ │ │ + b.n 389c94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #40] @ 0x28 │ │ │ │ + ldr r4, [r0, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r4, #0] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 389c90 │ │ │ │ + b.n 389c70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r7, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a1d4 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -453001,30 +453002,30 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 38a208 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (38a220 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 5e029c │ │ │ │ + b.w 5e028c │ │ │ │ ldr r3, [pc, #24] @ (38a224 ) │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ ldr r1, [pc, #24] @ (38a228 ) │ │ │ │ ldr r0, [pc, #24] @ (38a22c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #732 @ 0x2dc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bhi.n 38a292 │ │ │ │ - vsri.64 d30, d18, #1 │ │ │ │ + vraddhn.i d30, , q9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r4, #124] @ 0x7c │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a230 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -453051,19 +453052,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (38a280 ) │ │ │ │ ldr r0, [pc, #20] @ (38a284 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - b.n 389b2c │ │ │ │ + b.n 389b0c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r6, #20] │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r5, #120] @ 0x78 │ │ │ │ + ldr r2, [r3, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a288 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -453100,47 +453101,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (38a3f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #256] @ (38a3fc ) │ │ │ │ ldr r1, [pc, #256] @ (38a400 ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 38a2d0 │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38a2dc │ │ │ │ ldr r3, [pc, #176] @ (38a404 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -453154,15 +453155,15 @@ │ │ │ │ bpl.n 38a2dc │ │ │ │ ldr r0, [pc, #164] @ (38a40c ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 38a2e4 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 38a3b8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -453183,19 +453184,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (38a414 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ ldr r3, [pc, #76] @ (38a418 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #780] @ 0x30c │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 38a38e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -453203,37 +453204,37 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 389c14 │ │ │ │ + b.n 389bf4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 38a418 │ │ │ │ + bvs.n 38a3f8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #164 @ 0xa4 │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r1, r0] │ │ │ │ + strh r2, [r7, r7] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r6, #5 │ │ │ │ + lsrs r2, r4, #5 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r6, #100] @ 0x64 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38aa10 │ │ │ │ + b.n 38a9f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038a41c : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 38a42e │ │ │ │ @@ -453384,42 +453385,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r7, #76] @ 0x4c │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 76 @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r5, r6] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038a598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38a652 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #264] @ (38a6c0 ) │ │ │ │ ldr r2, [pc, #264] @ (38a6c4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (38a6c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 38a656 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -453439,21 +453440,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 38a648 │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 38a652 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #192] @ (38a6d8 ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 38a656 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -453489,15 +453490,15 @@ │ │ │ │ b.n 38a652 │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 38a6ae │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 38a6ae │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 38a6ae │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -453508,27 +453509,27 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 38a68a │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 38a610 │ │ │ │ b.n 38a652 │ │ │ │ nop │ │ │ │ - b.n 38a8d0 │ │ │ │ + b.n 38a8b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r0, r5] │ │ │ │ + str r4, [r6, r4] │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r5, #26 │ │ │ │ + lsls r6, r3, #26 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38a87c │ │ │ │ + b.n 38a85c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #160 @ 0xa0 │ │ │ │ + movs r5, #144 @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r2, r4] │ │ │ │ + str r6, [r0, r4] │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r3, #25 │ │ │ │ + lsls r2, r1, #25 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a6dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -453659,46 +453660,46 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 38a598 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38a908 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #252] @ (38a938 ) │ │ │ │ orr.w r2, r4, r6, lsl #3 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd64c │ │ │ │ + bl 5dd63c │ │ │ │ ldr r1, [pc, #240] @ (38a93c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ ldr r3, [pc, #232] @ (38a940 ) │ │ │ │ ldr r2, [pc, #236] @ (38a944 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #236] @ (38a948 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 2fe7dc │ │ │ │ ldr r3, [pc, #212] @ (38a94c ) │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dea6c │ │ │ │ + bl 5dea5c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #196] @ (38a950 ) │ │ │ │ ldr r3, [pc, #160] @ (38a930 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -453750,46 +453751,46 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrb.w r0, [ip] │ │ │ │ b.n 38a8d6 │ │ │ │ ldr r0, [pc, #72] @ (38a954 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (38a958 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ movs r0, #1 │ │ │ │ blx 263054 │ │ │ │ lsls r0, r4, #21 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #21 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #174 @ 0xae │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #816] @ (38ac7c ) │ │ │ │ + ldr r6, [pc, #752] @ (38ac3c ) │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #17 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r0, #24] │ │ │ │ + ldr r4, [r6, #20] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a95c : │ │ │ │ cbz r0, 38a9b6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -453854,227 +453855,227 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #68] @ (38aa54 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd64c │ │ │ │ + bl 5dd63c │ │ │ │ ldr r1, [pc, #60] @ (38aa58 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ ldr.w ip, [pc, #52] @ 38aa5c │ │ │ │ ldr r2, [pc, #52] @ (38aa60 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (38aa64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 38a98c │ │ │ │ + bgt.n 38a96c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #816 @ 0x330 │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #1000] @ (38ae50 ) │ │ │ │ + ldr r4, [pc, #936] @ (38ae10 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038aa68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #68] @ (38aac8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd64c │ │ │ │ + bl 5dd63c │ │ │ │ ldr r1, [pc, #60] @ (38aacc ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ ldr.w ip, [pc, #52] @ 38aad0 │ │ │ │ ldr r2, [pc, #52] @ (38aad4 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (38aad8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r5, #106 @ 0x6a │ │ │ │ + subs r5, #90 @ 0x5a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 38ab18 │ │ │ │ + bgt.n 38aaf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r3, sp, #288 @ 0x120 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #536] @ (38acf4 ) │ │ │ │ + ldr r4, [pc, #472] @ (38acb4 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038aadc : │ │ │ │ - b.w 5dea6c │ │ │ │ + b.w 5dea5c │ │ │ │ │ │ │ │ 0038aae0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (38ab54 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #88] @ (38ab58 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd64c │ │ │ │ + bl 5dd63c │ │ │ │ ldr r1, [pc, #80] @ (38ab5c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ ldr r1, [pc, #72] @ (38ab60 ) │ │ │ │ ldr r2, [pc, #72] @ (38ab64 ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (38ab68 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #56] @ (38ab6c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dea6c │ │ │ │ + bl 5dea5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r4, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r4, #220 @ 0xdc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 38aab4 │ │ │ │ + blt.n 38aa94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #24] @ (38ab84 ) │ │ │ │ + ldr r3, [pc, #984] @ (38af44 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ ... │ │ │ │ │ │ │ │ 0038ab70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (38abe4 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ ldr r1, [pc, #88] @ (38abe8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd64c │ │ │ │ + bl 5dd63c │ │ │ │ ldr r1, [pc, #80] @ (38abec ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ ldr r1, [pc, #72] @ (38abf0 ) │ │ │ │ ldr r2, [pc, #72] @ (38abf4 ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (38abf8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #56] @ (38abfc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dea6c │ │ │ │ + bl 5dea5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r2, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r5, #112] @ 0x70 │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 38ac24 │ │ │ │ + blt.n 38ac04 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #472] @ (38add4 ) │ │ │ │ + ldr r3, [pc, #408] @ (38ad94 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ ... │ │ │ │ │ │ │ │ 0038ac00 : │ │ │ │ ldr r3, [pc, #112] @ (38ac74 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -454122,22 +454123,22 @@ │ │ │ │ b.w 38ab70 │ │ │ │ lsls r4, r3, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r2, #65 @ 0x41 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + sbc.w r0, r2, #65 @ 0x41 │ │ │ │ + adds r6, r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r1, r2 │ │ │ │ + subs r6, r7, r1 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038ac94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -454273,32 +454274,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #184] @ (38aeb4 ) │ │ │ │ ldr r1, [pc, #184] @ (38aeb8 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #840 @ 0x348 │ │ │ │ @@ -454311,15 +454312,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (38aec0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movw r2, #2655 @ 0xa5f │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -454331,38 +454332,38 @@ │ │ │ │ ldr r0, [pc, #64] @ (38aecc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #808 @ 0x328 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 38ae64 │ │ │ │ + bls.n 38ae44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r7, r3] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r6, [r4, r4] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 38ae74 │ │ │ │ + bhi.n 38ae54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [pc, #40] @ (38aee0 ) │ │ │ │ + ldr r0, [pc, #1000] @ (38b2a0 ) │ │ │ │ movs r5, r7 │ │ │ │ - mrc2 0, 3, r0, cr2, cr14, {1} │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ + mcr2 0, 3, r0, cr2, cr14, {1} │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 38af38 │ │ │ │ + bhi.n 38af18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, r5] │ │ │ │ + ldrb r2, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r6, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038aed0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -454484,31 +454485,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (38b078 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 5debdc │ │ │ │ + bl 5debcc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 38b050 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 38b04c │ │ │ │ ldr.w ip, [pc, #96] @ 38b07c │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #92] @ (38b080 ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -454525,19 +454526,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 38b03a │ │ │ │ lsrs r4, r1, #32 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - bx r5 │ │ │ │ + bx r3 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 38afc0 │ │ │ │ + bvs.n 38afa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 38b3d4 ) │ │ │ │ + add r5, pc, #784 @ (adr r5, 38b394 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038b084 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -454547,41 +454548,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (38b0e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #48] @ (38b0e8 ) │ │ │ │ ldr r1, [pc, #52] @ (38b0ec ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvs.n 38b130 │ │ │ │ + bvs.n 38b110 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r5} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r5, #23 │ │ │ │ + asrs r0, r3, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r0, sl │ │ │ │ + mov r0, r8 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfbb8003e │ │ │ │ + @ instruction: 0xfba8003e │ │ │ │ │ │ │ │ 0038b0f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (38b148 ) │ │ │ │ @@ -454590,41 +454591,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (38b150 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #48] @ (38b154 ) │ │ │ │ ldr r1, [pc, #52] @ (38b158 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bpl.n 38b0c4 │ │ │ │ + bpl.n 38b0a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r7, #21 │ │ │ │ + asrs r4, r5, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp ip, ip │ │ │ │ + cmp ip, sl │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfb4c003e │ │ │ │ + @ instruction: 0xfb3c003e │ │ │ │ │ │ │ │ 0038b15c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -454726,15 +454727,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r6, [r6, #16] │ │ │ │ + str r6, [r4, #16] │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ @@ -454865,44 +454866,44 @@ │ │ │ │ ldr r1, [pc, #84] @ (38b414 ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #64] @ (38b418 ) │ │ │ │ ldr r1, [pc, #64] @ (38b41c ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 38b384 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ vst1.8 {d0[3]}, [r4], r6 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [ip, r6, lsl #2] │ │ │ │ - bcc.n 38b420 │ │ │ │ + bcs.n 38b400 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r4} │ │ │ │ + stmia r5!, {r1} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r1, #11 │ │ │ │ + asrs r4, r7, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - orrs r6, r5 │ │ │ │ + orrs r6, r3 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb.w r0, [r6, #62] @ 0x3e │ │ │ │ + strb.w r0, [r6, #62] @ 0x3e │ │ │ │ │ │ │ │ 0038b420 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #176] @ 38b4e0 │ │ │ │ @@ -454947,24 +454948,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (38b4f4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #84] @ (38b4f8 ) │ │ │ │ ldr r1, [pc, #84] @ (38b4fc ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #68] @ (38b500 ) │ │ │ │ ldr r3, [pc, #40] @ (38b4e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -454978,23 +454979,23 @@ │ │ │ │ bx r3 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh.w r0, [ip, #102] @ 0x66 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [r4, #102] @ 0x66 │ │ │ │ - bcs.n 38b560 │ │ │ │ + bcs.n 38b540 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r7, #7 │ │ │ │ + asrs r4, r5, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - negs r2, r4 │ │ │ │ + negs r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf7ca003e │ │ │ │ + @ instruction: 0xf7ba003e │ │ │ │ strh.w r0, [r8, r6, lsl #2] │ │ │ │ │ │ │ │ 0038b504 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -455509,19 +455510,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (38ba10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bl 263dd4 │ │ │ │ - ldmia r4!, {r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r4, r7] │ │ │ │ + str r6, [r2, r7] │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0038ba14 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -455544,19 +455545,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bl 263dd4 │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, r6] │ │ │ │ + str r4, [r0, r6] │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #448] @ 0x1c0 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0038ba68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -455577,15 +455578,15 @@ │ │ │ │ beq.n 38bb46 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 38bb46 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cbz r0, 38badc │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38cf44 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -455715,15 +455716,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 38badc │ │ │ │ b.n 38bbee │ │ │ │ nop │ │ │ │ - asrs r2, r1, #4 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038bc30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -455734,24 +455735,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (38bcb8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #92] @ (38bcbc ) │ │ │ │ ldr r1, [pc, #92] @ (38bcc0 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 387af8 │ │ │ │ cbz r0, 38bc90 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -455768,23 +455769,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r3, r7} │ │ │ │ + pop {r1, r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r0, #9 │ │ │ │ + lsrs r0, r6, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #152 @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ - ands.w r0, r0, #62 @ 0x3e │ │ │ │ + and.w r0, r0, #62 @ 0x3e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3048] @ 38c8c0 │ │ │ │ ldr.w r2, [pc, #3048] @ 38c8c4 │ │ │ │ @@ -455796,23 +455797,23 @@ │ │ │ │ ldr.w r3, [pc, #3040] @ 38c8cc │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r2, [pc, #3020] @ 38c8d0 │ │ │ │ add.w r3, r5, #540 @ 0x21c │ │ │ │ ldr.w r1, [pc, #3016] @ 38c8d4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r1, [r4, #1756] @ 0x6dc │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 38bfa2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -455825,50 +455826,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 38bf02 │ │ │ │ ldr.w r1, [pc, #2960] @ 38c8d8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ cbz r0, 38bd70 │ │ │ │ ldr.w r1, [pc, #2948] @ 38c8dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ cbnz r0, 38bd70 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #2924] @ 38c8e0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e27f8 │ │ │ │ cbz r0, 38bd8a │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #2900] @ 38c8e4 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r2, [pc, #2888] @ 38c8e8 │ │ │ │ ldr.w r1, [pc, #2888] @ 38c8ec │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #2876] @ 38c8f0 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w fp, [pc, #2872] @ 38c8f4 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #236 @ 0xec │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -455876,36 +455877,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr.w r2, [pc, #2808] @ 38c8f8 │ │ │ │ ldr.w r1, [pc, #2808] @ 38c8fc │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [pc, #2792] @ 38c900 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 38bfde │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 38c314 │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -455940,41 +455941,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2676] @ 38c910 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r4, [pc, #2672] @ 38c914 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #228 @ 0xe4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 38c026 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 38bfc6 │ │ │ │ @@ -455986,15 +455987,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2267 @ 0x8db │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr.w r2, [pc, #2556] @ 38c924 │ │ │ │ ldr.w r3, [pc, #2464] @ 38c8cc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -456028,26 +456029,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2257 @ 0x8d1 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38bf26 │ │ │ │ ldr.w r2, [pc, #2456] @ 38c93c │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2452] @ 38c940 │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2243 @ 0x8c3 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38bf26 │ │ │ │ mov r0, r4 │ │ │ │ bl 391090 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -456069,15 +456070,15 @@ │ │ │ │ ldr.w r1, [pc, #2376] @ 38c948 │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38bf26 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 2620c4 │ │ │ │ b.n 38bd30 │ │ │ │ @@ -456088,29 +456089,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ ldr.w r2, [pc, #2304] @ 38c94c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 437274 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 43c760 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5df4ac │ │ │ │ + bl 5df49c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38c410 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -456303,27 +456304,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #236 @ 0xec │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr.w r2, [pc, #1732] @ 38c95c │ │ │ │ ldr.w r1, [pc, #1732] @ 38c960 │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [pc, #1712] @ 38c964 │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38c758 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 38c652 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -456342,15 +456343,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr.w r2, [pc, #1644] @ 38c974 │ │ │ │ ldr.w r1, [pc, #1644] @ 38c978 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 38c3f2 │ │ │ │ ldrb.w r5, [r7, #81] @ 0x51 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -456377,15 +456378,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1340 @ 0x53c │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38bf26 │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c63e │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -456411,37 +456412,37 @@ │ │ │ │ ldr.w r1, [pc, #1500] @ 38c990 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2559 @ 0x9ff │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r6 │ │ │ │ blx 260f78 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38c544 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1464] @ 38c994 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr.w r2, [pc, #1460] @ 38c998 │ │ │ │ ldr.w r1, [pc, #1460] @ 38c99c │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38912c │ │ │ │ b.n 38bf26 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 387c98 │ │ │ │ b.n 38bf26 │ │ │ │ mov r0, r4 │ │ │ │ bl 38b210 │ │ │ │ b.n 38c080 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -456478,15 +456479,15 @@ │ │ │ │ ldr.w r1, [pc, #1328] @ 38c9a8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1154 @ 0x482 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38c206 │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 391f00 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38c264 │ │ │ │ mov r0, r4 │ │ │ │ @@ -456496,15 +456497,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 38c264 │ │ │ │ ldr.w r0, [pc, #1268] @ 38c9ac │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e778 │ │ │ │ + bl 72e768 │ │ │ │ b.n 38c264 │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 38c0fe │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -456517,29 +456518,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1224] @ 38c9b8 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38bf26 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1204] @ 38c9bc │ │ │ │ ldr.w r2, [pc, #1204] @ 38c9c0 │ │ │ │ ldr.w r1, [pc, #1204] @ 38c9c4 │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38c798 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 38c7de │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -456572,15 +456573,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1104] @ 38c9dc │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38912c │ │ │ │ b.n 38bf26 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38be62 │ │ │ │ mov r0, r4 │ │ │ │ bl 38bc30 │ │ │ │ @@ -456603,15 +456604,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1024] @ 38c9e8 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38bf26 │ │ │ │ ldr r3, [pc, #1004] @ (38c9ec ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -456623,19 +456624,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1350 @ 0x546 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38bf26 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 387c98 │ │ │ │ b.n 38bf26 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38c754 │ │ │ │ @@ -456646,21 +456647,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr r2, [pc, #928] @ (38c9fc ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2331 @ 0x91b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38912c │ │ │ │ b.n 38bf26 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38c54e │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -456686,16 +456687,16 @@ │ │ │ │ ldr r1, [pc, #828] @ (38ca08 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5de4fc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5de4ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38c8b8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #804] @ (38ca0c ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -456769,15 +456770,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #640] @ (38ca20 ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38c3ca │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 38c790 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #612] @ (38ca24 ) │ │ │ │ ldr r2, [pc, #612] @ (38ca28 ) │ │ │ │ @@ -456786,15 +456787,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38c206 │ │ │ │ bl 2f4c54 │ │ │ │ b.n 38c3ca │ │ │ │ movs r0, #0 │ │ │ │ bl 430060 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 38c84e │ │ │ │ @@ -456827,15 +456828,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #504] @ (38ca34 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #500] @ (38ca38 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38c3ca │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 26321c │ │ │ │ mov r7, r0 │ │ │ │ b.n 38c7ee │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -456846,15 +456847,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #472] @ (38ca44 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2576 @ 0xa10 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38c3ca │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 38cb94 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38cb8c │ │ │ │ @@ -456865,199 +456866,199 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 38c6c2 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ b.n 38c6e6 │ │ │ │ and.w r0, r4, #102 @ 0x66 │ │ │ │ vext.8 q8, q6, q11, #0 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #32 │ │ │ │ + subs r2, #16 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #24 │ │ │ │ + adds r6, #8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #472] @ (38cabc ) │ │ │ │ + ldr r7, [pc, #408] @ (38ca7c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r4} │ │ │ │ + ldmia r1, {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #352] @ 0x160 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ movs r5, r7 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r1, #114 @ 0x72 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 38c938 │ │ │ │ + cbnz r2, 38c934 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r1, #3 │ │ │ │ + lsrs r4, r7, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #4 │ │ │ │ + subs r0, #244 @ 0xf4 │ │ │ │ movs r5, r7 │ │ │ │ - mcr 0, 3, r0, cr12, cr14, {1} │ │ │ │ - lsrs r2, r6, #21 │ │ │ │ + mrc 0, 2, r0, cr12, cr14, {1} │ │ │ │ + lsrs r2, r4, #21 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev16 r0, r4 │ │ │ │ + rev16 r0, r2 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r0, #32 │ │ │ │ + lsls r0, r6, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ + subs r0, #82 @ 0x52 │ │ │ │ movs r5, r7 │ │ │ │ - stcl 0, cr0, [ip, #248] @ 0xf8 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ + ldc 0, cr0, [ip, #248]! @ 0xf8 │ │ │ │ + stmia r7!, {r1, r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #800] @ (38cc44 ) │ │ │ │ + ldr r4, [pc, #736] @ (38cc04 ) │ │ │ │ movs r7, r7 │ │ │ │ ldc 0, cr0, [r6, #408]! @ 0x198 │ │ │ │ strh.w r0, [r2, #120] @ 0x78 │ │ │ │ sub sp, #292 @ 0x124 │ │ │ │ - vqshl.u32 d28, d28, #31 │ │ │ │ + vabdl.u q14, d15, d28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #312] @ (38ca74 ) │ │ │ │ + ldr r4, [pc, #248] @ (38ca34 ) │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strh r6, [r7, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #152] @ (38c9dc ) │ │ │ │ + ldr r4, [pc, #88] @ (38c99c ) │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, r7] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #848] @ (38cc9c ) │ │ │ │ + ldr r3, [pc, #784] @ (38cc5c ) │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r6, r3] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ - setend be │ │ │ │ + @ instruction: 0xb648 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r0, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r4, #90 @ 0x5a │ │ │ │ movs r5, r7 │ │ │ │ - ldrd r0, r0, [r2, #248] @ 0xf8 │ │ │ │ - ldr r3, [pc, #928] @ (38cd08 ) │ │ │ │ + strd r0, r0, [r2, #248] @ 0xf8 │ │ │ │ + ldr r3, [pc, #864] @ (38ccc8 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, r7] │ │ │ │ + strh r4, [r2, r7] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #928] @ (38cd14 ) │ │ │ │ + ldr r0, [pc, #864] @ (38ccd4 ) │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r6, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r2, r3] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #552] @ (38cbb0 ) │ │ │ │ + ldr r0, [pc, #488] @ (38cb70 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r2, r6] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #128] @ (38ca14 ) │ │ │ │ + ldr r0, [pc, #64] @ (38c9d4 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r3, r5, r6, r7} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r4, #10 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r0, r4] │ │ │ │ movs r7, r7 │ │ │ │ - bxns fp │ │ │ │ + bxns r9 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r3, r5] │ │ │ │ + str r6, [r1, r5] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #528] @ (38cbc8 ) │ │ │ │ + ldr r7, [pc, #464] @ (38cb88 ) │ │ │ │ movs r7, r7 │ │ │ │ - mov sl, sp │ │ │ │ + mov sl, fp │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r6, 38ca32 │ │ │ │ + cbz r6, 38ca2e │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r6, #5 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xb8ef │ │ │ │ vmls.i , , d7[0] │ │ │ │ vcvt.u16.f16 d26, d29, #1 │ │ │ │ - vsra.u32 d28, d22, #1 │ │ │ │ + vaddw.u q14, , d22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r4, 38ca2c │ │ │ │ + cbz r4, 38ca28 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ + lsls r4, r5, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #24] @ (38ca00 ) │ │ │ │ + ldr r6, [pc, #984] @ (38cdc0 ) │ │ │ │ movs r7, r7 │ │ │ │ - cmp r8, lr │ │ │ │ + cmp r8, ip │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #592] @ (38cc44 ) │ │ │ │ + ldr r6, [pc, #528] @ (38cc04 ) │ │ │ │ movs r7, r7 │ │ │ │ - cmp ip, r8 │ │ │ │ + cmp ip, r6 │ │ │ │ movs r7, r7 │ │ │ │ - cmp ip, r0 │ │ │ │ + cmp r4, lr │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r0, r1] │ │ │ │ + str r6, [r6, r0] │ │ │ │ movs r7, r7 │ │ │ │ - itte │ │ │ │ - lsl r3, r2, #1 │ │ │ │ - sxth r6, r0 │ │ │ │ + itet al │ │ │ │ + lslal r3, r2, #1 │ │ │ │ + cbz r6, 38ca44 @ unpredictable > │ │ │ │ moval r4, r7 │ │ │ │ - vmvn.i32 d16, #143 @ 0x0000008f │ │ │ │ - str r6, [r4, r4] │ │ │ │ + vshr.u32 d0, d31, #16 │ │ │ │ + str r6, [r2, r4] │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #64] @ (38ca58 ) │ │ │ │ + ldr r7, [pc, #0] @ (38ca18 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc │ │ │ │ + add r2, sp │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #440] @ (38cbd8 ) │ │ │ │ + ldr r7, [pc, #376] @ (38cb98 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, r7 │ │ │ │ + add r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ - nop │ │ │ │ + bkpt 0x00f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #56] @ (38ca64 ) │ │ │ │ + ldr r5, [pc, #1016] @ (38ce24 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r0, r2 │ │ │ │ + add r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ - bics r0, r5 │ │ │ │ + bics r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #640] @ (38ccb8 ) │ │ │ │ + ldr r7, [pc, #576] @ (38cc78 ) │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x0082 │ │ │ │ + bkpt 0x0072 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x005c │ │ │ │ + bkpt 0x004c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - muls r0, r6 │ │ │ │ + muls r0, r4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #120] @ (38cac0 ) │ │ │ │ + ldr r7, [pc, #56] @ (38ca80 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #544] @ (38cc6c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -457132,15 +457133,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38c740 │ │ │ │ ldr r0, [pc, #368] @ (38cc7c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38c740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c740 │ │ │ │ ldr r3, [pc, #352] @ (38cc80 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -457149,45 +457150,45 @@ │ │ │ │ ldr r3, [pc, #332] @ (38cc78 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38c740 │ │ │ │ ldr r0, [pc, #332] @ (38cc84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38c740 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #320] @ (38cc88 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #316] @ (38cc8c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #316] @ (38cc90 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2579 @ 0xa13 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38c3ca │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #292] @ (38cc94 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #292] @ (38cc98 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #292] @ (38cc9c ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2573 @ 0xa0d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38c3ca │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 38c89a │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 38c89a │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -457199,15 +457200,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #252] @ (38cca8 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2608 @ 0xa30 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38c3ca │ │ │ │ ldr r3, [pc, #236] @ (38ccac ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cab6 │ │ │ │ @@ -457215,15 +457216,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38cab6 │ │ │ │ ldr r0, [pc, #212] @ (38ccb0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38cab6 │ │ │ │ ldr r3, [pc, #204] @ (38ccb4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38ca98 │ │ │ │ @@ -457234,15 +457235,15 @@ │ │ │ │ bpl.w 38ca98 │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #176] @ (38ccb8 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38ca98 │ │ │ │ ldr r3, [pc, #148] @ (38ccac ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cade │ │ │ │ @@ -457251,15 +457252,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38cade │ │ │ │ ldr r0, [pc, #140] @ (38ccbc ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38cade │ │ │ │ ldr r3, [pc, #128] @ (38ccc0 ) │ │ │ │ movw r2, #1407 @ 0x57f │ │ │ │ ldr r1, [pc, #128] @ (38ccc4 ) │ │ │ │ ldr r0, [pc, #128] @ (38ccc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -457273,65 +457274,65 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #904 @ 0x388 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #40] @ (38cc9c ) │ │ │ │ + ldr r5, [pc, #1000] @ (38d05c ) │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #456] @ (38ce48 ) │ │ │ │ + ldr r5, [pc, #392] @ (38ce08 ) │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #0] @ (38cc88 ) │ │ │ │ + ldr r4, [pc, #960] @ (38d048 ) │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 38cce8 │ │ │ │ + cbnz r6, 38cce4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r1 │ │ │ │ + eors r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #320] @ (38cdd4 ) │ │ │ │ + ldr r4, [pc, #256] @ (38cd94 ) │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r0, 38ccec │ │ │ │ + cbnz r0, 38cce8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eors r4, r4 │ │ │ │ + eors r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #984] @ (38d078 ) │ │ │ │ + ldr r3, [pc, #920] @ (38d038 ) │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 38ccea │ │ │ │ + cbnz r6, 38cce6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ands r2, r6 │ │ │ │ + ands r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #432] @ (38ce5c ) │ │ │ │ + ldr r4, [pc, #368] @ (38ce1c ) │ │ │ │ movs r7, r7 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #112] @ (38cd24 ) │ │ │ │ + ldr r5, [pc, #48] @ (38cce4 ) │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #688] @ (38cf6c ) │ │ │ │ + ldr r4, [pc, #624] @ (38cf2c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #784] @ (38cfd0 ) │ │ │ │ + ldr r4, [pc, #720] @ (38cf90 ) │ │ │ │ movs r7, r7 │ │ │ │ - rev16 r6, r7 │ │ │ │ + rev16 r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #152 @ 0x98 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #184] @ (38cd84 ) │ │ │ │ + ldr r1, [pc, #120] @ (38cd44 ) │ │ │ │ movs r7, r7 │ │ │ │ - rev16 r6, r4 │ │ │ │ + rev16 r6, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #1000] @ (38d0c0 ) │ │ │ │ + ldr r0, [pc, #936] @ (38d080 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038ccd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -457379,26 +457380,26 @@ │ │ │ │ bl 3854d8 │ │ │ │ b.n 38cd10 │ │ │ │ ldr r1, [pc, #32] @ (38cd70 ) │ │ │ │ ldr r0, [pc, #36] @ (38cd74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 72e70c │ │ │ │ + bl 72e6fc │ │ │ │ blx 262e94 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ svc 246 @ 0xf6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ svc 208 @ 0xd0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r4, 38cd90 │ │ │ │ + cbnz r4, 38cd8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #920] @ (38d110 ) │ │ │ │ + ldr r3, [pc, #856] @ (38d0d0 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038cd78 : │ │ │ │ ldr.w r2, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r2, 38cd8c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457422,15 +457423,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (38cdc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldmia r7!, {r1, r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -457439,51 +457440,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (38ce30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #72] @ (38ce34 ) │ │ │ │ ldr r1, [pc, #72] @ (38ce38 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #56] @ (38ce3c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (38ce40 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #52] @ (38ce44 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r5, #9] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #896 @ 0x380 │ │ │ │ + add r2, sp, #832 @ 0x340 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb.w r0, [r8, #63] @ 0x3f │ │ │ │ + strb.w r0, [r8, #63] @ 0x3f │ │ │ │ strh r6, [r0, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ udf #214 @ 0xd6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -457497,59 +457498,59 @@ │ │ │ │ ldr r1, [pc, #120] @ (38ced8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #104] @ (38cedc ) │ │ │ │ ldr r1, [pc, #104] @ (38cee0 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #84] @ (38cee4 ) │ │ │ │ ldr r1, [pc, #88] @ (38cee8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 43b9bc │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 43b9bc │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 43b9bc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 389090 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r3, #60] @ 0x3c │ │ │ │ + strh r2, [r1, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #198 @ 0xc6 │ │ │ │ + cmp r0, #182 @ 0xb6 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb.w r0, [r2, pc, lsl #3] │ │ │ │ - cmp r0, #120 @ 0x78 │ │ │ │ + strb.w r0, [r2, pc, lsl #3] │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - ble.n 38ceac │ │ │ │ + ble.n 38ce8c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038ceec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -457691,15 +457692,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 38cf44 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -457727,19 +457728,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 43b9ac │ │ │ │ mov r1, r4 │ │ │ │ b.n 38d07e │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #250 @ 0xfa │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ movs r5, r7 │ │ │ │ - rev16 r0, r5 │ │ │ │ + rev16 r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (38d268 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -457751,33 +457752,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #388] @ (38d274 ) │ │ │ │ ldr r1, [pc, #392] @ (38d278 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #372] @ (38d27c ) │ │ │ │ ldr r1, [pc, #372] @ (38d280 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -457810,15 +457811,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 38d014 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 38d238 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (38d290 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -457885,63 +457886,63 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #40] @ 0x28 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #92 @ 0x5c │ │ │ │ + movs r6, #76 @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r4, 38d2a6 │ │ │ │ + cbnz r4, 38d2a2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #896 @ (adr r7, 38d5f8 ) │ │ │ │ + add r7, pc, #832 @ (adr r7, 38d5b8 ) │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf598003f │ │ │ │ - movs r6, #0 │ │ │ │ + @ instruction: 0xf588003f │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ movs r5, r7 │ │ │ │ - blt.n 38d354 │ │ │ │ + blt.n 38d334 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #528] @ (38d498 ) │ │ │ │ + ldr r4, [pc, #464] @ (38d458 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #480] @ (38d46c ) │ │ │ │ + ldr r4, [pc, #416] @ (38d42c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #392] @ (38d418 ) │ │ │ │ + ldr r4, [pc, #328] @ (38d3d8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #296] @ (38d3bc ) │ │ │ │ + ldr r4, [pc, #232] @ (38d37c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #232] @ (38d380 ) │ │ │ │ + ldr r4, [pc, #168] @ (38d340 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #192] @ (38d35c ) │ │ │ │ + ldr r4, [pc, #128] @ (38d31c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038d29c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 437244 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 38ce48 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ mov r0, r4 │ │ │ │ bl 38d0b8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 439d94 │ │ │ │ nop │ │ │ │ │ │ │ │ 0038d2fc : │ │ │ │ @@ -457959,15 +457960,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (38d418 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -458044,29 +458045,29 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (38d424 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5dc208 │ │ │ │ + b.w 5dc1f8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb77a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #80 @ 0x50 │ │ │ │ + subs r5, #64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - str??.w r0, [ip, sp, lsl #3] │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + ldr.w r0, [ip, sp, lsl #3] │ │ │ │ + @ instruction: 0xb69e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #880 @ (adr r4, 38d794 ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 38d754 ) │ │ │ │ movs r4, r7 │ │ │ │ - vqadd.s16 d0, d0, d31 │ │ │ │ + vqadd.s8 d0, d0, d31 │ │ │ │ │ │ │ │ 0038d428 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ @@ -458110,15 +458111,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #92] @ (38d500 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -458137,19 +458138,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + push {r1, r4, r5, r6, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r3, #10] │ │ │ │ + strh r0, [r1, #10] │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038d504 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -458164,34 +458165,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (38d6bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #384] @ (38d6c0 ) │ │ │ │ ldr r1, [pc, #388] @ (38d6c4 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #372] @ (38d6c8 ) │ │ │ │ ldr r1, [pc, #372] @ (38d6cc ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -458215,22 +458216,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (38d6d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d684 │ │ │ │ vldr d7, [pc, #196] @ 38d6a0 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (38d6dc ) │ │ │ │ @@ -458301,40 +458302,40 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r7, lr} │ │ │ │ + push {r3, r4, r5, r6, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #688 @ (adr r3, 38d968 ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 38d928 ) │ │ │ │ movs r4, r7 │ │ │ │ - sbc.w r0, r6, #63 @ 0x3f │ │ │ │ + adcs.w r0, r6, #63 @ 0x3f │ │ │ │ bvc.n 38d62c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r1, #200 @ 0xc8 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 38d728 │ │ │ │ + bvc.n 38d708 │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf634003d │ │ │ │ - push {r1, r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf624003d │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #152 @ (adr r3, 38d770 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 38d730 ) │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf0e0003f │ │ │ │ - ldr r0, [pc, #280] @ (38d7f8 ) │ │ │ │ + @ instruction: 0xf0d0003f │ │ │ │ + ldr r0, [pc, #216] @ (38d7b8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #264] @ (38d7ec ) │ │ │ │ + ldr r0, [pc, #200] @ (38d7ac ) │ │ │ │ movs r7, r7 │ │ │ │ - blx r9 │ │ │ │ + blx r7 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #176] @ (38d79c ) │ │ │ │ + ldr r0, [pc, #112] @ (38d75c ) │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r0, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 0038d6f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -458346,15 +458347,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (38d7c0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 38d796 │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 38d732 │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -458368,46 +458369,46 @@ │ │ │ │ bl 43c824 │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 43c824 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 38ce48 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e270c │ │ │ │ + b.w 5e26fc │ │ │ │ ldr r1, [pc, #44] @ (38d7c4 ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (38d7c8 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cbz r4, 38d822 │ │ │ │ + cbz r4, 38d81e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ - eor.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ - mov sl, r9 │ │ │ │ + orns r0, r0, #12386304 @ 0xbd0000 │ │ │ │ + mov sl, r7 │ │ │ │ movs r7, r7 │ │ │ │ - mov ip, fp │ │ │ │ + mov ip, r9 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038d7cc : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -458533,66 +458534,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (38d98c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 38d8b2 │ │ │ │ ldr r3, [pc, #84] @ (38d990 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (38d994 ) │ │ │ │ ldr r1, [pc, #84] @ (38d998 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38d934 │ │ │ │ ldr r3, [pc, #68] @ (38d99c ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (38d9a0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (38d9a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38d934 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 38d958 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 38d9e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbz r6, 38d9a6 │ │ │ │ + cbz r6, 38d9a2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r0, sp │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, r8 │ │ │ │ + cmp r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r2, 38d9ac │ │ │ │ + cbz r2, 38d9a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp ip, r2 │ │ │ │ + cmp ip, r0 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r2, 38d9b0 │ │ │ │ + cbz r2, 38d9ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, r4 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, r0 │ │ │ │ + add ip, lr │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -458607,15 +458608,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (38d9dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ stmia r3!, {r1, r4, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -458623,39 +458624,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (38da38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (38da3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #52] @ (38da40 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (38da44 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbz r6, 38da44 │ │ │ │ + cbz r6, 38da40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #800] @ 0x320 │ │ │ │ movs r4, r7 │ │ │ │ - stc 0, cr0, [lr], {63} @ 0x3f │ │ │ │ + ldcl 0, cr0, [lr], #-252 @ 0xffffff04 │ │ │ │ strb r6, [r5, #23] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 0038da48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -458676,24 +458677,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #284] @ (38dba8 ) │ │ │ │ ldr r1, [pc, #288] @ (38dbac ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 38daac │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -458718,23 +458719,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #204] @ (38dbbc ) │ │ │ │ ldr r1, [pc, #204] @ (38dbc0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 388b08 │ │ │ │ ldr r3, [pc, #188] @ (38dbc4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38db4c │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -458775,58 +458776,58 @@ │ │ │ │ ldr r0, [pc, #100] @ (38dbd0 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38db0e │ │ │ │ ldr r3, [pc, #76] @ (38dbd4 ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (38dbd8 ) │ │ │ │ ldr r0, [pc, #80] @ (38dbdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bcs.n 38dc94 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ movs r4, r7 │ │ │ │ - stc 0, cr0, [r4], #-252 @ 0xffffff04 │ │ │ │ - adds r4, r7, #1 │ │ │ │ + ldc 0, cr0, [r4], {63} @ 0x3f │ │ │ │ + adds r4, r5, #1 │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 38db78 │ │ │ │ + bne.n 38db58 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ + add sp, #296 @ 0x128 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ movs r4, r7 │ │ │ │ - subs.w r0, r2, pc, rrx │ │ │ │ - adds r6, r2, #0 │ │ │ │ + sub.w r0, r2, pc, rrx │ │ │ │ + adds r6, r0, #0 │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 38dcc0 │ │ │ │ + bne.n 38dca0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r0 │ │ │ │ + mvns r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #656 @ 0x290 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mvns r6, r0 │ │ │ │ + bics r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ - mvns r6, r2 │ │ │ │ + mvns r6, r0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038dbe0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -458840,26 +458841,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r9, [pc, #292] @ 38dd38 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #288] @ (38dd3c ) │ │ │ │ ldr r1, [pc, #288] @ (38dd40 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 38dc42 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -458900,23 +458901,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #156] @ (38dd50 ) │ │ │ │ ldr r1, [pc, #160] @ (38dd54 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 388b08 │ │ │ │ ldr r3, [pc, #144] @ (38dd58 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38dc66 │ │ │ │ ldr r3, [pc, #136] @ (38dd5c ) │ │ │ │ @@ -458934,15 +458935,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (38dd64 ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38dc66 │ │ │ │ mov r0, r6 │ │ │ │ bl 38bc30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38dc52 │ │ │ │ b.n 38dc62 │ │ │ │ ldr r3, [pc, #80] @ (38dd68 ) │ │ │ │ @@ -458951,47 +458952,47 @@ │ │ │ │ ldr r0, [pc, #80] @ (38dd70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ movs r4, r7 │ │ │ │ - eor.w r0, sl, pc, rrx │ │ │ │ + orns r0, sl, pc, rrx │ │ │ │ beq.n 38dcb0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + subs r4, r3, r3 │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 38ddec │ │ │ │ + beq.n 38ddcc │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #560 @ 0x230 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #248] @ 0xf8 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrd r0, r0, [r4, #252]! @ 0xfc │ │ │ │ - subs r4, r2, r1 │ │ │ │ + strd r0, r0, [r4, #252]! @ 0xfc │ │ │ │ + subs r4, r0, r1 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #72 @ 0x48 │ │ │ │ + add r6, sp, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - tst r4, r6 │ │ │ │ + tst r4, r4 │ │ │ │ movs r7, r7 │ │ │ │ - negs r4, r0 │ │ │ │ + tst r4, r6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038dd74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -459043,28 +459044,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (38de24 ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38ddb6 │ │ │ │ nop │ │ │ │ ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r6, r6 │ │ │ │ + adcs r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r1, #144 @ 0x90 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 38de42 │ │ │ │ movs r0, #0 │ │ │ │ @@ -459133,28 +459134,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (38df00 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (38df04 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38dea2 │ │ │ │ nop │ │ │ │ ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #192 @ 0xc0 │ │ │ │ + subs r0, #176 @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r7 │ │ │ │ + lsls r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -459177,40 +459178,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (38e1c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #612] @ (38e1c8 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [pc, #592] @ (38e1cc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38e19c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a3870 │ │ │ │ + bl 6a3860 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (38e1d0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 38dfba │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38e1ac │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -459220,59 +459221,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38e052 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (38e1d4 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (38e1d8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (38e1dc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (38e1e0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (38e1e4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (38e1e8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38e112 │ │ │ │ ldr.w sl, [pc, #400] @ 38e1ec │ │ │ │ ldr r3, [pc, #400] @ (38e1f0 ) │ │ │ │ ldr.w fp, [pc, #404] @ 38e1f4 │ │ │ │ add sl, pc │ │ │ │ @@ -459296,25 +459297,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38e110 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 38e06e │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -459336,24 +459337,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 38e0a8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (38e200 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 38e138 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 38e138 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 38e138 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -459369,27 +459370,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (38e204 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 38e0a2 │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 38e17c │ │ │ │ ldr r3, [pc, #156] @ (38e208 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 38e0a2 │ │ │ │ ldr r3, [pc, #148] @ (38e20c ) │ │ │ │ add r3, pc │ │ │ │ b.n 38e0ec │ │ │ │ ldr r3, [pc, #144] @ (38e210 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38e16c │ │ │ │ @@ -459397,74 +459398,74 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (38e214 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 38dfc4 │ │ │ │ ldr r1, [pc, #120] @ (38e218 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 38df92 │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (38e21c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 38dfba │ │ │ │ - lsls r0, r5 │ │ │ │ + lsls r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r5 │ │ │ │ + lsls r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - mcr 0, 5, r0, cr4, cr12, {1} │ │ │ │ - lsls r0, r4 │ │ │ │ + mrc 0, 4, r0, cr4, cr12, {1} │ │ │ │ + lsls r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r1 │ │ │ │ + lsls r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r1 │ │ │ │ + lsls r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r3 │ │ │ │ + lsrs r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r3 │ │ │ │ + lsrs r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r4 │ │ │ │ + lsrs r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r6 │ │ │ │ + lsrs r4, r4 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r4 │ │ │ │ + asrs r6, r2 │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r4, r1 │ │ │ │ + adcs r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ - adcs r0, r4 │ │ │ │ + adcs r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r0 │ │ │ │ + lsrs r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #10 │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ - eors r0, r4 │ │ │ │ + eors r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - eors r2, r4 │ │ │ │ + eors r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + subs r6, #122 @ 0x7a │ │ │ │ movs r7, r7 │ │ │ │ - bne.n 38e238 │ │ │ │ + bne.n 38e218 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 38e230 │ │ │ │ + beq.n 38e210 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #240 @ 0xf0 │ │ │ │ + subs r6, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + subs r6, #128 @ 0x80 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038e220 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -459491,15 +459492,15 @@ │ │ │ │ bne.n 38e24e │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38e248 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 708378 │ │ │ │ + b.w 708368 │ │ │ │ nop │ │ │ │ ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ blx ip │ │ │ │ ... │ │ │ │ │ │ │ │ 0038e278 : │ │ │ │ @@ -459542,23 +459543,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (38e3fc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #272] @ (38e400 ) │ │ │ │ ldr r1, [pc, #276] @ (38e404 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 388b08 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (38e408 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -459580,15 +459581,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 38e414 │ │ │ │ ldr.w r8, [pc, #204] @ 38e418 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 38e3a0 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -459605,15 +459606,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 38e35c │ │ │ │ ldr r2, [pc, #116] @ (38e420 ) │ │ │ │ ldr r3, [pc, #64] @ (38e3ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -459641,41 +459642,41 @@ │ │ │ │ blx 2629e4 <__snprintf_chk@plt> │ │ │ │ b.n 38e2d0 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldmia r2, {r2, r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r6] │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r0, sp, #648 @ 0x288 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #928] @ 0x3a0 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 38eb60 │ │ │ │ + b.n 38eb40 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r3, #16 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1!, {r7} │ │ │ │ + ldmia r1!, {r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #992 @ (adr r6, 38e7f4 ) │ │ │ │ + add r6, pc, #928 @ (adr r6, 38e7b4 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ ldmia r1!, {r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r6, #62 @ 0x3e │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038e428 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -459691,15 +459692,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -459721,15 +459722,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (38e6f8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 487c00 │ │ │ │ ldr r2, [pc, #580] @ (38e6fc ) │ │ │ │ ldr r3, [pc, #560] @ (38e6e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -459745,114 +459746,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (38e700 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e564 │ │ │ │ + bl 71e554 │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 39317c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38e656 │ │ │ │ ldr r1, [pc, #516] @ (38e704 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e2e8 │ │ │ │ + bl 71e2d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38e6c6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 388dbc │ │ │ │ ldr r1, [pc, #496] @ (38e708 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 71e654 │ │ │ │ + bl 71e644 │ │ │ │ cbz r0, 38e53c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (38e70c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e2e8 │ │ │ │ + bl 71e2d8 │ │ │ │ cbz r0, 38e554 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (38e710 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e2e8 │ │ │ │ + bl 71e2d8 │ │ │ │ cbz r0, 38e56c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (38e714 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ ldr r1, [pc, #412] @ (38e718 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ ldr r1, [pc, #400] @ (38e71c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ ldr r1, [pc, #388] @ (38e720 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ ldr r1, [pc, #376] @ (38e724 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ ldr r1, [pc, #364] @ (38e728 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ ldr r1, [pc, #352] @ (38e72c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ ldr r1, [pc, #340] @ (38e730 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e5b0 │ │ │ │ + bl 71e5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 39295c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38e68c │ │ │ │ @@ -459865,52 +459866,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #288] @ (38e740 ) │ │ │ │ ldr r1, [pc, #288] @ (38e744 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 388b08 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (38e748 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 6a38fc │ │ │ │ + bl 6a38ec │ │ │ │ b.n 38e4ac │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 723580 │ │ │ │ + bl 723570 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38e6aa │ │ │ │ ldr r1, [pc, #228] @ (38e74c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 71e654 │ │ │ │ + bl 71e644 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 38e50c │ │ │ │ ldr r3, [pc, #208] @ (38e750 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (38e754 ) │ │ │ │ ldr r1, [pc, #212] @ (38e758 ) │ │ │ │ add r3, pc │ │ │ │ @@ -459924,118 +459925,118 @@ │ │ │ │ ldr r1, [pc, #204] @ (38e764 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ b.n 38e4ac │ │ │ │ ldr r3, [pc, #188] @ (38e768 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (38e76c ) │ │ │ │ ldr r1, [pc, #188] @ (38e770 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38e4ac │ │ │ │ ldr r3, [pc, #172] @ (38e774 ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (38e778 ) │ │ │ │ ldr r1, [pc, #172] @ (38e77c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38e4ac │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r2, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r6, r1 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #968 @ (adr r6, 38eabc ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 38ea7c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r6, #12 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #234 @ 0xea │ │ │ │ + subs r5, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ ldmia r0!, {r2, r3, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ - movs r7, r7 │ │ │ │ - subs r6, #18 │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #8 │ │ │ │ + subs r6, #2 │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #212 @ 0xd4 │ │ │ │ - movs r7, r7 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r5, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #158 @ 0x9e │ │ │ │ + subs r5, #190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #496 @ (adr r5, 38e928 ) │ │ │ │ + subs r5, #150 @ 0x96 │ │ │ │ + movs r7, r7 │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ + movs r7, r7 │ │ │ │ + add r5, pc, #432 @ (adr r5, 38e8e8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 38e844 │ │ │ │ + b.n 38e824 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r4, #3 │ │ │ │ + asrs r6, r2, #3 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r5, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #142 @ 0x8e │ │ │ │ + subs r4, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #32 @ (adr r5, 38e774 ) │ │ │ │ + add r4, pc, #992 @ (adr r4, 38eb34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r4, #10 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #0 │ │ │ │ + subs r3, #240 @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #984 @ (adr r4, 38eb38 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 38eaf8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #240 @ 0xf0 │ │ │ │ + subs r4, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #872 @ (adr r4, 38ead4 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 38ea94 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r4, #24 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r3, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #760 @ (adr r4, 38ea70 ) │ │ │ │ + add r4, pc, #696 @ (adr r4, 38ea30 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r3, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (38ea70 ) │ │ │ │ @@ -460305,23 +460306,23 @@ │ │ │ │ bl 38e780 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 38ea48 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r4, #192 @ 0xc0 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #576] @ 0x240 │ │ │ │ movs r6, r7 │ │ │ │ stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r0!, {r5, r6, r7} │ │ │ │ + ldmia r0!, {r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0038ea88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -460427,15 +460428,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (38ec74 ) │ │ │ │ ldr r1, [pc, #228] @ (38ec78 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -460456,26 +460457,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (38ec80 ) │ │ │ │ ldr r1, [pc, #168] @ (38ec84 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38eba4 │ │ │ │ ldr.w ip, [pc, #152] @ 38ec88 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (38ec8c ) │ │ │ │ ldr r1, [pc, #152] @ (38ec90 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38eba4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -460503,37 +460504,37 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ movs r0, #1 │ │ │ │ b.n 38eba6 │ │ │ │ nop │ │ │ │ - subs r0, #120 @ 0x78 │ │ │ │ + subs r0, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #128 @ (adr r0, 38ecf8 ) │ │ │ │ + add r0, pc, #64 @ (adr r0, 38ecb8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #54 @ 0x36 │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #108 @ 0x6c │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #864] @ 0x360 │ │ │ │ + ldr r7, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #236 @ 0xec │ │ │ │ + adds r7, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #210 @ 0xd2 │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + movs r6, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (38ed24 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -460580,26 +460581,26 @@ │ │ │ │ bpl.n 38ecbc │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (38ed34 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38ecbc │ │ │ │ nop │ │ │ │ stmia r0!, {r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #70 @ 0x46 │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -460671,15 +460672,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (38ee20 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38ed70 │ │ │ │ b.n 38ed86 │ │ │ │ ldr r3, [pc, #40] @ (38ee24 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (38ee28 ) │ │ │ │ ldr r0, [pc, #40] @ (38ee2c ) │ │ │ │ @@ -460693,21 +460694,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r5, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #140 @ 0x8c │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038ee30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -460716,15 +460717,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ ldr r3, [pc, #280] @ (38ef78 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 38ee76 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -460771,32 +460772,32 @@ │ │ │ │ bl 38aa68 │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 5de9ac │ │ │ │ + bl 5de99c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38eeb8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ cbz r7, 38ef20 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 38ef08 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -460823,23 +460824,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (38ef84 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38ef2e │ │ │ │ ldmia r1, {r1, r5, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r4, [sp, #328] @ 0x148 │ │ │ │ + ldr r4, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #100 @ 0x64 │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038ef88 : │ │ │ │ ldrh.w r2, [r0, #1460] @ 0x5b4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38f030 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -460883,17 +460884,17 @@ │ │ │ │ ldrh r7, [r3, #14] │ │ │ │ cbz r7, 38f010 │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 38eff8 │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 260f78 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -460994,37 +460995,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (38f140 ) │ │ │ │ ldr r0, [pc, #56] @ (38f144 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r2, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #50 @ 0x32 │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #234 @ 0xea │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + movs r0, #138 @ 0x8a │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #118 @ 0x76 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r2, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f148 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -461037,16 +461038,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (38f42c ) │ │ │ │ ldr r2, [pc, #704] @ (38f430 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r3, [pc, #692] @ (38f434 ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38f26e │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -461084,15 +461085,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 38f2c2 │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 38f2de │ │ │ │ @@ -461152,15 +461153,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461176,39 +461177,39 @@ │ │ │ │ ldr r1, [pc, #388] @ (38f450 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38f29e │ │ │ │ ldr r3, [pc, #372] @ (38f454 ) │ │ │ │ ldr r2, [pc, #372] @ (38f458 ) │ │ │ │ ldr r1, [pc, #376] @ (38f45c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #301 @ 0x12d │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38f29e │ │ │ │ ldr r3, [pc, #356] @ (38f460 ) │ │ │ │ mov.w r2, #306 @ 0x132 │ │ │ │ ldr r4, [pc, #352] @ (38f464 ) │ │ │ │ ldr r1, [pc, #356] @ (38f468 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38f29e │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -461281,15 +461282,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38f29e │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 38f31c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -461300,72 +461301,72 @@ │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (38f47c ) │ │ │ │ mov.w r2, #278 @ 0x116 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38f29e │ │ │ │ ldr r4, [pc, #112] @ (38f480 ) │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #108] @ (38f484 ) │ │ │ │ mov.w r2, #286 @ 0x11e │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38f29e │ │ │ │ - ldr r2, [sp, #352] @ 0x160 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 38f474 │ │ │ │ + bpl.n 38f454 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ stmia r6!, {r1, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ pli [r9, #4095] @ 0xfff │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #88 @ 0x58 │ │ │ │ + adds r3, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #62 @ 0x3e │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r2, #146 @ 0x92 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #848] @ 0x350 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #228 @ 0xe4 │ │ │ │ + adds r0, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r0, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #186 @ 0xba │ │ │ │ + adds r2, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #198 @ 0xc6 │ │ │ │ + adds r0, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r2, #36 @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #254 @ 0xfe │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #20 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #26 │ │ │ │ + adds r1, #10 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f488 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -461388,24 +461389,24 @@ │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38f526 │ │ │ │ ldr r5, [pc, #348] @ (38f620 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #340] @ (38f624 ) │ │ │ │ ldr r1, [pc, #340] @ (38f628 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #11 │ │ │ │ add.w ip, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38f57e │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 38f59a │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -461460,46 +461461,46 @@ │ │ │ │ ldr r1, [pc, #212] @ (38f640 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #361 @ 0x169 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38f596 │ │ │ │ ldr r4, [pc, #196] @ (38f644 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #192] @ (38f648 ) │ │ │ │ mov.w r2, #370 @ 0x172 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ b.n 38f528 │ │ │ │ ldr r2, [pc, #176] @ (38f64c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #172] @ (38f650 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38f596 │ │ │ │ ldr r4, [pc, #156] @ (38f654 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #156] @ (38f658 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 38f596 │ │ │ │ blx 262908 │ │ │ │ ldr r3, [pc, #136] @ (38f65c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -461528,43 +461529,43 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb846 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xb83e │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r2, #16] │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r2, #9 │ │ │ │ + lsls r4, r0, #9 │ │ │ │ movs r5, r7 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ @ instruction: 0xb7b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r6, [sp, #312] @ 0x138 │ │ │ │ + str r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #94 @ 0x5e │ │ │ │ + cmp r6, #78 @ 0x4e │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #146 @ 0x92 │ │ │ │ + adds r0, #130 @ 0x82 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #172 @ 0xac │ │ │ │ + adds r0, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #40 @ 0x28 │ │ │ │ + cmp r6, #24 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ stmia r2!, {r1, r3, r5} │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -461669,26 +461670,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (38f788 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38f736 │ │ │ │ nop │ │ │ │ push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f78c : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 38f79c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -461787,19 +461788,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38f898 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #76 @ 0x4c │ │ │ │ + cmp r3, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #104 @ 0x68 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f89c : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -461837,19 +461838,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38f910 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + cmp r2, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #8 │ │ │ │ + cmp r5, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f914 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 38f928 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -461934,15 +461935,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5eb638 │ │ │ │ + bl 5eb628 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -461952,15 +461953,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5ebbb0 │ │ │ │ + bl 5ebba0 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 38fa74 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -462020,48 +462021,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 38fb2e │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 2fca00 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #64] @ (38fb58 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2f1b4c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 38fae2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r6, #23] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r2, #1 │ │ │ │ sxth r4, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -462236,26 +462237,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (38febc ) │ │ │ │ ldr r7, [pc, #412] @ (38fec0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38fe20 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 38fea2 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -462327,15 +462328,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (38fee0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 38fc6e │ │ │ │ ldr r3, [pc, #192] @ (38fee4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38fd56 │ │ │ │ ldr.w lr, [pc, #192] @ 38fee8 │ │ │ │ add lr, pc │ │ │ │ b.n 38fdde │ │ │ │ @@ -462399,73 +462400,73 @@ │ │ │ │ nop │ │ │ │ sub sp, #392 @ 0x188 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 38fdc8 │ │ │ │ + bpl.n 38ffa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 38ff94 │ │ │ │ + bpl.n 38ff74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 38ff70 │ │ │ │ + bpl.n 38ff50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 38ff48 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - bpl.n 38ff1c │ │ │ │ + bpl.n 38ff28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bpl.n 38fefc │ │ │ │ lsls r2, r0, #1 │ │ │ │ + bpl.n 38fedc │ │ │ │ + lsls r2, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #32 │ │ │ │ + cmp r1, #16 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r0, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r2, #9 │ │ │ │ + asrs r2, r0, #9 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r4, #86 @ 0x56 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r7, #8 │ │ │ │ + asrs r2, r5, #8 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r6, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 38fe9c │ │ │ │ + bpl.n 38fe7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #192 @ 0xc0 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 38fe84 │ │ │ │ + bpl.n 38fe64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 38fe68 │ │ │ │ + bpl.n 38fe48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r6, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 38fe44 │ │ │ │ + bpl.n 390024 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #128 @ 0x80 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -462678,19 +462679,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (390154 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #26] │ │ │ │ + ldrh r2, [r4, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r6, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r3, #30 │ │ │ │ + lsrs r0, r1, #30 │ │ │ │ movs r7, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -462820,23 +462821,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39033c │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -462886,15 +462887,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3903ac ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -462907,29 +462908,29 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 390322 │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #16] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eors.w r0, r8, #12320768 @ 0xbc0000 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + eor.w r0, r8, #12320768 @ 0xbc0000 │ │ │ │ + strh r4, [r2, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r3, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #68 @ 0x44 │ │ │ │ + movs r4, #52 @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #46 @ 0x2e │ │ │ │ + movs r4, #30 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003903b0 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5dea9c │ │ │ │ + b.w 5dea8c │ │ │ │ nop │ │ │ │ │ │ │ │ 003903b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -462943,22 +462944,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 390454 │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 390454 │ │ │ │ @@ -462995,15 +462996,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (3904ec ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -463012,15 +463013,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (3904f4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 390476 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 38fab0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -463031,28 +463032,28 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 39043a │ │ │ │ - ldrh r6, [r3, #6] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf356003c │ │ │ │ - strh r2, [r4, r0] │ │ │ │ + @ instruction: 0xf346003c │ │ │ │ + strh r2, [r2, r0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r2, #2] │ │ │ │ + ldrh r0, [r0, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r3, #28 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #6 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #86 @ 0x56 │ │ │ │ + movs r3, #70 @ 0x46 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r2, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003904f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -463174,17 +463175,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (390698 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5dc070 │ │ │ │ + bl 5dc060 │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -463204,21 +463205,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #24 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r1, #52] @ 0x34 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r5, #10] │ │ │ │ + strb r2, [r3, #10] │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0039069c : │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -463239,15 +463240,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 390706 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 260f78 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -463383,22 +463384,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (39085c ) │ │ │ │ ldr r1, [pc, #28] @ (390860 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 39082e │ │ │ │ - movs r0, #4 │ │ │ │ + subs r4, r6, #7 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r5, #7 │ │ │ │ + subs r2, r3, #7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00390864 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -463472,25 +463473,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (390934 ) │ │ │ │ ldr r0, [pc, #32] @ (390938 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strh r2, [r3, #32] │ │ │ │ + strh r2, [r1, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r2, #6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r1, #7 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r6, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + subs r6, r7, #5 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r4, #6 │ │ │ │ + subs r2, r2, #6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 3909e0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -463508,15 +463509,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (3909f0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38cf3c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -463545,21 +463546,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r0, #30] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r1, #28 │ │ │ │ + lsls r4, r7, #27 │ │ │ │ movs r7, r7 │ │ │ │ add r3, pc, #496 @ (adr r3, 390bdc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r5} │ │ │ │ + stmia r2!, {r4} │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ add r3, pc, #184 @ (adr r3, 390ab4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -463573,15 +463574,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (390a80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38cf3c │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (390a84 ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -463605,19 +463606,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r7, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r3, #25 │ │ │ │ + lsls r2, r1, #25 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -463631,15 +463632,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 2fca00 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (390b18 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 390ae2 │ │ │ │ movs r3, #0 │ │ │ │ @@ -463653,31 +463654,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #40] @ (390b1c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2f1b4c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e270c │ │ │ │ - cbnz r6, 390b8a │ │ │ │ + b.w 5e26fc │ │ │ │ + cbnz r6, 390b86 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r7, #18] │ │ │ │ + strh r0, [r5, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r3, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ add r2, pc, #128 @ (adr r2, 390b9c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ blx ip │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -463842,15 +463843,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (390dd0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e29b0 │ │ │ │ + bl 5e29a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 390d70 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -463932,20 +463933,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (390ddc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfabc003e │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + @ instruction: 0xfaac003e │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r4, r3 │ │ │ │ + subs r4, r2, r3 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r7, r4 │ │ │ │ + subs r4, r5, r4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00390de0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -464010,15 +464011,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 390e6a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (390ec4 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (390ec8 ) │ │ │ │ ldr r0, [pc, #32] @ (390ecc ) │ │ │ │ @@ -464029,19 +464030,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r6, #25] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r7, r7 │ │ │ │ + adds r2, r5, r7 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r2, r1 │ │ │ │ + subs r2, r0, r1 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00390ed0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -464067,23 +464068,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r5, pc │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38878c │ │ │ │ cbnz r0, 390f7a │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -464109,44 +464110,44 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 390f3c │ │ │ │ movs r2, #9 │ │ │ │ b.n 390f3e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72dbd0 │ │ │ │ + bl 72dbc0 │ │ │ │ b.n 390f50 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r2, #28] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb79e │ │ │ │ + @ instruction: 0xb78e │ │ │ │ movs r7, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + ldrb r6, [r1, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 390fb0 │ │ │ │ + b.n 390f90 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #352] @ 0x160 │ │ │ │ + ldr r5, [sp, #288] @ 0x120 │ │ │ │ movs r6, r7 │ │ │ │ ldr r5, [sp, #576] @ 0x240 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00390fd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -464165,59 +464166,59 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add r5, pc │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deaec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38878c │ │ │ │ cbnz r0, 39103e │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 390de0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 39102c │ │ │ │ movs r2, #9 │ │ │ │ b.n 39102e │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + ldr r6, [r2, #12] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb69c │ │ │ │ + @ instruction: 0xb68c │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 390e80 │ │ │ │ + b.n 390e60 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r4, [sp, #352] @ 0x160 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00391080 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 38af14 │ │ │ │ │ │ │ │ @@ -464264,19 +464265,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (391100 ) │ │ │ │ ldr r0, [pc, #20] @ (391104 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r5, #16] │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r4, #30 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r6, #30 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00391108 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -464301,19 +464302,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (39115c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r0, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #368 @ (adr r4, 3912d0 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 391290 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00391160 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -464418,15 +464419,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (391324 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 39126c │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -464437,15 +464438,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (391330 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 3912a8 │ │ │ │ add sp, #12 │ │ │ │ @@ -464461,73 +464462,73 @@ │ │ │ │ ldr r4, [pc, #136] @ (391338 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (39133c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (391340 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (391344 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (391348 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r3, #11] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 390cec │ │ │ │ + b.n 390ccc │ │ │ │ movs r4, r7 │ │ │ │ - bics r0, r6 │ │ │ │ + bics r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics r2, r1 │ │ │ │ + muls r2, r7 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 390c9c │ │ │ │ + b.n 390c7c │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r2, #26 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r4, #92] @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ - cbz r4, 3913ae │ │ │ │ + cbz r4, 3913aa │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r3, #24 │ │ │ │ + asrs r0, r1, #24 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0039134c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -464541,24 +464542,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r3, 3913b0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -464613,24 +464614,24 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 3913e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 390b20 │ │ │ │ b.n 3913e4 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r4, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmp r6, r0 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 391bd4 │ │ │ │ + b.n 391bb4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0039144c : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5dea9c │ │ │ │ + b.w 5dea8c │ │ │ │ nop │ │ │ │ │ │ │ │ 00391454 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -464658,38 +464659,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr r2, [pc, #396] @ (391650 ) │ │ │ │ ldr r1, [pc, #396] @ (391654 ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 3915be │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -464701,19 +464702,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 39156a │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 3915fe │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -464730,15 +464731,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 391570 │ │ │ │ mov r0, r5 │ │ │ │ bl 390b20 │ │ │ │ b.n 391570 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #228] @ (391658 ) │ │ │ │ ldr r3, [pc, #204] @ (391640 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -464758,35 +464759,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 391508 │ │ │ │ b.n 39156a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (391664 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (391668 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 391570 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 391544 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -464798,58 +464799,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 391570 │ │ │ │ mov r0, r5 │ │ │ │ bl 3909fc │ │ │ │ mov r0, r5 │ │ │ │ bl 390b20 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 391570 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - sbcs r6, r1 │ │ │ │ + adcs r6, r7 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 391bb0 │ │ │ │ + b.n 391b90 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r0, 39168c │ │ │ │ + cbz r0, 391688 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 391ad8 │ │ │ │ + b.n 391ab8 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ movs r6, r7 │ │ │ │ str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r5, #14 │ │ │ │ + asrs r4, r3, #14 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r0, #12 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r1, #11 │ │ │ │ + asrs r4, r7, #10 │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r3, #28] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r4, #7 │ │ │ │ + asrs r6, r2, #7 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r3, #10 │ │ │ │ + asrs r4, r1, #10 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00391678 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -464935,56 +464936,56 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38cf3c │ │ │ │ ldr r2, [pc, #72] @ (3917c8 ) │ │ │ │ ldr r1, [pc, #72] @ (3917cc ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5dc070 │ │ │ │ + b.w 5dc060 │ │ │ │ ldr r3, [pc, #48] @ (3917d0 ) │ │ │ │ ldr r2, [pc, #52] @ (3917d4 ) │ │ │ │ ldr r1, [pc, #52] @ (3917d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3916d8 │ │ │ │ b.n 3916e2 │ │ │ │ nop │ │ │ │ - strb r2, [r0, #24] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r6} │ │ │ │ + push {r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - vst4.8 {d0-d3}, [lr :256], lr │ │ │ │ - str r6, [r1, #20] │ │ │ │ + ldr??.w r0, [lr, #62] @ 0x3e │ │ │ │ + str r6, [r7, #16] │ │ │ │ movs r4, r7 │ │ │ │ - add r3, sp, #520 @ 0x208 │ │ │ │ + add r3, sp, #456 @ 0x1c8 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r7, #21] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r5, #16] │ │ │ │ + str r6, [r3, #16] │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #856 @ 0x358 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003917dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -465040,15 +465041,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3918bc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (3918c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38cf3c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 391892 │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -465063,24 +465064,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (3918c8 ) │ │ │ │ ldr r0, [pc, #32] @ (3918cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r2, [r6, #18] │ │ │ │ + strb r2, [r4, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7fe003e │ │ │ │ - cbz r4, 39190a │ │ │ │ + @ instruction: 0xf7ee003e │ │ │ │ + cbz r4, 391906 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r6, #17] │ │ │ │ + strb r2, [r4, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r7, #3 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003918d0 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -465277,25 +465278,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #504] @ (391ce8 ) │ │ │ │ ldr r1, [pc, #508] @ (391cec ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38cf3c │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 388b08 │ │ │ │ ldr r2, [pc, #476] @ (391cf0 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -465305,15 +465306,15 @@ │ │ │ │ bl 38a724 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 391c38 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 391bbc │ │ │ │ ldr r3, [pc, #436] @ (391cf4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -465385,15 +465386,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (391d18 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 391a28 │ │ │ │ b.n 391a06 │ │ │ │ ldr.w ip, [pc, #272] @ 391d1c │ │ │ │ add ip, pc │ │ │ │ b.n 391ba6 │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -465475,77 +465476,77 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r7, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r7, r7] │ │ │ │ + ldrb r2, [r5, r7] │ │ │ │ movs r4, r7 │ │ │ │ - add r3, sp, #720 @ 0x2d0 │ │ │ │ + add r3, sp, #656 @ 0x290 │ │ │ │ movs r7, r7 │ │ │ │ - sbcs.w r0, ip, #12451840 @ 0xbe0000 │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sbc.w r0, ip, #12451840 @ 0xbe0000 │ │ │ │ + sub sp, #32 │ │ │ │ movs r5, r7 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r1, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb79a │ │ │ │ + @ instruction: 0xb78a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb782 │ │ │ │ + @ instruction: 0xb772 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb75a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb754 │ │ │ │ + @ instruction: 0xb744 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + @ instruction: 0xb874 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #120] @ (391d88 ) │ │ │ │ + ldr r7, [pc, #56] @ (391d48 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r6, #20] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #24 │ │ │ │ + lsrs r4, r6, #23 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r7, #16] │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb808 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r3, #11 │ │ │ │ + lsrs r6, r1, #11 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r0, #16] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb7de │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r2, #11 │ │ │ │ + lsrs r2, r0, #11 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + ldr r6, [r3, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r7, #10 │ │ │ │ + lsrs r2, r5, #10 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cpsid a │ │ │ │ + cpsie a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r7, #8] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + @ instruction: 0xb64a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb772 │ │ │ │ + @ instruction: 0xb762 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00391d60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -465871,55 +465872,55 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r7, #80] @ 0x50 │ │ │ │ + ldr r4, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ + lsrs r4, r7, #11 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r3, #2 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r1, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r5, #3 │ │ │ │ + lsrs r4, r3, #3 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r7, #1 │ │ │ │ + lsrs r6, r5, #1 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r1, #10 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsrs r6, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r7, #8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r0, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r1, #1 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r6, #32 │ │ │ │ + lsrs r6, r4, #32 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003920e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -465930,15 +465931,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3921a4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38cf3c │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 392120 │ │ │ │ @@ -465986,18 +465987,18 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 392120 │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #64] @ 0x40 │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.s64 d16, d0, d30 │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + vqadd.s32 d16, d0, d30 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003921a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -466161,19 +466162,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 391f08 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 3922d6 │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #32] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r3, #22 │ │ │ │ + lsls r4, r1, #22 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsls r6, r6, #31 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392348 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 392358 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -466233,19 +466234,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3923f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #20] │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r2, #30 │ │ │ │ + lsls r0, r0, #30 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003923f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -466473,31 +466474,31 @@ │ │ │ │ ldr r1, [pc, #40] @ (392654 ) │ │ │ │ ldr r0, [pc, #44] @ (392658 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r6, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r1, #22 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r7, #22 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r6, #21 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r3, #4] │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r6, #21 │ │ │ │ + lsls r2, r4, #21 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r6, #22 │ │ │ │ + lsls r4, r4, #22 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -466573,25 +466574,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (39275c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r4, #116] @ 0x74 │ │ │ │ + str r4, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r1, #116] @ 0x74 │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r4, #17 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r6, #17 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 38631c │ │ │ │ @@ -466730,23 +466731,23 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 3928a8 │ │ │ │ nop │ │ │ │ - str r4, [r6, #88] @ 0x58 │ │ │ │ + str r4, [r4, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r5, #12 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003928fc : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 260f74 │ │ │ │ │ │ │ │ 00392904 : │ │ │ │ @@ -466775,19 +466776,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (392958 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r3, #9 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r0, #12 │ │ │ │ + lsls r4, r6, #11 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0039295c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -466891,24 +466892,24 @@ │ │ │ │ beq.w 392cde │ │ │ │ ldr.w r1, [pc, #1164] @ 392f1c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5e29e4 │ │ │ │ + bl 5deaec │ │ │ │ ldr.w r2, [pc, #1144] @ 392f20 │ │ │ │ ldr.w r1, [pc, #1144] @ 392f24 │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ bl 38cf34 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 392aee │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 392aee │ │ │ │ mov r0, r4 │ │ │ │ @@ -467294,30 +467295,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r5, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #640] @ (39319c ) │ │ │ │ + ldr r6, [pc, #576] @ (39315c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r4!, {r2, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r6, #12] │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r0, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsh r2, [r1, r6] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2 0, cr0, [r0], #248 @ 0xf8 │ │ │ │ - lsls r4, r6, #9 │ │ │ │ + ldc2 0, cr0, [r0], {62} @ 0x3e │ │ │ │ + lsls r4, r4, #9 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00392f38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -467439,18 +467440,18 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ ldrb r6, [r2, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #21] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrb r0, [r6, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - smlatt r0, r6, lr, r0 │ │ │ │ - @ instruction: 0xfbde003e │ │ │ │ + @ instruction: 0xfb06003e │ │ │ │ + @ instruction: 0xfbce003e │ │ │ │ │ │ │ │ 003930ac : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ push {lr} │ │ │ │ @@ -467766,18 +467767,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3933f4 ) │ │ │ │ ldr r0, [pc, #20] @ (3933f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r6, r4] │ │ │ │ + ldrh r4, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9e2003e │ │ │ │ - ldr??.w r0, [r4, #62] @ 0x3e │ │ │ │ + ldr??.w r0, [r2, #62] @ 0x3e │ │ │ │ + vld1.8 @ instruction: 0xf9e4003e │ │ │ │ │ │ │ │ 003933fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -467946,19 +467947,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3935cc ) │ │ │ │ ldr r0, [pc, #20] @ (3935d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r4, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + cmn r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ - cmn r6, r6 │ │ │ │ + cmn r6, r4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003935d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -468151,35 +468152,35 @@ │ │ │ │ ldr r0, [pc, #24] @ (3937e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - ldrsb r0, [r2, r5] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r2 │ │ │ │ + lsrs r6, r0 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r5 │ │ │ │ + lsrs r2, r3 │ │ │ │ movs r5, r7 │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (393814 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -468188,35 +468189,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (3938ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (3938f0 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (3938f4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #156] @ (3938f8 ) │ │ │ │ ldr r1, [pc, #160] @ (3938fc ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #144] @ (393900 ) │ │ │ │ ldr r3, [pc, #148] @ (393904 ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (393908 ) │ │ │ │ @@ -468229,20 +468230,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r1, [pc, #112] @ (393914 ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #104] @ (393918 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (39391c ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -468258,37 +468259,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsb r0, [r2, r4] │ │ │ │ + ldrsb r0, [r0, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r4 │ │ │ │ + lsls r2, r2 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r3, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r6, #6 │ │ │ │ + adds r4, r4, #6 │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x00de │ │ │ │ + bkpt 0x00ce │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r2, #116] @ 0x74 │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + ldr r2, [r2, #116] @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf580003e │ │ │ │ + sbcs.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ subs r4, r1, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r6, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #22 │ │ │ │ @@ -468351,24 +468352,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #424] @ (393b78 ) │ │ │ │ ldr r1, [pc, #428] @ (393b7c ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (393b80 ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 38d504 │ │ │ │ @@ -468404,15 +468405,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 393b00 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 393a50 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 393b50 │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -468476,18 +468477,18 @@ │ │ │ │ b.n 393abc │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 393a44 │ │ │ │ ldr r1, [pc, #128] @ (393b8c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 393aae │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 389f10 │ │ │ │ b.n 393a82 │ │ │ │ @@ -468510,42 +468511,42 @@ │ │ │ │ ldr r1, [pc, #72] @ (393ba0 ) │ │ │ │ ldr r0, [pc, #76] @ (393ba4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - strb r0, [r4, r6] │ │ │ │ + strb r0, [r2, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r7, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 393af0 │ │ │ │ + bvs.n 393ad0 │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #872] @ 0x368 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ movs r5, r7 │ │ │ │ - orrs.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + orr.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r1, #10] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r3, #9] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf364003e │ │ │ │ - movs r4, #20 │ │ │ │ + @ instruction: 0xf354003e │ │ │ │ + movs r4, #4 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r7, r7] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf2de003e │ │ │ │ - @ instruction: 0xf306003e │ │ │ │ - strh r0, [r5, r7] │ │ │ │ + movt r0, #57406 @ 0xe03e │ │ │ │ + @ instruction: 0xf2f6003e │ │ │ │ + strh r0, [r3, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movt r0, #41022 @ 0xa03e │ │ │ │ - @ instruction: 0xf30a003e │ │ │ │ + @ instruction: 0xf2ba003e │ │ │ │ + @ instruction: 0xf2fa003e │ │ │ │ │ │ │ │ 00393ba8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (393c20 ) │ │ │ │ @@ -468557,101 +468558,101 @@ │ │ │ │ ldr r2, [pc, #100] @ (393c28 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 393bee │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 39027c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (393c2c ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (393c30 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r0, r6] │ │ │ │ + strh r0, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 393c82 │ │ │ │ + cbnz r0, 393c7e │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r6, r0 │ │ │ │ + subs r4, r4, r0 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf224003e │ │ │ │ - @ instruction: 0xf298003e │ │ │ │ + @ instruction: 0xf214003e │ │ │ │ + @ instruction: 0xf288003e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (393c90 ) │ │ │ │ ldr r2, [pc, #76] @ (393c94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (393c98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #64] @ (393c9c ) │ │ │ │ ldr r1, [pc, #64] @ (393ca0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #48] @ (393ca4 ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r6, r3] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r7, #16] │ │ │ │ + ldrh r6, [r5, #16] │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r1, r6 │ │ │ │ movs r5, r7 │ │ │ │ - revsh r4, r1 │ │ │ │ + hlt 0x003c │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf260003e │ │ │ │ + @ instruction: 0xf250003e │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (393d28 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (393d2c ) │ │ │ │ @@ -468659,15 +468660,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (393d30 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 38af14 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -468691,18 +468692,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 3906a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d6f0 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r0, [r6, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs.w r0, ip, #62 @ 0x3e │ │ │ │ - strh r6, [r2, #62] @ 0x3e │ │ │ │ + adc.w r0, ip, #62 @ 0x3e │ │ │ │ + strh r6, [r0, #62] @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 393d6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -468710,24 +468711,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #36] @ (393d74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3906c0 │ │ │ │ nop │ │ │ │ - str r2, [r6, r7] │ │ │ │ + str r2, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r3, r2 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 393dae │ │ │ │ + cbnz r2, 393daa │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 393dd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -468736,15 +468737,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (393ddc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d488 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 393dc8 │ │ │ │ add sp, #12 │ │ │ │ @@ -468755,19 +468756,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39016c │ │ │ │ - str r6, [r5, r6] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r5, r1 │ │ │ │ + adds r0, r3, r1 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r6, 393e04 │ │ │ │ + cbnz r6, 393e00 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00393de0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -468780,15 +468781,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (393e44 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 393e28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -468798,22 +468799,22 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (393e4c ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260c5c │ │ │ │ - str r0, [r1, r5] │ │ │ │ + str r0, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 393e50 │ │ │ │ + cbnz r0, 393e4c │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r7, #31 │ │ │ │ + asrs r4, r5, #31 │ │ │ │ movs r5, r7 │ │ │ │ - vshr.s32 d16, d30, #14 │ │ │ │ - @ instruction: 0xf0c4003e │ │ │ │ + vshr.s32 d16, d30, #30 │ │ │ │ + @ instruction: 0xf0b4003e │ │ │ │ │ │ │ │ 00393e50 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (393ec8 ) │ │ │ │ @@ -468825,55 +468826,55 @@ │ │ │ │ ldr r2, [pc, #100] @ (393ed0 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 393e96 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3903b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c4c │ │ │ │ + bl 5e2c3c │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (393ed4 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (393ed8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r0, [r3, r3] │ │ │ │ + str r0, [r1, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb8c0 │ │ │ │ + @ instruction: 0xb8b0 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r1, #30 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ movs r5, r7 │ │ │ │ - vqadd.s64 d16, d12, d30 │ │ │ │ - vshr.s32 d16, d30, #16 │ │ │ │ + vqadd.s32 d16, d12, d30 │ │ │ │ + vshr.s32 d16, d30, #32 │ │ │ │ ldr r0, [pc, #4] @ (393ee4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ str r6, [r7, #24] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -468901,15 +468902,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d6f0 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #124] @ (393fd0 ) │ │ │ │ @@ -468917,25 +468918,25 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #128] @ (393fd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #116] @ (393fdc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #116] @ (393fe0 ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #9294 @ 0x244e │ │ │ │ str r3, [r6, #108] @ 0x6c │ │ │ │ movs r3, #146 @ 0x92 │ │ │ │ strb.w r3, [r6, #112] @ 0x70 │ │ │ │ ldr r3, [pc, #84] @ (393fe4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -468950,49 +468951,49 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #76] @ (393ff4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r4, [r7, r2] │ │ │ │ + str r4, [r5, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r2, #26 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb7c2 │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #104 @ 0x68 │ │ │ │ + subs r1, #88 @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ ldr r4, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #12] │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (394000 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ str r6, [r3, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.w 385714 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -469021,36 +469022,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3940f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #144] @ (3940f8 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (3940fc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #128] @ (394100 ) │ │ │ │ ldr r1, [pc, #132] @ (394104 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #116] @ (394108 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #116] @ (39410c ) │ │ │ │ strb.w r2, [r6, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r2, #32902 @ 0x8086 │ │ │ │ movt r2, #13344 @ 0x3420 │ │ │ │ @@ -469077,29 +469078,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #912] @ (394480 ) │ │ │ │ + ldr r7, [pc, #848] @ (394440 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r2, #22 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb6ba │ │ │ │ + @ instruction: 0xb6aa │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #48] @ 0x30 │ │ │ │ + strh r2, [r3, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - vqadd.s16 d0, d0, d30 │ │ │ │ + vqadd.s8 d0, d0, d30 │ │ │ │ asrs r4, r4, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ push {lr} │ │ │ │ @@ -469130,21 +469131,21 @@ │ │ │ │ ldr r0, [pc, #20] @ (394178 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #856] @ (3944cc ) │ │ │ │ + ldr r6, [pc, #792] @ (39448c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrc 0, 3, r0, cr0, cr14, {1} │ │ │ │ - mcr 0, 4, r0, cr4, cr14, {1} │ │ │ │ + mcr 0, 3, r0, cr0, cr14, {1} │ │ │ │ + mrc 0, 3, r0, cr4, cr14, {1} │ │ │ │ ldr r0, [pc, #4] @ (394184 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrsh r6, [r1, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -469153,35 +469154,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (394218 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #104] @ (39421c ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #100] @ (394220 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #88] @ (394224 ) │ │ │ │ ldr r1, [pc, #92] @ (394228 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #76] @ (39422c ) │ │ │ │ ldr r3, [pc, #80] @ (394230 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #76] @ (394234 ) │ │ │ │ add r3, pc │ │ │ │ @@ -469196,28 +469197,28 @@ │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ - ldr r6, [pc, #944] @ (3945c4 ) │ │ │ │ + b.w 5ddae4 │ │ │ │ + ldr r6, [pc, #880] @ (394584 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #50 @ 0x32 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r5, #38] @ 0x26 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r0, #17 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r2, r3, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ movs r4, r7 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #16 │ │ │ │ movs r4, r7 │ │ │ │ - adds r7, #54 @ 0x36 │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ @@ -469235,15 +469236,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #72] @ (3942a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r0, #396] @ 0x18c │ │ │ │ cbnz r3, 39427c │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #396] @ 0x18c │ │ │ │ ldr.w r3, [r0, #400] @ 0x190 │ │ │ │ cbnz r3, 394288 │ │ │ │ @@ -469253,37 +469254,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [pc, #200] @ (394368 ) │ │ │ │ + ldr r6, [pc, #136] @ (394328 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r3} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #72] @ 394308 │ │ │ │ ldr r2, [pc, #72] @ (39430c ) │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #72] @ (394310 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 3942f2 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -469294,19 +469295,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #784] @ (39461c ) │ │ │ │ + ldr r5, [pc, #720] @ (3945dc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r2, #30] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ (394394 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -469315,25 +469316,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (39439c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #96] @ (3943a0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (3943a4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3942a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 391dec │ │ │ │ mov r0, r4 │ │ │ │ bl 3911b8 │ │ │ │ @@ -469348,23 +469349,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 38d488 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38d428 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #384] @ (394518 ) │ │ │ │ + ldr r5, [pc, #320] @ (3944d8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r2, 39441e │ │ │ │ + cbz r2, 39441a │ │ │ │ movs r4, r7 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r0, #26] │ │ │ │ + strh r6, [r6, #24] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #440] @ (394574 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -469375,45 +469376,45 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #420] @ (394580 ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #396] @ (394584 ) │ │ │ │ ldr r1, [pc, #396] @ (394588 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #372] @ (39458c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 39451a │ │ │ │ @@ -469487,15 +469488,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #152] @ (394594 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ ldr.w r3, [r5, #152] @ 0x98 │ │ │ │ cbz r3, 39450e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -469504,15 +469505,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 38d504 │ │ │ │ b.n 39443e │ │ │ │ ldr r1, [pc, #116] @ (39459c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 38d6f0 │ │ │ │ ldr r3, [pc, #96] @ (3945a0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #96] @ (3945a4 ) │ │ │ │ @@ -469520,50 +469521,50 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #96] @ (3945a8 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ bl 391080 │ │ │ │ b.n 394504 │ │ │ │ mov r0, r8 │ │ │ │ bl 384f1c │ │ │ │ b.n 394556 │ │ │ │ uxth r1, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 39229c │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #800] @ (39489c ) │ │ │ │ + ldr r4, [pc, #736] @ (39485c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r0, #8 │ │ │ │ + asrs r2, r6, #7 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 3945d6 │ │ │ │ + cbz r6, 3945d2 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 3945ac │ │ │ │ + bhi.n 39458c │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xeb96003e │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + @ instruction: 0xeb86003e │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - adc.w r0, sl, lr, rrx │ │ │ │ - ldr r3, [pc, #288] @ (3946c4 ) │ │ │ │ + @ instruction: 0xeb3a003e │ │ │ │ + ldr r3, [pc, #224] @ (394684 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs.w r0, r6, lr, rrx │ │ │ │ - @ instruction: 0xeb94003e │ │ │ │ + sbc.w r0, r6, lr, rrx │ │ │ │ + @ instruction: 0xeb84003e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #164] @ (394664 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -469640,34 +469641,34 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #96] @ (3946e0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r2, [pc, #88] @ (3946e4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #88] @ (3946e8 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #72] @ (3946ec ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3928fc │ │ │ │ mov r0, r5 │ │ │ │ bl 384f1c │ │ │ │ mov r0, r4 │ │ │ │ bl 391080 │ │ │ │ @@ -469676,31 +469677,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38d6f0 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #8] @ (3946ec ) │ │ │ │ + ldr r1, [pc, #968] @ (394aac ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #416] @ 0x1a0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (394708 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrh r6, [r0, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.w 38629c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -469719,44 +469720,44 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #312] @ (394878 ) │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #300] @ (39487c ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #284] @ (394880 ) │ │ │ │ ldr r1, [pc, #284] @ (394884 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #256] @ (394888 ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ blx r3 │ │ │ │ @@ -469816,15 +469817,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ b.n 394816 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ b.n 394816 │ │ │ │ ldrb.w r3, [r3, #405] @ 0x195 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -469832,30 +469833,30 @@ │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ b.n 3947c8 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r7, #88] @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [pc, #16] @ (39487c ) │ │ │ │ + ldr r1, [pc, #976] @ (394c3c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #27 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #976 @ 0x3d0 │ │ │ │ + add r7, sp, #912 @ 0x390 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xe9b6003e │ │ │ │ - ldrb r2, [r3, #23] │ │ │ │ + @ instruction: 0xe9a6003e │ │ │ │ + ldrb r2, [r1, #23] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r5, #28] │ │ │ │ + ldrb r2, [r3, #28] │ │ │ │ movs r5, r7 │ │ │ │ str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -469866,54 +469867,54 @@ │ │ │ │ ldr r1, [pc, #176] @ (394958 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #156] @ (39495c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (394960 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #140] @ (394964 ) │ │ │ │ ldr r1, [pc, #144] @ (394968 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #128] @ (39496c ) │ │ │ │ ldr r3, [pc, #132] @ (394970 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #12 │ │ │ │ str r2, [r7, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r1, [pc, #104] @ (394974 ) │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5deec8 │ │ │ │ + bl 5deeb8 │ │ │ │ ldr r1, [pc, #92] @ (394978 ) │ │ │ │ ldr r2, [pc, #96] @ (39497c ) │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ ldr r3, [pc, #92] @ (394980 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ @@ -469926,31 +469927,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [pc, #544] @ (394b74 ) │ │ │ │ + ldr r0, [pc, #480] @ (394b34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #38 @ 0x26 │ │ │ │ + adds r0, #22 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r2, r5, #20 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, sp, #400 @ 0x190 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x009c │ │ │ │ + bkpt 0x008c │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #23] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r6, r4, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xe852003e │ │ │ │ + strex r0, r0, [r2, #248] @ 0xf8 │ │ │ │ ldc2l 15, cr15, [fp, #1020]! @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 394d80 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -469993,23 +469994,23 @@ │ │ │ │ ldr r0, [pc, #20] @ (3949fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bx r9 │ │ │ │ + bx r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 39486c │ │ │ │ + b.n 39484c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 394600 │ │ │ │ + b.n 3945e0 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (394a08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldrsb r2, [r7, r6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -470018,15 +470019,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #68] @ (394a6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d488 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 394a52 │ │ │ │ mov r0, r4 │ │ │ │ @@ -470035,19 +470036,19 @@ │ │ │ │ b.w 39016c │ │ │ │ mov r0, r4 │ │ │ │ bl 38579c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39016c │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + @ instruction: 0x4796 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ + lsrs r0, r1, #15 │ │ │ │ movs r5, r7 │ │ │ │ - add r5, sp, #8 │ │ │ │ + add r4, sp, #968 @ 0x3c8 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -470094,26 +470095,26 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #360] @ (394c6c ) │ │ │ │ ldr r1, [pc, #360] @ (394c70 ) │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #32 │ │ │ │ mov fp, r2 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #340] @ (394c74 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add.w r5, r8, #4480 @ 0x1180 │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ bl 38d504 │ │ │ │ @@ -470205,60 +470206,60 @@ │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 389f10 │ │ │ │ b.n 394b64 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3928fc │ │ │ │ mov r0, r4 │ │ │ │ bl 391080 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3906a4 │ │ │ │ b.n 394b5e │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ bne.n 394c46 │ │ │ │ ldr.w r3, [r8, #384] @ 0x180 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 394c10 │ │ │ │ - bl 72e11c │ │ │ │ + bl 72e10c │ │ │ │ b.n 394c02 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (394c80 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov ip, lr │ │ │ │ + mov ip, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r0, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r5!, {r3, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #4] │ │ │ │ + strh r0, [r2, #4] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 394970 │ │ │ │ + b.n 394950 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3949a8 │ │ │ │ + b.n 394988 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str r2, [r0, #20] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 395284 │ │ │ │ + b.n 395264 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r7, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 3953bc │ │ │ │ + b.n 39539c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (394d50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -470267,36 +470268,36 @@ │ │ │ │ ldr r1, [pc, #184] @ (394d58 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #168] @ (394d5c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #168] @ (394d60 ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #152] @ (394d64 ) │ │ │ │ ldr r1, [pc, #152] @ (394d68 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (394d6c ) │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #14 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #132] @ (394d70 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #132] @ (394d74 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -470311,19 +470312,19 @@ │ │ │ │ ldr r3, [pc, #120] @ (394d7c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #116] @ (394d80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r1, [pc, #108] @ (394d84 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #100] @ (394d88 ) │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #96] @ (394d8c ) │ │ │ │ ldr r3, [pc, #100] @ (394d90 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -470337,27 +470338,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp r6, r5 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r3, #5 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #480 @ 0x1e0 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #10 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r3, r3] │ │ │ │ + ldrh r2, [r1, r3] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + ldrh r0, [r4, r3] │ │ │ │ movs r5, r7 │ │ │ │ ldrsh r0, [r5, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ lsrs r2, r7, #18 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r3, r2, #2 │ │ │ │ @@ -470383,39 +470384,39 @@ │ │ │ │ ldr r1, [pc, #56] @ (394de8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 391080 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #8 │ │ │ │ bl 3906a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d6f0 │ │ │ │ - add r6, r3 │ │ │ │ + add r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 395590 │ │ │ │ + b.n 395570 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3955d0 │ │ │ │ + b.n 3955b0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394dec : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (394df8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strb r2, [r1, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -470424,28 +470425,28 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (394e44 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d488 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3911b8 │ │ │ │ nop │ │ │ │ - add r6, r6 │ │ │ │ + add r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r5, #31 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #80 @ 0x50 │ │ │ │ + add r1, sp, #16 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 3928fc │ │ │ │ @@ -470469,15 +470470,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #192] @ (394f64 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r6, #0 │ │ │ │ bl 38d504 │ │ │ │ mov r0, r4 │ │ │ │ @@ -470540,25 +470541,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (394f68 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r0, [pc, #28] @ (394f6c ) │ │ │ │ movs r2, #70 @ 0x46 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - bics r6, r7 │ │ │ │ + bics r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb8e8 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 394f66 │ │ │ │ + @ instruction: 0xb8fe │ │ │ │ movs r6, r7 │ │ │ │ - ite │ │ │ │ - mov r6, r7 │ │ │ │ - bal.n 39543c │ │ │ │ + itt al │ │ │ │ + moval r6, r7 │ │ │ │ + bal.n 39541c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3950a4 │ │ │ │ + b.n 395084 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -470587,25 +470588,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (395048 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #120] @ (39504c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (395050 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #104] @ (395054 ) │ │ │ │ ldr r2, [pc, #108] @ (395058 ) │ │ │ │ ldr r3, [pc, #108] @ (39505c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -470620,49 +470621,49 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #80] @ (395064 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #68] @ (395068 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r4, r1 │ │ │ │ + negs r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r0, #254 @ 0xfe │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r4, #24 │ │ │ │ + lsls r6, r2, #24 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #328 @ (adr r7, 39519c ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 39515c ) │ │ │ │ movs r4, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mcr2 15, 4, pc, cr1, cr15, {7} @ │ │ │ │ mrc2 15, 2, pc, cr1, cr15, {7} │ │ │ │ - b.n 3953f8 │ │ │ │ + b.n 3953d8 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ strh r0, [r3, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (395074 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ strh r2, [r1, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -470671,30 +470672,30 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (3950c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ bl 3911b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3917dc │ │ │ │ mov r0, r4 │ │ │ │ bl 391ebc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d488 │ │ │ │ - tst r2, r2 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r5, #21 │ │ │ │ + lsls r4, r3, #21 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, pc, #600 @ (adr r6, 395324 ) │ │ │ │ + add r6, pc, #536 @ (adr r6, 3952e4 ) │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #300] @ (39520c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -470705,24 +470706,24 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #280] @ (395218 ) │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #24 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #264] @ (39521c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r7, #0 │ │ │ │ bl 38d504 │ │ │ │ mov r0, r4 │ │ │ │ @@ -470789,15 +470790,15 @@ │ │ │ │ add.w r3, r6, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #84] @ (395224 ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ mov r0, r4 │ │ │ │ bl 391080 │ │ │ │ mov r0, r4 │ │ │ │ bl 385714 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -470810,31 +470811,31 @@ │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ bl 384f1c │ │ │ │ b.n 3951d6 │ │ │ │ - sbcs r6, r7 │ │ │ │ + sbcs r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb690 │ │ │ │ + @ instruction: 0xb680 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb692 │ │ │ │ + @ instruction: 0xb682 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r7, pc} │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ movs r6, r7 │ │ │ │ - svc 26 │ │ │ │ + svc 10 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 395378 │ │ │ │ + b.n 395358 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 395324 │ │ │ │ + b.n 395304 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 39520c │ │ │ │ + ble.n 3951ec │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #140] @ (3952d0 ) │ │ │ │ @@ -470910,26 +470911,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (395374 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #112] @ (395378 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #112] @ (39537c ) │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #96] @ (395380 ) │ │ │ │ ldr r2, [pc, #96] @ (395384 ) │ │ │ │ ldr r3, [pc, #100] @ (395388 ) │ │ │ │ add r1, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -470943,40 +470944,40 @@ │ │ │ │ ldr r0, [pc, #76] @ (395390 ) │ │ │ │ add r1, pc │ │ │ │ orrs r3, r5 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #60] @ (395394 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add.w r1, r3, #64 @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ - subs r7, #176 @ 0xb0 │ │ │ │ + b.w 5ddae4 │ │ │ │ + subs r7, #160 @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r5, #202 @ 0xca │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r0, #14] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + lsls r2, r4, #11 │ │ │ │ movs r5, r7 │ │ │ │ - add r4, pc, #120 @ (adr r4, 3953f8 ) │ │ │ │ + add r4, pc, #56 @ (adr r4, 3953b8 ) │ │ │ │ movs r4, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldc2 15, cr15, [pc, #1020] @ 395784 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + svc 66 @ 0x42 │ │ │ │ movs r6, r7 │ │ │ │ lsls r2, r3, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -470987,34 +470988,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (3953f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3928fc │ │ │ │ mov r0, r5 │ │ │ │ bl 384f1c │ │ │ │ mov r0, r4 │ │ │ │ bl 391080 │ │ │ │ mov r0, r4 │ │ │ │ bl 385714 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d6f0 │ │ │ │ nop │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + subs r6, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r0, 395464 │ │ │ │ + cbz r0, 395460 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r6, 39546e │ │ │ │ + cbz r6, 39546a │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r1, #3904] @ 0xf40 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r0, #4] │ │ │ │ lsrs r3, r3, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -471024,27 +471025,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (39541c ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - udf #234 @ 0xea │ │ │ │ + udf #218 @ 0xda │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (395444 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ ldr r6, [pc, #784] @ (395758 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -471054,45 +471055,45 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #520] @ (395670 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #508] @ (395674 ) │ │ │ │ ldr r1, [pc, #512] @ (395678 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #30 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #492] @ (39567c ) │ │ │ │ ldr r1, [pc, #496] @ (395680 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #476] @ (395684 ) │ │ │ │ ldr r1, [pc, #480] @ (395688 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r7, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r0, [r4, #3908] @ 0xf44 │ │ │ │ blx 260e14 │ │ │ │ mov.w r1, #268435456 @ 0x10000000 │ │ │ │ str.w r0, [r4, #3904] @ 0xf40 │ │ │ │ mov r0, r7 │ │ │ │ @@ -471206,34 +471207,34 @@ │ │ │ │ ldr r1, [pc, #196] @ (3956c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r2 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #180] @ (3956c4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [r7, #1264] @ 0x4f0 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [pc, #160] @ (3956c8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5de9ac │ │ │ │ + b.w 5de99c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff5d4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff5d4 │ │ │ │ b.n 395582 │ │ │ │ @@ -471241,87 +471242,87 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 3956aa │ │ │ │ + cbnz r0, 3956a6 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r1, #15] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ movs r5, r7 │ │ │ │ - udf #140 @ 0x8c │ │ │ │ + udf #124 @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r0, #21] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ movs r5, r7 │ │ │ │ - movs r5, #214 @ 0xd6 │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ movs r5, r7 │ │ │ │ - movs r5, #236 @ 0xec │ │ │ │ + movs r5, #220 @ 0xdc │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 3956d6 │ │ │ │ + cbz r6, 3956d2 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r0, 3956e2 │ │ │ │ + cbz r0, 3956de │ │ │ │ movs r6, r7 │ │ │ │ - udf #62 @ 0x3e │ │ │ │ + udf #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #32 │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r6, [r1, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - udf #12 │ │ │ │ + ble.n 395698 │ │ │ │ movs r6, r7 │ │ │ │ - udf #12 │ │ │ │ + ble.n 39569c │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3955e0 │ │ │ │ + ble.n 3955c0 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ - subs r5, #42 @ 0x2a │ │ │ │ + subs r5, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #216 @ 0xd8 │ │ │ │ + movs r2, #200 @ 0xc8 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r1, #2] │ │ │ │ + strb r6, [r7, #1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 388244 │ │ │ │ ldr.w r1, [r0, #1152] @ 0x480 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ubfx r0, r3, #3, #5 │ │ │ │ add r0, r4 │ │ │ │ - bl 756e74 │ │ │ │ + bl 756e64 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ mov ip, r1 │ │ │ │ ldr.w r3, [r0, #3904] @ 0xf40 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r0, [r3, ip, lsl #3] │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (39579c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (3957a0 ) │ │ │ │ @@ -471329,26 +471330,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (3957a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #104] @ (3957a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3957ac ) │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [pc, #88] @ (3957b0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ movw ip, #6966 @ 0x1b36 │ │ │ │ movt ip, #8 │ │ │ │ ldr r1, [pc, #80] @ (3957b4 ) │ │ │ │ add r3, pc │ │ │ │ orr.w r2, r2, #1 │ │ │ │ @@ -471366,26 +471367,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mcr2 0, 6, r0, cr14, cr12, {1} │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + mrc2 0, 5, r0, cr14, cr12, {1} │ │ │ │ + ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ movs r4, r7 │ │ │ │ - movs r1, #142 @ 0x8e │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r0, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #576] @ (3959f4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bgt.n 3957c4 │ │ │ │ + blt.n 3957a4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ (39582c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -471394,25 +471395,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (395834 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #84] @ (395838 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #84] @ (39583c ) │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #68] @ (395840 ) │ │ │ │ ldr r3, [pc, #72] @ (395844 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (395848 ) │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ @@ -471426,31 +471427,31 @@ │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - subs r3, #84 @ 0x54 │ │ │ │ + subs r3, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r0, #238 @ 0xee │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - cpsie ai │ │ │ │ + @ instruction: 0xb656 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r0, #1] │ │ │ │ + strb r6, [r6, #0] │ │ │ │ movs r5, r7 │ │ │ │ ldc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ mcrr2 15, 15, pc, r5, cr15 @ │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r4, r6, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -471460,25 +471461,25 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #40] @ (395898 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r0, [r0, #3904] @ 0xf40 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260f74 │ │ │ │ nop │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 3957c0 │ │ │ │ + bge.n 3957a0 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r1, #5] │ │ │ │ + strb r6, [r7, #4] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (395920 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -471488,68 +471489,68 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r7, [pc, #104] @ (39592c ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #100] @ (395930 ) │ │ │ │ add.w r5, r0, #1464 @ 0x5b8 │ │ │ │ ldr r1, [pc, #100] @ (395934 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #100] @ (395938 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r3, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5e504c │ │ │ │ + bl 5e503c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #64] @ (39593c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd64c │ │ │ │ + bl 5dd63c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #44] @ (395940 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dd56c │ │ │ │ - subs r2, #112 @ 0x70 │ │ │ │ + b.w 5dd55c │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 3959c4 │ │ │ │ + bge.n 3959a4 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r0, #4] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #0 │ │ │ │ + subs r0, r6, #7 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 3958c0 │ │ │ │ + bge.n 3958a0 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 395894 │ │ │ │ + bge.n 395874 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r7, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r4, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 395970 │ │ │ │ + cbnz r4, 39596c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00395944 : │ │ │ │ ldrb.w r3, [r0, #3908] @ 0xf44 │ │ │ │ cmp r3, r1 │ │ │ │ ittet gt │ │ │ │ ldrgt.w r3, [r0, #3904] @ 0xf40 │ │ │ │ @@ -471742,29 +471743,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 395ab8 │ │ │ │ + bge.n 395a98 │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r3, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bge.n 395bac │ │ │ │ + bge.n 395b8c │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 395b90 │ │ │ │ + bge.n 395b70 │ │ │ │ movs r6, r7 │ │ │ │ - addw r0, r6, #60 @ 0x3c │ │ │ │ - @ instruction: 0xf1f4003c │ │ │ │ - bls.n 395ad4 │ │ │ │ + @ instruction: 0xf1f6003c │ │ │ │ + @ instruction: 0xf1e4003c │ │ │ │ + bls.n 395ab4 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 395a88 │ │ │ │ + bls.n 395a68 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 395a74 │ │ │ │ + bls.n 395c54 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r2, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -471848,17 +471849,17 @@ │ │ │ │ b.w 2d2580 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r4, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 395bf4 │ │ │ │ + bhi.n 395bd4 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r7, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00395c60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -471997,25 +471998,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r2, [pc, #1240] @ 3962d4 │ │ │ │ ldr.w r1, [pc, #1240] @ 3962d8 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ strd r8, r9, [sp] │ │ │ │ bl 2d78bc │ │ │ │ mov r1, r0 │ │ │ │ @@ -472051,15 +472052,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ it ge │ │ │ │ movge fp, r8 │ │ │ │ and.w r7, r7, #4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4a54 │ │ │ │ + bl 5e4a44 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [pc, #1104] @ 3962e4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ bl 2d4658 │ │ │ │ mov r6, r0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -472441,90 +472442,90 @@ │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ str r0, [r5, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, #224 @ 0xe0 │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf686003c │ │ │ │ - @ instruction: 0xf67a003c │ │ │ │ - vqadd.s32 d16, d10, d28 │ │ │ │ - bvc.n 3961ec │ │ │ │ + @ instruction: 0xf676003c │ │ │ │ + @ instruction: 0xf66a003c │ │ │ │ + vqadd.s16 d16, d10, d28 │ │ │ │ + bvc.n 3961cc │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 3961dc │ │ │ │ + bvc.n 3961bc │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 396394 │ │ │ │ + bvc.n 396374 │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s8 d0, d2, d28 │ │ │ │ - bvc.n 396350 │ │ │ │ + mrc 0, 7, r0, cr2, cr12, {1} │ │ │ │ + bvc.n 396330 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 396354 │ │ │ │ + bvc.n 396334 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 396330 │ │ │ │ + bvc.n 396310 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 396300 │ │ │ │ + bvc.n 3962e0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + subs r4, r3, r3 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r2, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #288 @ 0x120 │ │ │ │ + add sp, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 396358 │ │ │ │ + bvs.n 396338 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 3962fc │ │ │ │ + bpl.n 3962dc │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 3962ec │ │ │ │ + bpl.n 3962cc │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [ip, #240]! @ 0xf0 │ │ │ │ - bpl.n 3962c8 │ │ │ │ + ldc 0, cr0, [ip, #240] @ 0xf0 │ │ │ │ + bpl.n 3962a8 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r1, r5] │ │ │ │ + str r6, [r7, r4] │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 3962d4 │ │ │ │ + bpl.n 3962b4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 396604 │ │ │ │ + b.n 3965e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 39624c │ │ │ │ + bpl.n 39622c │ │ │ │ movs r6, r7 │ │ │ │ - ldcl 0, cr0, [r2, #-240] @ 0xffffff10 │ │ │ │ - bpl.n 396230 │ │ │ │ + stcl 0, cr0, [r2, #-240] @ 0xffffff10 │ │ │ │ + bpl.n 396210 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r7, r3] │ │ │ │ + str r0, [r5, r3] │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 396268 │ │ │ │ + bpl.n 396248 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 3963d0 │ │ │ │ + bpl.n 3963b0 │ │ │ │ movs r6, r7 │ │ │ │ - ldcl 0, cr0, [r2], #240 @ 0xf0 │ │ │ │ - bpl.n 3963fc │ │ │ │ - movs r6, r7 │ │ │ │ - bpl.n 39639c │ │ │ │ + stcl 0, cr0, [r2], #240 @ 0xf0 │ │ │ │ + bpl.n 3963dc │ │ │ │ movs r6, r7 │ │ │ │ bpl.n 39637c │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 3963a0 │ │ │ │ + bpl.n 39635c │ │ │ │ + movs r6, r7 │ │ │ │ + bpl.n 396380 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 396370 │ │ │ │ + bmi.n 396350 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 396280 │ │ │ │ + bmi.n 396260 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 396360 │ │ │ │ + b.n 396340 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 396280 │ │ │ │ + bmi.n 396260 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xebe4003c │ │ │ │ + rsbs r0, r4, ip, rrx │ │ │ │ ldr r3, [pc, #928] @ (3966e4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00396344 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -472543,15 +472544,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [pc, #136] @ (3963fc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 5e597c │ │ │ │ + bl 5e596c │ │ │ │ cbz r0, 39638a │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ cbz r3, 3963b4 │ │ │ │ ldr r2, [pc, #116] @ (396400 ) │ │ │ │ ldr r3, [pc, #104] @ (3963f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -472574,46 +472575,46 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add.w r6, r3, #20 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r1, r4 │ │ │ │ str.w r7, [r0, #3976] @ 0xf88 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ addw r1, r0, #3912 @ 0xf48 │ │ │ │ mov r0, r8 │ │ │ │ bl 395c60 │ │ │ │ b.n 39638a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #512] @ (3965f4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #64] @ (396440 ) │ │ │ │ + ldr r7, [pc, #0] @ (396400 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r1, [pc, #344] @ (39655c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r7, #240 @ 0xf0 │ │ │ │ + cmp r7, #224 @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (396418 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ subs r7, #146 @ 0x92 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r1, r3 │ │ │ │ @@ -472701,15 +472702,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3964d2 │ │ │ │ ldr r0, [pc, #120] @ (396580 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3964d2 │ │ │ │ ldr.w r4, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3964ca │ │ │ │ ldr.w r4, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3964ca │ │ │ │ @@ -472719,47 +472720,47 @@ │ │ │ │ ldr r1, [pc, #84] @ (396584 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r5, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r6, [r4, #932] @ 0x3a4 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ str.w r1, [r4, #964] @ 0x3c4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3964ca │ │ │ │ ldr r1, [pc, #44] @ (396588 ) │ │ │ │ ldr r0, [pc, #48] @ (39658c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 396448 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #688] @ (396824 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3965d8 │ │ │ │ + beq.n 3965b8 │ │ │ │ movs r6, r7 │ │ │ │ add r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 3965f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -472767,45 +472768,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3965fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #68] @ (396600 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddaf4 │ │ │ │ + bl 5ddae4 │ │ │ │ ldr r3, [pc, #60] @ (396604 ) │ │ │ │ ldr r1, [pc, #60] @ (396608 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5dee64 │ │ │ │ + bl 5dee54 │ │ │ │ ldr r3, [pc, #52] @ (39660c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r6, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r4, #12 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r1, #12] │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r0, [ip, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #204 @ 0xcc │ │ │ │ @@ -472830,25 +472831,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ mov.w r6, #0 │ │ │ │ ldr r6, [pc, #280] @ (396764 ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #276] @ (396768 ) │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (39676c ) │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ add r5, pc │ │ │ │ blx 262a78 │ │ │ │ ldrb.w r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -472881,31 +472882,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73de08 │ │ │ │ + bl 73ddf8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ bl 44c910 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 7233e0 │ │ │ │ + bl 7233d0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ umull r2, r5, r2, r3 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mla r5, r3, r1, r5 │ │ │ │ str.w r5, [r4, #932] @ 0x3a4 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ subs r3, r3, r0 │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ sbc.w r2, r2, r1 │ │ │ │ str.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldr r2, [pc, #96] @ (39677c ) │ │ │ │ ldr r3, [pc, #60] @ (396758 ) │ │ │ │ @@ -472928,25 +472929,25 @@ │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov sl, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r5, #160 @ 0xa0 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r0, #17 │ │ │ │ + asrs r6, r6, #16 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r7!, {r4} │ │ │ │ + ldmia r7!, {} │ │ │ │ movs r6, r7 │ │ │ │ mov r6, lr │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r5, #34 @ 0x22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -472964,18 +472965,18 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #72] @ (3967e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ str.w r1, [r4, #960] @ 0x3c0 │ │ │ │ add sp, #8 │ │ │ │ @@ -472983,27 +472984,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r3, r6, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #28] @ 396808 │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ and.w r1, r1, #1 │ │ │ │ vstr d7, [r3, #952] @ 0x3b8 │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -473013,36 +473014,36 @@ │ │ │ │ ldr r3, [pc, #116] @ (396894 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (396898 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r6, r5, [r0, #928] @ 0x3a0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ adds.w ip, r0, r6 │ │ │ │ ldrd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ cmp ip, r2 │ │ │ │ sbcs r5, r3 │ │ │ │ bcc.n 396868 │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr.w r1, [r4, #960] @ 0x3c0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e00cc │ │ │ │ + b.w 5e00bc │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ subs r2, r2, r1 │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ sbc.w r3, r3, r1 │ │ │ │ - bl 73e184 │ │ │ │ + bl 73e174 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -473073,19 +473074,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #80] @ (396924 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r0, r5, r0 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ ldr.w r2, [r3, #936] @ 0x3a8 │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ @@ -473178,15 +473179,15 @@ │ │ │ │ @ instruction: 0xffc9ffff │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r3, #956] @ 0x3bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r3, [pc, #268] @ (396b18 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 396962 │ │ │ │ ldr r3, [pc, #260] @ (396b1c ) │ │ │ │ @@ -473201,31 +473202,31 @@ │ │ │ │ bpl.n 396962 │ │ │ │ ldr r0, [pc, #244] @ (396b20 ) │ │ │ │ mov r3, r9 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73de9c │ │ │ │ + bl 73de8c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r1, [r3, #952] @ 0x3b8 │ │ │ │ b.n 396958 │ │ │ │ ldr.w r0, [r3, #956] @ 0x3bc │ │ │ │ and.w r1, r7, #1 │ │ │ │ str.w r1, [r3, #960] @ 0x3c0 │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e00cc │ │ │ │ + bl 5e00bc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 396958 │ │ │ │ str.w r7, [r3, #948] @ 0x3b4 │ │ │ │ b.n 396958 │ │ │ │ mov r0, r3 │ │ │ │ str.w r7, [r3, #944] @ 0x3b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -473234,15 +473235,15 @@ │ │ │ │ b.n 396958 │ │ │ │ ldr r1, [pc, #156] @ (396b24 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs.w ip, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w r1, r2, r1 │ │ │ │ @@ -473254,15 +473255,15 @@ │ │ │ │ b.n 396958 │ │ │ │ ldr r1, [pc, #92] @ (396b24 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 73e258 │ │ │ │ + bl 73e248 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs r0, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w ip, r2, r1 │ │ │ │ @@ -473273,33 +473274,33 @@ │ │ │ │ b.n 396958 │ │ │ │ ldr r1, [pc, #44] @ (396b28 ) │ │ │ │ ldr r0, [pc, #44] @ (396b2c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 396958 │ │ │ │ nop │ │ │ │ bics r4, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #704] @ (396de0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ add r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r2!, {r3} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00396b30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -473420,15 +473421,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (396cb8 ) │ │ │ │ @@ -473436,25 +473437,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (396cc0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #80] @ (396cc4 ) │ │ │ │ ldr r1, [pc, #84] @ (396cc8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r2, [pc, #68] @ (396ccc ) │ │ │ │ ldr r5, [pc, #68] @ (396cd0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (396cd4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (396cd8 ) │ │ │ │ @@ -473470,23 +473471,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r7, #194 @ 0xc2 │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r6, #17 │ │ │ │ + lsrs r0, r4, #17 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r4, [r4, r2] │ │ │ │ + ldrsb r4, [r2, r2] │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #74 @ 0x4a │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -473495,17 +473496,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 260f74 │ │ │ │ ldr r1, [pc, #8] @ (396cf4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728218 │ │ │ │ + b.w 728208 │ │ │ │ nop │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r7, #7 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -473514,42 +473515,42 @@ │ │ │ │ blx 263434 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 5e3098 │ │ │ │ + bl 5e3088 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 631be0 │ │ │ │ + bl 631bd0 │ │ │ │ ldr r3, [pc, #20] @ (396d44 ) │ │ │ │ ldr r1, [pc, #20] @ (396d48 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73aa04 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + b.w 73a9f4 │ │ │ │ + ldmia r0!, {r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #121 @ 0x79 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (396d70 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ adds r7, #28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 396dd0 │ │ │ │ @@ -473558,15 +473559,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (396dd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r1, [pc, #56] @ (396ddc ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 396de0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (396de4 ) │ │ │ │ @@ -473576,39 +473577,39 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddaf4 │ │ │ │ + b.w 5ddae4 │ │ │ │ nop │ │ │ │ - movs r6, #150 @ 0x96 │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r0, #13 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r6, r3] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ lsrs r5, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #47 @ 0x2f │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2d20064 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 62a328 │ │ │ │ + bl 62a318 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 396f80 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 396f94 │ │ │ │ @@ -474024,15 +474025,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 39720e │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 3971d8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 3971d8 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -474072,19 +474073,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 397212 │ │ │ │ nop │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r2, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3972c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -474093,15 +474094,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (3972d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r2, [pc, #48] @ (3972d4 ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 42df00 │ │ │ │ @@ -474109,21 +474110,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r1, #150 @ 0x96 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r4} │ │ │ │ + stmia r4!, {r1} │ │ │ │ movs r6, r7 │ │ │ │ - sxth r0, r7 │ │ │ │ + sxth r0, r5 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 397338 │ │ │ │ sub sp, #20 │ │ │ │ @@ -474132,15 +474133,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (397340 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2fc6a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (397344 ) │ │ │ │ @@ -474153,21 +474154,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r4, r5, r7} │ │ │ │ + stmia r3!, {r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 3973e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -474176,19 +474177,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (3973e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 5dece4 │ │ │ │ + bl 5decd4 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 3973b8 │ │ │ │ ldr r0, [pc, #92] @ (3973ec ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -474220,23 +474221,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r0, #194 @ 0xc2 │ │ │ │ + movs r0, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r3!, {r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r2, r3, r4} │ │ │ │ + stmia r3!, {r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (3975a8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -474251,24 +474252,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #392] @ (3975b8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 397500 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -474279,15 +474280,15 @@ │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 3974be │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 3974e2 │ │ │ │ mov r8, r0 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39754c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -474299,15 +474300,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 397498 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 397592 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3974ba │ │ │ │ dmb ish │ │ │ │ @@ -474339,25 +474340,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (3975c4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39751a │ │ │ │ ldr r4, [pc, #196] @ (3975c8 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (3975cc ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -474366,15 +474367,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (3975d4 ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39751a │ │ │ │ ldr r3, [pc, #136] @ (3975d8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 397478 │ │ │ │ @@ -474385,74 +474386,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39751a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (3975e8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3974be │ │ │ │ b.n 39755c │ │ │ │ ldr r3, [pc, #88] @ (3975ec ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (3975f0 ) │ │ │ │ ldr r0, [pc, #88] @ (3975f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r0, #14 │ │ │ │ + subs r6, r7, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #210 @ 0xd2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r2!, {r2, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r1, r2, r4} │ │ │ │ + stmia r2!, {r1, r2} │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r6, #4 │ │ │ │ + subs r6, r4, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r2, r5, r6} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r3, r6} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r1!, {r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r3} │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #3 │ │ │ │ + subs r0, r6, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r7, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + pop {r3, r4, r6, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (397734 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -474489,25 +474490,25 @@ │ │ │ │ bne.n 3976f2 │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3976dc │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 5eba54 │ │ │ │ + bl 5eba44 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5eb638 │ │ │ │ + bl 5eb628 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec0a4 │ │ │ │ + bl 5ec094 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec0a4 │ │ │ │ + bl 5ec094 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 397698 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -474519,15 +474520,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 39763a │ │ │ │ mov r0, r7 │ │ │ │ bl 396ce8 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5eba54 │ │ │ │ + bl 5eba44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -474577,45 +474578,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #216 @ 0xd8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r0, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - itte hi │ │ │ │ - movhi r6, r7 │ │ │ │ - stmiahi r0!, {r1, r4, r5, r6} │ │ │ │ - movls r6, r7 │ │ │ │ - adds r6, r7, #4 │ │ │ │ + itet vc │ │ │ │ + movvc r6, r7 │ │ │ │ + stmiavs r0!, {r1, r5, r6} │ │ │ │ + movvc r6, r7 │ │ │ │ + adds r6, r5, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - nop {7} │ │ │ │ + nop {6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r5, #4 │ │ │ │ + adds r0, r3, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - itte pl │ │ │ │ - movpl r6, r7 │ │ │ │ - stmiapl r0!, {r1, r3, r7} │ │ │ │ + itet mi │ │ │ │ movmi r6, r7 │ │ │ │ - adds r2, r2, #4 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - itt mi │ │ │ │ + stmiapl r0!, {r1, r3, r4, r5, r6} │ │ │ │ movmi r6, r7 │ │ │ │ - stmiami r0!, {r5, r6} │ │ │ │ + adds r2, r0, #4 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ite cc │ │ │ │ + movcc r6, r7 │ │ │ │ + stmiacs r0!, {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r7, #3 │ │ │ │ + adds r6, r5, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - wfi │ │ │ │ + wfe │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (397848 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -474698,24 +474699,24 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #74 @ 0x4a │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #28 │ │ │ │ + lsls r4, r3, #28 │ │ │ │ movs r4, r7 │ │ │ │ bl 9f85e │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, r5, r7 │ │ │ │ + subs r2, r3, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x001c │ │ │ │ + bkpt 0x000c │ │ │ │ movs r6, r7 │ │ │ │ - wfe │ │ │ │ + yield │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -474746,19 +474747,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, r5 │ │ │ │ + subs r2, r3, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r3, r4, r7, pc} │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x00a0 │ │ │ │ + bkpt 0x0090 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -474823,21 +474824,21 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ adds r3, #246 @ 0xf6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r4, #22 │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r4, r2 │ │ │ │ + subs r4, r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r4, r6, r7} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0042 │ │ │ │ + bkpt 0x0032 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (397c18 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -474855,52 +474856,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 397c2c │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #492] @ 0x1ec │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 397b0e │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 397a98 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 727fe4 │ │ │ │ + bl 727fd4 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #480 @ 0x1e0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #480] @ 0x1e0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r1, [pc, #536] @ (397c30 ) │ │ │ │ ldr r2, [pc, #540] @ (397c34 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (397c38 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 397a36 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 397a6e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ ldr r2, [pc, #504] @ (397c3c ) │ │ │ │ ldr r3, [pc, #476] @ (397c24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -474920,25 +474921,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (397c48 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr r1, [pc, #448] @ (397c4c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2ffa38 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 397a42 │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 397abc │ │ │ │ ldr r3, [pc, #416] @ (397c50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -474953,15 +474954,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 39719c │ │ │ │ cbz r0, 397ada │ │ │ │ ldr.w r5, [r0, #492] @ 0x1ec │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 397c02 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 397afe │ │ │ │ dmb ish │ │ │ │ @@ -474983,15 +474984,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #492] @ 0x1ec │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 397b42 │ │ │ │ ldr r3, [pc, #280] @ (397c50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -475005,15 +475006,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 39719c │ │ │ │ cbz r0, 397b8e │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397c02 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 397b7e │ │ │ │ dmb ish │ │ │ │ @@ -475034,108 +475035,108 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 3979fc │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (397c54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ b.n 397b7e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (397c54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 397b02 │ │ │ │ str.w r7, [r4, #492] @ 0x1ec │ │ │ │ b.n 3979fc │ │ │ │ ldr r3, [pc, #148] @ (397c58 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (397c5c ) │ │ │ │ ldr r1, [pc, #148] @ (397c60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 397a42 │ │ │ │ ldr r3, [pc, #128] @ (397c64 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (397c68 ) │ │ │ │ ldr r1, [pc, #132] @ (397c6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 397a42 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (397c70 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (397c74 ) │ │ │ │ ldr r0, [pc, #108] @ (397c78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r5, r1 │ │ │ │ + subs r0, r3, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r3, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r2, r6, r7} │ │ │ │ + pop {r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, r1, r0 │ │ │ │ + adds r2, r7, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r3, r5, r6} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #158 @ 0x9e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, r5, r6 │ │ │ │ + adds r6, r3, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrc2 0, 2, r0, cr12, cr11, {1} │ │ │ │ - ldr r4, [pc, #72] @ (397c94 ) │ │ │ │ + mcr2 0, 2, r0, cr12, cr11, {1} │ │ │ │ + ldr r4, [pc, #8] @ (397c54 ) │ │ │ │ movs r7, r7 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 39804c │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r1, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r3} │ │ │ │ + cbnz r4, 397cde │ │ │ │ movs r6, r7 │ │ │ │ - hlt 0x0004 │ │ │ │ + rev16 r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r7, r0 │ │ │ │ + adds r4, r5, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r6, 397cea │ │ │ │ + cbnz r6, 397ce6 │ │ │ │ movs r6, r7 │ │ │ │ - rev16 r6, r4 │ │ │ │ + rev16 r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r3, r0 │ │ │ │ + adds r2, r1, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb768 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb77c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -475169,15 +475170,15 @@ │ │ │ │ cbnz r2, 397d10 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 62a53c │ │ │ │ + bl 62a52c │ │ │ │ ldr r3, [pc, #88] @ (397d44 ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -475202,41 +475203,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (397d50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 397cd2 │ │ │ │ adds r0, #78 @ 0x4e │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #352] @ (397eac ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r0 │ │ │ │ + hlt 0x0030 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00397d54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (397e08 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 397da0 │ │ │ │ @@ -475246,15 +475247,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 39719c │ │ │ │ mov r5, r0 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 397df4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 397dd2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -475272,15 +475273,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397dbe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (397e10 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ b.n 397dbe │ │ │ │ ldr r3, [pc, #28] @ (397e14 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (397e18 ) │ │ │ │ ldr r0, [pc, #32] @ (397e1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -475289,33 +475290,33 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ cmp r7, #124 @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + asrs r0, r3, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00397e20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (397ec8 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 397e5e │ │ │ │ ldr r4, [pc, #120] @ (397ecc ) │ │ │ │ @@ -475325,16 +475326,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 39719c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 397e70 │ │ │ │ - bl 5e3098 │ │ │ │ - bl 732b28 │ │ │ │ + bl 5e3088 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 397eb4 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 397e92 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -475352,15 +475353,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397e7e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (397ed0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ b.n 397e7e │ │ │ │ ldr r3, [pc, #28] @ (397ed4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (397ed8 ) │ │ │ │ ldr r0, [pc, #32] @ (397edc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -475369,58 +475370,58 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ cmp r6, #172 @ 0xac │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r3, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r3, r4, r6, r7} │ │ │ │ + push {r1, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00397ee0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #60] @ 397f34 │ │ │ │ ldr r2, [pc, #60] @ (397f38 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #60] @ (397f3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 397f20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb77a │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb794 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00397f40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -475430,15 +475431,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (397fa8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc214 │ │ │ │ + bl 5dc204 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 397fac │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (397fb0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (397fb4 ) │ │ │ │ @@ -475446,27 +475447,27 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dc098 │ │ │ │ + b.w 5dc088 │ │ │ │ nop │ │ │ │ subs r0, #176 @ 0xb0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xb6f0 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr??.w r0, [r4, fp, lsl #3] │ │ │ │ - bics r6, r0 │ │ │ │ + vst4.8 {d16-d19}, [r4 :256], fp │ │ │ │ + muls r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00397fb8 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -475492,43 +475493,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 632850 │ │ │ │ + bl 632840 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3980ec │ │ │ │ ldr r0, [pc, #296] @ (398130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5de75c │ │ │ │ + bl 5de74c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (398134 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 260cb8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e5214 │ │ │ │ + bl 5e5204 │ │ │ │ mov r0, r5 │ │ │ │ blx 260f78 │ │ │ │ ldr r3, [pc, #264] @ (398138 ) │ │ │ │ ldr r2, [pc, #268] @ (39813c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (398140 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 261a50 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -475541,46 +475542,46 @@ │ │ │ │ bl 42dbf4 │ │ │ │ ldr r6, [pc, #220] @ (398144 ) │ │ │ │ ldr r1, [pc, #220] @ (398148 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd60c │ │ │ │ + bl 5dd5fc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3a2c │ │ │ │ + bl 5e3a1c │ │ │ │ cbz r0, 39808a │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd55c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 3980a6 │ │ │ │ ldr r6, [pc, #188] @ (39814c ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3a2c │ │ │ │ + bl 5e3a1c │ │ │ │ cbz r0, 3980a6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd6c8 │ │ │ │ + bl 5dd6b8 │ │ │ │ ldr r1, [pc, #168] @ (398150 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fe660 │ │ │ │ cbz r0, 398116 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dea6c │ │ │ │ + bl 5dea5c │ │ │ │ cbz r0, 398116 │ │ │ │ ldr r2, [pc, #144] @ (398154 ) │ │ │ │ ldr r3, [pc, #100] @ (39812c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -475592,67 +475593,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 631094 │ │ │ │ + bl 631084 │ │ │ │ cbz r0, 39811e │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 398110 │ │ │ │ ldr r0, [pc, #92] @ (398158 ) │ │ │ │ add r0, pc │ │ │ │ b.n 39800a │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 72e1c4 │ │ │ │ + bl 72e1b4 │ │ │ │ movs r5, #0 │ │ │ │ b.n 3980c2 │ │ │ │ ldr r0, [pc, #72] @ (39815c ) │ │ │ │ add r0, pc │ │ │ │ b.n 39800a │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e270c │ │ │ │ + bl 5e26fc │ │ │ │ b.n 39810c │ │ │ │ ldr r0, [pc, #64] @ (398160 ) │ │ │ │ add r0, pc │ │ │ │ b.n 39800a │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb82c │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r4, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - setend be │ │ │ │ + @ instruction: 0xb648 │ │ │ │ movs r6, r7 │ │ │ │ - cpsid i │ │ │ │ + cpsie i │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ + @ instruction: 0xb7ea │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb7f0 │ │ │ │ + @ instruction: 0xb7e0 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [pc, #712] @ (398424 ) │ │ │ │ + ldr r3, [pc, #648] @ (3983e4 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #456] @ (398328 ) │ │ │ │ + ldr r3, [pc, #392] @ (3982e8 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #400] @ (3982f4 ) │ │ │ │ + ldr r3, [pc, #336] @ (3982b4 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00398164 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -475677,46 +475678,46 @@ │ │ │ │ blx 262a78 │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 72e568 │ │ │ │ + bl 72e558 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 3981fe │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 60ad80 │ │ │ │ + bl 60ad70 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3981f4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 730fa4 │ │ │ │ + bl 730f94 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (398240 ) │ │ │ │ - bl 631160 │ │ │ │ + bl 631150 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 397fc4 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 3981c2 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 72e580 │ │ │ │ + bl 72e570 │ │ │ │ ldr r2, [pc, #60] @ (398244 ) │ │ │ │ ldr r3, [pc, #48] @ (398238 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -475773,15 +475774,15 @@ │ │ │ │ str r3, [r4, #24] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r4, #20] │ │ │ │ strd r3, r2, [r4, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [r4, #8] │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 72f7ac │ │ │ │ + bl 72f79c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 3982b0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #68] @ (3982f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -475805,25 +475806,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3982b8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #28] @ (398304 ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3982b8 │ │ │ │ cmp r2, #124 @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398308 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -475849,15 +475850,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 62a5dc │ │ │ │ + bl 62a5cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #195] @ 0xc3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39832e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -475881,34 +475882,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (3983a8 ) │ │ │ │ ldr r0, [pc, #20] @ (3983ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - asrs r6, r1, #2 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + uxth r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003983b0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 62a5dc │ │ │ │ + bl 62a5cc │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -475926,15 +475927,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 39842a │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 62a53c │ │ │ │ + bl 62a52c │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -475956,41 +475957,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (398474 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 398408 │ │ │ │ nop │ │ │ │ cmp r0, #230 @ 0xe6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #352] @ (3985d0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3984de │ │ │ │ + cbz r2, 3984da │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398478 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #792] @ 3987a0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 62a3c4 │ │ │ │ + bl 62a3b4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 39880a │ │ │ │ @@ -476068,15 +476069,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 62a374 │ │ │ │ + bl 62a364 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -476355,19 +476356,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (398894 ) │ │ │ │ ldr r0, [pc, #20] @ (398898 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - lsrs r2, r4, #14 │ │ │ │ + lsrs r2, r2, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #848 @ 0x350 │ │ │ │ + add r5, sp, #784 @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #56 @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039889c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -476383,26 +476384,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 398d04 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r3, [pc, #1064] @ 398d08 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 398d0c │ │ │ │ ldr.w r1, [pc, #1064] @ 398d10 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 262a78 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -476443,15 +476444,15 @@ │ │ │ │ beq.w 398b6e │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 398248 │ │ │ │ mov sl, r0 │ │ │ │ - bl 73afa4 │ │ │ │ + bl 73af94 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -476552,15 +476553,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3989ca │ │ │ │ ldr r0, [pc, #664] @ (398d30 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3989ca │ │ │ │ ldr r3, [pc, #624] @ (398d18 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 398a32 │ │ │ │ ldr r3, [pc, #636] @ (398d34 ) │ │ │ │ @@ -476576,15 +476577,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (398d38 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 398a32 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3989ca │ │ │ │ ldr r3, [pc, #592] @ (398d3c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -476600,15 +476601,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (398d40 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3989ca │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3989ca │ │ │ │ ldr r3, [pc, #532] @ (398d44 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -476620,38 +476621,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3989ca │ │ │ │ ldr r0, [pc, #508] @ (398d48 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3989ca │ │ │ │ ldr r3, [pc, #496] @ (398d4c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 398934 │ │ │ │ ldr r0, [pc, #492] @ (398d50 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 398970 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #476] @ (398d54 ) │ │ │ │ ldr r2, [pc, #480] @ (398d58 ) │ │ │ │ ldr r1, [pc, #480] @ (398d5c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 398cda │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -476699,15 +476700,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (398d6c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 398bf4 │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -476726,15 +476727,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3989ca │ │ │ │ ldr r0, [pc, #284] @ (398d74 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3989ca │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 398934 │ │ │ │ ldrb.w r3, [r5, #195] @ 0xc3 │ │ │ │ cbnz r3, 398cac │ │ │ │ ldr r3, [pc, #260] @ (398d78 ) │ │ │ │ add r3, pc │ │ │ │ @@ -476754,15 +476755,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (398d7c ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 398a32 │ │ │ │ ldr.w r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 398ba8 │ │ │ │ ldr r3, [pc, #200] @ (398d80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -476770,18 +476771,18 @@ │ │ │ │ b.n 398934 │ │ │ │ ldr r0, [pc, #192] @ (398d84 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 398bf4 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ - bl 73afa4 │ │ │ │ + bl 73af94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (398d88 ) │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ ldr r1, [pc, #160] @ (398d8c ) │ │ │ │ ldr r0, [pc, #160] @ (398d90 ) │ │ │ │ @@ -476792,19 +476793,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r2, r7, #12 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #640 @ 0x280 │ │ │ │ + add r5, sp, #576 @ 0x240 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #744 @ 0x2e8 │ │ │ │ + add r5, sp, #680 @ 0x2a8 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, r1, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -476812,63 +476813,63 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r6, r1, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #360 @ 0x168 │ │ │ │ + add r7, sp, #296 @ 0x128 │ │ │ │ movs r6, r7 │ │ │ │ mov r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #896 @ 0x380 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #400] @ (398ed0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #456 @ 0x1c8 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ + add r6, sp, #416 @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ adds r6, r3, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, r2, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r3, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #0 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ + add r3, sp, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r0, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #792 @ 0x318 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r0, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #16 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r0, #31 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r1, sp, #352 @ 0x160 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #1000 @ 0x3e8 │ │ │ │ + add r3, sp, #936 @ 0x3a8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398d94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -476933,25 +476934,25 @@ │ │ │ │ bpl.n 398dd8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (398e58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 398dd8 │ │ │ │ subs r4, r7, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #64 @ 0x40 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398e5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -477023,19 +477024,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (398f24 ) │ │ │ │ ldr r0, [pc, #20] @ (398f28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - lsls r2, r2, #20 │ │ │ │ + lsls r2, r0, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #272 @ (adr r7, 399038 ) │ │ │ │ + add r7, pc, #208 @ (adr r7, 398ff8 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #328 @ (adr r7, 399074 ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 399034 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398f2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -477075,19 +477076,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ bl 263e34 │ │ │ │ nop │ │ │ │ - lsls r0, r2, #18 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #776 @ (adr r6, 3992b8 ) │ │ │ │ + add r6, pc, #712 @ (adr r6, 399278 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #1008 @ 0x3f0 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #172] @ (399074 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -477097,15 +477098,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #168] @ (39907c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 73afa4 │ │ │ │ + bl 73af94 │ │ │ │ ldr.w r4, [r7, #480] @ 0x1e0 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 398ffe │ │ │ │ mov r8, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -477125,17 +477126,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 398e98 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 399010 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e31b8 │ │ │ │ + bl 5e31a8 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 631c04 │ │ │ │ + bl 631bf4 │ │ │ │ cbz r6, 399038 │ │ │ │ mov r0, r6 │ │ │ │ blx 2619e0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 260f74 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -477156,15 +477157,15 @@ │ │ │ │ b.n 398ffe │ │ │ │ bl 263e34 │ │ │ │ nop │ │ │ │ adds r2, r3, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s16 d0, d10, d27 │ │ │ │ + vqadd.s8 d0, d10, d27 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (399158 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #196] @ (39915c ) │ │ │ │ @@ -477182,21 +477183,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 5ebbb0 │ │ │ │ + bl 5ebba0 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 5ec1ac │ │ │ │ + bl 5ec19c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ec1ac │ │ │ │ + bl 5ec19c │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 39889c │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -477215,15 +477216,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 3978d8 │ │ │ │ mov r0, fp │ │ │ │ bl 398e98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ebdb0 │ │ │ │ + bl 5ebda0 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 3990b2 │ │ │ │ ldr r2, [pc, #52] @ (399160 ) │ │ │ │ ldr r3, [pc, #44] @ (39915c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -477307,32 +477308,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399182 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (39922c ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 399182 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #484] @ 0x1e4 │ │ │ │ b.n 3991c0 │ │ │ │ nop │ │ │ │ subs r2, r5, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4, #-236] @ 0xffffff14 │ │ │ │ + ldc 0, cr0, [r4, #-236]! @ 0xffffff14 │ │ │ │ subs r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #648 @ 0x288 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399230 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -477376,15 +477377,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39925e │ │ │ │ ldr r0, [pc, #64] @ (3992e4 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 39925e │ │ │ │ ldr r3, [pc, #56] @ (3992e8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39927c │ │ │ │ ldr r3, [pc, #36] @ (3992e0 ) │ │ │ │ @@ -477392,28 +477393,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 39927c │ │ │ │ ldr r0, [pc, #36] @ (3992ec ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7338dc │ │ │ │ + b.w 7338cc │ │ │ │ subs r0, r4, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #376 @ 0x178 │ │ │ │ + add r0, sp, #312 @ 0x138 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #8 │ │ │ │ + add r7, pc, #968 @ (adr r7, 3996b8 ) │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ @@ -477561,15 +477562,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3993a2 │ │ │ │ ldr r0, [pc, #112] @ (3994f4 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3993a2 │ │ │ │ ldr r3, [pc, #100] @ (3994f8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39940e │ │ │ │ ldr r3, [pc, #84] @ (3994f0 ) │ │ │ │ @@ -477578,15 +477579,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 39940e │ │ │ │ ldr r0, [pc, #84] @ (3994fc ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 39940e │ │ │ │ ldr r3, [pc, #72] @ (399500 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #72] @ (399504 ) │ │ │ │ ldr r0, [pc, #72] @ (399508 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -477606,29 +477607,29 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #896 @ (adr r6, 399878 ) │ │ │ │ + add r6, pc, #832 @ (adr r6, 399838 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #528 @ (adr r6, 399710 ) │ │ │ │ + add r6, pc, #464 @ (adr r6, 3996d0 ) │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.u32 q8, q3, q1 │ │ │ │ - add r1, pc, #608 @ (adr r1, 399768 ) │ │ │ │ + vqadd.u16 q8, q3, q1 │ │ │ │ + add r1, pc, #544 @ (adr r1, 399728 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #968 @ (adr r6, 3998d4 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 399894 ) │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.u8 q8, q7, q1 │ │ │ │ - add r1, pc, #512 @ (adr r1, 399714 ) │ │ │ │ + vqadd.u64 q0, q7, q1 │ │ │ │ + add r1, pc, #448 @ (adr r1, 3996d4 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #744 @ (adr r6, 399800 ) │ │ │ │ + add r6, pc, #680 @ (adr r6, 3997c0 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399518 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -477640,15 +477641,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 62a908 │ │ │ │ + bl 62a8f8 │ │ │ │ ldr r2, [pc, #144] @ (3995d8 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -477702,25 +477703,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 262ddc <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ asrs r2, r6, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #504 @ (adr r6, 3997d4 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 399794 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #472 @ (adr r6, 3997b8 ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 399778 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #336 @ (adr r6, 399734 ) │ │ │ │ + add r6, pc, #272 @ (adr r6, 3996f4 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #480 @ (adr r6, 3997c8 ) │ │ │ │ + add r6, pc, #416 @ (adr r6, 399788 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #352 @ (adr r6, 39974c ) │ │ │ │ + add r6, pc, #288 @ (adr r6, 39970c ) │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #184 @ (adr r6, 3996a8 ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 399668 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003995f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -477760,15 +477761,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 398e98 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 399626 │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ @@ -477803,23 +477804,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r5, #23 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldc2l 0, cr0, [r0, #-328]! @ 0xfffffeb8 │ │ │ │ - ldr r7, [sp, #648] @ 0x288 │ │ │ │ + stc2l 0, cr0, [r0, #-328]! @ 0xfffffeb8 │ │ │ │ + ldr r7, [sp, #584] @ 0x248 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, pc, #432 @ (adr r5, 39989c ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 39985c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldc2l 0, cr0, [r8, #-328] @ 0xfffffeb8 │ │ │ │ - ldr r7, [sp, #552] @ 0x228 │ │ │ │ + stc2l 0, cr0, [r8, #-328] @ 0xfffffeb8 │ │ │ │ + ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #736 @ (adr r0, 3999d8 ) │ │ │ │ + add r0, pc, #672 @ (adr r0, 399998 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (399784 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -477833,15 +477834,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 399752 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 62a53c │ │ │ │ + bl 62a52c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 3995f0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -477866,28 +477867,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (399798 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 39971e │ │ │ │ nop │ │ │ │ asrs r6, r2, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #352] @ (3998f4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #488 @ (adr r0, 399984 ) │ │ │ │ + add r0, pc, #424 @ (adr r0, 399944 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (399828 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -477901,15 +477902,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3997f6 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 62a53c │ │ │ │ + bl 62a52c │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 3995f0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -477934,28 +477935,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (39983c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 3997c2 │ │ │ │ nop │ │ │ │ asrs r2, r6, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #352] @ (399998 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 399850 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 39936c │ │ │ │ b.w 3995f0 │ │ │ │ @@ -478009,15 +478010,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #196 @ 0xc4 │ │ │ │ ldr.w r1, [r1, #448] @ 0x1c0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 62a5dc │ │ │ │ + bl 62a5cc │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #195] @ 0xc3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399a30 │ │ │ │ bl 397ee0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -478070,15 +478071,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 261c60 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 261c60 │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399bce │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -478101,15 +478102,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 399b0a │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 3999cc │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 3999cc │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -478205,25 +478206,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 62a490 │ │ │ │ + bl 62a480 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 3998ee │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 399b90 │ │ │ │ ldr r3, [pc, #404] @ (399c9c ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 399a4a │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 732b28 │ │ │ │ + bl 732b18 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399c32 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399bac │ │ │ │ @@ -478290,15 +478291,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 399b22 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (399ca8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72aa04 │ │ │ │ + bl 72a9f4 │ │ │ │ b.n 399b22 │ │ │ │ ldr r3, [pc, #220] @ (399cac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 3999a2 │ │ │ │ @@ -478324,19 +478325,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 722fec │ │ │ │ + bl 722fdc │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 723238 │ │ │ │ + bl 723228 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 399910 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 399b0e │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (399cb8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -478370,18 +478371,18 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #17 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r2, r1, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xfa6c0052 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + @ instruction: 0xfa5c0052 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ @@ -478389,32 +478390,32 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #592 @ (adr r0, 399f04 ) │ │ │ │ + add r0, pc, #528 @ (adr r0, 399ec4 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #624 @ (adr r0, 399f28 ) │ │ │ │ + add r0, pc, #560 @ (adr r0, 399ee8 ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf7ea0052 │ │ │ │ - str r7, [sp, #288] @ 0x120 │ │ │ │ + @ instruction: 0xf7da0052 │ │ │ │ + str r7, [sp, #224] @ 0xe0 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf7d40052 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + @ instruction: 0xf7c40052 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf7bc0052 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + @ instruction: 0xf7ac0052 │ │ │ │ + ldr r1, [sp, #888] @ 0x378 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #0 @ (adr r0, 399cdc ) │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 3995f0 │ │ │ │ @@ -478475,15 +478476,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 398e98 │ │ │ │ ldr r2, [pc, #144] @ (399e30 ) │ │ │ │ ldr r3, [pc, #136] @ (399e28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -478497,15 +478498,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 62aa50 │ │ │ │ + bl 62aa40 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 399ddc │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3995f0 │ │ │ │ b.n 399d9c │ │ │ │ @@ -478540,23 +478541,23 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsrs r4, r0, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf6280052 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + @ instruction: 0xf6180052 │ │ │ │ + ldr r0, [sp, #296] @ 0x128 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #640] @ 0x280 │ │ │ │ + ldr r6, [sp, #576] @ 0x240 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf6100052 │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + addw r0, r0, #2130 @ 0x852 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r1, [sp, #384] @ 0x180 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399e4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -478566,31 +478567,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 399e6c │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 398e98 │ │ │ │ ldr r3, [pc, #20] @ (399e98 ) │ │ │ │ mov.w r2, #1656 @ 0x678 │ │ │ │ ldr r1, [pc, #20] @ (399e9c ) │ │ │ │ ldr r0, [pc, #20] @ (399ea0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf59a0052 │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + @ instruction: 0xf58a0052 │ │ │ │ + str r7, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #152] @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399ea4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -478601,15 +478602,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 399f24 │ │ │ │ cbz r5, 399ece │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 72f7b8 │ │ │ │ + bl 72f7a8 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r3, 399eea │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399f6e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -478631,15 +478632,15 @@ │ │ │ │ dmb ish │ │ │ │ bl 399164 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 399f4a │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 631ee8 │ │ │ │ + b.w 631ed8 │ │ │ │ ldr r3, [pc, #104] @ (399f90 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399ec2 │ │ │ │ ldr r3, [pc, #100] @ (399f94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -478647,25 +478648,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399ec2 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #88] @ (399f98 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 399ec2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 399f56 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 398e98 │ │ │ │ bl 263e34 │ │ │ │ ldr r3, [pc, #44] @ (399f9c ) │ │ │ │ movw r2, #1679 @ 0x68f │ │ │ │ ldr r1, [pc, #40] @ (399fa0 ) │ │ │ │ @@ -478680,20 +478681,20 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf4ac0052 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + eors.w r0, ip, #13762560 @ 0xd20000 │ │ │ │ + str r6, [sp, #824] @ 0x338 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 399ea4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00399fb0 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -478727,30 +478728,30 @@ │ │ │ │ dmb ish │ │ │ │ bl 399164 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 39a024 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 631ea4 │ │ │ │ + b.w 631e94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 39a030 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f7f0 │ │ │ │ + bl 72f7e0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 398e98 │ │ │ │ ldr r3, [pc, #72] @ (39a090 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -478761,15 +478762,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399fce │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (39a098 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 399fce │ │ │ │ ldr r3, [pc, #48] @ (39a09c ) │ │ │ │ movw r2, #1699 @ 0x6a3 │ │ │ │ ldr r1, [pc, #44] @ (39a0a0 ) │ │ │ │ ldr r0, [pc, #48] @ (39a0a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -478782,20 +478783,20 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf3b00052 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + usat r0, #18, r0, asr #1 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039a0a8 : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -479033,25 +479034,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (39a2e4 ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 39a26e │ │ │ │ lsrs r2, r3, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #528] @ 0x210 │ │ │ │ + str r7, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (39a380 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -479059,15 +479060,15 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ (39a388 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (39a38c ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 39a31c │ │ │ │ bl 44d4cc │ │ │ │ ldr r3, [pc, #112] @ (39a390 ) │ │ │ │ @@ -479077,69 +479078,69 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 39777c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 632450 │ │ │ │ + bl 632440 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 39a238 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 728020 │ │ │ │ + bl 728010 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w ip, [pc, #68] @ 39a398 │ │ │ │ ldr r2, [pc, #68] @ (39a39c ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #68] @ (39a3a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2b18 │ │ │ │ + bl 5e2b08 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 39a374 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 60ab58 │ │ │ │ - @ instruction: 0xf1240052 │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + b.w 60ab48 │ │ │ │ + adds.w r0, r4, #82 @ 0x52 │ │ │ │ + str r3, [sp, #496] @ 0x1f0 │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #656] @ 0x290 │ │ │ │ + str r3, [sp, #592] @ 0x250 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r2, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ - @ instruction: 0xf0c80052 │ │ │ │ - str r3, [sp, #184] @ 0xb8 │ │ │ │ + @ instruction: 0xf0b80052 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039a3a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (39a3d4 ) │ │ │ │ add r1, pc │ │ │ │ bl 39777c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 632450 │ │ │ │ + bl 632440 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39a238 │ │ │ │ @ instruction: 0xfbebffff │ │ │ │ │ │ │ │ @@ -479152,17 +479153,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 73afa4 │ │ │ │ + bl 73af94 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73b470 │ │ │ │ + bl 73b460 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 39a492 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 39a47a │ │ │ │ @@ -479205,15 +479206,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a436 │ │ │ │ ldr r0, [pc, #80] @ (39a4bc ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 39a436 │ │ │ │ ldr r3, [pc, #68] @ (39a4c0 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ ldr r1, [pc, #64] @ (39a4c4 ) │ │ │ │ ldr r0, [pc, #68] @ (39a4c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -479235,25 +479236,25 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ - vshr.s32 q0, q1, #32 │ │ │ │ - str r1, [sp, #840] @ 0x348 │ │ │ │ + vshr.s16 q0, q1, #16 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ movs r6, r7 │ │ │ │ - vshr.s8 q0, q1, #8 │ │ │ │ - str r1, [sp, #744] @ 0x2e8 │ │ │ │ + vqadd.s64 q8, q4, q1 │ │ │ │ + str r1, [sp, #680] @ 0x2a8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #384] @ 0x180 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039a4d8 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (39a5a4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 39a528 │ │ │ │ @@ -479261,17 +479262,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 73afa4 │ │ │ │ + bl 73af94 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73b470 │ │ │ │ + bl 73b460 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 39a58c │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 39a574 │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -479314,15 +479315,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a53e │ │ │ │ ldr r0, [pc, #76] @ (39a5b4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 39a53e │ │ │ │ ldr r3, [pc, #64] @ (39a5b8 ) │ │ │ │ movw r2, #1830 @ 0x726 │ │ │ │ ldr r1, [pc, #64] @ (39a5bc ) │ │ │ │ ldr r0, [pc, #64] @ (39a5c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -479343,25 +479344,25 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add ip, ip │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - mcr 0, 5, r0, cr6, cr2, {2} │ │ │ │ - str r0, [sp, #864] @ 0x360 │ │ │ │ + mrc 0, 4, r0, cr6, cr2, {2} │ │ │ │ + str r0, [sp, #800] @ 0x320 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #1016] @ 0x3f8 │ │ │ │ movs r6, r7 │ │ │ │ - mcr 0, 4, r0, cr14, cr2, {2} │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + mrc 0, 3, r0, cr14, cr2, {2} │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 39a616 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 39a60c │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -479564,22 +479565,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (39a818 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e25b4 │ │ │ │ + bl 5e25a4 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e25b4 │ │ │ │ + b.w 5e25a4 │ │ │ │ cdp2 0, 1, cr0, cr8, cr1, {3} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -479590,20 +479591,20 @@ │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 39aa72 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 756bc4 │ │ │ │ + bl 756bb4 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 39aa4a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -479620,20 +479621,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #496] @ 0x1f0 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 757420 │ │ │ │ + bl 757410 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 756968 │ │ │ │ + bl 756958 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 39a8dc │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 39a9a0 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -479693,15 +479694,15 @@ │ │ │ │ bne.n 39aa0e │ │ │ │ ldr r3, [pc, #280] @ (39aa90 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 631eec │ │ │ │ + bl 631edc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39aa5e │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -479750,15 +479751,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a974 │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (39aa9c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 39a974 │ │ │ │ ldr r3, [pc, #104] @ (39aaa0 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (39aaa4 ) │ │ │ │ ldr r0, [pc, #104] @ (39aaa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -479794,35 +479795,35 @@ │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r4, [sp, #600] @ 0x258 │ │ │ │ movs r6, r7 │ │ │ │ - mrrc 0, 5, r0, r0, cr2 @ │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ + mcrr 0, 5, r0, r0, cr2 │ │ │ │ + str r4, [sp, #24] │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ movs r6, r7 │ │ │ │ - ldc 0, cr0, [ip], #-328 @ 0xfffffeb8 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + stc 0, cr0, [ip], #-328 @ 0xfffffeb8 │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [r8], #-328 @ 0xfffffeb8 │ │ │ │ - str r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldc 0, cr0, [r8], {82} @ 0x52 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #800] @ 0x320 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ movs r6, r7 │ │ │ │ - ldc 0, cr0, [r4], {82} @ 0x52 │ │ │ │ - str r3, [sp, #872] @ 0x368 │ │ │ │ + stc 0, cr0, [r4], {82} @ 0x52 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #944] @ 0x3b0 │ │ │ │ + str r3, [sp, #880] @ 0x370 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -479927,25 +479928,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (39ac0c ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 39abb8 │ │ │ │ lsls r6, r6, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #944] @ (39afb8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (39ada8 ) │ │ │ │ @@ -479960,15 +479961,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr r3, [pc, #360] @ (39adb4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -479980,29 +479981,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 39ad94 │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 62a938 │ │ │ │ + bl 62a928 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6326e8 │ │ │ │ + bl 6326d8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 632750 │ │ │ │ + bl 632740 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 39acca │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 39ad6c │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 39acf2 │ │ │ │ @@ -480044,17 +480045,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 39acd4 │ │ │ │ b.n 39ace8 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 39ac72 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 39ad46 │ │ │ │ @@ -480064,15 +480065,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 39ac82 │ │ │ │ b.n 39acde │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 62a764 │ │ │ │ + bl 62a754 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 39ad7e │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -480085,15 +480086,15 @@ │ │ │ │ b.n 39acf0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 3983e8 │ │ │ │ b.n 39acde │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 62a7dc │ │ │ │ + bl 62a7cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39ad5a │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 39ac82 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (39adc4 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -480108,33 +480109,33 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2, #328] @ 0x148 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + strd r0, r0, [r2, #328] @ 0x148 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ movs r6, r7 │ │ │ │ vmla.i32 q8, q7, d5[1] │ │ │ │ - ldrd r0, r0, [r4], #328 @ 0x148 │ │ │ │ - str r0, [sp, #744] @ 0x2e8 │ │ │ │ + strd r0, r0, [r4], #328 @ 0x148 │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 39af24 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 39ae72 │ │ │ │ @@ -480198,23 +480199,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 7445a0 │ │ │ │ + bl 744590 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r3, [pc, #112] @ (39af40 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -480234,15 +480235,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 398e98 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 633808 │ │ │ │ + bl 6337f8 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 39ae8c │ │ │ │ ldr r3, [pc, #28] @ (39af44 ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (39af48 ) │ │ │ │ ldr r0, [pc, #28] @ (39af4c ) │ │ │ │ add r3, pc │ │ │ │ @@ -480251,19 +480252,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39ae0c │ │ │ │ + b.n 39adec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #336] @ 0x150 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -480271,65 +480272,65 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 39af8c │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 62bd40 │ │ │ │ + bl 62bd30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 39add0 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 62bd44 │ │ │ │ + bl 62bd34 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 39add0 │ │ │ │ ldr r3, [pc, #20] @ (39afb8 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (39afbc ) │ │ │ │ ldr r0, [pc, #20] @ (39afc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - b.n 39ad84 │ │ │ │ + b.n 39ad64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r3, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (39b2e8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2c58 │ │ │ │ + bl 5e2c48 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 6962f0 │ │ │ │ + bl 6962e0 │ │ │ │ ldr r2, [pc, #760] @ (39b2ec ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b220 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 62a2dc │ │ │ │ + bl 62a2cc │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 39b074 │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 39b2cc │ │ │ │ @@ -480420,15 +480421,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 632844 │ │ │ │ + bl 632834 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b21e │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 39b248 │ │ │ │ ldr r1, [pc, #512] @ (39b2f0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -480580,15 +480581,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 39b1c0 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (39b310 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 39b1c0 │ │ │ │ ldr r3, [pc, #120] @ (39b314 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39b0fe │ │ │ │ ldr r3, [pc, #100] @ (39b30c ) │ │ │ │ @@ -480596,15 +480597,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39b0fe │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (39b318 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 39b0fe │ │ │ │ mov r0, r4 │ │ │ │ bl 3995f0 │ │ │ │ b.n 39b18a │ │ │ │ blx 262e94 │ │ │ │ ldr r3, [pc, #72] @ (39b31c ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -480615,41 +480616,41 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [ip], #404 @ 0x194 │ │ │ │ movs r3, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ + lsls r4, r1, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + ldrh r2, [r6, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #42] @ 0x2a │ │ │ │ + ldrh r4, [r0, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39ba8c │ │ │ │ + b.n 39ba6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r7, #26] │ │ │ │ + ldrh r4, [r5, #26] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r6, #42] @ 0x2a │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (39b3d8 ) │ │ │ │ @@ -480704,15 +480705,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ blx 262e94 │ │ │ │ vld1.8 {d0[3]}, [r2], r5 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 7387a4 │ │ │ │ + b.w 738794 │ │ │ │ b.w 39a4d8 │ │ │ │ b.w 39a3d8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (39b448 ) │ │ │ │ @@ -480753,15 +480754,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b5ba │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 39b47e │ │ │ │ - bl 696178 │ │ │ │ + bl 696168 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b59e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2e4794 │ │ │ │ cbnz r0, 39b4a2 │ │ │ │ @@ -480770,17 +480771,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 633814 │ │ │ │ + bl 633804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73b470 │ │ │ │ + bl 73b460 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 39b4bc │ │ │ │ ldrb.w r3, [r4, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39b5e6 │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ cbnz r1, 39b4d6 │ │ │ │ @@ -480788,15 +480789,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2e4abc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39b48e │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6327bc │ │ │ │ + bl 6327ac │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -480828,29 +480829,29 @@ │ │ │ │ blx 2622a0 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 39b688 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39b5d6 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 632850 │ │ │ │ + bl 632840 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 39b66c │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 39b6a8 │ │ │ │ ldr r1, [pc, #336] @ (39b6b8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 6315e0 │ │ │ │ + bl 6315d0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6318dc │ │ │ │ + bl 6318cc │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 42df74 │ │ │ │ add sp, #20 │ │ │ │ @@ -480867,27 +480868,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (39b6c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39b48e │ │ │ │ ldr r3, [pc, #268] @ (39b6c8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (39b6cc ) │ │ │ │ ldr r1, [pc, #268] @ (39b6d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39b48e │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 39b624 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ b.n 39b54a │ │ │ │ @@ -480897,21 +480898,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (39b6dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39b48e │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39b54a │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 630d94 │ │ │ │ + bl 630d84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39b54a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39b54a │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ @@ -480923,17 +480924,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (39b6e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39b48e │ │ │ │ - bl 722fec │ │ │ │ + bl 722fdc │ │ │ │ blx 26321c │ │ │ │ str.w r0, [r4, #580] @ 0x244 │ │ │ │ b.n 39b522 │ │ │ │ movs r0, #5 │ │ │ │ blx 263434 │ │ │ │ ldr r3, [pc, #144] @ (39b6ec ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -480950,74 +480951,74 @@ │ │ │ │ ldr r1, [pc, #132] @ (39b6f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39b48e │ │ │ │ ldr r3, [pc, #112] @ (39b6fc ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (39b700 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (39b704 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39b48e │ │ │ │ ldr r1, [pc, #92] @ (39b708 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 6315e0 │ │ │ │ + bl 6315d0 │ │ │ │ b.n 39b572 │ │ │ │ nop │ │ │ │ @ instruction: 0xf0a20061 │ │ │ │ - b.n 39b894 │ │ │ │ + b.n 39b874 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r5, #4] │ │ │ │ + ldrh r2, [r3, #4] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39b868 │ │ │ │ + b.n 39b848 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r2, #20] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r7, #2] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39b81c │ │ │ │ + b.n 39b7fc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r1, #20] │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39b7a8 │ │ │ │ + b.n 39b788 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r4, #20] │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r2, #26 │ │ │ │ + lsrs r0, r0, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 39b72c │ │ │ │ + b.n 39b70c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r3, #62] @ 0x3e │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ - svc 254 @ 0xfe │ │ │ │ + svc 238 @ 0xee │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r1, #16] │ │ │ │ + ldrh r0, [r7, #14] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r7, #60] @ 0x3c │ │ │ │ + strh r4, [r5, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ vhadd.s32 q8, q0, │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ @@ -481063,15 +481064,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 39b450 │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r1, #108] @ 0x6c │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (39bad0 ) │ │ │ │ ldr.w ip, [r0, #500] @ 0x1f4 │ │ │ │ @@ -481282,15 +481283,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 39b892 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 39b9e2 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 6328bc │ │ │ │ + bl 6328ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39ba5c │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -481373,17 +481374,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 39b892 │ │ │ │ nop │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #206 @ 0xce │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (39bbf8 ) │ │ │ │ @@ -481487,19 +481488,19 @@ │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf1f40065 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf1300065 │ │ │ │ - bge.n 39bb54 │ │ │ │ + bge.n 39bb34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r5, #18] │ │ │ │ + strh r4, [r3, #18] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r6, #42] @ 0x2a │ │ │ │ + strh r6, [r4, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -481510,15 +481511,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -481543,24 +481544,24 @@ │ │ │ │ str.w r3, [r4, #496] @ 0x1f0 │ │ │ │ cbz r1, 39bcd4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39b450 │ │ │ │ - bl 73b470 │ │ │ │ + bl 73b460 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 630b0c │ │ │ │ + bl 630afc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 631438 │ │ │ │ + bl 631428 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39bc68 │ │ │ │ ldr r3, [pc, #64] @ (39bd00 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (39bd04 ) │ │ │ │ ldr r0, [pc, #64] @ (39bd08 ) │ │ │ │ add r3, pc │ │ │ │ @@ -481579,34 +481580,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39b450 │ │ │ │ - bls.n 39bc98 │ │ │ │ + bls.n 39bc78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r0, #12] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + strb r6, [r2, #23] │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r3, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (39bdbc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e460c │ │ │ │ + bl 5e45fc │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 39bd8c │ │ │ │ mov r0, r4 │ │ │ │ blx 2622a0 │ │ │ │ adds r0, #1 │ │ │ │ blx 260c44 │ │ │ │ mov r2, r5 │ │ │ │ @@ -481620,15 +481621,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (39bdc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e29f4 │ │ │ │ + bl 5e29e4 │ │ │ │ str.w r7, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -481644,36 +481645,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (39bdd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r6, [r7, #120] @ 0x78 │ │ │ │ + str r6, [r5, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 39be34 │ │ │ │ + bls.n 39be14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 39bdc8 │ │ │ │ + bhi.n 39bda8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r5, #4] │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 42e004 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -481686,15 +481687,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 631e0c │ │ │ │ + bl 631dfc │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -481722,25 +481723,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 39a3a4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 631dbc │ │ │ │ + bl 631dac │ │ │ │ ldr.w r2, [r4, #496] @ 0x1f0 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 7574c0 │ │ │ │ + bl 7574b0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 39bea0 │ │ │ │ @@ -481816,21 +481817,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 5ec108 │ │ │ │ + bl 5ec0f8 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec0a4 │ │ │ │ + bl 5ec094 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec0a4 │ │ │ │ + bl 5ec094 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 39bf90 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 39bfac │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 39bfa2 │ │ │ │ @@ -481839,19 +481840,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec0a4 │ │ │ │ + bl 5ec094 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5eb638 │ │ │ │ + b.w 5eb628 │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #608] @ 0x260 │ │ │ │ cbnz r3, 39bfd0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -481892,25 +481893,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39bffc │ │ │ │ ldr r0, [pc, #32] @ (39c04c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 39bffc │ │ │ │ stc 0, cr0, [sl, #-404] @ 0xfffffe6c │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #528] @ (39c258 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #12] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (39c1f4 ) │ │ │ │ @@ -481928,15 +481929,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39c1b4 │ │ │ │ ldrh.w r3, [r4, #606] @ 0x25e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39c148 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 697dc8 │ │ │ │ + bl 697db8 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 39c164 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 39c196 │ │ │ │ movs r1, #0 │ │ │ │ @@ -481998,19 +481999,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (39c200 ) │ │ │ │ ldr r0, [pc, #184] @ (39c204 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e980 │ │ │ │ + bl 72e970 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 697dc8 │ │ │ │ + bl 697db8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 39c096 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (39c208 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (39c20c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -482018,91 +482019,91 @@ │ │ │ │ ldr r1, [pc, #156] @ (39c210 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 72de28 │ │ │ │ + bl 72de18 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 39c120 │ │ │ │ ldr r1, [pc, #136] @ (39c214 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72daa4 │ │ │ │ + bl 72da94 │ │ │ │ b.n 39c120 │ │ │ │ ldr r3, [pc, #128] @ (39c218 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (39c21c ) │ │ │ │ ldr r1, [pc, #128] @ (39c220 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39c120 │ │ │ │ ldr r3, [pc, #108] @ (39c224 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (39c228 ) │ │ │ │ ldr r1, [pc, #112] @ (39c22c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39c120 │ │ │ │ ldr r3, [pc, #92] @ (39c230 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (39c234 ) │ │ │ │ ldr r1, [pc, #92] @ (39c238 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 72ddac │ │ │ │ + bl 72dd9c │ │ │ │ b.n 39c120 │ │ │ │ blx 2611e8 <__stack_chk_fail@plt> │ │ │ │ ldcl 0, cr0, [lr], #-404 @ 0xfffffe6c │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, r0, r5, asr #1 │ │ │ │ - strh r4, [r5, #4] │ │ │ │ + strh r4, [r3, #4] │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf6be0077 │ │ │ │ - bpl.n 39c250 │ │ │ │ + bpl.n 39c230 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #8] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 39c200 │ │ │ │ + bmi.n 39c1e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r4, #18] │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 39c1d0 │ │ │ │ + bmi.n 39c1b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r4, #26] │ │ │ │ + ldrb r6, [r2, #26] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #18] │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 39c1a0 │ │ │ │ + bmi.n 39c180 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r7, #6] │ │ │ │ + strh r0, [r5, #6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r6, #17] │ │ │ │ + ldrb r4, [r4, #17] │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #500] @ 0x1f4 │ │ │ │ ldr r3, [pc, #48] @ (39c274 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 39c254 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -482191,17 +482192,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 39c384 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #5 │ │ │ │ - bl 62bd48 │ │ │ │ + bl 62bd38 │ │ │ │ ldr r3, [pc, #200] @ (39c424 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -482216,37 +482217,37 @@ │ │ │ │ ldr.w r1, [r6, #504] @ 0x1f8 │ │ │ │ ldr.w r2, [r6, #508] @ 0x1fc │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 39c350 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #116] @ (39c428 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 631f3c │ │ │ │ + bl 631f2c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -482270,19 +482271,19 @@ │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ and.w r0, lr, r5, asr #1 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 39c330 │ │ │ │ + bcs.n 39c510 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r6, #8] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + ldrb r0, [r6, #13] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -482408,15 +482409,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 39c844 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 6328bc │ │ │ │ + bl 6328ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39c8ba │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 39c47c │ │ │ │ ldr.w r3, [pc, #1132] @ 39ca24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -482434,24 +482435,24 @@ │ │ │ │ beq.w 39c720 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 39c75a │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 62a2dc │ │ │ │ + bl 62a2cc │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39c752 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 39c752 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 632844 │ │ │ │ + bl 632834 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39c814 │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -482467,31 +482468,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 39c84e │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 39c660 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7415a0 │ │ │ │ + bl 741590 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39c900 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 398e5c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -482504,15 +482505,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (39ca28 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 631c98 │ │ │ │ + bl 631c88 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 39c728 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 39c88c │ │ │ │ @@ -482528,17 +482529,17 @@ │ │ │ │ blt.n 39c6f4 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 39c7a6 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #5 │ │ │ │ - bl 62bd48 │ │ │ │ + bl 62bd38 │ │ │ │ ldr r3, [pc, #812] @ (39ca2c ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -482583,28 +482584,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 39c574 │ │ │ │ ldr r0, [pc, #704] @ (39ca3c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 39c57c │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 39c58c │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 6328c4 │ │ │ │ + bl 6328b4 │ │ │ │ b.n 39c58c │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 39c6f4 │ │ │ │ - bl 632844 │ │ │ │ + bl 632834 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39c8e8 │ │ │ │ movs r0, #12 │ │ │ │ blx 260c44 │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -482634,15 +482635,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39c5c4 │ │ │ │ ldr r0, [pc, #568] @ (39ca44 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ b.n 39c5c4 │ │ │ │ ldr r2, [pc, #560] @ (39ca48 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -482683,17 +482684,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (39ca58 ) │ │ │ │ ldr r0, [pc, #476] @ (39ca5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 2611b8 <__assert_fail@plt> │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #5 │ │ │ │ - bl 62bd48 │ │ │ │ + bl 62bd38 │ │ │ │ ldr r3, [pc, #408] @ (39ca30 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -482704,33 +482705,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (39ca4c ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 39c858 │ │ │ │ mov r0, r4 │ │ │ │ bl 398e5c │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r1, [pc, #392] @ (39ca60 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 631f84 │ │ │ │ + bl 631f74 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 39c728 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r1, #5 │ │ │ │ - bl 62bd48 │ │ │ │ + bl 62bd38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (39ca48 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 39c81a │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 260c44 │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -482764,21 +482765,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 633808 │ │ │ │ + bl 6337f8 │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 7445a0 │ │ │ │ + bl 744590 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 39c9ae │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ @@ -482795,34 +482796,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 39c98c │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 398e5c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 633a50 │ │ │ │ + bl 633a40 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 62bbb8 │ │ │ │ + bl 62bba8 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (39ca64 ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631e58 │ │ │ │ + bl 631e48 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 39c728 │ │ │ │ ldr r0, [pc, #116] @ (39ca68 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39c516 │ │ │ │ @@ -482830,15 +482831,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 39c516 │ │ │ │ ldr r0, [pc, #96] @ (39ca6c ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7338dc │ │ │ │ + bl 7338cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 39c518 │ │ │ │ nop │ │ │ │ ldmia.w r0, {r0, r2, r5, r6} │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ @@ -482849,39 +482850,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ mvns r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #15] │ │ │ │ + ldrb r6, [r7, #14] │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #11] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r4} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ movs r6, r7 │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r6, #3] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes